--- /srv/rebuilderd/tmp/rebuilderdlatAXP/inputs/qemu-system-arm_10.0.8+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdlatAXP/out/qemu-system-arm_10.0.8+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-08 15:33:55.000000 debian-binary │ -rw-r--r-- 0 0 0 1436 2026-03-08 15:33:55.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4136596 2026-03-08 15:33:55.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4138300 2026-03-08 15:33:55.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x2886a0 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xddf99c 0x00ddf99c 0x00ddf99c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xddf94c 0x00ddf94c 0x00ddf94c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xddf9c8 0xddf9c8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xddf978 0xddf978 R E 0x10000 │ │ │ │ LOAD 0xde2460 0x00de2460 0x00de2460 0x712f64 0x73bab8 RW 0x10000 │ │ │ │ DYNAMIC 0x1408c1c 0x01408c1c 0x01408c1c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xddf9a8 0x00ddf9a8 0x00ddf9a8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xddf958 0x00ddf958 0x00ddf958 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xde2460 0x00de2460 0x00de2460 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xde2460 0x00de2460 0x00de2460 0x62dba0 0x62dba0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000970dc 0970dc 0b4a5d 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0014bb3a 14bb3a 00ccb6 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001587f0 1587f0 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00158bf0 158bf0 121e88 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0027aa78 27aa78 001f50 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0027c9c8 27c9c8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0027c9d4 27c9d4 002f0c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0027f8e0 27f8e0 9356a4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00bb4f84 bb4f84 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00bb4f90 bb4f90 22aa0c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00ddf99c ddf99c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00ddf9a4 ddf9a4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00ddf9a8 ddf9a8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0027f8e0 27f8e0 935654 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00bb4f34 bb4f34 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00bb4f40 bb4f40 22aa0c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00ddf94c ddf94c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00ddf954 ddf954 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00ddf958 ddf958 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00de2460 de2460 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00de2460 de2460 000ce8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00de3148 de3148 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00de3150 de3150 625acc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01408c1c 1408c1c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 01408dfc 1408dfc 007200 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 01410000 1410000 0e53c4 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1058,565 +1058,565 @@ │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1057: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1058: 0151c938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1059: 0069d36c 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1060: 014e707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1061: 009f15fc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1061: 009f15ac 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1062: 0142327c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 009c3d10 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 009c3cc0 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 0151ce3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 014f0164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1066: 014f55b8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1067: 014eb964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1068: 01416184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 0151b43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 00abff98 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 009ba280 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00b43d30 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00abff48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 009ba230 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00b43ce0 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 0151c130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 0151d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 0151bf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1076: 014e4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 013bd098 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 0151c7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 00ac39ac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 00ac395c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 002ba398 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 0151d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 0151c364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 014f01c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 00b2aa58 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 00b2aa08 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 0151cb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1086: 014e1310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00b205dc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ - 1088: 0084f380 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ + 1087: 00b2058c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1088: 0084f334 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1089: 0151bcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1090: 00519918 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1091: 00ad087c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1091: 00ad082c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1092: 014e75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1093: 00b747b0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1093: 00b74760 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1094: 0151bbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1095: 0151d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1096: 014f1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1097: 0151b59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1098: 00918fd8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1099: 00b56ac8 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1098: 00918f88 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1099: 00b56a78 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1100: 014ed754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1101: 01453524 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1102: 014f3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1103: 00aba1ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1103: 00aba15c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1104: 013ba38c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1105: 014f2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1106: 0151c124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1107: 0151c6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1108: 014e0910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1109: 00580448 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1110: 0151b736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1111: 009fb29c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1111: 009fb24c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1112: 0151ca9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1113: 014eae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 0151c324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1115: 0143cf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1116: 014e15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 0151bba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1118: 014ec604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1119: 0142f9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1120: 0067ef44 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 014e712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 0151c8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1123: 00aaa7b8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1123: 00aaa768 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1124: 0143cec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1125: 00918a98 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00b1dccc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1125: 00918a48 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00b1dc7c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 0151cd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 006b0630 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1129: 0151bc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1130: 014e2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1131: 0142f950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1132: 014e734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1133: 0066ac68 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1134: 00abe404 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1134: 00abe3b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1135: 0151b94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1136: 0151d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1137: 0032704c 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1138: 00b3b92c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00b3b8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 0151d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 0151c2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 014e028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1142: 00788850 740 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ - 1143: 0090a12c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1143: 0090a0dc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1144: 00525da4 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1145: 00708b90 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1146: 00afe604 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1147: 008b7194 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1148: 00905144 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1149: 00a99038 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1146: 00afe5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1147: 008b7144 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1148: 009050f4 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1149: 00a98fe8 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 014e8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1151: 00a149c8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1151: 00a14978 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1152: 014e2944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1153: 0086db30 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ - 1154: 0094fe74 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1153: 0086dae0 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ + 1154: 0094fe24 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1155: 002de614 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1156: 0151d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1157: 014f8dac 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1158: 008e350c 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1159: 00b3122c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1158: 008e34bc 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1159: 00b311dc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1160: 014dcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1161: 0151bf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1162: 00b257a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1162: 00b25750 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1163: 014ead7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1164: 0091c740 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1164: 0091c6f0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1165: 0151cccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1166: 0151d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1167: 0151d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1168: 00af1f30 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1169: 00b3cf7c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1168: 00af1ee0 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1169: 00b3cf2c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1170: 0151c53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1171: 00a976c4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1171: 00a97674 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1172: 0151d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1173: 006c1bb4 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1174: 0043f1c4 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1175: 0151b574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1176: 014f1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1177: 0151b818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1178: 0066a984 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1179: 00491174 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1180: 014e3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1181: 014e1410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1182: 00373cc4 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1183: 009f49a8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1183: 009f4958 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1184: 006b3e98 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1185: 00b71b44 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1185: 00b71af4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1186: 014debcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1187: 0151c6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1188: 0151cd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1189: 014edefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1190: 008ed034 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1190: 008ecfe4 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1191: 0151be02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1192: 00deca68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1193: 014e3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1194: 00307c28 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1195: 0151d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1196: 0142fdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1197: 014e54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 014efd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0028ac0c 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 0151b80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1201: 00b16ce0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1202: 00823ad0 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1201: 00b16c90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1202: 00823a84 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1203: 0151c786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1204: 014e32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1205: 014e784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 0142fd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1207: 0151c742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1208: 0151cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1209: 014f3c20 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1210: 0151ca74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 01417624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 0151bd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 006581e0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1214: 0151b33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1215: 00b1c71c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1215: 00b1c6cc 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1216: 014e2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1217: 0084711c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1217: 008470d0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1218: 00706a9c 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1219: 00b5d7a4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1220: 00b06f3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1219: 00b5d754 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1220: 00b06eec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1221: 014e1610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1222: 004327ec 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1223: 00b646a4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1224: 00db19b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1223: 00b64654 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1224: 00db1960 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1225: 0151c2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1226: 0151cd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1227: 009cd510 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1227: 009cd4c0 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1228: 01452dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1229: 0151d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1230: 014f4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1231: 00abc474 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1231: 00abc424 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1232: 0036caa8 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1233: 008473d0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1234: 00b1ece0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1235: 00ab02d8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1233: 00847384 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1234: 00b1ec90 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1235: 00ab0288 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1236: 014f312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1237: 008efa04 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1237: 008ef9b4 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1238: 0151ba10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1239: 0151d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1240: 00970ab4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ - 1241: 00850cc8 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ + 1240: 00970a64 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1241: 00850c7c 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1242: 0151b2bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1243: 00b2e070 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1243: 00b2e020 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1244: 007072c8 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1245: 00656e5c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1246: 002bf788 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1247: 002be684 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1248: 0042f994 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1249: 014346a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ - 1250: 00916b0c 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1250: 00916abc 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1251: 0151b802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ - 1252: 0084f930 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1253: 00b05edc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1252: 0084f8e4 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ + 1253: 00b05e8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 01415290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1255: 01434624 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ - 1256: 009925fc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1256: 009925ac 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1257: 0151b434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1258: 00a44f44 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1258: 00a44ef4 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1259: 0151d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1260: 003693d4 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1261: 005e3c04 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1262: 0151c08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1263: 014f1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1264: 003c9278 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1265: 014e2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1266: 014e33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1267: 0151b38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 00aa6594 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00921008 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 00b35164 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 00aa6544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00920fb8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 00b35114 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 00380138 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 00aa4428 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1272: 00aa43d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1273: 014345a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1274: 006fcef8 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 014e701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 014f4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 0098c098 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ - 1278: 0086e034 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ + 1277: 0098c048 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 0086dfe4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1279: 00685f20 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 0151b8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 00b88fa4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 00b88f54 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 0151d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 014e4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 005114c8 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 00b4f388 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 00b4f338 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 014ee4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1287: 0095833c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1288: 0086dff8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ + 1287: 009582ec 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1288: 0086dfa8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ 1289: 014dd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1290: 00b05ae4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1290: 00b05a94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1291: 014f0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1292: 0151b64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1293: 014ead1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1294: 009fb834 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1294: 009fb7e4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1295: 014e71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1296: 0031cbcc 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ - 1297: 0086cfd0 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ + 1297: 0086cf80 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1298: 0151b918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1299: 014f46e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1300: 00a6489c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1300: 00a6484c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1301: 014e2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ - 1302: 0086e030 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ + 1302: 0086dfe0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1303: 014e9f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1304: 0151d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1305: 014272bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1306: 00ae905c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1306: 00ae900c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1307: 0051982c 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1308: 014dfd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1309: 0151bd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1310: 002eb1ec 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1311: 0151bc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1312: 014f254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1313: 0151c8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1314: 009d08e0 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1314: 009d0890 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1315: 01452e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1316: 014f09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 014e38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 00b0c8a0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 00b0c850 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 0151bc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 0053c294 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1321: 013bc198 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1322: 0151bc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1323: 00b23cd0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1323: 00b23c80 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1324: 014dfd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1325: 014e3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1326: 008b5724 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1326: 008b56d4 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1327: 002d1ef0 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1328: 014ddabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1329: 0151cd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1330: 014e49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1331: 013bc820 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1332: 014f4ae4 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1333: 00372ebc 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1334: 014133a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1335: 00851570 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1335: 00851524 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1336: 0141520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1337: 014f9890 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1338: 0151b9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1339: 0151def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1340: 002d6528 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1341: 0151c86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1342: 0151bdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1343: 00619528 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1344: 0049110c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1345: 009c90f0 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1345: 009c90a0 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1346: 003235d4 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1347: 00ba7c7c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1348: 009ed9f4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1349: 00adf844 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1347: 00ba7c2c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1348: 009ed9a4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1349: 00adf7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1350: 013bc9a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1351: 007b0e58 112 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1352: 0151b27f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1353: 0151d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1354: 00970e0c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1355: 008f25c4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1356: 00b478f4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1354: 00970dbc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1355: 008f2574 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1356: 00b478a4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1357: 0151b76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1358: 0086ad80 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1358: 0086ad30 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1359: 014e54e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1360: 002cfcd0 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1361: 00b75200 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1361: 00b751b0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1362: 01424898 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1363: 0151d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1364: 0096bba0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1365: 009f1a58 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1364: 0096bb50 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1365: 009f1a08 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1366: 002d1be8 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1367: 0151d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1368: 0050d928 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1369: 0151de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1370: 00ad7354 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1370: 00ad7304 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1371: 0151b878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1372: 007649d4 212 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1373: 00afe82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1373: 00afe7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1374: 0151c0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1375: 008a43ac 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1376: 00ae14dc 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1375: 008a435c 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1376: 00ae148c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1377: 0142c8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1378: 0142c854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1379: 007041d8 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1380: 00aed200 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1380: 00aed1b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 006a7b48 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 014ea938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 014ed324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 0151caa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 005803d8 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 014ef540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 014eb6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0084f3ac 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1389: 0085187c 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ - 1390: 008e44f0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0084f360 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ + 1389: 00851830 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1390: 008e44a0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1391: 014f49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1392: 0040d518 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1393: 014e051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1394: 014f531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1395: 0151c998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1396: 006a3f6c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1397: 00acaca4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1397: 00acac54 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1398: 014e50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1399: 014f503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1400: 014de350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1401: 0151c26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1402: 0151cd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1403: 009c6ac0 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1404: 00b1a040 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1403: 009c6a70 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1404: 00b19ff0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1405: 014e1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1406: 014df68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1407: 00791a4c 260 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1408: 00db1a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1408: 00db19c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1409: 014e5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1410: 0141331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1411: 0095d198 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1411: 0095d148 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1412: 006ca488 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1413: 0151db48 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1414: 00617ff4 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1415: 01427448 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1416: 00b19d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1417: 0097d558 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1416: 00b19ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1417: 0097d508 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1418: 014df07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1419: 00b9c4d8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1420: 00b960f8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1419: 00b9c488 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1420: 00b960a8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1421: 0151cd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1422: 014ea6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1423: 0151cc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1424: 0151d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1425: 00aba9fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1425: 00aba9ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1426: 002d852c 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1427: 0092c20c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1427: 0092c1bc 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1428: 0151bd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1429: 014ef400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1430: 003c86f4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1431: 00b40954 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1431: 00b40904 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1432: 014e89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1433: 0151bcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1434: 0151ce36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1435: 0151c18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1436: 0151c14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1437: 00b24564 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1437: 00b24514 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1438: 0151cdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1439: 014e4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1440: 0151d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1441: 014487e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ - 1442: 00957cfc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1443: 00b8b7b0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1442: 00957cac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1443: 00b8b760 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1444: 0151d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1445: 0082f820 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1446: 009898f8 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1447: 00b648e8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1445: 0082f7d4 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1446: 009898a8 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1447: 00b64898 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1448: 014dcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1449: 014117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1450: 014488ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1451: 0151d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1452: 009d2a9c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1452: 009d2a4c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1453: 014e1420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1454: 0070c758 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1455: 00982618 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1455: 009825c8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1456: 00357008 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1457: 004291bc 524 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1458: 0151d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1459: 007b0794 96 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1460: 0151d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 014e1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1462: 0151c53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1463: 014deeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1464: 0142cae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1465: 01448868 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1466: 01415188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1467: 0142ca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1468: 0151c19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1469: 00992950 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1469: 00992900 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1470: 014e676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1471: 0151b696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1472: 009f3d48 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1473: 00bac9d0 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1474: 00adc798 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1472: 009f3cf8 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1473: 00bac980 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1474: 00adc748 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1475: 014f0214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1476: 014eb2fc 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1477: 0151b744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1478: 0151bc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1479: 00b99064 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1480: 00b65404 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1481: 009fb158 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1479: 00b99014 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1480: 00b653b4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1481: 009fb108 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1482: 00401ebc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1483: 01419be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1484: 014ede4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1485: 014df588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1486: 01443c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1487: 0082c2f4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1487: 0082c2a8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1488: 01443b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1489: 00ae7aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ - 1490: 0082c368 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1489: 00ae7a54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1490: 0082c31c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1491: 01443c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1492: 014e2a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1493: 0067edac 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1494: 0066b320 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1495: 014e85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1496: 0151d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1497: 014e1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1498: 005ca3c0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1499: 00b0d840 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1500: 00b2e520 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1499: 00b0d7f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1500: 00b2e4d0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1501: 014ed274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1502: 014de3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1503: 00b2b3a8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1503: 00b2b358 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1504: 014f88d8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1505: 01443b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1506: 0151b466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1507: 0151c436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1508: 0082c3fc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ - 1509: 0091c61c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1508: 0082c3b0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1509: 0091c5cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1510: 006d9660 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1511: 0151d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1512: 014f816c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1513: 006540a8 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1514: 0151c342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1515: 005297c4 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1516: 002cf274 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1517: 00a42ab4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1518: 00adc1e4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1517: 00a42a64 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00adc194 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1519: 014e8f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1520: 002cf888 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1521: 0070a8cc 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1522: 013bc684 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1523: 0151cab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1524: 014f02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1525: 014edd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1526: 0151d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1527: 014e773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1528: 00b11900 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1528: 00b118b0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1529: 01447974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1530: 014f44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1531: 009fab24 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1531: 009faad4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1532: 0066ca44 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1533: 014477e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1534: 00b6a078 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1534: 00b6a028 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1535: 014ecce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1536: 009dff14 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1537: 009190c4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1538: 00acc1c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1536: 009dfec4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1537: 00919074 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1538: 00acc174 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1539: 0151d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1540: 0091a5e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1540: 0091a594 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1541: 0151d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1542: 014478f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1543: 014ef650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1544: 0066de38 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1545: 002ba494 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1546: 00abcf34 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1546: 00abcee4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1547: 014dcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1548: 00705238 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1549: 0085dd6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ + 1549: 0085dd1c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ 1550: 0151c8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1551: 0151cdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1552: 0068446c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1553: 0151d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1554: 0143118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1555: 0144786c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1556: 01413298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 004910ac 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 00ab3b38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 00ab3ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00375a98 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1560: 00860f90 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1560: 00860f40 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1561: 0033ee74 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1562: 006a29bc 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1563: 014e9998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1564: 0151d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1565: 0151b2ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1566: 00861838 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1566: 008617e8 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1567: 01431108 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1568: 00ac1b04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1569: 00b3ed28 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1568: 00ac1ab4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1569: 00b3ecd8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1570: 002d66a4 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1571: 0151c722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ - 1572: 0085de40 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ + 1572: 0085ddf0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ 1573: 0151b630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1574: 00861060 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1574: 00861010 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1575: 014e4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1576: 0151d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1577: 0069bba0 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1578: 0151d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1579: 0151d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1580: 00aa1304 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1580: 00aa12b4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1581: 0151b398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1582: 006a771c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1583: 0151c370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1584: 014e3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1585: 014de300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1586: 0151ba6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1587: 01396dc4 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1588: 00ad0500 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1589: 0086113c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1588: 00ad04b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1589: 008610ec 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1590: 01431084 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1591: 014e4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1592: 00972a1c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1593: 00b0018c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1592: 009729cc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1593: 00b0013c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1594: 0151d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1595: 009b9460 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1596: 00a80e00 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1595: 009b9410 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1596: 00a80db0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1597: 003e9dbc 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1598: 003f44ec 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1599: 0095c8ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1600: 00b53950 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1599: 0095c89c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1600: 00b53900 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1601: 014ea6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1602: 014e3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1603: 01448d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_h │ │ │ │ - 1604: 00b3c668 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1604: 00b3c618 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1605: 0151c860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1606: 00b5daac 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1606: 00b5da5c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1607: 014e37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1608: 014e1190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1609: 002ba290 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1610: 00509768 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1611: 0089c23c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 0089c1ec 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 014ddee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1613: 002cfb88 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1614: 002c0c48 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1615: 014eec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1616: 0151c780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1617: 014f4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ 1618: 014e79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ @@ -1628,386 +1628,386 @@ │ │ │ │ 1624: 0151d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 0151d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 00524714 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0036c03c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 002c04f4 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 0151cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1630: 0144f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1631: 00869e0c 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1632: 00b5f2b0 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1631: 00869dbc 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1632: 00b5f260 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1633: 005045a0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1634: 00834a84 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1634: 00834a38 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1635: 0151cd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1636: 0151d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1637: 014e1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1638: 0048f6b8 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1639: 014ed9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1640: 003eecbc 184 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ - 1641: 0081e684 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ + 1641: 0081e638 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1642: 014e791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1643: 014e3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ - 1644: 00850730 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ + 1644: 008506e4 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1645: 002c987c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1646: 0151c024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1647: 0151d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1648: 00834b20 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1649: 009014d0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1648: 00834ad4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1649: 00901480 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1650: 0066be3c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1651: 008380f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1651: 008380ac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1652: 0151c3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1653: 0151be44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1654: 00922550 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1654: 00922500 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1655: 014f2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1656: 0151c0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1657: 00937138 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1658: 0081e990 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ + 1657: 009370e8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1658: 0081e944 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1659: 0151b79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1660: 00ae7c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1660: 00ae7bc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1661: 01431000 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1662: 014f3a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1663: 002ca3e4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1664: 00b51ef8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1664: 00b51ea8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1665: 014280a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1666: 00ba3ac4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1666: 00ba3a74 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1667: 014f06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1668: 00834bf0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1668: 00834ba4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1669: 01430f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1670: 014e8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1671: 00b2fb48 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1671: 00b2faf8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1672: 00492834 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1673: 014453d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1674: 014e32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1675: 00ad68e8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ - 1676: 0081e884 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ + 1675: 00ad6898 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1676: 0081e838 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1677: 0151d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1678: 01445244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1679: 0045c474 124 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1680: 0151cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1681: 0151c632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1682: 009fc294 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1682: 009fc244 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1683: 0144534c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1684: 014ea9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1685: 0098d668 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1686: 00b74254 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1685: 0098d618 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1686: 00b74204 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1687: 0151c0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1688: 0066c8bc 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1689: 0151cdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1690: 0144ecf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1691: 0151d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1692: 014ec944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1693: 01430ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uw │ │ │ │ 1694: 0151cc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1695: 00917c2c 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1695: 00917bdc 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1696: 014123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1697: 0142a0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sral │ │ │ │ 1698: 006b054c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1699: 014433d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smmla_b │ │ │ │ 1700: 014452c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1701: 0079f624 8 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1702: 002b7c5c 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1703: 0142a124 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1704: 014e1150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1705: 008f1c2c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1705: 008f1bdc 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1706: 0143220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1707: 014e68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1708: 00840c34 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1708: 00840be8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1709: 01432188 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1710: 0151cc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1711: 014e9ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1712: 0151d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1713: 014e1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1714: 0151c366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1715: 01452000 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1716: 0142a01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1717: 00b2f76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1717: 00b2f71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1718: 0151d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1719: 01411b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1720: 014f0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1721: 00840cc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1721: 00840c78 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1722: 014ecd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1723: 00931304 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1723: 009312b4 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1724: 014f0464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ - 1725: 0086e93c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ + 1725: 0086e8ec 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1726: 0151be0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1727: 0066607c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1728: 00b2cf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1728: 00b2ceb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1729: 0151b928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1730: 00843258 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1730: 0084320c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1731: 0151b6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1732: 0151ba90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1733: 00b17e80 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1733: 00b17e30 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1734: 014ebd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1735: 00b9b220 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ - 1736: 0086e82c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ + 1735: 00b9b1d0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1736: 0086e7dc 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1737: 002bbc24 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1738: 014e1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1739: 0151cb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1740: 01420874 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1741: 0028aba8 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1742: 00b46f20 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1742: 00b46ed0 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1743: 0151c562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1744: 01392ab0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1745: 009f205c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1745: 009f200c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1746: 014dd430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1747: 00aea9c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1748: 00843440 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1747: 00aea970 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1748: 008433f4 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1749: 0151bc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1750: 0151bd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1751: 00840d54 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1751: 00840d08 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1752: 014df548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ - 1753: 0086e8ac 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ + 1753: 0086e85c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1754: 014f4350 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1755: 0081e9ec 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ - 1756: 008be14c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1755: 0081e9a0 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ + 1756: 008be0fc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1757: 0151c63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1758: 00a8a864 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1759: 00953dc8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1758: 00a8a814 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1759: 00953d78 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1760: 0151c762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1761: 008382a8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1761: 0083825c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1762: 0151bcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1763: 00aa384c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1763: 00aa37fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1764: 0151b642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1765: 0151bc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1766: 00b04dac 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1766: 00b04d5c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1767: 007b0ec8 112 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1768: 0081ecc4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1769: 007d3298 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1768: 0081ec78 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ + 1769: 007d31cc 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1770: 00679308 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1771: 014e3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1772: 0151b5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1773: 00b0db70 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1773: 00b0db20 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1774: 0151cdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1775: 014f3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1776: 014e5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1777: 0036f03c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1778: 00b7dde0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1779: 00b2df0c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1778: 00b7dd90 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1779: 00b2debc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1780: 0151bf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1781: 00b6c068 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1781: 00b6c018 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1782: 007b0a78 116 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1783: 0081ebb4 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1784: 00ab5f70 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1785: 00b008ec 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1786: 009c2e38 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1783: 0081eb68 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ + 1784: 00ab5f20 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1785: 00b0089c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1786: 009c2de8 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1787: 0151bbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1788: 014f19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1789: 00373e8c 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1790: 0151ba06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1791: 0151ba46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1792: 005173f0 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1793: 002befc8 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1794: 004925a8 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1795: 0144ec70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1796: 01438698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1797: 01446d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1798: 003698d4 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1799: 0097cc3c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1799: 0097cbec 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1800: 0151bfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1801: 014e778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1802: 0151d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1803: 01438614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1804: 002b7d78 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1805: 00b17028 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1806: 00b0df38 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1805: 00b16fd8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1806: 00b0dee8 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1807: 014def6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1808: 0031ebac 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1809: 014dc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1810: 014e42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1811: 01451ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1812: 00aa37f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1813: 0098a03c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1814: 00869070 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1812: 00aa37a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1813: 00989fec 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1814: 00869020 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1815: 0151d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1816: 00ba61c8 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1816: 00ba6178 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1817: 005c62c0 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1818: 0151bc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1819: 0143640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1820: 00869264 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1820: 00869214 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1821: 01446ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1822: 0151befc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1823: 014e9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1824: 00a69b88 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1825: 00869118 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1824: 00a69b38 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1825: 008690c8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1826: 002de144 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1827: 01438590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1828: 00deca18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1829: 0151d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1830: 0151be58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1831: 014f4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1832: 0142c1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1833: 014e2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1834: 00b98d7c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1835: 00a2c6a4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1834: 00b98d2c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1835: 00a2c654 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1836: 014eb624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1837: 00b29618 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1837: 00b295c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1838: 0065a574 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1839: 0151d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1840: 0151cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1841: 013b7f40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1842: 009e4e6c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1842: 009e4e1c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1843: 007016dc 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1844: 0093213c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1845: 00b42db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1846: 00ae0b38 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1844: 009320ec 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1845: 00b42d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1846: 00ae0ae8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1847: 01436388 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1848: 014f3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1849: 014e4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1850: 014e7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1851: 014f0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1852: 00bb20a0 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1853: 00839d84 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1854: 008691c0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ - 1855: 008e576c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1852: 00bb2050 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1853: 00839d38 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1854: 00869170 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1855: 008e571c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1856: 014df67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1857: 014e2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1858: 00b9952c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1859: 00aa664c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1858: 00b994dc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1859: 00aa65fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1860: 0028ac5c 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1861: 014eb9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1862: 0151cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1863: 00839e98 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1863: 00839e4c 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1864: 00654188 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1865: 00aee3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1865: 00aee37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1866: 002b473c 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1867: 0151b940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1868: 00ad06cc 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1869: 009d1460 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1868: 00ad067c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1869: 009d1410 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1870: 004dbc38 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1871: 0078b4e8 372 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1872: 0151d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1873: 014e4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1874: 00b1ccec 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1874: 00b1cc9c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1875: 002cdfe4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1876: 014f0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1877: 0096d0a8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1877: 0096d058 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1878: 014dfd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1879: 0151c60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1880: 006e6a70 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1881: 0037caf8 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1882: 014ee18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1883: 00327ac8 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1884: 014e730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1885: 00af2d20 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1885: 00af2cd0 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1886: 014f5b04 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1887: 00839fc8 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1887: 00839f7c 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1888: 005ca2b0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1889: 0053cc04 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1890: 0151b39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1891: 0151d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1892: 002d6994 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1893: 014f4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 1894: 0089c25c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1894: 0089c20c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1895: 014e8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1896: 0151ce4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1897: 014ed054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1898: 0144c858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_b │ │ │ │ 1899: 00327f78 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1900: 00ac2d20 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1900: 00ac2cd0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1901: 014e4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1902: 014ebe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1903: 0151c910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1904: 013c6f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1905: 0052a3a8 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1906: 0144c750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_h │ │ │ │ 1907: 002b3fcc 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1908: 0151c894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1909: 014dc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1910: 00b447d8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1910: 00b44788 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1911: 014ef690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1912: 014e2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1913: 003e963c 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1914: 00ad8698 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1915: 0092a3b4 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1914: 00ad8648 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1915: 0092a364 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1916: 006e7474 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1917: 014dd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1918: 00913440 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1918: 009133f0 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1919: 014dfed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1920: 005c5be4 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1921: 009fc664 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1921: 009fc614 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1922: 014dd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1923: 01437930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1924: 0151d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1925: 002cf27c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1926: 014eb8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1927: 00b27598 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1928: 00b203d8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1929: 009d1e28 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1930: 009cc5e4 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1927: 00b27548 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1928: 00b20388 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1929: 009d1dd8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1930: 009cc594 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1931: 0151d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1932: 002e7628 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1933: 014283c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1934: 014eebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1935: 01414c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1936: 014e4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1937: 014378ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1938: 00bacc44 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1938: 00bacbf4 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1939: 0151c066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1940: 0028ac74 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1941: 0151d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1942: 00a95b40 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1942: 00a95af0 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1943: 0151d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1944: 00677f98 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1945: 014e6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1946: 0151d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1947: 014e8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1948: 00db1938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1949: 00839a5c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1950: 009f20cc 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1948: 00db18e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1949: 00839a10 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1950: 009f207c 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1951: 014e3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1952: 0151d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1953: 00859620 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1953: 008595d0 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1954: 014f27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1955: 00b5dc50 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1955: 00b5dc00 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1956: 014eab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1957: 00839b58 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1957: 00839b0c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1958: 01437828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1959: 0151b99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1960: 014f2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1961: 002ceb70 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1962: 00965394 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1963: 00900958 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1962: 00965344 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1963: 00900908 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1964: 0151d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1965: 0151c33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1966: 002ce090 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1967: 002b7e84 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1968: 00791920 300 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1969: 0151b670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1970: 0151c1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1971: 00b0da58 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1972: 00b747a8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1971: 00b0da08 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1972: 00b74758 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1973: 0151beb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1974: 01451df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1975: 014f3a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1976: 00ab3a34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1976: 00ab39e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1977: 014de4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1978: 0142c224 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1979: 009be044 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1980: 00839c78 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1979: 009bdff4 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1980: 00839c2c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1981: 0151cde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1982: 0151c8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1983: 00aa55c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1984: 00abeea0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1983: 00aa5574 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1984: 00abee50 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1985: 014e2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1986: 009572b0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1987: 00aff02c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1986: 00957260 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1987: 00afefdc 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1988: 0151d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1989: 014eacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1990: 0151c1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1991: 00aab374 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1991: 00aab324 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1992: 014ebc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1993: 0151bd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1994: 00bb0bac 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1994: 00bb0b5c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1995: 0151b7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1996: 014e98f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1997: 0151b2ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1998: 0151d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1999: 0151d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2000: 013bd3f8 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2001: 014e3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2002: 00b98a50 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2002: 00b98a00 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2003: 0151ca22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2004: 007077f8 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2005: 0151d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2006: 006f39ac 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2007: 006b5810 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2008: 014e2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2009: 0151c9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2018,947 +2018,947 @@ │ │ │ │ 2014: 014eecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_EVENT │ │ │ │ 2015: 014f23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 2016: 014ee3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 2017: 0151d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2018: 0151cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 2019: 0142c9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2020: 0151d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ - 2021: 0086cf58 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ + 2021: 0086cf08 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2022: 0151bfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2023: 0142cbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2024: 014ee1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 2025: 014ee60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 2026: 0096e80c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2027: 00aa053c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2026: 0096e7bc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 2027: 00aa04ec 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2028: 007b0fe8 68 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2029: 014e3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2030: 01414bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2031: 014f4b6c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 2032: 0091f9d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 2032: 0091f988 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2033: 014efe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2034: 0151bd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2035: 0151d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2036: 00921068 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2036: 00921018 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2037: 0151b7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2038: 009c250c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2038: 009c24bc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2039: 0151b2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2040: 01428444 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2041: 0151b30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2042: 0151b964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2043: 014e8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2044: 0151caa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2045: 0092e3d4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 2046: 0096ec80 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 2045: 0092e384 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2046: 0096ec30 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2047: 0151b334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2048: 014e9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 2049: 0091af48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 2049: 0091aef8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2050: 00558390 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2051: 0093466c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2052: 00ac073c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2051: 0093461c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2052: 00ac06ec 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2053: 014f3a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2054: 0151bd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2055: 00baf314 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2055: 00baf2c4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2056: 0151c680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2057: 014de9b4 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2058: 00b152d0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2059: 00b40ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2058: 00b15280 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2059: 00b40a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2060: 0151cb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2061: 004340b4 152 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2062: 002b4138 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2063: 0151d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2064: 00a42e68 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2065: 008410c8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ - 2066: 0096f354 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2064: 00a42e18 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2065: 0084107c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2066: 0096f304 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2067: 014ee04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2068: 0151b2b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2069: 0151cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2070: 0144fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2071: 014f518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2072: 009fad48 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2073: 00855118 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2074: 00b8f70c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2072: 009facf8 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2073: 008550cc 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ + 2074: 00b8f6bc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2075: 014eb784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2076: 0151ccbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2077: 014f38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2078: 013bd4cc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2079: 014eda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2080: 006189e8 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2081: 014ecad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2082: 00a37690 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2083: 00a4a8b8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2082: 00a37640 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2083: 00a4a868 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2084: 0151cc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2085: 0090c940 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2085: 0090c8f0 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2086: 0070c76c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2087: 00ab3aa4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2088: 009eec50 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2087: 00ab3a54 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2088: 009eec00 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2089: 00700534 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2090: 00b84bb0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2091: 00aa80b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2090: 00b84b60 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2091: 00aa8064 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2092: 003ea0a0 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2093: 00788cfc 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2094: 00b84a18 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2094: 00b849c8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2095: 014e3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2096: 0151d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2097: 0040d708 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2098: 009ed834 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2098: 009ed7e4 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2099: 0151d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2100: 0151bca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2101: 0151bdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2102: 002ce140 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2103: 0091f7d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2104: 008e2840 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2103: 0091f780 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2104: 008e27f0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2105: 0142c95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2106: 006c14a8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2107: 009356d0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2107: 00935680 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2108: 0142cb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2109: 0151cbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2110: 0096fbd0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2110: 0096fb80 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2111: 0032850c 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2112: 0151c3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2113: 014dd290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2114: 00526868 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2115: 014f1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2116: 014dd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2117: 0151c6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2118: 00828c10 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2118: 00828bc4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2119: 00645c10 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2120: 002d6d98 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2121: 0048e9e8 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2122: 014e6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2123: 0151d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2124: 014e1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2125: 009188b8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2126: 008f2078 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2125: 00918868 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2126: 008f2028 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2127: 0040440c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2128: 00934054 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2128: 00934004 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2129: 014f27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2130: 0151d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2131: 0151cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2132: 014e29e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2133: 002d84e0 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2134: 0095b534 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2135: 00b3bbc4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2136: 009f0c28 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2134: 0095b4e4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2135: 00b3bb74 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2136: 009f0bd8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2137: 0032f0d0 472 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2138: 00b9f654 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2139: 009efed4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2138: 00b9f604 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2139: 009efe84 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2140: 00798ee4 44 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2141: 014ede5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2142: 00b397f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2143: 00b74ba0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2142: 00b397a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2143: 00b74b50 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2144: 014f0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2145: 0151d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2146: 00b02d10 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2146: 00b02cc0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2147: 014e01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2148: 0052499c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2149: 00b8cbfc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2150: 00a01558 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2149: 00b8cbac 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2150: 00a01508 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2151: 0151d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2152: 00b35330 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2152: 00b352e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2153: 002d5f50 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2154: 01452c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2155: 0151d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2156: 014f0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2157: 00989534 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2157: 009894e4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2158: 002f383c 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2159: 014f5ab0 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2160: 014df428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2161: 014e0d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2162: 0151c67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2163: 0151bc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2164: 0151c0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2165: 009fe564 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2165: 009fe514 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2166: 014e745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2167: 0151deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2168: 0144f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2169: 0151bbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2170: 00b91390 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2170: 00b91340 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2171: 014d6cd0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2172: 014e3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2173: 014e97f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2174: 01414b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2175: 00817144 9772 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2175: 008170f0 9780 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2176: 002d678c 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2177: 00aece30 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2178: 00b936a0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2177: 00aecde0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2178: 00b93650 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2179: 0151bbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ - 2180: 009503a0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2181: 009d093c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2180: 00950350 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2181: 009d08ec 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2182: 002c83b0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2183: 009205d4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2183: 00920584 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2184: 0151d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2185: 013c6fe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2186: 0151c460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2187: 014ec7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2188: 003812ac 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2189: 0151cc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ - 2190: 008552a0 540 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ + 2190: 00855254 540 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2191: 014eb854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2192: 01432ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2193: 0151b2b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2194: 0051ef70 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2195: 00322e60 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2196: 00ae690c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2197: 00ab8588 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2196: 00ae68bc 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2197: 00ab8538 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2198: 0151d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2199: 014e747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2200: 01432a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2201: 00ad8c38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2201: 00ad8be8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2202: 0031a7cc 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2203: 014eb914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2204: 0151bc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2205: 0151c3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2206: 0069c560 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2207: 00320cb0 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2208: 0151ba22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2209: 006a7f78 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2210: 013bcd1c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2211: 0151b82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2212: 00b0055c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2212: 00b0050c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2213: 014ed1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2214: 014f975c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2215: 0031ae64 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2216: 0151bb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2217: 0151b52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2218: 003739ac 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2219: 0143a924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2220: 014ddd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2221: 0151df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2222: 0151d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2223: 00ab3e40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2223: 00ab3df0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2224: 0151c286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2225: 014329c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2226: 013bc64c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2227: 0151deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2228: 0093030c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2228: 009302bc 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2229: 0151b3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2230: 0151d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2231: 00aa5568 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2231: 00aa5518 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2232: 0151c1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2233: 00b712bc 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2234: 00d1e000 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2233: 00b7126c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2234: 00d1dfb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2235: 0151dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2236: 003e9d5c 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2237: 0151caee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2238: 0151bc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2239: 014f2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2240: 00a9dc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2241: 00b49324 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2242: 00b6abd8 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2243: 00ba5018 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2240: 00a9dbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2241: 00b492d4 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2242: 00b6ab88 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2243: 00ba4fc8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2244: 0143a81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2245: 014e764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2246: 009c2524 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2247: 00b98230 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2246: 009c24d4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2247: 00b981e0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2248: 002c0c78 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2249: 014f0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2250: 014e2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2251: 006b653c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2252: 01415314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2253: 014ed6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2254: 01429f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2255: 014eee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2256: 0151b582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2257: 00b74ed0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2257: 00b74e80 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2258: 0151c3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2259: 01429f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2260: 014e3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2261: 014e81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2262: 0151d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2263: 0070c5dc 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2264: 00921714 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2265: 009f0170 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ - 2266: 0084c9b8 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ + 2264: 009216c4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2265: 009f0120 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2266: 0084c96c 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2267: 014e60dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2268: 002aa7b0 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2269: 0151c1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2270: 0151c19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2271: 014dfdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2272: 014f0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2273: 01429e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ - 2274: 0084d224 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2275: 00b58fb4 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2274: 0084d1d8 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ + 2275: 00b58f64 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2276: 014e9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2277: 014507c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2278: 009fb5c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2278: 009fb578 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2279: 0151cc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2280: 0038bf9c 1528 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2281: 002c8454 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2282: 0032848c 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2283: 009b67fc 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2284: 0084cd2c 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ + 2283: 009b67ac 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2284: 0084cce0 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2285: 0031dcf4 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2286: 007a0f20 384 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2287: 009f1b74 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2287: 009f1b24 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2288: 00698f38 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2289: 014f0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2290: 0151d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2291: 00b76fe4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2291: 00b76f94 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2292: 00678068 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2293: 0038ae70 56 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2294: 0030a13c 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2295: 003215f8 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2296: 014f1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2297: 0151b826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2298: 00708890 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2299: 01432944 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ - 2300: 0084cf78 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ + 2300: 0084cf2c 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2301: 006de300 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2302: 0091d624 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 2303: 0084aa58 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ + 2302: 0091d5d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2303: 0084aa0c 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2304: 014eec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2305: 014e9ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2306: 00bb0bb4 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2306: 00bb0b64 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2307: 0041dc14 224 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ - 2308: 0091d0d8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2308: 0091d088 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2309: 014328c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2310: 014f4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2311: 002bab98 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2312: 00b12614 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2312: 00b125c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2313: 002d167c 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2314: 0151c6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2315: 0151b64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2316: 00b499f8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2316: 00b499a8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2317: 0151d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2318: 014eccf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2319: 00b78d58 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2320: 00b033f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2321: 00af4578 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2319: 00b78d08 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2320: 00b033a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2321: 00af4528 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2322: 014e8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2323: 0151b4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2324: 0151b6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2325: 014f0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2326: 00b5dd18 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2326: 00b5dcc8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2327: 014ea7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2328: 009c1310 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2329: 009f117c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2330: 009c092c 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2331: 00840734 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2328: 009c12c0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2329: 009f112c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2330: 009c08dc 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2331: 008406e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2332: 0151c0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2333: 014effc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2334: 00b0cf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2334: 00b0cf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2335: 014e050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2336: 008f9360 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ - 2337: 008505d0 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ + 2336: 008f9310 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2337: 00850584 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ 2338: 0143283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2339: 014e5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2340: 0151d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2341: 008407c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2341: 00840778 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2342: 014f1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2343: 0151c054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2344: 00705390 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2345: 0151c156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2346: 0053ea48 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2347: 0151c926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2348: 009ef8cc 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2348: 009ef87c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2349: 005fbef0 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2350: 00b44ae4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2350: 00b44a94 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2351: 0151d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2352: 00ae0dfc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2352: 00ae0dac 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2353: 014eae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2354: 00b6b47c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2355: 00b2a708 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2356: 00aa63c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2357: 00ba7824 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2354: 00b6b42c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2355: 00b2a6b8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2356: 00aa6378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2357: 00ba77d4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2358: 0144dd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2359: 014e790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2360: 00840854 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2361: 00b2386c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2360: 00840808 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2361: 00b2381c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2362: 00408fd8 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2363: 0151d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2364: 0037be5c 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2365: 0151bec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2366: 009711d8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2366: 00971188 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2367: 0151d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2368: 00af59b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2368: 00af5960 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2369: 0151b048 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2370: 0151d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2371: 0091b054 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2371: 0091b004 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2372: 014f4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2373: 008bb2ec 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2373: 008bb29c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2374: 002bc9b4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2375: 0151c564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2376: 0151cb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2377: 014e57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2378: 00683bc0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2379: 0151c8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2380: 009587fc 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2380: 009587ac 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2381: 0151bf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2382: 014e666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2383: 008bb2f4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2384: 00989864 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2383: 008bb2a4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2384: 00989814 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2385: 014f5bdc 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2386: 014e3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2387: 014e0c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2388: 0141a2c4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2389: 0151c7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2390: 00b3c75c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2391: 009640d0 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2392: 00b13a14 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2393: 00dce72c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2394: 00870844 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ - 2395: 0091984c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2390: 00b3c70c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2391: 00964080 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2392: 00b139c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2393: 00dce6dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2394: 008707f4 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ + 2395: 009197fc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2396: 003224a4 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2397: 014f3b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2398: 002cf5ac 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2399: 0151c4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2400: 0066aa44 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2401: 0061794c 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2402: 0151ce52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2403: 0151ca2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2404: 0151b6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2405: 009e1710 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2406: 0084b184 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ - 2407: 008bb2f0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2405: 009e16c0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2406: 0084b138 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ + 2407: 008bb2a0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2408: 0151b694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2409: 0151c812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2410: 00936734 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2410: 009366e4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2411: 0151c144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2412: 00b991e0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2413: 00ad77c0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2412: 00b99190 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2413: 00ad7770 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2414: 014e7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2415: 014f01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2416: 00b29504 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2416: 00b294b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2417: 014e737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2418: 0151d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2419: 00524f10 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2420: 014e0bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2421: 006673bc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2422: 014e0c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2423: 014f29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2424: 00850668 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ + 2424: 0085061c 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2425: 0151b6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2426: 009921bc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2426: 0099216c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2427: 014f4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ - 2428: 0086ee58 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ + 2428: 0086ee08 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2429: 0151cbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2430: 002c84f8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2431: 014eff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2432: 0086f9b0 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2433: 00a05364 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2434: 00b73ee4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2432: 0086f960 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ + 2433: 00a05314 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2434: 00b73e94 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2435: 014ec854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2436: 0151bed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2437: 00837cc4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2437: 00837c78 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2438: 0151cdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2439: 0151c70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2440: 00b03414 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2440: 00b033c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2441: 0151b6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2442: 00b72e3c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2443: 00af2984 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2444: 00837d70 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2445: 00b024bc 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2442: 00b72dec 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2443: 00af2934 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2444: 00837d24 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2445: 00b0246c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2446: 0151d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2447: 014f0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2448: 00764aa8 108 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2449: 014f06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2450: 0151b5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2451: 014f30f0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ - 2452: 0086f41c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ + 2452: 0086f3cc 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2453: 0151c170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2454: 0151c622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2455: 0151d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2456: 014f446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2457: 0151c35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2458: 00b2ce50 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2459: 00b1d560 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2460: 00aaf720 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2461: 00b6843c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2462: 00adf4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2458: 00b2ce00 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2459: 00b1d510 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2460: 00aaf6d0 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2461: 00b683ec 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2462: 00adf45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2463: 0151c73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2464: 0056f9f8 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2465: 0151c4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2466: 00840584 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2466: 00840538 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2467: 0151d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2468: 00837e24 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2468: 00837dd8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2469: 007b0954 188 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2470: 0032451c 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2471: 00950220 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2471: 009501d0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2472: 003f6c78 196 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2473: 0062f3a0 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2474: 006b6660 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2475: 00840614 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ - 2476: 0093d158 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2477: 009eccf4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ - 2478: 0086e8ec 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ + 2475: 008405c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2476: 0093d108 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2477: 009ecca4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2478: 0086e89c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2479: 00debbb4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2480: 014e57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2481: 014f1c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2482: 0086e7ec 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2483: 00b66da8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2482: 0086e79c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ + 2483: 00b66d58 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2484: 0142b9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2485: 0151de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2486: 005cb55c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2487: 014e34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2488: 003797f4 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2489: 0151c24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2490: 0151b766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2491: 0151c7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2492: 009e232c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2492: 009e22dc 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2493: 014e1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2494: 0151d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2495: 014e0e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2496: 01450950 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2497: 008406a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ - 2498: 00907d28 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2499: 00a9e53c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ - 2500: 0086e870 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ + 2497: 00840658 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2498: 00907cd8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2499: 00a9e4ec 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2500: 0086e820 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2501: 002cacc4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2502: 00b4bec4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2502: 00b4be74 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2503: 014dfbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2504: 0151deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2505: 0151d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2506: 0066dedc 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2507: 0151bb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2508: 009e580c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2508: 009e57bc 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2509: 0051a67c 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2510: 0151de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2511: 0096d4e8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2511: 0096d498 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2512: 014ec774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2513: 006a7104 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2514: 0084869c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2514: 00848650 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2515: 0151d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2516: 014f520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2517: 0151ca9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2518: 0151d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2519: 014ece64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2520: 0091e53c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2520: 0091e4ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2521: 0151d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2522: 0093bf1c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2523: 00927a70 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2524: 009eddac 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2522: 0093becc 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2523: 00927a20 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2524: 009edd5c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2525: 0151bbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2526: 014f3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2527: 006c0100 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2528: 006ca4f4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2529: 00ba6c04 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2530: 00848950 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ - 2531: 0095daa8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2532: 0090418c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2529: 00ba6bb4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2530: 00848904 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2531: 0095da58 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2532: 0090413c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2533: 0151c69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2534: 014e7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2535: 014e1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2536: 00af1f2c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2536: 00af1edc 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2537: 00670418 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2538: 0040c064 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2539: 014f40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2540: 0151cbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2541: 014eac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2542: 008e4b00 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2542: 008e4ab0 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2543: 0062dcb4 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2544: 0144e3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2545: 014e9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2546: 014f00e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2547: 00b79acc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2547: 00b79a7c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2548: 014e5680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2549: 014e8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2550: 0151c59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2551: 0151c676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2552: 0151b91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2553: 00a86be4 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2554: 00ad6e30 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2553: 00a86b94 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2554: 00ad6de0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2555: 01455e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ - 2556: 009966a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2556: 00996658 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2557: 014e2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2558: 0142e090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ 2559: 0032ed68 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2560: 0151c61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2561: 014dd4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2562: 00af4594 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2562: 00af4544 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2563: 0142e00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2564: 014f2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2565: 00921a20 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2566: 00840088 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2567: 00b0afb8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2565: 009219d0 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2566: 0084003c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2567: 00b0af68 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2568: 0151cc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2569: 008506e8 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2570: 009b69bc 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2569: 0085069c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ + 2570: 009b696c 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2571: 00373e94 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2572: 0151bff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2573: 00abb5d8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2574: 009737b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2573: 00abb588 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2574: 00973764 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2575: 00568d50 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2576: 002c5490 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2577: 00840114 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ - 2578: 0086c980 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ + 2577: 008400c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2578: 0086c930 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2579: 00791768 440 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2580: 004e39f0 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2581: 0151b378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2582: 0151b33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2583: 009130ec 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2583: 0091309c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2584: 0141a214 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2585: 0142df88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2586: 00b86794 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2586: 00b86744 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2587: 0151d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2588: 0141a234 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2589: 0093b078 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2590: 00b46334 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2589: 0093b028 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2590: 00b462e4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2591: 0141a274 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2592: 006b0580 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2593: 014ed294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2594: 00b938ac 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2594: 00b9385c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2595: 014e96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2596: 0082bd14 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2596: 0082bcc8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2597: 0066a9a8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2598: 014e7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2599: 00ab4374 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2600: 008401a4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2599: 00ab4324 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2600: 00840158 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2601: 014f0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2602: 002d07b0 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2603: 014f4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2604: 00ba1ec4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2605: 0091e278 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2604: 00ba1e74 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2605: 0091e228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2606: 0067988c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2607: 014e698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2608: 00b2989c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2608: 00b2984c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2609: 0151b6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2610: 014ef600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2611: 0151d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2612: 0040ccd0 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2613: 009d26a4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2614: 00b93cdc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2613: 009d2654 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2614: 00b93c8c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2615: 014e6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2616: 00a2924c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2616: 00a291fc 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2617: 004320e0 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2618: 0095940c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2619: 008f2014 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2620: 008bbf3c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2621: 00ab9220 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2618: 009593bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2619: 008f1fc4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2620: 008bbeec 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2621: 00ab91d0 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2622: 003e8c7c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2623: 0086efbc 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2624: 00af46e0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2623: 0086ef6c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ + 2624: 00af4690 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2625: 0151b2ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2626: 00db08f0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2626: 00db08a0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2627: 0151b6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2628: 014e610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2629: 0151d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2630: 00aadaac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2631: 00933c40 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2630: 00aada5c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2631: 00933bf0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2632: 014ece34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2633: 01441908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ - 2634: 0086fae0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ - 2635: 009173c4 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2634: 0086fa90 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ + 2635: 00917374 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2636: 0151c9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2637: 0083ea74 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2637: 0083ea28 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2638: 0151d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2639: 008dff68 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2639: 008dff18 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2640: 0150a824 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2641: 014ed964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2642: 01441884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2643: 0151be38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2644: 014df498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2645: 0151d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2646: 014f1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2647: 00b19a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ - 2648: 0086f528 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ + 2647: 00b19a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2648: 0086f4d8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2649: 00677724 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2650: 014f40e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2651: 005cb2b8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2652: 006c03dc 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2653: 0151bce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2654: 00b47d2c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2655: 00b373b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2654: 00b47cdc 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2655: 00b37364 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2656: 002c64d8 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2657: 00655c38 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2658: 00b75d20 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2658: 00b75cd0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2659: 014deedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2660: 014e88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2661: 00b38050 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2661: 00b38000 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2662: 014ea908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2663: 0151d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2664: 014e84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2665: 014dfef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2666: 0151c4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2667: 014f1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2668: 01441800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2669: 0151be6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2670: 014f1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2671: 0096d5b0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2671: 0096d560 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2672: 0151c9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2673: 0151bdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2674: 00b20978 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2675: 0089c01c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2674: 00b20928 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2675: 0089bfcc 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2676: 0151cdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2677: 006699c0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2678: 00b3f538 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2679: 00b2811c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2678: 00b3f4e8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2679: 00b280cc 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2680: 014189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2681: 0151b936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2682: 0082f7c8 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ - 2683: 0084f310 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2684: 00b473c4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2682: 0082f77c 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2683: 0084f2c4 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ + 2684: 00b47374 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2685: 0151c30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2686: 00abf184 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2686: 00abf134 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2687: 01426d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2688: 0151cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2689: 009e5368 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2690: 0099ff54 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2689: 009e5318 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2690: 0099ff04 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2691: 0151d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2692: 0151d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2693: 009e1e94 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2694: 0083a0d0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2695: 00927f60 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2693: 009e1e44 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2694: 0083a084 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2695: 00927f10 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2696: 013bc60c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2697: 002db364 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2698: 0151b7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2699: 014f534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2700: 009631d0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2701: 009c30f8 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2700: 00963180 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2701: 009c30a8 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2702: 002f3d3c 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2703: 01437dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2704: 013bce4c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2705: 00b18f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2706: 00989240 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2707: 0083a1e4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2708: 00dc3850 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2705: 00b18edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2706: 009891f0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2707: 0083a198 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2708: 00dc3800 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2709: 014ea348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2710: 014f1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2711: 00a01570 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2711: 00a01520 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2712: 01437d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2713: 00526ab8 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2714: 0151d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2715: 013c6ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2716: 014ea738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2717: 014e0d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2718: 00b3da4c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2719: 00b7658c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2718: 00b3d9fc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2719: 00b7653c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2720: 014e27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2721: 0143661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2722: 0151be7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2723: 014f8694 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2724: 013bd1f8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2725: 005260d8 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2726: 014edd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2727: 01416208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2728: 0151d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2729: 0151d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2730: 00b2f838 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2731: 0083a310 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2732: 009e2c84 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2730: 00b2f7e8 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2731: 0083a2c4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2732: 009e2c34 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2733: 0151c494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2734: 00287a90 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2735: 0151c1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2736: 014e433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2737: 00b04494 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2737: 00b04444 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2738: 01437ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2739: 014f1034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2740: 01436598 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2741: 014e1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2742: 0151be72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2743: 0151cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2744: 014e6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2745: 013c70b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2746: 00679874 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2747: 013bd614 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2748: 014526b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2749: 014dcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2750: 00918820 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2750: 009187d0 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2751: 0151d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2752: 009f0834 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2752: 009f07e4 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2753: 0151d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2754: 0151d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2755: 002d56e4 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2756: 003236e0 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2757: 0151c09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2758: 002bc100 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2759: 00323a28 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2760: 004202b4 532 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2761: 003217c4 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2762: 014f4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2763: 014f38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2764: 0151c52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2765: 002c0cf0 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2766: 00db1908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2767: 0091cf08 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2766: 00db18b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2767: 0091ceb8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2768: 014ef390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2769: 008aab44 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2770: 00b194ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2769: 008aaaf4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2770: 00b1949c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2771: 0151c4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2772: 007b0cf8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ - 2773: 0095e508 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2773: 0095e4b8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2774: 014ea628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2775: 014dd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2776: 0151c8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2777: 0151cc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2778: 0151d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2779: 0062f554 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2780: 007b0c78 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ - 2781: 009706e0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2781: 00970690 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2782: 01428024 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2783: 014e3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2784: 00a45824 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2784: 00a457d4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2785: 014e1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2786: 014f2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2787: 0151c25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2788: 014559c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2789: 00411138 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2790: 0151cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2791: 0151ce4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2792: 0057b8dc 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2793: 0151b77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2794: 014e621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2795: 00ad9340 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2795: 00ad92f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2796: 003ef824 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2797: 0151b51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2798: 0037fee4 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2799: 0151ce76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2800: 0091bee8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2801: 00a3935c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2802: 00b58e64 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2800: 0091be98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2801: 00a3930c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2802: 00b58e14 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2803: 0151d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2804: 0151d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2805: 014e0a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2806: 00ba6ca0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2807: 00a837ec 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2806: 00ba6c50 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2807: 00a8379c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2808: 014f23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2809: 0151b864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2810: 008fa85c 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2810: 008fa80c 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2811: 0151b78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2812: 0151c898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2813: 00331c84 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2814: 00dce6e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2814: 00dce698 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2815: 0151bf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2816: 014e0ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2817: 008e33f0 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2817: 008e33a0 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2818: 00618268 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2819: 00afbc90 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2819: 00afbc40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2820: 002c0bf8 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2821: 00932604 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2821: 009325b4 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2822: 014f05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2823: 014e4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2824: 00aaf378 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2824: 00aaf328 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2825: 0151cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2826: 0065622c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2827: 00524c74 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2828: 014f539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2829: 00b74938 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2830: 00b433d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2829: 00b748e8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2830: 00b43380 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2831: 014de754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2832: 00a82188 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2833: 00a12fe0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2832: 00a82138 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2833: 00a12f90 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2834: 005c9d5c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2835: 014de470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2836: 014e82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2837: 00ad4918 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2837: 00ad48c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2838: 013bc664 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2839: 014efe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2840: 00ba2d34 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2840: 00ba2ce4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2841: 01452738 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ - 2842: 00938e4c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2842: 00938dfc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2843: 0151d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2844: 0151d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2845: 01454208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ - 2846: 00916fb4 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2846: 00916f64 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2847: 014ecf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2848: 014e6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2849: 00922898 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2849: 00922848 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2850: 014e6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2851: 00754b00 268 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2852: 0089883c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2852: 008987ec 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2853: 00665828 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2854: 008f52ec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2855: 009cf6a8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2854: 008f529c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2855: 009cf658 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2856: 0151bbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2857: 004d80fc 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2858: 014176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2859: 0143e578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2860: 00b2b144 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2860: 00b2b0f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2861: 013bca54 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2862: 00820984 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ + 2862: 00820938 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2863: 014e87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2864: 0151d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2865: 00a858e8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2866: 0093b154 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2865: 00a85898 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2866: 0093b104 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2867: 013bd458 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ - 2868: 0084d560 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ + 2868: 0084d514 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2869: 014e3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2870: 0145008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2871: 0151b8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2872: 0151ba6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ - 2873: 0086f04c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ + 2873: 0086effc 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2874: 014f0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2875: 00b0e210 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2875: 00b0e1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2876: 0151c412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2877: 014f3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2878: 0150ab2c 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2879: 003c4c70 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2880: 0086fb5c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ + 2880: 0086fb0c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2881: 014eb924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2882: 00b14034 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2882: 00b13fe4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2883: 014f1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2884: 0151c794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2885: 0151c916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2886: 014f0034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2887: 01440a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2888: 00b4ac20 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2889: 00b1deb0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2890: 0086f580 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ + 2888: 00b4abd0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2889: 00b1de60 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2890: 0086f530 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2891: 0151cb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2892: 014ea4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2893: 00ba620c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2894: 00adda64 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2893: 00ba61bc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2894: 00adda14 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2895: 0067eec4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2896: 009fb5e0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2897: 009fbc80 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2898: 00b35108 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2896: 009fb590 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2897: 009fbc30 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2898: 00b350b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2899: 0151d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2900: 005d62c8 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2901: 0151d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2902: 014ee20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2903: 00b354a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2903: 00b35450 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2904: 005c7988 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2905: 00630c70 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2906: 014de640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2907: 014e3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2908: 014e1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2909: 0086ae38 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2909: 0086ade8 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2910: 0151c308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2911: 00851a7c 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2911: 00851a30 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2912: 01433730 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2913: 00b76290 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2913: 00b76240 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2914: 014ef5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2915: 00baf5e0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2916: 00b39290 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2917: 00b9b0d0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2918: 008f914c 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2915: 00baf590 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2916: 00b39240 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2917: 00b9b080 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2918: 008f90fc 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2919: 0151cd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2920: 014e642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2921: 014ebc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2922: 014336ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2923: 00a9d910 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2924: 0096707c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2925: 0091714c 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2923: 00a9d8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2924: 0096702c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2925: 009170fc 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2926: 0151b89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2927: 014ddbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2928: 013bc98c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2929: 002bf3e0 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2930: 014dc9a8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2931: 0151c2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2932: 014eab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2933: 0151c9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2934: 014f538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2935: 014e8ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2936: 00aeec68 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ - 2937: 0081cbbc 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ + 2936: 00aeec18 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2937: 0081cb70 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2938: 014f43d4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2939: 00686bac 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2940: 014ebb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2941: 009187b8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2942: 00b4eb14 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2941: 00918768 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2942: 00b4eac4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2943: 00357088 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2944: 0151d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2945: 00afe99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2945: 00afe94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2946: 01433628 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2947: 00677a30 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2948: 00a9a154 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2948: 00a9a104 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2949: 014f0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2950: 00378f28 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2951: 003f6d5c 32 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2952: 009fb9d8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2953: 00b7ccac 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2952: 009fb988 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2953: 00b7cc5c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2954: 014eff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2955: 013bda18 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2956: 004e3a6c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2957: 006eca78 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2958: 014e3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2959: 0066be70 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2960: 0060e944 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2968,362 +2968,362 @@ │ │ │ │ 2964: 0145029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2965: 0144fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2966: 0151c086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2967: 01440990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2968: 0031ef78 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2969: 014dc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2970: 014dcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2971: 00b5e02c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2971: 00b5dfdc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2972: 014eb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2973: 007bb6f4 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2974: 00904c70 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2973: 007bb6c8 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2974: 00904c20 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2975: 0151cdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2976: 014f40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2977: 0151c96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2978: 014e2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2979: 014e6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2980: 0151c2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2981: 014de690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2982: 00a9df84 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ - 2983: 0086fa50 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ + 2982: 00a9df34 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2983: 0086fa00 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2984: 0151b37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2985: 0151cc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2986: 0066b130 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2987: 0084158c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2987: 00841540 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2988: 0144090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2989: 014f2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2990: 014e672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2991: 00b53d94 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2991: 00b53d44 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2992: 014ee7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2993: 014dea8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2994: 014edf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2995: 0151bdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2996: 009fabb8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2997: 0081f3bc 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 2998: 00aa3fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2996: 009fab68 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2997: 0081f370 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ + 2998: 00aa3f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2999: 0151bce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3000: 0151b83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3001: 006c20a4 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3002: 0151c718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3003: 00b1d174 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3004: 00841608 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3005: 00b27764 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3003: 00b1d124 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3004: 008415bc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3005: 00b27714 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3006: 0151bff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3007: 0151ca84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3008: 002c0e30 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 3009: 0151b4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 3010: 009fe9e8 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3011: 00828d4c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3010: 009fe998 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3011: 00828d00 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3012: 014dfb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ - 3013: 0081f61c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ + 3013: 0081f5d0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3014: 014ef5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3015: 00aea5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3015: 00aea58c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3016: 0144ac80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3017: 014ed514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3018: 00b653a4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3018: 00b65354 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3019: 014e3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3020: 002d6748 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3021: 00380a70 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3022: 0144ad88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3023: 014ec644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 3024: 009175c8 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 3024: 00917578 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3025: 014e1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3026: 00b1c5e0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3026: 00b1c590 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3027: 014f0124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3028: 009c225c 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3028: 009c220c 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3029: 014e36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3030: 008416a4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3031: 00837598 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3030: 00841658 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3031: 0083754c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3032: 0151b980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3033: 00b24e7c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3034: 0081f558 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3035: 00b8e4c8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3033: 00b24e2c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3034: 0081f50c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ + 3035: 00b8e478 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3036: 00707238 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3037: 0151d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3038: 014ed2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3039: 00828dec 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ - 3040: 008dcf1c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 3039: 00828da0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3040: 008dcecc 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3041: 014dea7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3042: 00dce740 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3042: 00dce6f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3043: 01427130 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3044: 0144ad04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3045: 01412194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3046: 0151bcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 3047: 00a85a00 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3047: 00a859b0 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3048: 002ed0c8 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3049: 00320fd0 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3050: 0144c09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3051: 0087b4ec 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3051: 0087b49c 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3052: 002dc730 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3053: 00d41a88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 3054: 009ed6e4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3055: 00837718 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ - 3056: 009700f4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 3057: 00919cfc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 3053: 00d41a38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 3054: 009ed694 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3055: 008376cc 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3056: 009700a4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 3057: 00919cac 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3058: 006da474 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3059: 008f8e30 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3060: 00855b54 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3061: 009cdcd0 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3059: 008f8de0 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3060: 00855b04 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3061: 009cdc80 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3062: 0151d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3063: 014f2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3064: 00857a2c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3064: 008579dc 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3065: 01411954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3066: 014e6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 3067: 00974e6c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3068: 00b6e2e8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3067: 00974e1c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 3068: 00b6e298 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3069: 005ca4d0 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3070: 0151ce1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3071: 00b01cf8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3072: 008566cc 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3071: 00b01ca8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3072: 0085667c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3073: 002a2070 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 3074: 00519bec 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3075: 0151b4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3076: 002b5ff4 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3077: 0151c2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3078: 0151c650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3079: 009bdd20 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3079: 009bdcd0 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3080: 014f21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3081: 0151d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3082: 0151bb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3083: 00799018 204 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3084: 009c2714 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3085: 0085741c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3084: 009c26c4 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3085: 008573cc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3086: 014e25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3087: 00855a80 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3087: 00855a30 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3088: 014f3b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3089: 00af0b08 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3090: 0085771c 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3089: 00af0ab8 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3090: 008576cc 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3091: 005c7de4 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3092: 00918f64 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3092: 00918f14 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3093: 004dfdb8 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3094: 00b3dfc8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3094: 00b3df78 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3095: 00593530 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3096: 0151c7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3097: 014e4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3098: 00855ce4 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3098: 00855c94 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3099: 0151d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3100: 0151cdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3101: 014e9eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3102: 00b79d60 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3102: 00b79d10 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3103: 0151d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3104: 0151bff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3105: 014f2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3106: 006f7174 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3107: 0151cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3108: 0151d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3109: 014e3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3110: 009e4fdc 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3110: 009e4f8c 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3111: 0151b9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3112: 0151ce58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3113: 014f36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3114: 002fac28 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3115: 008569b4 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3116: 00b30390 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3115: 00856964 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3116: 00b30340 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3117: 0151bc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3118: 014e95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3119: 014f53c4 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3120: 014df848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3121: 0151cbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3122: 0098a3c0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3122: 0098a370 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3123: 014e654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3124: 013c6e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3125: 002de460 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3126: 0151b984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3127: 0151b9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3128: 014ec6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3129: 0151c2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3130: 01423c94 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3131: 0143a8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3132: 014f0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3133: 0151c100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3134: 00b79260 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3135: 0095ede8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3136: 00b04c2c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3134: 00b79210 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3135: 0095ed98 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3136: 00b04bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3137: 0151d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3138: 014eda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3139: 005165a4 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3140: 0144d2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3141: 014dd620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3142: 00b312c8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3142: 00b31278 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3143: 014de2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3144: 01419bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3145: 014eb634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3146: 014ecb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3147: 0086a4a0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3147: 0086a450 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3148: 014578b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ - 3149: 00ba9334 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3150: 00ba61c0 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3149: 00ba92e4 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3150: 00ba6170 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3151: 014579b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3152: 0078b6dc 284 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3153: 008abc20 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3153: 008abbd0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3154: 014ee65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3155: 014e8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3156: 0143a798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3157: 014e57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3158: 00afb3e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3158: 00afb398 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3159: 0151c790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3160: 013b7108 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3161: 014eb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3162: 008fcc20 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3162: 008fcbd0 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3163: 014e74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3164: 00aae1ac 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3165: 00a7ffd0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3164: 00aae15c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3165: 00a7ff80 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3166: 014de0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3167: 00667d80 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3168: 0084fe80 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ + 3168: 0084fe34 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3169: 01457934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3170: 00b3f9dc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3171: 0085eb34 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3170: 00b3f98c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3171: 0085eae4 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3172: 00517154 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3173: 00b3672c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3173: 00b366dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3174: 014e87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3175: 00a9fe38 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3176: 0085e90c 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3177: 00845cd4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3178: 009281ac 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3179: 00a9ce8c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3175: 00a9fde8 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3176: 0085e8bc 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3177: 00845c88 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3178: 0092815c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3179: 00a9ce3c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3180: 014e7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3181: 014f4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3182: 014dd730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3183: 014ea368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3184: 0151c666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3185: 014e8f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3186: 00ad49d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3186: 00ad4980 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3187: 0151bb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3188: 0151d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3189: 00845e2c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3189: 00845de0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3190: 014f3b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3191: 014ed0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3192: 0085ea20 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3193: 00b28eec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3194: 0097cf38 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3192: 0085e9d0 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3193: 00b28e9c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3194: 0097cee8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3195: 014de360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3196: 00b64c4c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3196: 00b64bfc 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3197: 014430c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3198: 014eabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3199: 0151c38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3200: 0151cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3201: 014f4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3202: 006bc848 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3203: 00b69d30 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3204: 00b88f5c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3203: 00b69ce0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3204: 00b88f0c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3205: 014e9a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3206: 014dfdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3207: 0151b2cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3208: 014dedac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3209: 0151c18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 006903f0 568 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00b35610 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3212: 00936064 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3211: 00b355c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3212: 00936014 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3213: 0151d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ - 3214: 0081d8f8 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ + 3214: 0081d8ac 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3215: 014f3bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0036c388 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 0151bd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3218: 00919dd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00b49688 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 00b764dc 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3218: 00919d84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3219: 00b49638 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 00b7648c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 0151be3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 014f0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 00517b14 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 009d0a38 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 009d09e8 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 0141628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 008b706c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 008b701c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 014e69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 0151c5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ - 3229: 0081dad4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ + 3229: 0081da88 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3230: 014dcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3231: 014ee2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3232: 0028c1bc 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3233: 0151d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3234: 00aadf74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3235: 00b6bfa8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3234: 00aadf24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3235: 00b6bf58 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3236: 007b127c 132 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3237: 009ccf90 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3237: 009ccf40 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3238: 0151bdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3239: 0151bc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3240: 00b787b0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3240: 00b78760 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3241: 01442a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ - 3242: 0086f604 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ - 3243: 0090deec 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3242: 0086f5b4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ + 3243: 0090de9c 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 0151d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3245: 014f0434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3246: 00383dc4 44 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3247: 01442b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3248: 0143d36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3249: 00a9bb78 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3250: 0081da30 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ + 3249: 00a9bb28 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 0081d9e4 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3251: 007b1300 136 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 00996908 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 009968b8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 0151dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 0151c8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00988db8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 00988d68 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 014e75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00b98794 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00b98744 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0143d2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 0085ccb8 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 0085cc68 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 00705f08 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01512b94 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 0151bbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 0081fe8c 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3264: 009c3cc0 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 0081fe40 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ + 3264: 009c3c70 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3265: 0151cb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3266: 002cac18 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3267: 014e9858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3268: 0085cb10 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3268: 0085cac0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3269: 00304574 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3270: 01442b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ - 3271: 00957f5c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3271: 00957f0c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3272: 014f0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3273: 002d93d0 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3274: 0151b53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3275: 00b19c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3275: 00b19c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3276: 014e3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3277: 014df66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3278: 0151c8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3279: 008200f0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3280: 00b515d0 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3281: 00abcdf0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3279: 008200a4 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ + 3280: 00b51580 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3281: 00abcda0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3282: 014455e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ - 3283: 00964274 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3283: 00964224 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3284: 014e774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3285: 01445454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3286: 0085cbe4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3286: 0085cb94 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3287: 0151b762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3288: 00b0de44 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3289: 009f02f4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3290: 00b4a20c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3288: 00b0ddf4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3289: 009f02a4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3290: 00b4a1bc 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3291: 0144555c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3292: 014518c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3293: 008520b0 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3294: 00ae97b8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ - 3295: 0082002c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ + 3293: 00852064 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3294: 00ae9768 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3295: 0081ffe0 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3296: 002d62ec 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3297: 0145173c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3298: 006c75ac 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3299: 014e88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3300: 014e1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3301: 002d1180 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3302: 0151ba84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3303: 00ab96cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3304: 00b3eb08 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3303: 00ab967c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3304: 00b3eab8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3305: 01451844 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3306: 00aed904 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3306: 00aed8b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3307: 012f8b48 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3308: 014454d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3309: 0151cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3310: 00407d3c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3311: 014e029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3312: 00a8070c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3312: 00a806bc 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3313: 0151ba9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3314: 00b323bc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3315: 00aa4878 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3316: 009373bc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3314: 00b3236c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3315: 00aa4828 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3316: 0093736c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3317: 014f24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3318: 009f1818 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3318: 009f17c8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3319: 013ba314 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3320: 014ea168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3321: 0151d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3322: 014517c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3323: 006da050 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3324: 014e1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3325: 014ec784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3331,840 +3331,840 @@ │ │ │ │ 3327: 00685e0c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3328: 002f5498 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3329: 014e25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3330: 014e12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3331: 0151debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3332: 0151b60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0151b436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 00aa3c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3335: 008c5dc0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3334: 00aa3bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3335: 008c5d70 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0143ca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 014ed0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0151d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 0078e218 4 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 007bbe04 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 007bbdd8 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 014ddd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 0151d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 014de9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 0151d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 009fba38 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3346: 008edc28 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 00aaf4bc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3345: 009fb9e8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3346: 008edbd8 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3347: 00aaf46c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 007b1388 144 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 00a142b4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 00a14264 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 014de600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 0151c730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 014e675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ - 3353: 0084caf4 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ + 3353: 0084caa8 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 014f4af0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3355: 00b2f658 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3355: 00b2f608 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3356: 0068b0d0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3357: 0151cdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3358: 0151c12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3359: 0151c406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3360: 0151d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3361: 014582d0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3362: 00b21f4c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3362: 00b21efc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3363: 014f2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3364: 0081f924 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3365: 009891a8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3366: 00b0eda0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3367: 00b127e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3364: 0081f8d8 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ + 3365: 00989158 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3366: 00b0ed50 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3367: 00b12790 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3368: 014ef3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3369: 014e622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3370: 009ed60c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3370: 009ed5bc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3371: 0151b7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3372: 0151d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3373: 013bc720 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3374: 014e36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3375: 0151c85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3376: 002b0868 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3377: 00b12d74 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3377: 00b12d24 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3378: 014e2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3379: 00b6dfac 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3379: 00b6df5c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3380: 002d7a70 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3381: 00b409b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3382: 0085ca34 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3383: 00b34f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3381: 00b40960 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085c9e4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3383: 00b34f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3384: 0141772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3385: 006a9400 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 3386: 0081fb84 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ + 3386: 0081fb38 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3387: 0151c774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3388: 0151d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3389: 00aa00d8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3390: 00996df8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3389: 00aa0088 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3390: 00996da8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3391: 0151d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3392: 0085c874 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3392: 0085c824 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3393: 014f3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3394: 0151d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3395: 014e95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3396: 0061ec80 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3397: 0078b6c0 28 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3398: 012f1900 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3399: 00b7381c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3399: 00b737cc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3400: 0151bd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3401: 014e6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3402: 00b331b8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3403: 0090e254 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3402: 00b33168 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3403: 0090e204 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3404: 014f86a4 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3405: 006a29a4 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3406: 0081fac0 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3407: 008539b8 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3408: 0085c954 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3406: 0081fa74 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ + 3407: 0085396c 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3408: 0085c904 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3409: 0051b4e8 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3410: 0090e33c 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3410: 0090e2ec 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3411: 0151c01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 00a8cf00 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 00a8ceb0 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 006b6518 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 014e35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 0151bf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 0151d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3417: 008e1abc 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3417: 008e1a6c 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 01394460 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 00657d18 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00b1af3c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 00b27650 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00b1aeec 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 00b27600 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 0031a680 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00b7edc0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00b7ed70 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 005124fc 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 0050c78c 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3426: 0151d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3427: 0081d488 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ - 3428: 0095cd28 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3427: 0081d43c 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ + 3428: 0095ccd8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3429: 014e2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3430: 00af4410 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3431: 00aad92c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3432: 0085bb54 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3433: 00a88044 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3434: 0085b98c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ - 3435: 0091f028 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3436: 008f3a44 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3437: 0081d66c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ - 3438: 00957ddc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3430: 00af43c0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3431: 00aad8dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3432: 0085bb04 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3433: 00a87ff4 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3434: 0085b93c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3435: 0091efd8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3436: 008f39f4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3437: 0081d620 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ + 3438: 00957d8c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3439: 0151bcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3440: 00a94c00 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ - 3441: 0084d3a0 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ + 3440: 00a94bb0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3441: 0084d354 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3442: 014f526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3443: 00abe124 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3444: 00aed4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3445: 00b8a570 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3446: 0098b090 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3447: 0085ba74 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ - 3448: 0095e96c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3443: 00abe0d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3444: 00aed464 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3445: 00b8a520 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3446: 0098b040 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3447: 0085ba24 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3448: 0095e91c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3449: 007028b0 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3450: 00b5fab4 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3450: 00b5fa64 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3451: 002be638 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3452: 014ee51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01437594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ - 3454: 0081d5c8 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ + 3454: 0081d57c 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3455: 0151dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3456: 0151bb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3457: 013bc2f0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3458: 0151d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3459: 0151dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3460: 0036dd98 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3461: 0151b5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3462: 00956718 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3462: 009566c8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3463: 0151d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3464: 0151b356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3465: 01437510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3466: 014e4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3467: 014f13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3468: 009b79a8 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3468: 009b7958 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3469: 014196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3470: 006c0ce8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3471: 014df968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3472: 00b64f54 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3472: 00b64f04 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3473: 005cadc8 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3474: 0143e260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3475: 002b6cd4 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3476: 00b907c4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3476: 00b90774 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3477: 0151ba6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3478: 00ba6974 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3478: 00ba6924 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3479: 014f3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3480: 0151c038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3481: 0143e1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ - 3482: 0086e0f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ + 3482: 0086e0a4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3483: 00328694 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3484: 0151d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3485: 0052516c 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3486: 0151b572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3487: 009fdcd0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3487: 009fdc80 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3488: 0151d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3489: 0070bfb0 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3490: 0151c3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3491: 01436d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ - 3492: 0086e0b8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ + 3492: 0086e068 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3493: 0143c814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3494: 0151be82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3495: 0151c6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3496: 014f3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3497: 014dcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3498: 0143c790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3499: 0151c932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3500: 00b45778 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3501: 00a95bf4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3502: 00a32314 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3500: 00b45728 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3501: 00a95ba4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3502: 00a322c4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3503: 00618830 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3504: 0143e158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3505: 01436cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3506: 00683db8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ - 3507: 0086e0f0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ + 3507: 0086e0a0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3508: 0151b28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3509: 009ed188 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3510: 00b12950 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3511: 00b73ca8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3512: 00b1765c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3509: 009ed138 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3510: 00b12900 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3511: 00b73c58 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3512: 00b1760c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3513: 0151c896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3514: 00afedc4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3514: 00afed74 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3515: 014e0e40 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3516: 0035fc14 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3517: 0151b618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3518: 005b7fa8 40 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3519: 00b737a0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3519: 00b73750 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3520: 0143c70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3521: 009da630 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3522: 00b2f7c8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3521: 009da5e0 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3522: 00b2f778 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3523: 0151d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3524: 014ec654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3525: 00614310 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3526: 014e768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3527: 00900fd8 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3527: 00900f88 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3528: 0151c662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3529: 0151d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3530: 00b31ea8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3531: 0090c6b0 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3532: 00b2d130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3533: 00af2e88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3530: 00b31e58 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 0090c660 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3532: 00b2d0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3533: 00af2e38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3534: 006fd134 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3535: 0151bf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3536: 014e1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3537: 00aa3db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3537: 00aa3d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3538: 0037d0f0 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3539: 014debbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3540: 0151ca64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3541: 00b7516c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3541: 00b7511c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3542: 014e8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3543: 0151c608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3544: 0151c678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3545: 00b79658 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3546: 008efe08 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3545: 00b79608 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3546: 008efdb8 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3547: 00522be8 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3548: 014e0b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3549: 00899364 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3549: 00899314 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3550: 0151c8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3551: 014f36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3552: 008eefb8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3553: 00917a4c 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3554: 008280f4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3552: 008eef68 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3553: 009179fc 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3554: 008280a8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3555: 014f4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3556: 0084fe0c 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3557: 00a9b5e8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3556: 0084fdc0 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ + 3557: 00a9b598 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3558: 014e8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3559: 0151bc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3560: 0043b24c 52 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3561: 013a2398 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3562: 014e78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3563: 014199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3564: 00974034 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3564: 00973fe4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3565: 0151c1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3566: 00a96234 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3566: 00a961e4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3567: 005c5cd4 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3568: 014257ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3569: 014dfd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3570: 014e0990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3571: 0151deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3572: 0151c216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3573: 00b5d918 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3574: 008eb6bc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3573: 00b5d8c8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3574: 008eb66c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3575: 0151c034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3576: 014ebacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3577: 0151bdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3578: 00ae83b4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3579: 0095ca74 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3578: 00ae8364 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3579: 0095ca24 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3580: 014f2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3581: 014f1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3582: 0151c712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3583: 0051d3a4 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3584: 003896f8 232 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ - 3585: 0084d44c 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ + 3585: 0084d400 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3586: 0151cb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3587: 0097d560 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3587: 0097d510 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3588: 0151c1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3589: 009b5cec 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3589: 009b5c9c 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3590: 0151c104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3591: 003e9428 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3592: 006a865c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3593: 0151b578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3594: 00b871d4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3594: 00b87184 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3595: 014e63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3596: 00b8f05c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3597: 00b35ed4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3596: 00b8f00c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3597: 00b35e84 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3598: 0151ccae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3599: 006e8e38 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3600: 00a9dbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3600: 00a9dba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3601: 0151bd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3602: 00a80bd4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3602: 00a80b84 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3603: 014e0b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3604: 0151caae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3605: 014e685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3606: 014f4adc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3607: 0151d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3608: 0151be40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3609: 00af3430 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3610: 008b5d6c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3611: 00b45f10 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3609: 00af33e0 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3610: 008b5d1c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3611: 00b45ec0 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3612: 0028d01c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3613: 014ec904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3614: 0095accc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3614: 0095ac7c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3615: 014dd7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3616: 0151b728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3617: 0151df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3618: 0151cc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3619: 00b362bc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3619: 00b3626c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3620: 014dd5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3621: 0144fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3622: 0151bc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3623: 004dc1ec 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3624: 0151ca52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3625: 014ecbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3626: 0151cb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3627: 0142be88 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3628: 00b1540c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3628: 00b153bc 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3629: 0028d12c 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3630: 0065ef2c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3631: 00380750 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3632: 014df408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3633: 0070f054 380 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3634: 0069d350 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3635: 00adabec 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3636: 00828370 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3637: 0098bd14 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3638: 00ab4a28 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3635: 00adab9c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3636: 00828324 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3637: 0098bcc4 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3638: 00ab49d8 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3639: 0151cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3640: 01414084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3641: 014ea808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3642: 014e08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3643: 0151bab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3644: 013bdcc4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3645: 00b66b4c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3645: 00b66afc 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3646: 006f8c74 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3647: 0028aea8 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3648: 0060a194 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3649: 00b65d90 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3650: 00acbdcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3649: 00b65d40 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3650: 00acbd7c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3651: 01413c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3652: 00507da4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3653: 00aa36dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3653: 00aa368c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3654: 006bcdbc 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3655: 0151d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3656: 00b9365c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3656: 00b9360c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3657: 0151d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3658: 006b57b0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3659: 014ededc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3660: 0028bb88 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3661: 00999658 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3662: 00828418 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3661: 00999608 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3662: 008283cc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3663: 0051a4fc 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3664: 00aa4bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3664: 00aa4b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3665: 0041e638 116 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ - 3666: 0084fde0 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ + 3666: 0084fd94 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3667: 01450e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3668: 014de410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3669: 01450cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ - 3670: 0091c84c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3671: 008ac14c 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3672: 0098d530 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3673: 00d41ac0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3670: 0091c7fc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3671: 008ac0fc 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3672: 0098d4e0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3673: 00d41a70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3674: 0151cb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3675: 01450df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3676: 00aa0c90 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3676: 00aa0c40 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3677: 0151d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3678: 0151ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3679: 0151baac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3680: 00934fb4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3681: 0092dac8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3680: 00934f64 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3681: 0092da78 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3682: 0060c670 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ 3683: 00429020 220 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3684: 00d41ab8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3684: 00d41a68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3685: 014eb694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3686: 0151d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3687: 00646218 448 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3688: 014eec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3689: 014e0c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3690: 0098b8a4 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3690: 0098b854 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3691: 014e66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3692: 002be4ac 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3693: 00af82e8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3693: 00af8298 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3694: 00678484 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3695: 002ccbac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3696: 00836e38 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3696: 00836dec 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3697: 01450d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3698: 00613860 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3699: 014ea018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3700: 0151bf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3701: 00b613c8 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3701: 00b61378 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3702: 00631018 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3703: 0030e608 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3704: 00836f04 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3704: 00836eb8 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3705: 0151d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3706: 014f0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3707: 00ab6608 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3707: 00ab65b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3708: 005c541c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3709: 00687ac0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3710: 00b1d034 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3710: 00b1cfe4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3711: 006b7528 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3712: 009341c8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3712: 00934178 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3713: 00356ed8 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3714: 0151b312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3715: 01513d80 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3716: 0151ba88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3717: 00b3d8f8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3718: 009abbcc 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3717: 00b3d8a8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3718: 009abb7c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3719: 014e9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3720: 0144f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3721: 00369e08 852 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ - 3722: 00917278 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3723: 00b2931c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3724: 00837040 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3722: 00917228 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3723: 00b292cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3724: 00836ff4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3725: 014dc2ac 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3726: 00b7e4e8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3726: 00b7e498 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3727: 0151b560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3728: 0151cde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3729: 00b75be0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3729: 00b75b90 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3730: 014df8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3731: 01427a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3732: 0151d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3733: 014f1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3734: 00324148 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3735: 0151c6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3736: 00907c98 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3737: 00b801f8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3736: 00907c48 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3737: 00b801a8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3738: 0151be94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3739: 014e024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3740: 0151b400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3741: 0151c88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3742: 009488b8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3742: 00948868 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3743: 0151cbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3744: 0151d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3745: 014e7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3746: 0151b81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3747: 0151c908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3748: 0151d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3749: 014f1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3750: 008e4f0c 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3751: 00919a14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3752: 00a29290 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3753: 00b5ec3c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3750: 008e4ebc 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3751: 009199c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3752: 00a29240 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3753: 00b5ebec 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3754: 014d73a8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3755: 0151ce74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3756: 013bd240 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3757: 014ef074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3758: 0151b668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3759: 014f12e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3760: 014f1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3761: 0151b662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3762: 00b64990 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3762: 00b64940 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3763: 0034408c 96 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ - 3764: 0096c22c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3764: 0096c1dc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3765: 0151cba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3766: 0151c23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3767: 014f1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3768: 014ecc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3769: 0151cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3770: 0144b3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3771: 00381bdc 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3772: 014dd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3773: 004dc4c0 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3774: 00daf724 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3775: 00b89328 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3776: 0082ade4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3774: 00daf6d4 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3775: 00b892d8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3776: 0082ad98 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3777: 014ea558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3778: 009bf500 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3778: 009bf4b0 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3779: 0151b516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3780: 00a65f24 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3780: 00a65ed4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3781: 00288c34 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3782: 014df238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3783: 014e1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3784: 014e8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3785: 0144b334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3786: 002ccc74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3787: 00b680c4 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3788: 00af46fc 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3787: 00b68074 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3788: 00af46ac 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3789: 0151b67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3790: 006a403c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3791: 00996d3c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3791: 00996cec 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3792: 014e08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3793: 0151d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3794: 0092ca8c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3794: 0092ca3c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3795: 0144f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ - 3796: 0091745c 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3796: 0091740c 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3797: 0151ce2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3798: 00853ed0 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ - 3799: 00974984 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3798: 00853e84 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3799: 00974934 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3800: 0151ca60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3801: 00b99eec 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3801: 00b99e9c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3802: 002d6038 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3803: 014ef380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3804: 008ebfa4 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3804: 008ebf54 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3805: 0151ce04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3806: 00dbf5a8 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3807: 00acb144 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3806: 00dbf558 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3807: 00acb0f4 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3808: 0151b660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3809: 0037a61c 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3810: 0063b8c0 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3811: 0151c21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3812: 00ac762c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3812: 00ac75dc 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3813: 00538c9c 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3814: 00b8287c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3814: 00b8282c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3815: 014e37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3816: 00afe9f8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3816: 00afe9a8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3817: 006a4200 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3818: 014f39c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3819: 00ba8918 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3819: 00ba88c8 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3820: 0151bf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3821: 006b2184 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3822: 0028d220 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3823: 0151d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3824: 00b5eca0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3824: 00b5ec50 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3825: 002d159c 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3826: 00b44f18 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3826: 00b44ec8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3827: 006c3700 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3828: 0151cb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3829: 0151de3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3830: 0151df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3831: 00b39d1c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3831: 00b39ccc 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3832: 013ba338 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3833: 003ded6c 88 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3834: 014f3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3835: 013bc328 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3836: 013bc1d8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3837: 0151cb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3838: 002a2fdc 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3839: 00ae86b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3839: 00ae8660 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3840: 014df9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3841: 014e0a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3842: 0078b65c 100 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3843: 014e1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3844: 0151be88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3845: 00a83370 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3846: 00ac8bcc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3845: 00a83320 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3846: 00ac8b7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3847: 014f4650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3848: 014ed944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3849: 00716ca0 460 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3850: 0151cd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3851: 00b19040 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3851: 00b18ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3852: 0151b6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3853: 003e8454 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3854: 00b8dce4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3855: 00971720 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3854: 00b8dc94 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3855: 009716d0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3856: 0151cc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3857: 0085981c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3857: 008597cc 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3858: 014f3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3859: 014ef2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3860: 00aa6d28 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3860: 00aa6cd8 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3861: 006675f0 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3862: 014ddacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3863: 00859104 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3864: 00b29674 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3863: 008590b4 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3864: 00b29624 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3865: 00708c00 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3866: 0151c350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3867: 0097169c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3867: 0097164c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3868: 013bc354 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3869: 01452d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3870: 0151c192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3871: 014e8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3872: 014f3950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3873: 00b0eb8c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3873: 00b0eb3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3874: 00323498 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3875: 014e0da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3876: 014ecb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3877: 0151b89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3878: 008706a8 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ + 3878: 00870658 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3879: 014ebedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3880: 0151d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3881: 0085949c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3882: 009ba898 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3883: 0090eb50 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3881: 0085944c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3882: 009ba848 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3883: 0090eb00 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3884: 014e761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3885: 0069436c 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3886: 013bc3bc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3887: 007f07c0 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3887: 007f0708 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3888: 0151dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3889: 0151d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3890: 014ee47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3891: 00b9875c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3891: 00b9870c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3892: 014dd8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ - 3893: 0086fe04 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ + 3893: 0086fdb4 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3894: 006d8f2c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3895: 0151c78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3896: 008abaf0 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3896: 008abaa0 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3897: 0151d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3898: 0151cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3899: 00919f88 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3899: 00919f38 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3900: 005933b0 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3901: 0151d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3902: 0144c1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3903: 00a7f524 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3903: 00a7f4d4 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3904: 014ebefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3905: 014e1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3906: 006534c0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3907: 0151ccb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3908: 0144c3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3909: 01452f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3910: 0151cb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3911: 0151cd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3912: 0151d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3913: 0082d948 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3913: 0082d8fc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3914: 014f0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3915: 0151d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3916: 0151b8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3917: 0151bc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3918: 00ab885c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3918: 00ab880c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3919: 0070d170 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3920: 0050eeb0 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3921: 0151d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3922: 014e1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3923: 0082d9c4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3923: 0082d978 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3924: 0151b95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3925: 0047b694 80 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3926: 014f32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3927: 014f0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3928: 01415944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3929: 014f3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3930: 0144c2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3931: 0151cb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3932: 01454184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3933: 00b441f0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3934: 008d6c74 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3935: 0081cddc 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3936: 00aed510 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3933: 00b441a0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3934: 008d6c24 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3935: 0081cd90 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ + 3936: 00aed4c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3937: 0151bee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3938: 014e3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3939: 0143de40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3940: 00aabbc8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3940: 00aabb78 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3941: 014e3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3942: 00a9ec6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3942: 00a9ec1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3943: 0151c212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3944: 0151bd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3945: 002ccd28 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3946: 0143ddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3947: 0082da5c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ - 3948: 008e3a58 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3947: 0082da10 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3948: 008e3a08 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3949: 014e625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3950: 0048d820 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3951: 00835880 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3951: 00835834 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3952: 014f425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3953: 014e3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3954: 01414840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3955: 0151d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3956: 0151d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3957: 00835954 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3957: 00835908 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3958: 014e51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3959: 014f2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3960: 00afe26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3960: 00afe21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3961: 0151ca58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3962: 014eb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3963: 002d1ad4 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3964: 0151c1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3965: 0143dd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3966: 014e1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3967: 004e2d2c 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3968: 0090a180 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3968: 0090a130 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3969: 0151bab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3970: 014dcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3971: 014e4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3972: 014ddda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3973: 0151bf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3974: 01440c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3975: 002ddd4c 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3976: 0151d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3977: 0051e5a0 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3978: 009f16c4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3978: 009f1674 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3979: 0151cdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3980: 01434d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3981: 014ed914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3982: 00835a64 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3983: 00920ff4 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3982: 00835a18 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3983: 00920fa4 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3984: 014df618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3985: 014e6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3986: 014e8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ - 3987: 00870048 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ + 3987: 0086fff8 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3988: 0151b768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3989: 014582c8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3990: 00a89860 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3990: 00a89810 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3991: 014e95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3992: 014e4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3993: 00965024 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3993: 00964fd4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3994: 01440ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 3995: 014f54dc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ - 3996: 00850ba4 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ + 3996: 00850b58 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 3997: 0076482c 16 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 3998: 0151ccca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3999: 014e9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4000: 00932d0c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4000: 00932cbc 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4001: 01434cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4002: 009fc36c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4003: 00b8e4a0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ - 4004: 00870cac 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ + 4002: 009fc31c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4003: 00b8e450 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4004: 00870c5c 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4005: 00702fac 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4006: 0041e4cc 132 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4007: 0082daf4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ - 4008: 009171e4 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4009: 00a9da80 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4007: 0082daa8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4008: 00917194 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 4009: 00a9da30 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4010: 014e1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4011: 014f0574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 4012: 0091b85c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 4013: 0093e714 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 4012: 0091b80c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 4013: 0093e6c4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4014: 00409594 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4015: 00b16d88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4015: 00b16d38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4016: 0049260c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4017: 0082db70 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4017: 0082db24 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4018: 014f13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4019: 014e40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4020: 014f0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4021: 002be654 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4022: 014e9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4023: 014e6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4024: 013bd354 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ - 4025: 0086ece0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ + 4025: 0086ec90 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4026: 0151d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4027: 006f6f1c 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4028: 00b05058 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4028: 00b05008 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4029: 002d4600 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4030: 0151cc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ - 4031: 0086f840 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ + 4031: 0086f7f0 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4032: 0151cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4033: 0085d150 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4033: 0085d100 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4034: 0151d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4035: 0070720c 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4036: 0151c244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4037: 014e9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4038: 014ee7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4039: 014e3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4040: 014e045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4041: 0085cfc8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4041: 0085cf78 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4042: 0151c8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4043: 00afc07c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4044: 0082dc08 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4043: 00afc02c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4044: 0082dbbc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4045: 0151d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4046: 00b8f738 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4046: 00b8f6e8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4047: 0151d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4048: 0079659c 812 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4049: 014e9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4050: 014ef134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4051: 014147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4052: 014dfca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4053: 014ec5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ - 4054: 0086f2f8 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ + 4054: 0086f2a8 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ 4055: 014ee35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4056: 0141a394 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4057: 0151c088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4058: 0141a414 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4059: 014e3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4060: 0141a424 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4061: 014e21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4062: 00a26b28 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4062: 00a26ad8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4063: 005faf98 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4064: 0085d08c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4065: 0091892c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 4066: 00ab80d8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4064: 0085d03c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4065: 009188dc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 4066: 00ab8088 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4067: 014f49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4068: 00ae5c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4069: 00996f5c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4070: 0083c394 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4071: 00ae71ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4068: 00ae5bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4069: 00996f0c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4070: 0083c348 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4071: 00ae715c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 4072: 0060ea08 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4073: 0151c4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4074: 008f8fd8 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4074: 008f8f88 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4075: 0151c634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4076: 0151b778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4077: 014e1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4078: 006a4100 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4079: 01413634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4080: 009e5788 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4080: 009e5738 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4081: 00704290 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4082: 0151cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4083: 0083c520 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4083: 0083c4d4 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4084: 005c68f0 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4085: 0060c178 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4086: 014e4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4087: 002d7034 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ - 4088: 00838804 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4088: 008387b8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4089: 014ec8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4090: 00a87514 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4090: 00a874c4 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4091: 0151b5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4092: 014493c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4093: 014e605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4094: 009e23b0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4094: 009e2360 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4095: 0070f30c 316 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4096: 014f1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4097: 014dcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4098: 014e608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4099: 00baf21c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4099: 00baf1cc 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4100: 014de774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4101: 00abc69c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4102: 00838894 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4101: 00abc64c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4102: 00838848 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4103: 006b32b4 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4104: 00511e44 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4105: 014494c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4106: 00b5e9d0 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4106: 00b5e980 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4107: 006b5648 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4108: 014ea588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4109: 0151b978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4110: 014e2094 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4111: 014180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4112: 00702c64 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4113: 00b319bc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 4114: 00973b54 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 4113: 00b3196c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4114: 00973b04 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4115: 014ebb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4116: 00b694f4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 4117: 0089c2c8 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 4116: 00b694a4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4117: 0089c278 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 4118: 014f0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4119: 006a517c 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4120: 0151b4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4121: 0151b2be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4122: 01449444 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4123: 0151d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4124: 004dc5fc 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4125: 013bd3bc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4126: 0151cb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4127: 009027c4 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4128: 00838924 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4127: 00902774 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4128: 008388d8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4129: 014e4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4130: 0151d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4131: 0151bf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4132: 005233e4 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4133: 002b6348 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4134: 0151b72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4135: 0151c74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 4136: 00383df0 236 FUNC GLOBAL DEFAULT 12 cxl_component_register_block_init │ │ │ │ 4137: 014f1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 4138: 014eb894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4139: 01442460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ - 4140: 008bddb0 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 4140: 008bdd60 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4141: 0061ed28 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4142: 0151ce3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4143: 0151d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4144: 013bc278 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4145: 00b74794 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4145: 00b74744 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4146: 01442568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4147: 014ef054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4148: 00862f74 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4148: 00862f24 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4149: 014f8dd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ - 4150: 00870058 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ + 4150: 00870008 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4151: 0028a984 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4152: 0086329c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4152: 0086324c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4153: 0151bb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4154: 014404ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4155: 00b8ec20 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4155: 00b8ebd0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4156: 014eb564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4157: 014168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4158: 00912ed0 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4159: 00863080 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4158: 00912e80 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4159: 00863030 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4160: 00490bf8 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4161: 01445e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4162: 014ee09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4163: 0151ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4164: 002cb024 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4165: 01445c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4166: 014ea758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4174,2425 +4174,2425 @@ │ │ │ │ 4170: 0151ce08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4171: 002d19a8 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4172: 00709af4 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4173: 0151b388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4174: 01445d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4175: 0151d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4176: 014e32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4177: 00b40be0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4178: 00b99404 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4179: 00863190 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4177: 00b40b90 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4178: 00b993b4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4179: 00863140 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4180: 0143d1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4181: 002a9234 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4182: 0083c710 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4182: 0083c6c4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4183: 0143a714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4184: 0151c81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4185: 01457dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4186: 0144ebec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4187: 00ac3a68 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4187: 00ac3a18 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4188: 014ee76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4189: 0083c830 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4189: 0083c7e4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4190: 01445d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4191: 0143a690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4192: 014e9e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4193: 003483f4 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4194: 008389b0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4194: 00838964 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4195: 0151c424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4196: 00ab4578 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4196: 00ab4528 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4197: 002c0c28 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4198: 00829220 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4198: 008291d4 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4199: 00611f3c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4200: 00b8a270 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4200: 00b8a220 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4201: 014e77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4202: 00838a38 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4202: 008389ec 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4203: 0151b444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4204: 0151c872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4205: 014e4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4206: 0028965c 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4207: 0151d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4208: 014e41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4209: 01425ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4210: 0143a60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4211: 00ad9bd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4211: 00ad9b84 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4212: 006603ec 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4213: 008644ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4213: 0086449c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4214: 004d7224 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4215: 008ed3ec 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4215: 008ed39c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4216: 00493228 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ - 4217: 0084f8d4 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4218: 00864704 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4217: 0084f888 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ + 4218: 008646b4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4219: 01414738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4220: 00855c64 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4220: 00855c14 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4221: 014eeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4222: 006bcd3c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4223: 00ba61e0 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4224: 009b1c1c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4225: 00857bec 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4223: 00ba6190 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4224: 009b1bcc 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4225: 00857b9c 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4226: 0151c8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4227: 002b94a0 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4228: 008645a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4229: 00ad5100 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4228: 00864554 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4229: 00ad50b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4230: 0151b776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4231: 014e9a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4232: 014eca44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4233: 0151b640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4234: 014e662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4235: 00838ac4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4236: 008567e4 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4235: 00838a78 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4236: 00856794 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4237: 0151cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4238: 0151b6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4239: 009ec4fc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4240: 00b95cf4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4241: 009f9f48 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4239: 009ec4ac 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4240: 00b95ca4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4241: 009f9ef8 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4242: 0151d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4243: 0068b120 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4244: 014dec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4245: 014e8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4246: 0048f648 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4247: 0091c940 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4247: 0091c8f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4248: 014f14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4249: 0151c016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4250: 0086465c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4250: 0086460c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4251: 014107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4252: 0151c31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4253: 00b3d57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4254: 00857544 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4253: 00b3d52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4254: 008574f4 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4255: 0151b9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4256: 0028bae4 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4257: 014ea158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4258: 00af42ac 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4258: 00af425c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4259: 014f3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4260: 00b2f1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4260: 00b2f15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4261: 014ee13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4262: 014f3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4263: 002df360 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4264: 014e6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4265: 014f4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4266: 002cb448 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4267: 00ad02d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4267: 00ad0288 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4268: 014f23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4269: 00b19d8c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4269: 00b19d3c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4270: 01444fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4271: 014ed114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4272: 01444e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ - 4273: 0086e8e8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ + 4273: 0086e898 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4274: 014dfeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4275: 0151c02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4276: 014e6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4277: 01444f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ - 4278: 0086e7c8 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ + 4278: 0086e778 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4279: 003e9f10 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4280: 00848aa4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4281: 00ab3c8c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4280: 00848a58 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4281: 00ab3c3c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4282: 0151c9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4283: 00b7c390 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4283: 00b7c340 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4284: 0151bd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4285: 014f1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4286: 00b04194 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4286: 00b04144 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4287: 014eef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4288: 002cb0d4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4289: 006e6fb8 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4290: 008b6d80 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4290: 008b6d30 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4291: 014ea6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4292: 0090b908 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4293: 00ad1198 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4292: 0090b8b8 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4293: 00ad1148 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4294: 014f259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4295: 003279c8 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4296: 00b5c074 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4297: 00ae9e88 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4298: 009a123c 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4296: 00b5c024 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4297: 00ae9e38 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4298: 009a11ec 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4299: 01444ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4300: 0151c4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ - 4301: 0086e86c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4302: 00848d58 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4301: 0086e81c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ + 4302: 00848d0c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4303: 014eca14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4304: 0066b200 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4305: 01512bd9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4306: 0092cb34 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4306: 0092cae4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4307: 002b91bc 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4308: 014f4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4309: 0151c26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4310: 008f20dc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4310: 008f208c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4311: 0151b2d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4312: 0151bc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4313: 0069bd84 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4314: 0151b324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4315: 014e2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4316: 0151d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4317: 0151d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4318: 014f1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4319: 006b35f4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4320: 008f1fb0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4320: 008f1f60 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4321: 0151cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4322: 00b78e44 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4323: 00b0dd04 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4324: 00b851b0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4325: 008f2560 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4322: 00b78df4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4323: 00b0dcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4324: 00b85160 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4325: 008f2510 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4326: 006f3600 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4327: 014ddfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4328: 00adca98 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4328: 00adca48 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4329: 0151b8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4330: 0151cdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4331: 0151bb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4332: 013bc7c8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4333: 0151b336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4334: 0151cc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4335: 0151bbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4336: 0151cd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4337: 0091c728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4338: 008f2434 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4337: 0091c6d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4338: 008f23e4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4339: 0151c878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4340: 008dea48 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4340: 008de9f8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4341: 007b1760 140 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4342: 014e1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4343: 01410748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4344: 00a01004 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4345: 00ba8a90 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4344: 00a00fb4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4345: 00ba8a40 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4346: 014f3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4347: 0151b80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4348: 0151b786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4349: 014f2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4350: 014ec724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4351: 00b12898 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4351: 00b12848 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4352: 01417834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4353: 008f24fc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4353: 008f24ac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4354: 0151b48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4355: 01439484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4356: 0040901c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4357: 013bc488 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4358: 014e98b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4359: 00ab7854 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4359: 00ab7804 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4360: 0069d180 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4361: 01439400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4362: 014f18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4363: 002d9094 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4364: 00ae66f8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4365: 00b05690 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4364: 00ae66a8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4365: 00b05640 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4366: 014deaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4367: 0151baee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4368: 00aa595c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4368: 00aa590c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4369: 014f2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4370: 014f2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4371: 009ce050 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4371: 009ce000 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4372: 0151ce60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4373: 0151d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4374: 0151ba54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4375: 014eaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4376: 014f1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4377: 0151ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4378: 002cb4fc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4379: 00b42e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4379: 00b42dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4380: 014f1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4381: 0151c616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4382: 00aa7d28 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4383: 00abdd80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4384: 00851740 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4382: 00aa7cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4383: 00abdd30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4384: 008516f4 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4385: 014ecf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4386: 0143937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4387: 00a9ed24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4387: 00a9ecd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4388: 014f3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4389: 0151c408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4390: 014f02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4391: 0151c3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4392: 014e55b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4393: 00aa75a0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4393: 00aa7550 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4394: 01457cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4395: 013bcabc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4396: 005cac40 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4397: 0151d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4398: 0078e228 4 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4399: 005945e8 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4400: 00a962f4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4400: 00a962a4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4401: 0151cd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4402: 00afc468 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4402: 00afc418 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4403: 014eeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4404: 00adf8a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4405: 00b06738 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4406: 00d1dd70 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4404: 00adf850 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4405: 00b066e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4406: 00d1dd20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4407: 005143dc 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4408: 006190dc 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4409: 014f0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4410: 00ad474c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4410: 00ad46fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4411: 014f44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4412: 00b79e84 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4412: 00b79e34 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4413: 0066abec 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4414: 00afe044 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4414: 00afdff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4415: 014e5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4416: 01411090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4417: 014e42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4418: 006a0860 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4419: 00b46134 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4419: 00b460e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4420: 014df358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4421: 002cb8a4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4422: 006a7204 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4423: 01436c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4424: 008b6954 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4425: 00b75acc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4424: 008b6904 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4425: 00b75a7c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4426: 014ea7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4427: 00ad36dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4427: 00ad368c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4428: 0151c522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4429: 014e53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4430: 008d8540 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4430: 008d84f0 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4431: 014421cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4432: 0151c962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4433: 00827840 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4434: 00b29788 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4433: 008277f4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4434: 00b29738 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4435: 0151c8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4436: 014f896c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4437: 0151d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4438: 0151baaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4439: 00859294 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4439: 00859244 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4440: 00666b7c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4441: 008278c8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4441: 0082787c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4442: 01442148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4443: 00b9bd6c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4443: 00b9bd1c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4444: 01436bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4445: 014e9838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4446: 0151bb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4447: 014e757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4448: 0151b402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4449: 00323150 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4450: 014f30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4451: 00375a04 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4452: 014f50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4453: 014159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4454: 00b18f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4455: 00b6d730 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4454: 00b18f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4455: 00b6d6e0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4456: 0151c0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4457: 0151b81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4458: 014e9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4459: 0151de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4460: 00a9e16c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4460: 00a9e11c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4461: 0067369c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4462: 014420c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4463: 00678a7c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4464: 014392f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4465: 014e641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4466: 0151cb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4467: 014e4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4468: 0151ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4469: 00827954 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4470: 00b2704c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4469: 00827908 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4470: 00b26ffc 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4471: 014e0bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4472: 014e28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4473: 00b4b59c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4474: 00d41a98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4473: 00b4b54c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4474: 00d41a48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4475: 014ddbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4476: 014ea6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4477: 01439274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4478: 002d6a18 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4479: 00b8b318 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4480: 0093de48 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4479: 00b8b2c8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4480: 0093ddf8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4481: 014dfe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4482: 01447554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4483: 00b88a88 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4483: 00b88a38 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4484: 014473c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4485: 00a8449c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4486: 00934b9c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4485: 00a8444c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4486: 00934b4c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4487: 0051a680 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4488: 00ac27cc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4489: 00a02644 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4490: 009cee3c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4488: 00ac277c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4489: 00a025f4 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4490: 009cedec 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4491: 0151d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4492: 00b9360c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4493: 009ecefc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4492: 00b935bc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4493: 009eceac 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4494: 014474d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4495: 00796b5c 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4496: 00b20db4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4497: 00b48660 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4496: 00b20d64 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4497: 00b48610 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4498: 0031f650 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4499: 00b74800 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4499: 00b747b0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4500: 014f3e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4501: 014391f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4502: 006e1000 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4503: 00b24040 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4503: 00b23ff0 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4504: 014ef064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4505: 00b17870 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4505: 00b17820 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4506: 0151b2e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4507: 01513c70 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4508: 00522e60 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4509: 0151d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4510: 014e68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4511: 009488b0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4511: 00948860 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4512: 01512b98 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4513: 008d6e24 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4514: 00b5cd34 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4513: 008d6dd4 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4514: 00b5cce4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4515: 014106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4516: 0144744c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4517: 0151c4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4518: 0151b526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4519: 0151bb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4520: 014f4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4521: 002c1f98 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4522: 00af621c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4523: 00ba1fac 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4522: 00af61cc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4523: 00ba1f5c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4524: 014f3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4525: 00baf5ac 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4525: 00baf55c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4526: 0144cf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4527: 014e8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4528: 0144cbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4529: 00ad055c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4529: 00ad050c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4530: 014e6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4531: 014e3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4532: 009ed288 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4532: 009ed238 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4533: 00652d08 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4534: 00665754 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4535: 00b9ea78 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4536: 00973ae8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4535: 00b9ea28 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4536: 00973a98 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4537: 0144ce04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4538: 0151c858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4539: 006787b0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4540: 0151b7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4541: 0085a284 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4541: 0085a234 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4542: 0151c49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4543: 0151b49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4544: 0151c95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4545: 002cf62c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ - 4546: 0086cf98 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ + 4546: 0086cf48 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4547: 013bcbc0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4548: 005bcc34 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4549: 014f256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4550: 0151d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4551: 0151d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4552: 009fa310 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4552: 009fa2c0 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4553: 014e616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4554: 00852b48 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4555: 00b35278 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4554: 00852afc 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4555: 00b35228 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4556: 014ee50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4557: 0085e7f0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4557: 0085e7a0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4558: 0144ccfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4559: 014dcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4560: 002cb968 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4561: 00930330 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4561: 009302e0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4562: 014ee0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4563: 014e1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4564: 0085e624 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4565: 009f0040 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4564: 0085e5d4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4565: 009efff0 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4566: 0151c3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4567: 0151cce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4568: 00a059b4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4569: 00b29840 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4568: 00a05964 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4569: 00b297f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4570: 01443da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4571: 014f3930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4572: 00859eec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4572: 00859e9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ 4573: 014f2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4574: 00859cc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4575: 00ad03ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4576: 00ae0558 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4577: 00b758bc 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4578: 0085e708 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4574: 00859c74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4575: 00ad039c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4576: 00ae0508 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4577: 00b7586c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4578: 0085e6b8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4579: 0070c1d8 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4580: 007b0614 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4581: 014ee0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4582: 0145659c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4583: 01443d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4584: 014e2994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4585: 0151c042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4586: 00aef26c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4587: 009fa464 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4586: 00aef21c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4587: 009fa414 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4588: 014566a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4589: 0144be8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4590: 006b6354 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4591: 00974558 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4592: 00859d7c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4591: 00974508 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4592: 00859d2c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4593: 005245f8 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4594: 0092275c 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4594: 0092270c 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4595: 0061ed08 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4596: 00dce6c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4596: 00dce678 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4597: 007b0484 112 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ - 4598: 0086ce94 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ + 4598: 0086ce44 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4599: 0151ba40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4600: 0031c384 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4601: 0151d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4602: 008e2e3c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4603: 008e3e84 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4602: 008e2dec 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4603: 008e3e34 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4604: 014e635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4605: 014dd550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4606: 00a84034 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4606: 00a83fe4 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4607: 014e3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4608: 00a84248 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4608: 00a841f8 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4609: 007afe60 124 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4610: 014e647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4611: 014df838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4612: 01456620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4613: 0151c296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4614: 014e1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4615: 0151c7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4616: 014dd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4617: 00b89c80 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4617: 00b89c30 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4618: 014ef5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4619: 0151d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4620: 00667534 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4621: 0151bec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4622: 0151b484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4623: 00b8e2bc 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4624: 009ec944 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4625: 00b276ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4623: 00b8e26c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4624: 009ec8f4 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4625: 00b2765c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4626: 014ddfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4627: 008d68fc 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4627: 008d68ac 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4628: 0151beac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4629: 0151cc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4630: 014e51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4631: 00a96004 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4631: 00a95fb4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4632: 0151cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4633: 0151b718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4634: 014f3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4635: 0068bf08 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4636: 0150a9b4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4637: 00b54eb8 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4638: 00af37f4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4639: 00974430 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4640: 00948938 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4637: 00b54e68 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4638: 00af37a4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4639: 009743e0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4640: 009488e8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4641: 014e2964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4642: 014e41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4643: 0151d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4644: 0151c3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4645: 00a82ab0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4645: 00a82a60 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4646: 014e15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4647: 00a346e8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4647: 00a34698 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4648: 01418074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4649: 01513d00 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4650: 014f3a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4651: 0151c41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4652: 014e3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4653: 0151cbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4654: 014f4680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4655: 01425e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4656: 0151c0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4657: 00aa5288 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4657: 00aa5238 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4658: 014dd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4659: 014e28f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4660: 00b83110 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4660: 00b830c0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4661: 014e99b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4662: 014dddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4663: 00ad86b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4663: 00ad8664 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4664: 014e770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4665: 014e4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4666: 00dce70c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4667: 00aa5a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4666: 00dce6bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4667: 00aa59c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4668: 014f2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4669: 009bb13c 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4669: 009bb0ec 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4670: 014f31c4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4671: 008b756c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4671: 008b751c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4672: 0151b688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4673: 00b39970 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4673: 00b39920 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4674: 0052169c 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4675: 014f529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4676: 00af5bb0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4676: 00af5b60 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4677: 00707878 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4678: 00b609a0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4679: 00ab8438 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4680: 00984de8 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4681: 00b3eeb0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4682: 009177d0 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4678: 00b60950 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4679: 00ab83e8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4680: 00984d98 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4681: 00b3ee60 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4682: 00917780 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4683: 0151cd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4684: 014e1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ - 4685: 00917d54 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4685: 00917d04 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4686: 01416940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4687: 014e9a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4688: 014e2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4689: 0151b75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4690: 0151dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4691: 002bc004 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4692: 0095ee14 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4692: 0095edc4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4693: 014e66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4694: 007b04f4 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4695: 01436724 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4696: 00868598 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4696: 00868548 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4697: 0151b3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4698: 0151bf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4699: 00868658 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4699: 00868608 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4700: 014dd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4701: 01392bf0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4702: 0151d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4703: 014e8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4704: 0151c5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4705: 0151c594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4706: 014efe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4707: 00b41860 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4707: 00b41810 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4708: 014ee33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4709: 014188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4710: 006a730c 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4711: 014366a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4712: 0151c76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4713: 014eec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4714: 014f31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4715: 0048ead0 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4716: 0151d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4717: 014e8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4718: 0043226c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4719: 00b6cc04 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4719: 00b6cbb4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4720: 012f2264 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4721: 0151d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4722: 00ae3238 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4722: 00ae31e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4723: 0151bcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4724: 0151b42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 4725: 008580d8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ + 4725: 00858088 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ 4726: 0151cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4727: 00ac4bf4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4728: 0098b864 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4729: 008e2554 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4727: 00ac4ba4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4728: 0098b814 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4729: 008e2504 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4730: 0151bf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4731: 002c6c34 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 4732: 00858374 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ + 4732: 00858324 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ 4733: 014eee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4734: 0096464c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4734: 009645fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4735: 0067377c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4736: 014f86a8 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4737: 0151d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4738: 0151d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4739: 0151c6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4740: 014f1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4741: 00b6b2f0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4742: 00a8ccfc 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4741: 00b6b2a0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4742: 00a8ccac 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4743: 014f4450 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4744: 0151d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4745: 0151d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4746: 01431948 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4747: 01424158 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4748: 0151bd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4749: 01428234 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 4750: 0151c48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4751: 014ec704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4752: 014e4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4753: 014318c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sh │ │ │ │ 4754: 014dd7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4755: 0091b318 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4755: 0091b2c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4756: 0031b5d8 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4757: 01430e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4758: 014e8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4759: 014ed244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4760: 014eb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4761: 002d338c 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4762: 002d5bac 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4763: 00b1a25c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4764: 00b4b888 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4763: 00b1a20c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4764: 00b4b838 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4765: 014e1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4766: 014f1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4767: 0151b7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4768: 00b368ec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4768: 00b3689c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4769: 0142d328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4770: 00aeea90 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4770: 00aeea40 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4771: 0142ba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ - 4772: 009597ac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4772: 0095975c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4773: 0151bf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4774: 014539c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4775: 00ba83b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4775: 00ba8368 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4776: 01430df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4777: 014e99a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4778: 0151d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4779: 009f45bc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4779: 009f456c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4780: 0031c4f4 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4781: 00919b04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4781: 00919ab4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4782: 0071206c 88 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4783: 009e2584 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4783: 009e2534 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4784: 002a2a1c 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4785: 0151d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4786: 0031b14c 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4787: 014ea4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4788: 00aa65f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4788: 00aa65a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4789: 0151d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4790: 0151b4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4791: 01431840 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4792: 0142d2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ - 4793: 008e1d70 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4793: 008e1d20 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4794: 014f44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4795: 009d2474 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4795: 009d2424 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4796: 002dc4e4 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4797: 0091faf4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4798: 00adf61c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4797: 0091faa4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4798: 00adf5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4799: 014ebb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4800: 00868718 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4800: 008686c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4801: 006f394c 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4802: 014ed424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4803: 00a8a8a0 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ - 4804: 008687d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4803: 00a8a850 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4804: 00868788 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4805: 006c7f30 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4806: 002ddaf8 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4807: 006d8114 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4808: 00b28cf0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4809: 00b990ac 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4808: 00b28ca0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4809: 00b9905c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4810: 014f0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4811: 002c85b0 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4812: 0049117c 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4813: 00a06634 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4814: 009bee4c 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4815: 00b52fd0 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4813: 00a065e4 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4814: 009bedfc 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4815: 00b52f80 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4816: 007b00f4 480 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4817: 00b1ca68 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4817: 00b1ca18 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4818: 002abe5c 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4819: 014e53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4820: 00678258 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4821: 002eacac 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4822: 0151d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4823: 00920fec 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4823: 00920f9c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4824: 013ba428 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4825: 014efd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4826: 007046cc 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4827: 014e5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4828: 009fb1cc 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4828: 009fb17c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4829: 014f1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4830: 00b2781c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4831: 00aee53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4830: 00b277cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4831: 00aee4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4832: 014ec964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4833: 0040de70 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4834: 0032c90c 248 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4835: 0065ac80 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4836: 009332f4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4836: 009332a4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4837: 0144d95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4838: 0151d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4839: 00b3a250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4839: 00b3a200 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4840: 014dd850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4841: 009311c0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4841: 00931170 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4842: 00704694 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4843: 009462a4 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4843: 00946254 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4844: 014e5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4845: 003264b4 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4846: 00aa59b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ - 4847: 0081ca14 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ + 4846: 00aa5968 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4847: 0081c9c8 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4848: 0151d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4849: 014f0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4850: 002d7d60 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4851: 014e6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4852: 00aa3a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4853: 00b34438 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4852: 00aa3a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4853: 00b343e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4854: 0076513c 272 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4855: 0151d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4856: 0151c548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4857: 014f34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4858: 0141562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4859: 002a2704 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4860: 008704a4 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ - 4861: 0091b03c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4860: 00870454 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ + 4861: 0091afec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4862: 014317bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4863: 014e1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4864: 00ad05b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4864: 00ad0568 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4865: 014187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4866: 014e9f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4867: 01431738 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4868: 00369914 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4869: 014dea3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4870: 014178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4871: 008f2498 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4871: 008f2448 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4872: 01430d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4873: 005c5d80 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4874: 00af26c0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4874: 00af2670 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4875: 014e3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4876: 0151c004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4877: 00a80d14 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4878: 00b77540 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4877: 00a80cc4 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4878: 00b774f0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4879: 01430ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4880: 0151b988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4881: 014eeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4882: 002b4b28 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4883: 014dc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4884: 006c6370 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4885: 012ee1fc 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4886: 0151babe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4887: 0151bf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4888: 00ad0670 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4888: 00ad0620 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4889: 014e81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4890: 00b0d878 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4891: 00af4084 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4890: 00b0d828 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4891: 00af4034 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4892: 014316b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4893: 014e2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4894: 0143af54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4895: 0065a5e8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4896: 006b64d0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4897: 014dc878 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4898: 002c6d50 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4899: 013bcc24 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4900: 0151d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4901: 00868898 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4901: 00868848 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4902: 0038a290 188 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4903: 0151d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4904: 00868958 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4904: 00868908 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4905: 0143aed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4906: 014dca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4907: 0092119c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4907: 0092114c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4908: 0151d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4909: 014ef154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4910: 0061852c 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4911: 014e09a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4912: 00af2c10 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4912: 00af2bc0 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4913: 0048f570 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4914: 014e6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4915: 0151b6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4916: 00956bd8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4916: 00956b88 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4917: 0151b372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4918: 00b6e5e0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4918: 00b6e590 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4919: 014ddff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4920: 00aa7460 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4921: 00ab8c08 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4920: 00aa7410 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4921: 00ab8bb8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4922: 014eda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4923: 009b8528 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4923: 009b84d8 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4924: 0143ae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4925: 0151b79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ - 4926: 0095c6d8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4927: 00b29ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4928: 009c37a0 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4929: 009faa14 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4930: 00b9815c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4931: 00aac128 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4926: 0095c688 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4927: 00b29b54 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4928: 009c3750 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4929: 009fa9c4 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4930: 00b9810c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4931: 00aac0d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4932: 01436934 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4933: 0151ca70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4934: 014eafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4935: 002898a4 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4936: 01426554 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4937: 00b4b0e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4937: 00b4b094 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4938: 014e9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4939: 0041be18 84 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 4940: 009759b8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4941: 00ac545c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4942: 008b68dc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4940: 00975968 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4941: 00ac540c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4942: 008b688c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4943: 014368b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4944: 00519898 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4945: 0151b44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4946: 003813a4 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4947: 014f4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4948: 00a026a8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4948: 00a02658 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4949: 0151b458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4950: 01449024 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4951: 00cfcb04 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4952: 00b07ec0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4953: 00b29410 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4951: 00cfcab4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4952: 00b07e70 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4953: 00b293c0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4954: 014e3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4955: 00b2fc88 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4955: 00b2fc38 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4956: 014e0920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4957: 0151be62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4958: 0066c680 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4959: 00850830 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4960: 00b56960 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4959: 008507e4 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ + 4960: 00b56910 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4961: 0053a8b4 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4962: 00b4b1a4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4963: 00b80100 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4964: 0097aeac 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4962: 00b4b154 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4963: 00b800b0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4964: 0097ae5c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4965: 01448fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 4966: 00338068 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4967: 0066ba48 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4968: 0151b386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4969: 0151bfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4970: 006b9ae8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4971: 0068b108 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4972: 00b026a0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4972: 00b02650 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4973: 0151d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4974: 0151ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4975: 0057bb38 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4976: 014f8978 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4977: 014f0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4978: 0143adc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 4979: 014ecdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4980: 014eb8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4981: 0066f52c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4982: 014e04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4983: 004290fc 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ - 4984: 00b3b760 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4984: 00b3b710 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4985: 0069bc64 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4986: 014dde88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4987: 0143ad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 4988: 0151ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4989: 0151b9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4990: 014df9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 4991: 0151bb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4992: 014e5600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4993: 014f219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4994: 009d17e8 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4995: 00b1ba8c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4994: 009d1798 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4995: 00b1ba3c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4996: 002894c8 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4997: 014e19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4998: 0151bc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4999: 00b87124 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5000: 00a9e724 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4999: 00b870d4 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5000: 00a9e6d4 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5001: 014df438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5002: 0151bd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5003: 00a1ad0c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5003: 00a1acbc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5004: 005cd0c8 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5005: 0151c344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5006: 01440468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5007: 0142cf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5008: 00ac4568 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5008: 00ac4518 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5009: 0151c142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5010: 00b9b878 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5010: 00b9b828 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5011: 0143acc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5012: 014e020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5013: 00a00618 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5013: 00a005c8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5014: 00321114 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5015: 0151c51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5016: 0051e494 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5017: 0041f6e0 3028 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5018: 00b647ec 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5019: 009ba87c 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 5020: 009180dc 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 5018: 00b6479c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5019: 009ba82c 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5020: 0091808c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 5021: 014e669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5022: 014eb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5023: 014e4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5024: 006843ec 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5025: 0142ce84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5026: 0151cde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5027: 014ee44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5028: 014e72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5029: 00b8425c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5029: 00b8420c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5030: 0151c64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5031: 0151cc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5032: 00b5eeec 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5032: 00b5ee9c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5033: 00326174 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5034: 0151c5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5035: 002a1e80 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5036: 0151bde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5037: 0150a060 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5038: 006f989c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 5039: 002cf8a0 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5040: 014f81a0 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5041: 0151ba94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5042: 009fb2c4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5043: 00847fe4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5044: 00a80eec 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5045: 00a9dd9c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 5046: 008d8598 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 5047: 00916f54 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 5042: 009fb274 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5043: 00847f98 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5044: 00a80e9c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5045: 00a9dd4c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5046: 008d8548 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 5047: 00916f04 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5048: 014eabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5049: 0151d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5050: 00673fec 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5051: 0151c188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5052: 0151d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5053: 0061388c 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 5054: 0095b018 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5055: 00adf508 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5056: 00b5f0e0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5054: 0095afc8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 5055: 00adf4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5056: 00b5f090 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5057: 014e8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5058: 014e0980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5059: 01425d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5060: 00848298 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5060: 0084824c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5061: 0151d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5062: 009eecf4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5062: 009eeca4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5063: 014e4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5064: 0151c832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5065: 00aedb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5065: 00aedb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5066: 007afedc 44 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5067: 014d71a4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 5068: 008847c0 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5069: 0083f830 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5070: 009fa640 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5071: 009c2408 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5068: 00884770 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5069: 0083f7e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5070: 009fa5f0 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5071: 009c23b8 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5072: 0151b948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5073: 0083f8c0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5073: 0083f874 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5074: 0151b9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5075: 00381074 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5076: 002f4fe0 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5077: 0098e608 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5077: 0098e5b8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5078: 002d9980 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5079: 005931e4 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5080: 00ae2b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5080: 00ae2acc 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5081: 0151c322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5082: 0151b682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5083: 009c189c 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5083: 009c184c 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5084: 0053c8c0 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5085: 005691d4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5086: 0151b58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5087: 006b6208 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5088: 014e69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5089: 00aee034 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5089: 00aedfe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5090: 014e39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5091: 0151c3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5092: 014dd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5093: 0099fe84 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5093: 0099fe34 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5094: 0143b26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5095: 014eb754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5096: 007aff08 492 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5097: 014e9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5098: 0083f950 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5099: 00aede0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 5100: 008f6668 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 5098: 0083f904 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5099: 00aeddbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5100: 008f6618 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5101: 0151c7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5102: 00a33b4c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 5103: 00972e44 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 5102: 00a33afc 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5103: 00972df4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5104: 0070e48c 588 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5105: 0143b1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ 5106: 0151cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5107: 00b2538c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5107: 00b2533c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5108: 014e83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 5109: 008e2638 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 5109: 008e25e8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5110: 0151c0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5111: 014ed264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5112: 0151b33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5113: 0151c180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5114: 014dfaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5115: 014dd890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ - 5116: 008508cc 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5117: 0083d51c 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5116: 00850880 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ + 5117: 0083d4d0 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5118: 014eb7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5119: 014e3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5120: 0151d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5121: 0151bd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5122: 006d9a78 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5123: 00514684 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5124: 014ea0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5125: 0151c210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5126: 006d977c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5127: 0143b164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5128: 0083d724 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5129: 0092c3e4 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5128: 0083d6d8 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5129: 0092c394 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5130: 014f00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5131: 00b8c4a4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 5132: 009710fc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5133: 00b196b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5131: 00b8c454 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5132: 009710ac 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 5133: 00b19668 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5134: 014e9d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5135: 0151b9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5136: 014e2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5137: 014df3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5138: 0057b678 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5139: 01441d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5140: 0151c3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5141: 00514528 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5142: 0141838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5143: 003e289c 16 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5144: 00b298f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5144: 00b298a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5145: 01441ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5146: 00b95bfc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5147: 007d331c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5148: 0087b398 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5146: 00b95bac 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5147: 007d3250 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5148: 0087b348 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5149: 014de230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5150: 0151d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5151: 014e41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5152: 00a7f414 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5153: 0093598c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5154: 00aa5f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5152: 00a7f3c4 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5153: 0093593c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5154: 00aa5ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5155: 0068e560 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5156: 00b947e8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5156: 00b94798 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5157: 013bd194 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5158: 0151d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5159: 0151c200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5160: 0151b97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5161: 00717000 84 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5162: 00a290d4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5162: 00a29084 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5163: 0070592c 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5164: 0151d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5165: 0151cdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5166: 002c2120 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5167: 0082c23c 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5167: 0082c1f0 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5168: 00deca90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5169: 00ab7514 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5169: 00ab74c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5170: 01441c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5171: 014ef144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5172: 0151d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5173: 014e2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5174: 014112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5175: 014e9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5176: 0086a700 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5176: 0086a6b0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5177: 0151d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5178: 0151d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5179: 009c40c0 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5180: 00b1f590 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 5181: 0091993c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5182: 00aaa6cc 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5183: 0086a94c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5179: 009c4070 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5180: 00b1f540 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5181: 009198ec 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 5182: 00aaa67c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5183: 0086a8fc 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5184: 0151de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5185: 0048cdfc 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5186: 0048dcd8 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5187: 014f2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 5188: 008be014 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 5188: 008bdfc4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5189: 0151b264 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5190: 00981e58 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5191: 00dce6e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5190: 00981e08 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5191: 00dce690 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5192: 00679320 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5193: 0151d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5194: 014e58a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5195: 0086a7c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5195: 0086a770 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5196: 002f6718 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5197: 00ad3e94 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5197: 00ad3e44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5198: 0151d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5199: 0097d3b4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5199: 0097d364 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5200: 014ebf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 5201: 00920280 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5202: 00b6a798 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5201: 00920230 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 5202: 00b6a748 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5203: 0151b700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5204: 014f1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5205: 00b42b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5205: 00b42b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5206: 0143b0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5207: 00b275f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5207: 00b275a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5208: 01417cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5209: 00988aa4 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5210: 0086a884 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5209: 00988a54 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5210: 0086a834 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5211: 0143b05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5212: 014e5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5213: 014eda94 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5214: 014eeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5215: 00db1a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5215: 00db1a20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5216: 014e9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5217: 014efe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5218: 00357048 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5219: 014e8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5220: 0151d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5221: 014ef500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5222: 00b1f2ec 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5222: 00b1f29c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5223: 003e95b4 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5224: 002d501c 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5225: 0151c652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5226: 00b8ecbc 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5226: 00b8ec6c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5227: 0151ce80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5228: 014ee5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 5229: 013bd444 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5230: 00384898 264 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5231: 0151c03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5232: 014f1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5233: 0151b760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5234: 014ddf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5235: 0151bf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5236: 0151d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5237: 013bd1e4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5238: 0038a178 52 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5239: 00abc054 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5240: 00931d30 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5239: 00abc004 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5240: 00931ce0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5241: 0151b502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5242: 014e9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5243: 0151be80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5244: 00af03e4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5244: 00af0394 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5245: 0143afd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5246: 014ea5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5247: 004190c0 2032 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5248: 014e37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5249: 0144e958 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5250: 00328520 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5251: 014eb534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5252: 00cfd2e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5253: 008b9894 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5254: 00af9ee4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 5255: 008e3a04 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5256: 00aa4fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5252: 00cfd294 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5253: 008b9844 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5254: 00af9e94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5255: 008e39b4 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 5256: 00aa4f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5257: 0151b5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5258: 008b6408 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5258: 008b63b8 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5259: 00646070 424 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5260: 0151b6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5261: 002899c4 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5262: 014e1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5263: 0099e018 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5263: 0099dfc8 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5264: 004db9e0 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5265: 00b1ab58 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5265: 00b1ab08 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5266: 014ebf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5267: 014e63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5268: 0151cb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5269: 0151b31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5270: 008d6f64 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5270: 008d6f14 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5271: 0151b944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5272: 008b7014 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5272: 008b6fc4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5273: 0066a510 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5274: 0151c61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5275: 009fb608 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5275: 009fb5b8 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5276: 014e0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5277: 0151b2de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5278: 008b7154 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5279: 00adcd18 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5278: 008b7104 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5279: 00adccc8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5280: 014df2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5281: 00b347c8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5281: 00b34778 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5282: 005d7cd4 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5283: 0151bd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5284: 0151c654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5285: 00321a0c 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5286: 014e3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5287: 014e0ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5288: 014df4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5289: 00aa5340 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5290: 00a023c8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5289: 00aa52f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5290: 00a02378 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5291: 0151c3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5292: 01414ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5293: 0032cb04 6308 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5294: 0151b9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5295: 00aa4148 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5296: 00dce748 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5297: 00ae12a8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5295: 00aa40f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5296: 00dce6f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5297: 00ae1258 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5298: 0151c0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5299: 014e0ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5300: 008f5350 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5301: 009631d4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5300: 008f5300 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5301: 00963184 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5302: 007197b4 2504 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5303: 00b7134c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5304: 00aabeb8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5303: 00b712fc 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5304: 00aabe68 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5305: 0151bcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5306: 0151d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5307: 0151d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5308: 0151d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5309: 013b7d58 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5310: 007d3424 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5310: 007d3358 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5311: 0151b4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5312: 014ef570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5313: 00aa38a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5314: 007bb798 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5313: 00aa3858 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5314: 007bb76c 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5315: 002d7924 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5316: 00b42ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ - 5317: 0081ed20 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ + 5316: 00b42c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5317: 0081ecd4 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5318: 002d2d44 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5319: 002ac084 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5320: 0038000c 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5321: 0078d2a0 164 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5322: 00a9fb9c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5323: 00ba7d3c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5322: 00a9fb4c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5323: 00ba7cec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5324: 005cb00c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5325: 00a02620 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5325: 00a025d0 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5326: 002f2b98 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ - 5327: 0086eb7c 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ - 5328: 0081f02c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ + 5327: 0086eb2c 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ + 5328: 0081efe0 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5329: 0144e8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5330: 0151d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5331: 002e077c 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5332: 008ed3cc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5332: 008ed37c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5333: 014df1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5334: 0086f738 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5335: 00b1cbac 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5334: 0086f6e8 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ + 5335: 00b1cb5c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5336: 002d762c 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5337: 0151ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5338: 00aa6f2c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5338: 00aa6edc 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5339: 014e6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5340: 014eca84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5341: 00673ddc 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5342: 014ec624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5343: 014e5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5344: 0151b884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5345: 0151ce7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5346: 0151c3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5347: 0151d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5348: 0151d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5349: 014e9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5350: 014dfda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5351: 0142f320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5352: 0081ef20 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5353: 00af2f14 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5352: 0081eed4 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ + 5353: 00af2ec4 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5354: 0151cbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5355: 0151c0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5356: 00af36b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5356: 00af3664 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5357: 014e2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5358: 00ddb39c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5359: 00b6f78c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ - 5360: 0086f20c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ + 5358: 00ddb34c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5359: 00b6f73c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5360: 0086f1bc 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5361: 002c0d30 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5362: 014f0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5363: 0142f29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5364: 00788c18 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5365: 00aabc84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5365: 00aabc34 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5366: 0151b390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5367: 00369770 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5368: 00ab03bc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5368: 00ab036c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5369: 014eed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5370: 00b83a54 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5371: 00b1efa8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5372: 00957100 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5370: 00b83a04 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5371: 00b1ef58 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5372: 009570b0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5373: 014dddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5374: 00b84324 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5374: 00b842d4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5375: 014ea728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5376: 00402054 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5377: 00b843dc 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5377: 00b8438c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5378: 014e0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5379: 0062fe64 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5380: 00b02b10 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5381: 008c62ec 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5380: 00b02ac0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5381: 008c629c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5382: 0151cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5383: 0142f218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5384: 0086a10c 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5385: 00aee200 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5384: 0086a0bc 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5385: 00aee1b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5386: 014e651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5387: 0151df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5388: 002a91ec 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5389: 014e8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5390: 002dcd9c 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5391: 01431ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5392: 00b5fac0 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5392: 00b5fa70 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5393: 014eb5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5394: 014e788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5395: 009ee24c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5395: 009ee1fc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5396: 0151ddf8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5397: 00b0b7e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5397: 00b0b790 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5398: 014506bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5399: 014ec5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5400: 002d2020 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5401: 00aba97c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5402: 00b73b44 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5403: 00a9a3a8 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5401: 00aba92c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5402: 00b73af4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5403: 00a9a358 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5404: 01457280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5405: 014e8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5406: 009ce1f4 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5406: 009ce1a4 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5407: 014f814c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5408: 014e8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5409: 0151be10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5410: 014de744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5411: 014e18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5412: 01457388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5413: 014ee3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5414: 008ddbb8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ - 5415: 0081f088 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ + 5414: 008ddb68 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5415: 0081f03c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5416: 0151bf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5417: 00b4520c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5417: 00b451bc 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5418: 0151bbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5419: 013ba3c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5420: 00b78e7c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5420: 00b78e2c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5421: 0144d9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5422: 0151c8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5423: 014e9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5424: 014ebd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5425: 0095990c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5425: 009598bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5426: 014eea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5427: 0142d118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5428: 01443144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5429: 00b45698 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5429: 00b45648 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5430: 01457304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5431: 014e3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5432: 014f0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ - 5433: 0081f360 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ + 5433: 0081f314 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5434: 00514280 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5435: 01410000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5436: 0151b7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5437: 014e27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5438: 00ad7900 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5438: 00ad78b0 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5439: 0151d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5440: 0151b432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5441: 014f1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5442: 00519cc4 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5443: 0142d094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5444: 0067837c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5445: 0151b8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5446: 014e65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5447: 00a007c8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5448: 00b6b3c4 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5447: 00a00778 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5448: 00b6b374 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5449: 014ea518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ - 5450: 0081f250 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ + 5450: 0081f204 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5451: 00372430 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5452: 014f0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5453: 0151c636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5454: 00918178 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5454: 00918128 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5455: 014e9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5456: 014ea7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5457: 0151d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5458: 0090bddc 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5459: 00aee148 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5458: 0090bd8c 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5459: 00aee0f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5460: 014ed584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5461: 0151c480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5462: 014e8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5463: 00970d48 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5463: 00970cf8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5464: 002eb6cc 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5465: 0031c158 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5466: 002bd0c0 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5467: 0151b41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5468: 004dfad4 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5469: 014f46b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5470: 00959824 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5470: 009597d4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5471: 0151cb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5472: 00b02334 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5473: 00aefcac 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5474: 00aa539c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5472: 00b022e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5473: 00aefc5c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5474: 00aa534c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5475: 00322d00 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5476: 00a85c54 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5476: 00a85c04 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5477: 0151b57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5478: 0151cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5479: 014dd7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5480: 0151cd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5481: 009fef1c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5481: 009feecc 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5482: 014f28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5483: 014e4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5484: 0151bc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5485: 007b0c10 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5486: 00b977e8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5487: 00929a88 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5486: 00b97798 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5487: 00929a38 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5488: 0151d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5489: 00aab1a0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5489: 00aab150 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5490: 0151c2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5491: 014df208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5492: 0144e850 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5493: 014df898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5494: 014e67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5495: 0151c000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5496: 01450638 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5497: 0151d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5498: 00b89b2c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5499: 00dbd548 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5498: 00b89adc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5499: 00dbd4f8 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5500: 003cff84 292 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5501: 014e5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5502: 0151bd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5503: 002c3038 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5504: 0151d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5505: 014e655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5506: 00ae88e4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5506: 00ae8894 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5507: 014e5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5508: 004a0b34 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5509: 008dc168 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5509: 008dc118 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5510: 0151d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5511: 00b2a5cc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5511: 00b2a57c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5512: 013ba3bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5513: 01427760 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5514: 01416ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5515: 009c1538 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5515: 009c14e8 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5516: 014e2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5517: 0085393c 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5517: 008538f0 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5518: 0078b8cc 100 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5519: 009ed7f8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5520: 0095b2fc 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5521: 008dff90 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5519: 009ed7a8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5520: 0095b2ac 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5521: 008dff40 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5522: 002bdd50 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5523: 014e5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5524: 01447d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5525: 014f0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5526: 014e1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5527: 00644fd8 76 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5528: 0151c5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5529: 004927d0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5530: 01447c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5531: 00ab5ea8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5531: 00ab5e58 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5532: 0042778c 3024 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5533: 0151d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5534: 014e8b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5535: 0151b9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5536: 01447d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5537: 0151c830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5538: 0151d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5539: 00aa4314 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5539: 00aa42c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5540: 014ea798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5541: 0151bc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5542: 014f04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5543: 00b5bdc0 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5544: 008b51ec 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5543: 00b5bd70 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5544: 008b519c 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5545: 01425c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5546: 00adf1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5546: 00adf17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5547: 0032777c 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5548: 002c52e0 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5549: 0151c22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5550: 01447c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5551: 01425c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5552: 0151c5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5553: 00aa5b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5553: 00aa5b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5554: 014e793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5555: 00b9532c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5555: 00b952dc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5556: 002bd784 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5557: 0144b6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5558: 0151c2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5559: 00af8a48 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5560: 00964ec4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5561: 00b7b91c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5562: 00aa2318 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5559: 00af89f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5560: 00964e74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5561: 00b7b8cc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5562: 00aa22c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5563: 0144b4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5564: 00b6a36c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5565: 00aa7bbc 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5566: 00a30754 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5564: 00b6a31c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5565: 00aa7b6c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5566: 00a30704 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5567: 0151cd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5568: 0062e6f4 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5569: 0065c04c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5570: 0151ba0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5571: 00922608 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5572: 0095e78c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5571: 009225b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5572: 0095e73c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5573: 0151d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5574: 014f08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5575: 014e19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5576: 013ba320 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5577: 006ad448 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5578: 0144b5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5579: 014e22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5580: 00aa7f4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5580: 00aa7efc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5581: 0151c738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5582: 014e7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5583: 004d6e64 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5584: 0085a64c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5585: 00b93ebc 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5586: 00b7124c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5584: 0085a5fc 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5585: 00b93e6c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5586: 00b711fc 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5587: 0037ce10 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5588: 013bd97c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5589: 0151d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5590: 014eee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5591: 0045c3ec 8 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5592: 0151b9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5593: 009d1238 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5593: 009d11e8 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5594: 014e3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5595: 0151bce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5596: 00b0bc34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5596: 00b0bbe4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5597: 014eedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5598: 00855f2c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5598: 00855edc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5599: 014f3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5600: 0151b798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5601: 014f00a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5602: 014ea928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5603: 0030fedc 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5604: 009ed6b4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5604: 009ed664 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5605: 014e772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5606: 014f19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5607: 00dbf750 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5607: 00dbf700 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5608: 014efd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5609: 002a265c 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5610: 014e1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5611: 0048e060 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5612: 00ad2794 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5612: 00ad2744 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5613: 006bcdd0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5614: 014e1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5615: 0095e6e4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5616: 00b02c50 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5615: 0095e694 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5616: 00b02c00 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5617: 01453c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5618: 01453290 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5619: 0151b5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5620: 002c99f0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5621: 00b289fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5621: 00b289ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5622: 00703314 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5623: 0060a51c 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5624: 01453398 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5625: 01453b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5626: 014e686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5627: 009578e4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5627: 00957894 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5628: 014f0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5629: 0028a95c 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5630: 00b14170 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5631: 008d99e4 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5630: 00b14120 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5631: 008d9994 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5632: 014ecde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5633: 0144be08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5634: 0151b29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5635: 00ae979c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5635: 00ae974c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5636: 002ca564 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5637: 009c6c24 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5637: 009c6bd4 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5638: 01453314 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5639: 002cf704 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5640: 002de330 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5641: 01453bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5642: 014eb8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5643: 009e2f18 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5643: 009e2ec8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5644: 014ef1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5645: 0028b2d4 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5646: 0151c1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5647: 0151c792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5648: 014eea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5649: 00b1e6e8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5649: 00b1e698 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5650: 0151d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5651: 0151b684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5652: 0151ba56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5653: 014e1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5654: 0144b64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5655: 0142ccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5656: 00490b64 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5657: 008ed314 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5657: 008ed2c4 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5658: 0151b810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5659: 014ea988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5660: 013ba3a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5661: 0151d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5662: 0144b43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ 5663: 0034c704 12 FUNC GLOBAL DEFAULT 12 nand_getbuswidth │ │ │ │ - 5664: 00b56714 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5664: 00b566c4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5665: 014f428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5666: 0151d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5667: 0085b694 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5667: 0085b644 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5668: 0151bde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5669: 0151c1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5670: 009b5c08 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5670: 009b5bb8 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5671: 014eed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5672: 0085b50c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5673: 00ab1760 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5672: 0085b4bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5673: 00ab1710 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5674: 006e6364 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5675: 014dda60 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5676: 014f3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5677: 00b36f40 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ - 5678: 008d62a0 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ + 5677: 00b36ef0 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5678: 008d6250 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5679: 0036f0ec 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5680: 014e8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5681: 0142cc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5682: 00ab05f0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5682: 00ab05a0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5683: 0144b544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5684: 00645f04 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5685: 00b64b0c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5685: 00b64abc 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5686: 0151bf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5687: 006ac490 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5688: 0091aadc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5689: 00d41aec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5690: 0085b5d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5691: 00856bd8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5692: 00b3c89c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5693: 00ab60dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5688: 0091aa8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5689: 00d41a9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5690: 0085b580 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5691: 00856b88 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5692: 00b3c84c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5693: 00ab608c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5694: 014e6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5695: 00b86a2c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5695: 00b869dc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5696: 00348d24 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5697: 00d41ae4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5698: 00b6d604 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5697: 00d41a94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5698: 00b6d5b4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5699: 014f3920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5700: 014e8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5701: 014ec954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5702: 00aab4e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5703: 00d41adc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5702: 00aab498 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5703: 00d41a8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5704: 0151d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5705: 00331c90 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5706: 009961d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5706: 00996180 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5707: 0151c5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5708: 002be070 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5709: 0151d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5710: 00a4a7a4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5710: 00a4a754 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5711: 006d83a4 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5712: 007032bc 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5713: 014e54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5714: 014dfd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5715: 0151b492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5716: 00ae7de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5717: 00b45058 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5718: 00b41c2c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5716: 00ae7d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5717: 00b45008 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5718: 00b41bdc 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5719: 0151d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5720: 0144a338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5721: 014e32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ 5722: 014548bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ - 5723: 00938ad4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5724: 00989394 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5723: 00938a84 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5724: 00989344 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5725: 014ee54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5726: 014ddb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5727: 014eb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5728: 003797ec 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ - 5729: 0084ff50 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ + 5729: 0084ff04 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5730: 014dcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5731: 0144a440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5732: 0151d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5733: 002c21e0 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5734: 014545a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5735: 00af325c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5735: 00af320c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5736: 0142c2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5737: 0151d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5738: 00a3bc8c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5739: 00912e80 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5738: 00a3bc3c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5739: 00912e30 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5740: 00331e04 776 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5741: 0141a4e4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5742: 00b1b8a4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5742: 00b1b854 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5743: 0141a554 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5744: 0144a3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5745: 0151b286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5746: 0141a5e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5747: 014ea078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5748: 01454bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5749: 014e719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5750: 008209d0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ - 5751: 0084f91c 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ + 5750: 00820984 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ + 5751: 0084f8d0 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5752: 0143f04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5753: 009b33d0 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5753: 009b3380 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5754: 0151c782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5755: 0151d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5756: 014e2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5757: 0151d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5758: 00aa4930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5759: 009220fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5758: 00aa48e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5759: 009220ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5760: 014df278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5761: 014f0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5762: 0143efc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5763: 0144d224 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ - 5764: 008ed3dc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5764: 008ed38c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5765: 0151cca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5766: 00327a30 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5767: 0151b27e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5768: 014f05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5769: 006672d8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5770: 009bdd34 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5770: 009bdce4 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5771: 0151c222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5772: 01433c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ - 5773: 008e464c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5773: 008e45fc 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5774: 014e99e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5775: 014f4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5776: 014e2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5777: 0091a2bc 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5777: 0091a26c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5778: 0143ef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5779: 00a418c4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5779: 00a41874 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5780: 014e8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5781: 01452318 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5782: 014f2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5783: 0095be0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5784: 00b9bdac 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5783: 0095bdbc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5784: 00b9bd5c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5785: 014e26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5786: 00b96200 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5786: 00b961b0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5787: 0151d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5788: 002cd780 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5789: 014ef440 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5790: 014e63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5791: 014ebbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5792: 014d71b0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5793: 00b1d45c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5794: 00917f1c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5795: 00a89460 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5793: 00b1d40c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5794: 00917ecc 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5795: 00a89410 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5796: 014ee10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5797: 009374a8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5797: 00937458 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5798: 014f504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5799: 004d6d7c 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5800: 00aa5dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5801: 00a4538c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5800: 00aa5d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5801: 00a4533c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5802: 014f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5803: 014e6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5804: 00af5cbc 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5805: 00a00db0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5804: 00af5c6c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5805: 00a00d60 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5806: 0151d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5807: 0151d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5808: 014dc298 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5809: 014f86c4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5810: 0151d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5811: 0151b886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5812: 009182b8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5812: 00918268 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5813: 014e08f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5814: 014eb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5815: 014e13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5816: 014dd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5817: 014e7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5818: 00abef94 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5818: 00abef44 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5819: 014e7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5820: 0144ee80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ - 5821: 008eebac 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5821: 008eeb5c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5822: 0151b4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5823: 0151b5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5824: 0151bfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5825: 00b7463c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5826: 0082d2a0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5825: 00b745ec 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5826: 0082d254 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5827: 0151c73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5828: 00928154 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5829: 00b3a15c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5830: 0090308c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5828: 00928104 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5829: 00b3a10c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5830: 0090303c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5831: 014e8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5832: 00b4677c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5832: 00b4672c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5833: 0151d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5834: 00b8be48 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5834: 00b8bdf8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5835: 01413be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5836: 0082d318 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5836: 0082d2cc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5837: 00708c48 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5838: 014ea308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5839: 00ab6abc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5839: 00ab6a6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5840: 014e8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5841: 014f29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5842: 009d0d50 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5842: 009d0d00 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5843: 012f2348 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5844: 0068f530 436 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5845: 0081d140 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5846: 008515f8 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5847: 00b8e57c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5845: 0081d0f4 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ + 5846: 008515ac 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5847: 00b8e52c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5848: 014e74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5849: 002cab70 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5850: 0151c11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5851: 014e73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5852: 0151bd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5853: 01453ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5854: 0151c6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5855: 014ea028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5856: 0068ee5c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5857: 002d5e64 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5858: 0094590c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5858: 009458bc 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5859: 014f43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5860: 0151b7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5861: 006b622c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5862: 00b27708 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5863: 00aed8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5862: 00b276b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5863: 00aed858 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5864: 0151c018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5865: 0151c468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5866: 0082d3ac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5867: 00b9b5c8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5866: 0082d360 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5867: 00b9b578 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5868: 014e058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5869: 0151c6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5870: 0031b238 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5871: 00b6ac14 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5872: 00b1ada0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5871: 00b6abc4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5872: 00b1ad50 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5873: 013bd168 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5874: 0143d054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5875: 0151c12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5876: 00997afc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5877: 009c44f8 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5876: 00997aac 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5877: 009c44a8 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5878: 0151bd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5879: 0151cc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5880: 014eb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ - 5881: 0084ffac 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ + 5881: 0084ff60 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5882: 014dd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5883: 014f2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5884: 0151b7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5885: 006a711c 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5886: 0151d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5887: 0143cfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5888: 00709a58 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5889: 0151cb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5890: 00aa61a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5890: 00aa6150 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5891: 002cd82c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ - 5892: 0081d238 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ + 5892: 0081d1ec 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 5893: 006a6a80 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5894: 0151d9c4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5895: 0151b734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5896: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5897: 0098e620 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5898: 0084a324 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5897: 0098e5d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5898: 0084a2d8 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5899: 0151d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5900: 014e043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5901: 00ae9540 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5901: 00ae94f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5902: 014dcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5903: 008270b8 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5903: 0082706c 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5904: 01415080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5905: 00ba61fc 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5905: 00ba61ac 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5906: 0151d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5907: 009f48f0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5907: 009f48a0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5908: 0151cc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5909: 00bacd3c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5909: 00baccec 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5910: 0151b51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5911: 00a8a73c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5912: 00b5e14c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5911: 00a8a6ec 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5912: 00b5e0fc 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5913: 0151cab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5914: 014e22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5915: 009fb7f4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5915: 009fb7a4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5916: 006e5f7c 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5917: 014f4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5918: 014206f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5919: 014eebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5920: 014e04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5921: 00b912ec 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5922: 00b9e9d0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5921: 00b9129c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5922: 00b9e980 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5923: 0151c75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5924: 0151ca68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5925: 0151d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5926: 00ac3f3c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5927: 00865dd0 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5926: 00ac3eec 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5927: 00865d80 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5928: 014ddd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5929: 014dd740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5930: 009ac7b8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5930: 009ac768 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5931: 0144ef04 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5932: 01392c20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5933: 002dda70 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5934: 00865aac 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 5935: 00a99750 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5934: 00865a5c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 5935: 00a99700 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5936: 0151bab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5937: 0151c1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5938: 014ebc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 5939: 0082d440 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 5939: 0082d3f4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 5940: 01413b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5941: 0151bbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5942: 0151de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5943: 003c9788 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5944: 00b398b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5944: 00b39860 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5945: 002b3e6c 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5946: 014dd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5947: 00ba37a8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5947: 00ba3758 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5948: 0151c9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5949: 0082d4b8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ - 5950: 0090c93c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5949: 0082d46c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 5950: 0090c8ec 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5951: 0151bb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 5952: 00865c2c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 5952: 00865bdc 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 5953: 0143052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 5954: 014e9d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5955: 014e8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5956: 014efda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5957: 014ec994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5958: 00ad18d4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5959: 0084a32c 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 5958: 00ad1884 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5959: 0084a2e0 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 5960: 014304a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 5961: 007036bc 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5962: 0151d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5963: 014eef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5964: 00507fd4 5440 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5965: 00b0d6b8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5965: 00b0d668 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5966: 006ee52c 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5967: 00b46274 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5967: 00b46224 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5968: 01412adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 5969: 0082d54c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 5969: 0082d500 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 5970: 014ee79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5971: 0151cbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5972: 014e6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5973: 00369580 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5974: 00ab7a54 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5974: 00ab7a04 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5975: 014e6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5976: 0143ce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 5977: 0084a474 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 5977: 0084a428 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 5978: 0151dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5979: 00410ee4 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5980: 0036a470 276 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 5981: 014e671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5982: 0151c0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5983: 0143cdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 5984: 00307ae8 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5985: 0151bb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5986: 00b99b8c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5986: 00b99b3c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5987: 0151d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5988: 0151d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5989: 0151d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5990: 0151d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5991: 00af2ea4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5992: 00b1ee64 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5991: 00af2e54 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5992: 00b1ee14 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5993: 00656c10 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5994: 014dee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5995: 00ad6c48 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5995: 00ad6bf8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5996: 004924c4 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5997: 00b41614 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5997: 00b415c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5998: 014eb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5999: 014e69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6000: 0151cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6001: 014e5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6002: 0151c80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6003: 00b1a8e4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6003: 00b1a894 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6004: 014e9878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6005: 0151cd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6006: 01414ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6007: 00b6c144 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6007: 00b6c0f4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6008: 0151c92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6009: 00dce704 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6009: 00dce6b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6010: 0151c428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6011: 014273c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6012: 014e18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 6013: 009cc234 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6013: 009cc1e4 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6014: 014ef1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6015: 0097bc14 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6015: 0097bbc4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6016: 0151d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6017: 002b5cb4 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6018: 00ad5328 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6018: 00ad52d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6019: 0051af28 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6020: 014e39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6021: 008353bc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6021: 00835370 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6022: 014eb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6023: 0143cbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6024: 0151d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6025: 0151b58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6026: 014ecd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6027: 0083d61c 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6027: 0083d5d0 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6028: 0151ca72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6029: 0143cc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6030: 00b2d978 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6030: 00b2d928 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6031: 014f1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6032: 0151c9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6033: 0151d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6034: 014e02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6035: 0083545c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6035: 00835410 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6036: 0043bfa0 1092 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6037: 00b0d57c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6038: 0093391c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6037: 00b0d52c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6038: 009338cc 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6039: 007980c8 528 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6040: 007071c0 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6041: 0151bf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6042: 014eb864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6043: 0083d858 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6044: 00846bac 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6043: 0083d80c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6044: 00846b60 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6045: 005d6988 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6046: 014f3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6047: 014eb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6048: 0086a590 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6048: 0086a540 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6049: 002cd8dc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6050: 00618dc0 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6051: 00b317c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 6052: 00973ef4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 6051: 00b31770 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6052: 00973ea4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6053: 014f1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 6054: 008507e8 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6055: 00936264 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6056: 00af4eb0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6054: 0085079c 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ + 6055: 00936214 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6056: 00af4e60 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6057: 0151c006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6058: 00b23dc4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6059: 00b279f0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6060: 00ba609c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6058: 00b23d74 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6059: 00b279a0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6060: 00ba604c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6061: 014e3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6062: 0069bb24 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6063: 00846cc0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6064: 0083552c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6063: 00846c74 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6064: 008354e0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6065: 0151ca48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6066: 014e16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6067: 00ba524c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6068: 00836888 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6069: 009f067c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6067: 00ba51fc 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6068: 0083683c 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6069: 009f062c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6070: 0070519c 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6071: 00aff30c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6071: 00aff2bc 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6072: 002cfa08 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6073: 0099df94 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6073: 0099df44 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6074: 01427afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6075: 0151ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6076: 0151c8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6077: 0151b78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6078: 00656b00 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6079: 0144f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6080: 00836968 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6080: 0083691c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6081: 014eb5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6082: 00b61444 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6083: 00ac0e24 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6082: 00b613f4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6083: 00ac0dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6084: 00708534 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6085: 01413ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6086: 00b6e2e4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6086: 00b6e294 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 6087: 0151ce00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6088: 009bef3c 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6089: 00b1c4c8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6088: 009beeec 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6089: 00b1c478 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6090: 006e9538 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6091: 014e83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6092: 0151ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6093: 00aea878 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6094: 008b67d8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 6095: 00971c88 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 6093: 00aea828 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6094: 008b6788 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6095: 00971c38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6096: 0151d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6097: 014ee17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6098: 014e1400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6099: 0151d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6100: 0151b4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6101: 0151b89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 6102: 014f9758 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 6103: 0151c478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 6104: 00512324 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 6105: 0151cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 6106: 00652b18 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6107: 014f1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6108: 006b3478 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6109: 014e1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 6110: 009502b8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 6110: 00950268 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6111: 0151d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6112: 01424168 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6113: 007c0ba4 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6113: 007c0b78 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6114: 0151d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6115: 00902d74 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6116: 008f93dc 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6115: 00902d24 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6116: 008f938c 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6117: 006c0684 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 6118: 00971f20 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 6118: 00971ed0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6119: 014e4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6120: 0151d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6121: 0151c820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6122: 00930eb8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 6123: 009720d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6124: 00869bc8 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6122: 00930e68 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6123: 00972084 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 6124: 00869b78 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6125: 002c221c 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6126: 014e436c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6127: 0051a900 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6128: 00922c64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6128: 00922c14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6129: 006e9624 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6130: 009fef20 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6130: 009feed0 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6131: 0151c97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6132: 014ef520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 6133: 008ed720 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 6133: 008ed6d0 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6134: 0151ca78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6135: 00b3f270 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6135: 00b3f220 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6136: 014eb7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6137: 002dce74 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6138: 00381b20 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6139: 002e3f44 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6140: 00342abc 584 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6141: 0151ca18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6142: 00a45680 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6142: 00a45630 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6143: 006c8d78 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6144: 0151c630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6145: 0151c44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6146: 00b249d0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6146: 00b24980 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6147: 01415a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6148: 014dfaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6149: 00b2eb9c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6149: 00b2eb4c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6150: 014e72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6151: 01414f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6152: 00ad72f8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6153: 009b7cdc 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6152: 00ad72a8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6153: 009b7c8c 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6154: 0151cd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6155: 0151c5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6156: 014f1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6157: 014f30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 6158: 009feda4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6159: 00b64e80 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6158: 009fed54 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6159: 00b64e30 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6160: 0151cd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6161: 002e0514 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6162: 0150a0b8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6163: 014ed6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6164: 014ef204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6165: 014ddd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6166: 00931edc 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6166: 00931e8c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6167: 0151b2da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6168: 00b75964 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6168: 00b75914 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6169: 00320b90 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6170: 01447764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6171: 009b241c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6171: 009b23cc 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6172: 014475d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6173: 002d4a70 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6174: 00b0d85c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6174: 00b0d80c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6175: 014f3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6176: 0151c06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6177: 0151c59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6178: 0151d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6179: 014476e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6180: 0151b29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6181: 0065e5e4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6182: 00da5d24 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ - 6183: 008a573c 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6182: 00da5cd4 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6183: 008a56ec 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6184: 002c8fc8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6185: 0036ca58 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6186: 014f1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6187: 0151b556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6188: 014f1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6189: 014e0b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6190: 0151c840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6191: 00b9c740 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6192: 00b6cb50 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6193: 0085216c 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6194: 00b753f8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6191: 00b9c6f0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6192: 00b6cb00 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6193: 00852120 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6194: 00b753a8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6195: 0151b30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6196: 014e1630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6197: 0085086c 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6198: 00ac2980 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 6199: 00905318 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 6197: 00850820 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ + 6198: 00ac2930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6199: 009052c8 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6200: 0151d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6201: 0144765c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6202: 014ed694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6203: 009ec934 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6204: 00b42cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6203: 009ec8e4 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6204: 00b42cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6205: 0151c292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6206: 014f0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6207: 014e5590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6208: 0151cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6209: 0151b814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6210: 002c6b78 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6211: 00b5ea20 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6211: 00b5e9d0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6212: 0151b1d8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6213: 0151c4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6214: 013ba664 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6215: 00a4a634 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6216: 008b6904 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6217: 00a4f4d8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6215: 00a4a5e4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6216: 008b68b4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6217: 00a4f488 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6218: 00705854 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6219: 0151c4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6220: 006fd2f8 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6221: 0151b4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6222: 0063031c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6223: 0151c45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6224: 002ddd64 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6225: 00ae955c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 6226: 0091fd9c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 6225: 00ae950c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6226: 0091fd4c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6227: 005ccde4 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6228: 0151d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6229: 0143073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6230: 004d8294 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6231: 014e86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6232: 00a990e4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6232: 00a99094 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6233: 013bc4cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6234: 0151de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6235: 0151c9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6236: 014f2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6237: 003cf1f8 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6238: 0048f1b8 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6239: 014306b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ 6240: 014e4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6241: 014525ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6242: 0151b3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6243: 002c7048 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6244: 01512b90 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6245: 006b53d4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6246: 014e01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6247: 00b5bfe0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6247: 00b5bf90 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6248: 014e8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6249: 008b9330 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6249: 008b92e0 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6250: 002a6264 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6251: 0151d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6252: 006fc490 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6253: 0151d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6254: 0151d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6255: 0151b6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6256: 002cfcd8 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6257: 00ae2940 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6257: 00ae28f0 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6258: 0030e3d8 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6259: 0151d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6260: 009e4d2c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6260: 009e4cdc 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6261: 0151d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6262: 00323ba0 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6263: 014eaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6264: 014f218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6265: 005c9ae4 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 6266: 009165e4 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6267: 009fa810 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6268: 00a89f8c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6266: 00916594 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 6267: 009fa7c0 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6268: 00a89f3c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6269: 0033826c 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6270: 00aa4650 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6271: 009f0908 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6272: 009e2484 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6270: 00aa4600 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6271: 009f08b8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6272: 009e2434 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6273: 0151c7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6274: 014f5b00 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6275: 014e3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6276: 00b5dcf0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6276: 00b5dca0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6277: 014efef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6278: 01426b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6279: 0151d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6280: 00411e68 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6281: 014eacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6282: 014ea1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6283: 0151d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6284: 006796ec 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6285: 0151c89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6286: 00db1920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6286: 00db18d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6287: 0151b598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6288: 0048ca18 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6289: 014eed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6290: 0151b9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 6291: 00973cb4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 6291: 00973c64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6292: 0151caac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6293: 00593208 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6294: 009376dc 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6294: 0093768c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6295: 0151b926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6296: 014ed724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6297: 00916fcc 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6297: 00916f7c 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6298: 0151d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6299: 014e1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6300: 002894f4 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6301: 014f33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6302: 00a00d4c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6302: 00a00cfc 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6303: 0151b2b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6304: 00651d48 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6305: 014f1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6306: 01418200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6307: 007a0d9c 388 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6308: 006b56b4 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6309: 00ad6a28 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6309: 00ad69d8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6310: 01448658 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6311: 014eee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6312: 00653578 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6313: 00b85fd0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6313: 00b85f80 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6314: 0151ce22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6315: 014e5530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ - 6316: 00859fa4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6316: 00859f54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6317: 01448760 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ - 6318: 0084fe6c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ + 6318: 0084fe20 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6319: 002bcf58 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6320: 0151d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6321: 014e1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6322: 00b2c3d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6323: 009731c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6322: 00b2c384 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6323: 00973170 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6324: 0151d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6325: 0151c1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6326: 014e29d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6327: 014ee43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6328: 014eeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6329: 006f9958 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6330: 014e9f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6331: 00b44d0c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6331: 00b44cbc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6332: 014f8db8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6333: 0151b7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6334: 014524a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6335: 014f40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6336: 00927f38 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6336: 00927ee8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6337: 006ac00c 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6338: 00796bcc 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6339: 00ae5d14 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6339: 00ae5cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6340: 005691b8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6341: 014486dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6342: 0151c78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6343: 0038a260 48 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6344: 0085a05c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6345: 00b12ce8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6344: 0085a00c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6345: 00b12c98 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6346: 0151d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6347: 005213d0 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6348: 0151b93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6349: 00aa4370 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6349: 00aa4320 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6350: 006dee3c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6351: 00b8a554 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6352: 00952800 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6351: 00b8a504 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6352: 009527b0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6353: 007aeea4 104 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6354: 0151d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6355: 0142b7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6356: 0151d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6357: 0091f9f0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6357: 0091f9a0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6358: 006c29e0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6359: 00ad881c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6359: 00ad87cc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6360: 014e4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6361: 00948b48 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6361: 00948af8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6362: 013b6188 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6363: 00b93238 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6363: 00b931e8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6364: 0151baae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6365: 014f2fac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6366: 002cf620 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6367: 014ef044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6368: 014169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6369: 014e6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6370: 00b8b33c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6370: 00b8b2ec 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6371: 014ead5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6372: 009366b0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6372: 00936660 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6373: 0142b858 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6374: 00aa7e04 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6374: 00aa7db4 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6375: 014e1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6376: 013b6d5c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6377: 0151c046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6378: 009267e8 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6378: 00926798 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6379: 014e41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6380: 0151b8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6381: 0092c364 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6382: 00979f70 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6381: 0092c314 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6382: 00979f20 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6383: 0151d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6384: 0151b544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6385: 00b29de4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6385: 00b29d94 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6386: 0151c1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6387: 003cff0c 120 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6388: 002c1d0c 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6389: 00b8e228 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6390: 00a9f0c4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6389: 00b8e1d8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6390: 00a9f074 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6391: 002bea10 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6392: 0028c3b4 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6393: 0151d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6394: 0151d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6395: 00971d34 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6395: 00971ce4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6396: 014ef360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6397: 014e042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6398: 0151cb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6399: 0066a5d8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6400: 014ee7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6401: 0151cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6402: 0151cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6403: 00bb0dc4 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6403: 00bb0d74 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6404: 014dd480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6405: 01429860 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6406: 014f85c0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6407: 00651998 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6408: 0151b4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6409: 0084ec28 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ + 6409: 0084ebdc 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6410: 014e79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6411: 00a2b6d4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6411: 00a2b684 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6412: 0151b478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6413: 00acedb0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6413: 00aced60 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6414: 014f4620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6415: 00971f80 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6415: 00971f30 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6416: 0151c546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6417: 00a1bb34 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6417: 00a1bae4 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6418: 00408e38 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6419: 00972114 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6419: 009720c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6420: 0151cac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6421: 01429a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6422: 0151be9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6423: 009584b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6423: 00958464 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6424: 014dd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6425: 0151cd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6426: 014e1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6427: 0143e0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ - 6428: 00820ae4 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6429: 0084a314 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ - 6430: 0091ed14 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6428: 00820a98 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ + 6429: 0084a2c8 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6430: 0091ecc4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6431: 014ea748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6432: 00afe0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6433: 00aa50bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6432: 00afe050 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6433: 00aa506c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6434: 01429968 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6435: 014f3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6436: 0151d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6437: 00a9b184 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6437: 00a9b134 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6438: 0151cabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6439: 00af6030 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6440: 00ad04a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6439: 00af5fe0 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6440: 00ad0454 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6441: 0151bf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6442: 0151d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6443: 00b411e8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6443: 00b41198 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6444: 0151dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6445: 0085a3f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ - 6446: 00820ba8 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ + 6445: 0085a3a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6446: 00820b5c 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6447: 0143e050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6448: 002c8cd0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6449: 0143769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6450: 002c87a8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6451: 0151df14 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6452: 014eab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6453: 014f22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6454: 014e8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6455: 0151c2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6456: 00b407e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6457: 00adfc60 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6458: 00a39978 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6456: 00b40794 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6457: 00adfc10 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6458: 00a39928 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6459: 014425ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ - 6460: 00820b68 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ + 6460: 00820b1c 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6461: 014e81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6462: 0038adbc 180 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6463: 0151d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6464: 01437618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6465: 0144f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6466: 014e77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6467: 014426f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6468: 014eb664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6469: 014f453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6470: 00ab980c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6470: 00ab97bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6471: 0151b294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6472: 0151d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6473: 01417288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6474: 00afec8c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6474: 00afec3c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6475: 006e95e8 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6476: 0151bb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6477: 00aa70d8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6477: 00aa7088 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6478: 014ea878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6479: 0151b2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6480: 0151c5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6481: 003723d0 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6482: 0093c078 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6482: 0093c028 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6483: 0151b4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6484: 00704108 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6485: 014e1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6486: 01442670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6487: 0057b810 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6488: 014e5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6489: 00dce720 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6490: 00ba6208 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6489: 00dce6d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6490: 00ba61b8 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6491: 014f2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6492: 014eeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6493: 0070056c 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6494: 0145239c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6495: 013bc4dc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6496: 00707348 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6497: 00516ea4 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6498: 008f37b0 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6499: 00ad7190 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6498: 008f3760 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6499: 00ad7140 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6500: 0151c294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6501: 00b3d748 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ - 6502: 0084f124 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ + 6501: 00b3d6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6502: 0084f0d8 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6503: 0151cba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6504: 014298e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6505: 014de570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6506: 014f2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6507: 00381968 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6508: 009f1110 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6508: 009f10c0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6509: 014eadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6510: 00656d10 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6511: 006d95b0 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6512: 014df228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6513: 0151c0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6514: 00863cbc 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6514: 00863c6c 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6515: 0070c784 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6516: 0098d34c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6516: 0098d2fc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6517: 0151cb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6518: 006b5874 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6519: 014f0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6520: 01429af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6521: 0151d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6522: 00b9888c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6523: 009d0ee8 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6522: 00b9883c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6523: 009d0e98 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6524: 0066a8d8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6525: 00343de0 120 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6526: 00abee84 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6527: 009c3ad0 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6526: 00abee34 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6527: 009c3a80 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6528: 01430214 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6529: 014e8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6530: 01452ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6531: 0151beb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6532: 00b07a94 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6532: 00b07a44 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6533: 014e036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6534: 0151cb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6535: 00523480 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6536: 014299ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6537: 014eb814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6538: 01430190 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6539: 0098a54c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6540: 009abd38 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6541: 0091d63c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6539: 0098a4fc 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6540: 009abce8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6541: 0091d5ec 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6542: 00703e88 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6543: 00bb4f90 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6543: 00bb4f40 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6544: 0151b238 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6545: 00a9d7a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6545: 00a9d750 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6546: 0151bdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6547: 0151b994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6548: 00b72ff8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6548: 00b72fa8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6549: 0151bce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6550: 014274cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6551: 0151cc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6552: 0141793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6553: 0151db58 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6554: 006e9308 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6555: 0151b858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6556: 00618684 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6557: 014e61ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6558: 014ef310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6559: 002bba48 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6560: 0151ca0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6561: 014e9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6562: 0089c4ac 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6562: 0089c45c 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6563: 012f0e10 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6564: 014f0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6565: 0144f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6566: 009b48cc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6566: 009b487c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6567: 0151b92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6568: 014e18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ - 6569: 0086c888 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ + 6569: 0086c838 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6570: 0028cd94 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6571: 00836a6c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6571: 00836a20 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6572: 01411744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6573: 014e3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6574: 0151cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6575: 0151bdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6576: 0151c2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6577: 0096cdc8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6577: 0096cd78 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6578: 014ea0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6579: 014dd7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6580: 00408938 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6581: 014e1460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6582: 014eabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6583: 0095d38c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6583: 0095d33c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6584: 005c9e08 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6585: 00706d08 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6586: 0037d4a8 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6587: 00ac368c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6587: 00ac363c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6588: 014e9e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6589: 0031fbec 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6590: 014ee57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6591: 014dee7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6592: 0031fc6c 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6593: 014dd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6594: 0031fcfc 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6601,1446 +6601,1446 @@ │ │ │ │ 6597: 0031fe48 184 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6598: 006712d8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6599: 0151b366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6600: 0151bf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6601: 0031ff00 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6602: 0031ffc4 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6603: 0151bbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6604: 00836b48 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6604: 00836afc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6605: 0151c642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6606: 00b67ae0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6607: 009cf31c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6606: 00b67a90 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6607: 009cf2cc 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6608: 00529184 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6609: 0069e52c 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6610: 014f3ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6611: 014f1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6612: 00aa9b6c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6612: 00aa9b1c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6613: 01431d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6614: 0151c990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6615: 0144dcf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6616: 0151b674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6617: 014e5940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6618: 014e28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6619: 014d6e64 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6620: 0144da64 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su1 │ │ │ │ 6621: 006da3dc 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6622: 0094568c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6622: 0094563c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6623: 014f32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6624: 014dff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6625: 0033efa0 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6626: 014e1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6627: 002c0828 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6628: 00ba8414 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6628: 00ba83c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6629: 014e613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6630: 014f2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6631: 00b760bc 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6632: 00b1c388 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6631: 00b7606c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6632: 00b1c338 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6633: 014e27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6634: 00aecfb0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6634: 00aecf60 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6635: 014f02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6636: 014ed7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6637: 00b4aaf0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6638: 009a0d00 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6639: 008377e4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6640: 00aaa1c8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6637: 00b4aaa0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6638: 009a0cb0 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6639: 00837798 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6640: 00aaa178 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6641: 014e96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6642: 0151df16 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6643: 00948a1c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6643: 009489cc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6644: 014e96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6645: 00a97600 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6645: 00a975b0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6646: 0151d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6647: 00abd0ac 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6648: 00837864 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6647: 00abd05c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6648: 00837818 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6649: 01453080 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6650: 01430004 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6651: 014e39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6652: 0151c740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6653: 00401f20 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6654: 00ab86f0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6654: 00ab86a0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6655: 003f70c8 324 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6656: 0142ff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6657: 014e789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6658: 014e690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6659: 014ed534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6660: 00aed310 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6660: 00aed2c0 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6661: 0151c2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6662: 014e7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6663: 01415ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6664: 014f01e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6665: 008378e4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6665: 00837898 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6666: 0151c644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6667: 014ee28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ - 6668: 0084f1c4 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ + 6668: 0084f178 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6669: 0151bf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6670: 014ddde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6671: 014f27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6672: 014e623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 6673: 014e2ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 6674: 014eb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_READ_EVENT │ │ │ │ 6675: 0151bd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6676: 014e6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6677: 00323164 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6678: 0151d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6679: 0151b440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6680: 0151bd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6681: 014e2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6682: 00ada384 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6682: 00ada334 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6683: 0151c23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6684: 01415398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ - 6685: 0084bb98 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ - 6686: 0081dbf8 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ - 6687: 0084c398 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ + 6685: 0084bb4c 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ + 6686: 0081dbac 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ + 6687: 0084c34c 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6688: 014e054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6689: 0151bb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6690: 0151bd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6691: 01413214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6692: 014f0424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6693: 014e2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6694: 014de560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6695: 0151d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6696: 014f260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6697: 009015c4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6698: 008e331c 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ - 6699: 0084bed8 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ + 6697: 00901574 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6698: 008e32cc 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6699: 0084be8c 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6700: 014f0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6701: 00706c40 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6702: 00a89d20 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6703: 00aee090 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6704: 00aead30 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6705: 00b8c2fc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ - 6706: 0084bcb4 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ + 6702: 00a89cd0 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6703: 00aee040 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6704: 00aeace0 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6705: 00b8c2ac 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6706: 0084bc68 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6707: 014eaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ - 6708: 0081dd24 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ + 6708: 0081dcd8 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6709: 014e85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6710: 00666d44 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6711: 00b5bf84 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6711: 00b5bf34 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6712: 0069d8e8 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6713: 002d1544 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6714: 0151b838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6715: 0084c100 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ + 6715: 0084c0b4 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6716: 01457d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6717: 00b19aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6717: 00b19a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6718: 0151c1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6719: 0151d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6720: 014e96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6721: 014f1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6722: 009f00d0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6723: 008f51c0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6722: 009f0080 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6723: 008f5170 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6724: 014f2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6725: 009cd8ac 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6725: 009cd85c 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6726: 014dec2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6727: 014e1f8c 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ - 6728: 0081dccc 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ + 6728: 0081dc80 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6729: 00517b20 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6730: 006d7f0c 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6731: 00918758 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6732: 00ab1744 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6733: 0097d000 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6731: 00918708 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6732: 00ab16f4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6733: 0097cfb0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6734: 014f1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6735: 009cb55c 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6735: 009cb50c 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6736: 0151de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6737: 014e4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6738: 008507ac 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ + 6738: 00850760 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6739: 014440bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6740: 014dfb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6741: 008b3574 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6741: 008b3524 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6742: 005163d0 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6743: 00837958 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6743: 0083790c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6744: 002ecfa8 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6745: 0151c8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6746: 014eae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6747: 00dbd6e8 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6747: 00dbd698 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6748: 0151ccb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6749: 014e8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6750: 0097d484 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6750: 0097d434 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6751: 014ecfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6752: 006b479c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6753: 0070543c 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6754: 00971b40 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6754: 00971af0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6755: 014f1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6756: 0151d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6757: 008379d8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ - 6758: 00973afc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ - 6759: 0086f7a8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ + 6757: 0083798c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6758: 00973aac 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6759: 0086f758 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6760: 014e4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6761: 0151bb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6762: 01444038 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6763: 00b97860 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6763: 00b97810 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6764: 0151b868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6765: 00b19268 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6765: 00b19218 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6766: 014ea288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6767: 009b9e84 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6767: 009b9e34 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6768: 014f08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6769: 0151b982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6770: 014e14b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6771: 014eed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6772: 00894708 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6772: 008946b8 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6773: 00310630 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6774: 0151c236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6775: 014d6eac 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6776: 006e718c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6777: 00327d74 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6778: 014dd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6779: 014ddf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6780: 00837a58 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6780: 00837a0c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6781: 014f09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6782: 0151c56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6783: 0074bde4 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6784: 0151cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6785: 002e0264 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6786: 014dca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6787: 014e2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6788: 0151c904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6789: 00ad908c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ - 6790: 0086eef0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ + 6789: 00ad903c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6790: 0086eea0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6791: 0151c8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6792: 002c1e18 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6793: 0041ec50 2704 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6794: 0151cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6795: 00b3ba40 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6796: 00ba5158 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6795: 00b3b9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6796: 00ba5108 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6797: 005c6358 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6798: 0151c45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6799: 0081db20 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6800: 00b006ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6799: 0081dad4 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ + 6800: 00b0069c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6801: 0031f8c4 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6802: 014e749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6803: 014f4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6804: 006b65d4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6805: 00b31f68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6806: 00b6ded8 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ - 6807: 0084c510 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ + 6805: 00b31f18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6806: 00b6de88 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6807: 0084c4c4 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6808: 014e56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6809: 0142602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6810: 0151bb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6811: 002de018 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6812: 0084d8c4 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6813: 00b6b82c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ - 6814: 0081dbd0 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ + 6812: 0084d878 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ + 6813: 00b6b7dc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6814: 0081db84 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6815: 0151b344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6816: 00665974 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6817: 0151c39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6818: 0099e008 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6818: 0099dfb8 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6819: 014eecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6820: 014ed774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6821: 014dd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6822: 014ec8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6823: 0151b9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6824: 014e18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6825: 0151bb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6826: 0151cc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6827: 00b18288 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6827: 00b18238 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6828: 013baae0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6829: 0151c736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6830: 0031c778 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6831: 0151c114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6832: 0097d184 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6832: 0097d134 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6833: 0151ca1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ - 6834: 0081db8c 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ + 6834: 0081db40 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6835: 002d07cc 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6836: 0082ea90 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6837: 00b59b14 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6836: 0082ea44 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6837: 00b59ac4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6838: 014ec7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6839: 009e3a44 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6839: 009e39f4 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6840: 014ec7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6841: 002eb03c 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6842: 00953d0c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6843: 00992a28 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6842: 00953cbc 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6843: 009929d8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6844: 0141817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6845: 0151d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6846: 0082eb30 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6846: 0082eae4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6847: 013bca40 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6848: 006536c0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6849: 00b94cdc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6849: 00b94c8c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6850: 006b54e0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6851: 0151c958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6852: 0151c2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6853: 00a12ef4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6853: 00a12ea4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6854: 01408b24 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6855: 014e97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6856: 00b41368 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6856: 00b41318 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6857: 0151ca32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6858: 003f6d3c 32 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6859: 0082ec04 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ - 6860: 009331ac 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6859: 0082ebb8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6860: 0093315c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6861: 01430424 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6862: 00aa8540 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6863: 009d0f68 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6864: 00aaded4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6862: 00aa84f0 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6863: 009d0f18 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6864: 00aade84 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6865: 0060ecf0 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6866: 0090208c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6866: 0090203c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6867: 00704ec8 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6868: 00dce730 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6868: 00dce6e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6869: 0151b4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6870: 0144d1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6871: 014303a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ - 6872: 008eb93c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6872: 008eb8ec 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6873: 006f7074 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6874: 008c5f3c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6875: 00acb9c8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6876: 009ee014 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6874: 008c5eec 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6875: 00acb978 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6876: 009edfc4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6877: 014e4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6878: 01416a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6879: 0144aaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6880: 014e432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6881: 014e74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6882: 014f4aec 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6883: 0151c302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6884: 014eaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6885: 014ecca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6886: 0144abfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6887: 00af8df8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6887: 00af8da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6888: 002d450c 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6889: 014270ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6890: 0151b7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ - 6891: 0096c014 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6892: 0085048c 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6893: 00a865c4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6891: 0096bfc4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6892: 00850440 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ + 6893: 00a86574 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6894: 01512ba0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ - 6895: 0084db10 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ + 6895: 0084dac4 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6896: 014ebf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6897: 002ccdfc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6898: 00abd540 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6899: 0097bb70 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6898: 00abd4f0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6899: 0097bb20 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6900: 014e3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6901: 00707734 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6902: 007c0c80 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6903: 00ae2fc8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6904: 008ecfcc 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6902: 007c0c54 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6903: 00ae2f78 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6904: 008ecf7c 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6905: 0144ab78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6906: 0151c566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6907: 00b12b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6907: 00b12acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6908: 014dda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6909: 0066b820 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6910: 013bd03c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6911: 003da460 228 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 6912: 0151b9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6913: 00903d5c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6913: 00903d0c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6914: 014ea248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6915: 0151d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6916: 014e3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6917: 014e693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6918: 009b4a44 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6918: 009b49f4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6919: 002d6b70 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6920: 00618764 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6921: 01440e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 6922: 0151b56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6923: 00706848 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6924: 0067744c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6925: 0082ecc4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ - 6926: 008e256c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6927: 00a94768 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6925: 0082ec78 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 6926: 008e251c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6927: 00a94718 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6928: 014f0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6929: 00971bdc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6929: 00971b8c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6930: 014f527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6931: 0151c6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6932: 014e1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6933: 00679ccc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6934: 014e3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6935: 0151d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6936: 002b7108 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 6937: 00835e00 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 6937: 00835db4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 6938: 0151bb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6939: 0082ed68 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 6940: 00ae6594 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6939: 0082ed1c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 6940: 00ae6544 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6941: 0151b8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6942: 002c5aec 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6943: 014f0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6944: 013bc370 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6945: 014e8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6946: 014ee78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6947: 00a257dc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6947: 00a2578c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6948: 006b870c 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6949: 014dd820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6950: 003809dc 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 6951: 00835ed8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 6951: 00835e8c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 6952: 014dec7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6953: 00971ec0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6953: 00971e70 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6954: 0151c93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6955: 01414294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6956: 00972094 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 6957: 0084c5a0 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ + 6956: 00972044 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6957: 0084c554 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 6958: 014eec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6959: 00ac37e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6959: 00ac3798 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6960: 0151d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ - 6961: 0086f258 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ + 6961: 0086f208 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 6962: 014e0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6963: 0082ee44 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 6964: 00ad79c4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6963: 0082edf8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 6964: 00ad7974 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6965: 00519da4 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6966: 014f2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 6967: 0151d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6968: 00a0227c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6968: 00a0222c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6969: 014df1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6970: 009c24e8 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6971: 00835fdc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ - 6972: 00945324 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6970: 009c2498 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6971: 00835f90 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 6972: 009452d4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6973: 0038b9d0 388 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6974: 00b43094 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6974: 00b43044 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6975: 0151b40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6976: 014de7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6977: 00581cbc 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6978: 0151b584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6979: 0151bfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6980: 00858854 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ - 6981: 0097d23c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 6982: 0088a8b8 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 6980: 00858804 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ + 6981: 0097d1ec 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6982: 0088a868 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 6983: 0151cdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6984: 01454520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ - 6985: 008eed10 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6985: 008eecc0 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6986: 0151be4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6987: 00918b10 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6987: 00918ac0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6988: 0151ca38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6989: 014ef214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6990: 014f1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6991: 0031f804 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6992: 00abb868 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6993: 00ab0e34 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6992: 00abb818 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6993: 00ab0de4 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6994: 0151c7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6995: 014edebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 6996: 0083f13c 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 6996: 0083f0f0 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 6997: 0151cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6998: 014e1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6999: 00b6ee10 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6999: 00b6edc0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7000: 014dcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ - 7001: 0081f670 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ + 7001: 0081f624 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7002: 0151de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7003: 014de884 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7004: 00791e8c 272 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7005: 00b0e478 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ - 7006: 00850090 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ + 7005: 00b0e428 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7006: 00850044 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7007: 014e2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7008: 014de974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7009: 0151c258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7010: 00ad8264 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7010: 00ad8214 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7011: 01448340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7012: 0083f1bc 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7013: 00b66e20 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7012: 0083f170 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7013: 00b66dd0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7014: 01454940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7015: 014dd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7016: 006a1b80 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7017: 013bd33c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ - 7018: 0081f8d0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ + 7018: 0081f884 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7019: 014546ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7020: 0151d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7021: 00b37ad0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ - 7022: 00850f8c 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ + 7021: 00b37a80 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7022: 00850f40 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7023: 014e8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7024: 002dbef0 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7025: 014dcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7026: 0151ca30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7027: 005c8aa0 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7028: 00381c1c 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7029: 014482bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7030: 014ea918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7031: 0151d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7032: 00b17238 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ - 7033: 0086ea20 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ + 7032: 00b171e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7033: 0086e9d0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7034: 014f3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7035: 006f2eb4 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7036: 00704afc 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7037: 003735dc 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7038: 0083f264 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7038: 0083f218 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7039: 0151d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 7040: 0089bfd4 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 7040: 0089bf84 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 7041: 014f0004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7042: 01454c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7043: 0081f80c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7044: 00b27484 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7043: 0081f7c0 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ + 7044: 00b27434 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7045: 0151d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7046: 004af330 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7047: 0151c8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7048: 014e3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7049: 014eabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7050: 01426e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7051: 00a8997c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7051: 00a8992c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7052: 0151c506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7053: 00326c3c 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7054: 006a3534 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 7055: 00956e60 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7056: 00ad0614 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7055: 00956e10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 7056: 00ad05c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7057: 014eae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7058: 00a7e468 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ - 7059: 00819ae4 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ + 7058: 00a7e418 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7059: 00819a98 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7060: 006697c0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7061: 009d0fe4 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7061: 009d0f94 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7062: 002c591c 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7063: 00aa3be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7064: 00b88180 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7063: 00aa3b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7064: 00b88130 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7065: 014de844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7066: 002a24fc 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7067: 0030e058 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7068: 00a88af0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7068: 00a88aa0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7069: 0151caa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7070: 0151be6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 7071: 00959c00 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 7071: 00959bb0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7072: 014e5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7073: 0083230c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ - 7074: 0084dbbc 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ + 7073: 008322c0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7074: 0084db70 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7075: 014f0234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7076: 0151d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7077: 0151b98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7078: 0151d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7079: 003da73c 612 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7080: 0098912c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7080: 009890dc 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7081: 0066d9d4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7082: 00832420 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7082: 008323d4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7083: 004c010c 200 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7084: 0151d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7085: 00b90780 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7085: 00b90730 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7086: 003e9e78 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7087: 014179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7088: 01432314 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7089: 014f2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7090: 014f1848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7091: 0151c486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7092: 006569ec 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7093: 014f3e54 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7094: 00b8585c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7094: 00b8580c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7095: 014e9988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7096: 002e045c 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7097: 004a1a78 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 7098: 006e7090 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7099: 01432290 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7100: 00d41aa0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7100: 00d41a50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7101: 014ed184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7102: 0083255c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7102: 00832510 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7103: 01437fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7104: 014e16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7105: 0151bde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7106: 014df828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ - 7107: 00b414b0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7107: 00b41460 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7108: 014f3960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ - 7109: 00850180 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ + 7109: 00850134 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7110: 0151c382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7111: 0151b80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7112: 014e71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7113: 00b0f3d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7113: 00b0f384 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7114: 01440804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7115: 0151bd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7116: 00685fd0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7117: 0037c430 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7118: 0065c434 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 7119: 008f5224 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 7119: 008f51d4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7120: 004dc1a0 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7121: 014f30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 7122: 00819cbc 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ + 7122: 00819c70 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7123: 0151cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7124: 00b7d954 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7124: 00b7d904 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7125: 006da148 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7126: 0037cdb8 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7127: 014e79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7128: 014f0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7129: 00ae609c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7129: 00ae604c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7130: 0151bc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ - 7131: 00819fa4 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ + 7131: 00819f58 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7132: 0151c728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7133: 00b47ea0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7134: 009f9c74 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7135: 00a9a090 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7136: 00b71d7c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7137: 00b66d34 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7133: 00b47e50 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7134: 009f9c24 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7135: 00a9a040 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7136: 00b71d2c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7137: 00b66ce4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7138: 00337fd8 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7139: 014e4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7140: 014dcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ - 7141: 00819ea8 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ + 7141: 00819e5c 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7142: 01451088 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7143: 0151bec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7144: 0151d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7145: 014dd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7146: 0151b5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7147: 01450efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7148: 00af2754 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7148: 00af2704 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7149: 0151ba74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7150: 0151caa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 7151: 00819db4 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7152: 00b9b830 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7153: 009edcd4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7151: 00819d68 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ + 7152: 00b9b7e0 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7153: 009edc84 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7154: 01451004 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7155: 002d1500 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7156: 0151b542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7157: 014269f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7158: 014e767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7159: 014f3ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7160: 002a238c 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7161: 0151bc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7162: 0151c6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7163: 00b43204 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7163: 00b431b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7164: 013bd48c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7165: 002df9f0 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7166: 00828f1c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7166: 00828ed0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7167: 014dd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7168: 00b46ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7168: 00b46a70 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7169: 00660220 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7170: 014ef3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7171: 014f2ca8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7172: 01450f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7173: 014f2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7174: 0151d9a8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7175: 0151c0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7176: 01430634 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7177: 006dd820 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7178: 014e1590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7179: 0151b63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ - 7180: 00820bb8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ + 7180: 00820b6c 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7181: 014f4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7182: 009979e0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7183: 00b7a5d4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7182: 00997990 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7183: 00b7a584 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7184: 014edf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 7185: 00957780 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7186: 00b95be8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7185: 00957730 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 7186: 00b95b98 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7187: 00368af4 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7188: 014305b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7189: 014efcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7190: 0151be3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7191: 014f0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7192: 00863a20 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ - 7193: 00820c5c 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ + 7192: 008639d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7193: 00820c10 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7194: 01418b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7195: 014f86b0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7196: 0097fa1c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7197: 0099da98 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7196: 0097f9cc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7197: 0099da48 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7198: 014eb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7199: 00863b0c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7199: 00863abc 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7200: 0151d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7201: 014f4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7202: 014e8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7203: 0151ca46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7204: 0151c71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7205: 014f261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7206: 0151cd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7207: 014eb464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7208: 00b31c84 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ - 7209: 00820c24 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ + 7208: 00b31c34 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7209: 00820bd8 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7210: 0151c4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7211: 0151b82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 7212: 0095a9f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 7212: 0095a9a4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7213: 014eb23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7214: 014e769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7215: 00b9e530 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7215: 00b9e4e0 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7216: 0151c00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7217: 01444350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7218: 014e5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7219: 002d4578 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7220: 002ac3a0 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7221: 0151c818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7222: 0151dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7223: 002c8788 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7224: 00840de4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7224: 00840d98 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7225: 002d5874 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7226: 00ba5534 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7226: 00ba54e4 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7227: 0151d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7228: 01444458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7229: 0151bcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 7230: 0095a25c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 7230: 0095a20c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7231: 0151d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7232: 00840e74 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7233: 00b8e380 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7232: 00840e28 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7233: 00b8e330 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7234: 0151c0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7235: 00b5e3cc 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7236: 00addbc8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7235: 00b5e37c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7236: 00addb78 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7237: 006c90c4 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7238: 014de038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7239: 014443d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7240: 003c2fa0 440 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7241: 014e4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7242: 006ad1d8 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7243: 0151bec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7244: 002b516c 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 7245: 0094f9a4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 7245: 0094f954 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7246: 0151c588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7247: 0151d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7248: 00aa7f68 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7248: 00aa7f18 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7249: 013b7ea0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7250: 0151bdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7251: 01512bdd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 7252: 0151b4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ - 7253: 00840f04 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7253: 00840eb8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7254: 0151c058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7255: 00660248 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7256: 00b6e2c4 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7256: 00b6e274 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7257: 0151b652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7258: 00afff9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7259: 00ac9408 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7258: 00afff4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7259: 00ac93b8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7260: 014eb804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 7261: 0091f33c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 7261: 0091f2ec 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7262: 003231ec 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ - 7263: 008501e8 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ + 7263: 0085019c 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7264: 0151d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7265: 00820144 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7266: 00a96d60 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7265: 008200f8 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ + 7266: 00a96d10 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7267: 0151b3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7268: 00ae57b0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7268: 00ae5760 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7269: 003f9144 240 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7270: 0151d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7271: 00702994 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7272: 014dd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7273: 012ef7c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7274: 014e9938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ - 7275: 008203a8 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ + 7275: 0082035c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7276: 007a2078 172 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7277: 0151b2e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7278: 0151d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7279: 014ddd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7280: 0151cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7281: 00abd704 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7281: 00abd6b4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7282: 014f1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7283: 014ec9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7284: 006a29d4 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7285: 014e60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7286: 014df8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7287: 0151d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7288: 0074c2d0 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ - 7289: 008202e4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ + 7289: 00820298 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7290: 0028b55c 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7291: 00aa42b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7292: 009ecb10 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7291: 00aa4268 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7292: 009ecac0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7293: 002facd8 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7294: 00b8cd8c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7294: 00b8cd3c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7295: 002d10e0 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7296: 00aa5848 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7296: 00aa57f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7297: 014dd780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7298: 014df328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7299: 0151b7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7300: 00b130b8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7300: 00b13068 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7301: 002c8124 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7302: 002c86e8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7303: 00b199f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7303: 00b199a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7304: 014f3a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7305: 014df2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7306: 01412950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7307: 00aeeb2c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7307: 00aeeadc 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7308: 006a85e4 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7309: 00ae1b70 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7309: 00ae1b20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7310: 00693600 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7311: 0151bbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7312: 00b0dc04 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7313: 00b9f858 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7314: 009c2a90 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7315: 009ff824 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7312: 00b0dbb4 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7313: 00b9f808 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7314: 009c2a40 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7315: 009ff7d4 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7316: 0151cc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7317: 014df578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7318: 007d327c 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7318: 007d31b0 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7319: 0151bfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7320: 0151bbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ - 7321: 0095ab80 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 7321: 0095ab30 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7322: 014146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7323: 0151c7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7324: 014ea468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7325: 014e7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7326: 00678d64 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7327: 00834720 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7327: 008346d4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7328: 01412110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7329: 009ba8b8 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 7330: 008e29a8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 7329: 009ba868 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7330: 008e2958 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7331: 014dc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7332: 006790bc 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7333: 009c5480 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7334: 00834798 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7333: 009c5430 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7334: 0083474c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7335: 014e8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7336: 009b844c 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7336: 009b83fc 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7337: 005ca87c 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7338: 008343b4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7338: 00834368 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7339: 004e1acc 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7340: 013b7908 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7341: 0151c798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7342: 006e4a20 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7343: 00abd9d8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7344: 0083442c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7343: 00abd988 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7344: 008343e0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7345: 0151c870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7346: 0151d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ - 7347: 0081fbd8 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ + 7347: 0081fb8c 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7348: 003f9234 232 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7349: 0151d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7350: 014de340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7351: 014e6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7352: 01418f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7353: 0083483c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7353: 008347f0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7354: 0151cda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7355: 009d11ec 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7355: 009d119c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7356: 014f1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7357: 0151d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7358: 0151c13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7359: 002faed8 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7360: 014ee1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7361: 004d75e8 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7362: 014deaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7363: 0151c600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7364: 00668dd8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7365: 014389b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ - 7366: 0081fe38 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ + 7366: 0081fdec 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7367: 014ed2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7368: 0150a82c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7369: 008344d0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7369: 00834484 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7370: 0151cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7371: 00992b5c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7371: 00992b0c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7372: 014eb7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7373: 00af3c70 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7373: 00af3c20 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7374: 0143892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7375: 0151cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7376: 0070f4bc 128 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7377: 0069bf70 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7378: 005c8fc4 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7379: 00b74f78 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7380: 00ab3eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7379: 00b74f28 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7380: 00ab3e60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7381: 0151bda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7382: 0151b2d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7383: 00669020 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7384: 00ba62cc 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7385: 0094fad8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7386: 0081fd74 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7387: 009eec40 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7384: 00ba627c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7385: 0094fa88 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7386: 0081fd28 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ + 7387: 009eebf0 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7388: 0151de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7389: 0151d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7390: 00b28460 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7391: 0093039c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7390: 00b28410 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7391: 0093034c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7392: 0151ba7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7393: 014e73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7394: 0150aab8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7395: 0151b6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7396: 00526dac 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7397: 002c81c4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7398: 0151bcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7399: 0151c6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7400: 0151c6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7401: 00660270 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7402: 014388a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ - 7403: 0095822c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7404: 00847bdc 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7403: 009581dc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7404: 00847b90 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7405: 014e8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7406: 0151d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7407: 014f413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7408: 00aab5dc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7408: 00aab58c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7409: 013bc340 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7410: 005cb72c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7411: 0151b780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7412: 0151d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7413: 014ed684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7414: 002d6f00 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7415: 0141a634 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7416: 0151bc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7417: 0141a694 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7418: 014f311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7419: 006a4ce4 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7420: 008360b0 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7420: 00836064 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7421: 0141a6b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7422: 00847e90 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7422: 00847e44 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7423: 0151c17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7424: 00988a80 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7424: 00988a30 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7425: 00612368 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7426: 0151c978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7427: 014f0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7428: 00a44f34 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7428: 00a44ee4 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7429: 014e02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7430: 00836190 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ - 7431: 008ed3c4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7432: 00ac18b4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7430: 00836144 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7431: 008ed374 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7432: 00ac1864 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7433: 014e3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7434: 00a40f10 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7434: 00a40ec0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7435: 003f5bdc 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7436: 0151d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7437: 00689620 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7438: 014e6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7439: 0151cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7440: 014f2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7441: 014ed804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7442: 014e653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7443: 0066e8b4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7444: 0092a2b8 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7444: 0092a268 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7445: 014ece74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7446: 014dd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7447: 014f4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7448: 0151ce88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7449: 0151b338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7450: 0151cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7451: 014e2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7452: 0142e3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7453: 008362ac 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7454: 00aa2b48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7453: 00836260 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7454: 00aa2af8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7455: 014de7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7456: 003277c4 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7457: 00481bb8 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7458: 014e8f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7459: 004d7218 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7460: 002c8640 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7461: 00b7c478 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7461: 00b7c428 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7462: 015157e0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7463: 0142e324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7464: 0151cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7465: 00ba5508 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7465: 00ba54b8 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7466: 0151cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7467: 0144e118 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7468: 0151d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7469: 01447134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7470: 0053b7e0 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7471: 00ba6204 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7471: 00ba61b4 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7472: 014ee42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7473: 0151b5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7474: 00dde27c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7474: 00dde22c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7475: 014ea4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7476: 014e4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7477: 014dfb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7478: 00b67594 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7478: 00b67544 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7479: 0142e2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7480: 014eb574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7481: 0142f6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7482: 0151b3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7483: 014ef330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7484: 0151bf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7485: 00964c10 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7486: 00aa07cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7487: 0091e8a8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7485: 00964bc0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7486: 00aa077c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7487: 0091e858 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7488: 0065f1f4 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7489: 0151b50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7490: 0151d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7491: 0151ce1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7492: 0087c07c 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7493: 009ece90 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7494: 00836c54 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7492: 0087c02c 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7493: 009ece40 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7494: 00836c08 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7495: 0070af14 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7496: 01417ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7497: 00827f48 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7497: 00827efc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7498: 0151d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7499: 003351b4 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7500: 00b5cd2c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7501: 00ac2ec0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7500: 00b5ccdc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7501: 00ac2e70 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7502: 003c8cc0 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7503: 006b578c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7504: 0151bea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7505: 014eccc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7506: 0151d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7507: 003f931c 240 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7508: 014ea408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7509: 0051160c 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7510: 00ad4a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7510: 00ad4a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7511: 0151ba8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7512: 014442cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7513: 009e3358 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7513: 009e3308 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7514: 014e3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7515: 0151c4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7516: 01418d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7517: 002d5910 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7518: 0151c86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7519: 014e78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7520: 00836d30 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7520: 00836ce4 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7521: 0151c9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7522: 002cbc70 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7523: 0151bebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7524: 0051a1c0 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7525: 00aedc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7525: 00aedbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7526: 014e2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7527: 009f0500 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7527: 009f04b0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7528: 014defec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7529: 014e5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7530: 00916f9c 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7530: 00916f4c 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7531: 014dfa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7532: 00ae0c78 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7532: 00ae0c28 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7533: 01444248 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7534: 002d2db0 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7535: 00ad2270 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7535: 00ad2220 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7536: 0151b4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7537: 014e1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7538: 0151b380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7539: 00832a2c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7539: 008329e0 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7540: 014e82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7541: 014ecef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7542: 0151b614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7543: 00426c08 2772 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7544: 009336b4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7544: 00933664 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7545: 0151b53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7546: 013bc1c0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7547: 0151b3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7548: 00832b4c 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7548: 00832b00 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7549: 014eddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7550: 00ab48e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7550: 00ab4898 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7551: 0031940c 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7552: 002c8264 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7553: 009b848c 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7553: 009b843c 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7554: 014f2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7555: 0068939c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7556: 0095d04c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7556: 0095cffc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7557: 014e2984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7558: 0151ca6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7559: 00934534 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7559: 009344e4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7560: 0151b680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7561: 0151c9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7562: 00b957cc 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7562: 00b9577c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7563: 003759fc 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7564: 00945490 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7565: 00b0eacc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7564: 00945440 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7565: 00b0ea7c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7566: 0142dd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ - 7567: 00938738 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7567: 009386e8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7568: 01418284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7569: 009f9d2c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7570: 00b7a498 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7569: 009f9cdc 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7570: 00b7a448 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7571: 00707038 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7572: 0151d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7573: 00832c8c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7574: 00863df8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7573: 00832c40 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7574: 00863da8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7575: 014e3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7576: 00aee428 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7576: 00aee3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7577: 0151d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7578: 006fc5dc 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7579: 014f0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7580: 0142dcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7581: 00aae618 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7581: 00aae5c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7582: 014ed224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7583: 0151c63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7584: 002c355c 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7585: 00b74580 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7585: 00b74530 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7586: 0151be56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7587: 0037539c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 7588: 00ad9570 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7588: 00ad9520 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7589: 014e1450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7590: 01410dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7591: 004a0018 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7592: 00b67414 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7592: 00b673c4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7593: 014e2b14 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7594: 00ba92e4 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7594: 00ba9294 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7595: 014e1370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7596: 014dd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7597: 014ebc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7598: 0151bd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7599: 008eb698 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7599: 008eb648 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7600: 0143cd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7601: 00a88d44 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7602: 00958400 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7603: 00b647d4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7601: 00a88cf4 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7602: 009583b0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7603: 00b64784 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7604: 014f96a0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7605: 014dfc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7606: 005297d8 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7607: 002c0c98 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7608: 014f0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7609: 00adc12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7609: 00adc0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7610: 002c694c 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7611: 00a89f2c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7611: 00a89edc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7612: 0151b9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7613: 002fac84 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7614: 014f4204 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7615: 009b640c 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7616: 00b6cba8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7615: 009b63bc 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7616: 00b6cb58 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7617: 014470b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7618: 002cad70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7619: 0092622c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7620: 0091e554 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7619: 009261dc 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7620: 0091e504 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7621: 01416394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7622: 00ad854c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7623: 00996748 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7622: 00ad84fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7623: 009966f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7624: 014e026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7625: 013bcde8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7626: 00847524 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ - 7627: 00945aa4 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7628: 00aafe18 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7626: 008474d8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7627: 00945a54 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7628: 00aafdc8 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7629: 004af0a4 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7630: 0151d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7631: 002cbd30 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7632: 00a8bbcc 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7632: 00a8bb7c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7633: 0151d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7634: 00610378 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7635: 0151d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7636: 0031f4f8 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7637: 00529a50 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7638: 00aa4ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7638: 00aa4ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7639: 0144d5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7640: 014e1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7641: 0144d53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7642: 008477d8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7642: 0084778c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7643: 014e9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7644: 0060a298 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7645: 014ecc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7646: 00a9eddc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7647: 00aa821c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7646: 00a9ed8c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7647: 00aa81cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7648: 0151c220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7649: 014e1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ - 7650: 0086edd0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ + 7650: 0086ed80 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7651: 0151bf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7652: 006dd190 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7653: 0084f2d4 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7654: 00b12c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7655: 00862b30 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7653: 0084f288 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ + 7654: 00b12c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7655: 00862ae0 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7656: 014eacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7657: 00862e28 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7657: 00862dd8 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7658: 014e3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7659: 002c5a70 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7660: 00b87ce8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7661: 00db0588 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7662: 00aa6760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7663: 00862c2c 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7660: 00b87c98 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7661: 00db0538 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7662: 00aa6710 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7663: 00862bdc 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7664: 0151c586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7665: 0151b9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7666: 0151d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7667: 014de964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7668: 014f36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7669: 0144de84 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7670: 009347ac 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7670: 0093475c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7671: 0151bb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7672: 014e0dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7673: 0144df08 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7674: 00325698 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7675: 0151c1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7676: 009312ec 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7676: 0093129c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7677: 002c0730 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7678: 00b25e10 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7678: 00b25dc0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7679: 003e8c84 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7680: 00862d2c 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7680: 00862cdc 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7681: 014de460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7682: 0151d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7683: 01410d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7684: 008f5954 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7684: 008f5904 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7685: 0151c7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7686: 014eda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7687: 00b75aa8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7687: 00b75a58 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7688: 0144d4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7689: 00b246e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7689: 00b24694 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7690: 0144d434 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7691: 0151b6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7692: 014e09b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7693: 0151c704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7694: 0151d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7695: 002b61a0 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7696: 01450a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7697: 0085b8d4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7698: 0085cf10 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7697: 0085b884 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7698: 0085cec0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7699: 0151b6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7700: 003381a8 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7701: 01512bd8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7702: 0151cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7703: 014f43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7704: 0151ce72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7705: 00930c10 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7705: 00930bc0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7706: 014516b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7707: 005d67b8 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7708: 0087c018 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7709: 0085b74c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7710: 00abc16c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7711: 0085cd88 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7708: 0087bfc8 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7709: 0085b6fc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7710: 00abc11c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7711: 0085cd38 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7712: 0145152c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7713: 014e0c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7714: 00b2c5a0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7715: 00b454e8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7714: 00b2c550 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7715: 00b45498 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7716: 0151bdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7717: 00aea9dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7717: 00aea98c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7718: 014ecd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7719: 009a0128 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7720: 00b2cf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7719: 009a00d8 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7720: 00b2cf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7721: 01451634 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7722: 002eda2c 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7723: 009fc834 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7723: 009fc7e4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7724: 014e12e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7725: 0151d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7726: 00b4deb8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7726: 00b4de68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7727: 0151d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7728: 014efce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7729: 0085b810 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7729: 0085b7c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7730: 014eb684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7731: 0085ce4c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7731: 0085cdfc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7732: 0043504c 836 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7733: 002cae1c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7734: 0151d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7735: 00624258 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7736: 0091a454 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7736: 0091a404 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7737: 014515b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7738: 009ed9d4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7738: 009ed984 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7739: 014efc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7740: 014df03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7741: 00ab1568 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7742: 00abf8a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7741: 00ab1518 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7742: 00abf858 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7743: 0151b2b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7744: 00a4f628 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7744: 00a4f5d8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7745: 0151c980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7746: 014f3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7747: 0095d37c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7747: 0095d32c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7748: 014ee22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7749: 014e4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7750: 014f2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7751: 014e09e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7752: 014e1300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7753: 014f1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7754: 002d451c 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7755: 0144a1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7756: 002c0eb0 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7757: 0144954c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7758: 014de5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7759: 014114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7760: 009e628c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7760: 009e623c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7761: 014e24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7762: 0144a2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7763: 00decb30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7764: 01449654 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7765: 00a85b3c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7766: 009ee154 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7765: 00a85aec 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7766: 009ee104 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7767: 014ec634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7768: 0151d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7769: 0151b5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7770: 007a11e8 172 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7771: 00b64940 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7771: 00b648f0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7772: 0151d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7773: 0086dba8 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7774: 00aa4afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7773: 0086db58 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ + 7774: 00aa4aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7775: 006ac3a0 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7776: 014de2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7777: 014f2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7778: 00ad6bec 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7779: 00918d84 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7780: 00a4a800 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7778: 00ad6b9c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7779: 00918d34 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7780: 00a4a7b0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7781: 0038c640 136 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7782: 014eb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7783: 0070faf4 24 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7784: 0144a230 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7785: 00b2b5dc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7785: 00b2b58c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7786: 014495d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7787: 014e3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7788: 006c3ad0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7789: 007b10c0 148 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7790: 0151b84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7791: 0151b9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7792: 014340fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7793: 0099db74 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7793: 0099db24 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7794: 0151cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7795: 009f4998 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7796: 00a12efc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7795: 009f4948 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7796: 00a12eac 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7797: 00322154 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7798: 006c88a8 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7799: 008e48b4 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7799: 008e4864 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7800: 0151bca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7801: 014e8f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7802: 006c93d0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7803: 0083ed7c 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7803: 0083ed30 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7804: 0151b504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7805: 0036c0ac 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7806: 00988ae4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7807: 008ddc04 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7808: 0091bf00 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7806: 00988a94 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7807: 008ddbb4 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7808: 0091beb0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7809: 00656f7c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7810: 01436304 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7811: 00aec018 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7811: 00aebfc8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7812: 007031c8 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7813: 00b670a4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7813: 00b67054 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7814: 0065f49c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7815: 0151c760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7816: 003c6590 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7817: 00b55260 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7817: 00b55210 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7818: 0151d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7819: 014e4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7820: 014dd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7821: 0048f210 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7822: 0151b98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7823: 00b16df8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7823: 00b16da8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7824: 01434078 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7825: 009c5048 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7825: 009c4ff8 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7826: 0151c41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7827: 0070418c 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7828: 01436280 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7829: 007887e4 108 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7830: 0151c5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7831: 00618cd8 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7832: 014dd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7833: 00b42ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7834: 009329d4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ - 7835: 00850764 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ + 7833: 00b42e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7834: 00932984 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7835: 00850718 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7836: 014e88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7837: 0151b6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7838: 0151c0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7839: 014debfc 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7840: 0057b744 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7841: 005274ac 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7842: 002c2410 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7843: 0151d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7844: 0036cce0 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7845: 00aedbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7845: 00aedb94 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7846: 014f514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7847: 0151d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7848: 00a949bc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7849: 009abc34 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7850: 00b19828 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7848: 00a9496c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7849: 009abbe4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7850: 00b197d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7851: 014f1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7852: 00a9d09c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7852: 00a9d04c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7853: 0038c868 184 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7854: 014f27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7855: 014361fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7856: 00abc4f4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7857: 00a7e374 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7856: 00abc4a4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7857: 00a7e324 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7858: 0066de58 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7859: 01410cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7860: 0151d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7861: 009f0610 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7862: 00b24bd4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7861: 009f05c0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7862: 00b24b84 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7863: 0151b772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7864: 00b4cd94 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7864: 00b4cd44 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7865: 014ed934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7866: 0151c19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7867: 014e5520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7868: 0144e5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7869: 007a1ba0 136 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7870: 0151b99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7871: 01512b99 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7872: 014e612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7873: 00679844 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7874: 0030e53c 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7875: 009e4f34 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7876: 00bb1c50 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7875: 009e4ee4 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7876: 00bb1c00 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7877: 0151d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7878: 0151bd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7879: 0083e960 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7879: 0083e914 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ 7880: 002d8798 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7881: 0052986c 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7882: 0028897c 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7883: 014f0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7884: 01428654 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ 7885: 006b6308 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7886: 006e03dc 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7887: 0036c2b0 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7888: 006abd54 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7889: 0070ae24 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7890: 0066bc20 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7891: 0151b8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7892: 014e6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7893: 014eedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7894: 00af5af0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7894: 00af5aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 7895: 0142875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 7896: 009fe128 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7896: 009fe0d8 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7897: 014e4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7898: 002de098 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7899: 0151d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7900: 0151c358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7901: 0151d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7902: 00ae1e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7902: 00ae1e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7903: 00369624 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7904: 002d8998 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7905: 00b02274 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7906: 00b9a4d8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7905: 00b02224 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7906: 00b9a488 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7907: 014ed364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7908: 014286d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 7909: 00decab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7910: 0151c54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7911: 002c7664 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7912: 00ad83e8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7912: 00ad8398 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7913: 004dbd40 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7914: 009ccb5c 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7914: 009ccb0c 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7915: 013b7d70 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7916: 0151d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7917: 0092a434 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7917: 0092a3e4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7918: 00667844 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7919: 00869814 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 7920: 009ef838 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7919: 008697c4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 7920: 009ef7e8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7921: 014e4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7922: 0151ca2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7923: 014e4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7924: 014dd400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7925: 0150ab14 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7926: 014ec764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7927: 00b2a534 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7927: 00b2a4e4 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7928: 003344b0 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7929: 00adf33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7929: 00adf2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7930: 01432104 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 7931: 00609db8 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7932: 005ca1a4 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7933: 0151cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7934: 014e5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7935: 00932808 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7935: 009327b8 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7936: 014457f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 7937: 0151de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7938: 00b19b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7938: 00b19ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7939: 01432080 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 7940: 01445664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 7941: 014ef084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7942: 0151be8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7943: 014e2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7944: 0090d8ec 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7945: 00a846c4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7944: 0090d89c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7945: 00a84674 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7946: 0144576c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 7947: 00375178 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7948: 008e4430 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7948: 008e43e0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7949: 014e667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7950: 0151b930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7951: 00657634 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7952: 00b79ac4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7952: 00b79a74 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7953: 014e37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7954: 0142c7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 7955: 01440678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 7956: 014e8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7957: 0151b8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7958: 014e4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7959: 014e4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7960: 0028b5fc 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7961: 01431ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 7962: 007986c0 1596 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 7963: 014456e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 7964: 00935fd0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7965: 00918e14 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7964: 00935f80 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7965: 00918dc4 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7966: 014ecda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7967: 00964ac8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7968: 0091e72c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7967: 00964a78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7968: 0091e6dc 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 7969: 0142c74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 7970: 00a959dc 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7971: 00b65fec 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7970: 00a9598c 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7971: 00b65f9c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7972: 004ae7c8 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7973: 00b2ddc0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7973: 00b2dd70 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7974: 014eb9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7975: 00ad4e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7975: 00ad4e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7976: 0151c198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7977: 006a2980 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7978: 009c1040 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7979: 00ad0448 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7980: 008b6f98 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7978: 009c0ff0 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7979: 00ad03f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7980: 008b6f48 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7981: 0065e47c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7982: 014df398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7983: 0051add4 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7984: 0151ce68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7985: 014f21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7986: 0151ccd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7987: 0151cb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7988: 014e1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7989: 0151d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7990: 0066d5c0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7991: 009fb740 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7992: 00b6d354 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7993: 00aa5004 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7991: 009fb6f0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7992: 00b6d304 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7993: 00aa4fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7994: 0066af98 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7995: 014e033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7996: 014e732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7997: 014e6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7998: 0151b97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7999: 0151ce0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8000: 014ecac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8001: 014f3a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8002: 014e9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8003: 00ab5de8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8004: 00935bcc 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8003: 00ab5d98 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8004: 00935b7c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8005: 0151d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8006: 002c770c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8007: 006e7334 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 8008: 009585d0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 8008: 00958580 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8009: 0061edec 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8010: 014ee4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8011: 00aa66a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8011: 00aa6658 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8012: 014e9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8013: 008b51b8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8013: 008b5168 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8014: 0070396c 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8015: 0151bbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8016: 0053af94 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8017: 0037a804 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8018: 00a2d444 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8018: 00a2d3f4 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8019: 0151c796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8020: 0151c422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8021: 0151bb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8022: 0144e4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8023: 0036c774 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 8024: 009713c0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8025: 008f8f84 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8024: 00971370 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 8025: 008f8f34 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8026: 014e4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8027: 00524d1c 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8028: 006733f0 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8029: 0065ef9c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8030: 006ffe34 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 8031: 007b03d4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8032: 00654670 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8033: 014f3794 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8034: 0151c9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8035: 00b5e344 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8035: 00b5e2f4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8036: 0066d194 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8037: 01431f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8038: 014ede3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8039: 0151bd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 8040: 014ec7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8041: 007afc14 56 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8042: 01431ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ @@ -8059,16 +8059,16 @@ │ │ │ │ 8055: 0151cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8056: 0151c8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8057: 00375b84 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8058: 0028b958 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8059: 014e5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8060: 014ed6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8061: 002c0c38 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8062: 00af083c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8063: 009215b0 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8062: 00af07ec 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8063: 00921560 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8064: 014de984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8065: 014367a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8066: 01431e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8067: 014eeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8068: 006fc550 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8069: 0151b290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8070: 014e0cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8080,1246 +8080,1246 @@ │ │ │ │ 8076: 014e26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8077: 014ea6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8078: 014e32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 8079: 0145449c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8080: 0069bd08 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8081: 014e8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8082: 0030e0d0 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8083: 008f694c 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8084: 00b2c1a8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8083: 008f68fc 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8084: 00b2c158 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8085: 014284c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8086: 01442fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8087: 014eec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8088: 00b295bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8089: 00af3db0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8088: 00b2956c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8089: 00af3d60 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8090: 01442e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8091: 0151b708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8092: 0036e340 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8093: 0151bcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8094: 0151d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8095: 01442f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8096: 0151ba1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 8097: 00a34448 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8097: 00a343f8 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8098: 014285d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8099: 014e9d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8100: 00750bf4 208 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8101: 00684390 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8102: 00ab8ee0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8103: 0092993c 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8102: 00ab8e90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8103: 009298ec 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8104: 00327b54 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8105: 014105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8106: 01442eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8107: 00ab76c8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 8108: 0081a7b8 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ + 8107: 00ab7678 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8108: 0081a76c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8109: 0142854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ - 8110: 0081a870 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8111: 00ba6d60 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8112: 00b30740 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ - 8113: 0086eb8c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ + 8110: 0081a824 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ + 8111: 00ba6d10 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8112: 00b306f0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8113: 0086eb3c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8114: 014e2368 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8115: 00705a3c 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8116: 014e6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8117: 0065bc28 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8118: 0151bf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8119: 0151c2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 8120: 0031f3e8 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8121: 002dc07c 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8122: 00b2d2fc 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8122: 00b2d2ac 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8123: 0151b98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8124: 00adf6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8124: 00adf684 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8125: 0151b522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8126: 009f75f4 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8126: 009f75a4 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8127: 0151d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8128: 006de188 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8129: 014e9968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8130: 00b48888 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8130: 00b48838 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8131: 0151b2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8132: 00660410 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8133: 0151cbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8134: 014e8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8135: 0151bbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8136: 009361f0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8136: 009361a0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8137: 006c2cf4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8138: 00b8e0ac 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8138: 00b8e05c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8139: 014ee53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8140: 01416418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8141: 00670938 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8142: 014e9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8143: 002c0df0 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8144: 014e0d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 8145: 008e47e4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8146: 0092103c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8147: 009261f4 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8145: 008e4794 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 8146: 00920fec 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8147: 009261a4 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8148: 005c5eb0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8149: 014dfce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8150: 0151bef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8151: 0151c3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8152: 0151d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8153: 00aefd6c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8153: 00aefd1c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8154: 014de7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8155: 009c6d10 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8156: 00a9fa24 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8155: 009c6cc0 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8156: 00a9f9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8157: 0065ab0c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8158: 0151b920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8159: 00357068 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8160: 014dfde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8161: 014f03b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8162: 00b6137c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8162: 00b6132c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8163: 014e95f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8164: 01426764 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8165: 014dff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8166: 014e48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 8167: 009640cc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 8167: 0096407c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8168: 002c1550 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8169: 0151d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 8170: 0151d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 8171: 01438cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxb │ │ │ │ 8172: 00516db0 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 8173: 0151c6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8174: 0151d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8175: 002c77b8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8176: 0062dc54 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 8177: 0095d7e8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 8177: 0095d798 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8178: 0036cefc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8179: 01438c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8180: 00b3919c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8180: 00b3914c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8181: 014e8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 8182: 00b3b9e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8182: 00b3b994 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8183: 014f33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8184: 014dda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8185: 014dd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8186: 0151c224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8187: 0151d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8188: 00b892c4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8188: 00b89274 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8189: 0151bfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8190: 0151cdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8191: 0151c970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8192: 0151cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8193: 00669e94 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8194: 00902e78 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8194: 00902e28 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8195: 01438bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8196: 00b66bd8 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8197: 009226c0 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8198: 00b69bac 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8196: 00b66b88 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8197: 00922670 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8198: 00b69b5c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8199: 014275d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8200: 014eee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8201: 002d8a08 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8202: 009304b4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8202: 00930464 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8203: 0151c048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8204: 0051a13c 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8205: 014ee6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 8206: 00920768 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 8206: 00920718 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8207: 014ecdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8208: 014eae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8209: 002c0c18 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8210: 0065a8a8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8211: 014e5620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8212: 0097c0ac 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8212: 0097c05c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8213: 01410538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8214: 00874154 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8214: 00874104 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8215: 013b7ef0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8216: 014df908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8217: 0098a098 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 8218: 008e31dc 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 8217: 0098a048 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8218: 008e318c 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8219: 0151bf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8220: 0037d240 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8221: 009d2140 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8221: 009d20f0 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8222: 006a6ab0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8223: 014eb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8224: 014e2a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 8225: 0093ee44 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 8225: 0093edf4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8226: 014f512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8227: 0151df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8228: 009b8430 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8228: 009b83e0 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8229: 0151df17 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8230: 009f0298 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8230: 009f0248 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8231: 014edecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8232: 0151d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8233: 00a0138c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8234: 00b75bc0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8233: 00a0133c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8234: 00b75b70 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8235: 014f2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8236: 00ad8280 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8237: 00ba7344 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8236: 00ad8230 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8237: 00ba72f4 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8238: 0031db04 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8239: 00b53f2c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8239: 00b53edc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8240: 0151b628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8241: 0092d460 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8242: 00a05a70 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8241: 0092d410 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8242: 00a05a20 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8243: 006d8270 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8244: 0151d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8245: 014de834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8246: 0151de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8247: 014e69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8248: 002bb88c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8249: 0061f0f8 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8250: 014f03c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8251: 00b350ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8252: 00b12a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8251: 00b3505c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8252: 00b129b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8253: 002d42e0 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 8254: 00959630 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 8254: 009595e0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8255: 0151b34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8256: 0151b2e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8257: 01435200 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8258: 014dcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8259: 013bd500 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8260: 009fab8c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8260: 009fab3c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8261: 002c8b48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 8262: 014f509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8263: 0143517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8264: 0151d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8265: 014dfcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8266: 009896f4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8266: 009896a4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8267: 014e1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8268: 00868118 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8269: 00b9e6d4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8270: 00868298 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8271: 00a947f0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8268: 008680c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8269: 00b9e684 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8270: 00868248 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8271: 00a947a0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8272: 002bb94c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8273: 014dc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8274: 014f2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8275: 00868418 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8275: 008683c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8276: 0151bac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8277: 014f1818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8278: 014f3ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8279: 0151cd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8280: 004112fc 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8281: 0143fa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8282: 002c5810 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8283: 0151cd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8284: 00789b44 4 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8285: 00a2d11c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8285: 00a2d0cc 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8286: 014e0be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8287: 0144e010 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8288: 0151c09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8289: 006891c8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 8290: 008ec0d8 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 8290: 008ec088 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8291: 002c907c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ - 8292: 0084f6ec 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ + 8292: 0084f6a0 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8293: 00630048 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8294: 0143f994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8295: 014350f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8296: 014ee11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8297: 0151c94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8298: 0065865c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8299: 014de8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8300: 00b6494c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8300: 00b648fc 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8301: 014e9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8302: 00a4a690 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8302: 00a4a640 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8303: 003233c0 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8304: 00bb0bf0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8304: 00bb0ba0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8305: 014dc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8306: 0151bf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8307: 014ded5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8308: 014e74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8309: 014ea2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8310: 013bac2c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8311: 00b648f8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8311: 00b648a8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8312: 0151caf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8313: 00704764 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8314: 0151c6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8315: 00ad47a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8315: 00ad4758 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8316: 0143f910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8317: 014ea818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8318: 014e3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8319: 00ac3b28 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8319: 00ac3ad8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8320: 0069d938 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8321: 005be76c 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8322: 0151c6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8323: 0151d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8324: 00b2d304 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8325: 00b1f1a8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8324: 00b2d2b4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8325: 00b1f158 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8326: 0151c0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8327: 00a99518 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8327: 00a994c8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8328: 0151d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8329: 0151d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8330: 0098d2cc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8330: 0098d27c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8331: 0151d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8332: 0143f88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8333: 0151d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8334: 008992ec 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8334: 0089929c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8335: 0151c9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8336: 0151c930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8337: 014e0d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8338: 0143f808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8339: 00ab998c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8340: 007bb818 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8339: 00ab993c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8340: 007bb7ec 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8341: 002d25dc 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8342: 00aedcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8342: 00aedca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8343: 006e3bf0 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8344: 002c25cc 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8345: 014104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8346: 0151cb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8347: 014f05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8348: 0151bc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8349: 014f1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8350: 00522980 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8351: 0151ca88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8352: 0151ce18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8353: 0151c7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8354: 00add240 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8354: 00add1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8355: 0151ca44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8356: 00aa9364 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8356: 00aa9314 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8357: 012f2230 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8358: 009d2040 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8358: 009d1ff0 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8359: 01412c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8360: 0151b2cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8361: 0143f784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8362: 0151b2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8363: 005c6538 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8364: 00b46d20 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8364: 00b46cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8365: 01413004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8366: 008521fc 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8367: 008681d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8368: 00a6e118 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8369: 00868358 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8366: 008521b0 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8367: 00868188 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8368: 00a6e0c8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8369: 00868308 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8370: 014e3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8371: 014e2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8372: 008684d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8373: 00b6557c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8374: 00b5fe98 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8372: 00868488 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8373: 00b6552c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8374: 00b5fe48 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8375: 006d88e0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8376: 0151d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8377: 014e796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8378: 0151d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8379: 0144df8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8380: 0151b790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ - 8381: 0084f7ec 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ + 8381: 0084f7a0 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8382: 0151cde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8383: 014e86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8384: 00addd7c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8385: 009b6f8c 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8384: 00addd2c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8385: 009b6f3c 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8386: 0151b7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8387: 014ee5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 8388: 014ea578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8389: 00ae5384 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8389: 00ae5334 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8390: 0151bd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8391: 0151cafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8392: 01437384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8393: 006c6f64 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8394: 00b316dc 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8394: 00b3168c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8395: 002a22e0 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8396: 014f4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8397: 007a1b24 124 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8398: 008ec86c 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8399: 009a0024 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8398: 008ec81c 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 8399: 0099ffd4 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8400: 0151bdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8401: 01435518 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8402: 00b613d0 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8402: 00b61380 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8403: 014efec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8404: 014dc9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 8405: 008551cc 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ + 8405: 00855180 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8406: 014ebf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8407: 013bc5ac 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8408: 01437300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8409: 00997028 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8410: 00b77510 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8409: 00996fd8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8410: 00b774c0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8411: 002c0504 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8412: 01435494 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ - 8413: 0095c208 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 8413: 0095c1b8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8414: 014e8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8415: 002c2258 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8416: 00aaea88 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8416: 00aaea38 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8417: 01435830 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8418: 014eb744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8419: 01437174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8420: 0053afa0 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8421: 0151b7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8422: 014eeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8423: 014f263c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8424: 00929ddc 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8424: 00929d8c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8425: 00529098 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8426: 0151b972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8427: 014357ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8428: 0151ba36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8429: 00db1b18 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8429: 00db1ac8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8430: 002b58bc 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8431: 00b1ac94 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8432: 00b5d324 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8433: 00ba70b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8431: 00b1ac44 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8432: 00b5d2d4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8433: 00ba7060 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8434: 0151cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8435: 014370f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ - 8436: 0091a94c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 8436: 0091a8fc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8437: 014dfa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8438: 014ecdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8439: 01435410 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8440: 00add5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8440: 00add5a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8441: 0151d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8442: 00b88e10 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8442: 00b88dc0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8443: 006703e0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8444: 0151b424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8445: 0151b706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8446: 014e9898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8447: 002b52c8 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8448: 014f33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8449: 0151cc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8450: 01435728 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8451: 0144fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8452: 00709658 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8453: 00b0005c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8453: 00b0000c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8454: 014f3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8455: 01449234 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8456: 00ac82d0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8457: 00b775ec 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8456: 00ac8280 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8457: 00b7759c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8458: 0151b9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8459: 006842f8 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8460: 00b2235c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8460: 00b2230c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8461: 0143706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8462: 013bcba4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8463: 0144933c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8464: 014df9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8465: 0151d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8466: 014f3eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8467: 00752a3c 292 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8468: 005c9ce8 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8469: 0151c1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8470: 009ba630 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8470: 009ba5e0 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8471: 0151cd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8472: 014eb1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8473: 01436fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8474: 00b8dbe4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8474: 00b8db94 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8475: 014492b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8476: 009c35a0 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8476: 009c3550 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8477: 014ee5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8478: 00b46de0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8478: 00b46d90 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8479: 014e3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8480: 009229fc 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8480: 009229ac 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8481: 0151d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8482: 0031ab8c 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8483: 00aa5a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8484: 00a41cb0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8485: 00ac9c00 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8483: 00aa5a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8484: 00a41c60 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8485: 00ac9bb0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8486: 014ddf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8487: 00b36010 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8488: 00b93424 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8487: 00b35fc0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8488: 00b933d4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8489: 0151cbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8490: 0151bfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8491: 0151b364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8492: 00a3d18c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8492: 00a3d13c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8493: 006b55dc 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8494: 0151c610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8495: 014ed094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8496: 0151d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8497: 007afc98 104 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8498: 002d8f70 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8499: 0151c28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8500: 014df2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8501: 006ca554 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8502: 005130e8 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8503: 0151b960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8504: 00b296d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8504: 00b29680 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8505: 002c6a64 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8506: 002c1200 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8507: 00b65238 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8507: 00b651e8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8508: 014e02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8509: 0096d0ac 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8510: 00dce738 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8509: 0096d05c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8510: 00dce6e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8511: 014e1750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8512: 0031b880 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8513: 0151c0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8514: 014ecf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8515: 014f3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8516: 004af0e8 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8517: 014efde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8518: 002c0c70 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8519: 00a8bbec 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8519: 00a8bb9c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8520: 0142e9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8521: 014264d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8522: 01427238 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8523: 006c6c60 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8524: 0151c1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8525: 00945754 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8526: 00857e8c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ - 8527: 00917b9c 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8525: 00945704 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8526: 00857e3c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8527: 00917b4c 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8528: 0142e954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8529: 006d9348 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8530: 0151c784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8531: 014e8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8532: 0085690c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8533: 00b2ef98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8532: 008568bc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8533: 00b2ef48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8534: 0151d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8535: 014f86a0 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8536: 00aacbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8536: 00aacb80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8537: 006aca18 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8538: 0051f810 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8539: 0151b528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8540: 0151b2c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8541: 0151c8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8542: 00963edc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8542: 00963e8c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8543: 0151cafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8544: 014e1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8545: 00a85d4c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8546: 00aad6b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8545: 00a85cfc 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8546: 00aad668 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8547: 002d07b8 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8548: 014f3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8549: 0066a9cc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8550: 0070c844 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8551: 00857670 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8551: 00857620 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8552: 0060e408 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8553: 014dfee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8554: 0142e8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8555: 00701af0 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8556: 014de784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8557: 0151cd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8558: 0151cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8559: 0151d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8560: 00b75114 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8560: 00b750c4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8561: 014de260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8562: 00863e90 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8562: 00863e40 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8563: 014e3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8564: 0151ce14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8565: 00b647dc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8565: 00b6478c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8566: 0151de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8567: 014dfe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8568: 008641b4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8568: 00864164 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8569: 014f4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8570: 009970c8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8570: 00997078 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8571: 014e723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8572: 014f2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8573: 009267c0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8573: 00926770 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8574: 01416838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8575: 003e9238 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8576: 006c1730 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8577: 0142f638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8578: 006690dc 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8579: 014f8150 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8580: 014e85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8581: 002fab60 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8582: 002b54e8 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8583: 0142f5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8584: 00b129ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8585: 00b35724 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8586: 00ad935c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8584: 00b1295c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8585: 00b356d4 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8586: 00ad930c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8587: 014de590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8588: 00b5cef8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8588: 00b5cea8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8589: 0151c306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8590: 006c6638 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8591: 00b238c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8591: 00b23878 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8592: 002c5a1c 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8593: 014f5bd4 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8594: 014e4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8595: 0151d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8596: 0151d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8597: 0139a6f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8598: 00828ca8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8598: 00828c5c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8599: 0151d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8600: 014eac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8601: 01446d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8602: 00adf564 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8602: 00adf514 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8603: 014e42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8604: 0082f86c 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8604: 0082f820 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8605: 0142f530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8606: 008497fc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8606: 008497b0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8607: 014e78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8608: 00849950 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8609: 00a04080 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8608: 00849904 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8609: 00a04030 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8610: 014dfac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8611: 01446c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8612: 0151c74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8613: 008ba244 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8613: 008ba1f4 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8614: 002cf29c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8615: 006c1d20 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8616: 009e1724 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8616: 009e16d4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8617: 014e022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8618: 00b38578 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8618: 00b38528 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8619: 0151bef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8620: 002d6158 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8621: 014ed004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8622: 00b0011c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8622: 00b000cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8623: 0151d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8624: 0070150c 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8625: 0151c696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8626: 014f4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8627: 00859e34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8627: 00859de4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8628: 014ea548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8629: 014ea1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8630: 0060e61c 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8631: 005691ac 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8632: 002c7918 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8633: 0151d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8634: 0151cb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8635: 0151bb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8636: 0151bf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8637: 00b95cac 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8637: 00b95c5c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8638: 0151bf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8639: 014dd300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8640: 009d29f4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8640: 009d29a4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8641: 002d8cd0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8642: 0151b27d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8643: 002d8d30 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8644: 009fa298 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8644: 009fa248 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8645: 014f3198 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8646: 0151b692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8647: 00b97084 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8647: 00b97034 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8648: 0151bd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8649: 014dfb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8650: 009edf44 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8650: 009edef4 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8651: 0066bc5c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8652: 006c7f98 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8653: 014f0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8654: 014e038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8655: 00b3538c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8656: 00928254 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8657: 00b4763c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8655: 00b3533c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8656: 00928204 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8657: 00b475ec 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8658: 0066b3dc 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8659: 0151bafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8660: 00a27a3c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8661: 00acf9d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8662: 009da6e8 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8660: 00a279ec 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8661: 00acf980 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8662: 009da698 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8663: 00624860 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8664: 00aa481c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8664: 00aa47cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8665: 0151ca7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8666: 00de63bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ - 8667: 0091f19c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8668: 00b7da2c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8667: 0091f14c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8668: 00b7d9dc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8669: 0151d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8670: 0151b4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8671: 014e4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8672: 0151d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8673: 014e3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8674: 009f4304 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8675: 00a263cc 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8674: 009f42b4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8675: 00a2637c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8676: 00288808 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8677: 0151b39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8678: 0151d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8679: 014ecc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8680: 00b46548 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8680: 00b464f8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8681: 01414a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8682: 014ea778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8683: 00b69e54 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8684: 00b8b80c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8685: 00a96560 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8683: 00b69e04 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8684: 00b8b7bc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8685: 00a96510 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8686: 0151c8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8687: 006310cc 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8688: 014f2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8689: 013bd2b4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8690: 002c0c08 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8691: 00dde1fc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8691: 00dde1ac 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8692: 003204f4 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8693: 0151b638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8694: 0151de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8695: 00921050 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8695: 00921000 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8696: 014e5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8697: 0151d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8698: 009f42f4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8699: 008492ac 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ - 8700: 008e533c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8698: 009f42a4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8699: 00849260 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8700: 008e52ec 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8701: 014ea068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8702: 00849400 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8702: 008493b4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8703: 014e3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8704: 0151b596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8705: 00b39be4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8705: 00b39b94 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8706: 0151b6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8707: 0151b3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8708: 00322c78 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8709: 0151c828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8710: 014e8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8711: 014e6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8712: 014f0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8713: 0151cc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8714: 014ecd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8715: 00926498 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8715: 00926448 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8716: 014f4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8717: 0151d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8718: 0151bc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8719: 00b489f0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8720: 0092c7ac 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8719: 00b489a0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8720: 0092c75c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8721: 002c79c4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8722: 0151bca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8723: 009c3ca8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8724: 00959744 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8723: 009c3c58 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8724: 009596f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8725: 014e8f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8726: 002a4ffc 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8727: 0151be42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8728: 0151cdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8729: 008c57d4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8730: 00b34300 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8729: 008c5784 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8730: 00b342b0 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8731: 0151c7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8732: 00b047f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8732: 00b047a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8733: 0151c4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8734: 00b43318 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8734: 00b432c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8735: 014e6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8736: 0151d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8737: 0091966c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8737: 0091961c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8738: 0036caf8 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8739: 0151d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8740: 008a5f24 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8741: 00a9b23c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8740: 008a5ed4 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8741: 00a9b1ec 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8742: 002cf608 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8743: 014f38c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8744: 002c9aa4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8745: 0151bf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8746: 0151ba16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8747: 014f402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8748: 014eb994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8749: 009b4978 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8749: 009b4928 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8750: 013bc8c8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8751: 014382fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8752: 00526e6c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8753: 0151c3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8754: 0151c3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8755: 014ef370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8756: 014e629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8757: 0151bf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8758: 002ca61c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8759: 01438278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8760: 0151bf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8761: 00d1e290 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8762: 00b1db8c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8763: 00a35408 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8764: 00adf114 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8761: 00d1e240 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8762: 00b1db3c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8763: 00a353b8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8764: 00adf0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8765: 014e3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8766: 002d17fc 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8767: 0091f5c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8767: 0091f578 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8768: 014149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8769: 00b65c48 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8769: 00b65bf8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8770: 006aed60 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8771: 00a85e4c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8771: 00a85dfc 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8772: 014f2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8773: 00403478 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8774: 0060e580 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8775: 0151d060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8776: 0151cc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8777: 00b0372c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8777: 00b036dc 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8778: 014f2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8779: 00b19154 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8779: 00b19104 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8780: 014381f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8781: 0151c76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8782: 00a337f4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8782: 00a337a4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8783: 014e040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8784: 014e25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8785: 0151c41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8786: 01418ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8787: 0151ccfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8788: 0151d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8789: 009167d4 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8789: 00916784 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8790: 0151c332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8791: 00ad0f98 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8791: 00ad0f48 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8792: 0151bf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8793: 00b64f38 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8793: 00b64ee8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8794: 014e5640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8795: 014f216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8796: 00ad7b00 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8796: 00ad7ab0 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8797: 014f525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8798: 014f0444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8799: 0151c232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8800: 00b9c874 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8800: 00b9c824 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8801: 014ed444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8802: 00858f80 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8802: 00858f30 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8803: 0151b788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8804: 004a0b28 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8805: 00ae6420 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8806: 008f3508 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8805: 00ae63d0 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8806: 008f34b8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8807: 007a48a0 60 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8808: 0151b954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8809: 00b89074 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8809: 00b89024 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8810: 0151cc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8811: 0082176c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8812: 00858ce4 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8811: 00821720 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ + 8812: 00858c94 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8813: 00decae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8814: 00838344 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8814: 008382f8 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8815: 014f0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8816: 0144fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8817: 0082181c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 8818: 00b4a14c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8819: 00b87424 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8817: 008217d0 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ + 8818: 00b4a0fc 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8819: 00b873d4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8820: 014ec744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8821: 014e4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8822: 014e49f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8823: 00ae855c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8823: 00ae850c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8824: 00709540 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8825: 0145362c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ - 8826: 00821628 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ + 8826: 008215dc 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 8827: 014efdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8828: 009d1e18 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8829: 00858e2c 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ - 8830: 008e26e0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8828: 009d1dc8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8829: 00858ddc 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8830: 008e2690 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8831: 014f1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8832: 014ef5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8833: 0031e020 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8834: 004dc548 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8835: 00919550 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8835: 00919500 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8836: 006b99c4 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8837: 014e0970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8838: 00ac0118 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8838: 00ac00c8 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8839: 0051467c 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8840: 002d3440 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8841: 0151d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8842: 002de55c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8843: 01438170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8844: 00ae92c0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8844: 00ae9270 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8845: 0151b636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8846: 014de480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8847: 014538c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ - 8848: 0091886c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8848: 0091881c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8849: 0151ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8850: 014e630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8851: 0068f6e4 456 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8852: 014ddeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8853: 0151c262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8854: 014380ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8855: 007b1a78 152 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8856: 00d1deb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8856: 00d1de68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8857: 0144c438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8858: 006dec64 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8859: 014e5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8860: 014f38f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8861: 0151d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8862: 014f1300 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8863: 00b37150 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8863: 00b37100 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8864: 0144c540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8865: 002c7a68 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8866: 014263c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8867: 00a290e8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8867: 00a29098 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8868: 014e4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8869: 0095c4e4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8869: 0095c494 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8870: 006bbed0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8871: 014f25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8872: 0037a5b4 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8873: 0151b934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8874: 002c0c90 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8875: 01438068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduw │ │ │ │ 8876: 0151d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8877: 0151cc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8878: 013b783c 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8879: 0144c4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcadds │ │ │ │ - 8880: 008d69e0 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8880: 008d6990 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8881: 014ea088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8882: 00693704 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8883: 014df808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 8884: 0151b532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8885: 002c0c80 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8886: 0094558c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8887: 00933d7c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8886: 0094553c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8887: 00933d2c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8888: 014e4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8889: 0151c8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8890: 0151c30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8891: 014e6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8892: 009f48dc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 8893: 00834f34 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 8892: 009f488c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8893: 00834ee8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 8894: 0151c968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8895: 006d926c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8896: 002d8e50 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8897: 0143241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 8898: 0151d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8899: 0151c498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8900: 014eca34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8901: 014dcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8902: 014e4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 8903: 0142d010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 8904: 00975f6c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8905: 00834fc8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 8904: 00975f1c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8905: 00834f7c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 8906: 0144e640 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 8907: 009030f0 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8907: 009030a0 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8908: 0151c8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8909: 00b30aec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8910: 00ad7f94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8909: 00b30a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8910: 00ad7f44 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8911: 014f0024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8912: 0151d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8913: 00964838 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ - 8914: 00821044 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ + 8913: 009647e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8914: 00820ff8 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 8915: 01432398 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 8916: 0151b3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8917: 006a1c7c 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ - 8918: 0082152c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ + 8918: 008214e0 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 8919: 014ddb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8920: 01414948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8921: 0053e640 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 8922: 00863bfc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 8922: 00863bac 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 8923: 0142cf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 8924: 014e9f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8925: 0151c5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ - 8926: 008210b8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ - 8927: 008215dc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ + 8926: 0082106c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ + 8927: 00821590 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 8928: 0151b2db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8929: 0065e58c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ - 8930: 0085421c 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 8931: 00835088 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 8930: 008541d0 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ + 8931: 0083503c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 8932: 0151be70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8933: 00d41aa8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8934: 0098d008 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8933: 00d41a58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8934: 0098cfb8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8935: 0151d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8936: 014f0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8937: 002a1ff8 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8938: 008213e8 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ - 8939: 00820f70 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 8940: 00996bc0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8938: 0082139c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ + 8939: 00820f24 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ + 8940: 00996b70 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8941: 0151b93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8942: 014e3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8943: 0151c99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8944: 0151bd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8945: 0066d7f0 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8946: 0151b958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8947: 006a1854 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8948: 0151c9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8949: 0097439c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8949: 0097434c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8950: 0151ba8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8951: 00a9a194 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8951: 00a9a144 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8952: 0151cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 8953: 0145383c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 8954: 00b40840 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8954: 00b407f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8955: 0151d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8956: 01416310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8957: 00920ccc 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8958: 00a835a0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8957: 00920c7c 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8958: 00a83550 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8959: 0151b291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8960: 005233ec 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8961: 00b55adc 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8961: 00b55a8c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8962: 0065c4e0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8963: 0030d9e0 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8964: 008f4d60 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8964: 008f4d10 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8965: 014e8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8966: 0151b60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8967: 00b3642c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8968: 00a35b38 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8969: 009e573c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8967: 00b363dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8968: 00a35ae8 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8969: 009e56ec 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8970: 00639fb0 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 8971: 007b77a0 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 8971: 007b7774 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 8972: 014df478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8973: 014461bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 8974: 0151b8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8975: 0037a618 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8976: 0048dc38 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8977: 0151be48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8978: 0066d124 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8979: 008e4e74 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8979: 008e4e24 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8980: 014df04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8981: 00a95bd0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8982: 009c0bec 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8983: 00b5bc7c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8981: 00a95b80 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8982: 009c0b9c 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8983: 00b5bc2c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8984: 0151d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8985: 014ec8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8986: 0143ccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 8987: 0151b500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8988: 0151cda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8989: 013bab40 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8990: 00b43b08 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8990: 00b43ab8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8991: 0028d00c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8992: 0151c4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8993: 0151d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8994: 009744c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8994: 00974474 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8995: 014de874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8996: 00a9f1fc 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8996: 00a9f1ac 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8997: 0031c8b4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8998: 002bff00 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8999: 014dfe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9000: 0068454c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9001: 0151bbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9002: 0099f4d8 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9002: 0099f488 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9003: 014f15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9004: 014e38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9005: 00ad5270 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9005: 00ad5220 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9006: 014e3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9007: 0090239c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9008: 00ad1ca8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9007: 0090234c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9008: 00ad1c58 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9009: 014eedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9010: 014f06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9011: 014e97e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9012: 0085a114 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9013: 00ae7ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9014: 009d9198 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9012: 0085a0c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9013: 00ae7ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9014: 009d9148 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9015: 006eb334 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9016: 0150ab38 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9017: 0151cb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9018: 00ac3d54 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9019: 009fb5d0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9018: 00ac3d04 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9019: 009fb580 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9020: 0151d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9021: 014de430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9022: 0151be30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9023: 0151bfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 9024: 0093c038 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 9024: 0093bfe8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9025: 0151d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ - 9026: 00820a30 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ + 9026: 008209e4 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9027: 014de540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9028: 002bb350 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9029: 00b252cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9030: 00a05260 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9029: 00b2527c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9030: 00a05210 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9031: 0151d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9032: 01412530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9033: 014f537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9034: 0151d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9035: 00368a3c 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9036: 0087b198 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9036: 0087b148 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9037: 0151d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9038: 00ab08c8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9038: 00ab0878 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9039: 0151c9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ - 9040: 00820adc 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ + 9040: 00820a90 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9041: 00692f58 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9042: 00aaf1f4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9042: 00aaf1a4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9043: 0151bad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9044: 014ec614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9045: 0098bb94 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9045: 0098bb44 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9046: 0151be34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9047: 0151d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9048: 002dddd4 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9049: 014e8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9050: 00381610 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9051: 014e9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9052: 00ba5644 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9052: 00ba55f4 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9053: 0143b584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9054: 0036bbf4 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9055: 0151c4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9056: 008fee68 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9056: 008fee18 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9057: 014e5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9058: 0151b5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9059: 014e3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9060: 0151d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9061: 0151b75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9062: 014e1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9063: 01411cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ - 9064: 00820a90 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ + 9064: 00820a44 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ 9065: 01427868 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9066: 0143b500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9067: 0151bfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9068: 014ef0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9069: 0151ce4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9070: 014e1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9071: 013ba3ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9072: 00b55ca4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9072: 00b55c54 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9073: 0141a6c4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9074: 00ae65b0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9074: 00ae6560 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9075: 0151b5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9076: 01445a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9077: 0141a6e4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9078: 003c8ca0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9079: 0141a724 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9080: 00524898 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9081: 01445874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9082: 00a863b8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9082: 00a86368 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9083: 014f3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9084: 00b6f928 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9084: 00b6f8d8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9085: 0144e538 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9086: 0144597c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9087: 00ad9928 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9087: 00ad98d8 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9088: 014dc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9089: 0151b3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9090: 004082b4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9091: 014eb644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9092: 00b5d79c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 9093: 0095ed24 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 9092: 00b5d74c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9093: 0095ecd4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9094: 0143b47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9095: 014f0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9096: 00797a88 44 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9097: 014ee07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9098: 00369454 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9099: 002b8eb8 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9100: 00adc424 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9100: 00adc3d4 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9101: 014458f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9102: 0151b6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9103: 014f403c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9104: 009cea8c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9104: 009cea3c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9105: 014568b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ - 9106: 00957af0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 9106: 00957aa0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9107: 0151ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9108: 005276a4 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9109: 009d0ef8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9110: 00ba5558 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9109: 009d0ea8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9110: 00ba5508 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9111: 014e8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9112: 00aa33fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9112: 00aa33ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9113: 0151ba3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9114: 006b5528 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9115: 0098d2c4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9115: 0098d274 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9116: 014eb934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9117: 014e9d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9118: 0082d5e0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9118: 0082d594 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9119: 005255f0 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9120: 00aa4764 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9120: 00aa4714 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9121: 0040d6bc 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9122: 014ed5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9123: 0151d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9124: 0151d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9125: 00ba543c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9125: 00ba53ec 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9126: 01453734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9127: 00b9982c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9127: 00b997dc 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9128: 014e3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9129: 00b4a790 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9130: 0082d65c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9129: 00b4a740 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9130: 0082d610 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9131: 0151c5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9132: 0151d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9133: 014e4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9134: 014f316c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9135: 014ea2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9136: 0151b952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9137: 002ca870 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9138: 002bb45c 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9139: 00aedd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9140: 00ad53e0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9139: 00aedd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9140: 00ad5390 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9141: 0070676c 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9142: 00b5c0d8 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9142: 00b5c088 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9143: 002d7804 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9144: 00b5d66c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9145: 009ceaf0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9144: 00b5d61c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9145: 009ceaa0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9146: 0151d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9147: 0151b4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9148: 0151c012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9149: 0151bd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9150: 014e35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9151: 002beb34 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9152: 0038d4a0 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9153: 0151cd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9154: 002dcfd4 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9155: 0151d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9156: 00b1a704 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9156: 00b1a6b4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9157: 0031f1c8 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9158: 014dd4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9159: 0150aa0c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9160: 014ecbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9161: 0082d6f4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9162: 00b37c50 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9161: 0082d6a8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9162: 00b37c00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9163: 00403974 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9164: 0151c04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9165: 014eb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9166: 0143b3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9167: 014f28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9168: 00adfa20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9169: 00a87be4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9168: 00adf9d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9169: 00a87b94 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9170: 00670800 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9171: 0151c78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9172: 0143b374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ - 9173: 0096ff94 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9174: 0089d910 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9173: 0096ff44 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 9174: 0089d8c0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9175: 0151b7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9176: 00402a58 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9177: 00b8b508 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9177: 00b8b4b8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9178: 0066aa70 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 9179: 0093a090 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 9179: 0093a040 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9180: 0151b7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9181: 00481c38 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9182: 00b78dfc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9183: 00b12b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9184: 00a9ee9c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 9185: 00ab8ac4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9182: 00b78dac 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9183: 00b12b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9184: 00a9ee4c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9185: 00ab8a74 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9186: 014f3ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9187: 013bd628 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 9188: 00964460 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 9188: 00964410 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9189: 014e2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9190: 014f2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9191: 014f0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 9192: 009565cc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 9192: 0095657c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9193: 0143b2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9194: 006300d0 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9195: 014e78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9196: 00a657e4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9196: 00a65794 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9197: 014e2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9198: 00a9af7c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9198: 00a9af2c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9199: 0151b392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9200: 014e4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9201: 004dc4bc 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9202: 014165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9203: 00b352d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ - 9204: 0086f8f0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ + 9203: 00b35284 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9204: 0086f8a0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9205: 003e9068 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9206: 0151d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 9207: 00946090 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 9207: 00946040 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9208: 0151c1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9209: 014ddc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9210: 00374854 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9211: 007d34f4 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9211: 007d3428 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9212: 0151b9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ - 9213: 0084f570 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ - 9214: 0086c714 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ + 9213: 0084f524 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ + 9214: 0086c6c4 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9215: 0144b2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9216: 0151cd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9217: 0082d794 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9218: 008b5a30 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9217: 0082d748 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9218: 008b59e0 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9219: 007afa34 96 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9220: 0151d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9221: 014e759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9222: 0066b49c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9223: 01433418 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9224: 00b55e64 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9225: 00b03be0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9224: 00b55e14 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9225: 00b03b90 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9226: 002dd2a8 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9227: 00b4b448 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9228: 0082d810 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ - 9229: 0086c590 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ + 9227: 00b4b3f8 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9228: 0082d7c4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9229: 0086c540 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9230: 014e67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9231: 009bfa1c 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9231: 009bf9cc 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9232: 0151c576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9233: 004e2d90 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9234: 014f415c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9235: 01433394 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9236: 00aa8824 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9236: 00aa87d4 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9237: 0144b22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9238: 0151c47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9239: 014f4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9240: 014edf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9241: 01414ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9242: 00327df4 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 9243: 00a01d08 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9244: 00849554 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9243: 00a01cb8 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9244: 00849508 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9245: 0141607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9246: 0151d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9247: 00b130d4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9247: 00b13084 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9248: 0070a0ac 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9249: 0151b3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9250: 00b285e0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9251: 00849004 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9250: 00b28590 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9251: 00848fb8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9252: 0151c778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9253: 014e47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9254: 0082d8a8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9254: 0082d85c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9255: 00378da0 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9256: 00d4351c 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9256: 00d434cc 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9257: 01433310 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ - 9258: 0095bf14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 9258: 0095bec4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9259: 014e2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9260: 003214b0 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9261: 0151d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9262: 00b21b10 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9262: 00b21ac0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9263: 006aa934 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9264: 0151b9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9265: 014e8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9266: 01415104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9267: 00dce708 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9267: 00dce6b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9268: 014e8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9269: 0151dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9270: 01448f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9271: 014e639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9272: 0151d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9273: 0151b287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9274: 0151bb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9275: 014f426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9276: 00b0c088 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9277: 008b678c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9276: 00b0c038 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9277: 008b673c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9278: 014de6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9279: 014e34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9280: 00624714 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9281: 00adc6d8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9281: 00adc688 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9282: 014f0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9283: 009d09ac 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9283: 009d095c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9284: 014efd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9285: 0151bb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9286: 00b759e8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9286: 00b75998 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9287: 014e1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9288: 00dbf62c 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9289: 00b04588 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9290: 00ac8778 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9291: 00af64ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9288: 00dbf5dc 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9289: 00b04538 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9290: 00ac8728 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9291: 00af649c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9292: 014e728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9293: 014e09d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9294: 01448e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9295: 014f06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9296: 0151bd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9297: 014e9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 9298: 002bb55c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9299: 0151d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 9300: 0091dfb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9301: 00baf060 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9300: 0091df64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 9301: 00baf010 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9302: 0151c052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9303: 014ea5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9304: 01446e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9305: 009df3dc 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 9306: 0095f0b4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 9305: 009df38c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9306: 0095f064 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9307: 0151d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9308: 0151c8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9309: 008ff288 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9310: 009bf9e8 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9309: 008ff238 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9310: 009bf998 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9311: 0151b5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9312: 0151b5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 9313: 00973658 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9314: 00aee650 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9313: 00973608 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 9314: 00aee600 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9315: 014eb774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9316: 014ed304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9317: 01425768 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9318: 0151bede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9319: 014dd450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9320: 0151d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9321: 0151c658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9331,901 +9331,901 @@ │ │ │ │ 9327: 0151bdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9328: 006b6438 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9329: 014ec9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9330: 01446f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9331: 0151d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9332: 002e1120 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9333: 014f1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9334: 009cfa20 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9334: 009cf9d0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9335: 0151b69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9336: 014eb544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9337: 009abaf0 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9337: 009abaa0 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9338: 014e5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 9339: 00973d34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 9339: 00973ce4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9340: 014dd5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9341: 007b16d4 140 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9342: 0151ba18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9343: 0151d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9344: 014ef410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9345: 014356a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9346: 005bccbc 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9347: 00a28000 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9348: 008496a8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9349: 009c32ec 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9350: 00ae8db8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 9351: 00959e08 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 9347: 00a27fb0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9348: 0084965c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9349: 009c329c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9350: 00ae8d68 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9351: 00959db8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9352: 0151db50 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9353: 00adcdd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9353: 00adcd88 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9354: 0151b63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9355: 00849158 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9356: 00b3d6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9357: 00b9c114 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9355: 0084910c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9356: 00b3d69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9357: 00b9c0c4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9358: 006e70fc 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9359: 0073f62c 356 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9360: 01435620 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9361: 00af17bc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9362: 00b359c8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9361: 00af176c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9362: 00b35978 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9363: 014efd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9364: 00b87118 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9364: 00b870c8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9365: 014f412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9366: 0151df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9367: 0151c15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9368: 0151c2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9369: 00b33a6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9369: 00b33a1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9370: 0151bc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9371: 008309c4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9372: 008ba07c 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9373: 007d35c4 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9371: 00830978 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9372: 008ba02c 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9373: 007d34f8 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9374: 014277e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9375: 0151d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9376: 00973ac0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 9376: 00973a70 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9377: 014ee67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9378: 0151c3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9379: 00405f9c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9380: 00830a88 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9380: 00830a3c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9381: 014f4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9382: 0143559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9383: 006e6c44 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9384: 002d8af4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9385: 006e62b0 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9386: 014e1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9387: 014dd320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9388: 00dce710 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9388: 00dce6c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9389: 014e4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9390: 014f21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9391: 0151d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9392: 014ef530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9393: 0151d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9394: 0151c3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9395: 0151befe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9396: 014e3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9397: 006b31c0 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9398: 014ebe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 9399: 008eead0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9400: 0099da78 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9399: 008eea80 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 9400: 0099da28 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9401: 014e03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9402: 00830b64 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9402: 00830b18 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9403: 0151baf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9404: 014df558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9405: 002c38f0 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9406: 0030e310 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9407: 0151cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 9408: 0097326c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 9408: 0097321c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9409: 013bc6d0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9410: 0151d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9411: 009cdfe4 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9411: 009cdf94 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9412: 014e51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9413: 0151baf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9414: 00afe380 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9415: 00b2e340 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9414: 00afe330 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9415: 00b2e2f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9416: 002df760 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9417: 00ab88f0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9417: 00ab88a0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9418: 0070f1d0 316 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9419: 002d76e8 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9420: 00ae7fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9421: 00b22fa8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9422: 00b43038 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9420: 00ae7f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9421: 00b22f58 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9422: 00b42fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9423: 0143e890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9424: 00841e34 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9424: 00841de8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9425: 014f2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9426: 014e2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9427: 003698dc 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9428: 014f0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9429: 00ba7120 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9429: 00ba70d0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9430: 00303248 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9431: 007bbe14 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9431: 007bbde8 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9432: 014ec02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9433: 00516d78 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9434: 002f65a0 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9435: 00b3b7bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9435: 00b3b76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9436: 002d9788 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 9437: 009596a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9438: 00838b48 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9439: 00ba4e68 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9437: 00959658 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 9438: 00838afc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9439: 00ba4e18 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9440: 0151cb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9441: 00841f8c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9442: 00b67988 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 9443: 00b83ef8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9441: 00841f40 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9442: 00b67938 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 9443: 00b83ea8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9444: 002cda4c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9445: 00ba5c7c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 9446: 008dd844 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9447: 00838bd8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9448: 009e5164 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9445: 00ba5c2c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9446: 008dd7f4 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 9447: 00838b8c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9448: 009e5114 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9449: 0151d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9450: 014ead6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9451: 002b3bb0 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9452: 01426b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9453: 004323e0 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9454: 002bf1f8 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 9455: 00970c24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 9455: 00970bd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9456: 014259fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9457: 0143262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9458: 0151d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9459: 00706b2c 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9460: 0143850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9461: 0151c972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9462: 00838c68 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9462: 00838c1c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9463: 01413df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9464: 014f03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9465: 009ec5d8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9465: 009ec588 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9466: 014e1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9467: 009e5808 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9467: 009e57b8 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9468: 0151d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9469: 0151d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9470: 014dd4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9471: 0151bfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9472: 01449e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9473: 014de250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9474: 014325a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9475: 00b3c0bc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9475: 00b3c06c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9476: 01449f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9477: 0151d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9478: 00af4cc8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9479: 00ad0334 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9478: 00af4c78 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9479: 00ad02e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9480: 014f1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9481: 0151b32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9482: 005217c0 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9483: 01438488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9484: 0085e550 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9485: 009e5108 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9484: 0085e500 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9485: 009e50b8 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9486: 014eddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9487: 014e29c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9488: 014139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9489: 00ad21bc 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9489: 00ad216c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9490: 014e4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9491: 0085e3d0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9491: 0085e380 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9492: 014e3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9493: 00820d54 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ + 9493: 00820d08 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9494: 014e2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9495: 0151b968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9496: 00369120 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9497: 01449f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9498: 0151ca96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9499: 00997548 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 9500: 0095c354 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9501: 00b56000 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9502: 00b5e4ec 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9499: 009974f8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9500: 0095c304 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 9501: 00b55fb0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9502: 00b5e49c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9503: 0151c726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9504: 00519cec 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 9505: 0095f04c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9506: 00b1b3a4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9505: 0095effc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 9506: 00b1b354 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9507: 005284fc 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9508: 00dce6d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9509: 00820da4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9510: 00b8df04 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9511: 0085348c 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9508: 00dce684 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9509: 00820d58 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ + 9510: 00b8deb4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9511: 00853440 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9512: 014de804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9513: 01432524 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9514: 002a3fd8 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9515: 0085e490 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9515: 0085e440 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9516: 0151bd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9517: 0151bea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9518: 014dd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ - 9519: 00820c70 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ + 9519: 00820c24 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9520: 002b8cac 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9521: 002b99b8 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9522: 013bccb8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9523: 0087b25c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9523: 0087b20c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9524: 0151c9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9525: 00af9a90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9526: 00b2d814 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9525: 00af9a40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9526: 00b2d7c4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9527: 0151d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9528: 014f3910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9529: 014e9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9530: 01422ac0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9531: 014e1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9532: 0065c210 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9533: 0066a520 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9534: 00af216c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9534: 00af211c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9535: 014324a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9536: 0151bdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9537: 009ac5c0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9538: 00855be8 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9537: 009ac570 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9538: 00855b98 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9539: 0151bd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9540: 0091c3f8 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9541: 00b490f4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9542: 00857ac4 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9540: 0091c3a8 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9541: 00b490a4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9542: 00857a74 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9543: 012f59b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9544: 002cdaf8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9545: 00b35b00 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9546: 00838cf4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9545: 00b35ab0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9546: 00838ca8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9547: 00dec6dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9548: 0031ded8 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9549: 00856764 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ - 9550: 0091d2a0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9551: 00b5d868 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9549: 00856714 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9550: 0091d250 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9551: 00b5d818 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9552: 006c04e8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9553: 014e9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9554: 00838d70 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9555: 00b77600 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9554: 00838d24 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9555: 00b775b0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9556: 0151c1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9557: 014edddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9558: 0050bff4 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9559: 0151c502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9560: 0151c1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9561: 0151ce40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9562: 006a5164 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9563: 0031f5b8 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9564: 0151cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9565: 00609f1c 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9566: 00973fb4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9566: 00973f64 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9567: 014e01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9568: 0083ee28 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9569: 00b39f84 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9568: 0083eddc 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9569: 00b39f34 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9570: 002bfa14 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9571: 008574c4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9571: 00857474 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9572: 006f3098 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9573: 00921034 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9573: 00920fe4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9574: 0151c026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9575: 0151ba12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9576: 014ebabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9577: 0151d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9578: 009ee0e8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9578: 009ee098 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9579: 01413d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9580: 014dfe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9581: 014f4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9582: 008f6994 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9582: 008f6944 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9583: 014e63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9584: 009969a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9585: 00838df0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9584: 00996950 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9585: 00838da4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9586: 0065eab0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9587: 00323f6c 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9588: 014ea448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9589: 0151b5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9590: 014e2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9591: 01444980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9592: 0151b2e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9593: 014ed4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9594: 014447f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9595: 0065b87c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9596: 01458d0c 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9597: 0151bc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9598: 00b26800 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9599: 0086aa40 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9598: 00b267b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9599: 0086a9f0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9600: 0037cf28 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9601: 014448fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9602: 0086ac8c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9602: 0086ac3c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9603: 014e9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9604: 014f2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9605: 014f4ae8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9606: 00926554 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9607: 00b15dd4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9606: 00926504 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9607: 00b15d84 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9608: 0031b4b4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9609: 0141394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9610: 0086ab00 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9610: 0086aab0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9611: 01452630 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9612: 014e1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9613: 0151cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9614: 0095c2c4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 9615: 008f5654 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9614: 0095c274 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9615: 008f5604 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9616: 0051e14c 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9617: 00b48d88 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9617: 00b48d38 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9618: 014ede9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9619: 013ba398 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9620: 008e2b30 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9620: 008e2ae0 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9621: 014ee5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9622: 0151c64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9623: 01444878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9624: 014f0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9625: 0151c624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9626: 0031cb98 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9627: 00b072ec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9628: 0085383c 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9629: 008d6974 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9630: 0083ac08 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9631: 0086abc4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9632: 009355a8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9627: 00b0729c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9628: 008537f0 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9629: 008d6924 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9630: 0083abbc 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9631: 0086ab74 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9632: 00935558 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9633: 013bc7b0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9634: 00b49b38 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9634: 00b49ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9635: 003e9e20 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9636: 00b0cf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9637: 00b64b60 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9636: 00b0ced8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9637: 00b64b10 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9638: 0151d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9639: 00708c80 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9640: 0083ad24 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9640: 0083acd8 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9641: 0151d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9642: 0151cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9643: 00b1e7a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9643: 00b1e754 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9644: 002d8a94 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9645: 00a4267c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9646: 009ed8a4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9645: 00a4262c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9646: 009ed854 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9647: 002a2194 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9648: 0043ef40 8 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9649: 002dcd84 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9650: 00526cb0 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9651: 0151ca02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9652: 0151d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9653: 005174d4 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9654: 014eb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9655: 00b15950 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9655: 00b15900 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9656: 0151b93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9657: 0097390c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9658: 00ab7030 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9659: 00a8a63c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9657: 009738bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9658: 00ab6fe0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9659: 00a8a5ec 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9660: 014f42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9661: 00afe494 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9662: 008efc54 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9661: 00afe444 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9662: 008efc04 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9663: 0036e71c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9664: 0151c620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9665: 014eb5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9666: 00bacb4c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9666: 00bacafc 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9667: 002cd6d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9668: 0151d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9669: 014e1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9670: 014ea838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9671: 014def4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9672: 0151bf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ - 9673: 0084a9a8 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9674: 0085b454 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9673: 0084a95c 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ + 9674: 0085b404 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9675: 0151b7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9676: 014efc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9677: 0083ae54 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9677: 0083ae08 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9678: 0151c692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9679: 014e738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9680: 0092d54c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9680: 0092d4fc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9681: 00652b8c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9682: 003c999c 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9683: 002d61e4 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9684: 0151c18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9685: 0085b2cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ - 9686: 0086e994 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ + 9685: 0085b27c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9686: 0086e944 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9687: 01430c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9688: 0151c540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9689: 0050c274 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9690: 014e664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9691: 0151b870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9692: 0151bc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9693: 00b8b920 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9693: 00b8b8d0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9694: 01512bb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9695: 0040d9c8 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9696: 01430be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9697: 014e4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9698: 008b68f0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9698: 008b68a0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9699: 014eaebc 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9700: 0085b390 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9700: 0085b340 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9701: 003c8928 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9702: 0060cb84 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9703: 0151cbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9704: 0151cd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9705: 014eb554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9706: 006586a0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9707: 00b0252c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9708: 00b2d5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9707: 00b024dc 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9708: 00b2d5a0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9709: 0139a8c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9710: 00aee4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9711: 00adf7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9712: 009741b8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9710: 00aee490 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9711: 00adf798 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9712: 00974168 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9713: 0151b834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9714: 008b3594 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9715: 00a83c08 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9714: 008b3544 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9715: 00a83bb8 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9716: 0151b9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9717: 0151b9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ - 9718: 0084fe58 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ + 9718: 0084fe0c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9719: 0151b62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9720: 014f1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9721: 006c0b68 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9722: 014ed344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9723: 00992614 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9724: 00b75b08 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9723: 009925c4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9724: 00b75ab8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9725: 014ef034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9726: 00b87934 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9726: 00b878e4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9727: 01452528 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9728: 00b198e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9728: 00b19890 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9729: 014e3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9730: 0144a4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9731: 00b9284c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9731: 00b927fc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9732: 014e70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9733: 014f4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9734: 002cdba8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9735: 0151c902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9736: 0093043c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9736: 009303ec 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9737: 0144a5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9738: 006c755c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9739: 0151bbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9740: 00adbd34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9741: 00a2831c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9740: 00adbce4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9741: 00a282cc 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9742: 0151c348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9743: 002d6a2c 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9744: 0151d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9745: 0151c4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9746: 0151d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9747: 014f8964 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9748: 014f0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9749: 014dd790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9750: 00ae20e8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9750: 00ae2098 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9751: 014e53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9752: 014e8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9753: 002c6fd0 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9754: 0083a8c4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9755: 00acd1a4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9754: 0083a878 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9755: 00acd154 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9756: 0151c98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9757: 00a652b4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9757: 00a65264 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9758: 014e1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9759: 0143d99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9760: 014e19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9761: 00ac2a48 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9761: 00ac29f8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9762: 0144a548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9763: 00904508 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9763: 009044b8 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9764: 002dcd98 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9765: 00d41a8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9765: 00d41a3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9766: 002c018c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9767: 00ba6e84 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9767: 00ba6e34 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9768: 005058d0 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9769: 00b4359c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9770: 00ba74b8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9771: 0083a9c8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9769: 00b4354c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9770: 00ba7468 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9771: 0083a97c 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9772: 00433e9c 80 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9773: 009323ac 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9773: 0093235c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9774: 00522e68 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9775: 00ab3bc4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9775: 00ab3b74 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9776: 0151b686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9777: 003025c4 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9778: 009fba18 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9779: 00aedf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9778: 009fb9c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9779: 00aeded0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9780: 01413ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9781: 00400f64 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9782: 0043b280 736 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9783: 00a9d9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9784: 008dcedc 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9783: 00a9d978 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9784: 008dce8c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9785: 0151b472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9786: 014e0dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9787: 0143d894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9788: 013bd4b4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9789: 00975908 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9789: 009758b8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9790: 0151cca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9791: 003344a4 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9792: 014ea4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9793: 00b3e7fc 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9793: 00b3e7ac 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9794: 004da950 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9795: 014deadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9796: 0083aaf4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9796: 0083aaa8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9797: 0151cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ - 9798: 0084f348 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ + 9798: 0084f2fc 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9799: 014138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ - 9800: 0084f670 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ + 9800: 0084f624 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9801: 01430b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9802: 005c90b4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9803: 014ddf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9804: 009fc980 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9805: 009d1144 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9804: 009fc930 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9805: 009d10f4 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9806: 014dd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9807: 0151b5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9808: 009130f8 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9809: 008bda6c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9808: 009130a8 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9809: 008bda1c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9810: 014e6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9811: 01430ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9812: 014f0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9813: 0084e260 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9814: 0097f788 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9813: 0084e214 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ + 9814: 0097f738 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9815: 006e8cf8 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9816: 0151c65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9817: 00705874 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9818: 014f4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9819: 0151d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9820: 00b1e094 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9821: 00ab64c4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9822: 00b53ae0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9823: 00ae8064 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9820: 00b1e044 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9821: 00ab6474 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9822: 00b53a90 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9823: 00ae8014 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9824: 01442040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9825: 014e57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9826: 014e3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9827: 009eea20 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9827: 009ee9d0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9828: 0143d684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9829: 00851444 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9830: 00a82610 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9831: 00a95864 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9829: 008513f8 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9830: 00a825c0 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9831: 00a95814 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9832: 0151c7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9833: 014eea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9834: 0143ac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9835: 014f3bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9836: 00b1451c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9836: 00b144cc 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9837: 0151de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9838: 01441fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9839: 00b9b70c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9839: 00b9b6bc 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9840: 0143abb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9841: 0151c542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9842: 0151bac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9843: 00851d94 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9843: 00851d48 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9844: 0070506c 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9845: 0151bac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9846: 00b75a24 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9847: 00bb0be4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9848: 00b60b60 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9846: 00b759d4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9847: 00bb0b94 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9848: 00b60b10 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9849: 006fca08 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9850: 00b93454 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9850: 00b93404 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9851: 00331c94 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9852: 00b43bc8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9852: 00b43b78 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9853: 00411ce8 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9854: 014deb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9855: 0151cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9856: 01441f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9857: 014e1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9858: 0037c95c 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9859: 0151cb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9860: 0151b66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9861: 00b97a50 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9861: 00b97a00 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9862: 01428af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 9863: 007071f4 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9864: 0151c17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9865: 0151c2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9866: 0151d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9867: 014f3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9868: 00ae2500 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9869: 009c1674 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9868: 00ae24b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9869: 009c1624 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9870: 0143ab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 9871: 0050c4f4 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9872: 006e4824 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9873: 00aecef0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9874: 00b42a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9873: 00aecea0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9874: 00b42a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9875: 014f3ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9876: 013bd554 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9877: 014def5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9878: 014f515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9879: 014e5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9880: 0143d918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 9881: 0151d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9882: 0151d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9883: 014e54d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9884: 00afe5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9884: 00afe558 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9885: 0151cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9886: 0093765c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9887: 00959984 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9886: 0093760c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9887: 00959934 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9888: 0151de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9889: 0151d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9890: 00aac268 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9890: 00aac218 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9891: 0143451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 9892: 0151d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9893: 00959d38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9893: 00959ce8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9894: 0143d810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 9895: 0151ca0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9896: 0141649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9897: 014f8180 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9898: 00b8a56c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9898: 00b8a51c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9899: 01434498 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 9900: 005bccc0 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9901: 0151c8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9902: 00673844 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9903: 002c8858 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9904: 0084f6d4 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ + 9904: 0084f688 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 9905: 01452420 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 9906: 00ae7f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9907: 00ae8ef8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9906: 00ae7f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9907: 00ae8ea8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9908: 0151bf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9909: 00dce6cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9909: 00dce67c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9910: 0151c33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9911: 0151cd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 9912: 00dbf5b0 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 9912: 00dbf560 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 9913: 002d892c 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9914: 013c6ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9915: 00655b58 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ - 9916: 0084e734 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ + 9916: 0084e6e8 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 9917: 014ea9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9918: 0151cc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9919: 014dfa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 9920: 004e36a8 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9921: 00ba8e4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9921: 00ba8dfc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9922: 01434414 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 9923: 014e740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9924: 0151bd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9925: 006e971c 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9926: 013bd22c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9927: 014e661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9928: 002c6fe0 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9929: 01453188 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 9930: 0151d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9931: 009191bc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9931: 0091916c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9932: 0151d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9933: 00708660 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 9934: 014279f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 9935: 00aad648 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9936: 00959898 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9935: 00aad5f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9936: 00959848 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9937: 0151d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9938: 00d1dc20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9938: 00d1dbd0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9939: 014e8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ - 9940: 0084b2f4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ + 9940: 0084b2a8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 9941: 01418620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 9942: 0143aab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ - 9943: 0084b690 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 9944: 00b95354 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9943: 0084b644 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ + 9944: 00b95304 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9945: 014dd3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9946: 00685a10 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ - 9947: 0084b4b0 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ + 9947: 0084b464 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 9948: 014e2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9949: 007b0aec 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 9950: 00936624 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9951: 009d1e20 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9950: 009365d4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9951: 009d1dd0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9952: 0143aa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 9953: 014f0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9954: 014e2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9955: 0151cc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9956: 00933f3c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9956: 00933eec 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9957: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9958: 006f31c8 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9959: 00ac2374 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9959: 00ac2324 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9960: 002b90fc 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9961: 0151d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9962: 00ab515c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9963: 00ac619c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 9964: 0084b5a8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ + 9962: 00ab510c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9963: 00ac614c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9964: 0084b55c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 9965: 0151bc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9966: 01428b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 9967: 014e3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9968: 00abcba4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9969: 009e4e2c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9968: 00abcb54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9969: 009e4ddc 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9970: 002cf504 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9971: 014f1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9972: 014de944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9973: 0143a9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 9974: 0151cb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9975: 00ba53a0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9975: 00ba5350 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9976: 014f0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9977: 0151c490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9978: 0151d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9979: 00841380 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 9980: 00a9c768 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9979: 00841334 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 9980: 00a9c718 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9981: 0151b882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9982: 00ac121c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9982: 00ac11cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9983: 0151def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 9984: 00841410 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 9984: 008413c4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 9985: 0151c426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9986: 00af510c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9986: 00af50bc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9987: 0151bb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9988: 0092a3d4 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9988: 0092a384 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9989: 002c7bc0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9990: 014e6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9991: 0151cd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9992: 009739b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9992: 00973968 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9993: 002d9030 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9994: 014e3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9995: 0143916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 9996: 008414d8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 9996: 0084148c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 9997: 0051b238 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9998: 0151c6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9999: 014e2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10000: 014deecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10001: 014390e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10002: 00b6dcdc 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10002: 00b6dc8c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10003: 0151de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10004: 00788fc4 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10005: 008b6d70 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10006: 00aa1f20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 10007: 00920d38 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 10005: 008b6d20 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10006: 00aa1ed0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10007: 00920ce8 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 10008: 0151c43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10009: 014ef640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10010: 008303a4 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10010: 00830358 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10011: 007005c8 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10012: 0151ccde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10013: 014ea978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10014: 014ee29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10015: 00701d88 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10016: 014ed354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10017: 0151d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10018: 014dda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10019: 00ba7b38 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10019: 00ba7ae8 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10020: 0151ba1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10021: 0151b2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10022: 008304c8 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10022: 0083047c 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10023: 0151bf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10024: 0151c2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10025: 00984ebc 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10025: 00984e6c 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10026: 0151cb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10027: 014deb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10028: 0151b36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10029: 0151bfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10030: 01439064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10031: 0151c2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10032: 00b47bfc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 10033: 0095e7dc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 10032: 00b47bac 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10033: 0095e78c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10034: 0051df68 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10035: 007b19e0 152 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10036: 0084813c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10036: 008480f0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10037: 006792c0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10038: 0151b296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10039: 0151bfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 10040: 0095a560 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 10040: 0095a510 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10041: 01438824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10042: 014e3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10043: 00a99ff4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10043: 00a99fa4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10044: 014f2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10045: 00830610 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10046: 008fbfb0 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10045: 008305c4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10046: 008fbf60 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10047: 0031f8b0 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10048: 00927c3c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10048: 00927bec 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10049: 0038a790 728 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10050: 009759ec 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10050: 0097599c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10051: 014387a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10052: 00492768 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10053: 014dff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10054: 008483f0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10054: 008483a4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10055: 0151bcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10056: 014e26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10057: 006e043c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 10058: 00918e70 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 10058: 00918e20 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 10059: 0151d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10060: 0151ba4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10061: 00ac1c44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 10062: 0084e7cc 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10063: 00d43514 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10061: 00ac1bf4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10062: 0084e780 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ + 10063: 00d434c4 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10064: 002d3030 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10065: 014e11c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10066: 0151b996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10067: 00853c6c 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ - 10068: 008f68b4 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10069: 00aacd10 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10067: 00853c20 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10068: 008f6864 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 10069: 00aaccc0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10070: 0143871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10071: 014efd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10072: 0045c1e0 48 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10073: 0151c918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 10074: 0095e738 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 10074: 0095e6e8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10075: 014e9908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10076: 0141859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10077: 002c7c68 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10078: 00b7b9ac 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10078: 00b7b95c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10079: 014e1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10080: 0142e21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10081: 014e634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10082: 014ebf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10083: 0032c3d0 1224 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10084: 014f4af4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10085: 014e3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10086: 0151c394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10087: 0151df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10088: 014df638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10089: 014ee08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10090: 014f1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10091: 00aa6e64 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10091: 00aa6e14 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10092: 0142e198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10093: 0051f170 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10094: 014de994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10095: 0151bc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10096: 014e2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10097: 014eab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10098: 007b1154 148 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10099: 007004e4 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10100: 014e19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10101: 0151be1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10102: 00921004 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 10103: 00b4a58c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10102: 00920fb4 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10103: 00b4a53c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10104: 002cdf3c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10105: 002b7950 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10106: 00b5ed18 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10106: 00b5ecc8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10107: 014e4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10108: 002b0668 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10109: 00859c0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10109: 00859bbc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10110: 014e05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10111: 014f2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10112: 00ab9bf0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10112: 00ab9ba0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10113: 014e07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10114: 00b9a02c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10114: 00b99fdc 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10115: 0151d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10116: 0142e114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ - 10117: 0086bfc4 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10118: 008599e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10117: 0086bf74 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ + 10118: 00859994 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10119: 0043c850 164 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10120: 014f0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10121: 00490ba4 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10122: 0151ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10123: 014ed414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10124: 01455c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10125: 0151bbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10126: 002c2118 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10127: 009f1d3c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10127: 009f1cec 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10128: 014ec794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10129: 00ba5c24 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10129: 00ba5bd4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10130: 0151c7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10131: 0151cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10132: 0151d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10133: 00859a9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10133: 00859a4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10134: 00693938 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10135: 002f4e48 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10136: 0151c194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10137: 004daa34 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10138: 0079769c 460 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 10139: 0151d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10140: 014e7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10141: 0151cb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10142: 0037b12c 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10143: 006e9784 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10144: 00b0209c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 10145: 0082189c 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ + 10144: 00b0204c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10145: 00821850 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10146: 01434b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10147: 014e3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10148: 0151beb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10149: 007192d4 332 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10150: 0151c9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10151: 014e8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10152: 0151d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 10153: 0151c380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 10154: 006c0e2c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 10155: 014ee25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 10156: 004a081c 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 10157: 00950c1c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 10157: 00950bcc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 10158: 01434ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlah │ │ │ │ 10159: 002de1f0 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 10160: 008d86f4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 10160: 008d86a4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 10161: 014f1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 10162: 014e8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 10163: 014e2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 10164: 0151c2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10165: 0151deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10166: 0151b418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10167: 00785224 236 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10168: 014ecb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10169: 005cb0fc 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10170: 014f08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10171: 00a31a0c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10172: 009c6f50 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10173: 00b932dc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 10174: 0094f818 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10175: 00abf54c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10171: 00a319bc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10172: 009c6f00 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10173: 00b9328c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10174: 0094f7c8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 10175: 00abf4fc 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10176: 0151c404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10177: 002b0388 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10178: 014ed624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 10179: 00938978 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 10179: 00938928 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10180: 0066aba0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 10181: 00920f5c 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 10182: 0091f6e4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 10181: 00920f0c 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 10182: 0091f694 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 10183: 006ac680 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 10184: 0151cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 10185: 014f2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10186: 01434a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10187: 013bd384 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10188: 014e48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10189: 0151b74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10190: 014f4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ - 10191: 008ed440 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10192: 0098cac8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10193: 00921048 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10191: 008ed3f0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 10192: 0098ca78 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10193: 00920ff8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10194: 014f1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10195: 01447b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10196: 0066cbf8 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10197: 002b7a60 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10198: 00b1da8c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10199: 009967e8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10198: 00b1da3c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10199: 00996798 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10200: 0151d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10201: 0088a38c 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10201: 0088a33c 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10202: 01412d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10203: 014479f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10204: 00b34ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10204: 00b34fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10205: 0151c05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10206: 01447b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10207: 0151d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10208: 00a3b238 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10209: 00ab1d2c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 10210: 00956cd8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 10208: 00a3b1e8 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10209: 00ab1cdc 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10210: 00956c88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10211: 00350178 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10212: 014f4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10213: 0151be36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10214: 00b35558 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10214: 00b35508 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10215: 0151b806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10216: 0151d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 10217: 014e8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10218: 00b5d28c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10218: 00b5d23c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10219: 0151b73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10220: 00b45628 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10220: 00b455d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10221: 014e62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10222: 002f2b34 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10223: 0151b58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10224: 0151b83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10225: 0151b724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10226: 01447a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10227: 014129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10234,2465 +10234,2465 @@ │ │ │ │ 10230: 013bdbbc 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10231: 0066ad64 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10232: 0151bc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10233: 014f0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10234: 002c7d14 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10235: 0151d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10236: 0151ce5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10237: 008f68c4 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10238: 00ba6594 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10237: 008f6874 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10238: 00ba6544 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10239: 0151d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 10240: 009135c0 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 10240: 00913570 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10241: 014e6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10242: 00b463f4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10242: 00b463a4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 10243: 0151b604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10244: 0151cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10245: 00703394 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10246: 009f01a4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10246: 009f0154 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10247: 014f0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 10248: 00a06780 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10248: 00a06730 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10249: 0151cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10250: 0067074c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10251: 00320c18 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10252: 0151cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 10253: 0086c838 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ + 10253: 0086c7e8 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10254: 014df308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10255: 00859b54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10255: 00859b04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10256: 0151ca5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10257: 008a41c0 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10257: 008a4170 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10258: 014dd540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10259: 014e4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10260: 0086ef34 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ + 10260: 0086eee4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10261: 002cc02c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10262: 013ba35c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10263: 00618fa4 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10264: 00b1e16c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10265: 00889c0c 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10266: 00af723c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10264: 00b1e11c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10265: 00889bbc 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10266: 00af71ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10267: 014dfa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10268: 014e0b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10269: 00931444 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10269: 009313f4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10270: 014deb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10271: 014e5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10272: 014f0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10273: 00932c74 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10274: 008ba1c4 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10273: 00932c24 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10274: 008ba174 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10275: 014e08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 10276: 00956ec8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10277: 00932b84 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10276: 00956e78 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 10277: 00932b34 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10278: 0151c9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10279: 0151c01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10280: 0151b4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10281: 0151be7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10282: 006a10d8 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10283: 002faf5c 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10284: 014e5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10285: 014eb504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10286: 00b3b8d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10287: 00b16330 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10286: 00b3b880 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10287: 00b162e0 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10288: 0151ca94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10289: 0151cb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10290: 00ba5820 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 10291: 0091f5e0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10292: 009b9aa4 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10290: 00ba57d0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10291: 0091f590 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 10292: 009b9a54 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10293: 014f0414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10294: 00b86900 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 10295: 0086d11c 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ + 10294: 00b868b0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10295: 0086d0cc 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10296: 014ecfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10297: 00b41aec 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10298: 00aa53f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10299: 00b4c58c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10297: 00b41a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10298: 00aa53a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10299: 00b4c53c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10300: 014f13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10301: 014f3b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10302: 00673468 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10303: 00b93ea8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10303: 00b93e58 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10304: 0142686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10305: 0151bffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10306: 0151ca98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10307: 0151bbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10308: 00b30c9c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10308: 00b30c4c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10309: 005cd3cc 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10310: 0151d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10311: 002c1a48 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10312: 0053dcc8 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10313: 01425978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10314: 00aa9774 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10315: 00b151d0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10316: 00b99e28 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10314: 00aa9724 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10315: 00b15180 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10316: 00b99dd8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10317: 0151c36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10318: 00dbf5a0 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10318: 00dbf550 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10319: 0151b65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10320: 00b66a74 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10320: 00b66a24 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10321: 014dca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10322: 0151d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10323: 00670e70 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10324: 0142e534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10325: 009f5888 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10325: 009f5838 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10326: 0151ba52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10327: 0142db68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10328: 014ed1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10329: 014e4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10330: 014de4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10331: 0142e4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10332: 0151c202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 10333: 00970b4c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 10333: 00970afc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 10334: 0151bab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 10335: 0151ba66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 10336: 0151d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 10337: 002cc3f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 10338: 002b7b60 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10339: 0151b6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10340: 014e5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10341: 0142dae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10342: 013b80d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10343: 014e3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10344: 0151de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10345: 00b11040 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10346: 008fe930 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10347: 00cfcf24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10345: 00b10ff0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10346: 008fe8e0 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10347: 00cfced4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10348: 014e0b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10349: 0143d78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10350: 00af6940 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 10351: 0095a948 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 10350: 00af68f0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10351: 0095a8f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10352: 006ba17c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10353: 0151bb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10354: 002d7c9c 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 10355: 00970fa8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 10355: 00970f58 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10356: 0151c2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10357: 005213ec 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10358: 00b9b178 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10358: 00b9b128 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10359: 0142e42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10360: 014dde78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10361: 002c8c0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10362: 0151cad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10363: 0151b70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10364: 01457ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10365: 00affc90 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10366: 00ae7ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10365: 00affc40 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10366: 00ae7c7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10367: 0151ba60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10368: 00d41ac4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10368: 00d41a74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10369: 0151bf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10370: 004e14b4 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10371: 014ed8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10372: 01416520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ - 10373: 00850008 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ + 10373: 0084ffbc 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10374: 014eb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10375: 0151bc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10376: 014ed2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10377: 00684e00 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10378: 0151be92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10379: 0151b4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 10380: 008bde70 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10381: 00b9bcf8 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10380: 008bde20 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 10381: 00b9bca8 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10382: 0143328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10383: 00aa3960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10383: 00aa3910 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10384: 0151d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10385: 0151cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10386: 0151bed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10387: 002d1738 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10388: 0065817c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10389: 007050b4 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10390: 01433184 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10391: 0151d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10392: 008b51a4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10392: 008b5154 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10393: 0151d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10394: 014e63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10395: 00b4342c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10396: 00b353e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10395: 00b433dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10396: 00b35398 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10397: 0053d140 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10398: 0037d178 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10399: 0151b76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10400: 002cfc58 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10401: 009abe54 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10401: 009abe04 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10402: 006582e0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10403: 0151c2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10404: 0151d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10405: 002d0fd4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10406: 008b47d0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10406: 008b4780 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10407: 014ee34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10408: 014dd590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10409: 01438404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10410: 00b2f2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10410: 00b2f270 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10411: 014ecb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 10412: 0095b080 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 10412: 0095b030 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10413: 014e2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10414: 014eb6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10415: 0143307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10416: 00b3aacc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10416: 00b3aa7c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10417: 0151c922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10418: 00b8c714 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10418: 00b8c6c4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10419: 014f53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10420: 0151caa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10421: 00adcab4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10421: 00adca64 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10422: 0151c4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10423: 0151c986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10424: 00a4254c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10425: 00baf158 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10426: 00b48520 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ - 10427: 0081afe4 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ + 10424: 00a424fc 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10425: 00baf108 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10426: 00b484d0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10427: 0081af98 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10428: 01434204 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10429: 002bc8c0 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10430: 0030df98 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10431: 0151b992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10432: 014d72b0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10433: 01420854 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ 10434: 0151d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 10435: 0091d7f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 10435: 0091d7a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10436: 0151b2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10437: 0151c848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10438: 014f0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10439: 0151bae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10440: 01438380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ - 10441: 008eecac 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10442: 00823df8 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10441: 008eec5c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 10442: 00823dac 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10443: 0151c65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10444: 008b592c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10445: 00811400 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10444: 008b58dc 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10445: 0081135c 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10446: 0151c578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10447: 0151ba2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10448: 014ea8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10449: 01434180 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10450: 0038cae0 340 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10451: 0151c882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 10452: 0090a588 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 10452: 0090a538 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10453: 003192bc 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10454: 0151c698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 10455: 008bad3c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10456: 00a9b174 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10455: 008bacec 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 10456: 00a9b124 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10457: 006d9ca4 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10458: 00b7757c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10458: 00b7752c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10459: 002d59f0 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10460: 014f3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10461: 00a27df4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10461: 00a27da4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10462: 0151b28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10463: 014ed704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10464: 014e1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10465: 00b8aa0c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10465: 00b8a9bc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10466: 0151bc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10467: 01443564 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10468: 012f8980 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10469: 0151cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10470: 00850140 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10471: 00a66184 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 10472: 008baecc 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10473: 00b29ea4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10470: 008500f4 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ + 10471: 00a66134 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10472: 008bae7c 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 10473: 00b29e54 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10474: 00685928 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10475: 0151bea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10476: 014df1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10477: 00861224 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10477: 008611d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10478: 0061412c 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10479: 014ed574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10480: 00b11d1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10481: 0086196c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10482: 009b6f08 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10480: 00b11ccc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10481: 0086191c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10482: 009b6eb8 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10483: 0051acb4 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10484: 014e89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10485: 00b37d90 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 10486: 008badd4 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10487: 008612ec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10485: 00b37d40 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10486: 008bad84 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 10487: 0086129c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ 10488: 014df288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10489: 01433208 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10490: 0141121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10491: 0070255c 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10492: 002cc7a4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 10493: 0090c8a0 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10494: 0083af68 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10493: 0090c850 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 10494: 0083af1c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10495: 0151c3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10496: 014ee55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10497: 006b5594 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10498: 01433100 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10499: 005691a4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 10500: 008e40a4 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10501: 0083b138 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10500: 008e4054 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 10501: 0083b0ec 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10502: 00791f9c 2000 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10503: 008613bc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10503: 0086136c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10504: 0069cdb8 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 10505: 00957d64 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 10505: 00957d14 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10506: 0151d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10507: 009f45c4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10507: 009f4574 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10508: 0151b8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10509: 0151cd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10510: 014ecbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10511: 0151d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10512: 00b66a20 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10512: 00b669d0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10513: 00323540 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10514: 0151c806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10515: 0151ca80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10516: 01432ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10517: 0151b3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10518: 0151b3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10519: 00ba5434 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10519: 00ba53e4 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10520: 0028bc6c 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 10521: 008e40b0 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10522: 0083b2e0 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10521: 008e4060 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 10522: 0083b294 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10523: 01433ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10524: 002f2b6c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10525: 008b7544 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10526: 00b4134c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10525: 008b74f4 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10526: 00b412fc 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10527: 004dc840 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ - 10528: 0081dd54 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ + 10528: 0081dd08 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10529: 0144e328 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10530: 0151b624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10531: 014f0224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10532: 007069e0 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10533: 014f41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 10534: 014dd840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10535: 014e8f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10536: 0151d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10537: 0086c1d0 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ + 10537: 0086c180 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10538: 00657794 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10539: 00b6fe78 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10540: 009ecf74 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10539: 00b6fe28 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10540: 009ecf24 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10541: 014f4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10542: 002a32d4 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10543: 00b5d1d8 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10543: 00b5d188 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10544: 014f4aa8 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10545: 014e8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ - 10546: 0081dff8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ + 10546: 0081dfac 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10547: 01433f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10548: 0151dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10549: 0050dff4 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10550: 00b3dbcc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10550: 00b3db7c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10551: 002a2c58 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10552: 013c6ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10553: 014ed9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10554: 0151d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10555: 00b6ac18 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10555: 00b6abc8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10556: 002d21c8 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 10557: 009599fc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 10557: 009599ac 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10558: 00511538 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 10559: 00970ed8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 10560: 00870980 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10561: 00b73de4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10562: 00ab295c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10559: 00970e88 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 10560: 00870930 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ + 10561: 00b73d94 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10562: 00ab290c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10563: 0151de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10564: 009ec5f4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ - 10565: 0081def8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ + 10564: 009ec5a4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10565: 0081deac 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10566: 0063a428 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10567: 0085243c 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10567: 008523f0 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10568: 0150a068 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10569: 014f15d4 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10570: 00b89318 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10570: 00b892c8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10571: 014e762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10572: 0151d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10573: 014d6c20 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10574: 0151d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10575: 0151b7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10576: 014e659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10577: 014ed764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10578: 0052a6c8 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 10579: 008c6338 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 10579: 008c62e8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10580: 01411198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10581: 00ab41f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10581: 00ab41a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10582: 00679050 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10583: 014f52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10584: 00657044 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10585: 0151b29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10586: 009b5c40 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10587: 00abf918 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10586: 009b5bf0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10587: 00abf8c8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10588: 0151c29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10589: 0151d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10590: 01450194 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ - 10591: 00850340 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ + 10591: 008502f4 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10592: 0151d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 10593: 0096cc44 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10594: 009c1164 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10593: 0096cbf4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 10594: 009c1114 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10595: 0033ee08 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10596: 0151bb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10597: 00b63d54 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10598: 00b43488 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10597: 00b63d04 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10598: 00b43438 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10599: 0151dd70 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10600: 013bc8b0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10601: 00b80424 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10602: 007b7a24 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10601: 00b803d4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10602: 007b79f8 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10603: 002ac548 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10604: 014ddb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10605: 00b377a4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10605: 00b37754 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10606: 0141100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10607: 00b45b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10607: 00b45b4c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10608: 0151b2d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 10609: 00913738 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10609: 009136e8 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10610: 01431c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10611: 00b7ccd0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10612: 0098ef68 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10611: 00b7cc80 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10612: 0098ef18 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10613: 01410000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10614: 0151ba02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10615: 014ebe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10616: 0151d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10617: 008501c8 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10618: 008a5668 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10619: 00aa7890 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10617: 0085017c 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ + 10618: 008a5618 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10619: 00aa7840 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10620: 01431bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10621: 002a270c 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10622: 00b0d03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10622: 00b0cfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10623: 014ddbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10624: 0091cd40 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10625: 00b88074 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10624: 0091ccf0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10625: 00b88024 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10626: 002de2b0 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10627: 014e9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10628: 00b03d60 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10628: 00b03d10 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10629: 0151c5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10630: 00929520 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10630: 009294d0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10631: 014f48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10632: 014e9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10633: 014ef284 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10634: 0151d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10635: 014e2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10636: 002dcb2c 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10637: 0052340c 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10638: 013bd31c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10639: 0092a284 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10639: 0092a234 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10640: 014f2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10641: 0151bece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10642: 0151bf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10643: 008355f4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10644: 00904f94 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10643: 008355a8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10644: 00904f44 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10645: 0151bfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10646: 01431b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10647: 0151bb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10648: 008673e4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10649: 008f9290 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10650: 00b2c0e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10648: 00867394 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10649: 008f9240 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10650: 00b2c098 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10651: 0151cab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10652: 005198ac 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10653: 008356b8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ - 10654: 0086f93c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ + 10653: 0083566c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10654: 0086f8ec 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10655: 0151c6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10656: 009fa280 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10657: 00867558 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10658: 00b4873c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10656: 009fa230 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10657: 00867508 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10658: 00b486ec 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10659: 014deefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10660: 0151d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10661: 014ea458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10662: 014df878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10663: 00adc858 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10663: 00adc808 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10664: 014e1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 10665: 0095c998 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10666: 00ab3ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10667: 009b7b98 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10665: 0095c948 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10666: 00ab3b58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10667: 009b7b48 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10668: 0151d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10669: 00aa9634 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10669: 00aa95e4 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10670: 0151cada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10671: 008676d4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10672: 008357b0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10671: 00867684 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10672: 00835764 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10673: 00689220 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10674: 0151c2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10675: 014e6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10676: 00b83b90 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10676: 00b83b40 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10677: 004dfcbc 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10678: 00b24280 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10678: 00b24230 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10679: 0151cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10680: 014f401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10681: 0151cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10682: 005fbcd8 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10683: 00a9d310 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10684: 0090c2c8 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10683: 00a9d2c0 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10684: 0090c278 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10685: 002c6b04 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10686: 0151bf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10687: 0144ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10688: 0085125c 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10688: 00851210 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10689: 004dbd80 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10690: 00afaf94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10690: 00afaf44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10691: 014ee52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10692: 0151b30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10693: 0053e1e0 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10694: 007b0a10 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10695: 0142bbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10696: 00a886bc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10696: 00a8866c 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10697: 0050c864 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10698: 0142bc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10699: 00b14a3c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10699: 00b149ec 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10700: 01410f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10701: 0151bc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10702: 0151b5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10703: 009faf58 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10704: 00b6d350 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10703: 009faf08 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10704: 00b6d300 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10705: 0151c03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10706: 00919f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10706: 00919f20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10707: 002ca7bc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10708: 0095e82c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10708: 0095e7dc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10709: 0042835c 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10710: 00b684e0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10710: 00b68490 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10711: 01431ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10712: 00aea638 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10712: 00aea5e8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10713: 0151cbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10714: 009fb460 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10714: 009fb410 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10715: 01431a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10716: 0070c8c8 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10717: 00ddc89c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10718: 00922b70 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10717: 00ddc84c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10718: 00922b20 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10719: 0151cbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10720: 00348908 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10721: 00b629e0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10721: 00b62990 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10722: 0142d748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10723: 014f2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10724: 0151bfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10725: 005dea84 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10726: 0151c79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ - 10727: 0086c690 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ + 10727: 0086c640 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10728: 014eac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10729: 014e5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10730: 004dc278 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ 10731: 014e8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 10732: 0031f89c 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10733: 0151ca56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10734: 0151cda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10735: 01411114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10736: 014e25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10737: 006d563c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10738: 002d8300 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10739: 00ada7d8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10740: 00aef1b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10741: 00996990 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10742: 00aa8238 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10739: 00ada788 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10740: 00aef160 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10741: 00996940 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10742: 00aa81e8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10743: 014e9d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10744: 014319cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10745: 0142d6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10746: 007b0854 152 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10747: 00902c0c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10747: 00902bbc 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10748: 014f4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10749: 00af1858 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10749: 00af1808 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10750: 014e4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10751: 0151de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10752: 009cb868 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10752: 009cb818 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10753: 004d6d78 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10754: 0151d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10755: 00b47014 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10755: 00b46fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10756: 0151c150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10757: 0050e298 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10758: 0151c0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10759: 014de3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10760: 0151d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10761: 006decf4 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10762: 01450110 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10763: 00a9a17c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10764: 0091c958 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10765: 008ed6d0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10763: 00a9a12c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10764: 0091c908 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10765: 008ed680 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10766: 0151c7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10767: 014e4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10768: 014dd750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10769: 014118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10770: 0151b8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10771: 0066aac4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10772: 014e670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10773: 014e8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10774: 014deafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10775: 002d91c0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ 10776: 0144f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10777: 00af0e24 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10777: 00af0dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10778: 005c7b10 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10779: 01440780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10780: 014e5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10781: 0151b3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10782: 014ed1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10783: 014ef4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10784: 014ea8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10785: 014eea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10786: 00b4c164 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10786: 00b4c114 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10787: 014e98c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10788: 014dd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10789: 0151b134 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10790: 009bf5a4 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10790: 009bf554 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10791: 014ee12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10792: 014f3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10793: 014e3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10794: 014df8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10795: 014e75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10796: 0141a764 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10797: 0141a784 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10798: 0141a7f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10799: 0151bcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10800: 014406fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10801: 0151b738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10802: 006e8a30 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10803: 00a3386c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10804: 00aa3b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10805: 00ae2da0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10803: 00a3381c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10804: 00aa3b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10805: 00ae2d50 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10806: 0151d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10807: 00b471b0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10807: 00b47160 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10808: 0145593c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ - 10809: 0086cd38 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10810: 009c1c24 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10809: 0086cce8 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ + 10810: 009c1bd4 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10811: 0151b956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10812: 014eb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10813: 0151d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10814: 01448130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10815: 00689448 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10816: 0151c7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10817: 00b15f14 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10817: 00b15ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10818: 0151bc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10819: 0151b9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10820: 0151c5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10821: 01448238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10822: 014e41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10823: 00b51cd8 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10824: 00b04624 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10823: 00b51c88 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10824: 00b045d4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10825: 0151c61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10826: 014f1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10827: 002895e8 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10828: 00330670 1000 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10829: 00ad612c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10830: 0091ac60 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10831: 00a4d240 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10832: 00956e2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10829: 00ad60dc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10830: 0091ac10 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10831: 00a4d1f0 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10832: 00956ddc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10833: 002d92dc 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10834: 0051ac54 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10835: 0151c6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10836: 009edbec 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10836: 009edb9c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10837: 002d5898 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10838: 003380f4 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10839: 014dd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10840: 014481b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ - 10841: 0091bba0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10841: 0091bb50 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10842: 0151cd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10843: 0151b2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10844: 00356f44 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10845: 002d70a0 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10846: 009f3d8c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10846: 009f3d3c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10847: 0151cb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10848: 013bc6b8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10849: 0151c606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10850: 0151b4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10851: 014e73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10852: 009c70c8 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10852: 009c7078 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10853: 0151c372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10854: 0151b59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10855: 014e7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10856: 014de824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10857: 00b677fc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 10858: 00aa6874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10857: 00b677ac 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10858: 00aa6824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10859: 014e36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10860: 014f0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10861: 00b9d820 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10861: 00b9d7d0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10862: 014e9a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10863: 008e3698 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10863: 008e3648 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10864: 00788b34 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 10865: 0151d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10866: 0144ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 10867: 0151c0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10868: 014f897c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10869: 0151b346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10870: 014f8958 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10871: 01410f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10872: 00b2a778 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10872: 00b2a728 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10873: 0151be14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10874: 0095eb98 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10874: 0095eb48 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10875: 0151d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10876: 00b488a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10876: 00b48854 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10877: 0151b6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10878: 014dd440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ - 10879: 0086f3ac 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ + 10879: 0086f35c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 10880: 013c7060 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10881: 00aec808 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10881: 00aec7b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10882: 00526a14 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10883: 014f09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10884: 006e9abc 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10885: 0151c28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10886: 007adb64 136 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ - 10887: 00971430 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10887: 009713e0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10888: 0151cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10889: 00b774fc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10890: 009706b8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10891: 00a27dd8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10892: 00959320 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10893: 00baa514 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10889: 00b774ac 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10890: 00970668 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10891: 00a27d88 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10892: 009592d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10893: 00baa4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10894: 0048df28 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10895: 0091b9fc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10895: 0091b9ac 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10896: 0151c4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10897: 00ac1548 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10897: 00ac14f8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10898: 002ed19c 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10899: 00b56370 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10899: 00b56320 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10900: 014e09f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10901: 00939fe0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10902: 008d875c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10901: 00939f90 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10902: 008d870c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10903: 002c6f08 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10904: 0151c838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10905: 0151bbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 10906: 00b5cbc4 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10907: 0094f47c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10906: 00b5cb74 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10907: 0094f42c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10908: 0151d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10909: 008d87c4 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10909: 008d8774 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10910: 014f46c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10911: 00aed458 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10912: 00db34e0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10911: 00aed408 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10912: 00db3490 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10913: 014f44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10914: 009b4c08 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10914: 009b4bb8 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10915: 0151d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10916: 009b536c 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10916: 009b531c 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10917: 0144177c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 10918: 014f215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10919: 0151ce62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10920: 008b7690 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10920: 008b7640 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10921: 0151ce0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10922: 0151b2b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10923: 0151b416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10924: 0151ca26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10925: 0151c984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10926: 00aa35c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10926: 00aa3578 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10927: 0151de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10928: 002cd104 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10929: 014eacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10930: 00aea580 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10931: 00860004 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 10932: 00ac25b0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10933: 00dce700 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10930: 00aea530 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10931: 0085ffb4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 10932: 00ac2560 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10933: 00dce6b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10934: 0151d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10935: 014dea5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 10936: 014416f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 10937: 00aa498c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10937: 00aa493c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10938: 0151b510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10939: 00b30254 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10940: 0085fd48 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ - 10941: 009571b4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10939: 00b30204 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10940: 0085fcf8 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 10941: 00957164 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10942: 01391a4c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10943: 0091c094 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10943: 0091c044 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10944: 014e72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10945: 00aed960 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10945: 00aed910 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10946: 0037ba44 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10947: 009d26ac 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10947: 009d265c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10948: 004a0e44 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10949: 008b3ab4 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10950: 00b6e734 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10949: 008b3a64 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10950: 00b6e6e4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10951: 014f08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10952: 014e688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10953: 00970e50 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10953: 00970e00 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10954: 014e8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10955: 014e3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10956: 00b2634c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10957: 0085fea8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 10958: 00b1df20 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10959: 00b43260 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10960: 00b69594 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10956: 00b262fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10957: 0085fe58 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 10958: 00b1ded0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10959: 00b43210 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10960: 00b69544 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10961: 014eac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10962: 014e35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10963: 0081645c 2192 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 10964: 00ad91f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10965: 00af0618 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10966: 009fa584 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10963: 008163b8 2272 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 10964: 00ad91a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10965: 00af05c8 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10966: 009fa534 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10967: 0151c120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10968: 00b542b4 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10969: 00aad274 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10968: 00b54264 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10969: 00aad224 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10970: 014ea218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10971: 01410430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10972: 014dec3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10973: 0151d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10974: 01456ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 10975: 0151d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10976: 014dd2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10977: 01456bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 10978: 005c2f88 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10979: 014e5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10980: 0095c878 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10980: 0095c828 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10981: 013bc5f0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10982: 014f2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10983: 00acc9b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10984: 00ac3414 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10983: 00acc964 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10984: 00ac33c4 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10985: 014ef3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10986: 0151c626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10987: 0151d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10988: 005c9bd4 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10989: 0151d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10990: 01456b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ 10991: 002c6c58 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10992: 014e718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10993: 014ddb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10994: 00b64cf0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10995: 00a83104 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10994: 00b64ca0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10995: 00a830b4 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10996: 003221c0 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10997: 0151b590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10998: 009cb4a4 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10998: 009cb454 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10999: 0151c508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11000: 00b5edac 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 11001: 0095085c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11002: 00d41ac8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11000: 00b5ed5c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11001: 0095080c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 11002: 00d41a78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11003: 014eced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11004: 014e636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11005: 002d9a68 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11006: 0151d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11007: 00aaf518 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11007: 00aaf4c8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11008: 014ed654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 11009: 008bde68 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 11009: 008bde18 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11010: 0051888c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11011: 01441674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11012: 014df918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11013: 006aba24 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11014: 014e4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11015: 014eedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11016: 0151cad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11017: 009f030c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11017: 009f02bc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11018: 00656880 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11019: 0053ac04 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11020: 004dc870 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11021: 002dc1f4 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11022: 014f0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11023: 0151d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 11024: 0151ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 11025: 0098a11c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11025: 0098a0cc 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11026: 0151ce66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11027: 01428f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11028: 00af13c0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11029: 008698b4 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11028: 00af1370 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11029: 00869864 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11030: 01428e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11031: 014415f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11032: 0053e48c 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11033: 014e4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11034: 00b3b818 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 11035: 0095e354 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11036: 00864070 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11037: 00ac41a0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11034: 00b3b7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11035: 0095e304 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 11036: 00864020 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11037: 00ac4150 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11038: 014e6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11039: 0151d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 11040: 0091c510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11041: 009fe514 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 11042: 00965184 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 11040: 0091c4c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 11041: 009fe4c4 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11042: 00965134 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11043: 00517100 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 11044: 009166b4 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 11044: 00916664 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11045: 0151bbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11046: 008643a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11046: 00864350 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11047: 002c6f80 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11048: 008b1c40 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11049: 00b5fd8c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11050: 00a4b88c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11051: 0083e650 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11048: 008b1bf0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11049: 00b5fd3c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11050: 00a4b83c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11051: 0083e604 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11052: 014e25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11053: 00aa58a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11053: 00aa5854 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11054: 002b4c84 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11055: 013bc964 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11056: 0151b856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11057: 002b879c 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11058: 014f05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11059: 0151d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11060: 00aa8f5c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11060: 00aa8f0c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11061: 0151c4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11062: 009d2300 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11062: 009d22b0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11063: 0151d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11064: 0151cdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11065: 0151cb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11066: 00aeb038 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11067: 00a9fccc 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11066: 00aeafe8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11067: 00a9fc7c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11068: 0151b65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11069: 0151c4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11070: 0083cd28 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11070: 0083ccdc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11071: 0151c17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11072: 014e9948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11073: 0151ba04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11074: 0151d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11075: 014e8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11076: 0083cf38 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11076: 0083ceec 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11077: 0142d958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11078: 014e5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11079: 00b44c20 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11080: 009f4988 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11079: 00b44bd0 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11080: 009f4938 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11081: 00490e5c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11082: 014469fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11083: 014efc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11084: 0151c68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11085: 014dd4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 11086: 0095b420 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 11087: 0091cb70 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 11086: 0095b3d0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 11087: 0091cb20 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11088: 01446978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11089: 009bab78 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11089: 009bab28 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11090: 0151bfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11091: 00b83e70 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11091: 00b83e20 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11092: 0142d8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11093: 0144a650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11094: 0151b2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11095: 002deaac 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11096: 0151baf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11097: 00b15090 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11097: 00b15040 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11098: 014e29b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ - 11099: 0084ba94 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ + 11099: 0084ba48 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11100: 0151d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11101: 0151b278 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11102: 0151bf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11103: 0144a758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ - 11104: 0084c22c 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ - 11105: 00917658 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 11104: 0084c1e0 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ + 11105: 00917608 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11106: 014e7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11107: 00add1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11107: 00add194 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11108: 013bd528 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 11109: 008f50f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 11109: 008f50a8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11110: 0151c484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11111: 00a3d1f4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11111: 00a3d1a4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11112: 0151c57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11113: 014eb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11114: 014eef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11115: 0151cbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ - 11116: 0084bdb8 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ + 11116: 0084bd6c 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11117: 013bd5d4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11118: 00b4e704 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11118: 00b4e6b4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11119: 0151d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11120: 003491b0 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11121: 014e0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11122: 014e85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11123: 00ab42b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11124: 00adb4fc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11123: 00ab4264 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11124: 00adb4ac 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11125: 014e99f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11126: 0151bcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11127: 014dd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11128: 0144a6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11129: 0151cc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11130: 0151cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11131: 014e8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11132: 0151ccf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11133: 014f3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11134: 00aa0868 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11134: 00aa0818 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11135: 00652600 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11136: 002c5870 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11137: 0151d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ - 11138: 0086d1f8 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ + 11138: 0086d1a8 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11139: 006d98f0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 11140: 0091a43c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ - 11141: 0084bff4 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ + 11140: 0091a3ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 11141: 0084bfa8 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11142: 014f2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11143: 009f47fc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11143: 009f47ac 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11144: 014ed7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11145: 0083fd34 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11145: 0083fce8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11146: 014e61bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11147: 0151bd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11148: 008f65b8 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 11148: 008f6568 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11149: 006c6300 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11150: 014ea048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11151: 0151c7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11152: 002c6d78 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11153: 014ddbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11154: 00aa1b24 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11155: 00ab8fa8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11154: 00aa1ad4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11155: 00ab8f58 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11156: 0151bb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11157: 00b60cc8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11158: 00aa6bb8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11159: 0083fdc0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11157: 00b60c78 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11158: 00aa6b68 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11159: 0083fd74 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11160: 0030d2d4 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11161: 00b6d9a8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 11162: 0095094c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 11161: 00b6d958 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11162: 009508fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11163: 014e72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11164: 006b373c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 11165: 00950d0c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 11165: 00950cbc 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11166: 00410f88 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11167: 0151b406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11168: 00410ff4 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11169: 00b39a30 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11169: 00b399e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11170: 014e33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11171: 0041107c 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ - 11172: 00973328 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 11172: 009732d8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11173: 002df658 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11174: 014268f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11175: 0151cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11176: 0083fe50 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11177: 00b42f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11176: 0083fe04 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11177: 00b42f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11178: 0066aaa0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11179: 00ddc99c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11180: 0083d1b0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11181: 00ad8968 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11179: 00ddc94c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11180: 0083d164 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11181: 00ad8918 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11182: 006c3334 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11183: 009eda04 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11183: 009ed9b4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11184: 013bd40c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11185: 014f454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11186: 0151d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11187: 0151db3c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11188: 014ed7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11189: 0083d334 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11189: 0083d2e8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11190: 0036ce64 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11191: 014e8df4 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11192: 0151c2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11193: 0151d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11194: 006863c4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11195: 014de3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11196: 006e6f30 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 11197: 0095034c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 11197: 009502fc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11198: 002dc4a0 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11199: 006d8bd4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11200: 0151bac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11201: 0066cea0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11202: 0151b892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11203: 00b2d18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11204: 009ed538 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11203: 00b2d13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11204: 009ed4e8 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11205: 014dec4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11206: 014ee63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11207: 00db39d0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11207: 00db3980 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11208: 014e49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11209: 014ed334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11210: 002bc424 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11211: 0151db90 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11212: 00b5edbc 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11212: 00b5ed6c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11213: 004db9e8 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 11214: 0151d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11215: 00abd2d0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11216: 009037bc 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11215: 00abd280 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11216: 0090376c 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11217: 0143caa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11218: 002b4e4c 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11219: 014ee48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11220: 0151bd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11221: 014e32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 11222: 014df02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11223: 0151bbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ 11224: 014f19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11225: 00b52f60 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11226: 00b03204 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11227: 00a8953c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11228: 0098a4b0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11229: 00ddb49c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11225: 00b52f10 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11226: 00b031b4 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11227: 00a894ec 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11228: 0098a460 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11229: 00ddb44c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11230: 0142c098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11231: 006f38ec 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11232: 0151b8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11233: 007968c8 548 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11234: 0150a888 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11235: 00665964 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11236: 0151b5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11237: 003278c8 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11238: 014e4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11239: 00aba430 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11239: 00aba3e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11240: 014ecf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11241: 01440360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11242: 014e8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11243: 006574b4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11244: 0031f590 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11245: 00a45178 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11245: 00a45128 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11246: 007035e4 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11247: 014402dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11248: 003cb4a8 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11249: 01419b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11250: 00b8f2d4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11250: 00b8f284 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11251: 014ec6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11252: 0151be28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11253: 0151b68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11254: 00866970 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11255: 00ac3618 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11254: 00866920 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11255: 00ac35c8 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11256: 014df7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11257: 014f4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11258: 00866dc8 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11258: 00866d78 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11259: 0151b53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11260: 002c91d0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11261: 014f0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11262: 00a9e354 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11262: 00a9e304 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11263: 0151b488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11264: 00866ae0 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11264: 00866a90 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11265: 013bdc60 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11266: 00b1bdf0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11266: 00b1bda0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11267: 0151b520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11268: 00701c34 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11269: 0151b56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11270: 01440258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11271: 014eddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11272: 013ba368 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11273: 0151bcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11274: 0151cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11275: 002c7874 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 11276: 002c9ce8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11277: 00866c58 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11277: 00866c08 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11278: 014eff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11279: 006c7458 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11280: 00a94a74 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11281: 00add74c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11280: 00a94a24 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11281: 00add6fc 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11282: 0151d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 11283: 0086e0b4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ + 11283: 0086e064 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11284: 00613720 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11285: 014401d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11286: 00b13310 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11286: 00b132c0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11287: 01422af4 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11288: 0142c4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ - 11289: 0086e078 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ + 11289: 0086e028 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11290: 014e8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11291: 00693a58 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11292: 002c6e4c 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11293: 01440150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11294: 014f0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 11295: 008c6038 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 11295: 008c5fe8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 11296: 0151bab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11297: 00b039fc 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11297: 00b039ac 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11298: 014423dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11299: 00372078 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11300: 0092dda0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11301: 00b4a9b0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11300: 0092dd50 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11301: 00b4a960 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11302: 0151b7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11303: 01442250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11304: 0151c90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11305: 0151cad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11306: 01439ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ - 11307: 0086e0b0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ + 11307: 0086e060 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11308: 014128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11309: 014edf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11310: 014dd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11311: 01442358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11312: 00aafd58 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11312: 00aafd08 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11313: 014eb514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11314: 014e8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11315: 014dd2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11316: 0151d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11317: 00a7e190 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11318: 00b6a160 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11317: 00a7e140 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11318: 00b6a110 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11319: 01439a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11320: 002cf290 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11321: 00ad24cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11321: 00ad247c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11322: 014400cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11323: 00af2d04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11324: 00b12c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11325: 009d25c0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11323: 00af2cb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11324: 00b12be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11325: 009d2570 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11326: 014de6b0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11327: 006587e0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11328: 0141208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11329: 014422d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11330: 014ebb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11331: 006a35e4 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11332: 014de5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11333: 0151c862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11334: 014f0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11335: 014399ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11336: 0151d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11337: 01436178 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11338: 014e5910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11339: 00a12f48 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11339: 00a12ef8 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11340: 0079e674 360 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11341: 0142f008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11342: 014e0df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11343: 003e8728 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11344: 014360f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11345: 014dee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11346: 006b2a84 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11347: 0151d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11348: 0142ef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11349: 00b277c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11349: 00b27770 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11350: 0151cc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11351: 00a89df4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11352: 00934618 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11353: 009b2768 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11351: 00a89da4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11352: 009345c8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11353: 009b2718 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11354: 014ebc8c 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11355: 0151d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11356: 006706ec 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11357: 00dce714 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 11358: 0091fbe0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 11357: 00dce6c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11358: 0091fb90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11359: 014ea478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11360: 014ee80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11361: 014e3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11362: 00379804 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11363: 00704d34 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11364: 00b16cfc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11365: 00b45838 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11364: 00b16cac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11365: 00b457e8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11366: 002e030c 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11367: 01436070 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11368: 00add29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11369: 00aa67bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11368: 00add24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11369: 00aa676c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11370: 0142ef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11371: 009c354c 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11371: 009c34fc 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11372: 014f4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11373: 005134bc 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11374: 00b8c34c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11374: 00b8c2fc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11375: 0151cc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11376: 00aa80d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11376: 00aa8080 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11377: 013bac6c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11378: 014dd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11379: 00b5dabc 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11379: 00b5da6c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11380: 014f0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11381: 00b6309c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11381: 00b6304c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11382: 014ec694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11383: 014e9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11384: 0151cc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11385: 00ac0ee4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11385: 00ac0e94 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11386: 014e9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11387: 0151cce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11388: 014dc598 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11389: 014e6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 11390: 00970ca4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11391: 008b4b18 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11390: 00970c54 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 11391: 008b4ac8 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11392: 006e9ff0 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 11393: 008e39ec 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11394: 009c2668 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11393: 008e399c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 11394: 009c2618 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11395: 01439928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ - 11396: 0093b3a8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 11396: 0093b358 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11397: 0151c050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11398: 0031db94 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11399: 006776f4 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11400: 00ad9ad8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11401: 00aa425c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11400: 00ad9a88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11401: 00aa420c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11402: 014e6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 11403: 00970c64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11404: 00b4bcb0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11403: 00970c14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 11404: 00b4bc60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11405: 014398a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11406: 014e5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11407: 00a7dd48 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ - 11408: 0086ea08 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ + 11407: 00a7dcf8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11408: 0086e9b8 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11409: 006dce24 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11410: 0038afac 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11411: 0151c6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11412: 006b56d8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11413: 014ef550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11414: 014f3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11415: 00a9a358 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11415: 00a9a308 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11416: 01455f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11417: 00631558 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11418: 0151d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ - 11419: 0086f5d0 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ + 11419: 0086f580 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11420: 014f0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11421: 01456074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11422: 00861d18 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11423: 00861ef8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11422: 00861cc8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11423: 00861ea8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11424: 0151b698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11425: 0030d474 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11426: 00ba6fbc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11426: 00ba6f6c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 11427: 0060eb60 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11428: 00b69518 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11429: 008b6d88 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11428: 00b694c8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11429: 008b6d38 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11430: 002d33d0 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11431: 0151b2c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11432: 00861db8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11433: 0085ad64 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11432: 00861d68 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11433: 0085ad14 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11434: 01439820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ - 11435: 0086f0d0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11436: 00abed74 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11435: 0086f080 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ + 11436: 00abed24 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11437: 00406884 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11438: 01455ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11439: 007a212c 104 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ - 11440: 00951400 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 11440: 009513b0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11441: 014eeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11442: 0031f018 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11443: 013bc218 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11444: 0085abcc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ - 11445: 008c5eec 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11446: 00b48228 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11444: 0085ab7c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11445: 008c5e9c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 11446: 00b481d8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11447: 014d6e88 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11448: 008b8218 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11448: 008b81c8 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11449: 0151bf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 11450: 00920f1c 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 11450: 00920ecc 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11451: 0151d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11452: 00adfde0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11452: 00adfd90 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11453: 014e8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11454: 00861e58 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11454: 00861e08 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11455: 0151cadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11456: 009e4f48 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11456: 009e4ef8 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11457: 0151c2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11458: 014e8f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11459: 00aede68 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11459: 00aede18 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11460: 0151d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11461: 00b086e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11462: 00934c14 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11461: 00b08690 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11462: 00934bc4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11463: 0151d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 11464: 008e28f8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 11464: 008e28a8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11465: 014e4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11466: 0151ca28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11467: 0085ac98 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11467: 0085ac48 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11468: 0151d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11469: 004d7220 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11470: 01410bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11471: 002c0638 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11472: 0063103c 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11473: 014e73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11474: 0151b5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11475: 00a02540 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11476: 008b5880 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11477: 00b68060 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11475: 00a024f0 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11476: 008b5830 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11477: 00b68010 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11478: 003756ac 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11479: 006458fc 396 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11480: 0151b836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11481: 00689628 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11482: 014f0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11483: 0151d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11484: 014f1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11485: 014e58e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11486: 00b7641c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11486: 00b763cc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11487: 014f1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11488: 00aef8a4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11488: 00aef854 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11489: 0151c126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11490: 014e015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11491: 014412d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11492: 009b6374 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11493: 00b6d210 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 11494: 0090a6c8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 11492: 009b6324 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11493: 00b6d1c0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11494: 0090a678 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11495: 014dc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11496: 006c0144 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11497: 009929b0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11497: 00992960 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11498: 0049116c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11499: 0144d8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11500: 0151b546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11501: 0151ba3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11502: 014eff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11503: 0144d854 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11504: 008b67c4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11504: 008b6774 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11505: 0151b72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11506: 00381674 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11507: 014df3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11508: 00513238 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11509: 0151c714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11510: 00991968 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11510: 00991918 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11511: 014e2ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11512: 00b5f098 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11512: 00b5f048 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11513: 014f2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11514: 00ad8dbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11514: 00ad8d6c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11515: 01441254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ - 11516: 0091f8d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11517: 00baa5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11516: 0091f884 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 11517: 00baa57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11518: 0151c2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11519: 006b5498 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 11520: 008c5f0c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 11520: 008c5ebc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11521: 014f4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11522: 0151c298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11523: 006b566c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11524: 014ed874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11525: 0151c432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11526: 0151cc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11527: 0151b2c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11528: 01427d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11529: 006579d8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11530: 00b310ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11530: 00b3109c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11531: 00373e9c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11532: 00ac8fd4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 11533: 0091e0b8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 11532: 00ac8f84 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11533: 0091e068 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11534: 0151b76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11535: 008bb4a8 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11535: 008bb458 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11536: 0054d6dc 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11537: 0151c56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11538: 014dd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11539: 00669f3c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11540: 0151c4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11541: 00921140 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11542: 008b526c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11541: 009210f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11542: 008b521c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11543: 014f0564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11544: 014ee74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11545: 0031a40c 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11546: 00996658 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11547: 00b48368 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11546: 00996608 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11547: 00b48318 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11548: 014e77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 11549: 0091ad60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 11549: 0091ad10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11550: 0151cce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11551: 014efe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11552: 0151cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11553: 007a480c 8 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11554: 0151b7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11555: 0151b5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11556: 00ba8bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11556: 00ba8b7c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11557: 0041a1f8 156 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11558: 0151b59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11559: 00accdac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11559: 00accd5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11560: 0151d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11561: 014f1024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11562: 00823c3c 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11563: 00b84d74 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11562: 00823bf0 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11563: 00b84d24 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11564: 0031b020 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11565: 00b84ae8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11566: 00aa8b80 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11567: 00aee1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11565: 00b84a98 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11566: 00aa8b30 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11567: 00aee154 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11568: 01410b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11569: 014ddb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11570: 00372388 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11571: 0151c35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11572: 0151bee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11573: 0151b7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 11574: 0151b8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 11575: 00959ac8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11576: 00ac374c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11575: 00959a78 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 11576: 00ac36fc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11577: 0151d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11578: 0144114c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11579: 014ed484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11580: 014ead0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11581: 00dce6d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11582: 00b89b20 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11581: 00dce688 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11582: 00b89ad0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11583: 0151b3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11584: 014ee14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 11585: 002eb410 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11586: 014410c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11587: 0151bea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11588: 014e1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11589: 009bf87c 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11589: 009bf82c 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11590: 014f0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11591: 014dca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11592: 014465dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11593: 00af0ee4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11593: 00af0e94 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11594: 01446450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11595: 00489748 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11596: 014e4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11597: 00ae0f38 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 11598: 008e324c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 11597: 00ae0ee8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11598: 008e31fc 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11599: 0151d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11600: 00b8857c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11600: 00b8852c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11601: 0151c87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11602: 00b1bfb0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11602: 00b1bf60 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11603: 0151c72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11604: 01446558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11605: 00992470 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11605: 00992420 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11606: 01457fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11607: 0151ba1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11608: 0098913c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11609: 00b3a6a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11608: 009890ec 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11609: 00b3a654 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11610: 0151bf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11611: 0050ed90 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11612: 014e4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11613: 01441044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11614: 013ba41c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 11615: 008e4094 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 11615: 008e4044 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11616: 00436200 1076 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11617: 0151cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11618: 013b8058 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11619: 00519340 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11620: 014464d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11621: 014f1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11622: 00b472fc 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11622: 00b472ac 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11623: 0151bdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11624: 00981678 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11624: 00981628 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11625: 0151d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11626: 014e794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11627: 014e8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11628: 014f41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11629: 00328698 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11630: 009c692c 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11630: 009c68dc 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11631: 003696c4 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11632: 009046ac 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11632: 0090465c 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11633: 0028add8 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11634: 00adc618 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11634: 00adc5c8 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11635: 0151b1dc 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11636: 014e602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11637: 00ac2bdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11637: 00ac2b8c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11638: 00685b10 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11639: 014eea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11640: 014f4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11641: 004afd3c 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11642: 0143f700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11643: 00b30074 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11644: 00a9cec4 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11643: 00b30024 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11644: 00a9ce74 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11645: 0151ca08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11646: 0151d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11647: 00baef9c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11647: 00baef4c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11648: 014dd770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11649: 0151bb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11650: 0066a9f0 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11651: 007192bc 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11652: 00ae0898 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11652: 00ae0848 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11653: 0143f67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11654: 0151b268 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11655: 00b97ab0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11655: 00b97a60 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11656: 0151bc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11657: 0151b55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11658: 0038e088 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11659: 0081cd1c 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11660: 009ef6a8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11659: 0081ccd0 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ + 11660: 009ef658 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11661: 0057a690 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11662: 014f0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11663: 0070aed8 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11664: 0151c280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11665: 0151d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11666: 014df7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11667: 014de7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11668: 00b023fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11668: 00b023ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11669: 014e9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11670: 014e4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11671: 0151bde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11672: 0151bdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11673: 003d8960 440 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11674: 00b96554 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11674: 00b96504 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11675: 006ca4bc 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11676: 0031bb38 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11677: 0143f5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11678: 006e85b8 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11679: 014eede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11680: 00509760 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11681: 0151cbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11682: 00dec9c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11683: 014e6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11684: 014d6be8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11685: 014e4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11686: 00b29d24 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11686: 00b29cd4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11687: 002dffc4 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11688: 0093baa0 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11689: 0098d344 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11688: 0093ba50 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11689: 0098d2f4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11690: 00785d48 176 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11691: 00935818 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11691: 009357c8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11692: 014e1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11693: 00b47fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11693: 00b47f74 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11694: 006e4c60 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11695: 00ac26f4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11695: 00ac26a4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11696: 0143f574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11697: 0030e6e0 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11698: 014eed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11699: 0151c368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11700: 0151c7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11701: 014f30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11702: 00a45240 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11703: 008b56a4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11702: 00a451f0 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11703: 008b5654 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11704: 014f4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11705: 0143f4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ - 11706: 009577e8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11707: 009c1274 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11706: 00957798 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11707: 009c1224 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11708: 00674dc4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11709: 009edddc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11710: 00921070 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11709: 009edd8c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11710: 00921020 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11711: 014f0014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11712: 0028969c 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11713: 00b739ec 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11714: 00b8de4c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11713: 00b7399c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11714: 00b8ddfc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11715: 01410ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11716: 014e70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11717: 0151ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11718: 0151b8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11719: 014ed284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11720: 0151cb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11721: 0093b2dc 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11721: 0093b28c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11722: 00406e64 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11723: 008bbd74 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11723: 008bbd24 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11724: 014e1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11725: 00a30444 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11725: 00a303f4 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11726: 0143f46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11727: 014e3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11728: 0151d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11729: 0151c098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11730: 014ee06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11731: 009ac7ac 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11732: 0095a05c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11731: 009ac75c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11732: 0095a00c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11733: 0151b55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11734: 00a9f2f0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11734: 00a9f2a0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11735: 014ea388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11736: 00375458 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11737: 014ed374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11738: 0092d498 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11739: 0083ef78 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11738: 0092d448 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11739: 0083ef2c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11740: 0143f3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11741: 0151ba38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11742: 00a96f34 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11743: 009655a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11742: 00a96ee4 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11743: 00965554 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11744: 014e7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11745: 0151d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11746: 01453104 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11747: 0151c54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11748: 0074bcd8 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11749: 0083eff4 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11749: 0083efa8 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11750: 014e1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11751: 0143ed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11752: 0143f364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11753: 0066e684 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11754: 01391728 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11755: 014e1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11756: 014e1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11757: 0151b2d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11758: 0095edb8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11758: 0095ed68 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11759: 0151c34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11760: 0143ecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwduph │ │ │ │ 11761: 0142b5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsl │ │ │ │ 11762: 0151b2c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11763: 0151d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11764: 0151c6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11765: 002c2b00 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11766: 01412f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11767: 013b8008 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11768: 0151bcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11769: 00a41030 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11769: 00a40fe0 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11770: 0142b6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 11771: 014f5aec 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11772: 013b7fe0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11773: 0083f098 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11773: 0083f04c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11774: 0151d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11775: 014e95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11776: 014e47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11777: 0143f2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11778: 0151d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11779: 009feee8 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11779: 009fee98 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11780: 0151c268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11781: 0151cae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11782: 014f0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11783: 0142b4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 11784: 0051186c 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11785: 014eaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11786: 00b43990 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11786: 00b43940 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11787: 014dd8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11788: 0143ec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11789: 0151b40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11790: 0151d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11791: 00a417e0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11791: 00a41790 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11792: 014de450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11793: 0143f25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 11794: 0067edf4 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11795: 0151d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11796: 006c8128 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11797: 0089d908 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11797: 0089d8b8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11798: 006ffea0 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11799: 0151c768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11800: 0151d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11801: 014ebbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11802: 0151c3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11803: 014ecb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11804: 0143f1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 11805: 0151cb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11806: 00ae32f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11807: 00abeb34 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11806: 00ae32a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11807: 00abeae4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11808: 0151d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11809: 00aa4a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11809: 00aa49f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11810: 0151cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11811: 014e5930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11812: 0030fda8 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 11813: 0142af94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 11814: 00b5cc9c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11814: 00b5cc4c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11815: 014f4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11816: 014e797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11817: 0151b2d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11818: 0151d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11819: 009225ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11819: 0092255c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11820: 014eb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11821: 00851854 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 11822: 00aee7d0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11821: 00851808 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 11822: 00aee780 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11823: 0151cdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11824: 014f0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11825: 0062f5ec 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11826: 0151bec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11827: 0143f154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 11828: 014ecea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11829: 00b1a1c0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11830: 00ab2448 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11829: 00b1a170 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11830: 00ab23f8 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11831: 002f51ac 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11832: 014ddf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11833: 00511aec 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11834: 00b4a300 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11834: 00b4a2b0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11835: 002dd2b8 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 11836: 0081d0c4 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ + 11836: 0081d078 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ 11837: 00331c8c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11838: 0151b774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11839: 00490e58 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11840: 009d0f2c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11840: 009d0edc 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11841: 014e021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11842: 0151c9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11843: 014de088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11844: 014e76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11845: 014efc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11846: 0151cb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11847: 0151c5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11848: 014deb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11849: 0151c3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11850: 0151c808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11851: 014eefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11852: 0093e974 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11852: 0093e924 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11853: 006e6be8 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 11854: 0095bbf8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11854: 0095bba8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11855: 014df5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11856: 0151c67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11857: 0142b648 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 11858: 00932294 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11858: 00932244 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11859: 0151cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11860: 009042fc 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11860: 009042ac 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11861: 00408b20 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11862: 009d32e8 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11863: 0091b6b8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11862: 009d3298 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11863: 0091b668 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11864: 014e42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11865: 0091e714 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11865: 0091e6c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11866: 0070e6d8 404 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11867: 014dcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11868: 0142b750 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 11869: 014e8cec 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11870: 006e6e4c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11871: 00ad51b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11872: 0084ff2c 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 11873: 00aa5e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11871: 00ad5168 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11872: 0084fee0 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ + 11873: 00aa5e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11874: 0151d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11875: 00af077c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11875: 00af072c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11876: 0151c80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11877: 00b259c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11877: 00b25970 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11878: 0142b540 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 11879: 00704450 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11880: 005cad3c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11881: 014ed714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11882: 00b46bb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11882: 00b46b64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11883: 0151c22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11884: 014e9888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11885: 00678f30 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11886: 0151d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11887: 00ad1d68 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11887: 00ad1d18 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11888: 0151b85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11889: 0151d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11890: 013bca00 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11891: 0151d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11892: 014e72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11893: 004da8dc 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11894: 00b670b0 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11894: 00b67060 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11895: 002c7108 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11896: 014e01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11897: 00b28ac4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11897: 00b28a74 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11898: 002896f0 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11899: 00b929f4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11899: 00b929a4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11900: 0151b3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11901: 01437edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ - 11902: 0086c4ec 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ + 11902: 0086c49c 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 11903: 0151bcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11904: 014e7b3c 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11905: 014dccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11906: 009ed778 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11907: 00b5fdc4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11906: 009ed728 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11907: 00b5fd74 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11908: 0151d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11909: 00adc9d8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11909: 00adc988 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11910: 014e7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11911: 00adf5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11911: 00adf570 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11912: 002d8460 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11913: 00b2818c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11913: 00b2813c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11914: 014e64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11915: 0151c29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11916: 0151c9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11917: 00930ea4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11918: 009e3c4c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11917: 00930e54 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11918: 009e3bfc 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11919: 005110b4 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11920: 014e55e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11921: 014f0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11922: 014f81b0 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11923: 014f81c4 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ - 11924: 0086cb60 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ + 11924: 0086cb10 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 11925: 014ee1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11926: 00decc28 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11927: 014e53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11928: 014e71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11929: 014403e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 11930: 0151d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11931: 014e2a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11932: 014d6c98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11933: 00b354fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11933: 00b354ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11934: 014e83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11935: 014ed954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11936: 007055b8 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 11937: 00844ab8 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 11937: 00844a6c 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 11938: 006bbef4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11939: 0151c7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11940: 00a96e98 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11940: 00a96e48 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11941: 0151cb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11942: 005281dc 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11943: 0151b646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11944: 014df568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11945: 014e3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11946: 0151d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11947: 014e1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11948: 00ab8e74 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11948: 00ab8e24 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11949: 014e3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 11950: 00844c9c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 11950: 00844c50 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 11951: 0031a9f8 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11952: 014e722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11953: 0151b306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11954: 006b6274 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11955: 002c8f0c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11956: 014f3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11957: 013bcfd8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11958: 00907bcc 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11958: 00907b7c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11959: 014f8174 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11960: 0151d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11961: 0068b09c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11962: 002c0c20 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11963: 00702214 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11964: 00b9a164 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11964: 00b9a114 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11965: 0151ce5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11966: 014def3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11967: 00b5eb70 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11968: 0086cf18 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ - 11969: 008f12b8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11967: 00b5eb20 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11968: 0086cec8 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ + 11969: 008f1268 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11970: 00658620 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11971: 0151bd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11972: 0151ccee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11973: 0151cc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11974: 003206d4 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11975: 002d46d4 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11976: 009fba30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11976: 009fb9e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11977: 014f36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11978: 0151be46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11979: 006e6fc4 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11980: 00adf960 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11980: 00adf910 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11981: 0151b284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11982: 007afaf4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 11983: 014dfe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11984: 00b6daf4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11984: 00b6daa4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11985: 014e1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11986: 0151b5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11987: 00aaf0b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11987: 00aaf060 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11988: 0151d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11989: 006385e4 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11990: 002c71b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11991: 0151de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11992: 014ee59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11993: 014e1130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11994: 00b8c570 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11994: 00b8c520 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11995: 0068e70c 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11996: 0091b330 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11997: 008ef464 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11996: 0091b2e0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11997: 008ef414 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11998: 0151c6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11999: 006b61c0 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12000: 003c9850 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12001: 00929a38 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12001: 009299e8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12002: 005cd190 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12003: 009a8884 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12003: 009a8834 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12004: 014e2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12005: 0151c580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12006: 014e3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12007: 014f1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12008: 013bc314 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12009: 014f27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12010: 005c83cc 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12011: 00997360 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12011: 00997310 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12012: 0151b45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12013: 00aac35c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12014: 008518a4 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12013: 00aac30c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12014: 00851858 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12015: 014e1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12016: 014e8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12017: 00929c40 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12017: 00929bf0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12018: 0151b942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12019: 014f0094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 12020: 0091e364 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 12020: 0091e314 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12021: 0151b408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12022: 00a3aa78 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12023: 00b9e504 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12022: 00a3aa28 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12023: 00b9e4b4 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12024: 0151d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12025: 00aba2f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12025: 00aba2a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12026: 014dd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12027: 0037cd54 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12028: 0031a074 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12029: 014df448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12030: 009fe0b8 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12031: 00851484 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12030: 009fe068 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12031: 00851438 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12032: 0151ba78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12033: 00992aa0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12033: 00992a50 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12034: 0151b5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12035: 0151d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12036: 014e9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12037: 014e702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12038: 014ea428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12039: 00902b6c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12039: 00902b1c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12040: 0151ba76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12041: 0151d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12042: 014e51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12043: 006c382c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 12044: 0084a750 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ - 12045: 0090bacc 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 12044: 0084a704 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ + 12045: 0090ba7c 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12046: 01410008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 12047: 0090bb64 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 12047: 0090bb14 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12048: 0151b310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12049: 00375930 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12050: 00684f18 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12051: 0045c3f4 128 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12052: 0151bd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12053: 004e1478 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12054: 00ae5c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12055: 00aef360 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12054: 00ae5c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12055: 00aef310 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12056: 0151ce6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12057: 006ac184 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12058: 0151bafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12059: 014e1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12060: 014f49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12061: 00ac0058 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12061: 00ac0008 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12062: 014e658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12063: 0151c196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12064: 003050d8 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12065: 0151b904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12066: 0151cad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12067: 00a9f75c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12068: 00db1a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12067: 00a9f70c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12068: 00db1a08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12069: 0151cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12070: 0151d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12071: 00988fd0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 12072: 008f3cd8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12073: 009d3880 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12071: 00988f80 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12072: 008f3c88 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 12073: 009d3830 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12074: 0151b854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12075: 00a39b20 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12075: 00a39ad0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12076: 014e032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12077: 014eb5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12078: 00afe8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12078: 00afe894 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 12079: 0151cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 12080: 009ceba4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12080: 009ceb54 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12081: 0151c228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12082: 00aa5be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12083: 00ae4f88 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12082: 00aa5b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12083: 00ae4f38 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12084: 01428e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12085: 002c5c30 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12086: 01428d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12087: 00b8e110 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12088: 00b26c54 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12087: 00b8e0c0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12088: 00b26c04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12089: 006b5768 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12090: 00aab6a8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12090: 00aab658 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12091: 002bf2ec 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12092: 003e87a4 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12093: 00db08f8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12094: 009339cc 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12093: 00db08a8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12094: 0093397c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12095: 014de8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12096: 006c8a90 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12097: 014eab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12098: 00981658 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12099: 00b15624 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12098: 00981608 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12099: 00b155d4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12100: 0042f9a4 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12101: 014f4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12102: 0151b27c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12103: 00aa5c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12104: 00aea9a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12103: 00aa5bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12104: 00aea954 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12105: 014e4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12106: 014f42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12107: 0142ecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12108: 009c2474 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12108: 009c2424 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12109: 014f4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12110: 0151b2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12111: 014df4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12112: 006d9b94 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12113: 006b2008 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12114: 00a9f620 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12115: 00b7a350 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12116: 00ab06e4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12114: 00a9f5d0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12115: 00b7a300 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12116: 00ab0694 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12117: 0142ec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12118: 014ec584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12119: 014e6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12120: 014f2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12121: 00375a08 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12122: 0151c852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12123: 014e8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12124: 00b995cc 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12124: 00b9957c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12125: 013c6f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12126: 002fab9c 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12127: 00302578 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12128: 0151bb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12129: 014ebaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12130: 009cc78c 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12130: 009cc73c 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12131: 004a12d0 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12132: 00b78bd4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12132: 00b78b84 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12133: 0151c810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12134: 002cea68 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12135: 00aea7b8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12135: 00aea768 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12136: 014f3b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12137: 014e1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12138: 0069d610 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12139: 0151ccac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12140: 0142ebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12141: 00b89b34 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12141: 00b89ae4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12142: 014ec874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12143: 014349c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12144: 00b6fe5c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 12145: 00918358 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 12144: 00b6fe0c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12145: 00918308 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 12146: 006dfc40 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12147: 01416de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12148: 0151ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12149: 014484cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12150: 014f1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 12151: 0084a7d4 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ + 12151: 0084a788 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ 12152: 01453ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh_round_to_nearest │ │ │ │ 12153: 0143493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlash │ │ │ │ 12154: 014485d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_h │ │ │ │ - 12155: 00918dcc 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 12156: 008ebe14 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 12155: 00918d7c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 12156: 008ebdc4 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 12157: 002c725c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 12158: 014de290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 12159: 0151bf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12160: 0151b804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12161: 014f0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12162: 0151b2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12163: 0032869c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12164: 004be238 196 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12165: 0151d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12166: 0082c62c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12166: 0082c5e0 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12167: 002b5e54 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12168: 014e1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12169: 0151de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12170: 0151c160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12171: 0151c4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12172: 01448550 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12173: 0082c6a0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12173: 0082c654 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12174: 014348b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12175: 00b12a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 12176: 009c17dc 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12177: 00ad4ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12175: 00b12a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12176: 009c178c 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12177: 00ad4a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12178: 0151d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12179: 003f4684 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12180: 013bcc78 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12181: 00b5ebd8 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12182: 009fb8ac 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12181: 00b5eb88 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12182: 009fb85c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12183: 006114cc 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12184: 0151ba24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12185: 0150ab2d 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 12186: 0141730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12187: 014dfb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12188: 002bfb30 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12189: 0151db4c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12190: 0151d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12191: 00a35180 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12192: 0082c734 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12191: 00a35130 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12192: 0082c6e8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12193: 004d6ca0 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12194: 00611ee4 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 12195: 009174a8 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12196: 008947a0 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12197: 00b46c40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12195: 00917458 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 12196: 00894750 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12197: 00b46bf0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12198: 01451ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ - 12199: 008ec9d0 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12200: 009d37c8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12199: 008ec980 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 12200: 009d3778 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12201: 0151b848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12202: 01451b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12203: 014e34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12204: 014e65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12205: 01451c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12206: 0151cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12207: 00645648 312 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12208: 014ebb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12209: 009312f8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 12210: 008bafc4 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 12211: 008f5288 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 12209: 009312a8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12210: 008baf74 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 12211: 008f5238 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12212: 00520fc0 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12213: 0074ed20 200 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12214: 013bc978 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12215: 0151bf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 12216: 009581f8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12217: 00935f54 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12216: 009581a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 12217: 00935f04 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12218: 014dd2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12219: 00433eec 72 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12220: 0151cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12221: 01451be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12222: 0151c842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12223: 0151ca50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12224: 014e62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 12225: 008bb1a8 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 12226: 008f49f0 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 12225: 008bb158 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 12226: 008f49a0 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 12227: 014e17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ - 12228: 0081a690 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ + 12228: 0081a644 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12229: 014f41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12230: 014f29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 12231: 0151d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12232: 0151d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12233: 0151ba48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12234: 0142d430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12235: 0151d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12236: 006b62e0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 12237: 008bb070 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 12237: 008bb020 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12238: 00678d7c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12239: 002df080 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 12240: 00912fc4 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 12240: 00912f74 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12241: 014f41b0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 12242: 0091b23c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 12242: 0091b1ec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12243: 005320c8 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12244: 00b8dfe0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12244: 00b8df90 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12245: 014e1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12246: 0151cdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12247: 0151deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12248: 00ba42f8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12248: 00ba42a8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12249: 014e84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 12250: 008e19e0 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 12250: 008e1990 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12251: 0142d3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ - 12252: 0086c9d4 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12253: 00b78eb4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12254: 00a89be4 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12252: 0086c984 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ + 12253: 00b78e64 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12254: 00a89b94 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12255: 0151ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12256: 0070b120 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12257: 014f3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12258: 00b0e6ac 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12258: 00b0e65c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12259: 014e9818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12260: 00b9d3e0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12260: 00b9d390 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12261: 0151bc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12262: 0151b620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12263: 014e0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12264: 013bc79c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12265: 00679ce4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12266: 014ecc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12267: 01512ba4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 12268: 0151cd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12269: 00af252c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12269: 00af24dc 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12270: 014ed0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12271: 0151d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12272: 0070edac 680 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12273: 014f410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12274: 00ad8530 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12274: 00ad84e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12275: 0151c648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12276: 014e8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12277: 014f2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12278: 00b92e98 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12278: 00b92e48 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12279: 014e3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12280: 0072a03c 1008 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12281: 0143a588 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12282: 00ae5cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12283: 00ad23b0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12282: 00ae5c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12283: 00ad2360 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12284: 0141b1c8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12285: 0143a504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12286: 0151b2d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12287: 00b4314c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12287: 00b430fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12288: 014e0930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12289: 002d4d7c 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12290: 002ca928 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12291: 006e7e14 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12292: 014e35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12293: 014e011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12294: 0151d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12295: 014e05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12296: 0066bcf8 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 12297: 0090c364 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12298: 00932764 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12297: 0090c314 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 12298: 00932714 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12299: 01432c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12300: 0151d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ - 12301: 00858000 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ + 12301: 00857fb0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ 12302: 014e691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12303: 0143a480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12304: 014def1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12305: 003ea028 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12306: 01432bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ 12307: 0151de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 12308: 0054cfb8 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 12309: 0151c20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12310: 014df4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ - 12311: 00858280 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ + 12311: 00858230 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ 12312: 014deb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12313: 002bb658 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12314: 014f4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 12315: 0091b518 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 12315: 0091b4c8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12316: 014e04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12317: 00ba72d4 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12317: 00ba7284 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12318: 014ec5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12319: 0151b5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12320: 00d1da28 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12320: 00d1d9d8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12321: 0078bb90 100 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12322: 014e3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12323: 002c02a8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12324: 00971620 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 12324: 009715d0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12325: 014dc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12326: 014deddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12327: 014e8fb0 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12328: 0092e0ac 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12328: 0092e05c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12329: 01432b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12330: 0151c420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12331: 00b854cc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12331: 00b8547c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12332: 014e89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12333: 0151cc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12334: 002c551c 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12335: 013bd5a0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12336: 0082e710 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12336: 0082e6c4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12337: 014e771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12338: 007a47ac 96 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12339: 0151d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12340: 014ed9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12341: 00d41af0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12341: 00d41aa0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12342: 0151d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12343: 014f2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12344: 00526f38 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12345: 0082e78c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ - 12346: 0095ef4c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12347: 00b29560 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12345: 0082e740 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12346: 0095eefc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 12347: 00b29510 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12348: 0151cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12349: 00d41ae8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12349: 00d41a98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 12350: 0144caec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_b │ │ │ │ - 12351: 00b1e38c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 12352: 0095ced4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 12351: 00b1e33c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12352: 0095ce84 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12353: 014e777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12354: 006dfcbc 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12355: 007b0d38 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12356: 00685604 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12357: 0063ad98 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12358: 0151b5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ 12359: 0144c9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_h │ │ │ │ - 12360: 009ed9e4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12360: 009ed994 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12361: 0151d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12362: 014ec824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12363: 0151c88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12364: 014e61fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12365: 006e6c18 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12366: 01512b9c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12367: 00ab7174 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12367: 00ab7124 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12368: 0070fa18 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12369: 0036f990 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12370: 014f517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12371: 007b0cb8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12372: 0151ce28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12373: 0082e830 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12373: 0082e7e4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12374: 0151ccb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12375: 00996888 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 12376: 008e3b60 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12377: 00b54d00 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12378: 00860aa4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12379: 00ba4048 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12375: 00996838 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12376: 008e3b10 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 12377: 00b54cb0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12378: 00860a54 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12379: 00ba3ff8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12380: 014ef274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12381: 014e3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12382: 009cd124 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12383: 00af0634 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12382: 009cd0d4 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12383: 00af05e4 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12384: 0151c688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12385: 0151c096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12386: 00861570 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12386: 00861520 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12387: 014e1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12388: 009f7488 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12388: 009f7438 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12389: 0151c57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12390: 0151b86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12391: 014ee02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12392: 0151bc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12393: 00ab1450 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12394: 00860b64 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12393: 00ab1400 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12394: 00860b14 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12395: 002d5d0c 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12396: 014eb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12397: 009fadc0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12397: 009fad70 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12398: 0151b6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 12399: 0090bea8 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 12399: 0090be58 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12400: 0151b464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12401: 014ecff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 12402: 008d6f54 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 12402: 008d6f04 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12403: 0151ca0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12404: 00a13cc0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12404: 00a13c70 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12405: 014e1380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12406: 014f42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12407: 00ab0164 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12408: 00860c28 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12407: 00ab0114 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12408: 00860bd8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12409: 014efff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12410: 014ef4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12411: 014e76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12412: 014e03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12413: 00aed794 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12413: 00aed744 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12414: 01448afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12415: 00abaffc 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12415: 00abafac 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12416: 0150a1b5 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12417: 0151c9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12418: 014f14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12419: 0082bb50 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12420: 008bc250 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12419: 0082bb04 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12420: 008bc200 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12421: 01448c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ 12422: 014efe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12423: 014eb874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12424: 0151c0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12425: 0045c210 152 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12426: 004e0d38 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12427: 00acb5bc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12427: 00acb56c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12428: 007410c4 12 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12429: 00aae93c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12429: 00aae8ec 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12430: 0151c70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12431: 0082bc34 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12431: 0082bbe8 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12432: 01448b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12433: 00841b8c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12433: 00841b40 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12434: 0141a834 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12435: 0141a894 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12436: 0036a584 376 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12437: 0141a8a4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12438: 0070b090 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12439: 0098c5c8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12439: 0098c578 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12440: 0151b7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12441: 0082e8d4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12442: 0083f9e0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12441: 0082e888 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12442: 0083f994 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12443: 014e5660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12444: 0144b0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12445: 00797614 136 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12446: 0151be5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12447: 0151ca8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12448: 00841ce4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12448: 00841c98 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12449: 014f0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12450: 0082e950 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12450: 0082e904 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12451: 014f07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12452: 0083fa6c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12452: 0083fa20 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12453: 014e681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12454: 0151bba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12455: 014e8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12456: 01417d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12457: 00ba61dc 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12458: 00aa4200 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12459: 008b51d4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12460: 00b4ef34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12461: 00ab2aa0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12457: 00ba618c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12458: 00aa41b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12459: 008b5184 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12460: 00b4eee4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12461: 00ab2a50 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12462: 0142c3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12463: 007890ac 2600 FUNC GLOBAL DEFAULT 12 arm_cpu_post_init │ │ │ │ 12464: 014df5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12465: 0151c70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12466: 0083e5b0 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12467: 009edc1c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12466: 0083e564 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12467: 009edbcc 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12468: 014eb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12469: 0151b85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12470: 00ab4ce4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12471: 00a6562c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12470: 00ab4c94 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12471: 00a655dc 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12472: 014514a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12473: 00ae91cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12473: 00ae917c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12474: 014df378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12475: 014e3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12476: 00b8b910 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12476: 00b8b8c0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12477: 002bb774 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12478: 014dee2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ - 12479: 0086ce50 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ + 12479: 0086ce00 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12480: 0145131c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12481: 0082e9f0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12482: 0083fafc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12481: 0082e9a4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12482: 0083fab0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12483: 0151bbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12484: 002d6610 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12485: 01451424 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12486: 00512774 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12487: 0151d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12488: 013a1e90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12489: 003797fc 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12490: 0151b494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12491: 00364760 324 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12492: 0151d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12493: 0151b352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12494: 014e052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12495: 01442da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12496: 00b63014 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12496: 00b62fc4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12497: 0151cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12498: 0151d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12499: 014de330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12500: 0151ba2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12501: 01442c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12502: 00ba4f7c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12502: 00ba4f2c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12503: 0151c9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12504: 00bb0bbc 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12504: 00bb0b6c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12505: 014eeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12506: 01412a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12507: 014513a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12508: 01442d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12509: 014e1640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12510: 014ed6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12511: 013bc4f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12512: 0079f634 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12513: 00b0e71c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12514: 00a89604 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12513: 00b0e6cc 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12514: 00a895b4 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12515: 014e1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12516: 0143e4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12517: 0151bc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12518: 00cfc5a4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12518: 00cfc554 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12519: 01442ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12520: 00996aa0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12520: 00996a50 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12521: 0143e470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12522: 0151d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12523: 00dce734 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12524: 00adfae0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12523: 00dce6e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12524: 00adfa90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12525: 0151bc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12526: 014f521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12527: 0097bc54 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12527: 0097bc04 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12528: 014ef590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12529: 0085162c 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12529: 008515e0 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12530: 0151b4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12531: 014eb4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12532: 0038d458 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12533: 00b0e11c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12533: 00b0e0cc 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12534: 00517698 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 12535: 0090d948 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 12535: 0090d8f8 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12536: 014f3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12537: 00ae7b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12537: 00ae7b0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12538: 006b99e0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 12539: 0092acc0 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12539: 0092ac70 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12540: 0151c482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12541: 0151cdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12542: 00b19bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12542: 00b19b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12543: 006abd78 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12544: 0150ab30 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12545: 0143e3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12546: 0151b4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12547: 014df9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ - 12548: 00973b10 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 12548: 00973ac0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12549: 0151d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ - 12550: 008d66e0 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12551: 008697c4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12550: 008d6690 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ + 12551: 00869774 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12552: 0151cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12553: 0151d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12554: 014f22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12555: 00839504 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12556: 009cec40 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12555: 008394b8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12556: 009cebf0 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12557: 0151c284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12558: 00839580 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12558: 00839534 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12559: 007a9a68 96 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12560: 014e2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12561: 0151c9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12562: 00ad4cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12562: 00ad4c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12563: 014ec714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12564: 014f46f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 12565: 009f0728 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12565: 009f06d8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12566: 014f3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12567: 004db810 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12568: 00ad1470 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 12569: 0095ee4c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 12568: 00ad1420 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12569: 0095edfc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12570: 0151b261 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12571: 0068fc34 572 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12572: 00ba8e68 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12572: 00ba8e18 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12573: 014e013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12574: 014f4230 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12575: 014e80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12576: 0151c3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12577: 00b4ba9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12577: 00b4ba4c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12578: 0151c252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12579: 0143e80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12580: 013ba3d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12581: 014e6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12582: 014e8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12583: 006e6ed8 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12584: 0083fb84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12584: 0083fb38 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12585: 00648a00 4240 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12586: 00823b80 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12587: 00b741ec 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12586: 00823b34 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12587: 00b7419c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12588: 0143e788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12589: 00408fb4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12590: 00adf0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12590: 00adf068 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12591: 0151b974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12592: 014eca74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12593: 00b0d1f4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 12594: 009500f0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 12593: 00b0d1a4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12594: 009500a0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12595: 0151c378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 12596: 00953bd8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12597: 0083fc14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12596: 00953b88 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 12597: 0083fbc8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12598: 0151bb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12599: 0151bebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12600: 006a4d88 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12601: 0151cac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12602: 0048c87c 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12603: 00aa4c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12603: 00aa4bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12604: 0069366c 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12605: 014ea508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12606: 00a84f30 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12606: 00a84ee0 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12607: 0151b3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12608: 014e3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12609: 006865c8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12610: 0151cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12611: 014eb884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12612: 0068e29c 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12613: 0151d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12614: 007bbf5c 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12614: 007bbf30 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12615: 014e4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12616: 006734b8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12617: 01433cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12618: 0151b2dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12619: 0083fca4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12620: 00a823b8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12619: 0083fc58 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12620: 00a82368 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12621: 0151ccc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12622: 0151c2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12623: 004dbc30 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12624: 0151cd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12625: 014ee26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12626: 014f2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12627: 00b74b14 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12627: 00b74ac4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12628: 0151cc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12629: 01416e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12630: 00b79a7c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12630: 00b79a2c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12631: 0032644c 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12632: 002bb06c 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12633: 014f429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12634: 0151ce26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12635: 0151d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12636: 0151b2c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12637: 0151b548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12638: 00516fc0 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12639: 014e8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12640: 0151cdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12641: 00b15fd4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12642: 00b742ec 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12643: 00851900 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12644: 00ae4770 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12641: 00b15f84 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12642: 00b7429c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12643: 008518b4 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12644: 00ae4720 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12645: 014eb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12646: 0151bb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12647: 003f6d7c 180 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12648: 00624360 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12649: 0151b4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12650: 0151bfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 12651: 0095e920 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12652: 00b40e14 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12651: 0095e8d0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 12652: 00b40dc4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12653: 014ebd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 12654: 0097131c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 12654: 009712cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12655: 00656120 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12656: 002d18c0 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12657: 014e07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12658: 00921038 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12659: 00ae2228 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12658: 00920fe8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12659: 00ae21d8 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12660: 0151ca40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12661: 0151b828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12662: 008b64b0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12662: 008b6460 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12663: 00704900 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12664: 014eef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12665: 014ea108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12666: 014ea618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12667: 009717fc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12668: 00852344 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12667: 009717ac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 12668: 008522f8 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12669: 006b3264 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12670: 009e559c 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12671: 00add2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12670: 009e554c 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12671: 00add2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12672: 014e2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12673: 002d2690 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12674: 009f0b88 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12674: 009f0b38 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12675: 0151d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12676: 014f0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12677: 00b27878 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12677: 00b27828 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12678: 0151ce46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12679: 01417390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12680: 002eb8c8 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12681: 00b3c1f8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12681: 00b3c1a8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12682: 014ebdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12683: 014e5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12684: 014f3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 12685: 0097177c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 12685: 0097172c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12686: 006ac38c 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12687: 00ac17f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12687: 00ac17a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12688: 0151ca66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12689: 014e663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12690: 0036c2ec 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12691: 006abff8 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12692: 0151c3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12693: 0151ca76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12694: 01455180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12700,360 +12700,360 @@ │ │ │ │ 12696: 014e6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12697: 014e21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12698: 0151c7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12699: 014de854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12700: 0151c346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12701: 0151cd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12702: 006b64ac 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12703: 00b19f08 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12703: 00b19eb8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12704: 0145572c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12705: 00b793b0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12705: 00b79360 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12706: 0151dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12707: 00ad4dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12707: 00ad4d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12708: 014f1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12709: 002fab7c 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 12710: 0095ec30 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 12710: 0095ebe0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12711: 014e4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12712: 0151d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12713: 0040ded4 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12714: 014f0054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 12715: 0030c2fc 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12716: 01455498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12717: 014df528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12718: 00703d10 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12719: 0151cc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12720: 0151de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12721: 005164f4 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12722: 0151bd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12723: 009763a4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12723: 00976354 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12724: 01433bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12725: 014f1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12726: 014ecb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12727: 00ba78e4 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12728: 008c5fc0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12729: 009be144 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12727: 00ba7894 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12728: 008c5f70 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12729: 009be0f4 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12730: 002bb16c 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12731: 006b2824 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12732: 00975d64 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12732: 00975d14 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12733: 0151b34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12734: 008ed3fc 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12734: 008ed3ac 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12735: 007afbb4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12736: 0031a8f0 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12737: 014560f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12738: 00b8b628 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12739: 00aa3ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12738: 00b8b5d8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12739: 00aa3e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12740: 014e2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12741: 014de630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12742: 014e4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12743: 002c5964 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12744: 014edf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12745: 00b15ab4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12745: 00b15a64 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12746: 014e4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12747: 01456200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12748: 014e751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12749: 014e8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12750: 00950188 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12750: 00950138 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12751: 014edfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12752: 00b6d044 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12752: 00b6cff4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12753: 0151cc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12754: 002a1de0 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12755: 0151b31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12756: 014e05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12757: 0079276c 108 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 12758: 0151cc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12759: 0145617c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12760: 014e3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12761: 009515d4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12761: 00951584 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12762: 00490ec0 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12763: 013bc638 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12764: 014f4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12765: 0151d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12766: 00b89320 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12766: 00b892d0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12767: 014f2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12768: 014e5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12769: 004a2380 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12770: 0151b2bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12771: 002e0590 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12772: 00aeb430 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12772: 00aeb3e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12773: 0151c43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12774: 0151bd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12775: 0151c7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12776: 00901568 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12777: 00ae7600 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12778: 00b60e68 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12776: 00901518 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12777: 00ae75b0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12778: 00b60e18 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12779: 0057b088 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12780: 0151cdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12781: 014df258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12782: 00ae7d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12783: 0089c200 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12782: 00ae7cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12783: 0089c1b0 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12784: 0151b72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12785: 0083e860 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 12786: 00aa7754 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12787: 00933ef0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12785: 0083e814 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 12786: 00aa7704 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12787: 00933ea0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12788: 014e1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12789: 006587b4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12790: 014e3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12791: 00b76c30 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12792: 009ed5f0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12793: 00904e00 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12791: 00b76be0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12792: 009ed5a0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12793: 00904db0 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12794: 0151ca5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12795: 0084767c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ - 12796: 00958d7c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12795: 00847630 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 12796: 00958d2c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12797: 0151c384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12798: 0151b96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12799: 0151cc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12800: 00b8f820 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12800: 00b8f7d0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12801: 00decc64 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12802: 014ea958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 12803: 00957fc4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12803: 00957f74 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12804: 005691c8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12805: 014f0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12806: 0151b5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 12807: 00847930 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 12807: 008478e4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 12808: 014e9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12809: 008a47dc 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12809: 008a478c 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12810: 014f48c4 100 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_target_trace_events_trace_events │ │ │ │ 12811: 0151c530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12812: 014f49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12813: 014de280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12814: 014e709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12815: 00ad83cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12815: 00ad837c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12816: 002c0c30 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12817: 0094ebfc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12818: 00b23358 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12819: 00ab90dc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12820: 00adf284 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12817: 0094ebac 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12818: 00b23308 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12819: 00ab908c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12820: 00adf234 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12821: 0151c3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12822: 00b2d2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12823: 008f9c78 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12822: 00b2d250 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12823: 008f9c28 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12824: 014ed1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12825: 0151c0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ - 12826: 0086dff4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ + 12826: 0086dfa4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 12827: 0151b54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12828: 00329a4c 160 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12829: 00ab8244 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12829: 00ab81f4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12830: 00411b90 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ - 12831: 0086dfb8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ + 12831: 0086df68 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 12832: 014e627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12833: 014ecaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12834: 0151d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 12835: 0084622c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 12835: 008461e0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 12836: 014e40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12837: 00526010 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12838: 0093052c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12838: 009304dc 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12839: 0151d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12840: 008e3ab4 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12840: 008e3a64 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12841: 0031c644 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12842: 014df3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12843: 008f1608 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12843: 008f15b8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12844: 0033ef2c 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12845: 0151c1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12846: 014e13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ - 12847: 0086dff0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ + 12847: 0086dfa0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 12848: 0151b4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ - 12849: 008707d0 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ - 12850: 0086e4ac 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ + 12849: 00870780 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ + 12850: 0086e45c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 12851: 0151cca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12852: 008ff28c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12852: 008ff23c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12853: 01418e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12854: 0036c4ec 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12855: 0151d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ - 12856: 0086e1ec 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ - 12857: 0087073c 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 12858: 00846390 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 12856: 0086e19c 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ + 12857: 008706ec 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ + 12858: 00846344 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 12859: 014eecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12860: 0151bb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12861: 002bb260 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12862: 002c2c9c 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 12863: 0144d7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 12864: 00a9d7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12865: 00b1b0a4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12864: 00a9d7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12865: 00b1b054 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12866: 014f39f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12867: 014e699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12868: 0151bfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12869: 00ba5744 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12869: 00ba56f4 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12870: 014550fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 12871: 00a89c60 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ - 12872: 0086e35c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ - 12873: 00870794 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ + 12871: 00a89c10 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12872: 0086e30c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ + 12873: 00870744 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 12874: 0151d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12875: 00abf2c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12875: 00abf278 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12876: 006b3f28 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12877: 00a26904 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12877: 00a268b4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12878: 002b6ef4 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12879: 01455624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 12880: 014e7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12881: 014efe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12882: 00b75930 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12882: 00b758e0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12883: 0151c686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12884: 00b5cea4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12885: 00b1d6a0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12884: 00b5ce54 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12885: 00b1d650 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12886: 0151cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ - 12887: 0086d0e8 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ + 12887: 0086d098 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 12888: 0151d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12889: 0151c0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12890: 00630424 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12891: 00988a5c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12892: 00b54738 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12891: 00988a0c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12892: 00b546e8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 12893: 01455414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 12894: 00aa5790 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12894: 00aa5740 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 12895: 003c428c 116 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 12896: 00920fe0 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12897: 009c2444 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12896: 00920f90 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12897: 009c23f4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12898: 007b1974 108 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ - 12899: 00920780 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12899: 00920730 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12900: 014e037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12901: 008e39b4 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12902: 0095f088 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12903: 00b2051c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12901: 008e3964 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12902: 0095f038 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12903: 00b204cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12904: 0151c53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12905: 01512b96 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12906: 014e016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12907: 0151ce7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12908: 014f1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12909: 0151ccb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12910: 014f4520 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12911: 0151cd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12912: 00b1bb34 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12912: 00b1bae4 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12913: 0151c148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12914: 0142c014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 12915: 006d9044 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ 12916: 014e2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 12917: 0098e5c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12918: 0086cbfc 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 12919: 009eeb7c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12917: 0098e570 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12918: 0086cbac 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ + 12919: 009eeb2c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12920: 002b86a0 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12921: 00408e9c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12922: 00b8e17c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12922: 00b8e12c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12923: 0151d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12924: 0151c27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12925: 005249a8 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12926: 00aefacc 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12927: 009bdcdc 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12928: 00ab6cc0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12926: 00aefa7c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12927: 009bdc8c 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12928: 00ab6c70 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12929: 014ee64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12930: 014f2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12931: 01454418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 12932: 014eb844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12933: 00932854 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12933: 00932804 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12934: 014e5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12935: 0031fadc 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12936: 009707a0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12936: 00970750 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12937: 0151b2c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12938: 00670924 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12939: 0151c68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12940: 0151d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12941: 01417de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12942: 0038a0e4 148 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ - 12943: 0095d52c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12943: 0095d4dc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12944: 0151b3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 12945: 00788efc 200 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 12946: 0143dfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 12947: 00a861ac 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12947: 00a8615c 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12948: 0151d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12949: 014ed3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12950: 0151deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12951: 009f4810 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12951: 009f47c0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12952: 0038c594 36 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 12953: 014f1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12954: 00918048 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12955: 0095cdac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12954: 00917ff8 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12955: 0095cd5c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12956: 0151b3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12957: 009593a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12957: 00959354 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12958: 0028a96c 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12959: 0043b560 1108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12960: 008f75a0 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12960: 008f7550 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12961: 0143df48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ - 12962: 00974a90 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12962: 00974a40 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12963: 0060ad48 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12964: 014e4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12965: 00b35444 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12966: 009d2278 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12965: 00b353f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12966: 009d2228 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12967: 0151b3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12968: 00668774 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12969: 0053a968 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12970: 0151b530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12971: 00b9d0e0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12972: 009f4990 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12971: 00b9d090 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12972: 009f4940 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12973: 014ecd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12974: 0084a8e4 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ + 12974: 0084a898 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 12975: 0143f0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 12976: 014f0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ - 12977: 0086ed84 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ + 12977: 0086ed34 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 12978: 0143dec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ 12979: 0151d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12980: 014ea658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12981: 014e6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12982: 0031eca0 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12983: 0053a6f0 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12984: 00970d88 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12984: 00970d38 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12985: 0151c5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12986: 003e9640 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12987: 00b7501c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12987: 00b74fcc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12988: 0151d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12989: 0151d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12990: 007af984 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 12991: 00ba31f0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12991: 00ba31a0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12992: 002b8a9c 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12993: 0151d980 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12994: 0151c504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12995: 014f3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12996: 013bc8dc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12997: 002a3134 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12998: 009fb50c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12998: 009fb4bc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12999: 014f1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13000: 0151d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13001: 014eda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13002: 0151b28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13003: 00996834 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13004: 00aa4034 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13003: 009967e4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13004: 00aa3fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13005: 0151d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13006: 014e9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13007: 013bdcec 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13008: 01418c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 13009: 00964f74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13010: 00ad1270 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 13011: 009e56cc 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13009: 00964f24 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 13010: 00ad1220 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13011: 009e567c 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13012: 0151d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13013: 002c0c60 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13014: 0151d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13015: 0034ff0c 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13016: 00863718 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13016: 008636c8 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13017: 006b64f4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13018: 008563ec 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13018: 0085639c 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13019: 014e617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13020: 009959c4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13020: 00995974 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13021: 014f1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 13022: 009186c0 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 13022: 00918670 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 13023: 014eff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13024: 0151c8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13025: 00ade8b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13025: 00ade864 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13026: 002bd774 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13027: 0151d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13028: 0056f654 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13029: 00519c30 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13030: 00abfa8c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13030: 00abfa3c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13031: 006c9268 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13032: 0151cb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13033: 00b12d58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13033: 00b12d08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13034: 014e2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13035: 00afb83c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13036: 00ae80c0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13037: 008570e4 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13035: 00afb7ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13036: 00ae8070 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13037: 00857094 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13038: 01425b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13039: 0068e6e8 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13040: 014f39e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13041: 00489278 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13042: 00b8ebc0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13042: 00b8eb70 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13043: 0151be68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13044: 0151c260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13045: 0082cfd0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13045: 0082cf84 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13046: 0151b602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13047: 003f940c 720 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13048: 00b9a580 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13048: 00b9a530 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13049: 014f1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13050: 014e6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13051: 014e00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13052: 0151b270 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13053: 014f2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13054: 0028cba4 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13055: 014e755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13061,5441 +13061,5441 @@ │ │ │ │ 13057: 014ee6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13058: 0151c164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13059: 014e68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13060: 014549c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13061: 0151b914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13062: 014f18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13063: 0151c8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13064: 00aa0a70 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13064: 00aa0a20 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13065: 01512ba8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ 13066: 014547b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13067: 00b6c284 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13067: 00b6c234 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13068: 014f0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13069: 00921040 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13069: 00920ff0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13070: 0151c04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13071: 0151b2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13072: 0082d138 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13072: 0082d0ec 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13073: 014e3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13074: 014e4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13075: 014deabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13076: 0151c278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13077: 0151cb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13078: 002d31e4 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13079: 00613a40 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13080: 01454cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13081: 00b9121c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13082: 00adf170 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13081: 00b911cc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13082: 00adf120 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13083: 014e6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13084: 014e8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13085: 0151d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13086: 0151bb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13087: 014e731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13088: 004a2374 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13089: 0151d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13090: 0151ccf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 13091: 00918b84 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 13091: 00918b34 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 13092: 0151db40 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13093: 0151d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ - 13094: 009670c8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13095: 009ed000 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 13096: 008585b4 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ + 13094: 00967078 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 13095: 009ecfb0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13096: 00858564 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ 13097: 0151c4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 13098: 0084f3f8 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13099: 00aa64dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13100: 00ab3630 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13098: 0084f3ac 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ + 13099: 00aa648c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13100: 00ab35e0 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13101: 0151cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13102: 0151c514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13103: 009c22dc 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13103: 009c228c 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13104: 014e3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13105: 00a29208 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13105: 00a291b8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13106: 014f437c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13107: 00992960 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 13108: 00858b5c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ + 13107: 00992910 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13108: 00858b0c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ 13109: 014eeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 13110: 0095e470 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 13110: 0095e420 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13111: 0151c720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13112: 0151b4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 13113: 0095a304 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 13113: 0095a2b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13114: 005c3098 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13115: 007f0838 31920 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13115: 007f0780 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13116: 0151cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13117: 0151baa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13118: 0050a514 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13119: 0151d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13120: 014f34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13121: 004dc528 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13122: 0151c75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13123: 0151c934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13124: 00aac9f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13124: 00aac9a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13125: 01455078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13126: 0151d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13127: 009ba718 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13128: 00b7e62c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13127: 009ba6c8 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13128: 00b7e5dc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13129: 0151d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13130: 0145551c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ - 13131: 008bdfa0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 13131: 008bdf50 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13132: 0151b96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 13133: 00939e6c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 13133: 00939e1c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13134: 014e27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13135: 0151c886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13136: 00b8b378 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 13137: 00919a2c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 13136: 00b8b328 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13137: 009199dc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13138: 0151cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13139: 00b3ca24 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13140: 0092afb4 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13139: 00b3c9d4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13140: 0092af64 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13141: 014e55d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13142: 0151b570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13143: 00b9c9bc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13143: 00b9c96c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13144: 003855fc 112 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13145: 0151c62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13146: 0151c02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13147: 00677890 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13148: 00a89a0c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13148: 00a899bc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13149: 0151caf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13150: 01455390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13151: 00b8f240 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13151: 00b8f1f0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13152: 01457598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13153: 014ebdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13154: 00ac9ffc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13154: 00ac9fac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13155: 014576a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13156: 002a7c50 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13157: 014ed644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13158: 014dd420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13159: 0151d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13160: 014e6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13161: 00921838 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13162: 00b91720 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13161: 009217e8 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13162: 00b916d0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13163: 014dd5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13164: 009abdf4 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13164: 009abda4 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13165: 014eefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13166: 0151cac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13167: 0145761c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13168: 002db580 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13169: 00ac502c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13170: 00b828ac 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 13171: 00956588 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 13172: 008ef3bc 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13173: 00869a00 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13174: 00b56574 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13169: 00ac4fdc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13170: 00b8285c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13171: 00956538 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 13172: 008ef36c 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 13173: 008699b0 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13174: 00b56524 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13175: 014ef680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13176: 0151d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13177: 00aa4c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13177: 00aa4c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13178: 004367b8 388 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13179: 00aa62b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13179: 00aa6264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13180: 002d32b0 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13181: 014def2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13182: 0142f194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13183: 0151b304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13184: 00b38b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13184: 00b38acc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13185: 014e1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13186: 002d04b4 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13187: 00b03e20 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13187: 00b03dd0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13188: 0151b750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13189: 0151ca10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13190: 014e3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13191: 014ee3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13192: 00b709b0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13193: 00898db0 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13192: 00b70960 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13193: 00898d60 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13194: 01512ba5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 13195: 0142f110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ - 13196: 0086c634 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ + 13196: 0086c5e4 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13197: 0151dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13198: 0097b8dc 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13198: 0097b88c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13199: 0151d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13200: 0151c3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 13201: 008f268c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13202: 00b33ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13201: 008f263c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 13202: 00b33e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13203: 005c716c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13204: 00b8a230 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13204: 00b8a1e0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13205: 014e6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13206: 00ad67d4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13206: 00ad6784 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13207: 0151d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13208: 014d6c68 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13209: 014f315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13210: 00ae8008 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13210: 00ae7fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13211: 002c0c50 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13212: 00b5d14c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13212: 00b5d0fc 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13213: 0151cbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13214: 0151b62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13215: 0151bdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13216: 004dbbfc 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13217: 0151c234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13218: 008b6e48 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13218: 008b6df8 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13219: 0142f08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13220: 013bd5b8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13221: 014f1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13222: 014df868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ - 13223: 0096ce98 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13224: 008fbc5c 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13225: 00b30fe0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13223: 0096ce48 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 13224: 008fbc0c 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13225: 00b30f90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13226: 0151d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13227: 005c6650 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13228: 01427658 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13229: 00b8e4e8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13230: 00b31de8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13229: 00b8e498 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13230: 00b31d98 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13231: 006e6f04 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13232: 014e21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13233: 00a8b49c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13233: 00a8b44c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13234: 014e4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13235: 00549c88 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13236: 014dd390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13237: 014f24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ - 13238: 00918658 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 13238: 00918608 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 13239: 0151c3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13240: 0151b285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 13241: 0090be94 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 13241: 0090be44 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 13242: 014e0b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 13243: 0051d0ac 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 13244: 0151c0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 13245: 00705bf8 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 13246: 0048f878 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 13247: 0151c0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 13248: 0151be50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13249: 014e2974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13250: 0151d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13251: 0151c5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13252: 014ea0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 13253: 008ec55c 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 13253: 008ec50c 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13254: 0151bf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13255: 0151d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13256: 00d1dc28 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13256: 00d1dbd8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13257: 014f86c8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13258: 013bc9c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13259: 014dfa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13260: 0151cb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13261: 0151d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13262: 002c9130 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13263: 014e6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13264: 0151caaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13265: 0151b908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13266: 00b561d0 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13266: 00b56180 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13267: 014e34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13268: 00703d5c 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13269: 00b31050 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13269: 00b31000 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13270: 00630144 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13271: 002c7dd8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13272: 00ab9f34 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13273: 00b754f4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13272: 00ab9ee4 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13273: 00b754a4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13274: 014e4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13275: 0151c176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13276: 0048f9c4 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13277: 002c9c40 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13278: 0151b986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13279: 00b3d4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13279: 00b3d474 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13280: 0151b558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13281: 00ad0b74 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13281: 00ad0b24 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13282: 014f3a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13283: 0151ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13284: 014f2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13285: 00b8ec64 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13285: 00b8ec14 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13286: 013bd368 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13287: 0151c4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13288: 014e6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 13289: 008f6794 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 13290: 0091e640 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 13289: 008f6744 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 13290: 0091e5f0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13291: 003f45a0 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13292: 014f39b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13293: 014e80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 13294: 00b9901c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13294: 00b98fcc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13295: 0151defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13296: 014e7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13297: 0151bfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13298: 00b43820 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13298: 00b437d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13299: 014558b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13300: 0141999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13301: 00a008f4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13301: 00a008a4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13302: 014eb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13303: 003ef1d0 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13304: 014e33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13305: 00b7bbe4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13305: 00b7bb94 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13306: 002c6cac 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13307: 005ce3a0 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13308: 0151dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13309: 00af3b08 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13310: 00d1d82c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13311: 00b794f4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13309: 00af3ab8 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13310: 00d1d7dc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13311: 00b794a4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13312: 014f1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13313: 013bc2c8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13314: 0151d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13315: 0151c022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13316: 014dd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13317: 013bdca8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13318: 00b52e20 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13318: 00b52dd0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13319: 014e8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13320: 009348d8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13320: 00934888 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13321: 014e785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13322: 00ad09b4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13322: 00ad0964 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13323: 0151c936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13324: 0151d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13325: 0151b7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13326: 0081d79c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13327: 00af4848 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13328: 00996e10 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13326: 0081d750 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ + 13327: 00af47f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13328: 00996dc0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13329: 00791b5c 324 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13330: 009e38b4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13330: 009e3864 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13331: 0151d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 13332: 0095851c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 13332: 009584cc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13333: 006ddf38 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13334: 00b79ae4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13334: 00b79a94 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13335: 006f9834 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ - 13336: 00850c68 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ + 13336: 00850c1c 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13337: 002c0c58 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 13338: 00971894 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 13338: 00971844 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13339: 014158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ - 13340: 0081d8c8 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ + 13340: 0081d87c 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13341: 014f4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13342: 014f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13343: 0151b7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13344: 0151c040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13345: 0151dc50 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13346: 00b24100 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13346: 00b240b0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13347: 014e2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13348: 003049b4 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13349: 01428c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13350: 0151ccda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13351: 0151b384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13352: 014e76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13353: 00aa41a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13353: 00aa4154 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13354: 0151ccd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13355: 0151b850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13356: 014eb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13357: 00b42c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13357: 00b42bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13358: 0066a4d8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13359: 014e3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13360: 014de7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13361: 0081d870 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13362: 00b42e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13361: 0081d824 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ + 13362: 00b42e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 13363: 0151d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13364: 00b2c08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13364: 00b2c03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13365: 01428d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13366: 0151cbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13367: 0151c3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 13368: 0086fc2c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13369: 009cfd18 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13370: 00aed84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13371: 00b69f0c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13368: 0086fbdc 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ + 13369: 009cfcc8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13370: 00aed7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13371: 00b69ebc 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13372: 0151d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ - 13373: 00870bec 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ + 13373: 00870b9c 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13374: 014f4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13375: 0151d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13376: 009f1280 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13376: 009f1230 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13377: 014f0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13378: 0151c6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13379: 014e9608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 13380: 00919924 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 13380: 009198d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13381: 003896b8 64 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ - 13382: 0095eb04 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 13382: 0095eab4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13383: 014f0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13384: 014d6c38 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13385: 00855dc4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ - 13386: 00851054 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ + 13385: 00855d74 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13386: 00851008 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13387: 01428c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13388: 00658478 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13389: 014f18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13390: 00b2f3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13390: 00b2f384 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13391: 014f1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13392: 0141541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 13393: 00afc854 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 13393: 00afc804 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 13394: 0151c670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13395: 0151c76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13396: 003fa5fc 20 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13397: 007b790c 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13398: 00b6b5f0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13397: 007b78e0 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13398: 00b6b5a0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13399: 006d96cc 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13400: 0042915c 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ - 13401: 008efb2c 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 13401: 008efadc 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13402: 014f258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 13403: 00870a80 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13404: 00b40d54 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13403: 00870a30 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ + 13404: 00b40d04 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13405: 014f3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13406: 00aa33a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13406: 00aa3350 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13407: 014267e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13408: 00a41168 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13408: 00a41118 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13409: 014e8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13410: 008f90d4 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13410: 008f9084 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13411: 014ea5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13412: 009eed04 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13412: 009eecb4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13413: 014eb984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13414: 014e2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13415: 01414000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13416: 002bf4d4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13417: 0151d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13418: 014df4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13419: 00b73114 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13419: 00b730c4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13420: 014dd830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13421: 0081a114 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13422: 00dbf9c0 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ - 13423: 0090d9ac 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 13421: 0081a0c8 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ + 13422: 00dbf970 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13423: 0090d95c 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13424: 0144ed78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ - 13425: 0090bcac 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 13425: 0090bc5c 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13426: 002b6dd8 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 13427: 0084f8e8 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13428: 00b45974 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13427: 0084f89c 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ + 13428: 00b45924 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13429: 0151c48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13430: 0151d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13431: 00999d18 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13431: 00999cc8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13432: 014e85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13433: 014e5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13434: 0151c37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13435: 00ad5384 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13435: 00ad5334 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13436: 006d699c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ - 13437: 0081d6b8 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ + 13437: 0081d66c 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13438: 014e58d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13439: 0083bf5c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13439: 0083bf10 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13440: 014e8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13441: 002c18a0 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13442: 014ed174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13443: 0070eca8 260 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13444: 0151c3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13445: 00927a98 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13446: 0083bfc0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13445: 00927a48 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13446: 0083bf74 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13447: 006b56fc 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13448: 00b3521c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13448: 00b351cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13449: 0151bd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ - 13450: 0081d774 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ + 13450: 0081d728 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13451: 014f42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13452: 0151caca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13453: 009e1a28 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13453: 009e19d8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13454: 0069e5f0 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13455: 006a4320 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13456: 0028b050 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13457: 0151d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13458: 00b49838 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13458: 00b497e8 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13459: 00719538 636 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13460: 014f3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13461: 014f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13462: 00b0f828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13463: 008ba5cc 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13462: 00b0f7d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13463: 008ba57c 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13464: 0151cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13465: 0151cce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13466: 006e96a0 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 13467: 0081d730 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ + 13467: 0081d6e4 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13468: 0151c95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13469: 00406cb4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13470: 00babf60 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13470: 00babf10 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13471: 006ac394 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13472: 00853cd8 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13473: 00ba817c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13472: 00853c8c 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13473: 00ba812c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13474: 0151ce54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13475: 0151c456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13476: 00ad13b0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13477: 009c15dc 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13478: 00856a84 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13476: 00ad1360 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13477: 009c158c 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13478: 00856a34 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13479: 0151bb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13480: 00afd02c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13480: 00afcfdc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13481: 002c6c0c 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13482: 00709754 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13483: 0151b74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13484: 014ed6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13485: 009f4790 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13485: 009f4740 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13486: 0151b84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13487: 00b237b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13487: 00b23764 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13488: 014e2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 13489: 0151d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13490: 0082f8b8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13490: 0082f86c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13491: 0151c40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 13492: 0095d514 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13493: 009b9458 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13492: 0095d4c4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 13493: 009b9408 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13494: 0070d0f0 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13495: 0043af6c 348 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13496: 00b9c910 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 13497: 0096c1b8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13498: 00aed9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13499: 0082f9d0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13500: 00b1bc70 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13501: 00b23aa4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13496: 00b9c8c0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13497: 0096c168 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 13498: 00aed96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13499: 0082f984 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13500: 00b1bc20 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13501: 00b23a54 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13502: 01413f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13503: 0151d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13504: 00b6b25c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13504: 00b6b20c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13505: 014e9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13506: 005945ec 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13507: 014e1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 13508: 014f3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 13509: 00b1993c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13510: 00844e8c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ - 13511: 0091cb58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 13509: 00b198ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13510: 00844e40 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13511: 0091cb08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13512: 003286a0 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13513: 0151cbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13514: 002cb184 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13515: 00b95db0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13515: 00b95d60 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13516: 005144b4 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13517: 0151cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13518: 014f3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13519: 014dcce8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13520: 0151d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13521: 00ab5ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13521: 00ab5c54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13522: 0151d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13523: 00ad4f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13523: 00ad4f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13524: 0037c9bc 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13525: 00322f94 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13526: 00ab9ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13526: 00ab9a60 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13527: 0151dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13528: 002bdee0 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 13529: 0090bd2c 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13530: 0082fb0c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13531: 00b265ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13529: 0090bcdc 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 13530: 0082fac0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13531: 00b2659c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13532: 014f3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13533: 00845074 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13533: 00845028 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13534: 0151d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13535: 014f435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13536: 014ddc1c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13537: 00aa39bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13537: 00aa396c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13538: 0151b86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13539: 014dc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ - 13540: 0084c69c 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ + 13540: 0084c650 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13541: 0151d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13542: 0151d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13543: 014e11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13544: 00aedb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13544: 00aedadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13545: 0143eba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13546: 014e9f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13547: 0151be76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13548: 0151c2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13549: 00b98304 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13550: 00b75444 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13549: 00b982b4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13550: 00b753f4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13551: 014eb474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13552: 0143eb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13553: 014e49d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13554: 014ea488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13555: 0151bf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13556: 002c278c 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13557: 014ebc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13558: 0151d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13559: 006b65f8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13560: 0151d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13561: 007015d0 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13562: 0151b87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13563: 0142c11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13564: 008b7064 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13565: 00adc918 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13564: 008b7014 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13565: 00adc8c8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13566: 0037599c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13567: 014f2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13568: 002c7b1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13569: 0151d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13570: 0143eaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13571: 003263e8 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13572: 00b491e8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13572: 00b49198 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13573: 0031f6e8 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13574: 014e4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13575: 0151bb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13576: 0151c664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13577: 00b42174 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13578: 00b42d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13577: 00b42124 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13578: 00b42d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 13579: 0151d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13580: 0151d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13581: 008d690c 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13581: 008d68bc 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13582: 014f03f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13583: 002ed0e4 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13584: 014dfd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13585: 0085c7b4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13585: 0085c764 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13586: 014f516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13587: 0151d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 13588: 00970fe4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13589: 0085c61c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ - 13590: 0086cac4 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13591: 00b683cc 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13588: 00970f94 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 13589: 0085c5cc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13590: 0086ca74 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ + 13591: 00b6837c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13592: 00510e30 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13593: 002cb5b0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13594: 002bbefc 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13595: 00a957f0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13596: 00b03884 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13597: 00b40a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13595: 00a957a0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13596: 00b03834 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13597: 00b40a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13598: 014e22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13599: 009ac418 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13599: 009ac3c8 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13600: 0151d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13601: 014eb654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13602: 0098998c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13602: 0098993c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13603: 014e9cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13604: 013bc1f8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13605: 014e71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13606: 00381164 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13607: 0151ccd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13608: 0085c6e8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13608: 0085c698 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13609: 0048e948 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13610: 00aa3c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 13611: 008e4900 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 13610: 00aa3c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13611: 008e48b0 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13612: 014dfd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13613: 0151bf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13614: 01513d84 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13615: 00a4a6ec 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13615: 00a4a69c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13616: 014df4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13617: 0151cb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13618: 0151cd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13619: 00b8ceb4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13619: 00b8ce64 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13620: 0066806c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13621: 0151d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13622: 007b0de8 112 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13623: 00aeccb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13623: 00aecc68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13624: 0069d328 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13625: 0151bcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13626: 00b3e450 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13627: 00acf1bc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13626: 00b3e400 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13627: 00acf16c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13628: 0151baf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13629: 01417f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13630: 00ad580c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13630: 00ad57bc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13631: 003222f4 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ - 13632: 0084b8d0 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ + 13632: 0084b884 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13633: 002c6d20 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13634: 006e624c 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13635: 0151bad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13636: 0151bd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13637: 00ae30f8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13637: 00ae30a8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13638: 005ca650 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13639: 0067efd8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13640: 014499f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13641: 0151c604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13642: 0151c5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13643: 002be674 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13644: 00b24a90 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13644: 00b24a40 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13645: 01417ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13646: 014efed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13647: 01449af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13648: 00ae87f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 13649: 0091c834 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 13648: 00ae87a0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13649: 0091c7e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13650: 014df538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13651: 01413ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13652: 014dd520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13653: 0151d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13654: 014f00d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13655: 014dd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13656: 01438fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13657: 0151c7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13658: 00929c34 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13658: 00929be4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13659: 014eb8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13660: 006e0b74 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13661: 01445c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13662: 00921030 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13662: 00920fe0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13663: 01449a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13664: 0151c63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13665: 01445a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13666: 01438f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13667: 008284b0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13667: 00828464 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13668: 014e0e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13669: 0053e7c4 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13670: 00b4fb84 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13671: 00ba823c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13670: 00b4fb34 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13671: 00ba81ec 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13672: 004e07cc 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13673: 00704224 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13674: 01445b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ - 13675: 00919144 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 13675: 009190f4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 13676: 004da93c 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13677: 0151cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 13678: 009708d0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13679: 00ba51ec 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13678: 00970880 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 13679: 00ba519c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13680: 007046e4 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13681: 014e650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13682: 00b99340 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13683: 0097b75c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13684: 00b74b90 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13685: 009975c8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13686: 00845268 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13682: 00b992f0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13683: 0097b70c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13684: 00b74b40 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13685: 00997578 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13686: 0084521c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13687: 014de8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13688: 002d6098 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13689: 0143727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13690: 00d41aa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13691: 00851a6c 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13690: 00d41a54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13691: 00851a20 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13692: 005bce68 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13693: 00b97d5c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13693: 00b97d0c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13694: 0059e760 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13695: 0060d374 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13696: 00ad105c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13696: 00ad100c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13697: 014e1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13698: 0066d928 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13699: 01445b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13700: 01438ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13701: 0151b7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13702: 013bc86c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13703: 01455de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13704: 00b7a5d8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13704: 00b7a588 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13705: 006b69ac 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13706: 014e62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13707: 00845458 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13707: 0084540c 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13708: 0151c77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13709: 014371f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13710: 0151c2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13711: 00afe0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13711: 00afe0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13712: 002d90f8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13713: 00b5e3f8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13713: 00b5e3a8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13714: 0068e380 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13715: 0043c7ec 100 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13716: 00658344 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13717: 00a005d0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13717: 00a00580 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13718: 013ba410 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13719: 006b2340 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13720: 0142bf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13721: 0085c550 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13721: 0085c500 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13722: 0151ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13723: 0151d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13724: 0151bf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13725: 014eee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13726: 002d13a4 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13727: 00837acc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13727: 00837a80 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13728: 013bd4ec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13729: 0085c3a0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13729: 0085c350 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13730: 0151defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13731: 009facd0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 13732: 00918220 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 13731: 009fac80 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13732: 009181d0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 13733: 006b128c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13734: 0036cc2c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13735: 0151c356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13736: 00ba3050 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13737: 00b48720 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13736: 00ba3000 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13737: 00b486d0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13738: 0060dd68 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 13739: 00916354 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13740: 00837b6c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13741: 00aed2f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13739: 00916304 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 13740: 00837b20 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13741: 00aed2a4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13742: 01418938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13743: 002a2714 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13744: 0143a0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13745: 00b962f0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13745: 00b962a0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13746: 0151c290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13747: 0144c018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13748: 014e34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13749: 014e8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13750: 01425fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13751: 0085c478 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13751: 0085c428 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13752: 014f1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13753: 014e4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13754: 0151d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13755: 0151b81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13756: 0143a060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13757: 0151d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13758: 009211f8 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13758: 009211a8 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13759: 0151c4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13760: 0151de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13761: 014ed064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13762: 00a98e8c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13762: 00a98e3c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13763: 00343e58 200 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 13764: 006abf0c 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13765: 00a82cb0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13765: 00a82c60 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13766: 014f253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13767: 00af559c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 13768: 00837c24 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 13767: 00af554c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13768: 00837bd8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 13769: 013bc304 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13770: 00b1b73c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 13771: 007bc324 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ - 13772: 0081b1f8 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ + 13770: 00b1b6ec 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13771: 007bc2f8 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 13772: 0081b1ac 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 13773: 014f4690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13774: 00b3db0c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13775: 00932ff0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13774: 00b3dabc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13775: 00932fa0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13776: 0151bdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13777: 014df7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 13778: 014ddafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13779: 005242f8 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13780: 00b2753c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13781: 00b9a46c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13780: 00b274ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13781: 00b9a41c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13782: 002cba2c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13783: 01410850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13784: 01439fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 13785: 002b3d18 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13786: 0151c5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 13787: 01449b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 13788: 009b24d8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13789: 0093ef0c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13788: 009b2488 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13789: 0093eebc 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13790: 01449c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 13791: 0151beae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13792: 002a44b0 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13793: 00b0e968 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13794: 009ee018 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13795: 00a899e0 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13793: 00b0e918 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13794: 009edfc8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13795: 00a89990 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13796: 014f09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13797: 00322234 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13798: 004a0a90 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13799: 0151d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13800: 00b1a5f4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13800: 00b1a5a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13801: 014f1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13802: 014e727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13803: 00b2d244 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13803: 00b2d1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13804: 014e84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 13805: 009ed118 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13805: 009ed0c8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13806: 01449c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ - 13807: 008eb9a0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13807: 008eb950 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13808: 0151c492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13809: 00511f50 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13810: 002c73bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13811: 0151d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13812: 014e8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13813: 014e6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13814: 0151d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13815: 00672154 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13816: 00b3d5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13816: 00b3d588 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13817: 014e6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13818: 002caf78 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13819: 0151d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13820: 006a50b4 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13821: 013ba404 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13822: 0151c14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13823: 002ed21c 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13824: 0085a8a8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ - 13825: 0093de6c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13826: 00b5d740 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13827: 00af4fc0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13824: 0085a858 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 13825: 0093de1c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13826: 00b5d6f0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13827: 00af4f70 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13828: 014e3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13829: 00acd5a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13830: 009974ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 13831: 0085a728 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 13829: 00acd554 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13830: 0099745c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13831: 0085a6d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 13832: 014e3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13833: 005691b4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13834: 008b6edc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13834: 008b6e8c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13835: 0151b678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13836: 0151c3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13837: 00b70af4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13837: 00b70aa4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13838: 014e057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13839: 00b1bf30 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13840: 0098aa34 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13839: 00b1bee0 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13840: 0098a9e4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13841: 013bd904 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13842: 00b7306c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13842: 00b7301c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13843: 0151cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13844: 0144c228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 13845: 01439f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 13846: 009d0978 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13846: 009d0928 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13847: 006784a8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13848: 009848b8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13849: 0098a89c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13848: 00984868 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13849: 0098a84c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13850: 0032f5c4 1460 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 13851: 0085a7e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 13851: 0085a798 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 13852: 007025fc 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13853: 00aa7b4c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13853: 00aa7afc 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13854: 002c9b54 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13855: 01439ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 13856: 002d4664 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13857: 00b01e38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13857: 00b01de8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13858: 014e8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13859: 014eca04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13860: 002c0ca0 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13861: 00400128 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13862: 01414e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13863: 00b355b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13864: 00b348bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13863: 00b35564 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13864: 00b3486c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13865: 0151bc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13866: 0151c10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13867: 00b7d698 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13867: 00b7d648 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13868: 002d744c 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13869: 002ca6d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13870: 003812c4 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13871: 0036dd1c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13872: 00a9eaf4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13872: 00a9eaa4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13873: 00375538 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13874: 006602ac 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13875: 008938cc 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13875: 0089387c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13876: 01410e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13877: 01439e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 13878: 014f34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13879: 01418ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13880: 0151b2ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ - 13881: 0085030c 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ + 13881: 008502c0 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 13882: 00780e34 1616 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 13883: 0151d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13884: 014e9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13885: 00372f9c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13886: 00a9a78c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13886: 00a9a73c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13887: 0151d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13888: 00920c60 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13889: 008e228c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13890: 009756f8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13888: 00920c10 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13889: 008e223c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13890: 009756a8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13891: 014dd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13892: 0066f528 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13893: 014eb484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13894: 0052fa50 12 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 13895: 0036ecfc 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13896: 002c57a4 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13897: 00928090 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13897: 00928040 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13898: 014e0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13899: 01410640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13900: 01418830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13901: 006b6560 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13902: 007b0fa8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 13903: 0151b554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13904: 0151b448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13905: 0060a3e4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13906: 014e9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13907: 00ad9f30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13908: 00b43768 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13909: 009ee344 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13907: 00ad9ee0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13908: 00b43718 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13909: 009ee2f4 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13910: 002c7468 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13911: 014154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13912: 0151bb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13913: 014eb4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13914: 0151d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13915: 0143ea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 13916: 014e3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13917: 002cb398 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 13918: 0151b842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 13919: 014e40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13920: 014dda30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13921: 0143e998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 13922: 007c0b2c 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 13922: 007c0b00 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 13923: 014ddb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13924: 004dc4d8 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13925: 01455bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 13926: 014e611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13927: 0151c5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13928: 00b9f608 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13928: 00b9f5b8 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13929: 014e703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13930: 0151d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13931: 0151b49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13932: 0151b46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13933: 008e3c20 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13934: 00b03f14 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13933: 008e3bd0 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13934: 00b03ec4 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13935: 014e781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13936: 014e724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13937: 006d8488 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13938: 0151d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13939: 004e1c5c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13940: 00705778 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13941: 00db1980 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13941: 00db1930 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13942: 002bfc4c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13943: 013bc908 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 13944: 0082d084 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 13944: 0082d038 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 13945: 00658298 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13946: 002c5670 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13947: 0151b710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13948: 0143e914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 13949: 014e9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13950: 00701400 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13951: 014e0c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13952: 0151c81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13953: 00add0ac 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13953: 00add05c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13954: 014dd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13955: 0151d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13956: 014ede2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13957: 014e39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13958: 0151debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13959: 014e8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13960: 00ad94a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13960: 00ad9458 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13961: 0151b9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13962: 014f1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13963: 014dd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13964: 01414dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13965: 00b53740 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13965: 00b536f0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13966: 0151c65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13967: 0151cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 13968: 0082d1ec 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 13968: 0082d1a0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 13969: 0151d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13970: 014e1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13971: 006796cc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13972: 014e6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13973: 00baeb98 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13973: 00baeb48 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13974: 014e756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13975: 0151c7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13976: 00b434e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13976: 00b43494 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13977: 014e6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13978: 014ebdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13979: 014edf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13980: 0151b95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13981: 014df978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 13982: 014e8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13983: 014e3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13984: 0151d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13985: 013ba3e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13986: 0151d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13987: 014f39a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13988: 014308c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ - 13989: 009420a4 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13989: 00942054 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13990: 002b6680 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13991: 00506e14 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13992: 00b9534c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13993: 008d6af8 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13992: 00b952fc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13993: 008d6aa8 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13994: 01430844 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 13995: 014f10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13996: 014df958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 13997: 0151bdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13998: 0151c3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13999: 01454394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14000: 01410c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14001: 014f411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14002: 00aed7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14002: 00aed7a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14003: 014e7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14004: 00a94758 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14004: 00a94708 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14005: 014ece54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14006: 0151d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14007: 002bed7c 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14008: 00a9ea00 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 14009: 008f3f90 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 14008: 00a9e9b0 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14009: 008f3f40 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14010: 0151c7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14011: 0151b840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14012: 00b5da68 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14012: 00b5da18 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14013: 014e2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14014: 014e67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14015: 0151beda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14016: 014e87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14017: 0142bcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14018: 014307c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14019: 0151cc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14020: 014f532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14021: 0050f720 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14022: 0151c83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14023: 009cb448 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14023: 009cb3f8 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14024: 014f4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14025: 0036f9e4 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14026: 002d8450 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14027: 00b92dfc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14027: 00b92dac 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14028: 0051e8fc 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14029: 01440b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14030: 014e023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14031: 00665da0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14032: 0063a31c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 14033: 0091b500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 14033: 0091b4b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14034: 0036c5b4 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14035: 014dd340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14036: 002cc0f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14037: 00b8ebe8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14037: 00b8eb98 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14038: 0151be98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14039: 00addf24 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14039: 00added4 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14040: 01418cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14041: 00affb6c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14041: 00affb1c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14042: 01427e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14043: 00b1a3a0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14043: 00b1a350 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14044: 014e4318 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14045: 00921b60 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14045: 00921b10 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14046: 014e52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14047: 008653f8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14048: 00ad1a10 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14047: 008653a8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14048: 00ad19c0 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14049: 005255e8 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14050: 00372ad8 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14051: 0085a33c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14052: 00ad5d60 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14053: 00aa4d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14051: 0085a2ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14052: 00ad5d10 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14053: 00aa4cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14054: 014eb4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14055: 00b761b8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14056: 008650d4 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14055: 00b76168 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14056: 00865084 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14057: 0043b0c8 316 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14058: 01427e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14059: 014e5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14060: 0151d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14061: 0051a5d8 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14062: 0151b612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14063: 00b3979c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 14064: 00950fd4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14065: 00b5df54 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14063: 00b3974c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14064: 00950f84 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 14065: 00b5df04 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14066: 00670f3c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14067: 002c750c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14068: 014deb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14069: 014ed024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14070: 014dcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14071: 00b4abb0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14071: 00b4ab60 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14072: 0151b43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14073: 0151cd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14074: 002cb7dc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14075: 00865254 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14076: 00aba574 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14075: 00865204 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14076: 00aba524 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14077: 0038066c 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14078: 01414210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ - 14079: 0081b404 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ + 14079: 0081b3b8 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14080: 014e9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14081: 014ec8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14082: 00862834 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14083: 00862a4c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14082: 008627e4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14083: 008629fc 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14084: 014ee0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14085: 0151c2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14086: 00aee598 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14087: 00b1eb9c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14086: 00aee548 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14087: 00b1eb4c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14088: 005be47c 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 14089: 0060c728 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 14090: 009cea00 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14090: 009ce9b0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14091: 0151d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14092: 008628e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14092: 00862898 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14093: 0053c25c 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14094: 01423cb8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14095: 014de734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14096: 00aa5c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14096: 00aa5c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14097: 006c8f68 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14098: 014f0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14099: 0151be54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14100: 014f08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14101: 00ab4638 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14101: 00ab45e8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14102: 0144bd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14103: 006e7598 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14104: 0086299c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ - 14105: 00850548 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14106: 00b8b708 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14104: 0086294c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14105: 008504fc 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ + 14106: 00b8b6b8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14107: 014e39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14108: 01414d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14109: 0066da24 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14110: 014f03d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14111: 004356c4 152 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14112: 00ae1a30 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14112: 00ae19e0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14113: 014f50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14114: 0038aff8 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14115: 014ec7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14116: 0054d318 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ - 14117: 0081a950 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ + 14117: 0081a904 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14118: 014dcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14119: 0151c97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ - 14120: 0081aa64 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ + 14120: 0081aa18 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14121: 0151b5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14122: 009c21b4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14122: 009c2164 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14123: 002d48fc 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14124: 00ab66d0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14124: 00ab6680 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14125: 0151bc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14126: 0151b9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14127: 0151b666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 14128: 0091f1b4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 14128: 0091f164 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14129: 002cc4ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14130: 0052d8c0 280 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14131: 00b58f00 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14131: 00b58eb0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14132: 002d9a10 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14133: 00b2972c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14133: 00b296dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14134: 0151db38 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14135: 009c53a0 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14135: 009c5350 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14136: 014f2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14137: 00afe210 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14137: 00afe1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14138: 00331c7c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14139: 002cf2e0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14140: 014f1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14141: 014e77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14142: 0151d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14143: 00b193d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 14144: 00916d2c 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 14143: 00b19388 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14144: 00916cdc 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14145: 005c6194 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14146: 0051f89c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14147: 0151cb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14148: 00aa9e10 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14149: 00b297e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14148: 00aa9dc0 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14149: 00b29794 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14150: 0050ed88 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14151: 002e0424 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14152: 014df938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14153: 014f0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14154: 00514860 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14155: 004dc5c4 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14156: 00324950 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14157: 0151bbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14158: 006ba810 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14159: 00a87e14 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14159: 00a87dc4 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14160: 0151b468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14161: 00b19434 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14161: 00b193e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14162: 006fd064 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 14163: 014e5560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14164: 01417b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 14165: 0093b450 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 14165: 0093b400 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14166: 0141418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 14167: 0091b130 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 14167: 0091b0e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14168: 006f31fc 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14169: 0036a810 44 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14170: 00ab63a0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14170: 00ab6350 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14171: 00789028 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14172: 00a839f0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14172: 00a839a0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 14173: 00524a8c 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14174: 014eff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14175: 0151c072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14176: 014ee75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14177: 014eab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14178: 0038c5b8 68 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14179: 006a7864 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14180: 00ad56a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14181: 00b4462c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14182: 00919230 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 14183: 00b23924 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14180: 00ad5658 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14181: 00b445dc 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14182: 009191e0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 14183: 00b238d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14184: 014e3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14185: 0151b79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14186: 0151d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14187: 00aaf684 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14187: 00aaf634 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14188: 0151c34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14189: 014e1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14190: 00a05fb8 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14190: 00a05f68 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14191: 0028a4e8 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14192: 002c1c00 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14193: 0036bf84 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14194: 00aaba88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14194: 00aaba38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14195: 014ebfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14196: 003e9d6c 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14197: 0151ce16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14198: 0151c1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 14199: 0085063c 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ - 14200: 00971020 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14201: 00936f5c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14199: 008505f0 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ + 14200: 00970fd0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 14201: 00936f0c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14202: 0151c6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14203: 00889adc 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14203: 00889a8c 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14204: 0151d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14205: 00b54450 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14206: 0082a994 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14205: 00b54400 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14206: 0082a948 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14207: 014e3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14208: 0151be32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14209: 0151deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14210: 0151c312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14211: 00b7d6c4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14211: 00b7d674 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14212: 014f48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14213: 0082ab1c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14213: 0082aad0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14214: 0151d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14215: 00ae38bc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14216: 00b039c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14217: 009cecac 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14215: 00ae386c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14216: 00b03974 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14217: 009cec5c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14218: 0151c988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14219: 0065efe0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14220: 00aa44e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14220: 00aa4490 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14221: 013b7a34 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14222: 014f0134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14223: 00b3af70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14224: 0092df10 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14223: 00b3af20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14224: 0092dec0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14225: 014f3a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14226: 0151d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14227: 008279d8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14227: 0082798c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14228: 002c0c00 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14229: 014e4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14230: 009bed8c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14230: 009bed3c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14231: 013bc398 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14232: 0151c4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14233: 013bc1ac 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14234: 014eb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14235: 0093152c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14235: 009314dc 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14236: 014e1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14237: 014f4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14238: 0151d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14239: 00827a4c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14240: 0082ac94 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14239: 00827a00 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14240: 0082ac48 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14241: 014dd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14242: 00996218 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14243: 0099c7dc 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14242: 009961c8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14243: 0099c78c 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14244: 014ef0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14245: 00a02674 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14246: 00b5ed94 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14245: 00a02624 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14246: 00b5ed44 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14247: 014f4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 14248: 00b3d070 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14248: 00b3d020 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14249: 0151bd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14250: 014dff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14251: 014f2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14252: 0151d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14253: 003811cc 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14254: 0082aa58 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14255: 00b6e76c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 14256: 008ef05c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14257: 0085112c 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14258: 00827ac0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14254: 0082aa0c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14255: 00b6e71c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14256: 008ef00c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 14257: 008510e0 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14258: 00827a74 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14259: 0151d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14260: 014f262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14261: 0151c5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14262: 013ba380 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14263: 0082abd8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ - 14264: 009631cc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 14263: 0082ab8c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14264: 0096317c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14265: 00413ac8 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14266: 014f4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14267: 014281b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14268: 009d107c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14268: 009d102c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14269: 014e2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14270: 0151d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14271: 00342d04 156 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14272: 0151b8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 14273: 008f5d9c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 14273: 008f5d4c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14274: 014f15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14275: 0151d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14276: 002cc87c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14277: 00b79e44 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14278: 00b5e0bc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14277: 00b79df4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14278: 00b5e06c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14279: 0151cdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14280: 0151cb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14281: 00a3ab38 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14281: 00a3aae8 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14282: 014ece44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14283: 0151c0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14284: 0151cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14285: 00b89b74 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14286: 00ba5f28 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14287: 00ab4e58 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14288: 00b55414 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14289: 0082ad3c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14290: 009fba20 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14285: 00b89b24 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14286: 00ba5ed8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14287: 00ab4e08 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14288: 00b553c4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14289: 0082acf0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14290: 009fb9d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14291: 014edd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14292: 01416eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14293: 014dd580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14294: 014e80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14295: 002d66bc 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14296: 0151b2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14297: 0032eed8 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14298: 007d4a64 1920 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14298: 007d4998 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14299: 0151b498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14300: 00aad7ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14300: 00aad75c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14301: 01427970 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14302: 00ba8160 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14302: 00ba8110 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14303: 006d9f5c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14304: 002d64ac 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 14305: 00ae7e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14305: 00ae7e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14306: 014e638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14307: 0151c07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14308: 00834230 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14309: 00a9f778 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14308: 008341e4 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14309: 00a9f728 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14310: 014ebc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14311: 014f3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14312: 0143cb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14313: 00b03364 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14313: 00b03314 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14314: 014e97d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14315: 009e56ec 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14315: 009e569c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14316: 013bc170 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14317: 0151c50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14318: 01414108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14319: 00b2a824 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14320: 00ae7e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14321: 00834298 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14319: 00b2a7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14320: 00ae7dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14321: 0083424c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14322: 0151c732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14323: 006b37d4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14324: 00b48b74 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14324: 00b48b24 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14325: 014e0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ 14326: 0144c8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_b │ │ │ │ - 14327: 00d1dd6c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14327: 00d1dd1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14328: 014dfec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14329: 014ded6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14330: 014dee3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14331: 00992768 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14331: 00992718 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14332: 014e77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 14333: 002d689c 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14334: 014ed3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14335: 01436a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14336: 002c9274 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14337: 014ecf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14338: 01417414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14339: 0151d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14340: 00aff96c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14340: 00aff91c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14341: 014e4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14342: 014e3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 14343: 009709b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14344: 00834328 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14345: 009c2268 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14346: 00ad6a84 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14343: 00970964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 14344: 008342dc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14345: 009c2218 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14346: 00ad6a34 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14347: 00331c88 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14348: 00685358 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 14349: 00850690 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ + 14349: 00850644 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14350: 0151b452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14351: 014369b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14352: 00413768 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14353: 0151c560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14354: 0151baec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14355: 0083c048 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14355: 0083bffc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14356: 0151b726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14357: 002c9d94 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 14358: 00850aac 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14359: 00b5cc18 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14358: 00850a60 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ + 14359: 00b5cbc8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14360: 0151cdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14361: 0083c0b4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14361: 0083c068 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14362: 00519790 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14363: 0144156c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14364: 005bcc70 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14365: 00aab304 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14365: 00aab2b4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14366: 0142b960 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14367: 014e1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14368: 00a38ad0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14368: 00a38a80 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14369: 00678a6c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14370: 0151bd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14371: 00a4bf00 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14372: 00827b28 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14371: 00a4beb0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14372: 00827adc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14373: 0151bb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14374: 014e673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14375: 014e3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14376: 014e2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ - 14377: 0084fcb4 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ + 14377: 0084fc68 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14378: 0151c0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14379: 0151d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 14380: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14381: 00b25570 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14382: 00b555cc 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14381: 00b25520 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14382: 00b5557c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14383: 014ea328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14384: 014ed1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14385: 014ecdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14386: 01412848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14387: 00b38738 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14387: 00b386e8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14388: 014e743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14389: 00a9a5ec 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14389: 00a9a59c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14390: 014f4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14391: 00da5af0 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14391: 00da5aa0 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14392: 014ed034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14393: 014e1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14394: 014e0c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14395: 006e7b4c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14396: 0151c076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14397: 014e1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14398: 014f3bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14399: 00827bb8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ - 14400: 009564e4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 14399: 00827b6c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14400: 00956494 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14401: 00524fd0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14402: 0151cdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14403: 007b0354 64 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14404: 01412008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14405: 014de098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14406: 009b7850 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14406: 009b7800 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14407: 014dfa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14408: 014ddec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14409: 00b83ea4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14409: 00b83e54 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14410: 014f0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14411: 014e89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14412: 009f0694 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14412: 009f0644 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14413: 014e3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14414: 0052962c 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14415: 0151bcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14416: 014e79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14417: 014ed604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14418: 014dea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14419: 00b5e8b0 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14420: 00a9db94 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14419: 00b5e860 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14420: 00a9db44 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14421: 014dd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14422: 0151c4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14423: 0151c1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14424: 00b88c50 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14424: 00b88c00 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14425: 0036cbb8 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14426: 00b78eec 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14427: 00ac42ec 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14426: 00b78e9c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14427: 00ac429c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14428: 0036e4c8 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14429: 014dd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14430: 014f4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14431: 00a9f8c0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14431: 00a9f870 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14432: 0151d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14433: 0151d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14434: 0151b43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14435: 014e3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14436: 0151d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14437: 009edb08 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14437: 009edab8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14438: 0151cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14439: 0142c53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14440: 0097ca3c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14441: 00b8cd60 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14440: 0097c9ec 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14441: 00b8cd10 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 14442: 002d04b8 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14443: 014ea1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14444: 004dfee0 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14445: 005e3a8c 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ - 14446: 00850b5c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ + 14446: 00850b10 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14447: 0151c9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14448: 006c5c24 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14449: 013bd990 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14450: 009faffc 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14450: 009fafac 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14451: 0151c09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14452: 0151de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14453: 014e8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14454: 014f1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14455: 00aa5e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14455: 00aa5db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14456: 0070f53c 1244 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14457: 0151c5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14458: 014414e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14459: 009c0fb8 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ - 14460: 0084abc0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ + 14459: 009c0f68 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14460: 0084ab74 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14461: 0151c4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14462: 014ec984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ - 14463: 0084af44 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ + 14463: 0084aef8 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14464: 014debdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 14465: 0084fdb0 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14466: 00bb1910 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14467: 00ba7e04 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 14468: 0084ad6c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14469: 00827c3c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14470: 00db1a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 14471: 00b7d7f4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14465: 0084fd64 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ + 14466: 00bb18c0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14467: 00ba7db4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14468: 0084ad20 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ + 14469: 00827bf0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14470: 00db1a38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14471: 00b7d7a4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14472: 014ea648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14473: 014edf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14474: 0151bcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14475: 014f09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14476: 014f35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14477: 0151c9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14478: 00b2f264 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14478: 00b2f214 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14479: 00667c9c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14480: 0151be04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14481: 0097c078 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14481: 0097c028 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14482: 00527578 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14483: 006dde3c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14484: 003e8c8c 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 14485: 0084ae5c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ + 14485: 0084ae10 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14486: 01456ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14487: 0092c784 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14487: 0092c734 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14488: 00657f14 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14489: 00827ccc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14489: 00827c80 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14490: 0151d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14491: 0151c7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14492: 01456ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14493: 014df948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14494: 00aee958 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14494: 00aee908 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14495: 014dee5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14496: 0150a83c 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 14497: 0151b289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14498: 013bd300 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14499: 014e00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14500: 0151c2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14501: 014e6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14502: 01440048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ 14503: 0151d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 14504: 00973740 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 14504: 009736f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14505: 01456e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14506: 0151c598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14507: 005176bc 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14508: 0151ce6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14509: 014f4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14510: 00b02e34 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14510: 00b02de4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14511: 0151b8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14512: 0143ffc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14513: 00b86b20 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14514: 00afab40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14513: 00b86ad0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14514: 00afaaf0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14515: 014f2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14516: 014e017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14517: 014dd630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14518: 0151c572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14519: 0151c6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14520: 0151beb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14521: 0151bf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14522: 014f2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14523: 0151c440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14524: 007ad688 244 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ - 14525: 00964e14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 14525: 00964dc4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14526: 0151bbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14527: 0151c5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14528: 008236c4 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14528: 00823678 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14529: 014e2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14530: 00b55780 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14530: 00b55730 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14531: 0151db55 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14532: 009e2d98 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14532: 009e2d48 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14533: 002cf668 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14534: 0151c5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14535: 014dcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14536: 014e9848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14537: 0083c458 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ - 14538: 00b678bc 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 14537: 0083c40c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14538: 00b6786c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 14539: 006d9320 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14540: 014ed1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14541: 0143ff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14542: 0151d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14543: 0151cd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14544: 00bae684 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14544: 00bae634 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14545: 002d4574 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14546: 00a4a4c4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14547: 0083c614 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14546: 00a4a474 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14547: 0083c5c8 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14548: 014e00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14549: 0151cb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 14550: 008c5664 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 14550: 008c5614 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14551: 01444da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14552: 0151b54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14553: 0097671c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14553: 009766cc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14554: 01444c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14555: 014e603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14556: 014eeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14557: 00b833d0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14557: 00b83380 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14558: 006c789c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14559: 0143febc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14560: 01444d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14561: 014df5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14562: 00ba7ec4 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14563: 00b5dc88 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 14564: 0091c528 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 14562: 00ba7e74 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14563: 00b5dc38 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14564: 0091c4d8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14565: 014e64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14566: 004e30d4 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14567: 0143fe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14568: 0151bd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14569: 006a767c 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14570: 0151b8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14571: 0151bfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14572: 0151d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14573: 00b3b874 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14573: 00b3b824 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14574: 0151cdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14575: 014f0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14576: 0151bb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14577: 014e752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14578: 01444c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14579: 0085d5d0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14579: 0085d580 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14580: 0151ce1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14581: 009ce0bc 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14582: 0085d448 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14581: 009ce06c 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14582: 0085d3f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14583: 0151c6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14584: 0151bb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14585: 0092c88c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14585: 0092c83c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14586: 0151c1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14587: 014e5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14588: 0151cc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14589: 006e7794 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14590: 00b31ca0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 14591: 008f095c 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14592: 00936cf0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14590: 00b31c50 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14591: 008f090c 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 14592: 00936ca0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14593: 01418410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14594: 01407cc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14595: 0143fdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14596: 009faa88 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14597: 008068bc 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14596: 009faa38 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14597: 00806800 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14598: 0151b2c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14599: 014e5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14600: 014f0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14601: 007b0f38 112 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14602: 0151d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14603: 014f25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14604: 006e9ccc 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14605: 0085d50c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14606: 009c210c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14607: 00b12784 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14605: 0085d4bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14606: 009c20bc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14607: 00b12734 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 14608: 0151d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14609: 00882614 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14609: 008825c4 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14610: 014e8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14611: 00819c54 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ + 14611: 00819c08 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14612: 0143fd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ - 14613: 0081a040 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14614: 00b36b54 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14615: 00aaebcc 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14613: 00819ff4 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ + 14614: 00b36b04 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14615: 00aaeb7c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14616: 01417e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14617: 00989a58 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14617: 00989a08 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14618: 0143fcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14619: 014e56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14620: 014e9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14621: 007b1878 136 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14622: 014debac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14623: 014e9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14624: 00ad515c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14625: 00989798 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14626: 00b0972c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14624: 00ad510c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14625: 00989748 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14626: 00b096dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14627: 014de5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14628: 00343fd8 180 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14629: 0151d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14630: 009efff0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14630: 009effa0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14631: 0151ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 14632: 00593230 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14633: 012ee22c 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14634: 00ad1e84 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14634: 00ad1e34 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14635: 0151b45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14636: 00933e54 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14636: 00933e04 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14637: 014ebb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 14638: 009633ac 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14639: 0083c79c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ - 14640: 00870d6c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14641: 00920ffc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14638: 0096335c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 14639: 0083c750 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14640: 00870d1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ + 14641: 00920fac 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14642: 0151cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14643: 00982c14 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14643: 00982bc4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14644: 0143748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14645: 0151c966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14646: 009ee438 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14647: 00b53234 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14646: 009ee3e8 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14647: 00b531e4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14648: 0143fc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14649: 0083c8f0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14650: 00b95fc4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14651: 00901500 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14649: 0083c8a4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14650: 00b95f74 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14651: 009014b0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14652: 014e28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14653: 00b7464c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14653: 00b745fc 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14654: 006e7720 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14655: 0151c032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14656: 0028bc0c 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14657: 0037d59c 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14658: 00413714 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14659: 0151d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14660: 01437408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14661: 006b2134 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14662: 0143fba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14663: 00dce6f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14663: 00dce6a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14664: 0151b91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14665: 006a6ecc 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14666: 005189a4 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14667: 00aae7c8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14668: 009cf0cc 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14667: 00aae778 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14668: 009cf07c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14669: 006b51b0 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14670: 014ea4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14671: 00331690 132 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14672: 00b5e2b8 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14672: 00b5e268 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14673: 0143fb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14674: 0151bc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14675: 0151b5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14676: 0151b77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14677: 009b1fa8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 14678: 008f2dd8 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 14677: 009b1f58 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14678: 008f2d88 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14679: 0151baa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14680: 00b31474 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14680: 00b31424 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14681: 014e50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14682: 0151c7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14683: 014e61dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 14684: 009652e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 14684: 00965294 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14685: 014f0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14686: 014f2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14687: 00b1d31c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14687: 00b1d2cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14688: 014e3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14689: 009d2b14 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14689: 009d2ac4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14690: 014e3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14691: 007ad77c 252 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14692: 014e9958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14693: 014d73f8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14694: 0151d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14695: 0151b428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14696: 00b2c29c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14696: 00b2c24c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14697: 014f4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14698: 014e3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14699: 002c9480 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14700: 00b36a2c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14700: 00b369dc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14701: 014de864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14702: 00b3d800 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14703: 00b2e9a8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14704: 008b4d08 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14705: 00a283cc 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14702: 00b3d7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14703: 00b2e958 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14704: 008b4cb8 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14705: 00a2837c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14706: 004aff38 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14707: 01457a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14708: 0151beea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14709: 00b6b0a0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14709: 00b6b050 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14710: 014dc9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14711: 00a89238 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14711: 00a891e8 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14712: 002d5694 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 14713: 0143fa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 14714: 0098a854 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14715: 00b09f30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14714: 0098a804 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14715: 00b09ee0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14716: 014edfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14717: 008b521c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14717: 008b51cc 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14718: 0151dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 14719: 01457b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 14720: 009bf794 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 14721: 00863858 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 14720: 009bf744 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14721: 00863808 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 14722: 002c9fb8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14723: 00ab6220 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14724: 009f0434 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14723: 00ab61d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14724: 009f03e4 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14725: 0151ca4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14726: 014e85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14727: 00706e44 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14728: 009ec200 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 14729: 00828fc0 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 14730: 00863938 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 14728: 009ec1b0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14729: 00828f74 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 14730: 008638e8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 14731: 014e9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14732: 014e87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14733: 0151b794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 14734: 0038c6c8 416 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 14735: 0151d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14736: 0151cbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14737: 014e9ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14738: 01457ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 14739: 014e3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14740: 0066b020 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14741: 01456c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 14742: 00373500 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14743: 01456d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 14744: 014f4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 14745: 008a4884 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14745: 008a4834 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14746: 00791b50 12 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 14747: 014dfb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 14748: 00ab0fe8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14748: 00ab0f98 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14749: 0142665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 14750: 014126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14751: 014eef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14752: 01456cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 14753: 002c13a8 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14754: 014ef184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14755: 0069d33c 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14756: 00abc574 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14757: 00a7f47c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14756: 00abc524 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14757: 00a7f42c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14758: 01410220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14759: 0151ce78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14760: 00683e0c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14761: 014f49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14762: 00aeabf8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14762: 00aeaba8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14763: 014f12f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14764: 003ea190 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14765: 0151ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14766: 014f4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14767: 00988c34 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14767: 00988be4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14768: 014dfe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14769: 0151d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14770: 014e3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14771: 014463cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 14772: 0151ca04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14773: 0151be12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14774: 014f2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14775: 01411e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14776: 008a4964 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14776: 008a4914 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14777: 013c6f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14778: 0151d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14779: 0151c85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14780: 00678550 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 14781: 01446348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 14782: 00ba5c74 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14782: 00ba5c24 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14783: 014f0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14784: 0151d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14785: 014e14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14786: 014e637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14787: 00400328 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 14788: 008366a4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 14788: 00836658 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 14789: 014ecd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14790: 014f4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14791: 0151d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14792: 00b92bec 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14792: 00b92b9c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 14793: 006f9904 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 14794: 00bb15cc 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14794: 00bb157c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14795: 014debec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14796: 002d36a4 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14797: 0151cc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14798: 007adadc 136 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 14799: 014ebe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14800: 00b40a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14800: 00b409bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14801: 0151bf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 14802: 009735e4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 14803: 00842e70 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 14802: 00973594 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 14803: 00842e24 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 14804: 002dc9f8 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14805: 014edfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14806: 006c0fc0 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14807: 00764dd4 264 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 14808: 014ee3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14809: 006723a4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 14810: 008ec0b4 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 14810: 008ec064 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 14811: 01416f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 14812: 00322b68 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 14813: 00836780 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 14813: 00836734 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 14814: 0068b070 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 14815: 014405f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 14816: 00843058 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 14816: 0084300c 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 14817: 0151cd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 14818: 01513cfc 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14819: 0151d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14820: 014ded9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14821: 0151de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14822: 014f3900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14823: 014ea998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14824: 014eb9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14825: 00b6857c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 14826: 00848bfc 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 14827: 00864114 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 14825: 00b6852c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14826: 00848bb0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 14827: 008640c4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 14828: 014ea858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14829: 014e98d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14830: 0151cd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14831: 006580f0 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14832: 0151b3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14833: 0151c724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14834: 00b7bb0c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14834: 00b7babc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14835: 003105c0 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14836: 0151d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14837: 0151bc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 14838: 00864448 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 14838: 008643f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 14839: 014f2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14840: 0151de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 14841: 00848eb0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 14841: 00848e64 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 14842: 014e9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14843: 0151d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14844: 0151c230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14845: 0151cd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14846: 0151b6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14847: 00971854 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14847: 00971804 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14848: 00703b98 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14849: 0043b9b4 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14850: 014f0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14851: 006b5f5c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14852: 014df248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14853: 01417498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14854: 014e2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14855: 014e3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14856: 0151def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14857: 00b7ed7c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14857: 00b7ed2c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14858: 0151c538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14859: 0151b5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14860: 008f2b10 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14861: 00907ba4 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14860: 008f2ac0 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14861: 00907b54 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14862: 007b06a4 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 14863: 0151b460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14864: 006e4964 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14865: 006b357c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14866: 00a65ee0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14866: 00a65e90 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14867: 0151b550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14868: 00754598 180 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 14869: 014eeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14870: 014dd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14871: 014eccb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14872: 00adf228 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14872: 00adf1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14873: 014f34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ - 14874: 0086d074 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ + 14874: 0086d024 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 14875: 002b64e4 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14876: 00ac3bc4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14876: 00ac3b74 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14877: 0142df04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 14878: 0038c920 448 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 14879: 00819974 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ + 14879: 00819928 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 14880: 014468f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 14881: 0065bc88 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14882: 0151d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14883: 002b89a0 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14884: 0151b2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ - 14885: 00819804 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ + 14885: 008197b8 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 14886: 0151bcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14887: 0151c868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14888: 00b95b78 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14888: 00b95b28 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14889: 0142de80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 14890: 0053b0cc 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14891: 014ef340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14892: 013bc2a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14893: 00320094 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14894: 0151b608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14895: 0151c8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14896: 01446870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 14897: 0151ca1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14898: 0032ca04 256 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 14899: 0151c10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14900: 014e52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14901: 00b33f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14902: 00a888c8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14903: 009b5bf8 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14901: 00b33ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14902: 00a88878 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14903: 009b5ba8 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14904: 0151bc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14905: 0151cd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14906: 0144a7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 14907: 0151d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14908: 014e4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14909: 00b7be9c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14909: 00b7be4c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14910: 002bac90 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14911: 009dac54 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14911: 009dac04 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14912: 0151d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14913: 014ea718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14914: 0144a8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 14915: 0151ca4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14916: 006fcc48 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14917: 014e11b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14918: 0142ddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 14919: 014ee49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14920: 0092dfdc 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14920: 0092df8c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14921: 014f40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14922: 014ed7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14923: 00b84474 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14923: 00b84424 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14924: 0151cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14925: 0151cd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14926: 0151d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14927: 0151d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14928: 0151cbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14929: 00950eec 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14929: 00950e9c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14930: 00504b9c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14931: 00b27f08 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14931: 00b27eb8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14932: 0151bcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 14933: 0144a860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 14934: 00899528 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14934: 008994d8 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14935: 0050e1c8 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14936: 014e9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14937: 0151cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14938: 01442904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 14939: 0066d898 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14940: 0151c9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14941: 0086fd1c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 14942: 00b8ca74 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 14943: 00841078 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 14941: 0086fccc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ + 14942: 00b8ca24 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14943: 0084102c 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 14944: 013bcdbc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 14945: 01442a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 14946: 01425f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 14947: 00b44a48 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14947: 00b449f8 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14948: 00679ce0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14949: 006c8ecc 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14950: 00b95ea4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14950: 00b95e54 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14951: 014f4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14952: 00712830 996 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 14953: 013b8ff4 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14954: 00b7a2cc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14954: 00b7a27c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14955: 014e0b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14956: 00707250 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14957: 00a44df0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14957: 00a44da0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14958: 0151ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14959: 014f35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14960: 00956578 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14960: 00956528 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14961: 01433de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 14962: 002d4d9c 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14963: 01442988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 14964: 0151d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14965: 014eddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14966: 002cf68c 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14967: 00920c48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14967: 00920bf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14968: 014f510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14969: 0151d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 14970: 014f2404 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 14971: 00b19cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14971: 00b19c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14972: 002c6cd0 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14973: 0151d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14974: 00b3f444 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14974: 00b3f3f4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14975: 014e3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14976: 014ea098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14977: 01433d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 14978: 013ba32c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14979: 008bd95c 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14980: 009ef328 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14981: 009501d4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14979: 008bd90c 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14980: 009ef2d8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14981: 00950184 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14982: 014e05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14983: 0151b354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 14984: 0144ce88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 14985: 00ad62f0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14985: 00ad62a0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14986: 0151d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14987: 0151d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14988: 0144cb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 14989: 00830770 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ - 14990: 008503b0 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ + 14989: 00830724 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 14990: 00850364 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 14991: 0144cd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 14992: 01398684 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14993: 0151d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14994: 00ae36d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14994: 00ae3680 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14995: 0151d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14996: 0151dde8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14997: 00aad9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14997: 00aad99c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14998: 0151d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14999: 00add8f4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15000: 00830814 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 14999: 00add8a4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15000: 008307c8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15001: 014e26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15002: 00b61044 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15002: 00b60ff4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15003: 0151c32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15004: 0069c324 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15005: 002c9690 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15006: 014f0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15007: 014eee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15008: 006b1bd8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15009: 01435b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15010: 0151cd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15011: 0144cc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15012: 0151d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15013: 014f3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 15014: 014e776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15015: 014f2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 15016: 0096c134 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15017: 00aa3624 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15016: 0096c0e4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 15017: 00aa35d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15018: 0151bb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15019: 0151be3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15020: 0151c87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15021: 01435ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15022: 00513d20 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15023: 014dfcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15024: 002f398c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15025: 0151c550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15026: 0151b820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15027: 01435e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15028: 006fce28 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15029: 008308e8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15029: 0083089c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15030: 0151bb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15031: 00b44e48 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15032: 00b479e8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15031: 00b44df8 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15032: 00b47998 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15033: 014effe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15034: 0151c82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15035: 0151c83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15036: 005119a8 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15037: 00683cf4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15038: 01437f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15039: 002ca1e0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15040: 012f00dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15041: 014eaefc 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15042: 002d8bb4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15043: 0080dd98 2408 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15044: 00985040 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15043: 0080dcdc 2412 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15044: 00984ff0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15045: 01435ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15046: 004c032c 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15047: 014dfb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15048: 014eeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15049: 00adb93c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15050: 0092c6f8 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15049: 00adb8ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15050: 0092c6a8 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15051: 0151b420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15052: 0151b6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 15053: 00b76f94 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15054: 00af0010 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15053: 00b76f44 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15054: 00aeffc0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15055: 0151c48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15056: 004d7214 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15057: 0151b56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15058: 002c03c4 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15059: 00327044 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15060: 01435a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15061: 0151cdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15062: 0040d530 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15063: 014ece04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 15064: 009645a8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15065: 009ec440 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15066: 00b3cd98 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15064: 00964558 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 15065: 009ec3f0 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15066: 00b3cd48 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15067: 014e99d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15068: 006a0ec4 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15069: 0151b15c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15070: 00baa570 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15071: 00b66c2c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15070: 00baa520 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15071: 00b66bdc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15072: 01435d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15073: 0151d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15074: 014f8690 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15075: 00833bbc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15075: 00833b70 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15076: 006caad8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15077: 0151d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15078: 0151b47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15079: 014e76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15080: 0151b562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15081: 00ae4b8c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15081: 00ae4b3c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15082: 007b08ec 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15083: 014f1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 15084: 00858700 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ + 15084: 008586b0 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ 15085: 0151b7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15086: 009f3e08 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15086: 009f3db8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15087: 0151b648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15088: 00aefe34 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15088: 00aefde4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15089: 0151d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15090: 014f02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15091: 0143c9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15092: 00833cc8 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15092: 00833c7c 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15093: 014ed554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15094: 00ab3ff0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15095: 00b6fd7c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15096: 00aae2f8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15094: 00ab3fa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15095: 00b6fd2c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15096: 00aae2a8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15097: 0151d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15098: 007095ec 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15099: 00b5d4f0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15099: 00b5d4a0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15100: 003e9f7c 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15101: 0143c91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15102: 0151cd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15103: 00322bf0 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15104: 0070d6dc 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15105: 00aea9f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 15106: 00950f38 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 15107: 008e30f8 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 15105: 00aea9a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15106: 00950ee8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 15107: 008e30a8 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15108: 0151d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15109: 014e12f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 15110: 00513438 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15111: 002d0504 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15112: 00880660 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ - 15113: 0096c2f8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15114: 0082b9dc 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15115: 00833e08 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15112: 00880610 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15113: 0096c2a8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 15114: 0082b990 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15115: 00833dbc 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15116: 0151ccd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15117: 014e49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15118: 00796aec 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15119: 00b04b38 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15120: 00aa60e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15119: 00b04ae8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15120: 00aa6098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15121: 002c6a48 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15122: 014ef194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15123: 014e2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 15124: 00917ae8 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15125: 0082ba40 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15124: 00917a98 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 15125: 0082b9f4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15126: 0143c898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15127: 0151c064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15128: 00ae96a8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15128: 00ae9658 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15129: 014eae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15130: 014ea608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15131: 014dfb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15132: 014f0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15133: 0151cba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ - 15134: 00843640 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15134: 008435f4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15135: 0151d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15136: 0082c490 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15136: 0082c444 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15137: 014f10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15138: 0151cb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15139: 00a82868 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15140: 00997b20 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15141: 0082c504 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15139: 00a82818 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15140: 00997ad0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15141: 0082c4b8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15142: 00685080 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 15143: 00912f68 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 15143: 00912f18 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15144: 014e1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15145: 0151cebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15146: 0082bac8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15147: 0088a010 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15146: 0082ba7c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15147: 00889fc0 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15148: 006abea8 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15149: 008437a4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15149: 00843758 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15150: 014f1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15151: 013c6fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15152: 01392b8c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15153: 012f2cc8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15154: 00b8e068 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15155: 00b96ee4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15154: 00b8e018 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15155: 00b96e94 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15156: 014e3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 15157: 00965704 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15158: 008391bc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15157: 009656b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 15158: 00839170 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15159: 0151cd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15160: 00b3656c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15161: 009b4820 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15160: 00b3651c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15161: 009b47d0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15162: 014eff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15163: 0151cb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15164: 014ed434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15165: 01433eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15166: 0082c598 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15167: 00946174 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 15166: 0082c54c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15167: 00946124 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15168: 0151c9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15169: 014eda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 15170: 0084d7ac 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15171: 0083924c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ - 15172: 0084ddd8 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15173: 00ab8018 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 15174: 00858458 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ - 15175: 0096d180 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15176: 00a43090 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 15177: 0084d9f8 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15178: 00b19770 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15170: 0084d760 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ + 15171: 00839200 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15172: 0084dd8c 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ + 15173: 00ab7fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15174: 00858408 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ + 15175: 0096d130 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 15176: 00a43040 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15177: 0084d9ac 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ + 15178: 00b19720 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15179: 0151b592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 15180: 00973ad4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 15180: 00973a84 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15181: 01417ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15182: 00afe718 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15183: 00a0520c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ - 15184: 008589b0 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ + 15182: 00afe6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15183: 00a051bc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15184: 00858960 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ 15185: 0151bb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15186: 0151b9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15187: 009173f4 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 15187: 009173a4 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15188: 002edad0 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15189: 014e50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15190: 0151cae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15191: 009268b0 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15192: 00ab7f58 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15191: 00926860 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15192: 00ab7f08 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15193: 006c1ff4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15194: 0142bb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15195: 00831c4c 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15195: 00831c00 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15196: 004dc5bc 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15197: 0151be60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15198: 01433e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15199: 0151d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15200: 0151d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15201: 00b3deb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15201: 00b3de68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15202: 013bca2c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15203: 008392dc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ - 15204: 00a80c1c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 15205: 0084dcdc 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15206: 00831d68 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15207: 00b4e2b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15203: 00839290 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15204: 00a80bcc 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15205: 0084dc90 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ + 15206: 00831d1c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15207: 00b4e260 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15208: 014e4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15209: 014dd2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15210: 005691a8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15211: 014f0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15212: 01422cf0 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15213: 0099ec08 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15213: 0099ebb8 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15214: 0151c152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15215: 014f1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15216: 0051a830 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15217: 0151bb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15218: 00b99788 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15218: 00b99738 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15219: 014e16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15220: 005691bc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15221: 013bd53c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15222: 006c1f80 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 15223: 008eb9e0 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 15223: 008eb990 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15224: 014df00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15225: 0142c434 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15226: 014e8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15227: 014ea1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15228: 014dd500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15229: 0151d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15230: 00aa9130 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15230: 00aa90e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15231: 0031e138 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15232: 00831ea0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15232: 00831e54 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15233: 006b5834 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 15234: 008e4310 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 15234: 008e42c0 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15235: 014156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15236: 00853dfc 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15236: 00853db0 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15237: 014e0c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15238: 00b6d4fc 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15239: 00a95a8c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15240: 00929e28 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15238: 00b6d4ac 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15239: 00a95a3c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15240: 00929dd8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15241: 014f3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15242: 00b8b598 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15243: 009fb9fc 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15242: 00b8b548 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15243: 009fb9ac 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15244: 002c7318 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15245: 00b385f8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15246: 00dce728 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15247: 00b26138 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15245: 00b385a8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15246: 00dce6d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15247: 00b260e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15248: 0151c1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15249: 0151d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15250: 0151d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15251: 014e8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15252: 00288914 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15253: 0085eebc 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15253: 0085ee6c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15254: 0151c948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15255: 014ec7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15256: 0151b8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15257: 0085ec90 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15257: 0085ec40 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15258: 00323094 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15259: 009335e8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15260: 00db1968 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15259: 00933598 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15260: 00db1918 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15261: 0151c6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15262: 006c8d1c 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15263: 00927de4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15263: 00927d94 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15264: 014e94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15265: 00866f78 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15265: 00866f28 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15266: 0151c9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15267: 00b13b54 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15267: 00b13b04 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15268: 0069e608 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15269: 014dd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15270: 0142c32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15271: 00839360 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15271: 00839314 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15272: 013bd254 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15273: 00aff328 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15273: 00aff2d8 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15274: 014f3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15275: 00709704 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15276: 014ebdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15277: 0151ca7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15278: 0097c7d0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15278: 0097c780 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15279: 0065f01c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15280: 008670f4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15281: 0085eda8 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15282: 00b42a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15283: 008393f0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15280: 008670a4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15281: 0085ed58 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15282: 00b429cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15283: 008393a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15284: 0151bcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15285: 01422aec 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15286: 0151c816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15287: 009df3ec 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15287: 009df39c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15288: 0151c0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15289: 014ed5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15290: 0151de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15291: 0151b299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15292: 014ebfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15293: 00a95c28 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15293: 00a95bd8 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15294: 0151c134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15295: 00532920 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15296: 014e6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15297: 00867270 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15298: 00b7ed4c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15297: 00867220 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15298: 00b7ecfc 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15299: 00333ee0 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15300: 0151d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15301: 0151d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15302: 00831fbc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15302: 00831f70 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15303: 0066d810 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15304: 00b9b788 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15304: 00b9b738 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15305: 00428d74 216 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15306: 0151c50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15307: 0151c082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15308: 00839480 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15308: 00839434 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15309: 0151cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15310: 014f213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15311: 008320c0 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15312: 00b9b15c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15311: 00832074 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15312: 00b9b10c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15313: 003c44d8 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15314: 0050de30 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15315: 00b9b338 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15316: 0097d26c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15315: 00b9b2e8 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15316: 0097d21c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15317: 014e00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15318: 009e29fc 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15318: 009e29ac 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15319: 014e6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15320: 0151c1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15321: 014ec814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15322: 0066b39c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15323: 014f4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15324: 014dd5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15325: 00b1002c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ - 15326: 00855048 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ + 15325: 00b0ffdc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15326: 00854ffc 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15327: 002d9254 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15328: 014e9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15329: 014e0a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15330: 00705630 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15331: 008321f0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15331: 008321a4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15332: 0151c1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15333: 00b88de0 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15334: 00aecd70 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15335: 00ab7420 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15333: 00b88d90 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15334: 00aecd20 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15335: 00ab73d0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15336: 014f2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15337: 0067893c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15338: 00b5fb9c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15339: 00aa8e9c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15338: 00b5fb4c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15339: 00aa8e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15340: 014edd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15341: 0040480c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 15342: 014eff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15343: 0151cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15344: 0151c42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15345: 0066b510 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15346: 014f2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15347: 006787d0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15348: 014eba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 15349: 0066b134 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15350: 014e54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15351: 0151c3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15352: 014e1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15353: 00b65314 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15354: 00cfd3f8 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15353: 00b652c4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15354: 00cfd3a8 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15355: 014eefc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 15356: 00973df4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 15356: 00973da4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15357: 013bdc1c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15358: 0151b860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15359: 0151d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15360: 006e73ac 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15361: 0151c8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15362: 0151ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 15363: 0054ce30 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15364: 0151bb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15365: 014f508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15366: 0151b430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15367: 00927e3c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15367: 00927dec 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15368: 002eae6c 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15369: 002c0c40 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15370: 0070dd9c 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15371: 0151bd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15372: 002cfd68 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15373: 0151c5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15374: 0151bace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 15375: 014dca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 15376: 00957bbc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 15376: 00957b6c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15377: 0151d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15378: 00519de4 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15379: 0151b332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15380: 0151c526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15381: 014f0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 15382: 008f420c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15383: 00ba8144 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15382: 008f41bc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 15383: 00ba80f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15384: 014f38d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15385: 005cb2bc 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15386: 013bc91c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15387: 0069e5d0 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15388: 014e38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15389: 0151d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15390: 014ed894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15391: 00307618 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15392: 0151ca5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15393: 00b2f9a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15393: 00b2f954 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15394: 002c0ca8 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15395: 00ba61e8 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15395: 00ba6198 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15396: 0151d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15397: 0151d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15398: 0151c6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15399: 00679e58 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15400: 00aedfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15400: 00aedf88 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15401: 0151b2d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15402: 0151b3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15403: 00b76ce4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15403: 00b76c94 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15404: 0151deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15405: 014f19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15406: 0151c42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15407: 014f867c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15408: 002c1bf8 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15409: 014ed3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15410: 00ad5b04 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15410: 00ad5ab4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15411: 01425a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15412: 013a2798 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15413: 00b36e04 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15413: 00b36db4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15414: 014e9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15415: 0151d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15416: 0097d324 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15416: 0097d2d4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15417: 0068f8ac 488 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15418: 00a80a60 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 15419: 009c1424 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15418: 00a80a10 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15419: 009c13d4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15420: 0151de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15421: 014f3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 15422: 014ed884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15423: 01441464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15424: 0151c8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15425: 0151ce38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15426: 002b5014 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15427: 00ace19c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15428: 008334fc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15427: 00ace14c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15428: 008334b0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15429: 014f1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15430: 0151ba26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15431: 00b66114 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15431: 00b660c4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15432: 01512b60 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15433: 00b43f6c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15433: 00b43f1c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15434: 003c4f14 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15435: 00cfd3f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 15436: 00957ecc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 15435: 00cfd3a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15436: 00957e7c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15437: 014eb614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15438: 00833600 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15438: 008335b4 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15439: 014e2914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15440: 014f3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15441: 0036c280 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15442: 0151c89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15443: 003c8e9c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15444: 0151d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15445: 002db3f0 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15446: 014413e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15447: 00708828 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15448: 006a2314 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15449: 014ecf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15450: 003f5bec 100 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15451: 00b278d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15451: 00b27884 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15452: 014e12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15453: 014508cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15454: 00ba61f4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15455: 00a2b0e4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15456: 00b04cec 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15457: 00833738 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15454: 00ba61a4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15455: 00a2b094 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15456: 00b04c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15457: 008336ec 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15458: 014e665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15459: 004dc1f4 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15460: 00b2f5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15461: 00b545e8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15460: 00b2f5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15461: 00b54598 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15462: 0151c410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15463: 014efd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15464: 0151c3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 15465: 00974e04 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15466: 00af3570 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15465: 00974db4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 15466: 00af3520 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15467: 002d1098 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15468: 0143e368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15469: 014ee2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15470: 014ec674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15471: 00ba5314 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15471: 00ba52c4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15472: 0151c6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15473: 003ce7cc 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15474: 00703634 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15475: 014e4960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15476: 0143e2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15477: 0151c500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15478: 0151d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15479: 0065df20 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15480: 00930ee0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15480: 00930e90 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15481: 0151cbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15482: 014dc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ - 15483: 0086fdb8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ + 15483: 0086fd68 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15484: 007ade6c 244 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15485: 014f1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15486: 014e8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15487: 0151d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15488: 014f2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15489: 00ab4b34 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15489: 00ab4ae4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15490: 0151bff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15491: 014e3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15492: 00b88480 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15493: 008bb40c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15492: 00b88430 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15493: 008bb3bc 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15494: 002be618 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15495: 006c93b8 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 15496: 0091e450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 15496: 0091e400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15497: 0151d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15498: 014dd5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15499: 00b2d01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15499: 00b2cfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15500: 0151c270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15501: 0151c184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15502: 006e912c 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15503: 002dc454 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15504: 008633fc 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15505: 00927ee8 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15504: 008633ac 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15505: 00927e98 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15506: 014411d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15507: 0151c352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15508: 00930fd4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15509: 00ac0974 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15508: 00930f84 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15509: 00ac0924 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15510: 002f3bbc 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15511: 002eb41c 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15512: 014e69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15513: 0038a1ac 180 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ - 15514: 0095bf98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 15514: 0095bf48 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15515: 0151d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15516: 00b3f3b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15516: 00b3f360 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15517: 0151d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15518: 0151c6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15519: 0151b4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15520: 00920fdc 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15520: 00920f8c 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15521: 014e4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15522: 00aa1714 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15523: 0098e5d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15522: 00aa16c4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15523: 0098e588 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15524: 014de670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 15525: 008dda24 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ - 15526: 00850e88 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ + 15525: 008dd9d4 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 15526: 00850e3c 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15527: 00369ba0 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15528: 0151b4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15529: 008d6904 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15530: 00b7d980 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15529: 008d68b4 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15530: 00b7d930 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15531: 0143b89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15532: 0151d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15533: 014ef244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15534: 009bf36c 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15534: 009bf31c 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15535: 014e2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15536: 014ed524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15537: 014f1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15538: 014ed254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15539: 0098c0d8 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15539: 0098c088 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15540: 0151cb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15541: 014edfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15542: 0097cb44 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15542: 0097caf4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15543: 01447fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15544: 0143b818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15545: 014f0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15546: 002ecc20 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15547: 0151b194 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15548: 005945f0 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15549: 014480ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15550: 0097d380 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15551: 00856000 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15552: 00b6b200 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15550: 0097d330 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15551: 00855fb0 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15552: 00b6b1b0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15553: 006fcd58 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15554: 014e9fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15555: 0151d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15556: 00b738c0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15556: 00b73870 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15557: 004c0590 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15558: 01426134 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15559: 00aa3904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ - 15560: 0084a84c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ + 15559: 00aa38b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15560: 0084a800 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15561: 0066ee74 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15562: 0151bbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15563: 0036c414 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15564: 0151bf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15565: 01448028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15566: 008348d8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15567: 00a267a4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15566: 0083488c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15567: 00a26754 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15568: 0143b794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15569: 009c16f8 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15570: 00856cc4 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15569: 009c16a8 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15570: 00856c74 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15571: 0151d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 15572: 0095cc2c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 15572: 0095cbdc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15573: 00521694 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15574: 004dc4c8 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15575: 006b65ac 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15576: 00ad4b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15577: 0083494c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15576: 00ad4af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15577: 00834900 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15578: 0151ba14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15579: 014e729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15580: 0083456c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15580: 00834520 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15581: 014ddb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15582: 0083b928 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15582: 0083b8dc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15583: 014dfcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15584: 0151ce56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 15585: 008e5bf8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 15585: 008e5ba8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15586: 01440fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15587: 009b96c0 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15588: 008345e0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ - 15589: 0083bab4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15590: 009961e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15587: 009b9670 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15588: 00834594 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15589: 0083ba68 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15590: 00996198 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15591: 014f3b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15592: 014e56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15593: 00aea988 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15594: 00996c90 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15593: 00aea938 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15594: 00996c40 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15595: 006fcc84 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15596: 0151ba58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 15597: 008be01c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15598: 008349ec 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15597: 008bdfcc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 15598: 008349a0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15599: 014eb5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15600: 009fa288 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15601: 00b7df28 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ - 15602: 0084a6b8 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ + 15600: 009fa238 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15601: 00b7ded8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15602: 0084a66c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15603: 013bc804 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15604: 013bda5c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15605: 014e51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15606: 01440f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15607: 014e055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15608: 00d41ab0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15608: 00d41a60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15609: 01426974 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15610: 00834684 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15610: 00834638 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15611: 014e2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15612: 014ea768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15613: 00a31c80 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15613: 00a31c30 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15614: 0151c8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15615: 00b0cd00 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15616: 00dce6c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15617: 00d41aac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15615: 00b0ccb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15616: 00dce674 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15617: 00d41a5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15618: 014e8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15619: 00926494 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15620: 00b7b0d8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15621: 00aa3b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15619: 00926444 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15620: 00b7b088 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15621: 00aa3adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15622: 0151c206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15623: 00850f3c 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15624: 009f1acc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15623: 00850ef0 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ + 15624: 009f1a7c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15625: 0151d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15626: 0151b61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15627: 00b647e4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15627: 00b64794 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15628: 0151b31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15629: 01412efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15630: 014f457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15631: 01513d78 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15632: 00842398 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15632: 0084234c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15633: 0151c6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15634: 0066b90c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15635: 009b7408 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15635: 009b73b8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15636: 0151cc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15637: 006583b0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15638: 014df5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15639: 0151d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15640: 0143b710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15641: 007a4814 140 FUNC GLOBAL DEFAULT 12 vfp_set_fpscr │ │ │ │ 15642: 014dc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ - 15643: 0086fcc8 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ + 15643: 0086fc78 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15644: 014e4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15645: 014e6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15646: 007650f4 72 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15647: 014dc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15648: 0097b858 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15648: 0097b808 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15649: 0143b68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15650: 0070c168 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15651: 0151bac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15652: 014e3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15653: 008424f0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15653: 008424a4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15654: 0151ba9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 15655: 008ef590 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 15655: 008ef540 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15656: 0075464c 1204 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15657: 0151c166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15658: 014e8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15659: 00aee2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15659: 00aee268 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15660: 014e6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15661: 00b2e6e8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15661: 00b2e698 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15662: 01415524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15663: 014e1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15664: 014ef024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15665: 014e8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15666: 00b754e4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15666: 00b75494 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15667: 0151c8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15668: 0151b746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15669: 0151c336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15670: 0151d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15671: 00863470 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15671: 00863420 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15672: 0040dd2c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15673: 0151d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 15674: 00919654 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 15674: 00919604 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15675: 014f18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 15676: 0143b608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 15677: 00d1dc24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15677: 00d1dbd4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15678: 0038bb54 224 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15679: 0151b44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15680: 00797b54 360 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 15681: 006fcb38 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15682: 00b3a8b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15682: 00b3a868 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15683: 014e9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15684: 00b2a964 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15684: 00b2a914 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15685: 00703418 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15686: 014d9320 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15687: 014f2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15688: 0151b70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 15689: 0083b9f0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 15689: 0083b9a4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 15690: 014f0254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15691: 014e8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15692: 0151cb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ - 15693: 0081ab4c 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ + 15693: 0081ab00 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 15694: 00331bf4 136 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 15695: 00956b70 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 15696: 0081ac6c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ + 15695: 00956b20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 15696: 0081ac20 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 15697: 0142fcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 15698: 0151ca3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15699: 00a9ed80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 15700: 0083bb78 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 15699: 00a9ed30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15700: 0083bb2c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 15701: 0028aef0 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15702: 002c0e70 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15703: 00af2890 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15703: 00af2840 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 15704: 0142fc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 15705: 00428560 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 15706: 00b27dcc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15707: 00b89144 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15708: 0097d54c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15706: 00b27d7c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15707: 00b890f4 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15708: 0097d4fc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15709: 014ec8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 15710: 0082c7c8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 15710: 0082c77c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 15711: 002cf5b4 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15712: 0151c71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15713: 014f210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 15714: 00951a2c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 15714: 009519dc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15715: 014f533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15716: 00524b6c 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 15717: 002d8fd0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 15718: 00869990 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 15718: 00869940 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 15719: 0151b5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 15720: 0082c85c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 15720: 0082c810 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 15721: 0151d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 15722: 0051721c 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 15723: 0143d57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 15724: 014eed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15725: 014ea038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15726: 014e9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15727: 01436b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 15728: 01415734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15729: 014f53c8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15730: 0151cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15731: 0143d4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ - 15732: 0081ad94 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 15733: 00b2e7dc 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15732: 0081ad48 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ + 15733: 00b2e78c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15734: 004dfc4c 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15735: 0081aebc 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 15736: 00a4a748 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15737: 008c5008 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15738: 0097f980 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15739: 0082c8ec 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 15740: 00988ee8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15735: 0081ae70 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ + 15736: 00a4a6f8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15737: 008c4fb8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15738: 0097f930 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15739: 0082c8a0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 15740: 00988e98 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15741: 014e5610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 15742: 0089c27c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 15742: 0089c22c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 15743: 01436ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 15744: 014dfbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 15745: 003c96bc 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15746: 012f035c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15747: 0050dc08 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15748: 002d4d8c 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 15749: 0139f458 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 15750: 00525090 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15751: 013bc2dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 15752: 00958c84 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 15752: 00958c34 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15753: 0151c7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 15754: 00b78c7c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15754: 00b78c2c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15755: 013bc848 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15756: 00aefa0c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15756: 00aef9bc 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15757: 0151ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15758: 0151c7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15759: 014eb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15760: 0151b85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15761: 0151c7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15762: 0151d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15763: 009d3a70 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15763: 009d3a20 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15764: 0078e21c 12 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 15765: 0151c108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15766: 0151b6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15767: 00af4d38 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15768: 008b3540 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 15769: 00964980 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 15767: 00af4ce8 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15768: 008b34f0 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15769: 00964930 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15770: 0151b8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15771: 014e8fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15772: 00b78ff4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15772: 00b78fa4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15773: 0151b672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15774: 0151de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15775: 00701e58 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 15776: 00b82f10 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 15777: 0093ba58 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 15776: 00b82ec0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15777: 0093ba08 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15778: 014e17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 15779: 00b06b8c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15779: 00b06b3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15780: 014ec5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15781: 00a45648 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15781: 00a455f8 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15782: 014e4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15783: 00929ebc 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15783: 00929e6c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15784: 014f1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15785: 014f3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15786: 0051a464 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15787: 014dee8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15788: 0151d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15789: 0142fadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ - 15790: 0091dd68 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 15790: 0091dd18 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15791: 0151bc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15792: 014e9f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15793: 014537b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 15794: 014f2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15795: 00ba54e0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ - 15796: 0086fd68 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ + 15795: 00ba5490 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15796: 0086fd18 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 15797: 014dd650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15798: 00996b24 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15799: 009fe55c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15798: 00996ad4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15799: 009fe50c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15800: 0142fa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 15801: 0151ba32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15802: 004a1950 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15803: 0151bdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15804: 00b630ec 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15804: 00b6309c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15805: 0151d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15806: 014e620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15807: 014e8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 15808: 008e2788 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 15808: 008e2738 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15809: 014eb8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15810: 00b24624 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 15811: 00b9b140 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15812: 00b48b58 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 15813: 008e1e04 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 15810: 00b245d4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15811: 00b9b0f0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15812: 00b48b08 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15813: 008e1db4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ 15814: 0034c710 264 FUNC GLOBAL DEFAULT 12 nand_init │ │ │ │ - 15815: 00926858 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 15816: 0082c9c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 15815: 00926808 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15816: 0082c97c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 15817: 014e0c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15818: 012f18cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 15819: 0082ca58 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 15819: 0082ca0c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 15820: 0151d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15821: 014e70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15822: 014e22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15823: 002b2ebc 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15824: 014defdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15825: 00ab34f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15825: 00ab34a0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15826: 0151d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15827: 00ae61e8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15827: 00ae6198 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15828: 006abdc0 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15829: 0151c69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 15830: 0083f4dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 15830: 0083f490 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 15831: 0151c21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15832: 014e0b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15833: 00ab8a30 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15833: 00ab89e0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15834: 005176a0 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15835: 00703218 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15836: 014dd350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15837: 002b7f8c 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15838: 01391cd4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15839: 014dff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15840: 014dd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15841: 009baa58 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15841: 009baa08 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15842: 0151d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15843: 014e17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 15844: 0083f56c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ - 15845: 0086e134 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ - 15846: 0095a89c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 15847: 0082cae8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 15844: 0083f520 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 15845: 0086e0e4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ + 15846: 0095a84c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 15847: 0082ca9c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 15848: 002d7e2c 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15849: 014f1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ - 15850: 0086e0f8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ + 15850: 0086e0a8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 15851: 002d4f90 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15852: 0151d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15853: 0070b634 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15854: 014e4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15855: 014f1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15856: 0151c438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15857: 0151d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15858: 00b0041c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15859: 00a41fac 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15858: 00b003cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15859: 00a41f5c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15860: 00764edc 536 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ - 15861: 0091a934 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 15862: 00963ee8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15863: 0086e130 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 15864: 00a7e088 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 15865: 0083f5fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 15861: 0091a8e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 15862: 00963e98 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 15863: 0086e0e0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ + 15864: 00a7e038 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15865: 0083f5b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 15866: 006ac7a8 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15867: 009e2088 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15867: 009e2038 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15868: 003810e0 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15869: 0051746c 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15870: 0151c62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15871: 005211e4 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15872: 00690628 712 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ - 15873: 0091ae6c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 15873: 0091ae1c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15874: 014de400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15875: 008d6908 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15875: 008d68b8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15876: 013bd514 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15877: 014ee71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15878: 00aa9598 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15878: 00aa9548 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15879: 0074bef0 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ - 15880: 0095929c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 15880: 0095924c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15881: 0151c72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15882: 0151c020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15883: 0151d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15884: 005d8078 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15885: 009fe5c4 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15886: 00a65308 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15887: 009214f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15885: 009fe574 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15886: 00a652b8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15887: 009214a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15888: 014d71c8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15889: 0151c9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15890: 014e5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15891: 0151c528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15892: 0151cc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15893: 0062f208 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15894: 014f0244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15895: 00996200 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15895: 009961b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15896: 014dc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15897: 00679ea4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15898: 0151b8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15899: 014dd910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 15900: 007bbea4 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 15900: 007bbe78 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 15901: 00378ea0 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15902: 00ad4a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15902: 00ad49dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15903: 014f0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15904: 0151b586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15905: 014ecf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15906: 005236ec 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 15907: 0095e068 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15908: 00b48a0c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15907: 0095e018 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 15908: 00b489bc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15909: 014e1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15910: 014e1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 15911: 0092042c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 15911: 009203dc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15912: 0151d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15913: 01417bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15914: 0092b01c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15914: 0092afcc 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15915: 014de4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15916: 006caa1c 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15917: 0037ce9c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15918: 009f0684 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15918: 009f0634 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15919: 0151de3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15920: 004a1a80 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 15921: 009cd06c 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15921: 009cd01c 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15922: 0151b47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15923: 014dd8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15924: 0151c0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15925: 014f2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15926: 003742e0 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15927: 0151d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15928: 0151d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15929: 00b288b0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15929: 00b28860 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15930: 014e3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15931: 00aed6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15931: 00aed68c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15932: 0151b2e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15933: 002d0c78 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15934: 014dfa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 15935: 002e3ec8 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15936: 0092bcd0 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15936: 0092bc80 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15937: 0151d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15938: 0151d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15939: 014efdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15940: 0151c2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15941: 0151b9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15942: 008f05a4 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15943: 00b6773c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15942: 008f0554 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15943: 00b676ec 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15944: 014dcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15945: 0151c91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15946: 00a8a0c8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15946: 00a8a078 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15947: 0151ce30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15948: 014f4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15949: 014e68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15950: 014f3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15951: 014df8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 15952: 0074c108 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 15953: 00867cb4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 15953: 00867c64 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 15954: 0151c28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ - 15955: 0084fb20 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ + 15955: 0084fad4 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 15956: 0151d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15957: 014e42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15958: 014ed3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15959: 014e7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 15960: 00867e28 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 15960: 00867dd8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 15961: 00526970 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 15962: 0084a044 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 15962: 00849ff8 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 15963: 002b9cb8 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15964: 00b438d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15964: 00b43888 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15965: 0151c8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15966: 0151d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15967: 0030548c 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15968: 002b80b4 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15969: 0151d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15970: 0151cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15971: 00678f94 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15972: 0151ba9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 15973: 0083db64 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 15974: 00867fa4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 15975: 0084a1a8 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 15973: 0083db18 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 15974: 00867f54 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 15975: 0084a15c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 15976: 0151c5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15977: 01413a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15978: 0048cba8 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15979: 009658b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15979: 00965864 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15980: 014e9fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15981: 014ee39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 15982: 0083dcbc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 15982: 0083dc70 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 15983: 014dfba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 15984: 014ea358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15985: 0151c98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15986: 0151b308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15987: 002d9224 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15988: 01418728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15989: 0151b4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15990: 014e4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15991: 0066793c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15992: 00abc7e0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15992: 00abc790 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15993: 014e700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15994: 0151b88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15995: 014f519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15996: 0048eddc 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15997: 002888f4 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15998: 014e60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15999: 00373db0 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16000: 00aa08d8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16001: 00b8c9d0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 16002: 00956fe4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 16000: 00aa0888 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16001: 00b8c980 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16002: 00956f94 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16003: 0048ea24 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16004: 0151c3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16005: 01454ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16006: 014e657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 16007: 0095e1b8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 16007: 0095e168 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16008: 014e0ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16009: 0151b8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16010: 014eed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16011: 0151c0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16012: 014557b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16013: 0142a4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16014: 002dc87c 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16015: 0151c39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16016: 00abca2c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16016: 00abc9dc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16017: 0144e7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16018: 0151d006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16019: 00b48cc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16020: 00982024 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16019: 00b48c70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16020: 00981fd4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16021: 014f1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16022: 00843904 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16022: 008438b8 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16023: 002d1008 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ - 16024: 00870914 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ + 16024: 008708c4 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ 16025: 014ed194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16026: 00aa5174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16026: 00aa5124 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16027: 014e783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16028: 0151c52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16029: 014e5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ 16030: 0034c178 20 FUNC GLOBAL DEFAULT 12 nand_getpins │ │ │ │ - 16031: 0092a160 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16032: 00b1cba8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16031: 0092a110 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16032: 00b1cb58 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16033: 014e2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16034: 0142a6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16035: 0145530c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16036: 0151ce7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16037: 014f88cc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16038: 014eeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16039: 00b75fc4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16040: 00a9b684 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16041: 009fb960 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 16042: 008dd13c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16043: 00ae11b0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16039: 00b75f74 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16040: 00a9b634 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16041: 009fb910 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16042: 008dd0ec 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 16043: 00ae1160 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16044: 002bbe10 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16045: 00843a6c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16045: 00843a20 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16046: 014f55bc 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16047: 014e1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16048: 0151ca3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16049: 00b950dc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16049: 00b9508c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16050: 0142a5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16051: 014eff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ - 16052: 0084fa84 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ + 16052: 0084fa38 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16053: 0062ff1c 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16054: 002caec8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16055: 0151d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16056: 0151c03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16057: 00324d04 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16058: 01456410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16059: 012f0fb0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16060: 014df69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16061: 01456518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16062: 00b64f1c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16062: 00b64ecc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16063: 0151b2e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16064: 006de860 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16065: 00511104 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16066: 014edeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16067: 00b1aee0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16067: 00b1ae90 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16068: 014dd3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16069: 0083de74 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16069: 0083de28 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16070: 006bc5e4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16071: 003c3cf4 300 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16072: 0065712c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16073: 014eea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16074: 0151d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16075: 014ef3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16076: 014ea1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16077: 00b652bc 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16077: 00b6526c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16078: 0151b2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16079: 0151c1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16080: 00aa5acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16080: 00aa5a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16081: 01456494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16082: 006d9e68 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16083: 0083df84 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16084: 00a9ef5c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16083: 0083df38 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16084: 00a9ef0c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16085: 0050c1b4 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 16086: 0095e9b8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16087: 009b9c94 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16086: 0095e968 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 16087: 009b9c44 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16088: 0151d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16089: 002b7644 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16090: 0151b328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16091: 008b92e8 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16092: 0097be88 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16091: 008b9298 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16092: 0097be38 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16093: 005cb454 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16094: 005cb25c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16095: 00afe660 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16096: 009cf1d0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16097: 00b73188 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16095: 00afe610 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16096: 009cf180 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16097: 00b73138 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16098: 014dfdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16099: 014e64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 16100: 0151cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 16101: 009ac48c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16102: 00ae6320 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16103: 009f0f2c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16101: 009ac43c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16102: 00ae62d0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16103: 009f0edc 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16104: 014f4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16105: 00668460 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16106: 0062dd5c 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16107: 014f01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16108: 00997b08 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16108: 00997ab8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16109: 006d3d60 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16110: 01418fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16111: 0151c330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16112: 014e4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16113: 0142a544 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16114: 0151cc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16115: 0151c014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16116: 00b98c8c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16116: 00b98c3c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16117: 002be8ec 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16118: 013bca9c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16119: 0151d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16120: 014ea278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16121: 0151ce2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16122: 00956a30 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16123: 009fb36c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16122: 009569e0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 16123: 009fb31c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16124: 014f8680 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16125: 014f1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16126: 01443a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16127: 0151c2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16128: 00ad55b4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16129: 00a1413c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16128: 00ad5564 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16129: 00a140ec 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16130: 0142a754 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ - 16131: 0086cdcc 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16132: 00b8f160 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16131: 0086cd7c 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ + 16132: 00b8f110 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16133: 01443900 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16134: 014f0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16135: 014dd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16136: 00b009e0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16137: 00b431a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16136: 00b00990 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16137: 00b43158 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16138: 014155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16139: 0151cbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16140: 009fef48 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16140: 009feef8 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16141: 01443a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16142: 00b74768 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16142: 00b74718 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16143: 014ea2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16144: 00789b48 268 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16145: 014f51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16146: 006847c4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16147: 0151c55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16148: 014186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16149: 0151c836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16150: 002cb2e4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16151: 00b3c2ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16151: 00b3c29c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16152: 0142a64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16153: 00b03430 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16153: 00b033e0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16154: 0036eaec 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16155: 0151c706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 16156: 00b29c64 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16156: 00b29c14 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16157: 01443984 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16158: 014137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16159: 014e3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16160: 0066abc0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ - 16161: 0086e724 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ + 16161: 0086e6d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16162: 00322348 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 16163: 0095b1d4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16164: 00b10c48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 16165: 0086e604 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ - 16166: 0093e7a0 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 16163: 0095b184 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 16164: 00b10bf8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16165: 0086e5b4 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ + 16166: 0093e750 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16167: 0151d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16168: 00b41d20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16168: 00b41cd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16169: 0151c2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16170: 00851620 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16170: 008515d4 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16171: 0151ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16172: 004aed90 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16173: 00b5e1b8 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16174: 009ecc88 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16175: 00a9add0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16173: 00b5e168 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16174: 009ecc38 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16175: 00a9ad80 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16176: 0066b15c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16177: 0151b6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16178: 0031ed28 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16179: 0151bfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16180: 014e7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16181: 0151cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16182: 00403374 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16183: 0151b5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16184: 00aef37c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16184: 00aef32c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16185: 0050c434 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16186: 0151b2c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16187: 014467ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16188: 014e7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16189: 014ef124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ - 16190: 0086e6a8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ + 16190: 0086e658 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16191: 014e2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16192: 009eded0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16193: 008a57a8 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16192: 009ede80 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16193: 008a5758 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16194: 003da544 504 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16195: 0151b3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16196: 002cf468 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16197: 01446660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16198: 01431dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16199: 003213cc 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 16200: 00956648 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 16200: 009565f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 16201: 002b7754 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 16202: 005165f0 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 16203: 014e03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 16204: 014dd2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 16205: 014f8178 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 16206: 01446768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_h │ │ │ │ 16207: 0151bf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16208: 0151c13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16209: 014f10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16210: 014e40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16211: 014f3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16212: 01394300 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 16213: 0093e5e4 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16214: 00b6549c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 16215: 0084f48c 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16216: 00b27a60 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16217: 00aba6f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16213: 0093e594 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 16214: 00b6544c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16215: 0084f440 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ + 16216: 00b27a10 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16217: 00aba6a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16218: 0151cd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16219: 014ee6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16220: 014f3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16221: 00321dc4 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16222: 014466e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ - 16223: 008ed010 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 16223: 008ecfc0 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16224: 0151bdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16225: 01454f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16226: 014ea3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16227: 014556a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16228: 014dea6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16229: 007b1900 116 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16230: 00b6abe0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16230: 00b6ab90 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16231: 0151b4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16232: 0151d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16233: 014f0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16234: 014ecf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16235: 008a4350 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16235: 008a4300 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16236: 0151ca92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16237: 0085d918 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16237: 0085d8c8 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16238: 0074c32c 104 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16239: 0151cc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16240: 00658834 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16241: 00aaff64 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16241: 00aaff14 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16242: 01455288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16243: 014e15a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16244: 0151d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16245: 006c11d8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16246: 00b4c994 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16246: 00b4c944 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16247: 0050f5fc 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16248: 01392500 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16249: 014e2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16250: 0085da6c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16251: 00adccbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16252: 00baa45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16253: 00b44554 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16254: 00abd898 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16250: 0085da1c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16251: 00adcc6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16252: 00baa40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16253: 00b44504 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16254: 00abd848 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16255: 0151d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16256: 014f1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16257: 014eef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16258: 00a7e2dc 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16258: 00a7e28c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16259: 0141373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16260: 00aa51d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16260: 00aa5180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16261: 01419070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16262: 014eac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16263: 0151cba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16264: 002a339c 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16265: 013ba3f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16266: 0151c6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16267: 014f3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16268: 014f2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16269: 008e4618 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 16269: 008e45c8 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16270: 01418ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16271: 0151ce64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16272: 014e1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 16273: 008e5d48 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 16274: 00b3d85c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16273: 008e5cf8 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 16274: 00b3d80c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16275: 0151d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 16276: 008dd7c8 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 16276: 008dd778 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16277: 006da2fc 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16278: 0151c6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16279: 006f3a38 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16280: 0151b47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16281: 009c36a8 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ - 16282: 0086ca78 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ + 16281: 009c3658 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16282: 0086ca28 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16283: 0151c23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16284: 014f455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16285: 009d3a44 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16285: 009d39f4 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16286: 014e6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16287: 0151c070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16288: 00b35c28 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16288: 00b35bd8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16289: 0151b86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 16290: 0095afe4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16291: 00cfcd24 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16290: 0095af94 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 16291: 00cfccd4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16292: 013ba350 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16293: 002b3a20 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16294: 008b6804 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16294: 008b67b4 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16295: 014ea268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16296: 00b0a6d8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16297: 0082e388 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16296: 00b0a688 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16297: 0082e33c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16298: 00673ab4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16299: 014f1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16300: 00999a74 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16300: 00999a24 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16301: 0151bae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16302: 0066ef74 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 16303: 008ef124 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 16304: 0084f4d8 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16305: 00ad6fcc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16306: 00af032c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16303: 008ef0d4 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 16304: 0084f48c 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ + 16305: 00ad6f7c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16306: 00af02dc 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16307: 014f2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16308: 0082e404 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16308: 0082e3b8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16309: 0062f7a0 1732 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16310: 009cc438 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16310: 009cc3e8 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16311: 0151de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16312: 002cb718 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16313: 0151d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16314: 0151cc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16315: 00aa9868 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16315: 00aa9818 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16316: 01427028 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16317: 00b0ab0c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16317: 00b0aabc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16318: 014f3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16319: 0059e67c 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16320: 0151d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16321: 00adda80 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16322: 00ae7bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16321: 00adda30 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16322: 00ae7b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16323: 006df1fc 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 16324: 00b7d970 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16325: 00a6620c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16324: 00b7d920 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16325: 00a661bc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16326: 014dde58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16327: 00a44d74 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16328: 009d3a84 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16327: 00a44d24 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16328: 009d3a34 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16329: 00564f88 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16330: 014e8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16331: 00b3d690 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16332: 00b1c828 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16331: 00b3d640 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16332: 00b1c7d8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16333: 013bce30 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16334: 0151d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16335: 0082e4a8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16335: 0082e45c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16336: 006e4610 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16337: 00b6fab4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16338: 00b916b4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16337: 00b6fa64 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16338: 00b91664 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16339: 007b0734 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16340: 00aebc20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16341: 00860598 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16340: 00aebbd0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16341: 00860548 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16342: 0151cb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16343: 0151d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16344: 0086148c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16344: 0086143c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16345: 004d77e4 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 16346: 005c5fd0 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16347: 0151d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16348: 00984de0 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16349: 00b763d0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16348: 00984d90 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16349: 00b76380 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16350: 014e6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16351: 0050c6c4 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16352: 014e061c 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16353: 0151ba64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16354: 0151c9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16355: 0086065c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16355: 0086060c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16356: 0144c330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ - 16357: 00959fb0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 16357: 00959f60 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16358: 0151ba20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16359: 0151d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16360: 002b7854 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16361: 00989b30 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 16362: 009200c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 16361: 00989ae0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16362: 00920078 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16363: 014ed8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16364: 006d99b4 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16365: 014de058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16366: 0144bf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16367: 00ad8c54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16367: 00ad8c04 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16368: 014eeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16369: 014e9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16370: 005c63f0 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16371: 00a9cdfc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16372: 00d41a90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16373: 009bebe8 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16371: 00a9cdac 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16372: 00d41a40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16373: 009beb98 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16374: 0151b7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16375: 0097ba94 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16375: 0097ba44 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16376: 014dca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16377: 0086072c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16378: 00b6094c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16379: 00b66f90 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16380: 00b02f70 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16377: 008606dc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16378: 00b608fc 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16379: 00b66f40 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16380: 00b02f20 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16381: 0151c4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16382: 00320a40 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16383: 00ab67fc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16384: 00aa3f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16383: 00ab67ac 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16384: 00aa3f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16385: 0151c186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16386: 009819d4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16387: 0097c090 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16386: 00981984 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16387: 0097c040 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16388: 014ead4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16389: 0151c5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16390: 009dae24 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16390: 009dadd4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16391: 00380590 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16392: 009371cc 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16392: 0093717c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16393: 014e733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16394: 0151c246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16395: 014f0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16396: 0151cbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16397: 0151cc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16398: 014e33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16399: 0151c79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16400: 0151d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16401: 006f3740 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16402: 014e40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16403: 009d12f0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16403: 009d12a0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16404: 0151d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16405: 014ef6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16406: 014e1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16407: 00b6b1f4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16408: 00b8f8b8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 16409: 0091fd84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 16407: 00b6b1a4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16408: 00b8f868 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16409: 0091fd34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16410: 0151cdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16411: 0151ca86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16412: 00711b54 172 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16413: 01416628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16414: 0151d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16415: 0082e54c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16415: 0082e500 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16416: 0151cba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16417: 014f1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 16418: 00a33d50 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16418: 00a33d00 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16419: 014efc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16420: 014f528c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16421: 0082e5c8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16421: 0082e57c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16422: 006d9128 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16423: 00db1998 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16423: 00db1948 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16424: 01417c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16425: 0078b434 180 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16426: 0151cab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16427: 006b5690 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16428: 014eee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16429: 014136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16430: 00b8f148 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16430: 00b8f0f8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16431: 0151d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 16432: 0091ca64 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 16432: 0091ca14 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16433: 014e632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16434: 0151bc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16435: 01512ba6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 16436: 0151ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16437: 014de610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16438: 00707504 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16439: 014e0d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16440: 014f0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16441: 006abf20 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16442: 014f10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16443: 00b752fc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ - 16444: 0086cd88 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16445: 0082e66c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16443: 00b752ac 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16444: 0086cd38 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ + 16445: 0082e620 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16446: 0151be22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16447: 00b86e8c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16448: 00aee710 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16447: 00b86e3c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16448: 00aee6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16449: 0066d070 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16450: 00adce98 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16450: 00adce48 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16451: 00618598 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16452: 014f2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16453: 00aded08 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16453: 00adecb8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16454: 004dc424 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16455: 014f32e0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16456: 013fcee8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16457: 0151c3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16458: 014199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16459: 014e3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16460: 0151ccc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16461: 014e0a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16462: 014f0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16463: 0151df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16464: 00b83c80 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 16465: 009cdeec 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16464: 00b83c30 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 16465: 009cde9c 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16466: 0151c710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16467: 014e5880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 16468: 00611f04 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 16469: 009eda7c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16469: 009eda2c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16470: 0151d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 16471: 00907a54 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16472: 00838450 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16471: 00907a04 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 16472: 00838404 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16473: 014e8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16474: 014f217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16475: 0151bf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16476: 0028ab60 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16477: 00b8f6bc 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16478: 00b6d4f8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16477: 00b8f66c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16478: 00b6d4a8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16479: 0151bc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16480: 00ab0f78 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16480: 00ab0f28 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16481: 014de2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16482: 007b0414 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16483: 014e7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16484: 014dd3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ - 16485: 0084f89c 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ + 16485: 0084f850 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16486: 01454eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16487: 0151d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16488: 00aaa58c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16488: 00aaa53c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16489: 0028a92c 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16490: 00b46bd0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16490: 00b46b80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16491: 014555a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16492: 007afd78 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16493: 0085d390 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16493: 0085d340 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16494: 0151b6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16495: 00ad9070 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16496: 0085d208 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16495: 00ad9020 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16496: 0085d1b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16497: 00533310 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16498: 006e6f8c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16499: 0151b6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16500: 0139a1e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 16501: 00964b6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 16501: 00964b1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16502: 00504100 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16503: 00b19320 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16503: 00b192d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16504: 004e0de4 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16505: 005691c4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16506: 00669624 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16507: 01455204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16508: 0151bd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16509: 004dc250 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16510: 0142bf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ - 16511: 008f4744 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 16511: 008f46f4 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16512: 0151b3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16513: 0151b350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16514: 0085d2cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16514: 0085d27c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16515: 014f0084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16516: 014e2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16517: 006d9d60 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16518: 006e7d5c 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16519: 00b22ba8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16519: 00b22b58 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16520: 014e5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16521: 014e3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16522: 002eb774 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16523: 014f4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16524: 014e3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16525: 00b6a258 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16525: 00b6a208 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16526: 0151d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16527: 014e53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16528: 014e615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 16529: 009c4eb8 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 16529: 009c4e68 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 16530: 01416b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16531: 014f8698 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16532: 008c4fac 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16532: 008c4f5c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16533: 014dd900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16534: 013b7f90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16535: 00abe9a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16535: 00abe954 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16536: 014ed134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16537: 01455834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ - 16538: 008e4620 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 16538: 008e45d0 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16539: 014e2a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16540: 00aa3680 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16541: 00b00650 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16542: 00a9ebb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16543: 00aa047c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16540: 00aa3630 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16541: 00b00600 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16542: 00a9eb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16543: 00aa042c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16544: 0151c3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16545: 00ad4c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 16546: 008e2324 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 16545: 00ad4c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16546: 008e22d4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16547: 0151bb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16548: 0070d138 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16549: 0151b44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16550: 00b039e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16550: 00b03990 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16551: 014f32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16552: 008b5148 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16552: 008b50f8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16553: 002bd208 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16554: 0066ae78 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 16555: 00948c24 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 16555: 00948bd4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16556: 01422b54 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16557: 0151b9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16558: 0144d098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16559: 00b08ad8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16559: 00b08a88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16560: 0078bbf4 168 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16561: 004d7854 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16562: 0151bad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16563: 0151cb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16564: 00b32860 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16565: 00b3e6bc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16566: 00996928 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16564: 00b32810 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16565: 00b3e66c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16566: 009968d8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16567: 0151c67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16568: 0151be2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16569: 0151b2bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16570: 014e059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16571: 014f212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16572: 00513460 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16573: 00323680 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16574: 009fa570 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16575: 00a65fa4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16576: 00b4f784 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16574: 009fa520 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16575: 00a65f54 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16576: 00b4f734 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16577: 004328d4 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16578: 0066e958 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16579: 01417078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16580: 00ae9d94 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16580: 00ae9d44 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16581: 014e8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16582: 009fb7b8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16582: 009fb768 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16583: 014f3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16584: 0151c96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16585: 0037d5fc 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16586: 0151cdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16587: 0151ba42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16588: 00375608 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16589: 014f25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16590: 00863614 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16590: 008635c4 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16591: 0151c274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16592: 00b16e14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16592: 00b16dc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16593: 0151cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16594: 00b197cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16594: 00b1977c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16595: 003d9b68 636 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16596: 0151b676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16597: 00b744d0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16598: 0098a408 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16597: 00b74480 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16598: 0098a3b8 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16599: 002c808c 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16600: 007982d8 180 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16601: 00492660 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 16602: 0091a78c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 16602: 0091a73c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16603: 00371f04 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16604: 014f42fc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 16605: 00973140 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 16605: 009730f0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16606: 0151c672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16607: 0151ce70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16608: 0151d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16609: 00b25c6c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16609: 00b25c1c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16610: 0151c360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 16611: 008ed3d4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 16611: 008ed384 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16612: 006b1c58 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16613: 008b67bc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16614: 008fe69c 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16613: 008b676c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16614: 008fe64c 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16615: 0144b7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16616: 0151d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16617: 006e9e74 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16618: 0144b754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16619: 002c75c0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16620: 00afdfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16621: 009b1ef8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16622: 00b2f544 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16620: 00afdf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16621: 009b1ea8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16622: 00b2f4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16623: 014dda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16624: 002caac4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16625: 0151d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16626: 00b6ec60 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16627: 00b99484 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16626: 00b6ec10 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16627: 00b99434 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16628: 0151bcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16629: 01412cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16630: 014e8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16631: 014e2a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16632: 014ebbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16633: 00ac7228 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16633: 00ac71d8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16634: 0071a17c 3644 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16635: 014f1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16636: 009fb728 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16636: 009fb6d8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16637: 0151bb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16638: 00dbf8e0 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16639: 009f0244 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16640: 008b46a0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16641: 00b0b3d4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16642: 00aab060 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16638: 00dbf890 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16639: 009f01f4 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16640: 008b4650 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16641: 00b0b384 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16642: 00aab010 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16643: 0143d474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16644: 014dd380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16645: 0143538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16646: 002bd8f0 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16647: 0151be4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16648: 006787f4 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16649: 0143d3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16650: 0144cf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16651: 003036c4 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16652: 01435308 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ - 16653: 0090e8f4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16654: 00992680 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16655: 00db19f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16653: 0090e8a4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 16654: 00992630 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16655: 00db19a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16656: 014dc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16657: 0066f3f4 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 16658: 00916e44 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 16658: 00916df4 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16659: 014ebdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16660: 014d7198 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16661: 0151bcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16662: 00a32234 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 16663: 00a4a520 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 16664: 0083a674 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 16662: 00a321e4 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16663: 00a4a4d0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16664: 0083a628 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 16665: 00704e8c 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16666: 00aa56d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ - 16667: 00850288 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ + 16666: 00aa5688 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16667: 0085023c 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 16668: 0151d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16669: 0099ec3c 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16669: 0099ebec 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16670: 014e9fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16671: 0151b2d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 16672: 00b890e4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 16672: 00b89094 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 16673: 014dc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 16674: 0083a720 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 16674: 0083a6d4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 16675: 0151d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16676: 006c3e68 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16677: 00b44314 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16678: 009e330c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16677: 00b442c4 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16678: 009e32bc 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16679: 01435284 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 16680: 014dec6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16681: 006ad350 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16682: 014e3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16683: 0151c5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16684: 014eb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 16685: 0082b168 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 16685: 0082b11c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 16686: 0151bf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16687: 0151cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16688: 00b6e4a0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16689: 009feb08 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16688: 00b6e450 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16689: 009feab8 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 16690: 014f817c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16691: 0051d490 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16692: 0092c808 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16693: 009bde0c 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16692: 0092c7b8 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16693: 009bddbc 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16694: 014f1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16695: 014ed494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 16696: 0083a7fc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 16696: 0083a7b0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 16697: 00693b20 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16698: 01452ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 16699: 0151cbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16700: 0151b3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16701: 0151b97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16702: 0151cb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16703: 014ec5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16704: 014dde68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16705: 0151bad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16706: 002bcba0 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16707: 00b20700 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16707: 00b206b0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16708: 014ee70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16709: 0030485c 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16710: 0051d5d0 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 16711: 01457e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 16712: 0092a250 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16712: 0092a200 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16713: 006c8178 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16714: 0144bbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 16715: 014ebf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16716: 00b3566c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16717: 00b18b24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16716: 00b3561c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16717: 00b18ad4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16718: 0144bb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 16719: 0151ca82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16720: 0151d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16721: 00b60abc 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16721: 00b60a6c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16722: 002c8d94 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16723: 014dfe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16724: 00b2a124 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16724: 00b2a0d4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16725: 01422ae4 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16726: 014ddb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16727: 0151caf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16728: 008ba344 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16729: 0097d690 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16728: 008ba2f4 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16729: 0097d640 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16730: 014f1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16731: 0036c330 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16732: 004dc3f4 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16733: 014f04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16734: 00b495b0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 16735: 009c1f58 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16734: 00b49560 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16735: 009c1f08 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16736: 014df7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 16737: 007097b8 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16738: 014f3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16739: 00b94b00 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16739: 00b94ab0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16740: 014ede7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16741: 0151c7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 16742: 00863688 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 16742: 00863638 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 16743: 014f04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16744: 014e52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16745: 0151cd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16746: 006e3b2c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16747: 009f9bbc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16747: 009f9b6c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16748: 0151def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16749: 00abeae8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16750: 00afa740 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16751: 00aa3458 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16752: 00ae89a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16753: 00ae3478 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16749: 00abea98 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16750: 00afa6f0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16751: 00aa3408 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16752: 00ae8958 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16753: 00ae3428 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16754: 00614350 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ - 16755: 0086db68 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ + 16755: 0086db18 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 16756: 007a03b0 408 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 16757: 014e0de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16758: 0151b966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16759: 0151bb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16760: 014e2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 16761: 008e3c58 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 16761: 008e3c08 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16762: 00331c80 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16763: 014ebe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16764: 014f07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16765: 0051db8c 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16766: 009ec49c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 16767: 00a9fadc 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16766: 009ec44c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16767: 00a9fa8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16768: 014df488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16769: 00b0ce70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 16770: 0083a424 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ - 16771: 0085022c 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ + 16769: 00b0ce20 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16770: 0083a3d8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 16771: 008501e0 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 16772: 0151bd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16773: 014ef620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 16774: 00b654ec 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16774: 00b6549c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16775: 014e7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16776: 014dd280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16777: 0092de68 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16777: 0092de18 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16778: 014e8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 16779: 0083a4d0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 16779: 0083a484 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 16780: 014e1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16781: 009ccaf4 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16781: 009ccaa4 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16782: 00348afc 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16783: 013bcae8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16784: 0151ce3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ - 16785: 0081cf3c 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ + 16785: 0081cef0 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 16786: 0151c6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16787: 0151b297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16788: 00a9de90 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16788: 00a9de40 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16789: 014eb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16790: 0151b7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 16791: 00349570 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16792: 00656114 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16793: 0151c074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16794: 00b60f58 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16794: 00b60f08 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16795: 0151c914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16796: 014e7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16797: 014ec924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 16798: 0083c144 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 16798: 0083c0f8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 16799: 00302610 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16800: 00ae3798 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16800: 00ae3748 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16801: 0151b644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16802: 00adc2a4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16802: 00adc254 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16803: 014dca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16804: 014f0044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16805: 0151ca42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16806: 003798d0 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16807: 006937cc 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 16808: 0083a5ac 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 16808: 0083a560 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 16809: 014ef4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16810: 0083c1bc 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 16811: 00b1965c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16810: 0083c170 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 16811: 00b1960c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16812: 0151b69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 16813: 01452b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 16814: 0151df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16815: 0151be96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16816: 014e6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16817: 014ef0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16818: 002be1dc 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16819: 014ed784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16820: 014e710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16821: 0028b768 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16822: 00aa7984 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16822: 00aa7934 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16823: 0151be9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16824: 014f1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16825: 0151ba30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16826: 0151c51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16827: 014177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16828: 009f0ad8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16828: 009f0a88 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16829: 002c55b4 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16830: 01512be9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16831: 0151b812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 16832: 014d6cdc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16833: 0144edfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 16834: 0144b9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 16835: 0151d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16836: 00b9a5f4 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16836: 00b9a5a4 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16837: 0151c1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16838: 00920fd8 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16838: 00920f88 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16839: 0151c5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ - 16840: 0084f5d4 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ + 16840: 0084f588 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 16841: 005c6498 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16842: 0144b964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 16843: 014de924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16844: 0151c85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 16845: 0096ba00 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 16845: 0096b9b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16846: 014ecae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16847: 0151d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16848: 0151b5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16849: 00ab521c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16849: 00ab51cc 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16850: 01433a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 16851: 003e8c6c 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16852: 009cfbb0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16852: 009cfb60 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16853: 004dab4c 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16854: 00b3bd30 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16854: 00b3bce0 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16855: 014e2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16856: 00b5cf9c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16856: 00b5cf4c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16857: 0151b414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 16858: 00864dd0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 16858: 00864d80 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 16859: 0069382c 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 16860: 00864ff8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 16861: 00aa34b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16860: 00864fa8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 16861: 00aa3464 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16862: 0151c254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16863: 006f2ed0 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16864: 0151b295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 16865: 014339c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 16866: 00ad4ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16866: 00ad4e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16867: 014eee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16868: 0151ca8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 16869: 00864e88 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 16869: 00864e38 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 16870: 013bd054 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16871: 00a9a824 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16872: 00ba86ec 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16871: 00a9a7d4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16872: 00ba869c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16873: 0151c64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16874: 014df628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16875: 0151b8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16876: 00af2ad0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16876: 00af2a80 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16877: 013bc70c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16878: 014e98a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16879: 00b6aef4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16879: 00b6aea4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16880: 013bcb3c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16881: 00b49cd0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16882: 009c0f40 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16881: 00b49c80 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16882: 009c0ef0 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16883: 014e2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16884: 0084564c 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 16885: 00b42b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16886: 00ba766c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16884: 00845600 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 16885: 00b42ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16886: 00ba761c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16887: 0151ce10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16888: 00864f48 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 16889: 00b8c5dc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16888: 00864ef8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 16889: 00b8c58c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16890: 01433940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 16891: 0045c2c0 88 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 16892: 014ea178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16893: 014ee7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 16894: 0089d918 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 16894: 0089d8c8 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 16895: 0151d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16896: 00b1a774 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16896: 00b1a724 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16897: 0151b426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16898: 01441b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ - 16899: 008f5fb8 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 16900: 00845838 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 16899: 008f5f68 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 16900: 008457ec 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 16901: 014504ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 16902: 0151d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16903: 0151c036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 16904: 0086f494 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ - 16905: 0091eb84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 16904: 0086f444 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ + 16905: 0091eb34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16906: 014dfab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 16907: 004002c0 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 16908: 0096d3a0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16909: 00ae09d4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16910: 0099846c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16911: 009c2974 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16908: 0096d350 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 16909: 00ae0984 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16910: 0099841c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16911: 009c2924 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16912: 0151d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16913: 01451298 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 16914: 014f2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16915: 0145110c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 16916: 014f3970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16917: 0151b5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16918: 014f25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16919: 014e645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16920: 00aa4e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 16921: 008f645c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 16920: 00aa4de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16921: 008f640c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16922: 01451214 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ 16923: 006e6cb4 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16924: 013bd964 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16925: 0052360c 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16926: 00320f48 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16927: 0151b912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16928: 00b86790 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16928: 00b86740 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16929: 006bbfcc 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16930: 0151b38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16931: 014e682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16932: 009fb738 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16932: 009fb6e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16933: 014deb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16934: 004dbef8 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16935: 0151b2ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16936: 014f3a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16937: 003f6ed0 160 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 16938: 0151b6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16939: 013b7ec8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16940: 014e708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16941: 01451190 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 16942: 0070c778 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 16943: 00b55068 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16943: 00b55018 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16944: 003218d4 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16945: 004285fc 260 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 16946: 014e8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16947: 00927c50 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16947: 00927c00 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16948: 00519d48 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16949: 014e4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16950: 002cbdf0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16951: 00a2dfa4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16952: 00b7fe08 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16951: 00a2df54 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16952: 00b7fdb8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16953: 014df658 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 16954: 014dd410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16955: 0086cb10 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 16956: 00add3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16957: 009c90b0 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16958: 009fb0fc 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 16959: 0091e890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 16955: 0086cac0 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ + 16956: 00add360 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16957: 009c9060 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16958: 009fb0ac 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16959: 0091e840 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16960: 014166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16961: 0142d538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ - 16962: 00917fb0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 16962: 00917f60 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 16963: 014dfdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16964: 014ee81c 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16965: 00b2f31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16965: 00b2f2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16966: 00667b84 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16967: 00ae27d8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16967: 00ae2788 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16968: 014338bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 16969: 014e97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16970: 0151d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16971: 0151bfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16972: 00af7ae4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16972: 00af7a94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16973: 014f1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ - 16974: 0081cffc 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ + 16974: 0081cfb0 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 16975: 014dcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16976: 013bc5dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16977: 014dd600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16978: 006bca5c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16979: 0151d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16980: 0151ca2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 16981: 01433838 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 16982: 00a420f0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16982: 00a420a0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16983: 0151cc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16984: 006b4908 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 16985: 00903dc4 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16985: 00903d74 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16986: 0142d4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 16987: 0151d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 16988: 00857d2c 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 16988: 00857cdc 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 16989: 00549ec8 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16990: 014e633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16991: 00b28318 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16991: 00b282c8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16992: 0151c772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16993: 00856868 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 16994: 008b6d4c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16993: 00856818 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 16994: 008b6cfc 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16995: 014e69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16996: 005c99ec 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16997: 0151cc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16998: 00958398 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16998: 00958348 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16999: 014f2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17000: 014eec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17001: 014337b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17002: 00aeddb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17003: 00b8a8f4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17004: 008575d0 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17002: 00aedd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17003: 00b8a8a4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17004: 00857580 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17005: 0151b514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17006: 0151bce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17007: 014e5890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17008: 014f3c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17009: 01413844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17010: 014e26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17011: 0151b752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 17012: 00964a24 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 17012: 009649d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17013: 014e3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17014: 007afde8 120 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17015: 0151d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17016: 00db1ad0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17016: 00db1a80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17017: 0151d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17018: 00678acc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17019: 0151d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17020: 0151c218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17021: 01456a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17022: 009b663c 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17022: 009b65ec 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17023: 00436634 388 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17024: 0151bb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17025: 013b4660 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17026: 006a1f70 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17027: 00667768 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17028: 0151b46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17029: 00ac5cf4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17029: 00ac5ca4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17030: 0151c9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17031: 0098aa80 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17031: 0098aa30 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17032: 014e4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17033: 0151c140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17034: 014f1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17035: 0151b54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17036: 00669878 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17037: 003f6f70 156 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17038: 014e8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17039: 0151d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17040: 0151d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17041: 0041d734 376 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ - 17042: 008e21f0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17043: 0082be94 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17042: 008e21a0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 17043: 0082be48 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17044: 014e2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17045: 0042eaf4 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17046: 009f033c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 17047: 008f1630 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17048: 00860cec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17049: 009d10f8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17046: 009f02ec 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17047: 008f15e0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 17048: 00860c9c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17049: 009d10a8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17050: 014f4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17051: 009185f8 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ - 17052: 00861748 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17051: 009185a8 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 17052: 008616f8 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17053: 014e9e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17054: 006cb55c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17055: 0151d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17056: 00aacfb8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 17057: 008f1738 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17058: 00b0d098 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17056: 00aacf68 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17057: 008f16e8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 17058: 00b0d048 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17059: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 17060: 00860dc4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17060: 00860d74 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17061: 014e1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17062: 00b40334 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17062: 00b402e4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17063: 0151d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17064: 00303484 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17065: 0092c978 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17065: 0092c928 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17066: 002deb68 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17067: 0151cd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17068: 006a7e50 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17069: 006e41f4 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17070: 0151d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17071: 014e692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17072: 00860eac 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17073: 00ae82ec 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17074: 00ac0c20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17075: 00bae820 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17076: 00dbfaf8 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17072: 00860e5c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17073: 00ae829c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17074: 00ac0bd0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17075: 00bae7d0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17076: 00dbfaa8 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17077: 01416bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17078: 0144eb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17079: 008e5804 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17080: 00b8b610 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17079: 008e57b4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 17080: 00b8b5c0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17081: 0036faf0 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17082: 0151b576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17083: 014e8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17084: 0151c9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17085: 014e030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17086: 0151b8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17087: 0151ba4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 17088: 008f4e28 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 17088: 008f4dd8 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 17089: 014ebb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17090: 008fb7ac 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17090: 008fb75c 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17091: 002cf7d8 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17092: 0151b8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17093: 014eea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17094: 0151d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17095: 0151d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17096: 0151b55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17097: 0151c1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17098: 0151ccfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17099: 0067edd4 32 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17100: 014ed9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17101: 014196b4 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17102: 014ebf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17103: 013b6068 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17104: 0151b41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17105: 00868ee0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17105: 00868e90 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17106: 006a0d08 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17107: 013b6038 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17108: 0151b8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17109: 01415e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17110: 014f3ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17111: 002b3734 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17112: 0151bdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 17113: 00964d64 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 17113: 00964d14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17114: 014509d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17115: 014e04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17116: 00321c80 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17117: 013b7f18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17118: 014170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17119: 0151b8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17120: 00868fa8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17120: 00868f58 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17121: 0070af10 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17122: 014e3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17123: 014eb7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17124: 005c90bc 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17125: 014e81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17126: 00853da0 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17126: 00853d54 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17127: 014e22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17128: 0151c7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17129: 00ae2c5c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17129: 00ae2c0c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17130: 0151d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17131: 00b250cc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17131: 00b2507c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17132: 006bcab4 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17133: 00b69e5c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17133: 00b69e0c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17134: 0151d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17135: 013bc28c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17136: 0151b720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17137: 0050ef20 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17138: 00ad8984 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17139: 00aa3f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17140: 009959ac 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17138: 00ad8934 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17139: 00aa3ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17140: 0099595c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17141: 0151b716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17142: 00ac9804 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17142: 00ac97b4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17143: 0151cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 17144: 00953e90 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 17144: 00953e40 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17145: 0151d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17146: 014e766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 17147: 0095d1f4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17148: 009cf49c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17147: 0095d1a4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 17148: 009cf44c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17149: 014f1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17150: 009e26bc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17150: 009e266c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17151: 002ed934 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17152: 0151c27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17153: 0151cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ - 17154: 0086f0e0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ + 17154: 0086f090 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17155: 014f51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17156: 00a9d284 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17156: 00a9d234 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17157: 002d8894 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17158: 0151c40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17159: 0099ed54 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17159: 0099ed04 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17160: 0151d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17161: 00db18f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17161: 00db18a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17162: 014e1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17163: 0151b2b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17164: 00aa8964 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17165: 00996b0c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17164: 00aa8914 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17165: 00996abc 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17166: 0151ce42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17167: 014e4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17168: 00679358 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17169: 006fb6e4 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17170: 0151cc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17171: 0151c87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17172: 0052596c 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17173: 014ea638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17174: 0144eae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17175: 0151b910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17176: 006e85c4 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17177: 00ad2a98 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17177: 00ad2a48 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17178: 014f4670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17179: 0151baea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17180: 0151c314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17181: 014f1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17182: 0151d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17183: 00aecd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17183: 00aeccc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17184: 0151d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17185: 014f255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17186: 0151bc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17187: 014f2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17188: 014deebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17189: 00671018 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17190: 00ab501c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17190: 00ab4fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17191: 0151bd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17192: 0151d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17193: 0151b340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17194: 00a8a6f4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17194: 00a8a6a4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17195: 003f700c 188 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17196: 0151cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17197: 00855e98 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17197: 00855e48 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17198: 0151d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17199: 014e1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17200: 014e9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17201: 01429548 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17202: 014ec8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17203: 00a28170 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 17204: 0091eea0 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 17203: 00a28120 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17204: 0091ee50 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17205: 014e8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17206: 0151d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17207: 014e28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17208: 014de794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17209: 00b035ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17209: 00b0359c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17210: 0151b71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17211: 00b77da0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17212: 00ac3dc4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17211: 00b77d50 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17212: 00ac3d74 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17213: 0151ba96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17214: 003487a4 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17215: 0151c0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17216: 01429758 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17217: 00921080 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17218: 00845f80 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17217: 00921030 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17218: 00845f34 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17219: 0151ba8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17220: 00829c44 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17221: 00b66a64 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17222: 007bbfdc 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17220: 00829bf8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17221: 00b66a14 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17222: 007bbfb0 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17223: 0144f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17224: 00978e78 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17224: 00978e28 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17225: 0151ccdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17226: 00529794 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17227: 00372018 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17228: 01429650 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17229: 01512bdb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17230: 00829dd4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17230: 00829d88 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17231: 0151c0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17232: 014e0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17233: 009f1010 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17234: 008460d8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17233: 009f0fc0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17234: 0084608c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17235: 005c7234 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17236: 00931ee4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17237: 009d1fd8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17236: 00931e94 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17237: 009d1f88 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17238: 0151d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17239: 00ad7134 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17239: 00ad70e4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17240: 014ed0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17241: 006302a0 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 17242: 0091dd50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 17242: 0091dd00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17243: 0066a64c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17244: 0070c760 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17245: 002ed320 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17246: 00705120 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17247: 00903230 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17247: 009031e0 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17248: 0037d63c 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17249: 002d6b04 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17250: 014f9894 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17251: 00aa4484 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17252: 00829f5c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17253: 00d1d828 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17251: 00aa4434 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17252: 00829f10 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17253: 00d1d7d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17254: 006634e8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17255: 0151b67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17256: 0151b2b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17257: 006935a4 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17258: 0151b924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17259: 013ba308 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17260: 0151d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17261: 014ea898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17262: 009b25c4 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17262: 009b2574 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17263: 014eb604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17264: 014f4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17265: 00491034 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17266: 00829d0c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17266: 00829cc0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17267: 004d6e6c 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17268: 014f447c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17269: 0151ce02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17270: 014f12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17271: 00b79ad4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17271: 00b79a84 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17272: 0151b37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17273: 014e3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17274: 014e8f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17275: 0151c38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17276: 00829e98 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17276: 00829e4c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17277: 014f0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17278: 002c2184 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17279: 00dce6d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17279: 00dce680 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17280: 0151b454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17281: 0151d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17282: 00856b74 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17283: 00b90870 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17282: 00856b24 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17283: 00b90820 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17284: 014ee68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17285: 014ef4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17286: 0151d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17287: 00aadac8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17287: 00aada78 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17288: 0151c82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17289: 0028d2c8 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17290: 00889bf8 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17291: 00b78150 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17290: 00889ba8 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17291: 00b78100 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17292: 0151c418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17293: 0151cac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17294: 014295cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17295: 006738f0 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17296: 0151d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17297: 0151c282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17298: 014f0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17299: 01428f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17300: 0082a008 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17301: 00828ad8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17302: 009189a4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ - 17303: 0088a56c 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17300: 00829fbc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17301: 00828a8c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17302: 00918954 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 17303: 0088a51c 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17304: 006da264 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17305: 014297dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17306: 003753d0 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 17307: 0091d810 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 17307: 0091d7c0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17308: 00618fdc 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17309: 0144f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17310: 0151cbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 17311: 014f0074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 17312: 014f0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 17313: 014eb6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17314: 01413e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17315: 0144ea60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17316: 0151c5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17317: 0151c684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17318: 0151c92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 17319: 008ef264 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17320: 00a86e2c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17319: 008ef214 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 17320: 00a86ddc 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17321: 014296d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17322: 00828b78 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ - 17323: 008f1590 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 17322: 00828b2c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17323: 008f1540 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17324: 0144e2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17325: 0151cd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17326: 00b351c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17326: 00b35170 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17327: 0151b45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 17328: 008e4a90 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17329: 00dce6f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 17330: 0094f514 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 17328: 008e4a40 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 17329: 00dce6a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17330: 0094f4c4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17331: 0151d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17332: 0151d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17333: 00abd3a0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17333: 00abd350 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17334: 01448970 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17335: 014f14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17336: 014f400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17337: 014dcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17338: 00aefb3c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17339: 00b04764 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17338: 00aefaec 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17339: 00b04714 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17340: 014dedcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17341: 006baa7c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17342: 01448a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17343: 0151d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17344: 0151bdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17345: 00a867d4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17345: 00a86784 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17346: 014dcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 17347: 008f0024 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 17347: 008effd4 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17348: 002dfdd8 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17349: 00b2d0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17349: 00b2d084 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17350: 0151c136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17351: 0151b74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17352: 006710f8 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17353: 0151d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17354: 014f1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 17355: 0093b7a0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 17355: 0093b750 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17356: 014ee6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17357: 00a89b84 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17358: 00b75c80 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17357: 00a89b34 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17358: 00b75c30 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17359: 014ee6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17360: 014489f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17361: 009e5258 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17361: 009e5208 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17362: 00797868 180 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17363: 0151d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17364: 00ae277c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17365: 00917388 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17366: 007bc114 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17364: 00ae272c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17365: 00917338 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 17366: 007bc0e8 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17367: 00665cc8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17368: 009ee6c4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ - 17369: 0086f044 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ + 17368: 009ee674 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17369: 0086eff4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17370: 014e1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17371: 01412740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ - 17372: 0086fb2c 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ + 17372: 0086fadc 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17373: 0065858c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17374: 00401fe8 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17375: 0139aec0 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17376: 0151bf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17377: 00689284 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17378: 014e684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17379: 014eb674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 17380: 00919b1c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17381: 00abee68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17380: 00919acc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 17381: 00abee18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17382: 006abec0 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17383: 00b60fd8 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17384: 00b1a05c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17383: 00b60f88 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17384: 00b1a00c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17385: 01411f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ - 17386: 0086f578 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ + 17386: 0086f528 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17387: 002cf424 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17388: 014dd310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17389: 0151be66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ - 17390: 0086e778 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ - 17391: 0084a5bc 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ + 17390: 0086e728 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ + 17391: 0084a570 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17392: 014ebc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17393: 013bc624 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17394: 006e4514 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17395: 006c7724 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17396: 014ddf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17397: 00dbf59c 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ - 17398: 00919834 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 17397: 00dbf54c 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17398: 009197e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17399: 006e44a8 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ - 17400: 0086e668 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ + 17400: 0086e618 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17401: 014f04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17402: 00684290 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17403: 014e053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17404: 014e4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 17405: 008dd004 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 17405: 008dcfb4 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 17406: 014e9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 17407: 0151bf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 17408: 014e2a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 17409: 014eb4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 17410: 014ed8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17411: 014f2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17412: 014df608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17413: 0144e220 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ - 17414: 0086d154 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ + 17414: 0086d104 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17415: 0050e92c 104 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17416: 014dddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17417: 00b0d0f4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17418: 00853d44 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17417: 00b0d0a4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17418: 00853cf8 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17419: 0070b630 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17420: 0051b050 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 17421: 014e2934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17422: 00b1e570 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17422: 00b1e520 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17423: 014e8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ - 17424: 0086e6e8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ + 17424: 0086e698 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17425: 014ece24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17426: 00b2dc5c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17426: 00b2dc0c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17427: 014e5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17428: 0151c800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17429: 0151b742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17430: 0142aaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17431: 009b95d4 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17431: 009b9584 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17432: 006b1128 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17433: 00322a44 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17434: 014df2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17435: 00521628 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17436: 002dc658 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17437: 014df268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17438: 002ca9d8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17439: 00adcbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17440: 009fb51c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17439: 00adcbac 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17440: 009fb4cc 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17441: 002cb234 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17442: 014f1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17443: 0142ae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17444: 014e606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 17445: 014e1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17446: 00afcc40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17446: 00afcbf0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17447: 00618aa4 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17448: 00406da0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17449: 014e6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17450: 0142ac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17451: 006a1acc 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17452: 0151bbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17453: 014de650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17454: 006e4364 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17455: 0144ef88 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17456: 014157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17457: 014f3ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17458: 0142a22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17459: 0099cfb4 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17459: 0099cf64 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17460: 014f2dc4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17461: 0067028c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17462: 0151b99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17463: 00aed56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17464: 009306c8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17463: 00aed51c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17464: 00930678 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17465: 014eb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17466: 009be230 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17466: 009be1e0 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17467: 014ecec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17468: 0070e12c 864 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17469: 0142a2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17470: 002fae70 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17471: 0078d344 1548 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17472: 00aa54b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 17473: 009565fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 17472: 00aa5460 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17473: 009565ac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17474: 0142a1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17475: 014e15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17476: 014f4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 17477: 00971278 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 17477: 00971228 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17478: 005691d0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17479: 014e1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17480: 0050d8d4 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 17481: 002cf614 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 17482: 00945890 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 17482: 00945840 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 17483: 014f10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 17484: 009715c4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ - 17485: 0084a640 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ + 17484: 00971574 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 17485: 0084a5f4 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17486: 0151c488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17487: 014eec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17488: 014536b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17489: 014dee4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 17490: 009573bc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 17490: 0095736c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17491: 0151c924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17492: 00b5ddf0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17492: 00b5dda0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17493: 00670ccc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17494: 014f4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17495: 014e0d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17496: 014e54f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ - 17497: 0086c30c 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ + 17497: 0086c2bc 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17498: 004c07f4 352 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17499: 0151d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 17500: 0151c7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 17501: 014e3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 17502: 0086fcb0 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ + 17502: 0086fc60 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17503: 01450740 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ - 17504: 00971540 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 17504: 009714f0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17505: 014ee00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17506: 005297e0 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17507: 0151def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17508: 0097d810 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17508: 0097d7c0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17509: 014e17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 17510: 009648dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 17510: 0096488c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17511: 014dde18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17512: 004d8124 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17513: 01453ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17514: 0151c300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17515: 00988e50 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17515: 00988e00 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 17516: 0060cb40 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17517: 00aa7de8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17517: 00aa7d98 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17518: 014f3be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17519: 0036fa40 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17520: 006d87bc 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17521: 00b60c20 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17521: 00b60bd0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17522: 002cb664 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 17523: 0060eac4 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17524: 00ab82d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17524: 00ab8288 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17525: 00489340 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17526: 014e6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17527: 0151d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17528: 014e3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17529: 014dfe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17530: 0098a5e0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17530: 0098a590 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17531: 0151bed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17532: 014f8968 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17533: 003d9de4 16 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17534: 0151ca4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17535: 0085c048 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17535: 0085bff8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17536: 0151c90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17537: 0051a534 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17538: 014e4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17539: 014eabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17540: 0151bc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17541: 0151d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17542: 0085bea0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17543: 00b31a50 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17542: 0085be50 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17543: 00b31a00 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17544: 0051a0b8 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17545: 00dbf598 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17545: 00dbf548 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17546: 007057e0 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17547: 0093452c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17547: 009344dc 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17548: 0028b094 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17549: 014dc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17550: 014ef430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17551: 0031bd60 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17552: 0085bf74 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ - 17553: 00972154 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 17552: 0085bf24 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17553: 00972104 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17554: 00678844 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17555: 014ed2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17556: 014eb594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17557: 0151c25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17558: 008331a8 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17558: 0083315c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17559: 0151baf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17560: 0151c3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17561: 0151c920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 17562: 00973e34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 17562: 00973de4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17563: 007a4688 44 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ - 17564: 008ddaf0 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17565: 009020f8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17566: 008332a4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17564: 008ddaa0 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 17565: 009020a8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17566: 00833258 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17567: 01418a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17568: 0151c674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ - 17569: 00870848 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ + 17569: 008707f8 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17570: 014e3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17571: 0151c912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17572: 01415ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 17573: 00b8d72c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17573: 00b8d6dc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17574: 0151c16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17575: 0151b57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17576: 00a066c0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17576: 00a06670 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17577: 014e6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17578: 014dc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17579: 0151d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17580: 00356f60 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17581: 0078b930 376 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17582: 007b0394 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17583: 0043ebf8 588 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17584: 006fc420 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 17585: 009745ec 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 17585: 0097459c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17586: 01453a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17587: 008333d0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17588: 00a9f8dc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17589: 0082a0b4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17587: 00833384 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17588: 00a9f88c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17589: 0082a068 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17590: 0151d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17591: 00902fec 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17591: 00902f9c 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17592: 007afc4c 76 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17593: 00a9b8c8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17593: 00a9b878 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17594: 0062de88 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17595: 007bb950 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17595: 007bb924 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17596: 014e11a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17597: 006e788c 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17598: 0151b480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17599: 014de440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 17600: 008dffa8 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 17600: 008dff58 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17601: 0151b7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ - 17602: 00920f9c 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17603: 0082a3b4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17604: 00838564 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17602: 00920f4c 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 17603: 0082a368 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17604: 00838518 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17605: 00706fa0 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17606: 00903194 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17606: 00903144 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17607: 0151c3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17608: 0151d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17609: 0051b884 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17610: 004af000 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 17611: 00959e6c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 17611: 00959e1c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17612: 0151c240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17613: 014e4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17614: 00ab72dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17615: 008385d4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17614: 00ab728c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17615: 00838588 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17616: 014e434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17617: 00a899f0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17618: 00b96368 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17617: 00a899a0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17618: 00b96318 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17619: 014e041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17620: 014e2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17621: 00d41ad4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17621: 00d41a84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17622: 014e5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17623: 00ac7ac0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17623: 00ac7a70 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17624: 0145341c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ 17625: 0151b65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17626: 0065477c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17627: 007962ec 400 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17628: 00a85f78 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17629: 00d41acc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17630: 0082a6f4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17628: 00a85f28 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17629: 00d41a7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17630: 0082a6a8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17631: 005c3084 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17632: 0151b470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17633: 0151ccfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17634: 014d6e94 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17635: 0064735c 388 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17636: 00b16ba0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17636: 00b16b50 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17637: 003852a8 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17638: 01454a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 17639: 014f0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17640: 014e15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17641: 014dd860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17642: 0151d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 17643: 0095b660 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 17644: 00838644 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 17645: 00aafc64 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17643: 0095b610 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 17644: 008385f8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 17645: 00aafc14 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17646: 00356f80 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17647: 01454628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 17648: 0151cacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17649: 0151c994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 17650: 00aae758 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 17651: 00b550b0 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 17652: 0082a174 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 17650: 00aae708 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17651: 00b55060 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17652: 0082a128 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 17653: 014ec9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17654: 00aacb34 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17654: 00aacae4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17655: 0151c4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17656: 0151cb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17657: 014327b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 17658: 014ee46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17659: 0151bd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17660: 0151be1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17661: 0065e678 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17662: 014496d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 17663: 0082a484 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 17663: 0082a438 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 17664: 0151bb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 17665: 0142abf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 17666: 01454d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ 17667: 0151d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17668: 01432734 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 17669: 014497e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 17670: 014f3c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17671: 0151d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17672: 014dcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17673: 014d6ea0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 17674: 008ed430 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 17674: 008ed3e0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17675: 0151de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17676: 014f4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17677: 002cbaf0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17678: 0151b2b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17679: 00b23b98 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17680: 00ba835c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17679: 00b23b48 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17680: 00ba830c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17681: 0142af10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 17682: 00b24890 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17682: 00b24840 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17683: 0151d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17684: 014f3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17685: 0151d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17686: 0151bccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17687: 0144975c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 17688: 014e012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17689: 0082a798 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 17689: 0082a74c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 17690: 0038bc34 236 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17691: 014326b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 17692: 009048bc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 17693: 0091b424 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 17692: 0090486c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17693: 0091b3d4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17694: 0151d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17695: 014eeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17696: 014e2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17697: 014e3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17698: 006e63d4 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17699: 0151b5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17700: 0151b7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 17701: 0142ad84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 17702: 0060d0f8 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17703: 00b34f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17704: 009fecac 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17703: 00b34eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17704: 009fec5c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17705: 01418bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 17706: 0083c264 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 17706: 0083c218 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 17707: 014eb764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 17708: 0082a234 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 17709: 008287c4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 17708: 0082a1e8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 17709: 00828778 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 17710: 014df5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17711: 0151b512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17712: 002bc4e4 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17713: 0143e704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 17714: 0083c2e4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 17714: 0083c298 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 17715: 014f1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 17716: 0082a554 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 17716: 0082a508 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 17717: 0151cbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 17718: 008386b4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 17718: 00838668 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 17719: 0151c08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17720: 014ec684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17721: 0143e680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 17722: 0151b298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17723: 0151b61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17724: 0151b2cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 17725: 0091b224 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17726: 00934530 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 17727: 009022d8 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17725: 0091b1d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 17726: 009344e0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17727: 00902288 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17728: 013bc24c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17729: 0030e6b0 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 17730: 00838724 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 17730: 008386d8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 17731: 014f11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17732: 00b0cd5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17733: 00dce744 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 17734: 007bcab4 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 17732: 00b0cd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17733: 00dce6f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17734: 007bca88 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 17735: 014569bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 17736: 00b88398 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 17737: 0085ab04 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 17736: 00b88348 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17737: 0085aab4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 17738: 014e42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17739: 00b17a80 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17740: 009969a8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17739: 00b17a30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17740: 00996958 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17741: 0151bfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17742: 014ee31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17743: 0151bb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17744: 014e5710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17745: 0151bc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 17746: 0085a964 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 17746: 0085a914 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 17747: 01436f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 17748: 00ad0a10 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17748: 00ad09c0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17749: 014ed5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17750: 0086042c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 17751: 0082a844 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 17752: 00a1451c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17750: 008603dc 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 17751: 0082a7f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 17752: 00a144cc 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17753: 0151b7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 17754: 0064721c 256 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 17755: 014e9868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17756: 0143e5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 17757: 00860178 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 17757: 00860128 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 17758: 0151bafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17759: 0051d4a0 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17760: 00ba8cc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17761: 00838794 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 17760: 00ba8c70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17761: 00838748 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 17762: 0151d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17763: 00b356c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17763: 00b35678 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17764: 0145740c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 17765: 0151b2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17766: 0085aa34 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 17766: 0085a9e4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 17767: 01436ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 17768: 00b2d1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17769: 00b2e1d8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17770: 00ab870c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17768: 00b2d198 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17769: 00b2e188 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17770: 00ab86bc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17771: 014e2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 17772: 0082a2f4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 17772: 0082a2a8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 17773: 014dd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17774: 01457514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 17775: 006def34 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17776: 01453944 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 17777: 0151d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17778: 014f0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 17779: 008602d4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 17779: 00860284 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 17780: 014f2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17781: 004dbd48 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17782: 008f983c 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17782: 008f97ec 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17783: 014dc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 17784: 0082a624 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 17784: 0082a5d8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 17785: 0142ab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 17786: 0151c9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17787: 0143a3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 17788: 006856e0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17789: 00b49470 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17789: 00b49420 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17790: 0151b5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 17791: 00849aa4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 17791: 00849a58 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 17792: 0151c59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17793: 0151b8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17794: 01457490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 17795: 0151d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17796: 01449864 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 17797: 0143a378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ - 17798: 009734f4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17799: 00b795b0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17800: 00b8acc8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17801: 0084fc6c 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 17802: 00a857a4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17798: 009734a4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 17799: 00b79560 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17800: 00b8ac78 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17801: 0084fc20 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ + 17802: 00a85754 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17803: 0151d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17804: 014e9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 17805: 0142ae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 17806: 00b419a0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17806: 00b41950 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17807: 006b6488 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17808: 00328684 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17809: 00db1ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17809: 00db1a98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17810: 0144996c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 17811: 013bd424 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17812: 014ebbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17813: 0082a8e8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 17814: 00849d74 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 17815: 00b03064 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17813: 0082a89c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 17814: 00849d28 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 17815: 00b03014 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17816: 014ea7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17817: 014e2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17818: 014eac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 17819: 008f0a2c 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 17819: 008f09dc 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17820: 0151cc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17821: 007bc078 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 17822: 00b51bdc 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17821: 007bc04c 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 17822: 00b51b8c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17823: 014e4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 17824: 00855ac4 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ - 17825: 00959474 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 17824: 00855a74 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 17825: 00959424 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17826: 0151c310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17827: 014e4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17828: 0151c256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17829: 00857894 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 17829: 00857844 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 17830: 0142ad00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 17831: 00cfcf28 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17831: 00cfced8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 17832: 0143a2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 17833: 00b2f48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17833: 00b2f43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17834: 014498e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 17835: 002d8f10 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17836: 014dca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17837: 00706784 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 17838: 00856638 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 17838: 008565e8 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 17839: 006c6de4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17840: 0151d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17841: 002d8c14 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17842: 0151c94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17843: 014e6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17844: 014e9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 17845: 008560d0 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 17845: 00856080 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 17846: 01416acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17847: 014eba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17848: 014f29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17849: 00aad86c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17850: 00b14bec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17849: 00aad81c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17850: 00b14b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17851: 0151c944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 17852: 0085f3c0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 17853: 0085737c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 17852: 0085f370 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 17853: 0085732c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 17854: 0070c820 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17855: 0151c8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17856: 0151c9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17857: 005c6124 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17858: 009fc1bc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17858: 009fc16c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17859: 014ec664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17860: 0151ba08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 17861: 00856d94 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 17861: 00856d44 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 17862: 0151b4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17863: 0085f51c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 17864: 00920fe4 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17863: 0085f4cc 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 17864: 00920f94 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17865: 014ee4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17866: 014f4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17867: 0142c5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 17868: 014e4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17869: 014ef610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17870: 00b64c70 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17870: 00b64c20 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17871: 0151c106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17872: 0151bb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17873: 0151d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17874: 00a06018 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17874: 00a05fc8 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17875: 002c30d4 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 17876: 00a9b39c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17876: 00a9b34c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17877: 0151b25c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17878: 008feac8 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17879: 00aa4f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17878: 008fea78 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17879: 00aa4efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17880: 0151ba2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17881: 00a00e34 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 17882: 00db4d30 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 17881: 00a00de4 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17882: 00db4ce0 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 17883: 0151b9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17884: 006c2970 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17885: 01456938 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 17886: 0151c4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 17887: 00affedc 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17888: 00b6d660 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17887: 00affe8c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17888: 00b6d610 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17889: 0151b622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17890: 014d6cc4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 17891: 0143a270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 17892: 01456728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 17893: 008b391c 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17894: 00b14d2c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17895: 00849c0c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 17896: 00b5cb10 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ - 17897: 0084fd74 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ + 17893: 008b38cc 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17894: 00b14cdc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17895: 00849bc0 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 17896: 00b5cac0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17897: 0084fd28 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 17898: 01456830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 17899: 01453e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 17900: 014e89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17901: 014e8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17902: 0143a1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 17903: 014e4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17904: 007c0b68 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 17905: 00afeef0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17906: 008a59a8 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17904: 007c0b3c 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 17905: 00afeea0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17906: 008a5958 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17907: 0151d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17908: 0151b281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17909: 006e6f5c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17910: 009b8618 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17910: 009b85c8 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17911: 014efee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 17912: 00849edc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 17912: 00849e90 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 17913: 002c9524 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17914: 014f0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17915: 014f3a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17916: 014dd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17917: 0151b7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 17918: 014567ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 17919: 0151d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17920: 014e86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17921: 014e58c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17922: 00b3d7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17922: 00b3d754 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17923: 0151d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17924: 005c8444 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17925: 0143a168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 17926: 0151c4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17927: 0151cbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17928: 002ca064 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17929: 0151b396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17930: 0151c4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17931: 009fba08 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17931: 009fb9b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17932: 006940b0 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17933: 0151b348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17934: 014f50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17935: 0151c92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17936: 00af5e1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17936: 00af5dcc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17937: 014de4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17938: 014ea9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17939: 014e1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17940: 0151d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17941: 0151bee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17942: 0151bdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17943: 00624944 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17944: 0028d0bc 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17945: 014e3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17946: 005691cc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17947: 005273dc 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17948: 0048dfb4 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17949: 00b8511c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17949: 00b850cc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17950: 013bd210 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ - 17951: 008d6430 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ + 17951: 008d63e0 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17952: 0151bfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17953: 0151bc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17954: 008f97c4 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17954: 008f9774 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17955: 0151b5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17956: 0099dc58 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17957: 00a9b29c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17958: 00ad6188 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17959: 00b0efb4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17956: 0099dc08 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17957: 00a9b24c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17958: 00ad6138 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17959: 00b0ef64 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17960: 0144c5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_b │ │ │ │ 17961: 01412638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17962: 0151bf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17963: 00ae6d58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17963: 00ae6d08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17964: 014e04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17965: 0151cd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17966: 014ddef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17967: 004f77dc 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 17968: 007bc234 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 17968: 007bc208 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 17969: 0151d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17970: 014e82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 17971: 0095e5a0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 17971: 0095e550 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17972: 0151d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17973: 0151b326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17974: 009dad3c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17974: 009dacec 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17975: 014dd760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17976: 004dc61c 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17977: 0151b4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 17978: 00827d54 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 17978: 00827d08 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 17979: 0141583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17980: 01427fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 17981: 00a50774 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17981: 00a50724 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17982: 0063b3a0 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17983: 014e044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17984: 014ed124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17985: 0053a954 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17986: 014e67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17987: 01411df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17988: 0151d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17989: 014ebfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17990: 0151b536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17991: 00ab5988 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17991: 00ab5938 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17992: 014f05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17993: 002bbd20 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 17994: 00964794 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 17994: 00964744 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17995: 0151c97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17996: 00928560 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17997: 008ba2c4 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17998: 00aa6144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17999: 00aedec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18000: 00a50688 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17996: 00928510 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17997: 008ba274 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17998: 00aa60f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17999: 00aede74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18000: 00a50638 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18001: 014eb734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18002: 0151cd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18003: 002bad88 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18004: 00aa4aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18004: 00aa4a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18005: 0144303c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18006: 0151b73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18007: 0151c826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18008: 014f1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18009: 00a94c94 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18009: 00a94c44 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18010: 0142a3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18011: 00583bf8 116 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18012: 00aa47c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18012: 00aa4770 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18013: 007b0584 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ - 18014: 0084f9b4 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ + 18014: 0084f968 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18015: 0151d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18016: 014dd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18017: 0151cae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18018: 00db1a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18019: 00b7cba8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18018: 00db19f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18019: 00b7cb58 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18020: 0142a43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18021: 0030fea0 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18022: 004095d8 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18023: 0028c9a8 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18024: 006b99b0 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18025: 0151b9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18026: 00b09adc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18026: 00b09a8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18027: 014f21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18028: 00aa61fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18028: 00aa61ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18029: 0151bdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18030: 0151c102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18031: 0036ca4c 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 18032: 0142a334 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18033: 0050a3c8 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18034: 0037980c 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 18035: 008ef434 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 18035: 008ef3e4 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18036: 00646fa8 628 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18037: 014e98e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18038: 014f4640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18039: 0151cbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18040: 002bd5d4 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18041: 00379898 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18042: 013bd65c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18043: 00b2b008 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18043: 00b2afb8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18044: 0151c754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18045: 00511654 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18046: 00304480 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18047: 014dd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18048: 0151d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18049: 014de390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18050: 0078bc9c 1480 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18051: 0151d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18052: 01441a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18053: 014eb714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18054: 00b1d7e4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18055: 00dce6c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18054: 00b1d794 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18055: 00dce670 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18056: 0060e090 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18057: 01453d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18058: 01441a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18059: 009c27c8 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18059: 009c2778 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18060: 014e9aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18061: 00aed680 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18061: 00aed630 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18062: 0151c928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18063: 0151d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18064: 00b3899c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18064: 00b3894c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18065: 006e7414 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18066: 0151b4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18067: 0151c0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18068: 014e0cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18069: 014e680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18070: 00706c2c 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18071: 014f04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18072: 014f1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18073: 00833850 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18073: 00833804 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18074: 014377a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18075: 009daa80 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18075: 009daa30 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18076: 0151c8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18077: 0151c472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18078: 014e2a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18079: 00ad7600 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18080: 00b74778 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18081: 00a9d744 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18079: 00ad75b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18080: 00b74728 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18081: 00a9d6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18082: 006c90a4 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18083: 00833954 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18084: 00827dd8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18083: 00833908 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18084: 00827d8c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18085: 0144198c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18086: 008d68f8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18087: 00b30ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18086: 008d68a8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18087: 00b30e50 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18088: 014435e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18089: 0151c1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18090: 014ed8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18091: 014e5950 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18092: 01437720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18093: 013b6008 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18094: 014f3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18095: 0151cd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18096: 014436f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18097: 00aa9ca8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18097: 00aa9c58 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18098: 014e8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18099: 0151d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18100: 009fc7d8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18100: 009fc788 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 18101: 014e2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18102: 00aea12c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18102: 00aea0dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18103: 014f4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18104: 00833a88 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18104: 00833a3c 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18105: 006707ac 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18106: 0151ba5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18107: 002bae88 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18108: 014f2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18109: 014dfae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18110: 002f3af0 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18111: 00ac6e2c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18111: 00ac6ddc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18112: 0141a978 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 18113: 00918490 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 18113: 00918440 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 18114: 004dfd1c 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18115: 0151c172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18116: 007afd00 120 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18117: 00b76e3c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18117: 00b76dec 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18118: 0151d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18119: 0144366c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18120: 014e1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18121: 009309b4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18122: 00b47b3c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18123: 00af8698 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18121: 00930964 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18122: 00b47aec 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18123: 00af8648 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18124: 014e08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18125: 005c966c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18126: 00dce6ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18126: 00dce69c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18127: 014f4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18128: 0151d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18129: 014ef350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18130: 002a3124 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18131: 00deca40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18132: 0151d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18133: 006b6250 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18134: 00836510 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18134: 008364c4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18135: 005930b8 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 18136: 008e4370 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 18136: 008e4320 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18137: 01414420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18138: 0151b476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18139: 01453f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ - 18140: 0081a258 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ + 18140: 0081a20c 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18141: 014e5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18142: 0151c20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18143: 014e62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18144: 014ecfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18145: 009b9544 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18146: 00836584 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18145: 009b94f4 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18146: 00836538 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18147: 0066ab84 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18148: 002ce208 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18149: 00a23d70 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18149: 00a23d20 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18150: 0051b594 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18151: 014f4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18152: 013bc738 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18153: 00aeb828 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18153: 00aeb7d8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18154: 014ded8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18155: 014ec6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18156: 0151b732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18157: 014e3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18158: 00b414cc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18158: 00b4147c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18159: 0053c368 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18160: 00a88fd8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18161: 00b2bb84 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18162: 00836618 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18160: 00a88f88 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18161: 00b2bb34 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18162: 008365cc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18163: 014e2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18164: 00658a94 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18165: 014f5af8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18166: 0151d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18167: 00b315e8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18167: 00b31598 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18168: 0151c3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18169: 00b6cb34 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18169: 00b6cae4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18170: 00689118 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18171: 0151de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 18172: 00920ac0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 18172: 00920a70 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18173: 014f2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18174: 00921c54 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 18175: 009193e4 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 18174: 00921c04 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18175: 00919394 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18176: 0151b588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18177: 0050e994 116 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18178: 008f92c0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18178: 008f9270 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18179: 0151bdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18180: 00b7edb8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18180: 00b7ed68 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18181: 0151d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18182: 00a3b700 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18183: 00a6ad70 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18182: 00a3b6b0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18183: 00a6ad20 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18184: 014f1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 18185: 013b5eb0 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 18186: 00aa6424 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18187: 00997f58 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18186: 00aa63d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18187: 00997f08 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18188: 014f456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18189: 0151baca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18190: 00935b00 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18190: 00935ab0 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18191: 014dedec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18192: 009358e4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18192: 00935894 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18193: 0151c596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18194: 01410010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18195: 00ab5848 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 18196: 00965444 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18197: 0098e638 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18195: 00ab57f8 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18196: 009653f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 18197: 0098e5e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18198: 002cf9d4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18199: 014f47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18200: 0057adcc 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 18201: 008f326c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 18201: 008f321c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18202: 014e5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18203: 004affd8 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18204: 0151d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18205: 00375b3c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18206: 00aa0284 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18206: 00aa0234 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18207: 00375c6c 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ - 18208: 0084aca8 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ + 18208: 0084ac5c 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18209: 0151d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18210: 0151c590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 18211: 0090d358 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 18211: 0090d308 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18212: 0151d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18213: 014ea8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 18214: 014e74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 18215: 0151d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 18216: 0151b63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 18217: 008ddb38 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 18217: 008ddae8 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18218: 014df7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18219: 0151cb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18220: 014ec804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18221: 014ee15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18222: 0151c940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18223: 00980080 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18223: 00980030 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18224: 00512a94 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18225: 00670f14 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18226: 014e52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18227: 00b4a00c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18227: 00b49fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18228: 0151d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18229: 014efc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18230: 0141439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18231: 0151c1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18232: 0151c138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18233: 0151c35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18234: 00b28e2c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 18235: 0086f214 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18236: 00b7c4f0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18234: 00b28ddc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18235: 0086f1c4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ + 18236: 00b7c4a0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18237: 013bd27c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18238: 0151bacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18239: 0028abe8 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18240: 0151c316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18241: 00aacdac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18241: 00aacd5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18242: 0151b7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18243: 00aed5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18243: 00aed578 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18244: 00613168 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18245: 014de5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18246: 002dc920 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18247: 00700690 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18248: 009264cc 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18248: 0092647c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18249: 0151c764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18250: 0051b394 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18251: 014f0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18252: 014e9d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18253: 014dd2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 18254: 0089c16c 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 18254: 0089c11c 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 18255: 014e3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18256: 014ed5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18257: 009ba8d4 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18257: 009ba884 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18258: 0151c462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18259: 009cee54 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18259: 009cee04 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18260: 014f214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 18261: 009643bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18262: 00b9b1c4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18263: 00b2f208 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18261: 0096436c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 18262: 00b9b174 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18263: 00b2f1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18264: 0151c9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18265: 014f1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18266: 0151d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18267: 00b6c32c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18267: 00b6c2dc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18268: 014e5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18269: 014e0d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18270: 00b2dadc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18270: 00b2da8c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18271: 002baf7c 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18272: 014f4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18273: 0085d688 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18274: 00b3bb54 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18273: 0085d638 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18274: 00b3bb04 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18275: 014f459c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18276: 0151d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18277: 003266a4 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18278: 0151c26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18279: 007049dc 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18280: 0151b6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18281: 014f51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18282: 00b8b518 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18282: 00b8b4c8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18283: 014dfcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18284: 0151c15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18285: 009f4878 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18286: 0082bdd4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18287: 0085d7d0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18288: 00b3b988 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18285: 009f4828 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18286: 0082bd88 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18287: 0085d780 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18288: 00b3b938 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18289: 0151cd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18290: 00b74204 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18290: 00b741b4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18291: 0078eef0 164 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18292: 00b3e9c8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18292: 00b3e978 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 18293: 0151cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 18294: 009fb730 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18294: 009fb6e0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18295: 0151c638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18296: 0151c646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18297: 014f1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18298: 0151d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18299: 01426c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18300: 00ad4b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18300: 00ad4b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18301: 0151de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18302: 00b103dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18302: 00b1038c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18303: 0151d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18304: 00b4da64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ - 18305: 0084b084 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ + 18304: 00b4da14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18305: 0084b038 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18306: 0151c250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18307: 014eee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18308: 00b1b2e4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 18309: 00917924 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 18308: 00b1b294 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18309: 009178d4 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18310: 0151c2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18311: 00b98bf4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18311: 00b98ba4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18312: 0151c132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18313: 0151d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18314: 014ea8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18315: 0151d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18316: 014dd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18317: 00aed624 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18318: 0098d32c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18317: 00aed5d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18318: 0098d2dc 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18319: 0065bf24 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18320: 0036bf74 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18321: 00b33fd4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18321: 00b33f84 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18322: 0057b9a8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18323: 0151c4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18324: 0151d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18325: 014f523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18326: 0151c83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18327: 00ad56c4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18328: 009ed194 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18327: 00ad5674 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18328: 009ed144 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18329: 006a7378 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18330: 014df368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18331: 0083e0fc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18332: 00a507cc 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 18333: 00973cf4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18334: 008340ac 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18335: 00933ca4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18331: 0083e0b0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18332: 00a5077c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18333: 00973ca4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 18334: 00834060 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18335: 00933c54 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18336: 003c8cb0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18337: 0092e29c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18337: 0092e24c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18338: 014f2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18339: 0030e604 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18340: 0151c4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18341: 0070c828 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18342: 0083e24c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18343: 00b73274 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18344: 00834114 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18345: 00995878 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18342: 0083e200 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18343: 00b73224 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18344: 008340c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18345: 00995828 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18346: 0151b7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18347: 002ba58c 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18348: 0151b714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18349: 005cb36c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18350: 002ecff8 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18351: 0151cc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18352: 014f4630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18353: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18354: 0151c0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18355: 014f1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18356: 002b173c 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18357: 008b51c0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18358: 008341a4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18359: 00b5cda0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18360: 00ab80f4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18357: 008b5170 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18358: 00834158 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18359: 00b5cd50 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18360: 00ab80a4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18361: 014dec5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18362: 014ddadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18363: 00371f90 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18364: 009c4928 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 18365: 0084eb08 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18366: 00ab4c74 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ - 18367: 0084ef98 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ + 18364: 009c48d8 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18365: 0084eabc 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ + 18366: 00ab4c24 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18367: 0084ef4c 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18368: 014e6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18369: 00a66024 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18369: 00a65fd4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18370: 0151b29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18371: 014e64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18372: 0151be16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18373: 01454100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ - 18374: 0084ed54 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ + 18374: 0084ed08 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18375: 014dc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 18376: 009718d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 18376: 00971880 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18377: 01414318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18378: 002c56e8 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18379: 014e2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18380: 0151d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18381: 009fa31c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18382: 00869864 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18381: 009fa2cc 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18382: 00869814 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18383: 0151c7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18384: 0151cdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18385: 01434834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18386: 0041e128 36 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18387: 0151d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18388: 0151cb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 18389: 008edb40 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 18389: 008edaf0 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 18390: 0151bb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ - 18391: 0084ee7c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ + 18391: 0084ee30 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ 18392: 014defbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 18393: 014e5670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 18394: 0151becc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 18395: 00971e00 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 18395: 00971db0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18396: 014347b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18397: 0151c4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18398: 0151d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 18399: 00972014 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 18399: 00971fc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18400: 014e031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18401: 01440eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18402: 00a879b4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18402: 00a87964 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18403: 002d1050 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18404: 014ee2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18405: 014e717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18406: 014de310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18407: 00400084 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18408: 0151d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18409: 0151c110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18410: 0151c1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18411: 0151cbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18412: 009ee870 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18412: 009ee820 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18413: 00645780 380 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18414: 007a46b4 96 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18415: 014f4610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18416: 002bf638 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18417: 0143472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18418: 014f3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18419: 014e99c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18420: 0151c660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18421: 0141751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18422: 0092d780 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18423: 00846fc4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18422: 0092d730 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18423: 00846f78 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18424: 014dfbd8 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ - 18425: 0086dca8 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ + 18425: 0086dc58 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18426: 013c7010 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18427: 0151cddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18428: 014ece94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18429: 0151cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18430: 0151cc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ - 18431: 0081d2f0 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ + 18431: 0081d2a4 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18432: 013bce00 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18433: 0151bdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18434: 0151ba34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18435: 00905c74 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18435: 00905c24 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18436: 014eac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18437: 014ef254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18438: 00b88528 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18439: 00847278 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18438: 00b884d8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18439: 0084722c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18440: 014e786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18441: 014ea2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18442: 014de550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18443: 0151b94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18444: 006c00d0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18445: 00356fa0 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18446: 014dd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18447: 002c51c4 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18448: 008f90a4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18448: 008f9054 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18449: 00356fc0 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18450: 00ac4184 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18450: 00ac4134 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18451: 0151d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18452: 0151bad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18453: 0151ba86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18454: 0151c9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 18455: 0084b0d4 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18456: 00b5d60c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18455: 0084b088 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ + 18456: 00b5d5bc 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18457: 0151b2e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18458: 014e2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18459: 014e7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18460: 00689638 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18461: 0151c7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18462: 0151b2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18463: 006b1744 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18464: 00384744 340 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18465: 005097b0 120 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18466: 01422c9c 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18467: 014e2924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18468: 014e36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18469: 014e4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18470: 00dc2f80 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18470: 00dc2f30 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18471: 0151b412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18472: 014e82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18473: 0151d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18474: 009b6b7c 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18475: 0083716c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18474: 009b6b2c 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18475: 00837120 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18476: 0037981c 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18477: 0097c6bc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18478: 00930964 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 18479: 00abe268 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18480: 009ec9f0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18477: 0097c66c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18478: 00930914 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18479: 00abe218 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18480: 009ec9a0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18481: 014e4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18482: 014f4ae0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18483: 0151b580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18484: 008b7084 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18484: 008b7034 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18485: 0151d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18486: 008372a0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18486: 00837254 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18487: 014d6cb0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18488: 0031b324 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18489: 00ad4860 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 18490: 00b436b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18489: 00ad4810 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18490: 00b43660 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18491: 01426d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18492: 0151d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18493: 01425b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18494: 0031b75c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18495: 002ccaf4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18496: 0151ce2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18497: 0151d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18512,306 +18512,306 @@ │ │ │ │ 18508: 005230f0 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18509: 00702a98 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18510: 014f0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18511: 014efc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18512: 0151dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18513: 0151b66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18514: 00669140 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18515: 00b8ecf4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18515: 00b8eca4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18516: 002b8b94 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18517: 00b0e2d0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 18518: 008dd5a8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 18517: 00b0e280 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18518: 008dd558 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18519: 014f2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18520: 014f2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18521: 003225e8 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18522: 014e71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18523: 0151d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18524: 002bdbc0 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18525: 013c7088 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18526: 00a85374 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18527: 009bdc88 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18528: 00ac69fc 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18529: 00af0c18 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18526: 00a85324 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18527: 009bdc38 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18528: 00ac69ac 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18529: 00af0bc8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18530: 0151c44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18531: 014f1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 18532: 0091c0ac 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 18532: 0091c05c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18533: 0151b394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18534: 014116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18535: 00aa5ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18535: 00aa5e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18536: 014ec934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18537: 00b76758 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18538: 0082ef08 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18537: 00b76708 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18538: 0082eebc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18539: 0151c996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18540: 00ad5214 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18540: 00ad51c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18541: 014df888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ - 18542: 008f0cd4 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 18542: 008f0c84 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18543: 01419bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18544: 013bce84 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18545: 00ad0e5c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18545: 00ad0e0c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18546: 014144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18547: 0151c06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18548: 014dd370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18549: 0082efb4 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18550: 00889a28 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18549: 0082ef68 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18550: 008899d8 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18551: 002cf894 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18552: 0151babc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18553: 0151d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18554: 0151c58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18555: 008373d0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18556: 00b5d02c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18555: 00837384 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18556: 00b5cfdc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18557: 0067061c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18558: 0031cb94 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18559: 003c991c 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18560: 00708a04 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 18561: 0093e5d8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18562: 00aa5b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18563: 00b9a5e0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18561: 0093e588 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 18562: 00aa5ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18563: 00b9a590 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18564: 014e656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18565: 00b83734 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18565: 00b836e4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18566: 014f2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18567: 00934468 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18567: 00934418 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18568: 0151cc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18569: 005c8870 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18570: 00380230 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18571: 00481ebc 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18572: 00b0d7ac 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18572: 00b0d75c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18573: 014e7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18574: 014e674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18575: 0082f098 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18576: 009342c4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18575: 0082f04c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18576: 00934274 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18577: 014e643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 18578: 009053b0 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 18578: 00905360 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18579: 014f52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 18580: 008e3bf4 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18581: 0084022c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18582: 00837454 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18580: 008e3ba4 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 18581: 008401e0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18582: 00837408 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18583: 0151bb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18584: 009c86c0 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18585: 008402bc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18586: 00b253fc 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18584: 009c8670 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18585: 00840270 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18586: 00b253ac 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18587: 004af52c 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18588: 014e695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18589: 003297d8 144 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18590: 0151d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18591: 002bcc8c 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18592: 008f92a4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18593: 00b348d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ - 18594: 0091d0c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 18592: 008f9254 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18593: 00b34888 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18594: 0091d070 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18595: 014de4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18596: 009895d8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18596: 00989588 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18597: 014ee45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18598: 014e1470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18599: 00b64e04 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 18600: 0090d490 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18601: 00a05c00 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18599: 00b64db4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18600: 0090d440 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 18601: 00a05bb0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18602: 0151de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18603: 00b3468c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18603: 00b3463c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18604: 0143db28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ - 18605: 0081d2b8 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ + 18605: 0081d26c 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18606: 0151c2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18607: 014de520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18608: 0084034c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18608: 00840300 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18609: 0151be20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18610: 014f0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18611: 0151d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18612: 009ecaa0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18612: 009eca50 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18613: 014f0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18614: 00aa3738 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18614: 00aa36e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18615: 0151d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18616: 002c9730 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18617: 0143daa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18618: 014ee0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 18619: 0151c708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 18620: 0151be00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 18621: 014f5aac 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 18622: 0151d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 18623: 0093b0d4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 18623: 0093b084 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 18624: 0151ccc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 18625: 014dd8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 18626: 0151bff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 18627: 014ee69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 18628: 01412be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 18629: 006ca8d0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 18630: 0151bcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 18631: 00b5cda8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 18632: 00b12728 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 18631: 00b5cd58 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 18632: 00b126d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 18633: 014e88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 18634: 014efdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 18635: 0151bc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 18636: 0151b4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 18637: 002ca288 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 18638: 0091cd28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 18638: 0091ccd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 18639: 0151b4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ - 18640: 0086eee0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 18641: 0082f168 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 18640: 0086ee90 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ + 18641: 0082f11c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 18642: 0143da20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 18643: 01416730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 18644: 014f3b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 18645: 009b8888 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 18646: 0086fa24 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ - 18647: 008ef4c4 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 18645: 009b8838 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 18646: 0086f9d4 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ + 18647: 008ef474 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 18648: 014ee56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 18649: 0082f214 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 18649: 0082f1c8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 18650: 014ea3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 18651: 008b7490 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 18651: 008b7440 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 18652: 0151bb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 18653: 0037d188 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 18654: 014e3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 18655: 009719f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 18655: 009719a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 18656: 0151bba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 18657: 0086f48c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 18658: 007d3224 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 18659: 009b369c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 18657: 0086f43c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ + 18658: 007d3158 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 18659: 009b364c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 18660: 0151c2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 18661: 00b37990 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 18662: 00909d20 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 18661: 00b37940 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 18662: 00909cd0 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 18663: 0151ca34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 18664: 014e1620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 18665: 014124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 18666: 014e060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 18667: 014ea968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 18668: 0151cb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 18669: 00971e60 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 18669: 00971e10 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 18670: 0151b3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 18671: 0082f2f8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 18671: 0082f2ac 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 18672: 002cf870 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 18673: 0142d850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ - 18674: 00972054 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 18674: 00972004 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 18675: 014e56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 18676: 00b8ea08 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 18676: 00b8e9b8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 18677: 014f4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 18678: 014e1730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 18679: 0151d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 18680: 0151d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 18681: 0151ce20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 18682: 00ac361c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 18682: 00ac35cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 18683: 014df3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 18684: 00b3686c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 18684: 00b3681c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 18685: 014e61ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 18686: 008f0b38 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 18686: 008f0ae8 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 18687: 01411c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 18688: 0151bb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 18689: 014e1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 18690: 0142d7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 18691: 014f3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 18692: 0091e1a4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 18692: 0091e154 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 18693: 014eb954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18694: 014f3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18695: 00aff470 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 18696: 00b97dd4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18695: 00aff420 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18696: 00b97d84 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18697: 014ef094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18698: 00b1e8e8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18698: 00b1e898 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18699: 007a69c0 296 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 18700: 00aa5620 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18700: 00aa55d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18701: 013bbdc4 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18702: 014ea698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18703: 0151c66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18704: 014e3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18705: 002d34f0 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18706: 00b4ae54 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18706: 00b4ae04 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18707: 014f2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18708: 014ebeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18709: 00aa5fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18709: 00aa5f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18710: 0151c434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18711: 0031fb74 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18712: 002cf284 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18713: 014e4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18714: 00331714 1248 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18715: 0151c9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18716: 0151d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18717: 0151d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18718: 014e2a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18719: 009f0324 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18719: 009f02d4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18720: 014e8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18721: 00a9e630 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18721: 00a9e5e0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18722: 0078afa8 524 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 18723: 0151d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18724: 00b12170 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18724: 00b12120 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18725: 0066b82c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18726: 00996918 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18726: 009968c8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18727: 014266e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 18728: 014ebecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18729: 0151c716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18730: 014e1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18731: 0151d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 18732: 0143979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 18733: 014f4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 18734: 014f0114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18735: 0048f5e0 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18736: 0151c44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18737: 0151b3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18738: 00492448 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18739: 01439718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 18740: 0145320c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 18741: 00b33f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18741: 00b33f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18742: 00369840 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18743: 014e57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18744: 002d2464 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18745: 01416c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18746: 00708ccc 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 18747: 008eea7c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 18748: 00862540 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 18747: 008eea2c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 18748: 008624f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 18749: 00669cd4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18750: 014ecd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18751: 00862750 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 18752: 00b6478c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18751: 00862700 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 18752: 00b6473c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18753: 0151bcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18754: 014edeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18755: 0065ab10 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18756: 01439694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 18757: 007b0b54 188 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 18758: 0151cde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18759: 00b0215c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 18760: 008625f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ - 18761: 00970dc8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18762: 00aa5118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18763: 009ce08c 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18759: 00b0210c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18760: 008625a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 18761: 00970d78 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 18762: 00aa50c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18763: 009ce03c 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18764: 0151d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 18765: 00917cc0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 18765: 00917c70 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 18766: 0048d6a4 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18767: 0151cc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 18768: 00afe158 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18769: 00ab00a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18768: 00afe108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18769: 00ab0054 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18770: 014f0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18771: 0151d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18772: 014de0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18773: 009ef10c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18773: 009ef0bc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18774: 002a3204 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18775: 014e9ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 18776: 008626a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 18776: 00862650 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 18777: 014eb9f4 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18778: 0060cc2c 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18779: 00a9e448 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18779: 00a9e3f8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18780: 014dc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18781: 014eeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18782: 00ad2658 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18782: 00ad2608 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18783: 014effd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18784: 0151b3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18785: 0098e5f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18785: 0098e5a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18786: 0151bc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18787: 006b68f8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18788: 01417180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 18789: 00afe2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18789: 00afe278 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18790: 0151b756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18791: 0151b890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18792: 0151c6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18793: 006b4648 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18794: 002de4d8 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18795: 003da434 44 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 18796: 003723a4 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 18797: 014e9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18798: 003816fc 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18799: 0151cb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18800: 014df3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18801: 014431c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 18802: 01416d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 18803: 007b7c20 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ - 18804: 009e02a8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18803: 007b7bf4 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 18804: 009e0258 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18805: 014f22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18806: 00bb17b8 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18806: 00bb1768 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18807: 014ed6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18808: 00519e48 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18809: 0151c1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18810: 0151c79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18811: 0151b362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18812: 0142e6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 18813: 0151bfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18819,891 +18819,891 @@ │ │ │ │ 18815: 01439610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlub │ │ │ │ 18816: 014e65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 18817: 014e1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18818: 0067253c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18819: 004a1644 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18820: 0142e63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 18821: 0143958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ - 18822: 0091648c 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 18822: 0091643c 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18823: 0151b6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18824: 014eed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 18825: 00868a18 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 18825: 008689c8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 18826: 0151cd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18827: 00b42f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18827: 00b42ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 18828: 014dfa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 18829: 00ad46f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18830: 00b6c2e4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18831: 00b0cca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18829: 00ad46a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18830: 00b6c294 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18831: 00b0cc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18832: 014f0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 18833: 00868d48 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 18833: 00868cf8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 18834: 00517110 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18835: 0151c74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18836: 00aab638 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18837: 00aa5d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18836: 00aab5e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18837: 00aa5d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18838: 014e66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18839: 0151c116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 18840: 0142e5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 18841: 00af23ec 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18842: 00add6b0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18841: 00af239c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18842: 00add660 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18843: 0151cb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18844: 01439508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 18845: 0036cf94 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18846: 0151c3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18847: 0151d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18848: 00868bb0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 18849: 008b6990 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18848: 00868b60 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 18849: 008b6940 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18850: 0045c4f0 12 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 18851: 00707af0 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18852: 0151b57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18853: 0151c05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18854: 014ef3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18855: 00527230 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18856: 00ad91d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 18857: 009515f4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 18856: 00ad9188 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18857: 009515a4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18858: 0151b358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 18859: 009515fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 18859: 009515ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18860: 0151c6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18861: 014ea398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18862: 0053a828 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 18863: 0095163c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 18863: 009515ec 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18864: 002b95a8 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18865: 0151cc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 18866: 009516d0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 18867: 0095176c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18868: 00aee5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18866: 00951680 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 18867: 0095171c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 18868: 00aee5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18869: 0151d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18870: 0139a214 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 18871: 00951810 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 18871: 009517c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18872: 0151c39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18873: 009518bc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 18874: 009564d0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18875: 00aea96c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 18876: 00951970 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 18873: 0095186c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 18874: 00956480 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 18875: 00aea91c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18876: 00951920 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18877: 00528e24 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 18878: 00953e24 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 18878: 00953dd4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18879: 014e36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18880: 006bad94 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18881: 006b41f8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18882: 014e8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18883: 002bfdb0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 18884: 0082b5c4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 18884: 0082b578 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 18885: 006c3c10 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 18886: 0091c260 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18887: 00b1672c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18886: 0091c210 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 18887: 00b166dc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18888: 0151d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 18889: 0085289c 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ - 18890: 0097197c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ - 18891: 0084a898 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ + 18889: 00852850 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 18890: 0097192c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 18891: 0084a84c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 18892: 01436e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 18893: 0151b3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18894: 009c2a70 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18894: 009c2a20 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18895: 0151b92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 18896: 009631d8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 18896: 00963188 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18897: 0151b932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18898: 006a6b4c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18899: 0066701c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18900: 0151be8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18901: 0151d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18902: 007af774 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 18903: 003e854c 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18904: 014f0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18905: 0151bbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18906: 00aa3510 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18906: 00aa34c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18907: 0063a010 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18908: 01454acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 18909: 0151b5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18910: 014f0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18911: 014de934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18912: 014f1828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18913: 00b2fab4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18914: 0097d638 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18913: 00b2fa64 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18914: 0097d5e8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 18915: 01436dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 18916: 00b477b4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18917: 00b65f04 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18916: 00b47764 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18917: 00b65eb4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18918: 01454730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 18919: 0151b4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18920: 009f0a20 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18920: 009f09d0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18921: 0151d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18922: 00b19490 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18922: 00b19440 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18923: 0051ae38 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18924: 014de7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18925: 00a9923c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18926: 00b6fcc0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18927: 00b65658 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18925: 00a991ec 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18926: 00b6fc70 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18927: 00b65608 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18928: 014efcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18929: 014e2954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18930: 00b659b4 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 18931: 00841180 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 18930: 00b65964 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18931: 00841134 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 18932: 01423224 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18933: 014eca64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18934: 00ae8c4c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 18935: 0095a5c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 18934: 00ae8bfc 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18935: 0095a578 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18936: 002cc1b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18937: 014e22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18938: 004dc15c 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 18939: 01454de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 18940: 009f1e04 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18940: 009f1db4 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18941: 014e3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18942: 00868ae4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 18943: 00aa46ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 18944: 00841210 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ - 18945: 0093b904 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 18942: 00868a94 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 18943: 00aa465c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18944: 008411c4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 18945: 0093b8b4 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18946: 014f3f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18947: 0151bf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18948: 0151b68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18949: 014f0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ - 18950: 0084a704 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ + 18950: 0084a6b8 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 18951: 014e0cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 18952: 00868e14 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 18952: 00868dc4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 18953: 002f378c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18954: 0036d02c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18955: 00acdda4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18955: 00acdd54 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18956: 0151b7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 18957: 014e4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18958: 00433f34 384 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18959: 014f09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18960: 0151b8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 18961: 00a9e818 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18961: 00a9e7c8 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18962: 002beea8 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18963: 005c5e18 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18964: 00979f48 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 18965: 00868c7c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 18964: 00979ef8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18965: 00868c2c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 18966: 0151c044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18967: 008412d0 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 18968: 00adf730 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18967: 00841284 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 18968: 00adf6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18969: 0151bd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 18970: 0097004c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 18970: 0096fffc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18971: 014109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18972: 014f8188 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18973: 0151d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18974: 004dc3ec 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18975: 006cab84 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 18976: 0083f30c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 18976: 0083f2c0 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 18977: 002b96b8 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18978: 014ea868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18979: 00899198 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18980: 009efd0c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18979: 00899148 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18980: 009efcbc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18981: 0151c22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 18982: 0083f38c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 18982: 0083f340 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 18983: 0151c04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18984: 00b5dcbc 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18984: 00b5dc6c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18985: 0151d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18986: 014f3e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18987: 0151bdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18988: 007ab22c 228 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 18989: 014103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18990: 0070c960 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18991: 0098c924 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 18992: 00950a3c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18993: 00861a78 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 18991: 0098c8d4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18992: 009509ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 18993: 00861a28 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ 18994: 014ee1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 18995: 00d41af4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18995: 00d41aa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18996: 0030e478 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 18997: 00861c58 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 18997: 00861c08 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 18998: 0151b316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18999: 014de6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19000: 00921430 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19000: 009213e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19001: 014f2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19002: 00b868d4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19003: 00b89508 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19002: 00b86884 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19003: 00b894b8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19004: 0151bda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19005: 014f3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19006: 00861b18 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19007: 00b630f8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19006: 00861ac8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19007: 00b630a8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19008: 0151cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19009: 0083f434 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19010: 00b44044 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19009: 0083f3e8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19010: 00b43ff4 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19011: 0151b606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19012: 0151b998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19013: 00aa4ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19013: 00aa4d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19014: 013bd564 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19015: 014ea8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19016: 00989410 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19017: 009fb1c8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19016: 009893c0 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19017: 009fb178 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19018: 014f14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19019: 014e4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19020: 014e604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19021: 00861bb8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19021: 00861b68 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19022: 00516454 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 19023: 008f2be0 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 19023: 008f2b90 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19024: 0151d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19025: 0151be78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19026: 014e1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19027: 014e9a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19028: 014e2af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19029: 006c1874 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19030: 014ea338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19031: 0151b368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19032: 002a436c 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19033: 002cc564 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19034: 00ba800c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19035: 00b0cfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19034: 00ba7fbc 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19035: 00b0cf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19036: 0059e490 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19037: 01446030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19038: 0151c0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19039: 00b550c4 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19039: 00b55074 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19040: 014f2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19041: 01445ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19042: 0151c264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19043: 00863f30 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19043: 00863ee0 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19044: 0151c952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19045: 0144d6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19046: 013bcbf0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19047: 01445fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19048: 00abab40 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19049: 009dab24 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19048: 00abaaf0 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19049: 009daad4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19050: 0144d644 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19051: 00a13b4c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19051: 00a13afc 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19052: 014def9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19053: 002bc5dc 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 19054: 0096bdd0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19055: 00a28f70 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19056: 00b14900 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19054: 0096bd80 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 19055: 00a28f20 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19056: 00b148b0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19057: 014e34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19058: 013bcc0c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19059: 002d0ee8 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19060: 00a64f1c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19061: 009756e4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19062: 00864258 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19063: 008b515c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19060: 00a64ecc 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19061: 00975694 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19062: 00864208 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19063: 008b510c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19064: 014e8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19065: 01410958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19066: 0151c320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19067: 0151b36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19068: 014ee2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19069: 0144345c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19070: 0151be90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19071: 014dde48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19072: 014f3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19073: 005efa50 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19074: 01445f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19075: 014e010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 19076: 008ed260 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 19077: 00902454 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19076: 008ed210 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 19077: 00902404 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19078: 0151bf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19079: 0151c7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19080: 0151d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19081: 00a4a5d8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19081: 00a4a588 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19082: 014ed044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19083: 00667e24 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19084: 014e8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19085: 014ea258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19086: 0151bc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19087: 002b04f8 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19088: 00a31e20 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19089: 00b8a818 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19088: 00a31dd0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19089: 00b8a7c8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19090: 01410328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19091: 014e5650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19092: 006b47ec 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19093: 00b743d0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19093: 00b74380 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19094: 0031ee94 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19095: 009e2e60 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19096: 00b1f6d4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19095: 009e2e10 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19096: 00b1f684 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19097: 0051305c 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 19098: 0091b9e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 19098: 0091b994 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19099: 0151cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 19100: 0093de50 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 19100: 0093de00 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19101: 0151b456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19102: 0151d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19103: 0151b9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19104: 0151d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19105: 014e2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19106: 0083e3fc 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19106: 0083e3b0 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19107: 014ee4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19108: 01446c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19109: 00ae0050 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19109: 00ae0000 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19110: 0043c3e4 764 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19111: 0151bd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19112: 014f3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19113: 0151c7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19114: 014e5920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19115: 0151bc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19116: 0151c154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19117: 01446b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19118: 0151de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19119: 014e0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19120: 014f13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19121: 014dde08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19122: 014e2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19123: 00aee0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 19124: 009700a0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 19123: 00aee09c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19124: 00970050 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19125: 0151c11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19126: 002dec34 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19127: 0151b508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19128: 008243a8 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ - 19129: 0086ea6c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ + 19128: 0082435c 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19129: 0086ea1c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19130: 0151c0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19131: 014e3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19132: 0089da94 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19133: 00aeed5c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19132: 0089da44 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19133: 00aeed0c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19134: 0151bbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19135: 002b97b8 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 19136: 0093c0d8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 19136: 0093c088 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19137: 014f211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 19138: 0091b6a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19139: 00ac2194 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19140: 00b2dda4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19138: 0091b650 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 19139: 00ac2144 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19140: 00b2dd54 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19141: 00525364 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19142: 014f2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19143: 014167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19144: 014eb7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19145: 014ee7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 19146: 007ab408 236 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19147: 0151bbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19148: 00ba8cdc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19148: 00ba8c8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19149: 0151b490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19150: 00a9d96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19150: 00a9d91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19151: 002bd34c 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19152: 00b19998 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19152: 00b19948 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19153: 014efe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19154: 002bc6dc 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19155: 0151d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19156: 00ae02d4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19156: 00ae0284 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19157: 0151bedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19158: 014f32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19159: 0151bfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19160: 002d0b98 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19161: 00aeda18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19161: 00aed9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19162: 00510f24 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19163: 005e35b4 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19164: 0151c8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19165: 00ac1360 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19165: 00ac1310 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19166: 0151d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19167: 0151b874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19168: 014e787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19169: 014e01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 19170: 0091870c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 19170: 009186bc 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 19171: 0151bb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19172: 0151c028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19173: 00af311c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19173: 00af30cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19174: 0151bef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19175: 0151b6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19176: 0060bf10 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19177: 0151b90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19178: 0151c66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19179: 003c871c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19180: 0151d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19181: 00ae9404 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19181: 00ae93b4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19182: 014e6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19183: 0151bc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19184: 0151b7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19185: 00addcbc 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19186: 00b14e54 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19185: 00addc6c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19186: 00b14e04 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19187: 014e624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19188: 014dd3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19189: 0050bddc 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19190: 00b23758 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19191: 00b63410 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19190: 00b23708 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19191: 00b633c0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19192: 002cc954 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19193: 009298d4 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19193: 00929884 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19194: 014e8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19195: 00b7b084 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19196: 0083e1a0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19195: 00b7b034 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19196: 0083e154 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19197: 006a3e74 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19198: 0031c9d8 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19199: 0151cd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19200: 014ed214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19201: 014f1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19202: 014f15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19203: 0083e320 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19203: 0083e2d4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19204: 0151cd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19205: 0151d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19206: 0151bf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19207: 014e86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19208: 014f0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19209: 00a9d8b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19209: 00a9d864 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19210: 006fd204 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19211: 004dbb00 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19212: 00a7ef00 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19213: 00ad2888 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19212: 00a7eeb0 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19213: 00ad2838 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19214: 014108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19215: 014f2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19216: 014f2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19217: 014e5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19218: 014e4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19219: 0151c056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19220: 0092db18 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19221: 0082ffd8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19222: 009746c4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 19220: 0092dac8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19221: 0082ff8c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19222: 00974674 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19223: 00548058 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19224: 0151bf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19225: 002dd228 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19226: 014102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19227: 006179f0 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19228: 008428e8 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19228: 0084289c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19229: 00789034 120 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19230: 00aa48d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19230: 00aa4884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19231: 004dfc84 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19232: 009b964c 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19233: 008300fc 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19232: 009b95fc 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19233: 008300b0 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19234: 014f4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19235: 002bda58 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19236: 0151bc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 19237: 0151cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 19238: 00b5dee0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19238: 00b5de90 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19239: 00645d98 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19240: 00383d94 48 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19241: 00b87ecc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19241: 00b87e7c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19242: 005691b0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19243: 014e735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19244: 014ecb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19245: 00321208 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19246: 01416cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19247: 00842a54 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19248: 00cfd0d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19249: 00b7d72c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19247: 00842a08 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19248: 00cfd080 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19249: 00b7d6dc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19250: 014eb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19251: 004dbc04 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19252: 014ecf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19253: 014e1320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19254: 00830244 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19254: 008301f8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19255: 014e02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19256: 014eacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19257: 014e1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19258: 014ef300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19259: 014ead3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19260: 00bb16b0 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19260: 00bb1660 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19261: 014f2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19262: 00b43654 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19262: 00b43604 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19263: 014ee61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19264: 014ea0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19265: 0151d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19266: 0151b3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19267: 00842bac 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19267: 00842b60 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19268: 003f6bd8 160 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19269: 0151b872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19270: 01415f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19271: 00b12ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19272: 00aabdc4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19271: 00b12a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19272: 00aabd74 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19273: 014f20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19274: 013bc92c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19275: 014e3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19276: 00aee25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19276: 00aee20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19277: 01417204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19278: 003e8510 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19279: 00b39af0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19280: 00842d18 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19279: 00b39aa0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19280: 00842ccc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19281: 0151c1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19282: 014e8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19283: 002bc7d0 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19284: 01423c70 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19285: 0151c5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19286: 0151b5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19287: 00ad8aec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19287: 00ad8a9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19288: 007015d4 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19289: 014defac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19290: 0151c98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19291: 00aa03f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19291: 00aa03a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19292: 0151c6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19293: 009d17d0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19294: 00b3ded4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19293: 009d1780 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19294: 00b3de84 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19295: 014e1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19296: 00adc188 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 19297: 0093b578 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 19296: 00adc138 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19297: 0093b528 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19298: 014e16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19299: 014f00b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19300: 008408dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19300: 00840890 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19301: 00671264 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19302: 014e0b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19303: 00593174 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19304: 0151b38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19305: 0151be64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19306: 014582cc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19307: 0151b3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19308: 0048d2ec 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19309: 0151c4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19310: 00b9c95c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19310: 00b9c90c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19311: 014ea568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 19312: 009719b8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19313: 009fc984 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19312: 00971968 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 19313: 009fc934 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19314: 0151beec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19315: 0084096c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19315: 00840920 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19316: 00327fd8 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19317: 00935d24 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19318: 00aa5f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19317: 00935cd4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19318: 00aa5f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19319: 0151cae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19320: 014ea0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19321: 009c3d38 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19321: 009c3ce8 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19322: 003da2d4 352 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19323: 0151cb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19324: 014e3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19325: 00b98a78 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19325: 00b98a28 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19326: 014ea788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19327: 00b77630 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 19328: 00951030 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 19327: 00b775e0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19328: 00950fe0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19329: 014f524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19330: 0151d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19331: 014e750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19332: 00b4a4cc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19332: 00b4a47c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19333: 007af8d4 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19334: 006b35cc 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19335: 00ad7bec 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19336: 008409fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19335: 00ad7b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19336: 008409b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19337: 01450848 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ - 19338: 009079c4 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 19338: 00907974 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19339: 0151ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19340: 0151c068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19341: 0151ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19342: 00ad15d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19342: 00ad1580 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19343: 0065e284 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19344: 014dcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19345: 014f08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 19346: 008ed418 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 19346: 008ed3c8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19347: 014de320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19348: 014f24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19349: 0151d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19350: 00929f94 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19350: 00929f44 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19351: 006b3ec0 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19352: 0151c602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 19353: 0091e37c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 19353: 0091e32c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19354: 0151c00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19355: 014f4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19356: 0151d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19357: 014dccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19358: 00baf584 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19359: 00ac5678 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19358: 00baf534 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19359: 00ac5628 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19360: 014e2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19361: 014ed2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19362: 0151bb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19363: 014e1740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19364: 00b7d940 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19364: 00b7d8f0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19365: 007b07f4 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19366: 009efc64 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19366: 009efc14 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19367: 0151d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19368: 002be344 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19369: 00694a90 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19370: 004dae98 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19371: 0151b3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19372: 0151cbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19373: 006c6528 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19374: 00dce73c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19374: 00dce6ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19375: 014f1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19376: 014ee1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 19377: 0095803c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 19377: 00957fec 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19378: 006a0d18 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19379: 0151de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19380: 009ec18c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19380: 009ec13c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19381: 0151b8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19382: 014e33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19383: 00a9fa80 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 19384: 00af4b88 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19383: 00a9fa30 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19384: 00af4b38 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19385: 014e3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19386: 009351d4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19386: 00935184 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19387: 014e7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19388: 0151c33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19389: 007276e8 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19390: 006c3cc0 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19391: 00b9b53c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19391: 00b9b4ec 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19392: 014f13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19393: 014f1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19394: 014f88d4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19395: 014e9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19396: 002cbbb4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19397: 0142da60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19398: 00936174 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19399: 00af1300 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19398: 00936124 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19399: 00af12b0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19400: 0151bf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19401: 005c86e0 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19402: 00520590 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19403: 00b30c2c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19403: 00b30bdc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19404: 0151bfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19405: 0099e654 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19405: 0099e604 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19406: 014f0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19407: 013bcf2c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19408: 00b8ec10 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19409: 00aa7694 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19408: 00b8ebc0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19409: 00aa7644 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19410: 013bd670 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19411: 0142d9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19412: 014e753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19413: 0151b4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19414: 00b4bf50 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19414: 00b4bf00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19415: 0079e7dc 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19416: 00652ad4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19417: 014e8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19418: 009f0eb0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19419: 00aa5734 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19418: 009f0e60 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19419: 00aa56e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19420: 0031f9d4 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19421: 014e0b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19422: 0151ce84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19423: 00b1a4dc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19423: 00b1a48c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19424: 0151bfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19425: 0151c376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19426: 014e66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19427: 0151c8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19428: 014e5510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19429: 0151c37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19430: 00492b50 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19431: 00baf6f8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19431: 00baf6a8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19432: 007adc70 244 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19433: 009f1c88 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19434: 00a85154 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19433: 009f1c38 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19434: 00a85104 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19435: 0151b46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19436: 014ed3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19437: 014e1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19438: 014dd7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19439: 00b4d1bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 19440: 00973c74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 19439: 00b4d16c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19440: 00973c24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19441: 0151bf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19442: 0151de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19443: 00b03ca0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 19444: 00920910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 19443: 00b03c50 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19444: 009208c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19445: 014e9d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19446: 014ebffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19447: 0151b6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19448: 0097c468 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19448: 0097c418 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19449: 014e2ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19450: 014ec754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19451: 009c1d0c 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19451: 009c1cbc 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19452: 0028b388 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19453: 014e8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19454: 0151b898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19455: 009958e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19456: 00aa2f50 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19455: 00995898 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19456: 00aa2f00 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19457: 0151bd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 19458: 00964318 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19459: 00b94f74 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19458: 009642c8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 19459: 00b94f24 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19460: 0151c29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19461: 0036c624 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19462: 0151c010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19463: 0151b880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 19464: 0096be58 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 19465: 009bfc04 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19464: 0096be08 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 19465: 009bfbb4 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19466: 014ebf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19467: 014e1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 19468: 00970be4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 19468: 00970b94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19469: 0151be08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19470: 002c931c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19471: 0151c6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19472: 009b9300 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19472: 009b92b0 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19473: 0151c694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19474: 014f19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19475: 014f1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 19476: 008e1ff0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 19476: 008e1fa0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19477: 005c7cf0 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19478: 0151c25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19479: 0143bbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ 19480: 0151ca90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 19481: 014dd3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 19482: 0151bc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 19483: 014ddbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19484: 0151c66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19485: 0143bb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19486: 0151c43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19487: 002c9e44 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19488: 002b98b4 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19489: 006570f8 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19490: 00ab2304 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19491: 00ba9390 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19490: 00ab22b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19491: 00ba9340 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19492: 0151bee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19493: 00b1d6a4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19493: 00b1d654 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19494: 013bdcd4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19495: 00ab98cc 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19496: 00ab3b8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19495: 00ab987c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19496: 00ab3b3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19497: 0151c02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19498: 0151ce82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 19499: 0093dea8 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 19499: 0093de58 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19500: 00decb08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19501: 00327f90 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 19502: 0095759c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 19502: 0095754c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19503: 00528504 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19504: 0151cb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 19505: 0093e7ec 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19506: 00b60a64 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19507: 00838e68 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19508: 00b6cea0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19505: 0093e79c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 19506: 00b60a14 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19507: 00838e1c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19508: 00b6ce50 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19509: 0143baac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19510: 002a2898 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19511: 014e60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19512: 00b24348 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 19513: 0091a7a4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 19512: 00b242f8 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19513: 0091a754 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19514: 0151c15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19515: 014127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19516: 00838efc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19516: 00838eb0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19517: 014314a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19518: 0151ba28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19519: 0151bcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 19520: 014f20c8 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19521: 0151c1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 19522: 0095ce50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19523: 00b40b20 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19522: 0095ce00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 19523: 00b40ad0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19524: 0151c248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19525: 0151bda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19526: 01431420 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19527: 0151c856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19528: 00319fa0 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19529: 014f1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19530: 00b909c0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19531: 00b69460 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19532: 00b755d0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19530: 00b90970 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19531: 00b69410 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19532: 00b75580 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19533: 0032774c 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19534: 00b9b624 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19534: 00b9b5d4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19535: 0151d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19536: 00492538 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19537: 014eb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19538: 00aa6310 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19538: 00aa62c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19539: 014e35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19540: 01411f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19541: 00ac0d64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19542: 00ba85a8 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19541: 00ac0d14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19542: 00ba8558 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19543: 0151d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19544: 00838f98 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19545: 00b08ed0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19546: 00b74c0c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19544: 00838f4c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19545: 00b08e80 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19546: 00b74bbc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19547: 014e2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19548: 0151bbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19549: 0151beaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19550: 00ac13d0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19551: 00a3c334 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19550: 00ac1380 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19551: 00a3c2e4 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19552: 0151c72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19553: 014eb794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19554: 0151d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19555: 014271b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19556: 006b0644 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19557: 0143139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19558: 014eca24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19559: 0057b470 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19560: 00a0b610 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19560: 00a0b5c0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19561: 014e35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19562: 0151d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19563: 006ad3a8 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19564: 0151d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19565: 00ba20c4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19566: 00adf2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19567: 00a04828 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19565: 00ba2074 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19566: 00adf290 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19567: 00a047d8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19568: 014f0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19569: 014ddd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 19570: 0151d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19571: 0143ba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19572: 00613aa8 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19573: 0082f3c8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19573: 0082f37c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19574: 01512c28 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19575: 014eb824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19576: 0151ca1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19577: 0151d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19578: 0151c612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19579: 00b3728c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19580: 00af1ca0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19579: 00b3723c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19580: 00af1c50 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19581: 0151bb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19582: 014335a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19583: 0082f448 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19583: 0082f3fc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19584: 0143b9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19585: 0036dca8 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19586: 00aa8d5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19586: 00aa8d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19587: 00321280 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19588: 002b753c 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19589: 0151b77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19590: 013c6e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19591: 0151c702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19592: 004dc614 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19593: 01433520 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19594: 006b5720 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19595: 014dd460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19596: 0151cace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19597: 00aa356c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 19598: 00922664 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 19597: 00aa351c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19598: 00922614 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 19599: 0151d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 19600: 00a41eac 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 19601: 00b049c4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 19602: 00916944 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 19603: 009453dc 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 19604: 00b7c700 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 19605: 0082f4f4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 19600: 00a41e5c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 19601: 00b04974 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 19602: 009168f4 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 19603: 0094538c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 19604: 00b7c6b0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 19605: 0082f4a8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 19606: 0059e678 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 19607: 0143b920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 19608: 0151d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 19609: 0151ba0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 19610: 00ba0824 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 19610: 00ba07d4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 19611: 0151b404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 19612: 014e55c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 19613: 0085e094 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 19614: 00935e44 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 19613: 0085e044 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 19614: 00935df4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 19615: 0143349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ - 19616: 00821868 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ + 19616: 0082181c 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 19617: 01431318 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 19618: 0085df14 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 19618: 0085dec4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 19619: 0151c964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 19620: 009e516c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 19620: 009e511c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 19621: 0074c394 116 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 19622: 014e51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 19623: 014e68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 19624: 0151d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19625: 01431294 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 19626: 005be6a4 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 19627: 014e1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 19628: 00aa6480 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 19628: 00aa6430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 19629: 0053dc44 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 19630: 014e3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 19631: 014e3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ - 19632: 00821880 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ + 19632: 00821834 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 19633: 0151bb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 19634: 002d77ec 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 19635: 014def8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 19636: 014ec6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 19637: 0085dfd4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 19637: 0085df84 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 19638: 0070190c 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 19639: 0097340c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 19640: 00b6eef8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 19639: 009733bc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 19640: 00b6eea8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 19641: 014e760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 19642: 008ef44c 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 19642: 008ef3fc 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 19643: 0151b52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 19644: 014eecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 19645: 00b435f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 19645: 00b435a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 19646: 014ebf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 19647: 01431210 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 19648: 0151cb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 19649: 00381a44 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 19650: 014f4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 19651: 006ed5f4 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 19652: 0151cc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 19653: 0142eb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleb │ │ │ │ 19654: 014f4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19655: 007b17ec 140 FUNC GLOBAL DEFAULT 12 gen_gvec_uaddlp │ │ │ │ 19656: 014df4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 19657: 0095b9ec 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 19657: 0095b99c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 19658: 014f3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 19659: 0151c71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 19660: 0151b52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 19661: 007b102c 148 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 19662: 0142a7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 19663: 014eaa08 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 19664: 0151b894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 19665: 0142eae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 19666: 00af5200 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 19666: 00af51b0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 19667: 0151d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 19668: 002dd2bc 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 19669: 0142bd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 19670: 014f4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19671: 00ab7e14 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19671: 00ab7dc4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19672: 0053b738 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19673: 006e9d9c 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19674: 0151bd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19675: 00afdbfc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19675: 00afdbac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19676: 0150a0b0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19677: 0142a9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 19678: 0070ca14 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19679: 0151c890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19680: 0151be1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19681: 0151ba72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19682: 00630fcc 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 19683: 0082f5a0 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 19683: 0082f554 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 19684: 002baa9c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19685: 014ebe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19686: 00a4a914 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19686: 00a4a8c4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19687: 002d4354 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19688: 014ecee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19689: 00b6e170 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19690: 00cfc9c0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19689: 00b6e120 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19690: 00cfc970 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 19691: 0142ea5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 19692: 00b73498 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19693: 0082f620 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 19694: 009c2aa0 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19692: 00b73448 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19693: 0082f5d4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 19694: 009c2a50 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19695: 002b68a8 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19696: 0151c5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19697: 006bc624 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19698: 00b8f69c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19698: 00b8f64c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19699: 014eabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19700: 014e8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19701: 002c1058 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19702: 002b9e94 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19703: 004e3a60 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19704: 0142a8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 19705: 014e6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -19712,2190 +19712,2190 @@ │ │ │ │ 19708: 0151d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19709: 0151cb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19710: 014f0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19711: 0151b4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19712: 002d6380 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19713: 0066951c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19714: 014e4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19715: 00b6e0f8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19716: 008bad00 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19715: 00b6e0a8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19716: 008bacb0 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19717: 014eae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19718: 0151cd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19719: 014f06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19720: 0061890c 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19721: 014df458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 19722: 0082f6c8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 19722: 0082f67c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 19723: 014ec844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19724: 00686904 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19725: 0068ec78 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19726: 008662bc 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 19727: 00a02484 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19726: 0086626c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 19727: 00a02434 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19728: 0151b2dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 19729: 0085a4ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 19729: 0085a45c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 19730: 0151ba68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19731: 014ea6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 19732: 00865f98 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 19732: 00865f48 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 19733: 00624770 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 19734: 0080e700 2968 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 19734: 0080e648 2972 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 19735: 006671f4 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19736: 009b950c 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19736: 009b94bc 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19737: 0151d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19738: 014e5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19739: 014dff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 19740: 008ed470 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19741: 00a8b5b8 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19740: 008ed420 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 19741: 00a8b568 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19742: 00374180 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19743: 009b4744 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19743: 009b46f4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19744: 00403724 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19745: 0151c69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19746: 00664934 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19747: 00689610 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19748: 014ed4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19749: 00b05480 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19749: 00b05430 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 19750: 0060cbd8 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19751: 00b2f710 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19751: 00b2f6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19752: 014deb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 19753: 00866118 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ - 19754: 00b2cfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19755: 00abe548 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19753: 008660c8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 19754: 00b2cf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19755: 00abe4f8 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19756: 014ef5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19757: 003c9648 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19758: 002c8a8c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19759: 014e37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19760: 00b28fb4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19760: 00b28f64 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19761: 0151d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19762: 005c9e7c 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19763: 00403bec 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19764: 00343f5c 124 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 19765: 013bca70 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19766: 00898c20 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19766: 00898bd0 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19767: 0151bef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19768: 0151d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19769: 014f0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19770: 0151be8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19771: 014ea5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19772: 014e26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19773: 01415ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19774: 00514114 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19775: 0142a85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 19776: 0151ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19777: 004dc4a8 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19778: 002d8eb0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19779: 00aa6818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19779: 00aa67c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19780: 0151b9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19781: 014ed974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19782: 014f1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19783: 00b1909c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19783: 00b1904c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19784: 0151b5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19785: 002c8e58 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 19786: 0142623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 19787: 00b38f48 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19788: 00a810f4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19787: 00b38ef8 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19788: 00a810a4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19789: 014e1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19790: 01433b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ - 19791: 0086d234 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 19791: 0086d1e4 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 19792: 014f20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 19793: 00b5ea6c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19793: 00b5ea1c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19794: 00357028 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19795: 014ea3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19796: 014e5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19797: 00b42be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19797: 00b42b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19798: 0065c388 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19799: 0142aa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 19800: 0035dbc0 244 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 19801: 00b770ac 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 19802: 009173b0 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19803: 0082b1fc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 19804: 00ba8850 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19805: 00aae0b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19801: 00b7705c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19802: 00917360 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 19803: 0082b1b0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 19804: 00ba8800 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19805: 00aae068 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19806: 0031e0d4 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19807: 0151c834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19808: 0053da8c 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19809: 0151cc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 19810: 009050ac 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 19811: 0082b290 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 19810: 0090505c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 19811: 0082b244 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 19812: 0142a964 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 19813: 014ed404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19814: 009d9270 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19814: 009d9220 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19815: 013bcce4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19816: 0151cb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 19817: 0151b7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 19818: 00a458b8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19818: 00a45868 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19819: 0070cad8 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19820: 00b733a8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19820: 00b73358 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19821: 014135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19822: 0151d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19823: 004aff40 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19824: 0031ddc0 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19825: 014e5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19826: 0098af7c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19826: 0098af2c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19827: 0151d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19828: 0151ba98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19829: 0031a1ec 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19830: 00996de0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19831: 009ed92c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19832: 00933b44 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19833: 00ad6694 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19834: 009892cc 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19830: 00996d90 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19831: 009ed8dc 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19832: 00933af4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19833: 00ad6644 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19834: 0098927c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19835: 00380098 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19836: 0151b632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19837: 0028c760 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19838: 0151b916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19839: 0151c4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19840: 014de4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19841: 00ad74bc 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19842: 009edd44 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19841: 00ad746c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19842: 009edcf4 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19843: 014ddf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19844: 00ae1000 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19844: 00ae0fb0 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19845: 014e6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19846: 014f3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19847: 00b2d994 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19847: 00b2d944 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19848: 0065e334 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19849: 014f1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19850: 0151ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 19851: 0060edb4 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19852: 014f4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19853: 0036a758 92 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 19854: 008b50b4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19854: 008b5064 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19855: 0151ba80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19856: 008a43a4 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19856: 008a4354 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 19857: 01431630 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 19858: 00ad7ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19858: 00ad7e84 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19859: 014e8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19860: 014f07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19861: 00b4c378 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19861: 00b4c328 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19862: 014f22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19863: 014df318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19864: 0151b704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19865: 0078d0fc 420 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 19866: 014f2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 19867: 0096cf8c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 19867: 0096cf3c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19868: 0151d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19869: 014315ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 19870: 014de048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19871: 002c0c88 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19872: 0031a598 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19873: 0059e6e8 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19874: 00b0cdb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19874: 00b0cd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19875: 005c9d00 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19876: 014f3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19877: 00b88594 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19878: 00ad0d34 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19879: 00afa338 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19877: 00b88544 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19878: 00ad0ce4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19879: 00afa2e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19880: 0142be04 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 19881: 0151ba7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19882: 00b730c0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19882: 00b73070 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19883: 0151b8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19884: 0151cade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19885: 014f4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19886: 00abdec4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19886: 00abde74 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19887: 0036a15c 496 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 19888: 00aa522c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19889: 00aff110 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19888: 00aa51dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19889: 00aff0c0 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19890: 01431528 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 19891: 0053b328 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19892: 0041d294 156 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 19893: 00862278 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 19893: 00862228 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 19894: 013bdc08 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19895: 0097b958 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19895: 0097b908 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19896: 014ea3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19897: 006abf50 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19898: 014148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19899: 00581cf4 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ - 19900: 0086246c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 19900: 0086241c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 19901: 0151bd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 19902: 009170e4 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 19903: 0082fc48 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 19902: 00917094 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 19903: 0082fbfc 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 19904: 014e4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19905: 00685820 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19906: 00711ae4 112 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 19907: 008b6a80 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19907: 008b6a30 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19908: 002e3bb8 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 19909: 00862320 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 19909: 008622d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 19910: 0151bdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 19911: 0082fd60 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 19911: 0082fd14 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 19912: 006567f0 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19913: 002fadec 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19914: 014e03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19915: 0093351c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19916: 00ab7994 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19915: 009334cc 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19916: 00ab7944 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19917: 014ef420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19918: 0151d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19919: 0141352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19920: 014ed8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19921: 00320ed0 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19922: 013bcdd0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19923: 003c9730 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 19924: 0151b2b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 19925: 008623c8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 19926: 00844340 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 19925: 00862378 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 19926: 008442f4 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 19927: 006b5600 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 19928: 0151ca36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 19929: 0067879c 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 19930: 014ddd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 19931: 006ba234 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 19932: 0082fe9c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 19932: 0082fe50 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 19933: 002c6ef0 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 19934: 0151c47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19935: 007b02d4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 19936: 014e034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19937: 0151cd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19938: 0151b976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 19939: 0084451c 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 19939: 008444d0 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 19940: 0151bba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19941: 00a96a50 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19942: 009fb514 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19941: 00a96a00 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19942: 009fb4c4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19943: 0151d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 19944: 0151d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19945: 014e79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19946: 0142644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 19947: 0151cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19948: 0151d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19949: 0151bdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19950: 005e384c 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19951: 005293c0 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19952: 014f1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19953: 00b285c4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 19954: 0091f324 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 19953: 00b28574 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19954: 0091f2d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19955: 014e02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19956: 005484bc 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19957: 006774c4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19958: 007b0314 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 19959: 014e0aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19960: 014e27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19961: 014e8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 19962: 00b1a6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19962: 00b1a698 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19963: 014d6d08 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19964: 0151d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19965: 009e2188 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 19966: 008e562c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 19965: 009e2138 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19966: 008e55dc 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19967: 014e2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19968: 014f1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 19969: 00b69dd8 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19969: 00b69d88 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19970: 00677b78 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19971: 004d6e58 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19972: 00b31404 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19972: 00b313b4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19973: 0141229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19974: 014e8bf8 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 19975: 009ec6f4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19976: 00a6529c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19977: 00ace59c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19975: 009ec6a4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19976: 00a6524c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19977: 00ace54c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19978: 00373fe4 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19979: 014f3b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19980: 00db1a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19980: 00db19d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19981: 014e8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19982: 014e87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19983: 00656c3c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 19984: 00dbf5b4 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 19984: 00dbf564 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 19985: 0151c080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19986: 014ea118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19987: 0098e64c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19987: 0098e5fc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19988: 0068e824 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19989: 0151be06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19990: 0036a7b4 92 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 19991: 002cc278 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19992: 014dd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19993: 0151d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19994: 01411a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19995: 00ba71e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19996: 009ed340 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 19997: 009650d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 19995: 00ba7190 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19996: 009ed2f0 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19997: 00965084 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19998: 014d6e70 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19999: 0053a5c0 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20000: 014e3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20001: 00b195a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20002: 00ad8f08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 20003: 008bde30 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 20004: 008e2a50 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 20001: 00b19554 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20002: 00ad8eb8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20003: 008bdde0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 20004: 008e2a00 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20005: 0151c01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20006: 0151ca14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 20007: 00d3d0d0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 20007: 00d3d080 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 20008: 014eb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20009: 014e65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20010: 014ee2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20011: 014e779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20012: 0151d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20013: 00a808d8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20013: 00a80888 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20014: 014e7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20015: 014f51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20016: 00ae1c30 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20017: 00b25f28 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20016: 00ae1be0 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20017: 00b25ed8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20018: 014e8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20019: 00b79af4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20019: 00b79aa4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20020: 00631150 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20021: 01513d7c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20022: 014f88d0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20023: 003222a8 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20024: 0151c008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20025: 014ded7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20026: 009b86e8 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20026: 009b8698 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20027: 014e628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20028: 0151baa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20029: 0151b29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20030: 00930ec0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20031: 00ac3858 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20030: 00930e70 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20031: 00ac3808 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20032: 013bc4a0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20033: 00668688 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20034: 00ae33b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20035: 00b54b84 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20034: 00ae3368 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20035: 00b54b34 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20036: 014f13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20037: 0151d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20038: 009e2b6c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20039: 00b5591c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20040: 00b7f840 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20038: 009e2b1c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20039: 00b558cc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20040: 00b7f7f0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20041: 0069e36c 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20042: 0151baa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20043: 00350188 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20044: 0151c8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20045: 00ac47a0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20045: 00ac4750 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20046: 005131c0 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20047: 014e6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20048: 005c8624 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20049: 00add40c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20049: 00add3bc 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 20050: 0141019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20051: 014dedbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20052: 00840a8c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20053: 0092d58c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20052: 00840a40 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20053: 0092d53c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20054: 0151cdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20055: 00b9bf5c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20056: 00b1321c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20055: 00b9bf0c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20056: 00b131cc 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20057: 0151c21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20058: 014ebc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20059: 0151c9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20060: 014134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20061: 0151c002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20062: 00840b1c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20062: 00840ad0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20063: 0034c5bc 328 FUNC GLOBAL DEFAULT 12 nand_getio │ │ │ │ 20064: 0151c6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20065: 00a06850 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20065: 00a06800 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20066: 0151d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20067: 014e63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20068: 009fba10 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20069: 00ab13e0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20068: 009fb9c0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20069: 00ab1390 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20070: 014eebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20071: 003c9388 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20072: 0098a6d0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20073: 00a8775c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20072: 0098a680 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20073: 00a8770c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20074: 0151c6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20075: 00b6fbfc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20075: 00b6fbac 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20076: 014f4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20077: 01426344 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20078: 014e1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20079: 0070329c 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20080: 002c6f30 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20081: 014e58f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20082: 01427c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20083: 013bcf74 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20084: 0151d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20085: 004d7178 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20086: 006589d8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20087: 0151c092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20088: 008ac398 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20089: 00840bac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20088: 008ac348 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20089: 00840b60 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20090: 0151c8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20091: 0151c40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20092: 00adf3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20092: 00adf3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20093: 0151c956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20094: 0079f63c 8 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20095: 009be598 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20095: 009be548 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20096: 0151d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20097: 008f773c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20097: 008f76ec 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20098: 0151b552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20099: 014e2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20100: 0151de34 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20101: 0151c770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20102: 005176d8 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20103: 002cc61c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20104: 014f3ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20105: 01513d08 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20106: 014ea208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20107: 00b6b50c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20107: 00b6b4bc 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20108: 014e1340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20109: 00876ae8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20109: 00876a98 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20110: 014e84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20111: 014df818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20112: 0151c5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20113: 0144f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20114: 007087b8 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20115: 0151c776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20116: 00dbf5a4 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20116: 00dbf554 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20117: 0151cb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20118: 00ab4134 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20118: 00ab40e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20119: 0142e84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20120: 0151c814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20121: 0151cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ - 20122: 0086c7e4 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ + 20122: 0086c794 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20123: 0061389c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 20124: 0091aaf4 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20125: 009850b0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20124: 0091aaa4 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 20125: 00985060 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20126: 00524990 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20127: 00656b2c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20128: 0141142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20129: 00b987f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20130: 009ede58 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 20131: 008ee88c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 20129: 00b987a4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20130: 009ede08 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20131: 008ee83c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20132: 014f86c0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20133: 0142e7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20134: 0151c7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20135: 014f1194 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20136: 0151c094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20137: 00db1950 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20138: 00aef58c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 20139: 00b241c0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20137: 00db1900 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20138: 00aef53c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 20139: 00b24170 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20140: 014e53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20141: 014e3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 20142: 009595c8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20143: 00b749d4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20142: 00959578 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 20143: 00b74984 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20144: 0151d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20145: 0151b808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20146: 00b2f6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20146: 00b2f664 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20147: 006ba1bc 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20148: 014ed904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20149: 014f3f20 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20150: 0151c9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20151: 01410118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20152: 014ed664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20153: 009bf6b4 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20153: 009bf664 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20154: 003e8520 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20155: 014ed3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20156: 0142e744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20157: 014e4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20158: 005c875c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20159: 00b6c148 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20160: 007d3674 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20159: 00b6c0f8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20160: 007d35a8 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20161: 014e5870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20162: 009b9380 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20162: 009b9330 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20163: 006794ec 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20164: 0151d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20165: 014f2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20166: 0151c470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20167: 0151cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20168: 0151bc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20169: 003801cc 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20170: 014f0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20171: 00dc9c98 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20171: 00dc9c48 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20172: 00509fb8 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20173: 014e646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20174: 014e716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20175: 0048d4fc 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20176: 0151c99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 20177: 00973d74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 20177: 00973d24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20178: 004dfdc8 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20179: 002c0d70 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20180: 0151b8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ - 20181: 00820a14 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ + 20181: 008209c8 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20182: 01423228 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20183: 0151be86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20184: 00828548 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20185: 0097c7a8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20184: 008284fc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20185: 0097c758 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20186: 0151cbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20187: 0151c464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20188: 00aef4c4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 20189: 00b45708 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20190: 00984648 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20191: 00b2c4e4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20188: 00aef474 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 20189: 00b456b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20190: 009845f8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20191: 00b2c494 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20192: 00517378 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20193: 0151d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20194: 0151cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20195: 01450218 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20196: 002d08d0 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20197: 00b93444 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20198: 00935a58 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20197: 00b933f4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20198: 00935a08 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20199: 002facd4 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20200: 0099ea7c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20201: 00add884 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20200: 0099ea2c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20201: 00add834 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20202: 014f2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 20203: 00919c0c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20204: 00cfd2e8 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20205: 00b7ec28 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20203: 00919bbc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 20204: 00cfd298 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20205: 00b7ebd8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20206: 0151c392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20207: 014ea7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20208: 00a9dadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20208: 00a9da8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20209: 014e05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20210: 00856510 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20210: 008564c0 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20211: 014f1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20212: 00aeae24 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20212: 00aeadd4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20213: 014f51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20214: 006a4fc8 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20215: 00acd9ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20215: 00acd95c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20216: 0151b844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20217: 0151c14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20218: 002b69b0 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20219: 014ea418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20220: 014ef0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20221: 014113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20222: 0085721c 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20222: 008571cc 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20223: 0151be74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20224: 0063ab3c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20225: 002c319c 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20226: 0144b01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20227: 0151c516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20228: 00692dc8 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20229: 014e014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20230: 00affdcc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20230: 00affd7c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20231: 0144b1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20232: 014e84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20233: 014f36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20234: 00adf398 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20234: 00adf348 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20235: 0151bdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20236: 0151d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20237: 0151c1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20238: 00abfe58 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20238: 00abfe08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20239: 014e50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 20240: 0093e400 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 20240: 0093e3b0 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20241: 014e1580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 20242: 0091d474 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20243: 00a14f58 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20244: 00ab59f8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20242: 0091d424 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 20243: 00a14f08 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20244: 00ab59a8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20245: 01512bda 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 20246: 014f4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20247: 014dddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20248: 00513334 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20249: 014dc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20250: 002cca24 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20251: 0144b124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20252: 0151c512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20253: 014ebfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20254: 0143d600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20255: 014ed394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20256: 00b0140c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20257: 0089dacc 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20256: 00b013bc 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20257: 0089da7c 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20258: 0151d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 20259: 0090c804 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 20259: 0090c7b4 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20260: 014282b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20261: 014ed504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20262: 014eda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20263: 014df2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20264: 006e4250 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 20265: 014ed074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 20266: 014ec03c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20267: 014e70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20268: 0151d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20269: 0032c898 116 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20270: 014f3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20271: 002ba994 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 20272: 00a9da24 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20272: 00a9d9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20273: 00708bc4 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20274: 0151b4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20275: 0066b138 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20276: 009ba084 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20276: 009ba034 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20277: 0151de3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20278: 0151c0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20279: 004afea8 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20280: 008467b4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20280: 00846768 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20281: 002b6790 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20282: 0151de3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20283: 00b6f804 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20283: 00b6f7b4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20284: 014eefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20285: 014e0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20286: 0066af2c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20287: 01442778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20288: 014e049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20289: 0151bbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20290: 002cd4a4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20291: 01450008 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ - 20292: 00907ac4 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 20292: 00907a74 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20293: 01509a98 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20294: 002c6b4c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20295: 0151b9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20296: 008562c0 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ - 20297: 009567cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 20296: 00856270 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20297: 0095677c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20298: 002b9330 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20299: 003f9058 236 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20300: 0151d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20301: 01442880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ - 20302: 0095c01c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 20302: 0095bfcc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20303: 014ea9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20304: 00adf678 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20305: 008468b8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20304: 00adf628 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20305: 0084686c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20306: 014effb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20307: 0151deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20308: 0151b4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20309: 00b7e66c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20309: 00b7e61c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20310: 01410094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20311: 014f0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20312: 00856fa0 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20312: 00856f50 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20313: 0151c0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20314: 006d9c24 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20315: 014e1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20316: 014427fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20317: 002cfec8 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20318: 00b64ab4 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20318: 00b64a64 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20319: 00510fd0 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20320: 014de008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20321: 00514cf8 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20322: 00ba4ef0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20322: 00ba4ea0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20323: 007afa94 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20324: 002b49d4 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20325: 0038e454 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20326: 0151b3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20327: 0142c6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20328: 00b7f70c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20328: 00b7f6bc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20329: 0151c1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20330: 014e3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20331: 00b8a874 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20331: 00b8a824 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20332: 0151cb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20333: 0151d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20334: 00ab18b0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20334: 00ab1860 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20335: 014eefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20336: 008469b0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20337: 009fc504 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20336: 00846964 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20337: 009fc4b4 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20338: 005171dc 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20339: 00a23230 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20339: 00a231e0 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20340: 014e75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20341: 014444dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20342: 002cf87c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20343: 00aa57ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 20344: 00959b98 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 20343: 00aa579c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20344: 00959b48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20345: 0142c644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20346: 003311b8 236 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20347: 014445e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20348: 00846ab4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ - 20349: 0090d908 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 20348: 00846a68 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20349: 0090d8b8 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20350: 013bc230 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20351: 0151b822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20352: 013bce14 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20353: 0151b9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20354: 0151b610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20355: 00a96270 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20356: 00ae17c4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20355: 00a96220 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20356: 00ae1774 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20357: 014e2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20358: 014534a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20359: 0151d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20360: 00a88274 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20360: 00a88224 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20361: 0151d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20362: 0062e94c 2236 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20363: 01444560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20364: 0151b446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20365: 0151c8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20366: 0151d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20367: 014ebe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20368: 00b14f90 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20368: 00b14f40 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20369: 00375bf8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20370: 0151cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20371: 0151bc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20372: 009cdc04 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20372: 009cdbb4 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20373: 0151c4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 20374: 008dd8a0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 20374: 008dd850 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20375: 007b11e8 148 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20376: 014dc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20377: 0151d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20378: 014e8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20379: 006a7aa4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20380: 0151b2bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20381: 00b06330 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20382: 00abc8e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ - 20383: 007b79f0 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20381: 00b062e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20382: 00abc898 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20383: 007b79c4 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20384: 01411324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20385: 0151bdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20386: 002cd550 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20387: 0069c140 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20388: 0099dda0 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20388: 0099dd50 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20389: 014ed564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20390: 0151d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20391: 014e9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20392: 0151d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20393: 006645a4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20394: 0036e0f0 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20395: 0151c7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20396: 0066d4a0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20397: 00992580 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20397: 00992530 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20398: 0031f94c 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20399: 0151cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20400: 008285ec 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20400: 008285a0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20401: 0151c3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20402: 014e9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20403: 0151c992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20404: 006a45c4 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20405: 0065a504 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 20406: 00920e0c 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 20406: 00920dbc 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20407: 014eb6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20408: 009d1264 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20409: 00b21660 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20408: 009d1214 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20409: 00b21610 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20410: 005cc090 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20411: 00aef73c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20411: 00aef6ec 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20412: 013bdc38 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20413: 014e618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20414: 004df980 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20415: 014261b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20416: 0070b2e8 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20417: 014eca94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20418: 008fbf04 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20418: 008fbeb4 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20419: 014f2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20420: 0051673c 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20421: 014d6eb8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20422: 014e1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20423: 0083fed8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20424: 00b2e08c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20423: 0083fe8c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20424: 00b2e03c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20425: 013bc8f0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20426: 014f1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20427: 00dce724 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20427: 00dce6d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20428: 0144e094 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20429: 0151d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20430: 01434c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20431: 0151c214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20432: 014e640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 20433: 00918ed4 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 20433: 00918e84 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 20434: 014ee19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20435: 0142ee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20436: 0151cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20437: 00b42fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20438: 0083ff68 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ - 20439: 009452f4 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 20437: 00b42f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20438: 0083ff1c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20439: 009452a4 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20440: 014f2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20441: 01438b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20442: 014f0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20443: 014ea678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20444: 00ba8cf8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20445: 00a2b270 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20444: 00ba8ca8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20445: 00a2b220 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20446: 0142edf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20447: 0151d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 20448: 0093ee14 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 20448: 0093edc4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20449: 01438ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20450: 0151cb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20451: 014ed164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20452: 0151d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20453: 00826e08 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ - 20454: 0095a760 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 20453: 00826dbc 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20454: 0095a710 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20455: 014ec6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20456: 014f0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20457: 01434bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20458: 0151c93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 20459: 00b437c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20459: 00b43774 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20460: 0151cc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20461: 014f29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20462: 014deffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20463: 0083fff8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20463: 0083ffac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20464: 014ec9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20465: 014e8f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20466: 014e62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20467: 014de490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 20468: 008c5d74 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 20468: 008c5d24 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20469: 003279f8 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20470: 006c38e8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20471: 0142ed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20472: 006e3f28 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20473: 0083bc3c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ - 20474: 0086fa94 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ + 20473: 0083bbf0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20474: 0086fa44 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20475: 0052d7ec 104 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20476: 00408610 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20477: 0151b92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20478: 01438a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20479: 006f6c40 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20480: 00ba7578 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20480: 00ba7528 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20481: 014f18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20482: 0151d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20483: 00afe774 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20484: 00b84f3c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20483: 00afe724 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20484: 00b84eec 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20485: 014f0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20486: 009e28f0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20487: 0083bdcc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ - 20488: 00918cc4 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 20486: 009e28a0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20487: 0083bd80 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20488: 00918c74 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 20489: 0151b6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20490: 00828684 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20490: 00828638 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20491: 0151c874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20492: 014df08c 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20493: 00791698 208 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ 20494: 014d6c80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20495: 013bc4b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20496: 014ee24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20497: 00665060 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20498: 0048fb8c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20499: 014e9dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20500: 014eb4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 20501: 0095a1b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20502: 008fa104 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20501: 0095a160 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 20502: 008fa0b4 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20503: 014ebf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20504: 00af0bfc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20504: 00af0bac 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20505: 0151b322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20506: 009cc924 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20507: 00aca7fc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20508: 0082872c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20506: 009cc8d4 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20507: 00aca7ac 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20508: 008286e0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20509: 002d8c70 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20510: 00ab62e0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20510: 00ab6290 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20511: 006e0144 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20512: 00383edc 868 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ - 20513: 00959c68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 20513: 00959c18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20514: 014eb944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20515: 0151cc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20516: 00829304 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20516: 008292b8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20517: 0144f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20518: 00b47574 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20518: 00b47524 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20519: 006d9b58 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20520: 00828900 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20520: 008288b4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20521: 014ed474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20522: 0151bd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20523: 002a2220 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20524: 0151d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20525: 014f513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20526: 0151c0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 20527: 00829624 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20528: 00ba2398 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20527: 008295d8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20528: 00ba2348 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20529: 014dd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20530: 01440a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ - 20531: 00920928 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20532: 008289a0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20531: 009208d8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 20532: 00828954 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20533: 0151bd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20534: 014e25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20535: 014f22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20536: 004024d0 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20537: 006c73d8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20538: 014f1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 20539: 00ba1508 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20539: 00ba14b8 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20540: 005c817c 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20541: 014e0bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20542: 014f1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20543: 014ed4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20544: 00baa628 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20544: 00baa5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20545: 014e8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20546: 014e79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20547: 014f3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 20548: 0090e080 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20549: 00b12670 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20548: 0090e030 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 20549: 00b12620 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20550: 002cd600 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20551: 003845ec 344 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20552: 00679700 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20553: 00829984 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20553: 00829938 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20554: 0151ca8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20555: 014e9918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20556: 00b71c08 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20557: 009f1f7c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20558: 00b88a24 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20559: 00828a40 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20556: 00b71bb8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20557: 009f1f2c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20558: 00b889d4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20559: 008289f4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20560: 014e744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20561: 0151b3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20562: 0066a850 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 20563: 00b19600 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20563: 00b195b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 20564: 006690a8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 20565: 004dbc0c 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 20566: 008293cc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 20566: 00829380 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 20567: 014eafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 20568: 014f0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 20569: 00b775dc 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 20569: 00b7758c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 20570: 0151cbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 20571: 0083bd04 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 20571: 0083bcb8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 20572: 003733ac 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 20573: 002de928 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 20574: 00b48104 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 20575: 00dce6dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 20576: 0090e168 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 20574: 00b480b4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 20575: 00dce68c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 20576: 0090e118 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 20577: 0151c1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 20578: 008296fc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 20578: 008296b0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 20579: 014e027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 20580: 0083be94 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 20580: 0083be48 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 20581: 014e08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 20582: 00973f34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 20583: 00afe438 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 20582: 00973ee4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 20583: 00afe3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 20584: 01450320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 20585: 00aa4708 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 20586: 00b28748 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 20585: 00aa46b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 20586: 00b286f8 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 20587: 014dc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 20588: 014df418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 20589: 0144e19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 20590: 00867848 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 20590: 008677f8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 20591: 014ee01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 20592: 0151d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 20593: 0084a31c 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 20593: 0084a2d0 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 20594: 006a7650 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 20595: 014e67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 20596: 0082cbc4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 20596: 0082cb78 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 20597: 014f1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 20598: 003344a8 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 20599: 00b7b828 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 20599: 00b7b7d8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 20600: 0151d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 20601: 00829a30 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 20602: 008679c4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 20601: 008299e4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 20602: 00867974 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 20603: 014de0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 20604: 013bd934 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 20605: 0066da60 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 20606: 0082cc60 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 20606: 0082cc14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 20607: 0038158c 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 20608: 014e746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 20609: 008eef38 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 20609: 008eeee8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 20610: 003da018 700 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 20611: 009cd554 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 20611: 009cd504 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 20612: 0151b5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 20613: 014dfa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 20614: 0151c844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 20615: 0144f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 20616: 014e2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 20617: 014e4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 20618: 014e9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 20619: 006ca458 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 20620: 00867b40 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 20620: 00867af0 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 20621: 002b4474 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 20622: 00829494 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 20622: 00829448 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 20623: 014f1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 20624: 0081d400 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ + 20624: 0081d3b4 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 20625: 0151c73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 20626: 01447344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 20627: 00b6e01c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 20628: 0082ccf0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 20627: 00b6dfcc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 20628: 0082cca4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 20629: 014471b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ - 20630: 00912f74 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 20630: 00912f24 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 20631: 00673ba0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 20632: 008297d4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 20632: 00829788 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 20633: 014e65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 20634: 00a9e260 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 20634: 00a9e210 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 20635: 0069cf80 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 20636: 014472c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 20637: 0151b96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 20638: 0151b938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 20639: 014de6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 20640: 014e18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 20641: 00dec9f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 20642: 014eb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 20643: 014f0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 20644: 014e2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 20645: 014eed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 20646: 00a42350 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 20646: 00a42300 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 20647: 014e4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 20648: 0151c850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 20649: 008f2fd0 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 20649: 008f2f80 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 20650: 006dee00 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 20651: 00aacef0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 20652: 00a12f04 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 20653: 008420dc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 20651: 00aacea0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 20652: 00a12eb4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 20653: 00842090 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 20654: 00374920 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 20655: 00829ae4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 20655: 00829a98 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 20656: 0144723c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 20657: 013b63b8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 20658: 00b5509c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 20659: 00b80560 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 20658: 00b5504c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 20659: 00b80510 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 20660: 00569198 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 20661: 00b19b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 20661: 00b19b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 20662: 014d70d4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 20663: 014e1330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 20664: 00289a08 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 20665: 0151ccbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 20666: 013bd5f4 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20667: 0151c118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20668: 014e1120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 20669: 008d8498 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 20669: 008d8448 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 20670: 014e7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 20671: 00aa4b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20671: 00aa4b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20672: 014e27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 20673: 0093ee00 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 20673: 0093edb0 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20674: 0066aa20 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20675: 0151b800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 20676: 014e8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20677: 00b7395c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20677: 00b7390c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20678: 014eca54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20679: 01391a18 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 20680: 00842244 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 20680: 008421f8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 20681: 0151c906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20682: 014f1838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20683: 014e4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20684: 00926bd8 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 20685: 0095a458 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20686: 0082955c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 20687: 00b7bc98 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20688: 00add354 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20684: 00926b88 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20685: 0095a408 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 20686: 00829510 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 20687: 00b7bc48 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20688: 00add304 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20689: 014ece84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20690: 0065f0e0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20691: 014e87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20692: 0151c24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20693: 014e12c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 20694: 00811310 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 20695: 00aedf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20694: 0081126c 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 20695: 00aedf2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20696: 0151b702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 20697: 008298ac 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 20697: 00829860 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 20698: 0151bb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20699: 0151c866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20700: 0151b3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20701: 00aa608c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20702: 0086f4d8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ + 20701: 00aa603c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20702: 0086f488 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ 20703: 014ee0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 20704: 014dd360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20705: 014df6ac 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 20706: 0151bcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20707: 002b7000 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20708: 0151c0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20709: 014e6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20710: 00705e84 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20711: 0151cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20712: 0086ccec 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 20713: 00ba2ea8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 20714: 0082cdcc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 20712: 0086cc9c 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ + 20713: 00ba2e58 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20714: 0082cd80 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 20715: 00319124 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20716: 013bd3a4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20717: 009fe4c8 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 20718: 00829b90 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 20717: 009fe478 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20718: 00829b44 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 20719: 014dc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20720: 014f2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 20721: 00a9e078 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20721: 00a9e028 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20722: 0066beb4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20723: 0082ce64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 20724: 00a848dc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20725: 00bb10ec 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20723: 0082ce18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 20724: 00a8488c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20725: 00bb109c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20726: 014ec5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20727: 009ac9dc 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 20728: 009591ac 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 20727: 009ac98c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20728: 0095915c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20729: 002b45e8 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 20730: 0151b4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 20731: 009eea3c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20731: 009ee9ec 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20732: 014e1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20733: 006c23a4 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20734: 014d6d88 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20735: 014e88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20736: 00a3d0a0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20736: 00a3d050 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20737: 014e49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20738: 00b3cb60 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ - 20739: 0081d428 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ + 20738: 00b3cb10 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20739: 0081d3dc 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 20740: 0036c244 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20741: 014ead8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20742: 0151b29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20743: 0151ba0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 20744: 009654f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20745: 00b9489c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 20746: 0082cef4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ - 20747: 009179b8 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 20748: 0096356c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 20744: 009654a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 20745: 00b9484c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20746: 0082cea8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 20747: 00917968 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 20748: 0096351c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20749: 014f427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20750: 0151d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 20751: 008f6714 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 20751: 008f66c4 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20752: 014efc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20753: 0151d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20754: 00ba1320 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20754: 00ba12d0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20755: 0151c1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 20756: 00919bf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 20756: 00919ba4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20757: 014ebbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20758: 014e4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20759: 005ca76c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20760: 014f4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 20761: 0151b2aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 20762: 014deeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 20763: 014ece14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 20764: 0151d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 20765: 013bc954 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20766: 014e8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 20767: 00daf6f8 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 20767: 00daf6a8 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 20768: 002cbeac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20769: 014f1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20770: 0151cac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20771: 004dc214 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20772: 00b35050 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20772: 00b35000 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20773: 014e5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20774: 00700504 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20775: 00db19e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 20776: 00920268 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20777: 00d1e298 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20775: 00db1990 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20776: 00920218 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 20777: 00d1e248 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20778: 0151b39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20779: 009be5b8 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20780: 00aa5454 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20779: 009be568 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20780: 00aa5404 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20781: 0144f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 20782: 014e2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20783: 00372d2c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20784: 00d1e294 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20784: 00d1e244 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20785: 0151b7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 20786: 0151c328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20787: 014ef6b0 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20788: 00ae7d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20788: 00ae7d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20789: 004ee880 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20790: 0151c89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20791: 00a012d8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20791: 00a01288 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20792: 0151d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20793: 006c74f4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20794: 00ac4090 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20795: 00b7c340 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20794: 00ac4040 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20795: 00b7c2f0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20796: 014e697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20797: 0151cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20798: 00baf820 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20798: 00baf7d0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20799: 00319130 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20800: 00b1a150 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20800: 00b1a100 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20801: 00708a9c 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 20802: 014ef560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 20803: 01512b9b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20804: 014f4b18 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20805: 00d1e148 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20805: 00d1e0f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20806: 006c3770 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20807: 0151ce44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20808: 014e0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 20809: 009176f0 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 20809: 009176a0 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20810: 006b6584 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20811: 0151d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20812: 0151c37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20813: 008b60a0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 20814: 00b7e4a0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20815: 00afe1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20813: 008b6050 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20814: 00b7e450 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20815: 00afe164 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20816: 002d853c 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20817: 014f50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20818: 01429230 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ - 20819: 0091ff24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 20819: 0091fed4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20820: 0143d708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 20821: 0151d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20822: 00a82eac 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20822: 00a82e5c 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20823: 0048963c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20824: 014ef3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20825: 014e2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20826: 00baeb8c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20826: 00baeb3c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20827: 014f4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20828: 0151c454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 20829: 01429338 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 20830: 00aa40ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 20831: 00b63b84 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 20832: 0091952c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 20833: 008dd43c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 20834: 00ad9b48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20830: 00aa409c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20831: 00b63b34 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20832: 009194dc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 20833: 008dd3ec 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 20834: 00ad9af8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20835: 0151d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20836: 014f47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20837: 00489474 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20838: 00ad4e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20839: 008f9654 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20838: 00ad4dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20839: 008f9604 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20840: 014dd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20841: 006b5744 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20842: 0151ba44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20843: 00b8b520 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20844: 00b3bfb4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20843: 00b8b4d0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20844: 00b3bf64 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20845: 013b80f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 20846: 014292b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 20847: 00b012cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 20848: 00b3b368 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20849: 00a8a1dc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20847: 00b0127c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20848: 00b3b318 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20849: 00a8a18c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20850: 014e16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 20851: 009ee594 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20851: 009ee544 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20852: 0151cd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20853: 00ae2e8c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20853: 00ae2e3c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20854: 0151b2d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20855: 002cfcd4 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20856: 00797e38 656 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ - 20857: 0084f984 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ + 20857: 0084f938 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 20858: 0151dcf8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20859: 0036edcc 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 20860: 0093eea8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 20860: 0093ee58 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20861: 0079a188 272 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 20862: 014f3af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20863: 0151c6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20864: 00ad4d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20864: 00ad4d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20865: 0151c554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 20866: 0095e170 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 20866: 0095e120 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20867: 0151d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 20868: 014e64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20869: 00931f9c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20869: 00931f4c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20870: 0151cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20871: 0151cab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20872: 00a1af88 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20872: 00a1af38 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20873: 0151cbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20874: 0151d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 20875: 009972a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 20876: 00919dec 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 20877: 00b1eab0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20875: 00997250 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20876: 00919d9c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 20877: 00b1ea60 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20878: 014f252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20879: 00acc5bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20879: 00acc56c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20880: 014e8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20881: 0151d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20882: 002b6bcc 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20883: 00319a60 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20884: 0151bee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20885: 014e12d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20886: 0097bc20 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 20887: 0083dc0c 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 20886: 0097bbd0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20887: 0083dbc0 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 20888: 014e5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20889: 0151c084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20890: 0151ca54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20891: 014e9f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20892: 005cca80 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 20893: 00963a5c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 20893: 00963a0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20894: 0151cb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20895: 014dca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20896: 00aa4cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20896: 00aa4c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20897: 0151b852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20898: 0083dd94 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 20899: 00b1078c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20898: 0083dd48 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 20899: 00b1073c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20900: 006e46ec 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20901: 01446138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 20902: 0151b2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20903: 00b78ae8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20903: 00b78a98 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20904: 0151d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20905: 014e9a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20906: 0151b330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20907: 00b092d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20907: 00b09288 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20908: 014f29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20909: 014f2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20910: 00996804 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20910: 009967b4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20911: 002db2c8 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20912: 00a949f8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20913: 00b344f8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 20914: 0081a564 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ - 20915: 009646f0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 20912: 00a949a8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20913: 00b344a8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20914: 0081a518 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ + 20915: 009646a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20916: 014ee62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20917: 014e6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20918: 009b724c 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20919: 00afe888 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20918: 009b71fc 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20919: 00afe838 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20920: 0151b8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20921: 013bd1b0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20922: 00b36c94 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20922: 00b36c44 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20923: 006fccc0 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 20924: 00870b2c 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ + 20924: 00870adc 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 20925: 014e8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20926: 014e97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20927: 00b1d7e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20928: 00b71978 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20929: 00ae0128 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20927: 00b1d798 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20928: 00b71928 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20929: 00ae00d8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20930: 0151c84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20931: 014eb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 20932: 008dc284 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 20932: 008dc234 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20933: 0151bc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20934: 014dfb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 20935: 00aa3ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20936: 00937678 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20935: 00aa3a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20936: 00937628 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20937: 0151d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20938: 014f52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20939: 014e5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20940: 0151b518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20941: 013bc264 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20942: 00bb1010 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20942: 00bb0fc0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20943: 0151bbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ - 20944: 008709d4 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ + 20944: 00870984 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 20945: 0151bf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20946: 002bc310 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20947: 014f24d0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20948: 014e792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20949: 0092d8c8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20949: 0092d878 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20950: 0066c530 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 20951: 008bdb4c 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20952: 00a4580c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20951: 008bdafc 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 20952: 00a457bc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20953: 0151d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20954: 008f98b4 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20954: 008f9864 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20955: 014ecc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20956: 014f2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 20957: 00982440 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20957: 009823f0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 20958: 01456284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 20959: 00a346a8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20959: 00a34658 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20960: 0145638c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 20961: 004048c0 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20962: 00b530a8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20962: 00b53058 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20963: 002c59b8 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20964: 00842640 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 20965: 00b12f80 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20964: 008425f4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 20965: 00b12f30 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20966: 014ed824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20967: 00ab1604 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20967: 00ab15b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20968: 0151c8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20969: 00a05ddc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20969: 00a05d8c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20970: 0151d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 20971: 00860800 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 20971: 008607b0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 20972: 014e0e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20973: 00b2ff34 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20974: 00b40f88 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20975: 00a29390 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 20976: 00861658 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 20973: 00b2fee4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20974: 00b40f38 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20975: 00a29340 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20976: 00861608 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 20977: 0151b8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20978: 014e95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20979: 008608d8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 20979: 00860888 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 20980: 01456308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 20981: 00a94b44 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 20982: 00842798 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ - 20983: 0090e9c0 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 20981: 00a94af4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20982: 0084274c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 20983: 0090e970 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20984: 014e8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 20985: 0083def8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ - 20986: 00b47cbc 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20985: 0083deac 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 20986: 00b47c6c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20987: 014efca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20988: 014f536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 20989: 0083e03c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 20989: 0083dff0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 20990: 006e6900 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20991: 014f0474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20992: 00aa7204 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20993: 00b27bcc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20992: 00aa71b4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20993: 00b27b7c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20994: 014eb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 20995: 008609c0 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 20995: 00860970 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 20996: 0151b634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20997: 00992844 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20998: 00b89930 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20997: 009927f4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20998: 00b898e0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20999: 014e0d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21000: 0151c9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21001: 0151b9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21002: 014e9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21003: 008e45b0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21004: 00831330 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21005: 00ae2c60 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21003: 008e4560 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 21004: 008312e4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21005: 00ae2c10 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21006: 014ee41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21007: 014f2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21008: 00b2d078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21008: 00b2d028 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21009: 014e15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 21010: 0151b49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21011: 008313ec 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21011: 008313a0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21012: 006deb80 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21013: 00ab7b14 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21014: 00b82934 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21013: 00ab7ac4 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21014: 00b828e4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21015: 0151d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21016: 008b652c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21017: 00b8e734 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21016: 008b64dc 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21017: 00b8e6e4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21018: 006b632c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21019: 0151b770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21020: 014e4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 21021: 014f0154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 21022: 00b2add0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21022: 00b2ad80 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21023: 0151d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21024: 004dc6d8 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21025: 0151bc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21026: 00b52c18 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21026: 00b52bc8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21027: 014ebd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21028: 006b9bbc 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21029: 008314dc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21029: 00831490 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21030: 0151c8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21031: 0142b8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21032: 00ae1fbc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21032: 00ae1f6c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21033: 01415bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21034: 00685e9c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21035: 014e8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21036: 014de0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21037: 002d9978 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21038: 014529cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21039: 00a01440 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21039: 00a013f0 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21040: 014f2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21041: 002dfc48 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21042: 014dcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21043: 014e14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21044: 0151be5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21045: 014f10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21046: 014edd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21047: 008371ec 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21047: 008371a0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21048: 0151bc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21049: 002be648 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21050: 014e86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21051: 0151bf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21052: 00b68684 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21053: 00b39854 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 21054: 008ddb18 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21055: 00bb0bc8 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21052: 00b68634 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21053: 00b39804 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21054: 008ddac8 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 21055: 00bb0b78 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21056: 0151b283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21057: 008b7074 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21057: 008b7024 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21058: 014edd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21059: 014f4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21060: 01426c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21061: 014f3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21062: 0151c272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21063: 009edfb8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21064: 00aa52e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21063: 009edf68 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21064: 00aa5294 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21065: 00716e6c 404 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21066: 014e748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21067: 007076a8 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21068: 006b5570 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21069: 00837318 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21070: 0083ecec 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21071: 00ad9688 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 21072: 00912ed4 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 21069: 008372cc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21070: 0083eca0 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21071: 00ad9638 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21072: 00912e84 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21073: 014e6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21074: 006dfed0 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21075: 003f8f78 224 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21076: 007afb54 96 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21077: 006e9b24 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21078: 00934ee8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 21079: 00973c34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21080: 00b7fad4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21081: 00b60d88 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21082: 009dab64 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 21083: 0097149c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21084: 00b3ebec 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21078: 00934e98 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21079: 00973be4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 21080: 00b7fa84 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21081: 00b60d38 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21082: 009dab14 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21083: 0097144c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 21084: 00b3eb9c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21085: 014ddf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21086: 0144e6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21087: 014df1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21088: 014e696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21089: 002cecb8 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21090: 00aa4598 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21090: 00aa4548 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21091: 014e9d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21092: 00ad9bb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21093: 008b64b8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21092: 00ad9b68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21093: 008b6468 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21094: 0036c89c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21095: 00b46688 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21095: 00b46638 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21096: 00489580 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21097: 014efe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21098: 00816cec 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21098: 00816c98 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21099: 00703590 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21100: 00831114 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21100: 008310c8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21101: 0144f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21102: 00847a84 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21102: 00847a38 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21103: 0151c6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21104: 014ed9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21105: 002cff70 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21106: 008311b0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21107: 00ba50cc 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21106: 00831164 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21107: 00ba507c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21108: 014e5690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21109: 009d3b18 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21109: 009d3ac8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21110: 0060d740 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 21111: 004893d0 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21112: 006304ac 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21113: 014e8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21114: 014e3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ - 21115: 0084fbf0 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21116: 00847d38 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21115: 0084fba4 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ + 21116: 00847cec 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21117: 014dd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21118: 0151bf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21119: 0151bae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21120: 0084a30c 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21121: 00b2e1f4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21122: 00ae99c0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21123: 00831274 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21120: 0084a2c0 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21121: 00b2e1a4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21122: 00ae9970 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21123: 00831228 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21124: 014528c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21125: 0092648c 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21126: 00b154e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21125: 0092643c 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21126: 00b15494 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21127: 0054bc54 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21128: 00ab4438 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21128: 00ab43e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21129: 0150a810 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ - 21130: 0095026c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 21130: 0095021c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21131: 0030fe18 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21132: 0151cc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21133: 006a4108 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21134: 009e2858 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21134: 009e2808 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21135: 0151d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21136: 004884b4 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21137: 0151c960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21138: 002c8798 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21139: 00701780 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21140: 0151bc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21141: 014f8dcc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21142: 014ea5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21143: 002c0524 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21144: 00b7bdf0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21144: 00b7bda0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21145: 0151d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21146: 014e71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21147: 0151d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ - 21148: 0095608c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 21148: 0095603c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21149: 014e3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 21150: 009560cc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21151: 00b3be78 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21150: 0095607c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 21151: 00b3be28 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21152: 0151d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 21153: 00956114 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 21154: 0095627c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 21155: 009562d4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 21153: 009560c4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 21154: 0095622c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 21155: 00956284 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21156: 014ed794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21157: 014f0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 21158: 00956334 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21159: 009210e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21158: 009562e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 21159: 00921094 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21160: 0151d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21161: 014f0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 21162: 008ddaf8 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 21162: 008ddaa8 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21163: 0151cd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21164: 00997b18 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21164: 00997ac8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21165: 014ed814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21166: 0151c58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21167: 014f0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21168: 014ea5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21169: 00b39060 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21169: 00b39010 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21170: 014535a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ 21171: 0151bba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21172: 0031c518 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21173: 00ae5dd4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21173: 00ae5d84 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21174: 014e4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21175: 0151d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21176: 00912f98 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21177: 00823650 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21176: 00912f48 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 21177: 00823604 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21178: 014ebfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21179: 00a84ae8 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21180: 008feb10 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21179: 00a84a98 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21180: 008feac0 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21181: 0151b300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21182: 00aea6f8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21183: 009c1b3c 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21182: 00aea6a8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21183: 009c1aec 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21184: 014ea528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21185: 014e3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21186: 0085a564 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21186: 0085a514 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21187: 014ed464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21188: 00b168f8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21188: 00b168a8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21189: 014e78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21190: 014f1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21191: 006abf80 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21192: 0151d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 21193: 0084e8e0 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ + 21193: 0084e894 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21194: 0038148c 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21195: 014432d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ - 21196: 0084fd10 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ + 21196: 0084fcc4 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21197: 014dff74 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21198: 00b28894 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21199: 00984c7c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21198: 00b28844 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21199: 00984c2c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21200: 014eb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21201: 014ee16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21202: 006b63a4 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21203: 00b29954 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21204: 009f1eb8 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21203: 00b29904 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21204: 009f1e68 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21205: 014278ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21206: 014f1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21207: 014e742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21208: 013bcf5c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21209: 006546a0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 21210: 00951468 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 21210: 00951418 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21211: 0151befa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21212: 014e8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21213: 0143031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21214: 008520ec 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21214: 008520a0 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21215: 014ea668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21216: 00ba25c0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21217: 00823624 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21218: 008a8e38 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21216: 00ba2570 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21217: 008235d8 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21218: 008a8de8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21219: 0151b376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 21220: 008f4cfc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 21220: 008f4cac 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21221: 0151c146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 21222: 0096b9bc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 21222: 0096b96c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21223: 0151bfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21224: 006fb74c 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21225: 01430298 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21226: 006b3e34 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21227: 0052a768 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21228: 006b57d4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21229: 00b190f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21229: 00b190a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21230: 0151c238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21231: 0151b2af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21232: 0151cad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21233: 0151bb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21234: 00996798 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21235: 009b1c88 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21236: 00b3ce08 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21234: 00996748 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21235: 009b1c38 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21236: 00b3cdb8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21237: 0144bf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21238: 0144e9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21239: 009c188c 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21239: 009c183c 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21240: 014e3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 21241: 0091ecfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21242: 0092656c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21243: 00b60f98 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21241: 0091ecac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 21242: 0092651c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21243: 00b60f48 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21244: 00717054 1624 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21245: 0151de39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21246: 014288e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21247: 002f3a58 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21248: 014f47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21249: 014de904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21250: 014f12c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21251: 014df468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21252: 00aedad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21252: 00aeda80 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21253: 0151d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21254: 00a011d0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 21255: 00918c04 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 21254: 00a01180 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21255: 00918bb4 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 21256: 0151c208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21257: 00ace998 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21257: 00ace948 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21258: 00324368 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21259: 00b74644 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21260: 00b67204 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21259: 00b745f4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21260: 00b671b4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21261: 0151cca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21262: 014e56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21263: 014527bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ - 21264: 00920414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 21264: 009203c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21265: 004c0954 788 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21266: 0151c57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21267: 003f67f8 208 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21268: 0151c24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21269: 006e617c 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21270: 0151cb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21271: 0069cd34 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21272: 00997b10 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21273: 009a8858 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21272: 00997ac0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21273: 009a8808 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21274: 014f0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 21275: 0091ea08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 21275: 0091e9b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21276: 0056fd78 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21277: 014edf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21278: 014ebe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21279: 014f511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21280: 014f22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 21281: 0084df6c 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21282: 00b89b30 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21283: 0092a394 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ - 21284: 00850920 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ + 21281: 0084df20 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ + 21282: 00b89ae0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21283: 0092a344 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21284: 008508d4 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21285: 014eeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21286: 002d8474 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21287: 014dca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21288: 0151d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21289: 00a00f28 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21289: 00a00ed8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21290: 0151c982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21291: 0151cce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21292: 006f2ecc 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 21293: 008dcf68 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 21293: 008dcf18 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21294: 0041bb10 776 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21295: 00b1e500 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21295: 00b1e4b0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21296: 0143010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21297: 014eb834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21298: 0151c12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21299: 0151b616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21300: 00853abc 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21300: 00853a70 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21301: 0151d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 21302: 009595fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 21302: 009595ac 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21303: 014dde38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21304: 006bcafc 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21305: 0151be2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21306: 0151bc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21307: 01430088 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21308: 00aa4e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21308: 00aa4e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21309: 002b8298 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21310: 0083e764 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21311: 009ecbc8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21310: 0083e718 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21311: 009ecb78 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21312: 0151c49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21313: 0151ce0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21314: 014e65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21315: 0151baba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21316: 014ed844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21317: 0151b950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21318: 014f0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21319: 00b5eb14 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 21320: 008ed3e4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 21319: 00b5eac4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21320: 008ed394 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21321: 0066e6d4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21322: 00b0d474 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21322: 00b0d424 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21323: 0151d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21324: 0151c374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21325: 0151ccc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21326: 007b7968 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21327: 009b84c4 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21326: 007b793c 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21327: 009b8474 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21328: 014f55c0 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21329: 00383d60 52 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21330: 0142b018 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21331: 0151c682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21332: 014eac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21333: 014e1390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21334: 00329aec 316 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21335: 008262f0 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21336: 00a65478 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21335: 008262a4 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21336: 00a65428 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21337: 01425d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21338: 00af9674 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21338: 00af9624 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21339: 00630ff4 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21340: 00b1e944 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21340: 00b1e8f4 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21341: 014f1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21342: 014f0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21343: 00b0d8e8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21344: 00928440 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21343: 00b0d898 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21344: 009283f0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21345: 013ba374 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21346: 014e3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21347: 0142b330 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21348: 006c0a24 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21349: 014e6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21350: 014e2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21351: 0151d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 21352: 00955bf4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 21352: 00955ba4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21353: 014dd4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21354: 00baeb08 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21354: 00baeab8 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21355: 014ea7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21356: 014e1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21357: 014e8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21358: 008f9034 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21358: 008f8fe4 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21359: 0142b1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21360: 007aef50 108 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21361: 0151cd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21362: 0151c5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21363: 014eb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 21364: 014ee5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21365: 00839830 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21365: 008397e4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21366: 0151ca9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21367: 00b4387c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 21368: 0095c15c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 21367: 00b4382c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21368: 0095c10c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21369: 014dccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21370: 0082b818 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21370: 0082b7cc 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21371: 0151d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21372: 009ec384 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21372: 009ec334 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21373: 0144de00 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21374: 008398cc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21375: 00b8c900 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21374: 00839880 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21375: 00b8c8b0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21376: 0151be52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21377: 00832de8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21377: 00832d9c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21378: 002c0a24 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21379: 00826858 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21379: 0082680c 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21380: 014e9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21381: 0151b2df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21382: 009b1db8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21382: 009b1d68 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21383: 01392dac 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21384: 004e00e8 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21385: 0151c1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21386: 01413190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21387: 00b84190 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 21388: 0091975c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21389: 008fa580 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21390: 00b028d0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21387: 00b84140 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21388: 0091970c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 21389: 008fa530 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21390: 00b02880 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21391: 0028b5a4 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21392: 00832f0c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ - 21393: 008f2b8c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21394: 0082b8fc 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21392: 00832ec0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21393: 008f2b3c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 21394: 0082b8b0 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21395: 0151b568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21396: 014e7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21397: 0048da10 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21398: 014e8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21399: 003e8e9c 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 21400: 008c5f80 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 21400: 008c5f30 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21401: 014e782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21402: 008399a4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21403: 00af56e0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21402: 00839958 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21403: 00af5690 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21404: 014f4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21405: 00a14d4c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21405: 00a14cfc 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21406: 014f2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21407: 014e5580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21408: 013c7038 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21409: 0036ebc0 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21410: 0151d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21411: 002d0adc 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 21412: 0086c12c 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21413: 00b169ec 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21412: 0086c0dc 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ + 21413: 00b1699c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21414: 0074c2c8 8 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21415: 014f4660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21416: 00833064 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21417: 00abf764 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21416: 00833018 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21417: 00abf714 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21418: 0151bcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21419: 002886a0 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21420: 003c8c34 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21421: 0151b292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21422: 0151b6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21423: 0151b4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21424: 013bcb10 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 21425: 0151d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 21426: 0151bb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 21427: 014dd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 21428: 002b6ab4 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 21429: 0151cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21430: 014e1140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 21431: 008ecfd0 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 21431: 008ecf80 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21432: 014e9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21433: 014f3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21434: 002cf37c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21435: 0151d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21436: 00a3aaf0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21436: 00a3aaa0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21437: 002e0568 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21438: 0151c1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 21439: 00b63e44 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21439: 00b63df4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21440: 0151d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21441: 0151c6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21442: 00b7be64 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21443: 00b2a3f0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21442: 00b7be14 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21443: 00b2a3a0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21444: 00327760 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21445: 0048fb48 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21446: 014e3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21447: 00ad6db0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21447: 00ad6d60 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21448: 0144dc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21449: 0151b462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21450: 00ab6940 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21450: 00ab68f0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21451: 014dcd78 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21452: 0142896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21453: 0151d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21454: 00aa68d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21454: 00aa6880 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21455: 0151b442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21456: 0151beee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21457: 0151c99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21458: 0151c2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21459: 002db4c0 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21460: 0144dae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21461: 00a28fc8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21461: 00a28f78 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21462: 002e3fa4 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21463: 00b470d4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21463: 00b47084 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21464: 014e1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21465: 002c7004 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21466: 00ae7c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21466: 00ae7c20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21467: 00348094 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21468: 014e609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21469: 0082dff8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21469: 0082dfac 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21470: 006a6ae4 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21471: 0144db6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21472: 0151be24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21473: 00af4144 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21473: 00af40f4 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21474: 0144dbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ - 21475: 0095c0bc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 21475: 0095c06c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21476: 006a679c 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21477: 0151b3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21478: 014e9fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21479: 0082e07c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21480: 0092ac54 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21479: 0082e030 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21480: 0092ac04 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21481: 01512b95 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 21482: 0084b3dc 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21483: 00b33674 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21482: 0084b390 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ + 21483: 00b33624 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21484: 014f38e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21485: 002b8418 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21486: 0151bc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21487: 0151d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21488: 00b99e80 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21489: 008395fc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21488: 00b99e30 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21489: 008395b0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21490: 0151b50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21491: 0151d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21492: 00ae9fe4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21492: 00ae9f94 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21493: 014eadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21494: 005c8f04 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 21495: 0091bd4c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 21495: 0091bcfc 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21496: 0151bb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 21497: 00dda08c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21497: 00dda03c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21498: 014db80c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21499: 0151cb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21500: 0070e86c 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21501: 003264e0 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21502: 008396a0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21502: 00839654 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21503: 0141310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21504: 00ae23c4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21504: 00ae2374 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21505: 014e5540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21506: 0151d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21507: 0078b1b4 376 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ - 21508: 0081c9d8 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ + 21508: 0081c98c 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21509: 006dcd28 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 21510: 00a9a6b0 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21510: 00a9a660 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21511: 0151d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21512: 0151c178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21513: 014ed0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21514: 0082e128 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21515: 00b2a2fc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21516: 00af0d64 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21514: 0082e0dc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21515: 00b2a2ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21516: 00af0d14 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21517: 0151bc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21518: 0151c276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21519: 00ad32d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21519: 00ad3284 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21520: 0151b664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21521: 00a294bc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 21522: 008dd2d4 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 21521: 00a2946c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21522: 008dd284 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21523: 00dec81c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21524: 0151d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21525: 0151b922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21526: 0083ce2c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21527: 00839774 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21526: 0083cde0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21527: 00839728 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21528: 014f21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21529: 014e03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21530: 014e80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21531: 009d1358 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21531: 009d1308 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21532: 0151d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21533: 014e8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21534: 0083d070 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21534: 0083d024 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21535: 014e2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21536: 009ee9a4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21536: 009ee954 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21537: 014f1004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 21538: 00918530 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 21538: 009184e0 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 21539: 014f1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21540: 00851984 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21540: 00851938 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 21541: 006ba3b0 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 21542: 01415c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 21543: 00b43374 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 21543: 00b43324 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 21544: 0151c34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 21545: 0151b90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 21546: 00a1ae5c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 21547: 008dd188 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 21546: 00a1ae0c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 21547: 008dd138 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 21548: 0151c68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 21549: 00998bc8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 21549: 00998b78 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 21550: 0151d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 21551: 0151b626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 21552: 0151d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 21553: 0151d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 21554: 0151c400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 21555: 00909b04 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 21555: 00909ab4 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 21556: 00796480 144 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 21557: 014e0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 21558: 009f02dc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 21558: 009f028c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 21559: 002a2590 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 21560: 014e8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 21561: 009fba28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 21562: 00afe3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 21561: 009fb9d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 21562: 00afe38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 21563: 0151c31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 21564: 0151ba7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 21565: 014e9fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 21566: 0045c4fc 560 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 21567: 0151b3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 21568: 0151c5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 21569: 0151beb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 21570: 014e2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 21571: 00b739dc 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 21572: 00b126cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 21573: 0090eb04 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 21571: 00b7398c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 21572: 00b1267c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 21573: 0090eab4 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 21574: 0040c044 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 21575: 0151cd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 21576: 00b5aa84 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 21577: 0082e1c4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 21576: 00b5aa34 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 21577: 0082e178 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 21578: 002c6da8 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 21579: 0151c158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 21580: 00ac0ab4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 21581: 008c4ee8 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 21582: 00b90e10 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ - 21583: 0084b7d0 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ + 21580: 00ac0a64 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 21581: 008c4e98 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 21582: 00b90dc0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 21583: 0084b784 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 21584: 0151cd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 21585: 0151ba82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 21586: 0082e240 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 21587: 00af4fa4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 21588: 0091f49c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 21586: 0082e1f4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 21587: 00af4f54 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 21588: 0091f44c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 21589: 014ee40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 21590: 0151d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21591: 002d6e30 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 21592: 014f1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 21593: 00ad48bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 21594: 00b01f00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 21593: 00ad486c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 21594: 00b01eb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 21595: 0151bfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 21596: 014ed154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 21597: 0151b87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 21598: 0151b302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 21599: 0151b9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 21600: 00992310 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 21600: 009922c0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 21601: 0151c112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 21602: 00d41a84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 21602: 00d41a34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 21603: 0142b120 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 21604: 0151d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21605: 0151ca62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 21606: 014f1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 21607: 014eb7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 21608: 00b97d34 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 21609: 0082e2ec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 21610: 00af2d3c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 21611: 00b2f4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 21608: 00b97ce4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 21609: 0082e2a0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 21610: 00af2cec 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 21611: 00b2f498 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 21612: 012ef830 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 21613: 013bd574 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 21614: 00aecc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 21614: 00aecc0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 21615: 0151d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 21616: 014dd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 21617: 0151b7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 21618: 0151bfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 21619: 0142b438 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 21620: 00b3c428 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 21621: 00b425c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 21620: 00b3c3d8 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 21621: 00b42578 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 21622: 0151d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 21623: 0151c93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 21624: 014f4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 21625: 014f1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 21626: 014f86a1 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 21627: 0083d270 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 21627: 0083d224 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 21628: 014e1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 21629: 0151c746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 21630: 014f1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 21631: 014f55a8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 21632: 002c7024 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 21633: 009885e0 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 21634: 00b8e490 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 21635: 0083d424 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 21636: 00ab5b80 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 21633: 00988590 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 21634: 00b8e440 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 21635: 0083d3d8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 21636: 00ab5b30 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 21637: 0142b2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 21638: 00829070 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 21638: 00829024 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 21639: 0151c880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 21640: 0151be9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 21641: 00b408f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 21642: 008c46a8 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 21641: 00b408a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 21642: 008c4658 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 21643: 0151b68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 21644: 00ad429c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 21644: 00ad424c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 21645: 014ed5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 21646: 00aed738 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 21646: 00aed6e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 21647: 0151b5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 21648: 009e6394 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 21648: 009e6344 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 21649: 0151bada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 21650: 01413088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 21651: 00428e4c 468 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 21652: 006e6bf0 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 21653: 0091d9c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 21653: 0091d970 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 21654: 0051fb7c 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 21655: 0062e404 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 21656: 014f00f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 21657: 014e2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 21658: 00b6db7c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 21658: 00b6db2c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 21659: 0151caec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 21660: 002d6e98 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 21661: 014edfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 21662: 0086ebd0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 21663: 00b2df28 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 21664: 00b5ca6c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 21662: 0086eb80 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ + 21663: 00b2ded8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 21664: 00b5ca1c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 21665: 0151ce48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 21666: 0151d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 21667: 014e3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 21668: 014ed104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 21669: 00aeaa14 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 21669: 00aea9c4 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 21670: 014e78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 21671: 01444668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 21672: 014ef224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 21673: 0151b374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 21674: 0151cbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 21675: 014df1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 21676: 01512baa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 21677: 004dfdb0 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 21678: 00707374 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 21679: 00d1dd74 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 21679: 00d1dd24 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 21680: 0151d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 21681: 01444770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 21682: 009760c8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 21682: 00976078 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 21683: 014e8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 21684: 007084c0 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 21685: 00343f20 60 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 21686: 0144ae0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 21687: 004284dc 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 21688: 014f0144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 21689: 0151b88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 21690: 0068b118 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 21691: 0151d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 21692: 00410f34 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 21693: 0144af98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 21694: 014de2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 21695: 014de914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 21696: 006681f0 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 21697: 00aca3f8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 21697: 00aca3a8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 21698: 014446ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 21699: 014eead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 21700: 0151cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 21701: 00ad0390 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 21701: 00ad0340 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 21702: 014dd610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 21703: 0151d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 21704: 0151d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 21705: 007353b4 52 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 21706: 0150a808 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 21707: 009294b4 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 21707: 00929464 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 21708: 0151b7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 21709: 00404460 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 21710: 00956f7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 21710: 00956f2c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 21711: 0151d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21712: 013bd020 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21713: 014eff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21714: 004133dc 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21715: 0031af4c 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 21716: 00836388 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 21716: 0083633c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 21717: 0142b09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 21718: 0151c5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21719: 014e21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 21720: 0144af14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 21721: 00998ab0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21721: 00998a60 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21722: 0151b91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ - 21723: 0081d394 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ + 21723: 0081d348 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 21724: 0151bae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21725: 00b78bf8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21725: 00b78ba8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21726: 014e58b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21727: 0151b792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 21728: 008363f4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ - 21729: 00dbf5ac 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 21730: 00aaa8f4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21728: 008363a8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 21729: 00dbf55c 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 21730: 00aaa8a4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21731: 0151c2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21732: 0142b3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 21733: 002c97d4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21734: 014e60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 21735: 0060c5b8 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 21736: 002d99a8 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21737: 0151b496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21738: 0151c614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 21739: 008326a0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 21739: 00832654 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 21740: 014e758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21741: 014df5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21742: 008b59a4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ - 21743: 0084b820 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 21744: 00836484 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 21742: 008b5954 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21743: 0084b7d4 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ + 21744: 00836438 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 21745: 0142b228 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 21746: 008327bc 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 21746: 00832770 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 21747: 0151b902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21748: 0036c8e4 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21749: 006650a4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 21750: 0093e748 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 21750: 0093e6f8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21751: 0151cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21752: 002ca334 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21753: 009d0a48 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21753: 009d09f8 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21754: 014d71bc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 21755: 008f1bd4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 21755: 008f1b84 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21756: 014ef2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21757: 00b9b804 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21757: 00b9b7b4 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21758: 014e1440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21759: 01426a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 21760: 00ac3084 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21760: 00ac3034 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21761: 006245b0 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21762: 00ad1f44 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21762: 00ad1ef4 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21763: 006dd5f8 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21764: 00a4a970 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21764: 00a4a920 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21765: 014f31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21766: 0063b5b0 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21767: 00ba1bf0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21767: 00ba1ba0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21768: 0151dc74 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21769: 003f5bcc 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 21770: 0066a740 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21771: 003723f4 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 21772: 00832900 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ - 21773: 0091dfcc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 21772: 008328b4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 21773: 0091df7c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21774: 014e0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 21775: 0091c634 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 21775: 0091c5e4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21776: 0151bb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21777: 00b396e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21777: 00b39694 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21778: 0045c318 212 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 21779: 0151d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21780: 0031cb18 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21781: 0057ab58 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21782: 014ed854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21783: 014f1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21784: 014e687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21785: 0151c5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21786: 01412428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21787: 0151b7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 21788: 014e1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21789: 002c8914 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21790: 0151d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21791: 002d4be0 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 21792: 00b8f80c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21792: 00b8f7bc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21793: 002d5dbc 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21794: 0151c090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21795: 009212f8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21795: 009212a8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21796: 014e4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21797: 0151d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21798: 014f0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21799: 009eeae8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21799: 009eea98 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21800: 014e8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21801: 014f3aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21802: 0142833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ - 21803: 0096d278 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 21803: 0096d228 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21804: 002d07ac 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21805: 0151c0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21806: 01411be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 21807: 0091ee88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 21807: 0091ee38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21808: 0151c570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21809: 00ad8f24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21809: 00ad8ed4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21810: 014e4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21811: 00abadf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21811: 00abada8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21812: 0151c390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 21813: 0091a5fc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ - 21814: 008203fc 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ + 21813: 0091a5ac 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 21814: 008203b0 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 21815: 0151d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ - 21816: 008205bc 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ + 21816: 00820570 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 21817: 013bc6f0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21818: 0151d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21819: 014e0cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21820: 014e2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21821: 0043bc68 824 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21822: 008647dc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 21823: 00932f44 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21824: 00997164 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21825: 00b0a328 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21822: 0086478c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 21823: 00932ef4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21824: 00997114 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21825: 00b0a2d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21826: 00356fe4 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21827: 0151d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21828: 00b47194 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21828: 00b47144 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21829: 014f11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 21830: 008649ec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 21830: 0086499c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 21831: 014e3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 21832: 00973860 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 21832: 00973810 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21833: 014def0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 21834: 0086488c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ - 21835: 0096e3c8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 21836: 0096efb4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 21834: 0086483c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 21835: 0096e378 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 21836: 0096ef64 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21837: 0151b2c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21838: 00ad5c48 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21839: 00a41370 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 21840: 0096f7a8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 21838: 00ad5bf8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21839: 00a41320 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21840: 0096f758 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21841: 014f14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21842: 004a1b0c 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21843: 014f4dc8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21844: 00864944 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 21845: 00ba7b1c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21844: 008648f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 21845: 00ba7acc 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21846: 014e8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21847: 00a3462c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ - 21848: 0085dbc4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ + 21847: 00a345dc 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21848: 0085db74 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ 21849: 005c856c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21850: 0151d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21851: 0139a544 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21852: 014f46d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21853: 0151c0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21854: 014f1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21855: 0057ba70 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21856: 003259f4 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 21857: 0095aa78 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 21857: 0095aa28 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21858: 00513918 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21859: 0151cca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21860: 00ab7608 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21860: 00ab75b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21861: 014ddfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 21862: 00848544 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 21862: 008484f8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 21863: 014ef510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21864: 009829fc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21864: 009829ac 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21865: 002c47fc 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21866: 00b5fdfc 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21866: 00b5fdac 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21867: 014e29f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 21868: 0085dc98 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ - 21869: 00b23eb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21868: 0085dc48 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ + 21869: 00b23e68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21870: 014e6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21871: 014ead2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21872: 014efeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21873: 0097c2c4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21873: 0097c274 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21874: 014ebe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21875: 00704858 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21876: 014ecc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 21877: 008487f8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 21877: 008487ac 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 21878: 0151d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21879: 0151d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 21880: 0085afa8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 21880: 0085af58 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 21881: 003814f8 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21882: 0068ef24 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21883: 0037fda4 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21884: 005c6ed4 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21885: 014e4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21886: 0092c700 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21887: 00b98f28 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21886: 0092c6b0 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21887: 00b98ed8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21888: 0151d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21889: 00b3c528 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 21890: 0085ae28 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 21889: 00b3c4d8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21890: 0085add8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 21891: 0151bbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21892: 003f6e30 160 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 21893: 002ed010 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21894: 002d60f8 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21895: 0151bc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21896: 006e6bd0 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21897: 005b7e44 344 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ @@ -21904,558 +21904,558 @@ │ │ │ │ 21900: 014ec974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21901: 014f2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21902: 00652670 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21903: 0051ec50 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 21904: 01448e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_h │ │ │ │ 21905: 0151b3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21906: 002b8594 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 21907: 0085aee8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 21907: 0085ae98 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 21908: 014e2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21909: 0151d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21910: 00ba61d8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21911: 009ad2f4 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21910: 00ba6188 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21911: 009ad2a4 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21912: 0151c7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21913: 00aad3b0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 21914: 00a9dca8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21913: 00aad360 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21914: 00a9dc58 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21915: 0151d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21916: 014dd7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21917: 0081d328 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 21918: 0098e640 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21917: 0081d2dc 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ + 21918: 0098e5f0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21919: 01448d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_s │ │ │ │ - 21920: 00b87178 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21921: 00aef070 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21922: 00b8a960 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21920: 00b87128 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21921: 00aef020 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21922: 00b8a910 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21923: 0151c6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21924: 014e775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21925: 009c5bac 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21925: 009c5b5c 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21926: 00321f1c 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21927: 014460b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 21928: 014ddf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21929: 0151b8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21930: 014ef1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21931: 008a1150 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21931: 008a1100 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21932: 006e0604 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 21933: 009566b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 21933: 00956660 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21934: 00519cb4 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21935: 0151b7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 21936: 00b2b4e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21937: 009c325c 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21936: 00b2b498 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21937: 009c320c 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21938: 01512b97 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21939: 00a66180 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21939: 00a66130 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21940: 004558bc 120 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 21941: 0036a6fc 92 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 21942: 0047b62c 104 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 21943: 013b7d3c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21944: 00b37f10 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21944: 00b37ec0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21945: 014e056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21946: 0151bdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21947: 014f3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 21948: 0099e138 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21948: 0099e0e8 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21949: 002cd9a4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21950: 0151d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21951: 0151d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21952: 0151c5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21953: 014ee4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21954: 0151b3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21955: 013bceac 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 21956: 0091f7e8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 21956: 0091f798 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21957: 0151cbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21958: 0139e6e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 21959: 0144e430 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 21960: 00af1240 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21960: 00af11f0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21961: 004e1ccc 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 21962: 0145806c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 21963: 009333a4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21963: 00933354 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21964: 00670ff4 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21965: 0043c6e0 268 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 21966: 002c2128 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21967: 014e5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21968: 00693210 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21969: 0151d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 21970: 0097066c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 21970: 0097061c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21971: 0151d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21972: 0151cc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21973: 006dcda8 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21974: 014ed864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21975: 002d13ec 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21976: 009f6e08 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21977: 009b61ec 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21978: 009be030 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21976: 009f6db8 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21977: 009b619c 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21978: 009bdfe0 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21979: 0142dc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 21980: 014e70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 21981: 009e4da4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21981: 009e4d54 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21982: 014e01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21983: 01458208 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21984: 0092e364 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21984: 0092e314 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21985: 0151d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21986: 0056f958 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21987: 0151d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 21988: 0094f8f8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21989: 008ba144 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21990: 00b7c3b4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21988: 0094f8a8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 21989: 008ba0f4 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21990: 00b7c364 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21991: 0151b7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 21992: 014df3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21993: 0142dbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 21994: 002de54c 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21995: 0151d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21996: 014de270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21997: 002de3e8 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21998: 014f2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21999: 0151bed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22000: 0151d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22001: 014e2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22002: 0097d750 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22002: 0097d700 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22003: 00deb2ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22004: 014ee32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22005: 00aa4d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 22006: 00b04860 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22005: 00aa4d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22006: 00b04810 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22007: 014efd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22008: 00b143dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22009: 00b919bc 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22008: 00b1438c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22009: 00b9196c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22010: 0151bf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22011: 0151b94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22012: 0151ba4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22013: 014f1014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22014: 0082c17c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22014: 0082c130 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22015: 014dcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22016: 009e58dc 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22017: 00b239e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22018: 00b25d84 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22016: 009e588c 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22017: 00b23994 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22018: 00b25d34 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22019: 0151b2b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22020: 0151cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22021: 007d3168 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22022: 00ab04fc 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22021: 007d309c 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22022: 00ab04ac 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22023: 0151cc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22024: 013bcb74 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22025: 0043ef58 396 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22026: 0082c0c4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22026: 0082c078 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22027: 014ef670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22028: 0151b320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22029: 014eac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22030: 014df388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22031: 014ddd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22032: 0151d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22033: 00ab9df0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22033: 00ab9da0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22034: 0151de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 22035: 00970838 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 22035: 009707e8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22036: 0151bda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22037: 014f0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22038: 006c735c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22039: 0151c556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22040: 014e86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22041: 014de580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 22042: 008995c8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 22042: 00899578 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 22043: 0151d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22044: 00ad1710 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22044: 00ad16c0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22045: 0151c354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22046: 00ae4314 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22047: 00833f28 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22046: 00ae42c4 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22047: 00833edc 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22048: 0151bb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22049: 00ad5e9c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22050: 00b76ef8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22049: 00ad5e4c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22050: 00b76ea8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22051: 006bca24 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22052: 01432f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ - 22053: 009579b0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22054: 00b72da0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22055: 00ad8da0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22056: 00b0cecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22057: 00833f90 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22053: 00957960 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 22054: 00b72d50 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22055: 00ad8d50 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22056: 00b0ce7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22057: 00833f44 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22058: 014e039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22059: 014df06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22060: 014d6e7c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22061: 0151c162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22062: 0151b7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22063: 01432ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22064: 014e798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22065: 0151ca00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22066: 014e9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22067: 00ae8b00 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22067: 00ae8ab0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22068: 0151cc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22069: 006788fc 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22070: 0151b5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22071: 008516c0 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22071: 00851674 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22072: 0036c308 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22073: 014f19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22074: 0151d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22075: 014e9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22076: 00846db8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22077: 00834020 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22076: 00846d6c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22077: 00833fd4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22078: 0065894c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22079: 006b645c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22080: 01432e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22081: 00aa0eb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ - 22082: 0086f650 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ + 22081: 00aa0e60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22082: 0086f600 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22083: 01454310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22084: 0139175c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22085: 0151b506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22086: 00a2df1c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22087: 00b7a16c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22086: 00a2decc 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22087: 00b7a11c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22088: 002c5744 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 22089: 0093e984 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 22090: 0095a6d0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22091: 00b01f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22092: 00846ecc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22089: 0093e934 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 22090: 0095a680 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 22091: 00b01ecc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22092: 00846e80 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22093: 0151b71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22094: 014e5630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22095: 0058026c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22096: 00b7cc2c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22097: 00ba48ac 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22096: 00b7cbdc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22097: 00ba485c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22098: 0151b2cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22099: 014dedfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22100: 014e0900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22101: 00ad8ad0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22102: 00b19548 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22103: 00b439ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22104: 00b374f4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22105: 009b238c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22101: 00ad8a80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22102: 00b194f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22103: 00b4399c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22104: 00b374a4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22105: 009b233c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22106: 014f4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 22107: 0091dea0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 22107: 0091de50 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22108: 01437abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22109: 014f2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22110: 00b98fd4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22110: 00b98f84 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22111: 00327d94 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ - 22112: 00870700 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ + 22112: 008706b0 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22113: 004d7174 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22114: 00afe7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22114: 00afe780 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22115: 014ee38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22116: 0150a814 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22117: 00b165ec 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22117: 00b1659c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22118: 00379790 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22119: 014f28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22120: 01437a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22121: 00af5e00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22121: 00af5db0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22122: 00512710 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22123: 008f17e0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 22123: 008f1790 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22124: 014ed0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22125: 006e40f0 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22126: 0151c8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22127: 014f2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22128: 0053e80c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22129: 0151c4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ - 22130: 00870304 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ + 22130: 008702b4 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ 22131: 0151cc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 22132: 014ef164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 22133: 0151d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22134: 0151c402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22135: 014e5570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22136: 0151d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22137: 0151c388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22138: 0074c408 6680 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22139: 0151b3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22140: 00b2d530 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22140: 00b2d4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22141: 0151cb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 22142: 00b67a54 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 22142: 00b67a04 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ 22143: 014379b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22144: 00b7cad0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22144: 00b7ca80 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22145: 014e9828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22146: 00b43934 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22146: 00b438e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22147: 014e1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22148: 009283d0 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22148: 00928380 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22149: 0151b2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22150: 00b7fbc0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22150: 00b7fb70 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22151: 0151d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22152: 014e8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22153: 00326900 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22154: 01432de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22155: 00b9e428 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22155: 00b9e3d8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22156: 014f25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22157: 014ebe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22158: 014eb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22159: 014e8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22160: 00705a70 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22161: 0066ad50 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22162: 00b44898 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22163: 008a6188 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22162: 00b44848 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22163: 008a6138 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22164: 01432d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22165: 014f35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22166: 014dde98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22167: 0141b1e8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22168: 00ac225c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22168: 00ac220c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22169: 014e9f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22170: 0037368c 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22171: 0151d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22172: 014de3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22173: 0151c864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22174: 014ea128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22175: 014ed4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 22176: 0036ab38 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 22177: 013bc6a4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 22178: 0151d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 22179: 002d84f8 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 22180: 014ea378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 22181: 007a2c14 5812 FUNC GLOBAL DEFAULT 12 arm_cpu_do_interrupt │ │ │ │ - 22182: 0091c248 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 22182: 0091c1f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22183: 014e62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22184: 0151c474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22185: 00645338 784 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22186: 014ec9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22187: 0151d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22188: 01432ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22189: 00ad4d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22189: 00ad4cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22190: 002d9824 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22191: 0144e748 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22192: 00aa6538 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22192: 00aa64e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22193: 0151ccf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22194: 0151d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22195: 0151cabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22196: 01437e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22197: 014e3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22198: 014ea828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22199: 014f1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22200: 014f2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22201: 00b93468 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22201: 00b93418 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22202: 0151d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22203: 00abb724 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22203: 00abb6d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22204: 014e9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22205: 006e8684 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22206: 0151b3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22207: 008ff0f4 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22207: 008ff0a4 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22208: 01433acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22209: 00b3dd7c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22209: 00b3dd2c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22210: 0151d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22211: 0151c584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 22212: 0095be90 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 22212: 0095be40 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22213: 0151c5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22214: 00b02808 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22214: 00b027b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22215: 014df9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22216: 014dd560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22217: 00b983f8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22217: 00b983a8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22218: 0151d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22219: 014e725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22220: 00ba2a9c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22221: 00a3c050 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22222: 00afd804 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22220: 00ba2a4c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22221: 00a3c000 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22222: 00afd7b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22223: 0151b422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22224: 00796c14 2560 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22225: 013bce6c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22226: 002b7330 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22227: 0151d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22228: 002ba894 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ - 22229: 0087049c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ + 22229: 0087044c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22230: 014e7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22231: 01455ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22232: 0151d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22233: 0070b008 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22234: 0151cd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 22235: 0151bd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 22236: 00d41abc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22237: 00b8e870 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22238: 00b86bf4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22239: 00b2074c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22240: 00ad50a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 22241: 0086f764 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ + 22236: 00d41a6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22237: 00b8e820 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22238: 00b86ba4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22239: 00b206fc 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22240: 00ad5054 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22241: 0086f714 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22242: 0143dcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22243: 00af1a6c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22243: 00af1a1c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22244: 014f50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22245: 00b19884 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22245: 00b19834 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22246: 0038aef4 184 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22247: 002be628 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22248: 014e6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22249: 00d41ab4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22250: 009fe72c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22249: 00d41a64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22250: 009fe6dc 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22251: 004db9d8 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22252: 014ed634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22253: 002adb38 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22254: 0151c854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22255: 0143dc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22256: 0151c618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22257: 014ea498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22258: 00af42c8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22258: 00af4278 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22259: 014eae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22260: 00b19714 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22261: 00aab81c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22260: 00b196c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22261: 00aab7cc 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22262: 0151c690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22263: 014ed984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22264: 009abc2c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22264: 009abbdc 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22265: 002d1584 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22266: 003740dc 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22267: 014efd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 22268: 008f1b7c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 22268: 008f1b2c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22269: 0151b3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22270: 014f14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22271: 0151ca24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22272: 014ead9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22273: 0092100c 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22273: 00920fbc 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22274: 005134f4 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22275: 009f4388 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22275: 009f4338 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22276: 0151baa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22277: 002a20f8 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22278: 0151bd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22279: 0143dbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22280: 014f1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22281: 0142f8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22282: 0151c520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22283: 0151d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22284: 00b0769c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 22285: 008f01f8 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 22284: 00b0764c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22285: 008f01a8 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22286: 0151b712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22287: 006e69b8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22288: 007b765c 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22288: 007b7630 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22289: 01443354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22290: 0151b280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22291: 014e763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 22292: 0089dcfc 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 22292: 0089dcac 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 22293: 0151cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22294: 014f1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22295: 0142f848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22296: 014f4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22297: 014e2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22298: 00853558 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22299: 00985120 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22298: 0085350c 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22299: 009850d0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22300: 006a1bc0 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22301: 008534f4 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22301: 008534a8 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22302: 0151b35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22303: 0151d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22304: 00b7f994 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22304: 00b7f944 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22305: 014e048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22306: 014e80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22307: 014f2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22308: 0139ec70 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 22309: 014e9ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22310: 002c6be8 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22311: 0151c5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22312: 00a962b4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22312: 00a96264 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22313: 00350180 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22314: 014ebbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22315: 0151bd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22316: 0151b784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ - 22317: 0086f12c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ + 22317: 0086f0dc 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22318: 002df50c 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22319: 013b7f68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22320: 014ddd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 22321: 00973394 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 22321: 00973344 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22322: 014e4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 22323: 0090c050 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 22323: 0090c000 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22324: 014eed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22325: 0142d640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22326: 00b38c5c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22327: 00b739fc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22326: 00b38c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22327: 00b739ac 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22328: 002d915c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22329: 002c0c68 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22330: 0066da80 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22331: 0151b6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22332: 00dd9e8c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22332: 00dd9e3c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22333: 0151d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 22334: 0094fd40 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 22334: 0094fcf0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22335: 0150a80c 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22336: 00678a8c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22337: 014ea438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22338: 014f35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22339: 008e589c 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 22339: 008e584c 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22340: 014ed674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22341: 00b69e4c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22342: 0085a1cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22343: 0098e1d8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22341: 00b69dfc 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22342: 0085a17c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22343: 0098e188 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22344: 006739f8 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22345: 014f06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22346: 0142d5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22347: 00b2fa98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22347: 00b2fa48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22348: 0151b87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22349: 0151d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22350: 014f3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22351: 014e799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22352: 014e0a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 22353: 00973570 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22354: 00b9790c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22355: 0092ace4 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22353: 00973520 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 22354: 00b978bc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22355: 0092ac94 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22356: 006e75f8 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 22357: 008ec99c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 22357: 008ec94c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22358: 0151bd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22359: 00baa324 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22359: 00baa2d4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22360: 012ecf88 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22361: 0151b6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22362: 009deab0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22363: 00975e50 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22362: 009dea60 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22363: 00975e00 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22364: 014d737c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22365: 0031a138 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22366: 00aafbf4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 22367: 008d752c 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22368: 00889c14 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22369: 009d2944 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22366: 00aafba4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22367: 008d74dc 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 22368: 00889bc4 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22369: 009d28f4 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22370: 006b3ef8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22371: 0151d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22372: 00b5cf4c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22372: 00b5cefc 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22373: 0141163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22374: 014e04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22375: 0151de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22376: 006702d0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22377: 008f9bd4 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22378: 00b43a48 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22377: 008f9b84 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22378: 00b439f8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22379: 0151c1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 22380: 0086e9b8 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ - 22381: 008d78b0 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 22380: 0086e968 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ + 22381: 008d7860 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22382: 0151d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22383: 00afe324 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22383: 00afe2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22384: 0151b5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22385: 009ce340 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22385: 009ce2f0 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22386: 014f27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22387: 0151d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22388: 0151d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22389: 00b8d9ec 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 22390: 00917134 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22391: 009230b8 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 22392: 008d76e8 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 22389: 00b8d99c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22390: 009170e4 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 22391: 00923068 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22392: 008d7698 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22393: 014f3ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22394: 0086939c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22394: 0086934c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22395: 014ede1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22396: 014e6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22397: 0151c27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22398: 0151b990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ - 22399: 008704ac 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ + 22399: 0087045c 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22400: 014efc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22401: 0151b293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22402: 00869590 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22403: 00b247ac 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22404: 00baf168 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22402: 00869540 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22403: 00b2475c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22404: 00baf118 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22405: 0151d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22406: 00ae861c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22407: 00b45e1c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22406: 00ae85cc 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22407: 00b45dcc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22408: 00670330 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22409: 00927d8c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22410: 009c2f60 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22411: 00b2f430 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22412: 0099df08 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22413: 00869444 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22409: 00927d3c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22410: 009c2f10 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22411: 00b2f3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22412: 0099deb8 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22413: 008693f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22414: 0031f0d0 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 22415: 0093de3c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22416: 00ad0bd0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 22417: 00919050 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 22415: 0093ddec 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 22416: 00ad0b80 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22417: 00919000 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 22418: 0151cbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22419: 00b1920c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22420: 00b4afa4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22419: 00b191bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22420: 00b4af54 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22421: 014e8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22422: 014ed924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22423: 009d1e30 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22423: 009d1de0 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22424: 014f0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22425: 01422cdc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22426: 004dfda0 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22427: 006a4c40 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 22428: 008694ec 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22429: 00b15bf4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22428: 0086949c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22429: 00b15ba4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22430: 0151b540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22431: 0151cdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22432: 00b6dc18 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22432: 00b6dbc8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22433: 014441c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22434: 006bcbac 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22435: 00ad2ecc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22435: 00ad2e7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22436: 0142baec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22437: 00a89200 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22438: 009c5c98 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22437: 00a891b0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22438: 009c5c48 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22439: 00524e50 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22440: 009322d8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22441: 008524fc 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22440: 00932288 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22441: 008524b0 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22442: 0048dba0 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22443: 01444140 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22444: 0151ccea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22445: 0151c95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22446: 009bf9f4 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22446: 009bf9a4 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22447: 0151de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22448: 002c6cf8 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 22449: 00ac7ec8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22450: 00816440 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22449: 00ac7e78 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22450: 0081639c 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22451: 0151c2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22452: 01440570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22453: 014115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22454: 005ca088 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22455: 0151d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22456: 006939c4 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22457: 0151bcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22463,398 +22463,398 @@ │ │ │ │ 22459: 014e5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22460: 0151c7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22461: 0043b204 72 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22462: 0151b9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22463: 014e2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22464: 0151c2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22465: 0151b282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22466: 008537cc 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22466: 00853780 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22467: 0151c128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22468: 007120c4 1900 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22469: 0151d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22470: 00b2dc40 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22470: 00b2dbf0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22471: 014ef1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22472: 0151d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 22473: 0091db9c 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 22473: 0091db4c 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22474: 014f2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22475: 0151d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22476: 006ddde8 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22477: 00ab3b70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 22478: 00b8a244 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22477: 00ab3b20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22478: 00b8a1f4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22479: 014de530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22480: 005178ac 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22481: 00439f94 204 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22482: 0151defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22483: 0051e5bc 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22484: 006fb544 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22485: 00b5e58c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22485: 00b5e53c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22486: 013bd1c4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22487: 00829168 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22487: 0082911c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22488: 00289bc4 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22489: 014e1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22490: 00a412e8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22491: 00ad547c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22490: 00a41298 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22491: 00ad542c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22492: 0151b862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22493: 014df338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 22494: 00ae9c58 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 22495: 008de8cc 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 22494: 00ae9c08 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22495: 008de87c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22496: 002d0df0 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22497: 005bcd00 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22498: 0151cd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 22499: 014ddfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22500: 0151c75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22501: 0151d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22502: 014eeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22503: 014f0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22504: 014ede6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22505: 00baeb78 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22505: 00baeb28 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22506: 014f4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22507: 014de0f8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22508: 014de954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22509: 003e8c74 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22510: 014e3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22511: 014f0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22512: 01443fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ - 22513: 008f68bc 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 22513: 008f686c 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 22514: 014e2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22515: 009320b4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22515: 00932064 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22516: 0151b876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22517: 014f3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22518: 0151ccec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 22519: 00918d20 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 22519: 00918cd0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 22520: 014eb974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22521: 00aa3e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22521: 00aa3e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22522: 01443f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22523: 014ef014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22524: 007f07e4 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22525: 0083c9b8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22524: 007f072c 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22525: 0083c96c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22526: 0151c9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22527: 005243c4 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22528: 014de620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 22529: 01443eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 22530: 00b1d944 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ - 22531: 0086e558 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ + 22530: 00b1d8f4 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 22531: 0086e508 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 22532: 014eb6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 22533: 014ef660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 22534: 0151d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22535: 014e76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 22536: 0151b6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 22537: 0083cb40 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ - 22538: 0086e2a4 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ + 22537: 0083caf4 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 22538: 0086e254 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 22539: 0151cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 22540: 008b613c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 22540: 008b60ec 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 22541: 006c1a1c 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 22542: 0040dd9c 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 22543: 00289428 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 22544: 014ec864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 22545: 0151b782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 22546: 014e66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 22547: 009cfb08 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 22547: 009cfab8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 22548: 014f28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 22549: 01443e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 22550: 0092e1a4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 22550: 0092e154 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 22551: 014e16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 22552: 0031cab4 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 22553: 0151c190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 22554: 0151b816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 22555: 0151d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 22556: 014e2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ - 22557: 0086e404 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ + 22557: 0086e3b4 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 22558: 002bbb38 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 22559: 0151c5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 22560: 0151bb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 22561: 014eb584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 22562: 014ed144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 22563: 00b8df48 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 22564: 00b98ac0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 22565: 00ad4fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 22563: 00b8def8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 22564: 00b98a70 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 22565: 00ad4f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 22566: 0151b8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 22567: 0151c47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 22568: 014ed4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 22569: 014dd4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 22570: 014ef234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 22571: 0151cdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 22572: 009d2c68 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 22572: 009d2c18 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 22573: 014ed7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 22574: 0151c84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 22575: 00526838 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 22576: 0151cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 22577: 014ef0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 22578: 014f1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 22579: 00b1dd3c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 22579: 00b1dcec 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 22580: 0070b2a8 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 22581: 014ea058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 22582: 014de680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 22583: 00863500 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 22583: 008634b0 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 22584: 00374f68 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 22585: 014265d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 22586: 0151c77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 22587: 00a8b2f0 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 22587: 00a8b2a0 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 22588: 0151bfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 22589: 014e6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 22590: 00406d0c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 22591: 00a9f450 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 22591: 00a9f400 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 22592: 0151c458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ - 22593: 008212d0 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ + 22593: 00821284 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 22594: 01411534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 22595: 014e67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 22596: 0151bf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 22597: 009299b8 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 22597: 00929968 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 22598: 014f52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 22599: 0094eb9c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 22600: 0093eb04 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 22599: 0094eb4c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 22600: 0093eab4 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 22601: 014e6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 22602: 0151d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 22603: 014e1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 22604: 014de2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 22605: 0151ce8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 22606: 002b5b70 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 22607: 0151c510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 22608: 008708d4 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 22609: 00b25a4c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 22608: 00870884 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ + 22609: 00b259fc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 22610: 014e9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 22611: 014f8970 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 22612: 007b0d78 112 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 22613: 00daea5c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ - 22614: 0087084c 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ + 22613: 00daea0c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 22614: 008707fc 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 22615: 014f4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 22616: 0099ed40 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 22617: 009bdc34 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 22616: 0099ecf0 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 22617: 009bdbe4 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 22618: 0144b8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 22619: 00827e60 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ - 22620: 008f178c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 22619: 00827e14 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 22620: 008f173c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 22621: 0144bd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 22622: 00b76e58 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 22622: 00b76e08 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 22623: 0144baf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 22624: 0151d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 22625: 014ea3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 22626: 00b35d64 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 22627: 00ab8d4c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 22626: 00b35d14 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 22627: 00ab8cfc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 22628: 006a770c 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ - 22629: 00870894 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ + 22629: 00870844 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 22630: 0151be2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 22631: 014ec884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 22632: 014e9a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 22633: 0092bf70 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 22634: 00af01ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 22635: 00b18680 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 22633: 0092bf20 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 22634: 00af019c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 22635: 00b18630 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 22636: 0151b8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 22637: 014dcac8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 22638: 014e1760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 22639: 00b45a60 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 22639: 00b45a10 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 22640: 0151cd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 22641: 0151ccba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 22642: 0151c32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 22643: 004dc67c 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 22644: 00ad7fb0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 22645: 00827edc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 22644: 00ad7f60 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 22645: 00827e90 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 22646: 00328018 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 22647: 01512ba7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 22648: 014e3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 22649: 00b3baf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 22649: 00b3baa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 22650: 0151b4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 22651: 0151bf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 22652: 006937c4 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 22653: 0151b50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 22654: 0144ca68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_b │ │ │ │ - 22655: 00b5d6dc 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 22655: 00b5d68c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 22656: 014eb4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 22657: 00b43540 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 22657: 00b434f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 22658: 0151b42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22659: 014ec6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 22660: 0151d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 22661: 0144c960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_h │ │ │ │ 22662: 014dd880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 22663: 00791cf4 408 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 22664: 014de660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 22665: 0151b8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 22666: 00957e54 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 22666: 00957e04 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 22667: 0151cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 22668: 0151c558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 22669: 014df8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 22670: 0151c568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 22671: 00b98088 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 22671: 00b98038 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 22672: 0151c318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 22673: 014e7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 22674: 007a9a08 96 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ - 22675: 0086e1b4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ + 22675: 0086e164 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 22676: 006ba8ac 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 22677: 00b8e7a8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 22677: 00b8e758 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 22678: 014e52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ - 22679: 0086e178 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ + 22679: 0086e128 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 22680: 014e6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 22681: 0151d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 22682: 0151c7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 22683: 0151d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 22684: 0151b9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 22685: 00a897a4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 22685: 00a89754 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 22686: 002c6b30 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 22687: 00b24d40 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 22687: 00b24cf0 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 22688: 006dde64 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 22689: 014ee03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 22690: 002fae64 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 22691: 00929c3c 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 22691: 00929bec 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 22692: 00658264 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 22693: 0151b9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ - 22694: 0084e154 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ + 22694: 0084e108 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 22695: 014eab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 22696: 002d4548 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 22697: 006ad3a0 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 22698: 0099c7cc 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 22699: 008bb2e0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ - 22700: 0084e5b0 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ - 22701: 0086e1b0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ + 22698: 0099c77c 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 22699: 008bb290 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 22700: 0084e564 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ + 22701: 0086e160 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 22702: 0151b8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 22703: 014dd8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 22704: 014ebb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 22705: 014e9a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 22706: 0097c938 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 22706: 0097c8e8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 22707: 0144b85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ - 22708: 0084e374 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 22709: 00ad8118 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 22708: 0084e328 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ + 22709: 00ad80c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 22710: 0144bc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ - 22711: 0091a120 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 22711: 0091a0d0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 22712: 00304abc 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 22713: 0151cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 22714: 014e3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 22715: 014f0204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 22716: 0144ba6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 22717: 00b7fbb8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 22718: 008bb2e8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 22717: 00b7fb68 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 22718: 008bb298 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 22719: 014e7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 22720: 014e4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 22721: 014e3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 22722: 00ba61ec 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 22723: 00b72a2c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 22722: 00ba619c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 22723: 00b729dc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 22724: 014f3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 22725: 002b7438 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 22726: 003312a4 1004 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 22727: 0051d498 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 22728: 00384240 940 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 22729: 0151c888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 22730: 002d8d90 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 22731: 0086e174 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 22732: 00b23f80 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 22733: 0084e49c 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ + 22731: 0086e124 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ + 22732: 00b23f30 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 22733: 0084e450 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 22734: 014eec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 22735: 00db1b00 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 22735: 00db1ab0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 22736: 0151b7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 22737: 014e5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 22738: 014ebddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 22739: 009e0780 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ - 22740: 0086e138 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ + 22739: 009e0730 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 22740: 0086e0e8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 22741: 014e5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 22742: 014570f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ - 22743: 008bb2e4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 22743: 008bb294 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 22744: 005c887c 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 22745: 008e3a7c 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 22746: 00b63f68 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 22745: 008e3a2c 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 22746: 00b63f18 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 22747: 014571fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ - 22748: 008ed458 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 22748: 008ed408 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 22749: 014e2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 22750: 0151cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22751: 0151ce06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22752: 014f0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22753: 006f30c4 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 22754: 0031f7f0 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 22755: 0151d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 22756: 00645024 788 FUNC GLOBAL DEFAULT 12 smmu_iotlb_lookup │ │ │ │ 22757: 006d9340 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22758: 014e9a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 22759: 008d6c18 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 22759: 008d6bc8 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22760: 0151d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ - 22761: 0086e170 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ + 22761: 0086e120 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 22762: 0151b3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22763: 0151c10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22764: 00ab6c00 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22764: 00ab6bb0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22765: 0151c0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22766: 014e2a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22767: 01457178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 22768: 014e4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22769: 014f3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22770: 01427d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 22771: 003102ac 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22772: 0030e710 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22773: 014e64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22774: 00374224 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22775: 009f5050 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22775: 009f5000 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22776: 014ea3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22777: 01427c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22778: 014e3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22779: 00b27fe0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22779: 00b27f90 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 22780: 0151b474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 22781: 00930ed0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22782: 00aa3cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22781: 00930e80 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22782: 00aa3ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22783: 014ea228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22784: 0151c822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22785: 0151d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22786: 00328688 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 22787: 00840f8c 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 22787: 00840f40 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 22788: 014e689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22789: 0151c942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22790: 0151b566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22791: 009e531c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22791: 009e52cc 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22792: 0151cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22793: 014e4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22794: 01456f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 22795: 003e86a4 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22796: 01437c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 22797: 014e13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 22798: 008f650c 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 22798: 008f64bc 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22799: 0151ccd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22800: 0151bd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22801: 014dd330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22802: 01457070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 22803: 014ef1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22804: 00b7d724 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22805: 009baf5c 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22804: 00b7d6d4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22805: 009baf0c 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22806: 014e1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22807: 002b7218 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22808: 01437bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 22809: 014e4a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22810: 014de500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22811: 014dcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22812: 014ebafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 22813: 00973f74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 22813: 00973f24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22814: 014deb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 22815: 014f3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 22816: 014e4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 22817: 014f220c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 22818: 014e9cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22819: 014e8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22820: 0064731c 64 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 22821: 0151d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22822: 006f3ab4 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22823: 01456fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 22824: 014de2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 22825: 00b4089c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 22826: 00a8558c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22825: 00b4084c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22826: 00a8553c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22827: 0151c32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22828: 01437b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ - 22829: 008dff70 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 22829: 008dff20 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22830: 014f4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22831: 01418308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22832: 014f35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 22833: 014e6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 22834: 014e28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 22835: 014e3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 22836: 006117c4 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 22837: 005c608c 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 22838: 0151d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 22839: 013bcc9c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22840: 014ea708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22841: 014edf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 22842: 0095cb50 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 22842: 0095cb00 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22843: 0065bd6c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22844: 002bc1f8 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 22845: 00aa49e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22845: 00aa4998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22846: 0151bc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22847: 01513d79 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22848: 014e05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22849: 00b1b6e0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22849: 00b1b690 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22850: 014f3980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22851: 004dfda8 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22852: 0050671c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22853: 0151decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22854: 0151d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 22855: 00701a44 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 22856: 003854a0 348 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -22863,39 +22863,39 @@ │ │ │ │ 22859: 0141a924 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 22860: 014ed204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 22861: 0151d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22862: 01413424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22863: 0036f93c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22864: 014eac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22865: 014e19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22866: 00820784 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ - 22867: 00820880 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 22868: 00af22ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 22869: 00863fcc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 22866: 00820738 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ + 22867: 00820834 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ + 22868: 00af225c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22869: 00863f7c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 22870: 0150a820 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 22871: 0151b410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22872: 0151b5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22873: 0151d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22874: 014ee37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22875: 014f3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22876: 0151ce5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22877: 014f3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22878: 014e6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22879: 01414ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 22880: 008642f8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 22880: 008642a8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 22881: 003fa610 304 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 22882: 00ad4bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22883: 00b75bd0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22882: 00ad4ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22883: 00b75b80 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22884: 0151b830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 22885: 009ee080 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22885: 009ee030 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22886: 014eb0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22887: 014e89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22888: 00342da0 492 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 22889: 002bd764 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22890: 008b6ee4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22890: 008b6e94 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22891: 014f0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22892: 01512b9a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22893: 014f2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22894: 014dd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22895: 0151d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22896: 0151c442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22897: 0043ef48 16 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ @@ -22906,350 +22906,350 @@ │ │ │ │ 22902: 004dc14c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 22903: 0151c628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22904: 014dde28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22905: 0031dac0 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22906: 005131fc 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22907: 014eb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22908: 0036c164 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 22909: 009fdc0c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22910: 00afd418 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22911: 009baf88 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22909: 009fdbbc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22910: 00afd3c8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22911: 009baf38 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22912: 014f0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22913: 00321d38 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22914: 0151c078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22915: 01434ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 22916: 0151d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 22917: 0086e98c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ + 22917: 0086e93c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 22918: 01427340 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ 22919: 01446b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_b │ │ │ │ 22920: 0151d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22921: 014e649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22922: 0151bf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ - 22923: 0086dd04 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ + 22923: 0086dcb4 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 22924: 01434e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 22925: 0151b8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22926: 014ec834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22927: 00aa567c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 22928: 008f1834 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ - 22929: 00870d68 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ + 22927: 00aa562c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22928: 008f17e4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 22929: 00870d18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 22930: 014dd8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22931: 01446a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 22932: 014de5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 22933: 0083d994 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 22933: 0083d948 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 22934: 014232ac 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22935: 00ac2540 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22935: 00ac24f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22936: 0151c334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22937: 00843bd0 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 22937: 00843b84 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 22938: 014f34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22939: 0151d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 22940: 0083d9f0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 22940: 0083d9a4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 22941: 0151caea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22942: 0151d9b0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22943: 00ac49d0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22944: 00b7e8dc 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22945: 008519dc 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 22946: 00ba858c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22943: 00ac4980 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22944: 00b7e88c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22945: 00851990 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 22946: 00ba853c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22947: 0151d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22948: 014eb494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22949: 014f0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22950: 01434de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 22951: 00288934 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 22952: 009709f4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 22952: 009709a4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22953: 014ef004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 22954: 00843da8 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 22954: 00843d5c 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 22955: 014dd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 22956: 014f3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 22957: 008f1b24 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 22957: 008f1ad4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 22958: 0151d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 22959: 006e7060 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 22960: 0091d288 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 22960: 0091d238 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 22961: 014eb8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 22962: 014f445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22963: 004db29c 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22964: 0144f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 22965: 0151bae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22966: 0151c288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22967: 002c95cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22968: 00378df4 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22969: 00ac25b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22970: 0092ca90 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ - 22971: 0084c8a4 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ + 22969: 00ac2564 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22970: 0092ca40 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22971: 0084c858 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 22972: 0151d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22973: 014e3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22974: 0052922c 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ - 22975: 0084d0ac 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ + 22975: 0084d060 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 22976: 014f52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22977: 013bc940 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22978: 014f0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22979: 005b7f9c 12 FUNC GLOBAL DEFAULT 12 sse_counter_register_consumer │ │ │ │ - 22980: 0091a2a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ - 22981: 0084cc10 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ + 22980: 0091a254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 22981: 0084cbc4 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ 22982: 0151bb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 22983: 014ed734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 22984: 014e0950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 22985: 014ea2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 22986: 0151cdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22987: 014f41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22988: 002ca114 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22989: 002de708 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22990: 002d2348 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22991: 0151d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22992: 00d41a94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22992: 00d41a44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22993: 0151cae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22994: 006ad280 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22995: 0151bf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22996: 0151d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 22997: 008d852c 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 22997: 008d84dc 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 22998: 00667f08 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22999: 0053cff4 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 23000: 0079f614 8 FUNC GLOBAL DEFAULT 12 arm_gt_vtimer_cb │ │ │ │ 23001: 0144ae90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ - 23002: 008f5838 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ - 23003: 0084ce68 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ + 23002: 008f57e8 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 23003: 0084ce1c 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23004: 0142f4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23005: 014e6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23006: 0151d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 23007: 0091cef0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23008: 00b8ce58 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 23009: 0091af60 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23010: 00a83e20 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23007: 0091cea0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 23008: 00b8ce08 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23009: 0091af10 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 23010: 00a83dd0 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23011: 00703698 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23012: 0151cb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23013: 014f43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23014: 00520ec8 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23015: 0151ca06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23016: 00ba34d0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23016: 00ba3480 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23017: 0142f428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23018: 0151d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23019: 014ea948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23020: 006f303c 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23021: 0151c96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23022: 0151b6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23023: 014dc9d4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23024: 00935c70 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23024: 00935c20 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23025: 014125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23026: 014e5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23027: 0151b564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23028: 014de5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23029: 00844700 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23029: 008446b4 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23030: 00666e74 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23031: 00678990 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23032: 01427550 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23033: 0151cb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23034: 0079f61c 8 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23035: 0151bffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23036: 0142f3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23037: 0151cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23038: 004d6d70 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23039: 01411d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23040: 009c8634 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23040: 009c85e4 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23041: 0151d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23042: 008448d8 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23043: 00a8921c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23042: 0084488c 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23043: 00a891cc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23044: 0151b5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23045: 0151c3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23046: 00ad9bf0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23046: 00ad9ba0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23047: 014e4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23048: 0151d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23049: 014e2e10 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 23050: 0086f360 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23051: 00aa2714 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23050: 0086f310 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ + 23051: 00aa26c4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23052: 0037d5ec 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 23053: 00973a20 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23054: 009e3544 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23053: 009739d0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 23054: 009e34f4 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23055: 0151c518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23056: 002d8b54 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 23057: 0151d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23058: 006e9bb4 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23059: 0151cd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23060: 014e72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23061: 00ade460 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23062: 008bbe68 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23063: 009215cc 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23061: 00ade410 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23062: 008bbe18 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23063: 0092157c 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23064: 014f1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23065: 00b735e8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23065: 00b73598 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23066: 014e1180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23067: 014de380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23068: 0151ccaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23069: 00824130 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ - 23070: 0091f4c0 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 23071: 008e1b64 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23072: 00b16114 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23069: 008240e4 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23070: 0091f470 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 23071: 008e1b14 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 23072: 00b160c4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23073: 014e14c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23074: 0082f774 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23074: 0082f728 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23075: 014e1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23076: 00b3d634 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23077: 009eff6c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23076: 00b3d5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23077: 009eff1c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23078: 0066ebd0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23079: 0151b5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23080: 0151b51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23081: 0151d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23082: 009fb9f4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23082: 009fb9a4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23083: 014ecd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 23084: 0099dc50 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23084: 0099dc00 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23085: 0151c56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23086: 002cf6fc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23087: 00373188 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23088: 009fd9a4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23088: 009fd954 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23089: 014de0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23090: 00673348 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23091: 0062f54c 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23092: 014ed384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 23093: 008ed408 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 23093: 008ed3b8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23094: 0151bc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23095: 0151b796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23096: 014e83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23097: 0151cd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23098: 0093167c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23098: 0093162c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23099: 0151b382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23100: 00b6ed28 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23100: 00b6ecd8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23101: 0151c574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23102: 006c3a94 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23103: 007410d0 248 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23104: 003216b0 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23105: 006e7c6c 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23106: 00b967e4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23106: 00b96794 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23107: 0078b32c 264 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23108: 0151b4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23109: 008521d4 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23109: 00852188 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23110: 014de764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 23111: 0096bb54 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 23111: 0096bb04 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23112: 014e8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23113: 014f4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23114: 006de7a4 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23115: 014eebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23116: 014ed2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23117: 01412218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23118: 0151cdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23119: 0151cc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23120: 0066b060 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23121: 014de370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23122: 009b26c8 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23123: 00b8dae4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23124: 00b6e780 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23122: 009b2678 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23123: 00b8da94 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23124: 00b6e730 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23125: 0151d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23126: 0151c950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23127: 009efae4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23127: 009efa94 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23128: 0030e6ac 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 23129: 009200e0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 23129: 00920090 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23130: 0143becc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23131: 00b69b54 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23131: 00b69b04 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23132: 014119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23133: 0151d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23134: 00ad1b68 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23134: 00ad1b18 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23135: 0151d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23136: 0097ae68 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23136: 0097ae18 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23137: 00526f2c 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23138: 0143be48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23139: 014ede8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23140: 014e720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23141: 0069f5f4 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23142: 0151d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23143: 002c89d0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23144: 014e1350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23145: 0145428c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23146: 00b5dfc0 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23147: 009c3354 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23146: 00b5df70 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23147: 009c3304 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23148: 014df928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23149: 00b38ddc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23149: 00b38d8c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23150: 014deb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 23151: 00920da4 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 23151: 00920d54 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 23152: 014edffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23153: 0053b080 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23154: 014deacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23155: 0143bdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23156: 0142f7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23157: 014e780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23158: 014ee36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23159: 0040c5b4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23160: 00af09c8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 23161: 009569c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 23160: 00af0978 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23161: 00956978 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23162: 0151b9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23163: 0032f2a8 796 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23164: 014f34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23165: 008374cc 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23165: 00837480 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23166: 0151d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23167: 0142f740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23168: 003648a4 36 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23169: 00a42ca8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23170: 009ac530 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23169: 00a42c58 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23170: 009ac4e0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23171: 0151b482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23172: 00527844 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23173: 008b3ad0 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23174: 00b62a50 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23173: 008b3a80 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23174: 00b62a00 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23175: 0151c49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23176: 002dfacc 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23177: 00ba2768 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23178: 00981668 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23179: 00b191b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23177: 00ba2718 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23178: 00981618 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23179: 00b19160 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23180: 0066f224 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 23181: 0091e290 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23182: 0083765c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23183: 00b5fc34 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23181: 0091e240 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 23182: 00837610 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23183: 00b5fbe4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23184: 0151d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23185: 0045582c 144 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23186: 0151bdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23187: 014ef114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23188: 014ea238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23189: 0151d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23190: 0151c1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23191: 006f58e8 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23192: 007089d8 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23193: 014dd800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 23194: 00aa7340 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23194: 00aa72f0 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23195: 005c5f40 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23196: 0151c174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23197: 005145e4 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23198: 014e74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23199: 00380948 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23200: 00bb0ba0 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23200: 00bb0b50 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23201: 0151c168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23202: 0098e630 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23202: 0098e5e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23203: 0151ccce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23204: 0069d388 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23205: 0078cf74 392 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23206: 0070da0c 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23207: 00aadc18 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23207: 00aadbc8 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23208: 014d6e18 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23209: 00dbf818 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23209: 00dbf7c8 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23210: 014e2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23211: 0151d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23212: 00921078 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23212: 00921028 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23213: 014e55f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23214: 0143bd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23215: 014eceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23216: 002d1268 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23217: 014eb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23218: 0086afa4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23218: 0086af54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23219: 00679398 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23220: 014359bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23221: 013bc898 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23222: 01415ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23223: 00b74b98 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23224: 009883e0 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23225: 00ba8470 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23223: 00b74b48 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23224: 00988390 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23225: 00ba8420 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23226: 0151c60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23227: 006644f4 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 23228: 008e20e0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 23228: 008e2090 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23229: 0143bcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23230: 0151ba5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 23231: 00920aa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 23231: 00920a58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 23232: 002f3c60 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 23233: 006a7160 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 23234: 014eba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 23235: 0151c414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 23236: 014effa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 23237: 0151cc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23238: 0151b70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23239: 01435938 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23240: 0151cbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23241: 005111f8 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23242: 01435cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23243: 014dded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23244: 008b4064 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23244: 008b4014 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23245: 0066a960 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23246: 0151bb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23247: 00796510 140 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23248: 01435c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23249: 002a2e94 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23250: 014e3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23251: 0151c16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23257,471 +23257,471 @@ │ │ │ │ 23253: 00685d88 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 23254: 0143bc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23255: 014e4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23256: 014ea9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23257: 0151cd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23258: 014358b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23259: 0151b7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23260: 0098c5b0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23260: 0098c560 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23261: 014f1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23262: 00b92b18 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 23263: 0091fadc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 23262: 00b92ac8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23263: 0091fa8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23264: 014dd570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23265: 002c93e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 23266: 01435bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23267: 0151d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23268: 00b49e80 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23268: 00b49e30 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23269: 014dea4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23270: 00764b14 704 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23271: 002d78a8 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23272: 00af3088 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23272: 00af3038 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23273: 0151d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23274: 0151d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23275: 0150a1d8 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23276: 014ee05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23277: 0151bbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 23278: 008f515c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 23278: 008f510c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23279: 0151c8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23280: 00ac34f8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23280: 00ac34a8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23281: 002ce960 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23282: 00b0d2cc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23282: 00b0d27c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23283: 0151d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23284: 002c9f10 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23285: 0151df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23286: 009ce084 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23287: 008b7260 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23286: 009ce034 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23287: 008b7210 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23288: 0151b4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23289: 0151b900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23290: 0151c182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23291: 00b0e890 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23291: 00b0e840 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23292: 0151c55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23293: 00330a58 148 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23294: 00b2d6cc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23294: 00b2d67c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23295: 014ed7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23296: 00b2ea9c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23297: 00b208ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23296: 00b2ea4c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23297: 00b2085c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23298: 014ee72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23299: 014e8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 23300: 00956834 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23301: 00b60a18 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23300: 009567e4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 23301: 00b609c8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23302: 0151d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23303: 00b0c494 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 23304: 0095a7f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23305: 00b46cb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23303: 00b0c444 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23304: 0095a7a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 23305: 00b46c60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23306: 014eafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 23307: 00973e74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 23307: 00973e24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23308: 0151cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23309: 0151c846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23310: 014ecc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23311: 0062dd9c 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 23312: 00971aa0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 23312: 00971a50 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23313: 006a6d5c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23314: 00b31900 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23315: 00ac58a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23314: 00b318b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23315: 00ac5850 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23316: 00509d48 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23317: 0151c91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23318: 006d71ac 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23319: 00b64f4c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23319: 00b64efc 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23320: 0151beba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23321: 0151cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23322: 014e5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23323: 00a44f2c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23324: 009eecec 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23323: 00a44edc 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23324: 009eec9c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23325: 014f2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23326: 00b25e9c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23327: 00af924c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23326: 00b25e4c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23327: 00af91fc 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23328: 014e4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 23329: 00b5d0b8 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23329: 00b5d068 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23330: 014f310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23331: 0151c52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 23332: 00957098 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 23332: 00957048 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23333: 0151b36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23334: 013bd17c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23335: 014e6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23336: 0151d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23337: 00b72edc 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23338: 00aad134 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23337: 00b72e8c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23338: 00aad0e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23339: 0151b4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23340: 014e8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23341: 002b09ac 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23342: 0151bade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23343: 00a010c8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23344: 00db1aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23343: 00a01078 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23344: 00db1a50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23345: 014e7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23346: 00b5f0e8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23347: 009fa278 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23346: 00b5f098 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23347: 009fa228 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23348: 0151c0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23349: 009b21f0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23349: 009b21a0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23350: 0151d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23351: 00ad80fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23352: 00a45190 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23351: 00ad80ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23352: 00a45140 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23353: 0139ed74 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23354: 014f2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23355: 00b2c3f0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 23356: 00918a18 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 23355: 00b2c3a0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23356: 009189c8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 23357: 014f2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23358: 014451c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23359: 00b03a6c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23359: 00b03a1c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23360: 0151caf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23361: 014defcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23362: 0151bb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23363: 00b4b6dc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23363: 00b4b68c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23364: 01445034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23365: 014dfb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23366: 0151c748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23367: 00abf40c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23367: 00abf3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23368: 0144513c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23369: 006e7fc0 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23370: 0151c4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23371: 0151be5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23372: 014f500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23373: 014f1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23374: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23375: 0151be4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23376: 00369aa4 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23377: 0065eb44 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23378: 00669740 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23379: 0151d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23380: 004293c8 748 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23381: 008b6bf0 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23381: 008b6ba0 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23382: 002cdd18 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23383: 0151b3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23384: 009fb1f4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23384: 009fb1a4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23385: 014450b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23386: 014ea4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23387: 0151cb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23388: 0151c8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23389: 00a25ab4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23390: 00ba8708 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23389: 00a25a64 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23390: 00ba86b8 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23391: 014dd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 23392: 008f16e0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 23392: 008f1690 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23393: 014dcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23394: 0151c9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23395: 0060e2c4 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23396: 00af7690 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 23397: 00912ee0 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 23396: 00af7640 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23397: 00912e90 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23398: 014290a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23399: 0093377c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23399: 0093372c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23400: 0151c804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23401: 0151cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23402: 0151cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23403: 005100a8 116 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23404: 00a2faf0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23405: 00ba9430 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23404: 00a2faa0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23405: 00ba93e0 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23406: 006e7dc4 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23407: 014e81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23408: 005caee0 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23409: 0063b59c 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23410: 014f0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23411: 014291ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23412: 0151ccb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23413: 014e7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23414: 014f869c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23415: 014e3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 23416: 006c74c4 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23417: 006894fc 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23418: 014e82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 23419: 009133dc 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 23419: 0091338c 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23420: 0151d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23421: 002f51bc 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23422: 00aa636c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23422: 00aa631c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23423: 0151c80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23424: 0151c9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23425: 014f3940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23426: 002a1edc 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23427: 014e33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23428: 01429128 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23429: 0051db20 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 23430: 00959b30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 23430: 00959ae0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23431: 0151ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23432: 014f1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23433: 009c54e0 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23434: 009b98b4 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23435: 0083ca78 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23433: 009c5490 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23434: 009b9864 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23435: 0083ca2c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23436: 014eece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23437: 0151c58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23438: 009972b8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23438: 00997268 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23439: 0151c9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23440: 0151c20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23441: 0151b66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23442: 0069ddec 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23443: 00b6b51c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 23444: 0086e074 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ - 23445: 00919ce4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23446: 0097cce4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23443: 00b6b4cc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23444: 0086e024 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ + 23445: 00919c94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 23446: 0097cc94 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23447: 00669c7c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23448: 0083cc30 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ - 23449: 0086e038 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ + 23448: 0083cbe4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23449: 0086dfe8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23450: 0151b2e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23451: 014f631c 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23452: 003e864c 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23453: 00b5dab4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23453: 00b5da64 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23454: 0151bcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23455: 009d091c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23455: 009d08cc 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23456: 014e3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23457: 014199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23458: 0151cc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23459: 0151beca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23460: 013bc384 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23461: 014f35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 23462: 0091bb88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ - 23463: 0086e070 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ + 23462: 0091bb38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 23463: 0086e020 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23464: 006e7058 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 23465: 002bcdf0 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23466: 0151c2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23467: 0151d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23468: 0151b9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23469: 008b76dc 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23469: 008b768c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23470: 0151bef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23471: 0144f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ 23472: 0151d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 23473: 0095ad84 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 23473: 0095ad34 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23474: 0151d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23475: 0030fe5c 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23476: 014e631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23477: 0151cd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23478: 0143c1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23479: 002cddc4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23480: 014e88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23481: 0151ca6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23482: 0151d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 23483: 0096bed0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23484: 009e3b6c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23483: 0096be80 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 23484: 009e3b1c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23485: 0079f60c 8 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23486: 0143c160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23487: 014f0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23488: 0151c758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23489: 0031030c 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23490: 009f46e4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23490: 009f4694 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23491: 0151b4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23492: 0141184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23493: 00ad59c0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23493: 00ad5970 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23494: 0151bd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23495: 00a7f860 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23495: 00a7f810 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23496: 0151b824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 23497: 0095aafc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 23497: 0095aaac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23498: 014e1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23499: 00b89714 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 23500: 0091d45c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 23501: 009c2d24 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 23502: 00af0524 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 23499: 00b896c4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23500: 0091d40c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 23501: 009c2cd4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 23502: 00af04d4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 23503: 0144f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 23504: 00b78a80 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 23505: 00ab3b54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 23504: 00b78a30 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 23505: 00ab3b04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 23506: 014df858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 23507: 00835b34 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 23507: 00835ae8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 23508: 0151b78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 23509: 0151b42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23510: 0151b95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 23511: 0151ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 23512: 014f0454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 23513: 014f3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 23514: 014e48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 23515: 005c696c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 23516: 009e1f20 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 23517: 00939e88 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 23518: 0091b844 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 23519: 00912ce0 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 23516: 009e1ed0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 23517: 00939e38 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 23518: 0091b7f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 23519: 00912c90 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 23520: 002c0920 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 23521: 00936b08 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 23521: 00936ab8 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 23522: 0143c0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ - 23523: 00835c10 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 23524: 00ae8ae4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 23525: 00b19c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 23523: 00835bc4 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 23524: 00ae8a94 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 23525: 00b19bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 23526: 01426e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 23527: 014f3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 23528: 014e3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 23529: 007419f8 36 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 23530: 014ee3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 23531: 01415b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 23532: 0151ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 23533: 014e21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ - 23534: 00835d28 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 23534: 00835cdc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 23535: 007068bc 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 23536: 0151c524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 23537: 00b0dfa8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 23537: 00b0df58 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 23538: 014dd920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 23539: 014f0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 23540: 014d6d98 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 23541: 014e4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 23542: 014e73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 23543: 009f9fe0 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 23544: 00934264 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 23543: 009f9f90 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 23544: 00934214 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 23545: 014f0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 23546: 014eeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 23547: 0151d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 23548: 014ee7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 23549: 00973480 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 23549: 00973430 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 23550: 01419bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 23551: 01451f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 23552: 0151d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 23553: 006186f4 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 23554: 0151ca20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 23555: 014f46a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 23556: 008c57cc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 23556: 008c577c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 23557: 014f39d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 23558: 008ec538 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 23559: 00b1c964 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 23558: 008ec4e8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 23559: 00b1c914 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 23560: 006a7b88 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 23561: 0151cdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 23562: 00950f88 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 23562: 00950f38 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 23563: 0151bde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 23564: 0151bd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 23565: 0151bd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 23566: 002bf0e8 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 23567: 01455d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 23568: 00b9f338 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 23568: 00b9f2e8 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 23569: 006e7728 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 23570: 00dce71c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 23570: 00dce6cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 23571: 0051d1d8 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 23572: 00b5e6cc 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 23572: 00b5e67c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 23573: 014e435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 23574: 014f4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 23575: 00b42ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 23575: 00b42a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 23576: 01450530 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ - 23577: 0090b8c8 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 23577: 0090b878 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 23578: 014e741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 23579: 0082bf54 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 23579: 0082bf08 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 23580: 0151b48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 23581: 014e96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 23582: 0143c058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 23583: 014f3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 23584: 014e9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 23585: 014eb5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 23586: 014f2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 23587: 00db19c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 23588: 00918590 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 23589: 0095a108 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 23587: 00db1978 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 23588: 00918540 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 23589: 0095a0b8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 23590: 0151bdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 23591: 0143bfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 23592: 009be560 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 23592: 009be510 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 23593: 014f21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 23594: 0151d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 23595: 006d9ba4 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 23596: 0091ff3c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 23596: 0091feec 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 23597: 0051afbc 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 23598: 00b282fc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 23599: 00b6d2f4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 23598: 00b282ac 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 23599: 00b6d2a4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 23600: 0151cb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 23601: 00b4ad8c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 23601: 00b4ad3c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 23602: 014f51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 23603: 00b8e6cc 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 23603: 00b8e67c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 23604: 014de068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 23605: 006b637c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 23606: 00aa9270 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 23606: 00aa9220 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 23607: 0151bd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 23608: 00ad5048 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 23608: 00ad4ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 23609: 014f1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 23610: 014ebaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 23611: 014e644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 23612: 00af442c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 23612: 00af43dc 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 23613: 00657878 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 23614: 0143bf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 23615: 0151c204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 23616: 0066d56c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 23617: 006d916c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 23618: 014e8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 23619: 0151b832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 23620: 0151cbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 23621: 0151c9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 23622: 0151d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 23623: 00ba1da4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 23623: 00ba1d54 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 23624: 014e1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 23625: 004dc154 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 23626: 014e0d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 23627: 009568e0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 23627: 00956890 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 23628: 0151bfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 23629: 00548b68 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 23630: 002cde74 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 23631: 0031bfa4 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 23632: 008521a0 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 23633: 00d3ce14 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 23632: 00852154 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 23633: 00d3cdc4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 23634: 0151d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 23635: 0151c8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 23636: 014e3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 23637: 0144fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 23638: 00af4160 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 23638: 00af4110 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 23639: 0151b438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 23640: 0151d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 23641: 0151b82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 23642: 0151d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23643: 01451e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 23644: 00a88498 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 23645: 0090e434 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 23646: 00927e94 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 23644: 00a88448 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 23645: 0090e3e4 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 23646: 00927e44 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 23647: 00618c38 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 23648: 0086e990 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 23649: 00ba9050 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 23648: 0086e940 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ + 23649: 00ba9000 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 23650: 0144f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 23651: 014e1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 23652: 00b39e90 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 23652: 00b39e40 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 23653: 014f4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 23654: 00b8b8a4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 23654: 00b8b854 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 23655: 014eb904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 23656: 002bf8d8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 23657: 00b93474 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 23657: 00b93424 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 23658: 014ec594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 23659: 014f0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 23660: 00328690 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 23661: 0087b12c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 23661: 0087b0dc 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 23662: 0151bd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 23663: 0067985c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 23664: 0151c55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 23665: 00b64aac 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 23665: 00b64a5c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 23666: 014f2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 23667: 014e3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 23668: 014f1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 23669: 0151b8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 23670: 01429020 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 23671: 0151cbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 23672: 0098184c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 23673: 009928e0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 23672: 009817fc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 23673: 00992890 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 23674: 0144fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 23675: 002d0d74 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 23676: 00921060 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 23676: 00921010 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 23677: 00323d18 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 23678: 00a9d858 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 23678: 00a9d808 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 23679: 006ca94c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 23680: 0151cb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 23681: 014f3030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 23682: 014f2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 23683: 0151d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 23684: 00ba2c00 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 23685: 00b79fec 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 23684: 00ba2bb0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 23685: 00b79f9c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 23686: 0151bf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 23687: 00b3d520 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 23688: 0091b148 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 23689: 00965234 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 23687: 00b3d4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 23688: 0091b0f8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 23689: 009651e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 23690: 0151cd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 23691: 014eb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 23692: 014ef630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 23693: 006a2c74 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 23694: 006e0528 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 23695: 009fec50 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 23695: 009fec00 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 23696: 0151d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 23697: 005c8dd0 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 23698: 0151d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 23699: 0151d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 23700: 014df05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 23701: 00b1744c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 23701: 00b173fc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 23702: 014ec9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 23703: 0151d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 23704: 0151c976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 23705: 014f1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 23706: 009fb600 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 23706: 009fb5b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 23707: 0151cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 23708: 00668898 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 23709: 014f52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 23710: 00dce718 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 23711: 009cee4c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 23710: 00dce6c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 23711: 009cedfc 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 23712: 006c1c7c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 23713: 0151bbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 23714: 014f4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 23715: 0151c7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 23716: 00ab0754 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 23716: 00ab0704 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 23717: 014e8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 23718: 014eab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 23719: 0036c214 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 23720: 0151b8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 23721: 014f3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 23722: 0151ce86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 23723: 0151d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -23731,77 +23731,77 @@ │ │ │ │ 23727: 0144fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 23728: 01415d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 23729: 014dfd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 23730: 014260b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 23731: 006a77c0 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 23732: 014e8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 23733: 0151d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 23734: 00ba248c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 23735: 0091e0a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 23736: 00a84d0c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 23734: 00ba243c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 23735: 0091e050 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 23736: 00a84cbc 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 23737: 014eda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23738: 00321ac0 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23739: 0151b888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23740: 00516a60 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23741: 002c6a80 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 23742: 008d6f4c 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 23742: 008d6efc 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 23743: 014e50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23744: 00b5bf28 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23744: 00b5bed8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23745: 006b05d0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23746: 002b9da8 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23747: 0151d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23748: 006abcf0 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23749: 01426f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 23750: 00904a4c 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23751: 00af1100 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23750: 009049fc 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 23751: 00af10b0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23752: 014f2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23753: 014e48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23754: 00b7bad8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23754: 00b7ba88 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23755: 0143c4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 23756: 0151b534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23757: 0142ce00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 23758: 014df218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23759: 014ea318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23760: 014e96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23761: 0151c42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23762: 014ddea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23763: 014eb6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23764: 004061c0 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23765: 0151b28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23766: 009fb0cc 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23766: 009fb07c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23767: 01455b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 23768: 01392c80 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23769: 0143c478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ - 23770: 0086c8dc 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ - 23771: 0091e628 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 23770: 0086c88c 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ + 23771: 0091e5d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23772: 014f1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23773: 00693abc 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 23774: 009c0aa8 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 23775: 00b75bb0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23774: 009c0a58 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23775: 00b75b60 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23776: 0151d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23777: 013ba344 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23778: 014f40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 23779: 0095aea4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23780: 00aa844c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23779: 0095ae54 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 23780: 00aa83fc 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23781: 014e3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23782: 0142cd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 23783: 002d2520 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23784: 00b3e314 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23785: 00926860 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23784: 00b3e2c4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23785: 00926810 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23786: 01428864 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 23787: 014e66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23788: 003720d8 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23789: 00b2e408 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 23790: 0091c3d4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23791: 008d68f4 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23789: 00b2e3b8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23790: 0091c384 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 23791: 008d68a4 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23792: 014e83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23793: 00ac16b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23793: 00ac1660 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23794: 0151b360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23795: 00b9e49c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23796: 00b49bf8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23795: 00b9e44c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23796: 00b49ba8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23797: 014df2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23798: 0143c3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 23799: 014e9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23800: 0151ce50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23801: 00490b24 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23802: 01451d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s64 │ │ │ │ 23803: 014e1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ @@ -23814,1569 +23814,1569 @@ │ │ │ │ 23810: 0151bb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 23811: 014f4acc 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 23812: 0151b3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 23813: 002c0050 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 23814: 01426fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 23815: 0151d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23816: 0151bd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 23817: 00957684 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 23817: 00957634 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23818: 0151b314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23819: 014e6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 23820: 00992608 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23820: 009925b8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23821: 0032868c 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23822: 014287e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 23823: 0151cdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23824: 0151b342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23825: 0151c2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23826: 009314ec 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23826: 0093149c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23827: 0151db54 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23828: 00b4370c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23828: 00b436bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23829: 004e1cc4 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23830: 002c6c80 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23831: 006c8b04 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23832: 014f3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23833: 00aee370 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23833: 00aee320 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23834: 0151bfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23835: 014ddbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23836: 00b38860 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23836: 00b38810 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23837: 0151c3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23838: 00b5f048 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23839: 00dce6fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23838: 00b5eff8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23839: 00dce6ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23840: 002d6da8 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 23841: 0083da74 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 23841: 0083da28 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 23842: 014ec894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23843: 0151d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23844: 014e6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23845: 002d6424 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23846: 00a4a1e4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23846: 00a4a194 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23847: 0069f514 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23848: 014f86ac 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23849: 014f251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 23850: 0083dad8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 23850: 0083da8c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 23851: 0151c4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23852: 014f0264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23853: 00ad24e8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23853: 00ad2498 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23854: 00712040 44 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 23855: 0030542c 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23856: 00abfcbc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23857: 00b99a58 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23856: 00abfc6c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23857: 00b99a08 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23858: 0151b656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23859: 00685c64 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23860: 014de028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23861: 014f3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23862: 00dce6e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23862: 00dce694 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23863: 014e4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23864: 014e607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23865: 0037b110 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23866: 014ec01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23867: 00aba834 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23868: 00db1ab8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23867: 00aba7e4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23868: 00db1a68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23869: 014ee1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23870: 014dd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23871: 002b8894 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23872: 0151d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23873: 013b7d80 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 23874: 0151d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23875: 014ed8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23876: 00931570 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23877: 00b4b214 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23878: 00a96c50 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23876: 00931520 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23877: 00b4b1c4 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23878: 00a96c00 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23879: 0143c370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 23880: 0151d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 23881: 007a4714 152 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 23882: 00b5be00 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23883: 00b27930 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23882: 00b5bdb0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23883: 00b278e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23884: 0143c2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 23885: 014e5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23886: 0151bc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23887: 014e14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23888: 01436514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 23889: 0141b1f8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23890: 0151c592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23891: 0043aecc 160 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 23892: 014f1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23893: 007a2124 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 23894: 014df988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 23895: 014ed5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23896: 014e38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23897: 00ab9394 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 23898: 008f1688 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 23897: 00ab9344 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23898: 008f1638 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23899: 0151b370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23900: 014d9b0c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23901: 014ee73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 23902: 00956994 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 23902: 00956944 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23903: 0151c11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23904: 0151d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23905: 009c247c 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23905: 009c242c 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23906: 01436490 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 23907: 00637930 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23908: 0143c268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 23909: 0151c51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23910: 013bd9a8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23911: 0151ce6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23912: 014f1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23913: 014f3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23914: 0144fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 23915: 014e1430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23916: 00513884 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23917: 00ab841c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23917: 00ab83cc 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23918: 0151b73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23919: 0151deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23920: 006dfdb8 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23921: 006b06f4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23922: 00a416f4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 23923: 00b97868 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23924: 00a42860 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 23925: 009966f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 23926: 00955bf8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23927: 00b6e708 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23922: 00a416a4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23923: 00b97818 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23924: 00a42810 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23925: 009966a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23926: 00955ba8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 23927: 00b6e6b8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23928: 014e2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23929: 00903ae8 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23929: 00903a98 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23930: 00505230 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23931: 0048f4e0 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23932: 00abcce8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23932: 00abcc98 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23933: 0151d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 23934: 009c6b5c 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23934: 009c6b0c 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23935: 0151bf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23936: 0074bffc 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 23937: 014eaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 23938: 00aa8cc0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23938: 00aa8c70 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23939: 01452294 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 23940: 0151b69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 23941: 0150ab04 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23942: 014ed994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23943: 0151b9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23944: 009f9eec 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23944: 009f9e9c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23945: 014f506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 23946: 0091a108 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 23946: 0091a0b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23947: 00304794 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 23948: 008b3bd0 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23948: 008b3b80 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23949: 0151c3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23950: 0151bf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23951: 0151bb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23952: 014e1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23953: 0151cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23954: 014eab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23955: 014f4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23956: 006866e0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23957: 008f92bc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23958: 00b2d830 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23957: 008f926c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23958: 00b2d7e0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23959: 0151c3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23960: 00ab5ab8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 23961: 0095bbbc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 23960: 00ab5a68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23961: 0095bb6c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23962: 0151d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 23963: 008e23b0 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 23964: 008418e4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 23963: 008e2360 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 23964: 00841898 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 23965: 0151d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23966: 0030774c 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23967: 0151d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23968: 0151dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23969: 0151cafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23970: 00cfd824 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23970: 00cfd7d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23971: 013c6f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23972: 0151b6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23973: 014e8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23974: 00410ed4 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 23975: 0151c122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23976: 014e9ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23977: 00657f94 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23978: 014ea598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 23979: 014e9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 23980: 014ee23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23981: 0068e854 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23982: 002f4f4c 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ - 23983: 00850354 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ + 23983: 00850308 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 23984: 014f50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23985: 0151c242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 23986: 00b83f84 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 23987: 00841a3c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 23986: 00b83f34 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23987: 008419f0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 23988: 014e9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23989: 014eda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 23990: 01452bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ 23991: 0151d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23992: 0151ccf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23993: 00b6d6b0 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23993: 00b6d660 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23994: 0151bcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23995: 014e41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23996: 009be368 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23996: 009be318 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23997: 003b814c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23998: 0151c5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 23999: 008eb86c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24000: 00b89538 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23999: 008eb81c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 24000: 00b894e8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24001: 014e3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24002: 0151c640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24003: 00ae7b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24003: 00ae7ab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24004: 014eeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24005: 00ba5d40 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 24006: 0091bd34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 24005: 00ba5cf0 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24006: 0091bce4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24007: 014f07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24008: 0144f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24009: 002c5408 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24010: 0151b32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24011: 00ad8800 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24011: 00ad87b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24012: 0151d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24013: 014dec8c 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24014: 014ed234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24015: 014df648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24016: 0050bbfc 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24017: 0151be26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24018: 00b430f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24019: 00b5cd24 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24018: 00b430a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24019: 00b5ccd4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24020: 0151c450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24021: 014e4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24022: 0151b658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24023: 0069e73c 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24024: 01430a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24025: 00b38438 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24026: 00aedc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24027: 0085fbdc 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24028: 00a8b574 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24029: 00b1b94c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24025: 00b383e8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24026: 00aedc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24027: 0085fb8c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24028: 00a8b524 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24029: 00b1b8fc 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24030: 0074c214 180 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24031: 00b3fe80 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24031: 00b3fe30 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24032: 0151d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24033: 0085f928 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24033: 0085f8d8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24034: 0151d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24035: 00a896dc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24035: 00a8968c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24036: 014309d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24037: 00b8e2f4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24037: 00b8e2a4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24038: 014e37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24039: 0151c00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24040: 00b5cd44 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24040: 00b5ccf4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24041: 014f2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24042: 00b8677c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24042: 00b8672c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24043: 0151b9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24044: 01452210 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24045: 0151bf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24046: 014e0a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24047: 01393ca0 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24048: 014ecbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24049: 0151bca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24050: 014e754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24051: 0085fa84 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24051: 0085fa34 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24052: 0151bf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24053: 006b311c 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24054: 0151d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24055: 014ed594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 24056: 00964504 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 24056: 009644b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24057: 006b2150 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24058: 014e36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24059: 014f1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24060: 0143094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ 24061: 0150a058 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24062: 014f3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24063: 0034c0e0 152 FUNC GLOBAL DEFAULT 12 nand_setpins │ │ │ │ 24064: 0051a758 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24065: 0151bb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 24066: 0095af54 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 24066: 0095af04 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24067: 014ee5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 24068: 005052e8 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24069: 00921088 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24069: 00921038 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24070: 0151bfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24071: 009f0fa0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24072: 00b2a194 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24071: 009f0f50 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24072: 00b2a144 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24073: 0038aea8 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24074: 0151c6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24075: 0151c1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24076: 002bd490 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24077: 014df598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24078: 0151d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24079: 009e30b4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24079: 009e3064 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24080: 014dc784 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24081: 014e3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24082: 00abed04 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 24083: 0095ea58 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24084: 00aa3e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24082: 00abecb4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24083: 0095ea08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 24084: 00aa3dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24085: 014e2a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24086: 00b89014 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 24087: 008ed6d8 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24088: 009c3504 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24086: 00b88fc4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24087: 008ed688 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 24088: 009c34b4 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24089: 0151cd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24090: 014f12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ - 24091: 008503a4 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ + 24091: 00850358 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24092: 0151b3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24093: 0151d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24094: 0151b8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24095: 00ae8180 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24095: 00ae8130 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24096: 00654664 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24097: 014eadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24098: 014f04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24099: 00af3f44 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24099: 00af3ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24100: 002a246c 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24101: 0151d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24102: 0151d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24103: 0151c38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24104: 00aeda74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24105: 0082b694 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24104: 00aeda24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24105: 0082b648 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24106: 002d076c 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24107: 00b82fec 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24107: 00b82f9c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24108: 0151ccf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24109: 0151de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24110: 009287a4 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24110: 00928754 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24111: 01452084 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24112: 00705ac4 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24113: 014e6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24114: 002c0514 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24115: 00975764 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24115: 00975714 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24116: 014e8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24117: 0082b700 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24117: 0082b6b4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24118: 01450428 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24119: 0068fa94 416 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24120: 00b88f2c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24120: 00b88edc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24121: 0151c36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24122: 0144d74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24123: 00a04494 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24123: 00a04444 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24124: 0151d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24125: 014f4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24126: 014e4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24127: 005fc2f4 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 24128: 0086c3b0 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24129: 00d1e14c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24128: 0086c360 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ + 24129: 00d1e0fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24130: 002d4504 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24131: 00d1e004 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24131: 00d1dfb4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24132: 002dea20 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24133: 009360e0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24133: 00936090 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24134: 0151d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24135: 00d1debc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24135: 00d1de6c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24136: 014f8974 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24137: 014e38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24138: 00ba1a3c 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24138: 00ba19ec 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24139: 0151cb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24140: 00b32d0c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24140: 00b32cbc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24141: 005691a0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24142: 014e9ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24143: 0082b78c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24143: 0082b740 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24144: 014e8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24145: 00ba2908 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24146: 0097b9d0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24145: 00ba28b8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24146: 0097b980 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24147: 0151bd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 24148: 014f01f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24149: 014eebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24150: 014e8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24151: 0069db70 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 24152: 00965654 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24153: 009ced54 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24152: 00965604 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 24153: 009ced04 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24154: 0151d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24155: 0151d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24156: 0151cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24157: 00b34ae8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24157: 00b34a98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24158: 0031cc88 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24159: 014f0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24160: 005170ac 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24161: 00b2fe5c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24161: 00b2fe0c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24162: 0151b3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24163: 00aa45f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24163: 00aa45a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24164: 002d98e4 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24165: 0041d8ac 84 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24166: 0092ca48 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24166: 0092c9f8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24167: 006b6298 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24168: 006f3d1c 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24169: 00aef758 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24169: 00aef708 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24170: 014f44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24171: 0151c338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24172: 009ba554 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24172: 009ba504 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24173: 0050bfa4 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24174: 014e1650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24175: 00511294 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24176: 014e4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24177: 006864a4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24178: 014e48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24179: 014ecba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24180: 014f2f08 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24181: 014e3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24182: 014e8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24183: 00b9c9f8 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24184: 00b96b4c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24183: 00b9c9a8 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24184: 00b96afc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24185: 014e4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24186: 0151ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24187: 00329868 240 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24188: 014f02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24189: 014ea2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24190: 0151c0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24191: 014e4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24192: 0151bb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24193: 0151c700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24194: 0151c9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24195: 002dc838 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24196: 014e4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24197: 014f522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24198: 00b18fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24198: 00b18f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24199: 0151d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24200: 00ac1d04 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24200: 00ac1cb4 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24201: 014df508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24202: 00935ec0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24203: 00b87c9c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24204: 009c17e4 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24202: 00935e70 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24203: 00b87c4c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24204: 009c1794 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24205: 004af9c0 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24206: 006c8e14 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24207: 009ba49c 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24207: 009ba44c 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24208: 014e1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24209: 00684620 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24210: 009f4978 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24210: 009f4928 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24211: 0145218c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ - 24212: 0089da00 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 24212: 0089d9b0 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 24213: 0151c226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24214: 0151c416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24215: 01418518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24216: 00dc2cd0 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24216: 00dc2c80 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24217: 014e8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24218: 003c5ba4 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24219: 0151d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24220: 014503a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24221: 0151bd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ 24222: 01452108 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24223: 00975634 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 24223: 009755e4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24224: 006b5504 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24225: 008561a4 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24226: 00ad4974 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24227: 00aae3b8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24228: 00929d68 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24225: 00856154 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24226: 00ad4924 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24227: 00aae368 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24228: 00929d18 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24229: 0048f6bc 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24230: 014e8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24231: 014ea688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ - 24232: 0081d0c8 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ + 24232: 0081d07c 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24233: 014e6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24234: 01512bdc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 24235: 00439ef4 160 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24236: 014e0ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24237: 009edc40 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24238: 00af16dc 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24239: 00856e74 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24240: 009c2694 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24237: 009edbf0 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24238: 00af168c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24239: 00856e24 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24240: 009c2644 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24241: 0151c46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24242: 0151c4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24243: 008e3384 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 24243: 008e3334 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24244: 0151c060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24245: 014e4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24246: 0034c18c 1072 FUNC GLOBAL DEFAULT 12 nand_setio │ │ │ │ - 24247: 009574a0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 24247: 00957450 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24248: 01450c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ - 24249: 00950304 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 24249: 009502b4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24250: 0151b2e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24251: 00d41ae0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24252: 00acfdcc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24253: 00a9ec10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24254: 00837ed8 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24251: 00d41a90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24252: 00acfd7c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24253: 00a9ebc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24254: 00837e8c 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24255: 0151bb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24256: 01450adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24257: 0151d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24258: 00d41ad8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24259: 00a3c44c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24258: 00d41a88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24259: 00a3c3fc 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24260: 01450be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24261: 0085c2d8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24261: 0085c288 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24262: 014ebd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24263: 014d70cc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24264: 00837f88 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24265: 00aa5cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24266: 0085c130 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24267: 00d41ad0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24264: 00837f3c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24265: 00aa5ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24266: 0085c0e0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24267: 00d41a80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24268: 0151d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24269: 0151c30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24270: 0151ca16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24271: 00902130 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24271: 009020e0 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24272: 014e679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24273: 0151cd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24274: 01450b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24275: 002cd1b4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24276: 0144702c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ 24277: 014efcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24278: 014ebadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24279: 0085c204 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24279: 0085c1b4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24280: 0151ba62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24281: 0151bc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24282: 0052860c 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24283: 002d5c64 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ - 24284: 00838040 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24284: 00837ff4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24285: 00517280 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24286: 014e38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24287: 0151c31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24288: 0145407c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24289: 0151b6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24290: 00a4a57c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24290: 00a4a52c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24291: 01415de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 24292: 0086eaf4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ + 24292: 0086eaa4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24293: 0151bbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24294: 00b7ba98 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24294: 00b7ba48 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24295: 00618cc0 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 24296: 0086f6c4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24297: 00b1b1a4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24298: 00af159c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24296: 0086f674 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ + 24297: 00b1b154 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24298: 00af154c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24299: 0151cb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 24300: 0093881c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24301: 00a29448 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24300: 009387cc 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 24301: 00a293f8 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24302: 0151d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24303: 01449d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24304: 0151de38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24305: 0151c752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24306: 00aed0c8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24306: 00aed078 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24307: 00703864 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24308: 00665a78 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24309: 00b3087c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24309: 00b3082c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24310: 01449e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ - 24311: 008e5ca0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ - 24312: 0086f19c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ + 24311: 008e5c50 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 24312: 0086f14c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24313: 0151b896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24314: 0151ca12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24315: 0030e538 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24316: 0151c062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ - 24317: 0086c760 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ + 24317: 0086c710 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ 24318: 0066a7c8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 24319: 0091ac3c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 24319: 0091abec 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24320: 0151c466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24321: 0151c900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24322: 01449d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24323: 0151d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24324: 00526bbc 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24325: 009be798 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24325: 009be748 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24326: 014e77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24327: 014f2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24328: 014e7f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ - 24329: 0081d0e8 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ + 24329: 0081d09c 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24330: 0151c536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24331: 0151c0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24332: 0151b486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24333: 003234d0 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24334: 0151bdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 24335: 0091dec4 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 24335: 0091de74 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24336: 014f3f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24337: 0151d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24338: 00b41204 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24338: 00b411b4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24339: 0151cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ - 24340: 0086e728 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ + 24340: 0086e6d8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24341: 01419908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24342: 002d42c4 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24343: 0151b28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ - 24344: 0086e628 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ + 24344: 0086e5d8 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24345: 014e81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24346: 014e6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24347: 00abec94 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 24348: 008ed488 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 24347: 00abec44 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24348: 008ed438 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 24349: 002d893c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 24350: 00adfba0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24350: 00adfb50 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24351: 014e2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24352: 014e8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24353: 0151d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24354: 0151bd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24355: 002db458 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24356: 0151b6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24357: 0151d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ - 24358: 0086e6ac 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ + 24358: 0086e65c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24359: 014f30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24360: 0151c884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24361: 002cd274 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24362: 01417a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24363: 0142d220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24364: 0144d11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24365: 00bac800 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24366: 00aa453c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24365: 00bac7b0 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24366: 00aa44ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24367: 006ded98 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24368: 007018b8 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24369: 008fe9c4 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24369: 008fe974 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24370: 0151b35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24371: 0151cb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24372: 0151ce34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24373: 014e4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24374: 014de420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24375: 014f0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24376: 0038e3f0 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24377: 014ef104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24378: 0142d19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24379: 009e2a28 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24379: 009e29d8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24380: 0151caba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24381: 014e8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24382: 0066b028 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24383: 00902f6c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24384: 00b64d88 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24385: 00adb0bc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24383: 00902f1c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24384: 00b64d38 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24385: 00adb06c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24386: 0151d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24387: 00ae3590 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24387: 00ae3540 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24388: 01452a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24389: 0151c7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24390: 005c67e8 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24391: 00864ac4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24391: 00864a74 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24392: 00310254 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24393: 014e2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24394: 00864cf4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24394: 00864ca4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24395: 0151bbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24396: 005cb5a4 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24397: 002d0fa0 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24398: 014eb704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 24399: 0091eb9c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 24399: 0091eb4c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24400: 0151b9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24401: 002d43b8 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 24402: 0095b818 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24403: 00b12bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24404: 00864b84 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24405: 00ab12a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24402: 0095b7c8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 24403: 00b12b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24404: 00864b34 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24405: 00ab1250 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24406: 002b42a8 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24407: 014ecfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24408: 014e711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24409: 00ae9fc8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24410: 009039a8 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24409: 00ae9f78 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24410: 00903958 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24411: 014e726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24412: 00babf2c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24412: 00babedc 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24413: 014efe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24414: 014f2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24415: 0060e4f4 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24416: 00ac2050 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24416: 00ac2000 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24417: 0079647c 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24418: 0151c476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24419: 007050dc 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24420: 00864c44 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24420: 00864bf4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24421: 006b61e4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24422: 014e70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 24423: 00959da0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 24423: 00959d50 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24424: 014f18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24425: 014e601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24426: 01446fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24427: 00702810 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24428: 008523b0 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24428: 00852364 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24429: 00492710 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24430: 0151d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24431: 00b0e5b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24431: 00b0e568 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24432: 00329c28 5308 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24433: 0083eec0 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24433: 0083ee74 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24434: 0066f374 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24435: 014e5850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24436: 0151badc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24437: 0151bb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24438: 01444b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24439: 009e3168 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24439: 009e3118 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24440: 01444a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24441: 014e8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24442: 008525d8 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24443: 00a869e4 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24442: 0085258c 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24443: 00a86994 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24444: 0151c766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24445: 014e683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24446: 00b7e4f0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24446: 00b7e4a0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24447: 0060d7e8 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24448: 0151b84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24449: 01444b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24450: 00a3cfb4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24450: 00a3cf64 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24451: 0151ccc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24452: 0151b90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24453: 009b95d8 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24453: 009b9588 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24454: 014f05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24455: 012f2314 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24456: 0056919c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24457: 01418494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24458: 0151bb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24459: 0144d014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24460: 003bcd64 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24461: 00baa4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24461: 00baa468 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24462: 01453de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24463: 00902164 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24463: 00902114 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24464: 004a4324 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24465: 01444a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24466: 00b1c0f0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24467: 00997204 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24466: 00b1c0a0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24467: 009971b4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24468: 014f4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24469: 0151bb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24470: 00debbe4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24471: 0151bd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24472: 014dd510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24473: 0151c386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24474: 014ee66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24475: 00b99360 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24476: 0089c324 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 24477: 00b9883c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24475: 00b99310 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24476: 0089c2d4 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 24477: 00b987ec 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24478: 014dda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24479: 014e29a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 24480: 00327ca0 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 24481: 008f607c 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 24481: 008f602c 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 24482: 01452948 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 24483: 006e87e4 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 24484: 014490a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 24485: 003852f4 428 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 24486: 0085f674 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 24486: 0085f624 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 24487: 014e6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 24488: 0151cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ - 24489: 0086ec58 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ + 24489: 0086ec08 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 24490: 0151c788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 24491: 014491b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 24492: 00b98f64 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 24493: 00b16d6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ - 24494: 0086f7f4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ + 24492: 00b98f14 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 24493: 00b16d1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 24494: 0086f7a4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 24495: 0151c82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 24496: 014e047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 24497: 00b3a020 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 24497: 00b39fd0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 24498: 014e0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 24499: 00a13630 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 24500: 00984b28 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 24499: 00a135e0 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 24500: 00984ad8 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 24501: 014ecc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 24502: 0097c598 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 24502: 0097c548 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 24503: 006776d0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 24504: 0060d198 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 24505: 0085f7d0 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 24505: 0085f780 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 24506: 0061ebf8 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 24507: 00b256e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 24508: 0091f6cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 24507: 00b25690 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 24508: 0091f67c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 24509: 006c2558 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 24510: 0092a304 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 24510: 0092a2b4 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 24511: 0144912c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 24512: 00ae9904 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 24512: 00ae98b4 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 24513: 002cd3fc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ - 24514: 0086f2a8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ + 24514: 0086f258 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 24515: 014e13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 24516: 014e3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 24517: 014e3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 24518: 0097dea8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 24518: 0097de58 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 24519: 002cd324 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 24520: 0091f8ec 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 24520: 0091f89c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 24521: 014eef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 24522: 0151b8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 24523: 00379084 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 24524: 0060ebf4 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 24525: 00aaa088 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 24525: 00aaa038 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 24526: 014e14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 24527: 0085e2f0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 24527: 0085e2a0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 24528: 0151c1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 24529: 00861fb8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 24529: 00861f68 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 24530: 014e8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 24531: 008621a4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 24531: 00862154 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 24532: 014eb9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 24533: 006d92b8 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 24534: 0085e168 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 24535: 00b2125c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 24534: 0085e118 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 24535: 00b2120c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 24536: 014ecc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 24537: 0086205c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 24537: 0086200c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 24538: 006668b4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 24539: 014dfad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 24540: 014f2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 24541: 0151d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 24542: 0051d1a4 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 24543: 00841738 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 24543: 008416ec 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 24544: 014eae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 24545: 006b602c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 24546: 014e5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 24547: 014dee9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 24548: 014e8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 24549: 00b38d1c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 24550: 0085e22c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ - 24551: 00862100 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 24549: 00b38ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 24550: 0085e1dc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 24551: 008620b0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 24552: 0151cbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 24553: 0151b88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 24554: 008417b4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 24554: 00841768 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 24555: 0036de48 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 24556: 014ecfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 24557: 008ed480 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 24557: 008ed430 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 24558: 00673470 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 24559: 0066b3bc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 24560: 01434390 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 24561: 00435390 820 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 24562: 00b5fca8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 24562: 00b5fc58 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 24563: 014f01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 24564: 0151d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 24565: 00704094 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 24566: 0151bd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 24567: 00aa550c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 24568: 008538c8 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 24569: 00b5dee8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 24567: 00aa54bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 24568: 0085387c 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 24569: 00b5de98 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 24570: 0143430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 24571: 0151bc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 24572: 0095a630 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 24572: 0095a5e0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 24573: 014f28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 24574: 00841850 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 24575: 00921058 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 24574: 00841804 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 24575: 00921008 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 24576: 0048ddf0 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 24577: 0151b6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 24578: 00b38310 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 24578: 00b382c0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 24579: 006f3ac0 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 24580: 0082885c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 24580: 00828810 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 24581: 0075454c 76 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 24582: 0151d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 24583: 0151c802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 24584: 0151c304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 24585: 00353a08 708 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 24586: 009e2ba8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 24586: 009e2b58 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 24587: 0151c532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 24588: 01434288 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 24589: 0151c2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 24590: 0151d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 24591: 0070bf40 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 24592: 00b5d588 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 24592: 00b5d538 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 24593: 0151d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 24594: 014e8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 24595: 00b274e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 24595: 00b27490 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 24596: 0151b538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 24597: 0091fbf8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 24598: 00abfb78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 24597: 0091fba8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 24598: 00abfb28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 24599: 0031ee18 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 24600: 006912f8 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 24601: 00ac05f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 24601: 00ac05a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 24602: 002bec58 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 24603: 0151de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 24604: 014289f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 24605: 014f49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 24606: 00b034ec 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 24607: 00ae3e64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 24608: 00b042d4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 24606: 00b0349c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 24607: 00ae3e14 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 24608: 00b04284 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 24609: 0151c750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 24610: 014e6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 24611: 00b98350 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 24612: 00ad6f70 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 24613: 00b5407c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 24611: 00b98300 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 24612: 00ad6f20 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 24613: 00b5402c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 24614: 002cf98c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 24615: 014e3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 24616: 01443774 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 24617: 00b0fc7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 24618: 00b74464 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 24619: 00aa6258 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 24620: 00b89bd0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 24617: 00b0fc2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 24618: 00b74414 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 24619: 00aa6208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 24620: 00b89b80 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 24621: 0151b8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 24622: 0144387c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 24623: 014dcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 24624: 00a2f2ac 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 24625: 00b2ca44 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 24624: 00a2f25c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 24625: 00b2c9f4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 24626: 014e40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 24627: 007bbf04 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 24627: 007bbed8 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 24628: 01452840 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 24629: 014ecb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 24630: 002e40a0 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 24631: 006a248c 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 24632: 00cfd828 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 24632: 00cfd7d8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 24633: 014ed834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 24634: 00aee314 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 24634: 00aee2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 24635: 0151c7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 24636: 014437f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 24637: 002b4418 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 24638: 014f2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 24639: 0151cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 24640: 0151c1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 24641: 0151b41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 24642: 009b5b4c 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 24643: 00819b9c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 24644: 00b3ba9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 24645: 0083e524 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 24646: 00a94988 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ - 24647: 00820ed0 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ + 24642: 009b5afc 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 24643: 00819b50 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ + 24644: 00b3ba4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 24645: 0083e4d8 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 24646: 00a94938 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 24647: 00820e84 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 24648: 0151d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 24649: 014ed314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 24650: 00aa9cc4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 24651: 00bb1adc 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 24652: 008e127c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 24650: 00aa9c74 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 24651: 00bb1a8c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 24652: 008e122c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 24653: 0151be7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ - 24654: 00820f20 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ + 24654: 00820ed4 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 24655: 006303a4 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 24656: 008b5470 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 24656: 008b5420 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 24657: 0151b9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 24658: 002e3bc8 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 24659: 014e4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 24660: 01427f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ - 24661: 0086ed6c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ + 24661: 0086ed1c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 24662: 014f1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 24663: 0151ca7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 24664: 00989330 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 24664: 009892e0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 24665: 005bcb38 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 24666: 0151d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 24667: 006f3ac4 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ - 24668: 00820df0 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ + 24668: 00820da4 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 24669: 0151d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 24670: 014e8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 24671: 01438e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 24672: 014eef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 24673: 014e626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 24674: 014dfea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 24675: 006a4480 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ - 24676: 0086f8bc 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ + 24676: 0086f86c 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 24677: 0151d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 24678: 014e17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 24679: 00dce6f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 24680: 008dd6a8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 24679: 00dce6a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 24680: 008dd658 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 24681: 0151bc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 24682: 0151de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 24683: 00708e18 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 24684: 01438dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 24685: 0151c45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 24686: 0093bff8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 24686: 0093bfa8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 24687: 014e18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 24688: 0151c5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 24689: 014dd640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 24690: 014f3990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 24691: 00903ffc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 24692: 00b7424c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 24691: 00903fac 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 24692: 00b741fc 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 24693: 014f41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 24694: 0151b654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ - 24695: 0086f350 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ + 24695: 0086f300 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 24696: 014eadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 24697: 002c0cb0 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 24698: 0151cdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 24699: 008667a8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 24699: 00866758 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 24700: 0151b4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 24701: 00711a64 128 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 24702: 0066b2d0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 24703: 00866484 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ - 24704: 0084f420 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ + 24703: 00866434 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 24704: 0084f3d4 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 24705: 014e6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 24706: 0092298c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 24706: 0092293c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 24707: 014e714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24708: 0151c7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 24709: 006694fc 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 24710: 00adfea8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 24710: 00adfe58 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 24711: 014dd470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 24712: 01438d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 24713: 01512ba9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 24714: 00963ee4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 24714: 00963e94 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 24715: 0151b9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 24716: 00b410b0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 24716: 00b41060 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 24717: 014e21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 24718: 014efcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 24719: 0151c5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 24720: 0151c892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 24721: 00866604 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 24721: 008665b4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 24722: 0151bca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 24723: 0151d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 24724: 00827fb4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ - 24725: 008e5670 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 24724: 00827f68 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 24725: 008e5620 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 24726: 0151ba50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 24727: 00690174 636 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 24728: 0151ca6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 24729: 014ee6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 24730: 0151c07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 24731: 0151cd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 24732: 014f2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 24733: 006ad4a8 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 24734: 00375a9c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 24735: 0151b6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 24736: 00b16804 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 24736: 00b167b4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 24737: 0043575c 328 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 24738: 014e75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 24739: 0151bdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ - 24740: 0086ece8 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ + 24740: 0086ec98 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 24741: 0151d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 24742: 0151d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ - 24743: 0086f870 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 24744: 0082805c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 24743: 0086f820 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ + 24744: 00828010 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 24745: 014e39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 24746: 014de3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 24747: 014e7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 24748: 0151bfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 24749: 00ba2240 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 24749: 00ba21f0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 24750: 00716bd4 204 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 24751: 014ecf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 24752: 0151c84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 24753: 002dcc24 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 24754: 00902100 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ - 24755: 0086f300 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ + 24754: 009020b0 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 24755: 0086f2b0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 24756: 014e6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 24757: 00b39740 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 24757: 00b396f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 24758: 014e19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 24759: 0043414c 3840 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 24760: 002c0bf0 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24761: 00aa3a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24761: 00aa39c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24762: 00630290 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24763: 00b7a0a0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24763: 00b7a050 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24764: 014e046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24765: 014f3bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24766: 0151c266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24767: 00ae39fc 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24767: 00ae39ac 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24768: 0151bfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 24769: 00918f1c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 24769: 00918ecc 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 24770: 014ee3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24771: 0151c1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24772: 004d6e88 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24773: 0151d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24774: 00ba8f5c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24774: 00ba8f0c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24775: 014dee6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24776: 0151cd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24777: 01455a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 24778: 0151c46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24779: 00652560 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24780: 014e7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24781: 0093750c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24781: 009374bc 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24782: 0151d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24783: 009faf50 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24783: 009faf00 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24784: 0048f828 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24785: 0151b194 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24786: 0151bfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24787: 00d1da24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24788: 00ad52cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24789: 009f0ddc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24790: 00b4b380 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24787: 00d1d9d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24788: 00ad527c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24789: 009f0d8c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24790: 00b4b330 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24791: 014f3b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24792: 014f507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24793: 002cf6f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ - 24794: 0084f758 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ + 24794: 0084f70c 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 24795: 014e2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24796: 014df9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 24797: 0151c326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24798: 00b11438 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24798: 00b113e8 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24799: 014e648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 24800: 009b2100 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24800: 009b20b0 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 24801: 01428a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 24802: 0082818c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 24803: 00a87074 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24802: 00828140 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 24803: 00a87024 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 24804: 0060ca98 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 24805: 00927d64 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24805: 00927d14 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24806: 007078f8 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24807: 014de018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 24808: 00828230 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 24809: 009edb84 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24810: 00abc330 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24811: 00b24fa4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24812: 00b2f5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24808: 008281e4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 24809: 009edb34 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24810: 00abc2e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24811: 00b24f54 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24812: 00b2f550 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 24813: 014f47d0 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 24814: 00a31c8c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24814: 00a31c3c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24815: 003076cc 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24816: 0151ce24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24817: 00ab1160 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24817: 00ab1110 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24818: 0151c744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 24819: 00b2c030 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 24820: 008282d8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 24819: 00b2bfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24820: 0082828c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 24821: 0151d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 24822: 00963ee0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 24822: 00963e90 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24823: 0151cc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24824: 014f414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24825: 01457bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 24826: 0151b450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24827: 014e3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24828: 014dc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24829: 014ecaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24830: 00b4d610 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24830: 00b4d5c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24831: 0151be84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24832: 009d1f68 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24832: 009d1f18 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24833: 0151d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24834: 0097ead0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24834: 0097ea80 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24835: 014e57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 24836: 0091ea20 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 24836: 0091e9d0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 24837: 0151bfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24838: 006b55b8 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 24839: 008f4dc4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 24839: 008f4d74 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24840: 0151b37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24841: 00380f48 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24842: 00aa4090 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 24843: 00845a28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 24844: 00839024 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 24842: 00aa4040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24843: 008459dc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 24844: 00838fd8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 24845: 014ec00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 24846: 0086fba8 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 24847: 00903f94 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24848: 00b6df8c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24849: 00ad7740 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24846: 0086fb58 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ + 24847: 00903f44 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 24848: 00b6df3c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24849: 00ad76f0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24850: 0151b2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24851: 00acf5c0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24851: 00acf570 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24852: 014f03e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 24853: 008390ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 24854: 008b691c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24853: 00839060 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 24854: 008b68cc 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24855: 0151cd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24856: 014dff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24857: 00ac2e00 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24857: 00ac2db0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24858: 002d33e8 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24859: 0151c824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 24860: 0091d9d8 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 24860: 0091d988 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24861: 014de510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24862: 00b16270 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24863: 00ba1898 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 24864: 00845b80 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 24865: 0086b05c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 24862: 00b16220 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24863: 00ba1848 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24864: 00845b34 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 24865: 0086b00c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 24866: 0036bfac 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24867: 00851820 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 24868: 00aec410 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24867: 008517d4 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 24868: 00aec3c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24869: 0151c756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 24870: 00970d08 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 24870: 00970cb8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24871: 006e71ac 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24872: 0151bcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 24873: 00852158 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 24873: 0085210c 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 24874: 014eab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24875: 003648c8 228 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 24876: 0066a138 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 24877: 008517ec 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 24878: 0083913c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ - 24879: 00956598 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ - 24880: 0084f824 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ + 24877: 008517a0 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 24878: 008390f0 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 24879: 00956548 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 24880: 0084f7d8 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 24881: 0151d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 24882: 0151bf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 24883: 013ba3b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24884: 013bcf44 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24885: 0151c62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24886: 01429b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 24887: 006c15ec 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24888: 0151c3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24889: 0151d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24890: 014e2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24891: 00893944 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 24892: 0082b314 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 24891: 008938f4 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24892: 0082b2c8 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 24893: 0151cc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24894: 014f0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24895: 00b46980 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24895: 00b46930 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24896: 002cbf68 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24897: 0151c9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24898: 014e2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24899: 0151c974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24900: 002cceb4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24901: 0036c3f0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 24902: 00995958 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24902: 00995908 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24903: 014ecd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24904: 014e11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24905: 0151b690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 24906: 0082b420 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 24906: 0082b3d4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 24907: 01429d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 24908: 00428700 1652 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 24909: 014ecc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 24910: 008403dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 24911: 00b5f4d8 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24910: 00840390 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 24911: 00b5f488 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24912: 0151cc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 24913: 0093b204 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 24913: 0093b1b4 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24914: 014ef1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24915: 0151b594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 24916: 0084046c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 24916: 00840420 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 24917: 0057b298 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24918: 0143eec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 24919: 0151c0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24920: 014e1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24921: 0139ac84 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24922: 013b7fb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24923: 014dfd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24924: 01429c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 24925: 014e0bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24926: 00af4910 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24926: 00af48c0 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24927: 00656528 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24928: 00b416dc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24928: 00b4168c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24929: 014ea888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24930: 0082b4f4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 24930: 0082b4a8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 24931: 0143ee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 24932: 00abaf3c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24933: 00b432bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24934: 00b68618 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24935: 00add580 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24932: 00abaeec 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24933: 00b4326c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24934: 00b685c8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24935: 00add530 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24936: 006cb4d4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24937: 0151d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24938: 0151c7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24939: 0151c030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 24940: 008404fc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 24940: 008404b0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 24941: 014e677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 24942: 008eeb60 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 24942: 008eeb10 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24943: 01454b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 24944: 0151bcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 24945: 008517c0 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 24946: 00855d38 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 24945: 00851774 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 24946: 00855ce8 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 24947: 01454838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 24948: 014eaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24949: 0151c46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24950: 0151b722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24951: 0151b40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24952: 009bf044 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24952: 009beff4 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24953: 0143edb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 24954: 006e9448 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24955: 00929bc8 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24955: 00929b78 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24956: 014df8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 24957: 014e765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 24958: 008d7a78 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 24958: 008d7a28 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24959: 0151c444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 24960: 009192b0 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24961: 009fdbe8 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 24962: 00830e8c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 24960: 00919260 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 24961: 009fdb98 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24962: 00830e40 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 24963: 01453ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 24964: 01435074 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ - 24965: 008e5df8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 24965: 008e5da8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24966: 01441eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 24967: 0151c668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24968: 002cf838 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24969: 01454e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 24970: 00830f48 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 24970: 00830efc 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 24971: 014ddfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24972: 0151c4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24973: 01441e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 24974: 014ed544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 24975: 01434ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 24976: 00ade060 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 24977: 008b5494 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 24978: 008d8138 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 24979: 008ed6ac 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 24980: 009596dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 24981: 009657b4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 24976: 00ade010 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24977: 008b5444 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24978: 008d80e8 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 24979: 008ed65c 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 24980: 0095968c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 24981: 00965764 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24982: 002ba698 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24983: 0151cda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24984: 014f0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24985: 00889c04 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 24985: 00889bb4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 24986: 014f4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24987: 002d8df0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24988: 014f2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24989: 009b8940 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24989: 009b88f0 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24990: 014eaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24991: 014f1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24992: 01441dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 24993: 00b78e0c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 24994: 0082c00c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 24993: 00b78dbc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24994: 0082bfc0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 24995: 00648894 364 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 24996: 014dd490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 24997: 008d7dd8 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 24997: 008d7d88 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24998: 0151cc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 24999: 00831038 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 24999: 00830fec 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25000: 00321b74 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 25001: 0091e18c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 25001: 0091e13c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25002: 0151c60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 25003: 00913248 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 25003: 009131f8 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25004: 0151c5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25005: 002cc33c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25006: 01429bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25007: 01434f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25008: 002ccf7c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25009: 006e9048 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 25010: 0095a3b0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25011: 00b3da30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25012: 009dff68 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25010: 0095a360 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 25011: 00b3d9e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25012: 009dff18 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25013: 0151c8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25014: 008696c8 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25014: 00869678 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25015: 0151b6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25016: 014ee58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25017: 01513d04 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25018: 0144c7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_b │ │ │ │ - 25019: 008f0bc0 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 25019: 008f0b70 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25020: 002d2d58 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25021: 01429e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25022: 0151d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25023: 013bcd04 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 25024: 0144c6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_h │ │ │ │ - 25025: 00b669dc 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25025: 00b6698c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25026: 00678144 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25027: 014e0a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25028: 00935db0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25029: 00b15810 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25028: 00935d60 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25029: 00b157c0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25030: 006b9a80 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25031: 01429d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25032: 014ede0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ - 25033: 008d6578 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25034: 008b4cfc 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 25035: 0096cd20 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 25033: 008d6528 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ + 25034: 008b4cac 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25035: 0096ccd0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25036: 0151b71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25037: 002dbc40 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25038: 002c16f8 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25039: 00a9fc5c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25039: 00a9fc0c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25040: 0151d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25041: 014e614c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 25042: 00918180 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 25042: 00918130 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 25043: 0151c3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25044: 014e4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25045: 00ac65f0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25045: 00ac65a0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25046: 014e2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25047: 0151bf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25048: 00856a2c 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25048: 008569dc 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25049: 01412e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25050: 00b22754 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25050: 00b22704 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25051: 0151c656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25052: 0069fa0c 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25053: 014dd5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25054: 0151ba3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25055: 0151d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 25056: 0095c5d4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25057: 00830c48 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25056: 0095c584 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 25057: 00830bfc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25058: 0060c7e0 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 25059: 014ebb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25060: 0144d3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25061: 0144d32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25062: 005efa2c 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25063: 002c0db0 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25064: 014f0064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 25065: 00956d40 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25066: 00abb954 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25065: 00956cf0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 25066: 00abb904 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25067: 0151bffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25068: 0036a34c 292 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25069: 00830cec 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ - 25070: 009500a4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 25069: 00830ca0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25070: 00950054 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25071: 0028a900 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25072: 014f3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25073: 014e8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25074: 0151d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25075: 014e739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25076: 00b8828c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25076: 00b8823c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25077: 0151b9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25078: 0069bc74 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25079: 002b8fdc 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25080: 014293bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25081: 0097bbd4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25082: 008464f0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25081: 0097bb84 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25082: 008464a4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25083: 014dd3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25084: 00ab6d80 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25084: 00ab6d30 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25085: 00709f28 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25086: 00409960 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25087: 0151c340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25088: 00a12f94 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25088: 00a12f44 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25089: 0151d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 25090: 0151b2e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25091: 00b37664 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25092: 00830dc0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25091: 00b37614 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25092: 00830d74 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25093: 014dd530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25094: 0066c068 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25095: 014462c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25096: 00b36180 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25096: 00b36130 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25097: 002a1f60 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25098: 00b6e834 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25099: 00b6ea3c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25100: 0093384c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25098: 00b6e7e4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25099: 00b6e9ec 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25100: 009337fc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25101: 014294c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25102: 007f0744 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25102: 007f068c 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25103: 014e61cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 25104: 0096cc80 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25105: 008b4840 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25106: 00846654 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25104: 0096cc30 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 25105: 008b47f0 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25106: 00846608 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25107: 01446240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25108: 014f2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25109: 009c8e10 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25110: 00b6fe94 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25111: 00b9b680 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25109: 009c8dc0 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25110: 00b6fe44 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25111: 00b9b630 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25112: 0151c496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25113: 0151b8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25114: 00af0150 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25114: 00af0100 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25115: 0151d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25116: 0038cc34 152 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25117: 013bc5c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25118: 0151b34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25119: 00a9ecc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25120: 00b69db8 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25119: 00a9ec78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25120: 00b69d68 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25121: 01429440 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25122: 0151cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25123: 0151bc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25124: 014e5900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25125: 014e17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25126: 014df348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25127: 0151c4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25128: 01440db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25129: 0151bf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 25130: 0095c3f4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25131: 00b7b8d0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25130: 0095c3a4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 25131: 00b7b880 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25132: 00754c0c 308 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25133: 0151d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25134: 0151c90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25135: 014d68cc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25136: 00b3edbc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25136: 00b3ed6c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25137: 0151b9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25138: 014de240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25139: 014e50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25140: 014e3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25141: 014ddb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25142: 014e9cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25143: 01440d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25144: 002c0c10 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25145: 0151d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25146: 0057a4b0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25147: 00b31b90 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25147: 00b31b40 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25148: 014e09c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25149: 014ea848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25150: 0151be6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25151: 014efea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25152: 013bcd3c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25153: 0151c86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25154: 0151c0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25155: 00ac4e08 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25156: 00b2daf8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25155: 00ac4db8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25156: 00b2daa8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25157: 0151c5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25158: 014e5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25159: 014e73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25160: 002cc6d4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25161: 00abd224 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25162: 00b5f198 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25161: 00abd1d4 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25162: 00b5f148 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25163: 002cd030 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25164: 0151bfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25165: 0031ba0c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25166: 0151b764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25167: 00490f80 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25168: 0151d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ - 25169: 008581ac 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ - 25170: 0081e054 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ + 25169: 0085815c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ + 25170: 0081e008 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25171: 0151c16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25172: 0066c350 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25173: 00b082dc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 25174: 0084f4ec 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ + 25173: 00b0828c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25174: 0084f4a0 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25175: 01440ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25176: 00b45cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25177: 00843f84 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25176: 00b45c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25177: 00843f38 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25178: 0066dc98 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25179: 009e5174 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25179: 009e5124 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25180: 012ece8c 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25181: 005c6cd4 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25182: 014f3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25183: 0082ae60 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25184: 009c7704 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ - 25185: 0081e328 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ + 25183: 0082ae14 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25184: 009c76b4 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25185: 0081e2dc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25186: 0060d560 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 25187: 00821204 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ + 25187: 008211b8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25188: 0151cd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25189: 00902890 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25189: 00902840 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25190: 01455ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25191: 006b5624 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25192: 00844160 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25193: 0082aecc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25192: 00844114 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25193: 0082ae80 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25194: 0151b6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25195: 00b1937c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25195: 00b1932c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25196: 006790a4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25197: 00821260 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25198: 00b95388 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25197: 00821214 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ + 25198: 00b95338 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25199: 014ea148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25200: 009c2870 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25200: 009c2820 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25201: 0151c6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25202: 0066b998 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 25203: 0081e228 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ + 25203: 0081e1dc 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25204: 014e2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25205: 0151cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25206: 00821104 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25207: 00aa43cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25206: 008210b8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ + 25207: 00aa437c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25208: 014f28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25209: 0151de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25210: 014ecb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25211: 0083819c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25211: 00838150 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25212: 014f2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25213: 00b43e34 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25213: 00b43de4 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25214: 014e1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25215: 014dcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25216: 009266d8 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25217: 00ae03ac 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25216: 00926688 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25217: 00ae035c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25218: 014df518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25219: 014e9ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25220: 014dd870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25221: 0082af5c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25221: 0082af10 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25222: 0151be0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25223: 014e76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25224: 00a4a85c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25224: 00a4a80c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25225: 0151c876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25226: 00ad5900 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25227: 00aa6030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25226: 00ad58b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25227: 00aa5fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25228: 0065ac8c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 25229: 0095c86c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 25229: 0095c81c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25230: 0151ba70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25231: 014f3b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25232: 014e80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25233: 014505b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25234: 0139f7e0 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25235: 00b1e31c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25235: 00b1e2cc 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25236: 014ebb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25237: 014e2ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25238: 012ed918 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25239: 014ed084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25240: 014e4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25241: 014e4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25242: 00373d6c 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25243: 009c6e6c 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 25244: 009631ec 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 25243: 009c6e1c 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25244: 0096319c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25245: 014f23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 25246: 0095b04c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25247: 009fa75c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25246: 0095affc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 25247: 009fa70c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25248: 014e75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 25249: 0095013c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 25249: 009500ec 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25250: 0031ca48 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25251: 014e2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25252: 007b1418 148 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25253: 00917e80 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 25254: 008f9e9c 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25253: 00917e30 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 25254: 008f9e4c 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25255: 0036ccf0 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25256: 014f3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25257: 00b99cdc 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25258: 00ad4f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25257: 00b99c8c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25258: 00ad4ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25259: 014f07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25260: 0151b970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25261: 0151d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25262: 00932ec4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25263: 0085bde0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25264: 00ad5ff0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25262: 00932e74 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25263: 0085bd90 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25264: 00ad5fa0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25265: 002c2950 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25266: 00342a54 104 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25267: 0151c582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25268: 0085bc48 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25268: 0085bbf8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25269: 00694230 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25270: 00b2520c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25270: 00b251bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25271: 006b99dc 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25272: 00b7f810 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25272: 00b7f7c0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25273: 014dd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25274: 01392bc0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25275: 014e4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25276: 006b54bc 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25277: 00992170 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25277: 00992120 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25278: 0151d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25279: 0151c452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ - 25280: 0081e384 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ + 25280: 0081e338 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25281: 0151d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 25282: 009205bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 25282: 0092056c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25283: 01435fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25284: 0083ebc4 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25285: 0085bd14 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25284: 0083eb78 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25285: 0085bcc4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25286: 01512bab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 25287: 0151b846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25288: 014ef320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25289: 014dd810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25290: 00af5320 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25290: 00af52d0 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25291: 0151d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25292: 014ef264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25293: 014def7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ - 25294: 0081e628 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ + 25294: 0081e5dc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25295: 01435f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25296: 014e9928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25297: 00ad3a8c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25298: 00b6c554 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25297: 00ad3a3c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25298: 00b6c504 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25299: 014e2b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25300: 0151b866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25301: 014ee4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25302: 0151b28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25303: 0031c074 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25304: 0151bd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25305: 014de8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25306: 006b554c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25307: 0070c9b0 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25308: 014e706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25309: 009ef1a0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25310: 00926264 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25309: 009ef150 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25310: 00926214 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25311: 0151be0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25312: 014f3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25313: 00a99188 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25313: 00a99138 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25314: 014e3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25315: 0151b9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25316: 009ec30c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 25317: 00b63218 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ - 25318: 0081e528 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ + 25316: 009ec2bc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25317: 00b631c8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25318: 0081e4dc 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25319: 014ecbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ - 25320: 00870050 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ + 25320: 00870000 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25321: 00791ca0 84 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25322: 0144a020 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25323: 014f4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25324: 0031be78 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25325: 01435ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25326: 014f43a8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25327: 0150a8a0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25328: 00b29fe8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25329: 0098e628 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25328: 00b29f98 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25329: 0098e5d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25330: 0144a128 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25331: 0151bd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25332: 009fb5f0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25332: 009fb5a0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25333: 014f2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25334: 0151c954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25335: 0151c2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25336: 0151b650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25337: 00aa3d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25337: 00aa3d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25338: 0151bd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25339: 014f3ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25340: 0028b48c 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 25341: 014f2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25342: 0151c6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25343: 00ae2640 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25343: 00ae25f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25344: 0144a0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25345: 014ed4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25346: 006b2b08 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25347: 0151c430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25348: 0151b5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25349: 002dc0bc 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25350: 0151d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25351: 00af39c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25351: 00af3978 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25352: 0144324c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25353: 014e2aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25354: 0151cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25355: 014f8190 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25356: 0151d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25357: 00b8b92c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25357: 00b8b8dc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25358: 0151d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25359: 014ea1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25360: 014f07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25361: 00b26560 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25361: 00b26510 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25362: 014ed014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25363: 014e5550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25364: 00ae1904 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25364: 00ae18b4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25365: 014f0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25366: 01457724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ - 25367: 0090e8b4 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 25367: 0090e864 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25368: 005691c0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25369: 0098cc8c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25369: 0098cc3c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25370: 014df298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25371: 00b7ee08 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25371: 00b7edb8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25372: 014eeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25373: 0151bc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25374: 0145782c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25375: 014f1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25376: 003689c0 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25377: 014e5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 25378: 002dd01c 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -25384,823 +25384,823 @@ │ │ │ │ 25380: 014e52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 25381: 014e9808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 25382: 0048ec80 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 25383: 014e13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 25384: 014ecd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25385: 00656150 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25386: 014e3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 25387: 0090ded0 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 25387: 0090de80 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25388: 014eeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25389: 0151cc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25390: 014577a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25391: 0085f280 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25392: 009cce74 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25391: 0085f230 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25392: 009cce24 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25393: 01440888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25394: 007b14ac 140 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25395: 0151d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25396: 00992958 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25396: 00992908 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25397: 00328260 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25398: 0151d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25399: 0085f01c 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25400: 00b7c2fc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 25401: 008f6754 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 25399: 0085efcc 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25400: 00b7c2ac 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25401: 008f6704 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25402: 014f458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25403: 00b1b5a4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25403: 00b1b554 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25404: 0151ba92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25405: 0151d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25406: 007a48dc 64 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25407: 00320e48 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25408: 0085f150 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25408: 0085f100 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25409: 0151bbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25410: 00ac5240 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25410: 00ac51f0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25411: 002eb46c 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25412: 014f3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25413: 014f1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25414: 00a9e90c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25414: 00a9e8bc 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25415: 0151b8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25416: 0050eac4 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25417: 014e9ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25418: 0151c3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25419: 00b2b238 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25419: 00b2b1e8 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25420: 01447e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25421: 0151deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25422: 0151d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25423: 01455cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25424: 006908f0 448 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25425: 003208c4 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25426: 014df998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ - 25427: 00b83ab4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 25427: 00b83a64 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 25428: 01447f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25429: 0050e218 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25430: 0151c05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25431: 013b80a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25432: 00b1d928 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25433: 00828e84 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25432: 00b1d8d8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25433: 00828e38 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25434: 0151c08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 25435: 00afe54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25435: 00afe4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25436: 014ebd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25437: 014ea138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25438: 0142fefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25439: 00520b58 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25440: 002b5a14 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25441: 009d2250 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25441: 009d2200 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25442: 01447e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25443: 00704f60 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25444: 0048f5d0 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25445: 014e8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25446: 00673ce0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25447: 00aff24c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25447: 00aff1fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25448: 014e13f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25449: 013ba684 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25450: 0142fe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25451: 01451ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25452: 00b5f22c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25452: 00b5f1dc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25453: 004dfc34 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 25454: 00973eb4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 25454: 00973e64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25455: 0144135c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25456: 0145194c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25457: 0151c448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25458: 002cfe2c 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25459: 00b66998 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25459: 00b66948 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25460: 0151bb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25461: 00a7f718 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25461: 00a7f6c8 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25462: 002cf634 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25463: 00b0ea5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25464: 00cfd0d4 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25463: 00b0ea0c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25464: 00cfd084 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25465: 0151bd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25466: 01451a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 25467: 005c6218 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 25468: 0151deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 25469: 008b69e4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 25469: 008b6994 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 25470: 0068be2c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 25471: 002c1bf0 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 25472: 0151b4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 25473: 014e713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 25474: 0082dca0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 25474: 0082dc54 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 25475: 0151d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 25476: 0151cb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 25477: 002be664 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 25478: 0068fe70 772 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 25479: 014519d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 25480: 0082dd1c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 25480: 0082dcd0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 25481: 0151de3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 25482: 014e660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 25483: 0151d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 25484: 00ba3378 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 25484: 00ba3328 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 25485: 006c0970 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 25486: 006a6a00 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 25487: 014262c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ - 25488: 0091db84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 25489: 00a7e0e8 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 25490: 00b61018 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 25488: 0091db34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 25489: 00a7e098 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 25490: 00b60fc8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 25491: 0151c2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 25492: 002d3350 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 25493: 007b1538 200 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 25494: 014e4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 25495: 014e0c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 25496: 013badb4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 25497: 014ea198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 25498: 002c7e7c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 25499: 0151c81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 25500: 014ee77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 25501: 014dfe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 25502: 0151d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 25503: 00660338 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 25504: 00ad9c60 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 25504: 00ad9c10 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 25505: 00281e28 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 25506: 00b44418 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 25507: 00b762f4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 25508: 009890b8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 25506: 00b443c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 25507: 00b762a4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 25508: 00989068 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 25509: 014e3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 25510: 014e0960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 25511: 0082ddb4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 25512: 00a3b7e0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 25511: 0082dd68 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 25512: 00a3b790 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 25513: 01448448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 25514: 0064de90 1084 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 25515: 0151b946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 25516: 006d592c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 25517: 00adfd20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 25518: 009026a0 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 25519: 0091ca4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 25517: 00adfcd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 25518: 00902650 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 25519: 0091c9fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 25520: 0151d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 25521: 0151bf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 25522: 014483c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 25523: 0098b7e4 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 25524: 009fe084 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 25523: 0098b794 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 25524: 009fe034 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 25525: 0030e718 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 25526: 002ba798 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 25527: 013b8080 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ - 25528: 0086cc50 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ + 25528: 0086cc00 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 25529: 014d9cec 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 25530: 0151b730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 25531: 002b8db4 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 25532: 0151d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 25533: 009cb7b0 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 25533: 009cb760 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 25534: 0151d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 25535: 0151d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 25536: 0151c544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 25537: 00aa040c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 25538: 00b657e0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 25537: 00aa03bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 25538: 00b65790 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 25539: 0151bc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 25540: 00adc364 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 25540: 00adc314 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 25541: 0031db58 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 25542: 0092c9c4 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 25543: 00992948 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 25542: 0092c974 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 25543: 009928f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 25544: 002f51c4 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 25545: 0151b2ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 25546: 0070c6c8 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 25547: 014efd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 25548: 00b65af4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 25548: 00b65aa4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 25549: 00670684 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 25550: 00af1bac 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 25550: 00af1b5c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 25551: 0151b32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 25552: 01414630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 25553: 0151c446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 25554: 0052d854 108 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 25555: 014e3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 25556: 00affec0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 25557: 00baa110 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 25556: 00affe70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 25557: 00baa0c0 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 25558: 014ee27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 25559: 009c3b68 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 25559: 009c3b18 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 25560: 0151c8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 25561: 0065abc4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 25562: 002b5708 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 25563: 0151d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 25564: 007d32c4 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 25564: 007d31f8 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 25565: 0151bcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 25566: 007af824 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ - 25567: 0082afec 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 25567: 0082afa0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 25568: 0151bbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 25569: 006a1344 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 25570: 014e9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 25571: 014ea008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 25572: 0151c13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 25573: 014eb724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 25574: 014e4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 25575: 00319b54 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 25576: 0082b054 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 25576: 0082b008 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 25577: 014e6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 25578: 0082de4c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 25578: 0082de00 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 25579: 004026f8 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 25580: 008eedb8 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 25580: 008eed68 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 25581: 014e035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 25582: 014f3e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 25583: 0142812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 25584: 014f2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 25585: 0082dec8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 25585: 0082de7c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 25586: 002ba09c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 25587: 0151bbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 25588: 0151ba00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 25589: 00ba61d0 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 25589: 00ba6180 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 25590: 0151b6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 25591: 014f3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 25592: 014eeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 25593: 014f4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ - 25594: 0093e6a8 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 25594: 0093e658 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 25595: 002c7f28 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 25596: 0151b83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 25597: 0082b0e0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 25597: 0082b094 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 25598: 014f502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 25599: 00b1283c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 25600: 00989bd0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 25599: 00b127ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 25600: 00989b80 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 25601: 013b45ec 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 25602: 014e694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 25603: 0151b2ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 25604: 002c8314 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 25605: 0151b62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 25606: 014efdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 25607: 0151cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 25608: 014ed9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 25609: 0082df60 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 25609: 0082df14 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 25610: 014e8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 25611: 0151b6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 25612: 014de078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 25613: 0065a53c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 25614: 014e4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 25615: 00aee484 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 25615: 00aee434 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 25616: 0151b2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 25617: 00b83d78 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 25617: 00b83d28 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 25618: 0151b7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 25619: 006d37c0 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 25620: 014e0ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 25621: 006ea11c 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 25622: 0151c398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 25623: 008c45d4 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 25624: 009c2638 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 25625: 00b002f4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 25626: 00ac3280 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 25623: 008c4584 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 25624: 009c25e8 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 25625: 00b002a4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 25626: 00ac3230 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 25627: 014de220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 25628: 00aa6704 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 25628: 00aa66b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 25629: 0151c4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 25630: 00b291e0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 25631: 00b2ceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 25630: 00b29190 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 25631: 00b2ce5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 25632: 014eef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 25633: 00b9d320 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 25634: 0083b448 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 25633: 00b9d2d0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 25634: 0083b3fc 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 25635: 006938d4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 25636: 014e0c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 25637: 00708900 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 25638: 0151d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 25639: 006d8cb8 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 25640: 002c6634 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 25641: 00b5edf0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 25641: 00b5eda0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 25642: 0151ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 25643: 00657abc 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 25644: 014e55a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 25645: 00667478 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 25646: 00b2f378 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 25646: 00b2f328 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 25647: 0151b60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 25648: 00d41a9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 25648: 00d41a4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 25649: 0151cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 25650: 014e68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 25651: 014145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 25652: 014f0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 25653: 0083b618 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 25653: 0083b5cc 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 25654: 014f3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 25655: 0151d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 25656: 014e3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 25657: 007b1600 212 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 25658: 0151cb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 25659: 013b6c88 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 25660: 014de814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 25661: 014ea8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 25662: 00aa8384 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 25662: 00aa8334 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 25663: 0053ad5c 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 25664: 0151df15 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 25665: 00703d78 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 25666: 00a40f90 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 25667: 00b160c8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 25666: 00a40f40 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 25667: 00b16078 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 25668: 014f02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 25669: 0151cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 25670: 00cfcd20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 25671: 0083b7c4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 25670: 00cfccd0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 25671: 0083b778 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 25672: 014e4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 25673: 0151bdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 25674: 0151d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 25675: 00a0b82c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 25675: 00a0b7dc 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 25676: 0151cc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 25677: 00ae13e8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 25677: 00ae1398 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 25678: 0151d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 25679: 003c3158 452 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 25680: 014e0db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 25681: 0151bb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 25682: 0151cc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 25683: 014f2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 25684: 0151cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 25685: 013b8030 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 25686: 0144c120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 25687: 014e11d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 25688: 00929e08 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 25689: 00b79ec4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 25690: 008f608c 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 25688: 00929db8 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 25689: 00b79e74 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 25690: 008f603c 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 25691: 006b475c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 25692: 014f530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 25693: 014e619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 25694: 00b026bc 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 25694: 00b0266c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 25695: 0068e6dc 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 25696: 014ecb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 25697: 0151c9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 25698: 014f0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 25699: 0151bbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 25700: 006ac414 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 25701: 002a4158 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 25702: 00af7f38 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 25703: 009e1898 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 25702: 00af7ee8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 25703: 009e1848 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 25704: 0151cda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 25705: 00678d94 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 25706: 00a9db38 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 25706: 00a9dae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 25707: 01410a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 25708: 0151d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 25709: 0151d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 25710: 009589fc 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 25711: 008ac234 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 25710: 009589ac 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 25711: 008ac1e4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 25712: 014ef174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 25713: 0143c688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 25714: 0151c91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 25715: 01416100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 25716: 00b128f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 25716: 00b128a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 25717: 0151bcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 25718: 0151ce12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 25719: 0091346c 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 25720: 00b6fb24 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 25719: 0091341c 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 25720: 00b6fad4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 25721: 0143c604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ - 25722: 0081a370 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 25723: 00b25cf8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ - 25724: 0081a458 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ + 25722: 0081a324 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ + 25723: 00b25ca8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 25724: 0081a40c 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ 25725: 006682d4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 25726: 0151c0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 25727: 00b549e8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 25727: 00b54998 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 25728: 00511a34 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 25729: 004dc508 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 25730: 01452ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 25731: 00b47a7c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 25732: 009310c0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 25731: 00b47a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 25732: 00931070 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 25733: 0031f5a4 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 25734: 002cf988 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 25735: 00b0526c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 25736: 009f9f28 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 25735: 00b0521c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 25736: 009f9ed8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 25737: 002b9ac4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 25738: 0151b75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 25739: 002c7fd0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 25740: 014e1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 25741: 014e3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 25742: 014f36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 25743: 0086d038 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ + 25743: 0086cfe8 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 25744: 014e02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 25745: 0151cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 25746: 00645a88 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 25747: 00b694c8 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 25747: 00b69478 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 25748: 0151bc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 25749: 0085b204 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 25749: 0085b1b4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 25750: 0143c580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ - 25751: 00959cd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 25751: 00959c80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 25752: 0151d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 25753: 00929e30 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 25754: 00ab85a4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 25753: 00929de0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 25754: 00ab8554 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 25755: 0151c88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 25756: 00970f1c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 25757: 0085b064 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 25756: 00970ecc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 25757: 0085b014 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 25758: 002dcff8 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 25759: 005c65a4 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 25760: 00512148 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 25761: 00b96bf4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 25761: 00b96ba4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 25762: 0151bcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 25763: 0151c8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 25764: 00917538 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 25764: 009174e8 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 25765: 014e7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 25766: 00b381d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 25766: 00b38180 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 25767: 014f535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 25768: 00ae8fec 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 25769: 0085b134 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 25768: 00ae8f9c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 25769: 0085b0e4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 25770: 006d5c2c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 25771: 002a3464 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 25772: 0091e468 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 25772: 0091e418 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 25773: 005c880c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 25774: 014ee30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 25775: 008658e4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 25776: 009fc8d8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 25775: 00865894 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 25776: 009fc888 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 25777: 01452ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 25778: 0151c36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 25779: 014e47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 25780: 008655c0 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 25780: 00865570 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 25781: 014e82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 25782: 0151cbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 25783: 00490f20 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 25784: 0144a968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 25785: 014e0e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 25786: 004dfd50 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 25787: 01414528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 25788: 0144aa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 25789: 00611ec8 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 25790: 0151d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 25791: 014f2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 25792: 0151c77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 25793: 0151d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 25794: 005ccd50 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 25795: 0091f010 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 25796: 009c3c00 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 25797: 00865740 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 25795: 0091efc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 25796: 009c3bb0 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 25797: 008656f0 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 25798: 014f4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 25799: 007536d4 376 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 25800: 00aef8c0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 25801: 009736cc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 25800: 00aef870 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 25801: 0097367c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 25802: 00788774 112 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 25803: 0151d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 25804: 014e9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 25805: 008520d8 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 25805: 0085208c 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 25806: 014eadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 25807: 0151bbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 25808: 014e721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 25809: 0151b754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 25810: 0066a014 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 25811: 00b92338 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 25811: 00b922e8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 25812: 0060df9c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 25813: 0151d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25814: 0151bda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25815: 00929da4 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25815: 00929d54 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 25816: 0144a9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 25817: 00b91288 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 25818: 00851ac0 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25819: 0099f684 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 25820: 008f44a8 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 25817: 00b91238 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25818: 00851a74 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 25819: 0099f634 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25820: 008f4458 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25821: 014eb524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25822: 014258f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 25823: 00b70710 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25823: 00b706c0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25824: 0151c396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25825: 014e9f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25826: 014eec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25827: 0151cc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25828: 0151cbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25829: 0079f62c 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 25830: 002c9940 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25831: 00a9ff2c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25832: 009eed54 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25831: 00a9fedc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25832: 009eed04 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25833: 014ea298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25834: 009f0cfc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25834: 009f0cac 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25835: 014ebeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25836: 0151d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25837: 0078565c 72 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 25838: 006e4ac0 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25839: 013bcc48 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25840: 01457c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 25841: 002ca4b0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 25842: 008ef534 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25843: 00a860b4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 25844: 00919744 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 25845: 00b2872c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25846: 00b646f0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25847: 00aa5060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25848: 00b0ce14 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25842: 008ef4e4 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 25843: 00a86064 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25844: 009196f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 25845: 00b286dc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25846: 00b646a0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25847: 00aa5010 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25848: 00b0cdc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25849: 0151c50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25850: 014e9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25851: 014eccd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25852: 014e6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25853: 014ea0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25854: 00413b3c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25855: 014e7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 25856: 014ed614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 25857: 014175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 25858: 0151bd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 25859: 0030fe88 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 25860: 0095dd1c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 25860: 0095dccc 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25861: 004e3064 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 25862: 008e32b4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 25862: 008e3264 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25863: 0151b61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25864: 0151cc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25865: 008bb584 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25865: 008bb534 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25866: 01412320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25867: 014e4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25868: 00694a54 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25869: 00b7766c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 25870: 00b3c990 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25869: 00b7761c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25870: 00b3c940 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25871: 002bcab0 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25872: 00afe4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25873: 00adf450 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25872: 00afe4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25873: 00adf400 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25874: 014e5500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25875: 014e018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25876: 0151b5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 25877: 0083513c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 25877: 008350f0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 25878: 0151bd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25879: 00b2fd1c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25879: 00b2fccc 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25880: 0065c2cc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25881: 01411ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 25882: 008351f8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 25882: 008351ac 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 25883: 014f3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25884: 014f25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 25885: 0095a4f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25886: 00834cb4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 25887: 00a9f58c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25885: 0095a4a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 25886: 00834c68 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 25887: 00a9f53c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25888: 014e07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25889: 006ac024 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25890: 014df01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25891: 00936528 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25891: 009364d8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25892: 014f0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25893: 00b8adf4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 25894: 00ae5fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25893: 00b8ada4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25894: 00ae5f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25895: 005134c8 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 25896: 00834d70 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 25896: 00834d24 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 25897: 0150a1b0 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25898: 007927d8 15124 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 25899: 014f505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 25900: 00917dec 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 25900: 00917d9c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 25901: 014de6dc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25902: 00b01fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25902: 00b01f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25903: 0151c7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25904: 006abd24 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25905: 014eb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 25906: 008352e8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 25906: 0083529c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 25907: 005cec88 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25908: 014f1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 25909: 00918c60 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 25909: 00918c10 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 25910: 0151b67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25911: 0141a014 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 25912: 0141a064 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 25913: 014f501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25914: 0141a0b4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25915: 00b2acdc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25915: 00b2ac8c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25916: 007046fc 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25917: 014f0584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25918: 0141a0e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25919: 014f1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25920: 00b876a4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25921: 00a4a23c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25920: 00b87654 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25921: 00a4a1ec 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25922: 0141a134 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25923: 0141a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25924: 014de3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25925: 00834e60 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 25925: 00834e14 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 25926: 0151d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25927: 0151cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 25928: 00baf160 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 25929: 00970950 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 25928: 00baf110 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25929: 00970900 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25930: 002d28bc 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 25931: 00934504 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25931: 009344b4 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25932: 0151cbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 25933: 0086d2cc 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 25933: 0086d27c 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 25934: 0057a870 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25935: 0151c5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25936: 0151ba5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25937: 0151d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25938: 014e652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25939: 00affaac 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25940: 009b6d4c 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25939: 00affa5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25940: 009b6cfc 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25941: 014ebebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25942: 00403e60 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25943: 014ef5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 25944: 008315b8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ - 25945: 00970910 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25946: 00b04e48 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25944: 0083156c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 25945: 009708c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 25946: 00b04df8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25947: 00320d48 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25948: 0151b4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25949: 0098e574 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25949: 0098e524 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25950: 002d09fc 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 25951: 008316cc 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ - 25952: 009729c4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 25951: 00831680 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 25952: 00972974 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25953: 014e1360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25954: 009355bc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25955: 00ba84cc 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25954: 0093556c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25955: 00ba847c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25956: 014e2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25957: 009c2a78 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25957: 009c2a28 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 25958: 014ee0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 25959: 00ad4804 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25959: 00ad47b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25960: 0053df64 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25961: 00adf78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25961: 00adf73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25962: 014f1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 25963: 009725c4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 25963: 00972574 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25964: 0151b748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25965: 014ec734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25966: 00b23810 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25966: 00b237c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25967: 0151c2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25968: 0050c7f8 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 25969: 014e56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 25970: 00973db4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 25970: 00973d64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25971: 0151ce32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25972: 0151cd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 25973: 00972fb8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25974: 009f6ba0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 25975: 00831804 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ - 25976: 0097300c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 25977: 00973068 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 25973: 00972f68 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 25974: 009f6b50 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25975: 008317b8 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 25976: 00972fbc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 25977: 00973018 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25978: 0151b35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25979: 014eb9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25980: 0151bea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25981: 013bcc60 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 25982: 0091ae54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 25982: 0091ae04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25983: 0151cd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 25984: 009730cc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 25984: 0097307c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25985: 0151b600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25986: 0151d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25987: 008b3538 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25987: 008b34e8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25988: 014e8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25989: 009b7618 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25989: 009b75c8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25990: 014ed744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25991: 00ad027c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25991: 00ad022c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25992: 014e704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25993: 014d7474 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25994: 0151c4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25995: 0151d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25996: 014e48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25997: 00b2847c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25997: 00b2842c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25998: 0151c3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25999: 004283f8 228 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26000: 014e715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26001: 00aba838 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26002: 00b2aba0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26001: 00aba7e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26002: 00b2ab50 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26003: 0151d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26004: 014f0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26005: 014dfe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 26006: 009183f8 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 26006: 009183a8 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 26007: 014e2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26008: 0151c06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26009: 006ad478 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26010: 00701a9c 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26011: 0083f68c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26011: 0083f640 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26012: 0151b2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26013: 014ef580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 26014: 0091b40c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26015: 00ad9850 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26014: 0091b3bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 26015: 00ad9800 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26016: 014e9978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26017: 0151c3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26018: 00933100 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26018: 009330b0 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26019: 014e0d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26020: 0151c946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 26021: 0144c648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_b │ │ │ │ - 26022: 0083f718 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26022: 0083f6cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26023: 00789000 40 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26024: 006a43dc 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26025: 014e019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26026: 009cc854 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26027: 008a55c0 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26026: 009cc804 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26027: 008a5570 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26028: 0151b48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26029: 00694184 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26030: 0151c2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26031: 0151b6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26032: 0151c94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26033: 00b2d6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 26034: 009131b4 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 26033: 00b2d660 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26034: 00913164 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26035: 01425870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26036: 014e9a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 26037: 008f2628 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 26037: 008f25d8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26038: 0151cc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26039: 009ac7b4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26040: 00a452bc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26039: 009ac764 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26040: 00a4526c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26041: 012f0e80 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26042: 014e3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26043: 0151c4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26044: 0083f7a8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26045: 00a9974c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 26046: 00916bd0 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 26044: 0083f75c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26045: 00a996fc 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26046: 00916b80 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26047: 014f257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26048: 0151c4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26049: 00aa5900 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26049: 00aa58b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26050: 005298b4 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26051: 00b45118 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26051: 00b450c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 26052: 014ee21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ - 26053: 00831914 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26053: 008318c8 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26054: 0151bd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26055: 01439dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26056: 0079ea50 296 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26057: 014f1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26058: 00b89a3c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 26059: 0089db54 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 26058: 00b899ec 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26059: 0089db04 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 26060: 01412df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26061: 00a872cc 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26062: 00831a10 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26061: 00a8727c 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26062: 008319c4 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26063: 01439d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ - 26064: 00950b2c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 26064: 00950adc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26065: 014434e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26066: 0060e3d4 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26067: 002d9310 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26068: 008b3b30 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26068: 008b3ae0 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26069: 0151bc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26070: 014ddaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26071: 0151caf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 26072: 00964cb4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26073: 008f96c0 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 26074: 008e4a9c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 26072: 00964c64 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 26073: 008f9670 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26074: 008e4a4c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26075: 014f3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26076: 00afe6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26077: 00b192c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26078: 00a9d3f4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26079: 00a457fc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26080: 00831b38 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26076: 00afe66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26077: 00b19274 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26078: 00a9d3a4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26079: 00a457ac 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26080: 00831aec 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ 26081: 01412b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26082: 00b2b6d0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26082: 00b2b680 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26083: 01439cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26084: 0028c4fc 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26085: 0151be18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26086: 014e8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26087: 014ea538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26088: 0151d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26089: 00b806e4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26089: 00b80694 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26090: 014f0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26091: 0097bbc8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26091: 0097bb78 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26092: 0151b288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26093: 004892c0 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26094: 0151b3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26095: 002ba198 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26096: 014e025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26097: 014ea188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26098: 0151cc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26099: 0151bed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26100: 014eae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 26101: 0090d5a0 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 26101: 0090d550 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26102: 0151de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26103: 0151c552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26104: 00b48fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26104: 00b48f64 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26105: 014ddf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26106: 014e736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26107: 014e795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26108: 00a9a4e8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26108: 00a9a498 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26109: 014f4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26110: 00b829c4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26110: 00b82974 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26111: 0151b962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26112: 00a9a414 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26112: 00a9a3c4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26113: 0151b2c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26114: 0041cf60 820 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26115: 009dfb84 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26115: 009dfb34 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26116: 014e705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26117: 014ee2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26118: 00aa9424 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26119: 00bac76c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26118: 00aa93d4 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26119: 00bac71c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26120: 0151b3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26121: 014e5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26122: 014e84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26123: 014e5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26124: 014ecab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 26125: 0091ad78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 26125: 0091ad28 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26126: 0151cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26127: 014e7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26128: 006a15e4 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26129: 0151c7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26130: 00a26214 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26130: 00a261c4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26131: 00630210 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26132: 0151deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26133: 0151b906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26134: 0151b2d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26135: 014e668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ - 26136: 0086e1e8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ + 26136: 0086e198 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26137: 014e4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26138: 009363c4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26138: 00936374 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26139: 0151d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26140: 014e83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26141: 014e03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26142: 0036fb88 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26143: 00a0e5c0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26143: 00a0e570 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26144: 01441b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ - 26145: 0086e1b8 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ + 26145: 0086e168 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26146: 01439c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ - 26147: 00970e94 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 26147: 00970e44 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26148: 014ef0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26149: 014e0940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26150: 014f436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26151: 014f3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26152: 002b9f94 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26153: 00319960 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26154: 014e1c90 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26155: 0151c5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26156: 0031f2d8 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26157: 00afe940 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26157: 00afe8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26158: 01439bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26159: 00a27ae4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26159: 00a27a94 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26160: 0143d15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26161: 00490d2c 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 26162: 0086e1e4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26163: 00b04954 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26164: 00af6de8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26165: 00aa3794 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26162: 0086e194 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ + 26163: 00b04904 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26164: 00af6d98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26165: 00aa3744 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26166: 006a299c 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26167: 00a9a1d4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26167: 00a9a184 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26168: 014e0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26169: 0142fbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ - 26170: 008e3c0c 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 26170: 008e3bbc 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26171: 014f1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26172: 0151b524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26173: 0143d0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26174: 00b85f64 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26175: 009fa8ac 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26174: 00b85f14 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26175: 009fa85c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26176: 014ea9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26177: 00b78e04 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26177: 00b78db4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26178: 0142fb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26179: 0045c2a8 24 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26180: 002b81d8 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26181: 0038e0dc 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26182: 0151c534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26183: 01439b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26184: 0151c2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26185: 002d6a84 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26186: 0066addc 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26187: 0036aabc 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26188: 014f42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26189: 007006fc 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 26190: 00b0082c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26190: 00b007dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26191: 0151b5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 26192: 008c61b0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26193: 00b72f88 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26192: 008c6160 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 26193: 00b72f38 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26194: 014e8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26195: 0151db44 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ - 26196: 00870818 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ + 26196: 008707c8 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26197: 012f0f88 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26198: 00521540 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26199: 0151d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26200: 006aca98 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 26201: 004d721c 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 26202: 014f0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x27c9c8 │ │ │ │ - 0x0000000d (FINI) 0xbb4f84 │ │ │ │ + 0x0000000d (FINI) 0xbb4f34 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xde2460 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3304 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xde3148 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x970dc │ │ │ │ 0x00000006 (SYMTAB) 0x30b2c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 79cd13526405d9dcaea7ddb58085a039d4918d89 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9e4f7f4661e0907b3cd50901e9cfe373c1979650 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +P/lib/ld-linux.so.3 │ │ │ │ I ,B" @ │ │ │ │ ^n>hv8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ n,s]9G+W │ │ │ │ \0W0q>Su │ │ │ │ >}wK9&.? │ │ │ │ SfE*Q-a │ │ │ │ @@ -25881,35 +25881,35 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR, │ │ │ │ +ERSTSTOR │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ GFC UMEQ │ │ │ │ -01010101l │ │ │ │ 01010101 │ │ │ │ +01010101t │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ -IHAVEOPT,4 │ │ │ │ +IHAVEOPT|4 │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPT| │ │ │ │ +IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczero │ │ │ │ -vhdxfile │ │ │ │ +desczeroL │ │ │ │ +vhdxfileP │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,461 +12,461 @@ │ │ │ │ ldr r1, [pc, #24] @ 27f914 │ │ │ │ ldr r0, [pc, #24] @ 27f918 │ │ │ │ ldr r2, [pc, #24] @ 27f91c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a7a3b4 │ │ │ │ - addseq r5, r3, ip, ror r8 │ │ │ │ - umullseq r5, r3, r0, r8 │ │ │ │ + adceq sl, r7, r4, ror #6 │ │ │ │ + addseq r5, r3, ip, lsr #16 │ │ │ │ + addseq r5, r3, r0, asr #16 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f950 │ │ │ │ ldr r1, [pc, #24] @ 27f954 │ │ │ │ ldr r0, [pc, #24] @ 27f958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq fp, r7, r0, asr r0 │ │ │ │ - @ instruction: 0x009377f4 │ │ │ │ - addseq r7, r3, ip, lsl #16 │ │ │ │ + adceq fp, r7, r0 │ │ │ │ + addseq r7, r3, r4, lsr #15 │ │ │ │ + @ instruction: 0x009377bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f98c │ │ │ │ ldr r1, [pc, #24] @ 27f990 │ │ │ │ ldr r0, [pc, #24] @ 27f994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq fp, r7, r4, asr #2 │ │ │ │ - umullseq r7, r3, r4, fp │ │ │ │ - addseq r7, r3, r0, lsr #23 │ │ │ │ + strdeq fp, [r7], r4 @ │ │ │ │ + addseq r7, r3, r4, asr #22 │ │ │ │ + addseq r7, r3, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f9c8 │ │ │ │ ldr r1, [pc, #24] @ 27f9cc │ │ │ │ ldr r0, [pc, #24] @ 27f9d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq ip, r7, r8, asr #23 │ │ │ │ - addseq r8, r3, r8, ror r8 │ │ │ │ - addseq r8, r3, r8, lsl #17 │ │ │ │ + adceq ip, r7, r8, ror fp │ │ │ │ + addseq r8, r3, r8, lsr #16 │ │ │ │ + addseq r8, r3, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa08 │ │ │ │ ldr r1, [pc, #28] @ 27fa0c │ │ │ │ ldr r0, [pc, #28] @ 27fa10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq sl, fp, ip, lsl #29 │ │ │ │ - @ instruction: 0x0093b3bc │ │ │ │ - addseq fp, r3, r8, asr #7 │ │ │ │ + adceq sl, fp, ip, lsr lr │ │ │ │ + addseq fp, r3, ip, ror #6 │ │ │ │ + addseq fp, r3, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa48 │ │ │ │ ldr r1, [pc, #28] @ 27fa4c │ │ │ │ ldr r0, [pc, #28] @ 27fa50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq ip, fp, r8, lsr #30 │ │ │ │ - addseq lr, r3, r0, ror #28 │ │ │ │ - addseq lr, r3, r0, ror lr │ │ │ │ + ldrdeq ip, [fp], r8 @ │ │ │ │ + addseq lr, r3, r0, lsl lr │ │ │ │ + addseq lr, r3, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fa84 │ │ │ │ ldr r1, [pc, #24] @ 27fa88 │ │ │ │ ldr r0, [pc, #24] @ 27fa8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq ip, fp, r8, ror pc │ │ │ │ - addseq pc, r3, r0, asr #32 │ │ │ │ - addseq pc, r3, r4, asr r0 @ │ │ │ │ + adceq ip, fp, r8, lsr #30 │ │ │ │ + @ instruction: 0x0093eff0 │ │ │ │ + addseq pc, r3, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fac4 │ │ │ │ ldr r1, [pc, #28] @ 27fac8 │ │ │ │ ldr r0, [pc, #28] @ 27facc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq pc, [fp], r0 @ │ │ │ │ - addseq r7, r4, r4, lsl #10 │ │ │ │ - addseq r7, r4, r8, lsl r5 │ │ │ │ + adceq pc, fp, r0, lsr #27 │ │ │ │ + @ instruction: 0x009474b4 │ │ │ │ + addseq r7, r4, r8, asr #9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb08 │ │ │ │ ldr r1, [pc, #28] @ 27fb0c │ │ │ │ ldr r0, [pc, #28] @ 27fb10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq pc, fp, ip, lsr #27 │ │ │ │ - addseq r7, r4, r0, asr #9 │ │ │ │ - @ instruction: 0x009474d4 │ │ │ │ + adceq pc, fp, ip, asr sp @ │ │ │ │ + addseq r7, r4, r0, ror r4 │ │ │ │ + addseq r7, r4, r4, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb4c │ │ │ │ ldr r1, [pc, #28] @ 27fb50 │ │ │ │ ldr r0, [pc, #28] @ 27fb54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac12b4 │ │ │ │ - addseq r7, r4, ip, ror r4 │ │ │ │ - umullseq r7, r4, r0, r4 │ │ │ │ + adceq r1, ip, r4, ror #4 │ │ │ │ + addseq r7, r4, ip, lsr #8 │ │ │ │ + addseq r7, r4, r0, asr #8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb90 │ │ │ │ ldr r1, [pc, #28] @ 27fb94 │ │ │ │ ldr r0, [pc, #28] @ 27fb98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r0, ror r2 │ │ │ │ - addseq r7, r4, r8, lsr r4 │ │ │ │ - addseq fp, r4, r4, lsr #32 │ │ │ │ + adceq r1, ip, r0, lsr #4 │ │ │ │ + addseq r7, r4, r8, ror #7 │ │ │ │ + @ instruction: 0x0094afd4 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fbd0 │ │ │ │ ldr r1, [pc, #24] @ 27fbd4 │ │ │ │ ldr r0, [pc, #24] @ 27fbd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r0, lsr #17 │ │ │ │ - @ instruction: 0x0094d1b0 │ │ │ │ - addseq sp, r4, r0, asr #3 │ │ │ │ + adceq r1, ip, r0, asr r8 │ │ │ │ + addseq sp, r4, r0, ror #2 │ │ │ │ + addseq sp, r4, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fc0c │ │ │ │ ldr r1, [pc, #24] @ 27fc10 │ │ │ │ ldr r0, [pc, #24] @ 27fc14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r8, lsl fp │ │ │ │ - addseq sp, r4, ip, asr #20 │ │ │ │ - addseq sp, r4, r8, asr sl │ │ │ │ + adceq r1, ip, r8, asr #21 │ │ │ │ + @ instruction: 0x0094d9fc │ │ │ │ + addseq sp, r4, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc4c │ │ │ │ ldr r1, [pc, #28] @ 27fc50 │ │ │ │ ldr r0, [pc, #28] @ 27fc54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, asr #1 │ │ │ │ - @ instruction: 0x00950db0 │ │ │ │ - addseq r1, r5, r4, lsl #4 │ │ │ │ + adceq r2, ip, r4, ror r0 │ │ │ │ + addseq r0, r5, r0, ror #26 │ │ │ │ + @ instruction: 0x009511b4 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc90 │ │ │ │ ldr r1, [pc, #28] @ 27fc94 │ │ │ │ ldr r0, [pc, #28] @ 27fc98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, lsr #13 │ │ │ │ - addseq r1, r5, r8, ror r0 │ │ │ │ - addseq r1, r5, ip, lsl #1 │ │ │ │ + adceq r2, ip, r4, asr r6 │ │ │ │ + addseq r1, r5, r8, lsr #32 │ │ │ │ + addseq r1, r5, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcd0 │ │ │ │ ldr r1, [pc, #28] @ 27fcd4 │ │ │ │ ldr r0, [pc, #28] @ 27fcd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r0, ror r7 │ │ │ │ - @ instruction: 0x009472f8 │ │ │ │ - addseq r7, r4, ip, lsl #6 │ │ │ │ + adceq r2, ip, r0, lsr #14 │ │ │ │ + addseq r7, r4, r8, lsr #5 │ │ │ │ + @ instruction: 0x009472bc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd14 │ │ │ │ ldr r1, [pc, #28] @ 27fd18 │ │ │ │ ldr r0, [pc, #28] @ 27fd1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r0, lsl r9 │ │ │ │ - @ instruction: 0x009472b4 │ │ │ │ - addseq r7, r4, r8, asr #5 │ │ │ │ + adceq r3, ip, r0, asr #17 │ │ │ │ + addseq r7, r4, r4, ror #4 │ │ │ │ + addseq r7, r4, r8, ror r2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd58 │ │ │ │ ldr r1, [pc, #28] @ 27fd5c │ │ │ │ ldr r0, [pc, #28] @ 27fd60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, asr #17 │ │ │ │ - addseq r7, r4, r0, ror r2 │ │ │ │ - addseq r7, r4, r4, lsl #5 │ │ │ │ + adceq r3, ip, ip, ror r8 │ │ │ │ + addseq r7, r4, r0, lsr #4 │ │ │ │ + addseq r7, r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd9c │ │ │ │ ldr r1, [pc, #28] @ 27fda0 │ │ │ │ ldr r0, [pc, #28] @ 27fda4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fda8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, lsl #17 │ │ │ │ - addseq r7, r4, ip, lsr #4 │ │ │ │ - addseq sp, r4, r0, lsl #5 │ │ │ │ + adceq r3, ip, r8, lsr r8 │ │ │ │ + @ instruction: 0x009471dc │ │ │ │ + addseq sp, r4, r0, lsr r2 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fde0 │ │ │ │ ldr r1, [pc, #28] @ 27fde4 │ │ │ │ ldr r0, [pc, #28] @ 27fde8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fdec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r0, ror #11 │ │ │ │ - addseq r7, r4, r8, ror #3 │ │ │ │ - @ instruction: 0x009471fc │ │ │ │ + umlaleq r4, ip, r0, r5 │ │ │ │ + umullseq r7, r4, r8, r1 │ │ │ │ + addseq r7, r4, ip, lsr #3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe24 │ │ │ │ ldr r1, [pc, #28] @ 27fe28 │ │ │ │ ldr r0, [pc, #28] @ 27fe2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r4, ip, r4, r7 │ │ │ │ - addseq r7, r4, r4, lsr #3 │ │ │ │ - @ instruction: 0x009471b8 │ │ │ │ + adceq r4, ip, r4, asr #14 │ │ │ │ + addseq r7, r4, r4, asr r1 │ │ │ │ + addseq r7, r4, r8, ror #2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe68 │ │ │ │ ldr r1, [pc, #28] @ 27fe6c │ │ │ │ ldr r0, [pc, #28] @ 27fe70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsr #17 │ │ │ │ - addseq r7, r4, r0, ror #2 │ │ │ │ - addseq r7, r4, r4, ror r1 │ │ │ │ + adceq r4, ip, r4, asr r8 │ │ │ │ + addseq r7, r4, r0, lsl r1 │ │ │ │ + addseq r7, r4, r4, lsr #2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27feac │ │ │ │ ldr r1, [pc, #28] @ 27feb0 │ │ │ │ ldr r0, [pc, #28] @ 27feb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27feb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r0, ror #16 │ │ │ │ - addseq r7, r4, ip, lsl r1 │ │ │ │ - addseq sp, r4, r0, ror r1 │ │ │ │ + adceq r4, ip, r0, lsl r8 │ │ │ │ + addseq r7, r4, ip, asr #1 │ │ │ │ + addseq sp, r4, r0, lsr #2 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fef0 │ │ │ │ ldr r1, [pc, #28] @ 27fef4 │ │ │ │ ldr r0, [pc, #28] @ 27fef8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fefc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, ip, lsl r8 │ │ │ │ - ldrsbeq r7, [r4], r8 │ │ │ │ - addseq r7, r4, ip, ror #1 │ │ │ │ + adceq r4, ip, ip, asr #15 │ │ │ │ + addseq r7, r4, r8, lsl #1 │ │ │ │ + umullseq r7, r4, ip, r0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff34 │ │ │ │ ldr r1, [pc, #28] @ 27ff38 │ │ │ │ ldr r0, [pc, #28] @ 27ff3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac48b0 │ │ │ │ - umullseq r7, r4, r4, r0 │ │ │ │ - addseq r7, r4, r8, lsr #1 │ │ │ │ + adceq r4, ip, r0, ror #16 │ │ │ │ + addseq r7, r4, r4, asr #32 │ │ │ │ + addseq r7, r4, r8, asr r0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff78 │ │ │ │ ldr r1, [pc, #28] @ 27ff7c │ │ │ │ ldr r0, [pc, #28] @ 27ff80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r8, asr #18 │ │ │ │ - addseq r7, r4, r0, asr r0 │ │ │ │ - addseq r7, r4, r4, rrx │ │ │ │ + strdeq r4, [ip], r8 @ │ │ │ │ + addseq r7, r4, r0 │ │ │ │ + addseq r7, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ffbc │ │ │ │ ldr r1, [pc, #28] @ 27ffc0 │ │ │ │ ldr r0, [pc, #28] @ 27ffc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ffc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsl #18 │ │ │ │ - addseq r7, r4, ip │ │ │ │ - addseq r7, r4, r0, lsr #32 │ │ │ │ + @ instruction: 0x00ac48b4 │ │ │ │ + @ instruction: 0x00946fbc │ │ │ │ + @ instruction: 0x00946fd0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280000 │ │ │ │ ldr r1, [pc, #28] @ 280004 │ │ │ │ ldr r0, [pc, #28] @ 280008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28000c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsl #23 │ │ │ │ - addseq r6, r4, r8, asr #31 │ │ │ │ - @ instruction: 0x00946fdc │ │ │ │ + adceq r4, ip, r4, lsr fp │ │ │ │ + addseq r6, r4, r8, ror pc │ │ │ │ + addseq r6, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 280048 │ │ │ │ ldr r1, [pc, #32] @ 28004c │ │ │ │ @@ -474,1838 +474,1838 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ ldr r2, [pc, #24] @ 280054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsr #24 │ │ │ │ - addseq r6, r4, r0, lsl #31 │ │ │ │ - umullseq r6, r4, r4, pc @ │ │ │ │ + ldrdeq r4, [ip], r4 @ │ │ │ │ + addseq r6, r4, r0, lsr pc │ │ │ │ + addseq r6, r4, r4, asr #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28008c │ │ │ │ ldr r1, [pc, #28] @ 280090 │ │ │ │ ldr r0, [pc, #28] @ 280094 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [ip], ip @ │ │ │ │ - addseq r6, r4, ip, lsr pc │ │ │ │ - addseq r6, r4, r0, asr pc │ │ │ │ + adceq r4, ip, ip, lsl #23 │ │ │ │ + addseq r6, r4, ip, ror #29 │ │ │ │ + addseq r6, r4, r0, lsl #30 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800d0 │ │ │ │ ldr r1, [pc, #28] @ 2800d4 │ │ │ │ ldr r0, [pc, #28] @ 2800d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2800dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl #2 │ │ │ │ - @ instruction: 0x00946ef8 │ │ │ │ - addseq r6, r4, ip, lsl #30 │ │ │ │ + strheq r7, [ip], r0 @ │ │ │ │ + addseq r6, r4, r8, lsr #29 │ │ │ │ + @ instruction: 0x00946ebc │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280114 │ │ │ │ ldr r1, [pc, #28] @ 280118 │ │ │ │ ldr r0, [pc, #28] @ 28011c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r8, lsl #7 │ │ │ │ - @ instruction: 0x00946eb4 │ │ │ │ - addseq r6, r4, r8, asr #29 │ │ │ │ + adceq r7, ip, r8, lsr r3 │ │ │ │ + addseq r6, r4, r4, ror #28 │ │ │ │ + addseq r6, r4, r8, ror lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280154 │ │ │ │ ldr r1, [pc, #24] @ 280158 │ │ │ │ ldr r0, [pc, #24] @ 28015c │ │ │ │ ldr r2, [pc, #24] @ 280160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl r4 │ │ │ │ - addseq r6, r4, r0, ror lr │ │ │ │ - addseq r6, r4, r4, lsl #29 │ │ │ │ + adceq r7, ip, r0, asr #7 │ │ │ │ + addseq r6, r4, r0, lsr #28 │ │ │ │ + addseq r6, r4, r4, lsr lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280194 │ │ │ │ ldr r1, [pc, #24] @ 280198 │ │ │ │ ldr r0, [pc, #24] @ 28019c │ │ │ │ ldr r2, [pc, #24] @ 2801a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r4, lsr r8 │ │ │ │ - addseq r6, r4, r0, lsr lr │ │ │ │ - addseq r6, r4, r4, asr #28 │ │ │ │ + adceq r7, ip, r4, ror #15 │ │ │ │ + addseq r6, r4, r0, ror #27 │ │ │ │ + @ instruction: 0x00946df4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801d8 │ │ │ │ ldr r1, [pc, #28] @ 2801dc │ │ │ │ ldr r0, [pc, #28] @ 2801e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq r7, [ip], r8 @ │ │ │ │ - @ instruction: 0x00946df0 │ │ │ │ - addseq r6, r4, r4, lsl #28 │ │ │ │ + adceq r7, ip, r8, lsr #15 │ │ │ │ + addseq r6, r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x00946db4 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28021c │ │ │ │ ldr r1, [pc, #28] @ 280220 │ │ │ │ ldr r0, [pc, #28] @ 280224 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, ip, ip, ror #22 │ │ │ │ - addseq r6, r4, ip, lsr #27 │ │ │ │ - addseq ip, r4, r0, lsl #28 │ │ │ │ + adceq r7, ip, ip, lsl fp │ │ │ │ + addseq r6, r4, ip, asr sp │ │ │ │ + @ instruction: 0x0094cdb0 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28025c │ │ │ │ ldr r1, [pc, #24] @ 280260 │ │ │ │ ldr r0, [pc, #24] @ 280264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r8, ip, ip, lsr r3 │ │ │ │ - addseq r0, r5, r8, lsr #21 │ │ │ │ - @ instruction: 0x00950abc │ │ │ │ + adceq r8, ip, ip, ror #5 │ │ │ │ + addseq r0, r5, r8, asr sl │ │ │ │ + addseq r0, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28029c │ │ │ │ ldr r1, [pc, #28] @ 2802a0 │ │ │ │ ldr r0, [pc, #28] @ 2802a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r8, ip, r0, lsl #6 │ │ │ │ + @ instruction: 0x00ac82b0 │ │ │ │ + addseq r0, r5, ip, lsl sl │ │ │ │ addseq r0, r5, ip, ror #20 │ │ │ │ - @ instruction: 0x00950abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802dc │ │ │ │ ldr r1, [pc, #28] @ 2802e0 │ │ │ │ ldr r0, [pc, #28] @ 2802e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r8, ip, r0, asr #5 │ │ │ │ + adceq r8, ip, r0, ror r2 │ │ │ │ + @ instruction: 0x009509dc │ │ │ │ addseq r0, r5, ip, lsr #20 │ │ │ │ - addseq r0, r5, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28031c │ │ │ │ ldr r1, [pc, #28] @ 280320 │ │ │ │ ldr r0, [pc, #28] @ 280324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [ip], r8 @ │ │ │ │ - addseq r0, r5, ip, ror #19 │ │ │ │ - addseq r0, r5, r0, lsl #20 │ │ │ │ + adceq r8, ip, r8, lsl #11 │ │ │ │ + umullseq r0, r5, ip, r9 │ │ │ │ + @ instruction: 0x009509b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28035c │ │ │ │ ldr r1, [pc, #28] @ 280360 │ │ │ │ ldr r0, [pc, #28] @ 280364 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r8, ip, r8, r5 │ │ │ │ - addseq r3, r6, r4, lsr r9 │ │ │ │ - umullseq r3, r6, r8, r9 │ │ │ │ + adceq r8, ip, r8, asr #10 │ │ │ │ + addseq r3, r6, r4, ror #17 │ │ │ │ + addseq r3, r6, r8, asr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803a0 │ │ │ │ ldr r1, [pc, #28] @ 2803a4 │ │ │ │ ldr r0, [pc, #28] @ 2803a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq r8, [ip], r0 @ │ │ │ │ - addseq r4, r6, ip, asr #15 │ │ │ │ - addseq r4, r6, ip, asr r8 │ │ │ │ + adceq r8, ip, r0, lsr #21 │ │ │ │ + addseq r4, r6, ip, ror r7 │ │ │ │ + addseq r4, r6, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803e0 │ │ │ │ ldr r1, [pc, #28] @ 2803e4 │ │ │ │ ldr r0, [pc, #28] @ 2803e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2803ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [ip], r0 @ │ │ │ │ - addseq r6, r4, r8, ror #23 │ │ │ │ - @ instruction: 0x00946bfc │ │ │ │ + adceq r9, ip, r0, lsl #3 │ │ │ │ + umullseq r6, r4, r8, fp │ │ │ │ + addseq r6, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280424 │ │ │ │ ldr r1, [pc, #28] @ 280428 │ │ │ │ ldr r0, [pc, #28] @ 28042c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [ip], r4 @ │ │ │ │ - addseq r6, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x00946bb8 │ │ │ │ + adceq sp, ip, r4, lsl #25 │ │ │ │ + addseq r6, r4, r4, asr fp │ │ │ │ + addseq r6, r4, r8, ror #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280468 │ │ │ │ ldr r1, [pc, #28] @ 28046c │ │ │ │ ldr r0, [pc, #28] @ 280470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq pc, ip, ip, lsr #3 │ │ │ │ - addseq r6, r4, r0, ror #22 │ │ │ │ - addseq r6, r4, r4, ror fp │ │ │ │ + adceq pc, ip, ip, asr r1 @ │ │ │ │ + addseq r6, r4, r0, lsl fp │ │ │ │ + addseq r6, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804ac │ │ │ │ ldr r1, [pc, #28] @ 2804b0 │ │ │ │ ldr r0, [pc, #28] @ 2804b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq pc, ip, r8, lsl #6 │ │ │ │ - umullseq r9, r6, r8, lr │ │ │ │ - addseq r9, r6, ip, lsr #29 │ │ │ │ + @ instruction: 0x00acf2b8 │ │ │ │ + addseq r9, r6, r8, asr #28 │ │ │ │ + addseq r9, r6, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804ec │ │ │ │ ldr r1, [pc, #28] @ 2804f0 │ │ │ │ ldr r0, [pc, #28] @ 2804f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2804f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq pc, [ip], r4 @ │ │ │ │ - @ instruction: 0x00946adc │ │ │ │ - @ instruction: 0x00946af0 │ │ │ │ + adceq pc, ip, r4, lsl #21 │ │ │ │ + addseq r6, r4, ip, lsl #21 │ │ │ │ + addseq r6, r4, r0, lsr #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280530 │ │ │ │ ldr r1, [pc, #28] @ 280534 │ │ │ │ ldr r0, [pc, #28] @ 280538 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28053c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq pc, ip, r4, lsr sp @ │ │ │ │ - umullseq r6, r4, r8, sl │ │ │ │ - addseq r6, r4, ip, lsr #21 │ │ │ │ + adceq pc, ip, r4, ror #25 │ │ │ │ + addseq r6, r4, r8, asr #20 │ │ │ │ + addseq r6, r4, ip, asr sl │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280574 │ │ │ │ ldr r1, [pc, #28] @ 280578 │ │ │ │ ldr r0, [pc, #28] @ 28057c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r0, sp, r8, r2 │ │ │ │ - @ instruction: 0x0096cef0 │ │ │ │ - addseq ip, r6, r0, lsl #30 │ │ │ │ + adceq r0, sp, r8, asr #4 │ │ │ │ + addseq ip, r6, r0, lsr #29 │ │ │ │ + @ instruction: 0x0096ceb0 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805b8 │ │ │ │ ldr r1, [pc, #28] @ 2805bc │ │ │ │ ldr r0, [pc, #28] @ 2805c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2805c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r0, sp, r0, lsl r5 │ │ │ │ - addseq r6, r4, r0, lsl sl │ │ │ │ - addseq r6, r4, r4, lsr #20 │ │ │ │ + adceq r0, sp, r0, asr #9 │ │ │ │ + addseq r6, r4, r0, asr #19 │ │ │ │ + @ instruction: 0x009469d4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805fc │ │ │ │ ldr r1, [pc, #28] @ 280600 │ │ │ │ ldr r0, [pc, #28] @ 280604 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r0, sp, ip, asr #9 │ │ │ │ - addseq r6, r4, ip, asr #19 │ │ │ │ - addseq r6, r4, r0, ror #19 │ │ │ │ + adceq r0, sp, ip, ror r4 │ │ │ │ + addseq r6, r4, ip, ror r9 │ │ │ │ + umullseq r6, r4, r0, r9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280640 │ │ │ │ ldr r1, [pc, #28] @ 280644 │ │ │ │ ldr r0, [pc, #28] @ 280648 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28064c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ad52b8 │ │ │ │ - umullseq r1, r7, ip, r1 │ │ │ │ - @ instruction: 0x009711b8 │ │ │ │ + adceq r5, sp, r8, ror #4 │ │ │ │ + addseq r1, r7, ip, asr #2 │ │ │ │ + addseq r1, r7, r8, ror #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280684 │ │ │ │ ldr r1, [pc, #28] @ 280688 │ │ │ │ ldr r0, [pc, #28] @ 28068c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r5, sp, r4, ror r2 │ │ │ │ - addseq r1, r7, r8, asr r1 │ │ │ │ - addseq r1, r7, r4, ror r1 │ │ │ │ + adceq r5, sp, r4, lsr #4 │ │ │ │ + addseq r1, r7, r8, lsl #2 │ │ │ │ + addseq r1, r7, r4, lsr #2 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806c8 │ │ │ │ ldr r1, [pc, #28] @ 2806cc │ │ │ │ ldr r0, [pc, #28] @ 2806d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r5, sp, r0, lsr r2 │ │ │ │ - addseq r1, r7, r8, lsl r1 │ │ │ │ - addseq r1, r7, r4, asr r1 │ │ │ │ + adceq r5, sp, r0, ror #3 │ │ │ │ + addseq r1, r7, r8, asr #1 │ │ │ │ + addseq r1, r7, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280708 │ │ │ │ ldr r1, [pc, #28] @ 28070c │ │ │ │ ldr r0, [pc, #28] @ 280710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq r5, [sp], r0 @ │ │ │ │ - ldrsbeq r1, [r7], r4 │ │ │ │ - addseq r1, r7, r0, lsr r1 │ │ │ │ + adceq r5, sp, r0, lsr #3 │ │ │ │ + addseq r1, r7, r4, lsl #1 │ │ │ │ + addseq r1, r7, r0, ror #1 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280748 │ │ │ │ ldr r1, [pc, #24] @ 28074c │ │ │ │ ldr r0, [pc, #24] @ 280750 │ │ │ │ ldr r2, [pc, #24] @ 280754 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r3, lr, r0, r1 │ │ │ │ - @ instruction: 0x00972cd4 │ │ │ │ - adceq r5, r6, r8, ror #19 │ │ │ │ + adceq r3, lr, r0, asr #2 │ │ │ │ + addseq r2, r7, r4, lsl #25 │ │ │ │ + umlaleq r5, r6, r8, r9 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280788 │ │ │ │ ldr r1, [pc, #24] @ 28078c │ │ │ │ ldr r0, [pc, #24] @ 280790 │ │ │ │ ldr r2, [pc, #24] @ 280794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, lr, r0, asr #11 │ │ │ │ - addseq r5, r7, r4, lsr #12 │ │ │ │ - addseq r5, r7, r8, lsr r6 │ │ │ │ + adceq r3, lr, r0, ror r5 │ │ │ │ + @ instruction: 0x009755d4 │ │ │ │ + addseq r5, r7, r8, ror #11 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807cc │ │ │ │ ldr r1, [pc, #28] @ 2807d0 │ │ │ │ ldr r0, [pc, #28] @ 2807d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r4, lsl r0 @ │ │ │ │ - @ instruction: 0x009467fc │ │ │ │ - addseq r6, r4, r0, lsl r8 │ │ │ │ + adcseq lr, r1, r4, asr #31 │ │ │ │ + addseq r6, r4, ip, lsr #15 │ │ │ │ + addseq r6, r4, r0, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280810 │ │ │ │ ldr r1, [pc, #28] @ 280814 │ │ │ │ ldr r0, [pc, #28] @ 280818 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28081c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, lsl r5 @ │ │ │ │ - @ instruction: 0x009467b8 │ │ │ │ - addseq r6, r4, ip, asr #15 │ │ │ │ + adcseq pc, r1, r8, asr #9 │ │ │ │ + addseq r6, r4, r8, ror #14 │ │ │ │ + addseq r6, r4, ip, ror r7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280854 │ │ │ │ ldr r1, [pc, #28] @ 280858 │ │ │ │ ldr r0, [pc, #28] @ 28085c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r0, asr #1 │ │ │ │ - @ instruction: 0x0094d5d8 │ │ │ │ - addseq sp, r4, ip, ror #11 │ │ │ │ + adcseq r1, r2, r0, ror r0 │ │ │ │ + addseq sp, r4, r8, lsl #11 │ │ │ │ + umullseq sp, r4, ip, r5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280898 │ │ │ │ ldr r1, [pc, #28] @ 28089c │ │ │ │ ldr r0, [pc, #28] @ 2808a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2808a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, ip, ror r0 │ │ │ │ - addseq pc, r7, ip, ror sl @ │ │ │ │ - addseq pc, r7, r8, lsl #21 │ │ │ │ + adcseq r1, r2, ip, lsr #32 │ │ │ │ + addseq pc, r7, ip, lsr #20 │ │ │ │ + addseq pc, r7, r8, lsr sl @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808dc │ │ │ │ ldr r1, [pc, #28] @ 2808e0 │ │ │ │ ldr r0, [pc, #28] @ 2808e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r8, lsr r0 │ │ │ │ - addseq pc, r7, ip, lsr sl @ │ │ │ │ - addseq pc, r7, r0, ror #20 │ │ │ │ + adcseq r0, r2, r8, ror #31 │ │ │ │ + addseq pc, r7, ip, ror #19 │ │ │ │ + addseq pc, r7, r0, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28091c │ │ │ │ ldr r1, [pc, #28] @ 280920 │ │ │ │ ldr r0, [pc, #28] @ 280924 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b20ff8 │ │ │ │ - @ instruction: 0x0097f9f8 │ │ │ │ - addseq pc, r7, r8, lsr sl @ │ │ │ │ + adcseq r0, r2, r8, lsr #31 │ │ │ │ + addseq pc, r7, r8, lsr #19 │ │ │ │ + addseq pc, r7, r8, ror #19 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280960 │ │ │ │ ldr r1, [pc, #28] @ 280964 │ │ │ │ ldr r0, [pc, #28] @ 280968 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28096c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b20fb4 │ │ │ │ - addseq pc, r7, r4, ror #7 │ │ │ │ - addseq pc, r7, r8, lsr #20 │ │ │ │ + adcseq r0, r2, r4, ror #30 │ │ │ │ + umullseq pc, r7, r4, r3 @ │ │ │ │ + @ instruction: 0x0097f9d8 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809a4 │ │ │ │ ldr r1, [pc, #28] @ 2809a8 │ │ │ │ ldr r0, [pc, #28] @ 2809ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2809b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, r0, ror pc │ │ │ │ - addseq pc, r7, r0, lsr #7 │ │ │ │ - addseq pc, r7, r4, ror #19 │ │ │ │ + adcseq r0, r2, r0, lsr #30 │ │ │ │ + addseq pc, r7, r0, asr r3 @ │ │ │ │ + umullseq pc, r7, r4, r9 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809e8 │ │ │ │ ldr r1, [pc, #28] @ 2809ec │ │ │ │ ldr r0, [pc, #28] @ 2809f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2809f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, ip, lsr #30 │ │ │ │ - addseq pc, r7, ip, asr r3 @ │ │ │ │ - addseq pc, r7, r0, asr #19 │ │ │ │ + @ instruction: 0x00b20edc │ │ │ │ + addseq pc, r7, ip, lsl #6 │ │ │ │ + addseq pc, r7, r0, ror r9 @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a2c │ │ │ │ ldr r1, [pc, #28] @ 280a30 │ │ │ │ ldr r0, [pc, #28] @ 280a34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r2, r4, lsr r3 │ │ │ │ - addseq pc, r7, r8, ror #17 │ │ │ │ - @ instruction: 0x0097f8f4 │ │ │ │ + adcseq r3, r2, r4, ror #5 │ │ │ │ + umullseq pc, r7, r8, r8 @ │ │ │ │ + addseq pc, r7, r4, lsr #17 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a70 │ │ │ │ ldr r1, [pc, #28] @ 280a74 │ │ │ │ ldr r0, [pc, #28] @ 280a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b232f0 │ │ │ │ - addseq pc, r7, r8, lsr #17 │ │ │ │ - addseq pc, r7, ip, asr #17 │ │ │ │ + adcseq r3, r2, r0, lsr #5 │ │ │ │ + addseq pc, r7, r8, asr r8 @ │ │ │ │ + addseq pc, r7, ip, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ab0 │ │ │ │ ldr r1, [pc, #28] @ 280ab4 │ │ │ │ ldr r0, [pc, #28] @ 280ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b237d0 │ │ │ │ - addseq r6, r4, r8, lsl r5 │ │ │ │ - addseq r6, r4, ip, lsr #10 │ │ │ │ + adcseq r3, r2, r0, lsl #15 │ │ │ │ + addseq r6, r4, r8, asr #9 │ │ │ │ + @ instruction: 0x009464dc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280af4 │ │ │ │ ldr r1, [pc, #28] @ 280af8 │ │ │ │ ldr r0, [pc, #28] @ 280afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b23bdc │ │ │ │ - addseq r0, r5, r4, lsl r2 │ │ │ │ - addseq r0, r5, r8, lsr #4 │ │ │ │ + adcseq r3, r2, ip, lsl #23 │ │ │ │ + addseq r0, r5, r4, asr #3 │ │ │ │ + @ instruction: 0x009501d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b34 │ │ │ │ ldr r1, [pc, #28] @ 280b38 │ │ │ │ ldr r0, [pc, #28] @ 280b3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r3, r2, ip, fp │ │ │ │ - addseq r9, r8, r8, ror #3 │ │ │ │ - umullseq r9, r8, r4, r2 │ │ │ │ + adcseq r3, r2, ip, asr #22 │ │ │ │ + umullseq r9, r8, r8, r1 │ │ │ │ + addseq r9, r8, r4, asr #4 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b78 │ │ │ │ ldr r1, [pc, #28] @ 280b7c │ │ │ │ ldr r0, [pc, #28] @ 280b80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r2, r4, ror #6 │ │ │ │ - addseq ip, r8, r8, asr #19 │ │ │ │ - @ instruction: 0x0098c9d8 │ │ │ │ + adcseq r5, r2, r4, lsl r3 │ │ │ │ + addseq ip, r8, r8, ror r9 │ │ │ │ + addseq ip, r8, r8, lsl #19 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bbc │ │ │ │ ldr r1, [pc, #28] @ 280bc0 │ │ │ │ ldr r0, [pc, #28] @ 280bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r2, ip, ror #23 │ │ │ │ - addseq r8, r9, r0, lsl #19 │ │ │ │ - addseq r8, r9, r8, lsl #19 │ │ │ │ + umlalseq r6, r2, ip, fp │ │ │ │ + addseq r8, r9, r0, lsr r9 │ │ │ │ + addseq r8, r9, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bfc │ │ │ │ ldr r1, [pc, #28] @ 280c00 │ │ │ │ ldr r0, [pc, #28] @ 280c04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r0, asr ip │ │ │ │ - addseq r6, r4, ip, asr #7 │ │ │ │ - addseq r6, r4, r0, ror #7 │ │ │ │ + adcseq r8, r2, r0, lsl #24 │ │ │ │ + addseq r6, r4, ip, ror r3 │ │ │ │ + umullseq r6, r4, r0, r3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c40 │ │ │ │ ldr r1, [pc, #28] @ 280c44 │ │ │ │ ldr r0, [pc, #28] @ 280c48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, ip, rrx │ │ │ │ - addseq lr, r9, r8, asr r8 │ │ │ │ - addseq lr, r9, ip, ror #16 │ │ │ │ + adcseq r9, r2, ip, lsl r0 │ │ │ │ + addseq lr, r9, r8, lsl #16 │ │ │ │ + addseq lr, r9, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c80 │ │ │ │ ldr r1, [pc, #28] @ 280c84 │ │ │ │ ldr r0, [pc, #28] @ 280c88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, r4, lsr r2 │ │ │ │ - addseq r6, r4, r8, asr #6 │ │ │ │ - umullseq ip, r4, ip, r3 │ │ │ │ + adcseq r9, r2, r4, ror #3 │ │ │ │ + @ instruction: 0x009462f8 │ │ │ │ + addseq ip, r4, ip, asr #6 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280cc4 │ │ │ │ ldr r1, [pc, #28] @ 280cc8 │ │ │ │ ldr r0, [pc, #28] @ 280ccc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, r8, lsr r4 │ │ │ │ - addseq r6, r4, r4, lsl #6 │ │ │ │ - addseq r6, r4, r8, lsl r3 │ │ │ │ + adcseq r9, r2, r8, ror #7 │ │ │ │ + @ instruction: 0x009462b4 │ │ │ │ + addseq r6, r4, r8, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d08 │ │ │ │ ldr r1, [pc, #28] @ 280d0c │ │ │ │ ldr r0, [pc, #28] @ 280d10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b293f4 │ │ │ │ - addseq r6, r4, r0, asr #5 │ │ │ │ - @ instruction: 0x009462d4 │ │ │ │ + adcseq r9, r2, r4, lsr #7 │ │ │ │ + addseq r6, r4, r0, ror r2 │ │ │ │ + addseq r6, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280d48 │ │ │ │ ldr r1, [pc, #24] @ 280d4c │ │ │ │ ldr r0, [pc, #24] @ 280d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r2, r8, ror #16 │ │ │ │ - addseq r1, sl, r0, asr #16 │ │ │ │ - addseq r1, sl, r4, asr r8 │ │ │ │ + adcseq sl, r2, r8, lsl r8 │ │ │ │ + @ instruction: 0x009a17f0 │ │ │ │ + addseq r1, sl, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d88 │ │ │ │ ldr r1, [pc, #28] @ 280d8c │ │ │ │ ldr r0, [pc, #28] @ 280d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2a8f0 │ │ │ │ - addseq r2, sl, r4, lsr r1 │ │ │ │ - @ instruction: 0x009a21b0 │ │ │ │ + adcseq sl, r2, r0, lsr #17 │ │ │ │ + addseq r2, sl, r4, ror #1 │ │ │ │ + addseq r2, sl, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280dc8 │ │ │ │ ldr r1, [pc, #28] @ 280dcc │ │ │ │ ldr r0, [pc, #28] @ 280dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, ip, ror #15 │ │ │ │ - addseq lr, sl, r8, asr r8 │ │ │ │ - addseq lr, sl, r8, ror #16 │ │ │ │ + umlalseq ip, r2, ip, r7 │ │ │ │ + addseq lr, sl, r8, lsl #16 │ │ │ │ + addseq lr, sl, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e08 │ │ │ │ ldr r1, [pc, #28] @ 280e0c │ │ │ │ ldr r0, [pc, #28] @ 280e10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r8, asr r6 │ │ │ │ - addseq r5, r4, ip, ror #1 │ │ │ │ - addseq r3, fp, r0, ror #5 │ │ │ │ + adcseq sp, r2, r8, lsl #12 │ │ │ │ + umullseq r5, r4, ip, r0 │ │ │ │ + umullseq r3, fp, r0, r2 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e4c │ │ │ │ ldr r1, [pc, #28] @ 280e50 │ │ │ │ ldr r0, [pc, #28] @ 280e54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, lsl r6 │ │ │ │ - addseq r3, fp, r0, lsr #3 │ │ │ │ - addseq sp, r3, r4, lsr #23 │ │ │ │ + adcseq sp, r2, r4, asr #11 │ │ │ │ + addseq r3, fp, r0, asr r1 │ │ │ │ + addseq sp, r3, r4, asr fp │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e90 │ │ │ │ ldr r1, [pc, #28] @ 280e94 │ │ │ │ ldr r0, [pc, #28] @ 280e98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, lsl #25 │ │ │ │ + adcseq sp, r2, r4, lsr ip │ │ │ │ + addseq pc, r4, r8, lsr #28 │ │ │ │ addseq pc, r4, r8, ror lr @ │ │ │ │ - addseq pc, r4, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ed0 │ │ │ │ ldr r1, [pc, #28] @ 280ed4 │ │ │ │ ldr r0, [pc, #28] @ 280ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, asr #24 │ │ │ │ + @ instruction: 0x00b2dbf4 │ │ │ │ + addseq pc, r4, r8, ror #27 │ │ │ │ addseq pc, r4, r8, lsr lr @ │ │ │ │ - addseq pc, r4, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f10 │ │ │ │ ldr r1, [pc, #28] @ 280f14 │ │ │ │ ldr r0, [pc, #28] @ 280f18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280f1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, lsr #30 │ │ │ │ - addseq r4, r4, r4, ror #31 │ │ │ │ - @ instruction: 0x009b31d8 │ │ │ │ + @ instruction: 0x00b2ded4 │ │ │ │ + umullseq r4, r4, r4, pc @ │ │ │ │ + addseq r3, fp, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f54 │ │ │ │ ldr r1, [pc, #28] @ 280f58 │ │ │ │ ldr r0, [pc, #28] @ 280f5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, ror #29 │ │ │ │ - @ instruction: 0x0094ced8 │ │ │ │ - addseq ip, r4, ip, ror #29 │ │ │ │ + umlalseq sp, r2, r0, lr │ │ │ │ + addseq ip, r4, r8, lsl #29 │ │ │ │ + umullseq ip, r4, ip, lr │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f98 │ │ │ │ ldr r1, [pc, #28] @ 280f9c │ │ │ │ ldr r0, [pc, #28] @ 280fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq sp, r2, ip, lr │ │ │ │ - @ instruction: 0x009b5bd4 │ │ │ │ - @ instruction: 0x009b5ff8 │ │ │ │ + adcseq sp, r2, ip, asr #28 │ │ │ │ + addseq r5, fp, r4, lsl #23 │ │ │ │ + addseq r5, fp, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fd8 │ │ │ │ ldr r1, [pc, #28] @ 280fdc │ │ │ │ ldr r0, [pc, #28] @ 280fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, ip, asr lr │ │ │ │ - @ instruction: 0x0093daf0 │ │ │ │ - addseq sp, r3, r4, lsl #22 │ │ │ │ + adcseq sp, r2, ip, lsl #28 │ │ │ │ + addseq sp, r3, r0, lsr #21 │ │ │ │ + @ instruction: 0x0093dab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281018 │ │ │ │ ldr r1, [pc, #28] @ 28101c │ │ │ │ ldr r0, [pc, #28] @ 281020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r8, lsr #11 │ │ │ │ - addseq ip, r4, r4, lsl lr │ │ │ │ - addseq ip, r4, r8, lsr #28 │ │ │ │ + adcseq lr, r2, r8, asr r5 │ │ │ │ + addseq ip, r4, r4, asr #27 │ │ │ │ + @ instruction: 0x0094cdd8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28105c │ │ │ │ ldr r1, [pc, #28] @ 281060 │ │ │ │ ldr r0, [pc, #28] @ 281064 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281068 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, lsl #27 │ │ │ │ - addseq r5, r4, ip, ror #30 │ │ │ │ - addseq fp, r4, r0, asr #31 │ │ │ │ + adcseq lr, r2, r4, lsr sp │ │ │ │ + addseq r5, r4, ip, lsl pc │ │ │ │ + addseq fp, r4, r0, ror pc │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810a0 │ │ │ │ ldr r1, [pc, #28] @ 2810a4 │ │ │ │ ldr r0, [pc, #28] @ 2810a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq pc, r2, r8, pc @ │ │ │ │ - addseq r6, r3, r0, asr r1 │ │ │ │ - addseq r6, r3, r8, ror #2 │ │ │ │ + adcseq pc, r2, r8, asr #30 │ │ │ │ + addseq r6, r3, r0, lsl #2 │ │ │ │ + addseq r6, r3, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810e0 │ │ │ │ ldr r1, [pc, #28] @ 2810e4 │ │ │ │ ldr r0, [pc, #28] @ 2810e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r8, lsr #12 │ │ │ │ - addseq r6, r3, r0, lsl r1 │ │ │ │ - addseq r0, ip, r8, lsr #23 │ │ │ │ + @ instruction: 0x00b305d8 │ │ │ │ + addseq r6, r3, r0, asr #1 │ │ │ │ + addseq r0, ip, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281120 │ │ │ │ ldr r1, [pc, #28] @ 281124 │ │ │ │ ldr r0, [pc, #28] @ 281128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r8, ror #11 │ │ │ │ - ldrsbeq r6, [r3], r0 │ │ │ │ - addseq r6, r3, r8, ror #1 │ │ │ │ + umlalseq r0, r3, r8, r5 │ │ │ │ + addseq r6, r3, r0, lsl #1 │ │ │ │ + umullseq r6, r3, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28115c │ │ │ │ ldr r1, [pc, #24] @ 281160 │ │ │ │ ldr r0, [pc, #24] @ 281164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r4, lsr #18 │ │ │ │ - addseq sp, r3, r8, ror #18 │ │ │ │ - addseq sp, r3, ip, ror r9 │ │ │ │ + @ instruction: 0x00b318d4 │ │ │ │ + addseq sp, r3, r8, lsl r9 │ │ │ │ + addseq sp, r3, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28119c │ │ │ │ ldr r1, [pc, #28] @ 2811a0 │ │ │ │ ldr r0, [pc, #28] @ 2811a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2811a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r4, ror sl │ │ │ │ - addseq r1, sp, r4, ror r0 │ │ │ │ - addseq r1, sp, r8, lsl #1 │ │ │ │ + adcseq r1, r3, r4, lsr #20 │ │ │ │ + addseq r1, sp, r4, lsr #32 │ │ │ │ + addseq r1, sp, r8, lsr r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811e0 │ │ │ │ ldr r1, [pc, #28] @ 2811e4 │ │ │ │ ldr r0, [pc, #28] @ 2811e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r0, lsr sl │ │ │ │ - addseq r1, sp, r4, lsr r0 │ │ │ │ - addseq r1, sp, ip, asr r0 │ │ │ │ + adcseq r1, r3, r0, ror #19 │ │ │ │ + addseq r0, sp, r4, ror #31 │ │ │ │ + addseq r1, sp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28121c │ │ │ │ ldr r1, [pc, #24] @ 281220 │ │ │ │ ldr r0, [pc, #24] @ 281224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b321d4 │ │ │ │ - @ instruction: 0x00935fd0 │ │ │ │ - addseq r5, r3, r8, ror #31 │ │ │ │ + adcseq r2, r3, r4, lsl #3 │ │ │ │ + addseq r5, r3, r0, lsl #31 │ │ │ │ + umullseq r5, r3, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28125c │ │ │ │ ldr r1, [pc, #28] @ 281260 │ │ │ │ ldr r0, [pc, #28] @ 281264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r2, r3, r8, r1 │ │ │ │ - addseq r4, sp, r4, lsr #1 │ │ │ │ - ldrheq r4, [sp], r4 @ │ │ │ │ + adcseq r2, r3, r8, asr #2 │ │ │ │ + addseq r4, sp, r4, asr r0 │ │ │ │ + addseq r4, sp, r4, rrx │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28129c │ │ │ │ ldr r1, [pc, #24] @ 2812a0 │ │ │ │ ldr r0, [pc, #24] @ 2812a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r3, r0, lsr #27 │ │ │ │ - @ instruction: 0x009dc7f0 │ │ │ │ - addseq ip, sp, r0, lsr r8 │ │ │ │ + adcseq r2, r3, r0, asr sp │ │ │ │ + addseq ip, sp, r0, lsr #15 │ │ │ │ + addseq ip, sp, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812dc │ │ │ │ ldr r1, [pc, #28] @ 2812e0 │ │ │ │ ldr r0, [pc, #28] @ 2812e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r3, r4, ror #26 │ │ │ │ - addseq r5, r3, r4, lsl pc │ │ │ │ - addseq r5, r3, ip, lsr #30 │ │ │ │ + adcseq r2, r3, r4, lsl sp │ │ │ │ + addseq r5, r3, r4, asr #29 │ │ │ │ + @ instruction: 0x00935edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28131c │ │ │ │ ldr r1, [pc, #28] @ 281320 │ │ │ │ ldr r0, [pc, #28] @ 281324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r3, r8, asr #13 │ │ │ │ - @ instruction: 0x009dfab0 │ │ │ │ - addseq pc, sp, r4, lsl #22 │ │ │ │ + adcseq r3, r3, r8, ror r6 │ │ │ │ + addseq pc, sp, r0, ror #20 │ │ │ │ + @ instruction: 0x009dfab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28135c │ │ │ │ ldr r1, [pc, #28] @ 281360 │ │ │ │ ldr r0, [pc, #28] @ 281364 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b395f0 │ │ │ │ - addseq r5, r4, ip, ror #24 │ │ │ │ - addseq fp, r4, r0, asr #25 │ │ │ │ + adcseq r9, r3, r0, lsr #11 │ │ │ │ + addseq r5, r4, ip, lsl ip │ │ │ │ + addseq fp, r4, r0, ror ip │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813a0 │ │ │ │ ldr r1, [pc, #28] @ 2813a4 │ │ │ │ ldr r0, [pc, #28] @ 2813a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2813ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r9, r3, ip, lsr #11 │ │ │ │ - addseq r5, r4, r8, lsr #24 │ │ │ │ - addseq r5, r4, ip, lsr ip │ │ │ │ + adcseq r9, r3, ip, asr r5 │ │ │ │ + @ instruction: 0x00945bd8 │ │ │ │ + addseq r5, r4, ip, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813e4 │ │ │ │ ldr r1, [pc, #28] @ 2813e8 │ │ │ │ ldr r0, [pc, #28] @ 2813ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r9, r3, r4, asr #20 │ │ │ │ - addseq r4, lr, ip, ror r4 │ │ │ │ - umullseq r4, lr, r0, r4 │ │ │ │ + @ instruction: 0x00b399f4 │ │ │ │ + addseq r4, lr, ip, lsr #8 │ │ │ │ + addseq r4, lr, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281424 │ │ │ │ ldr r1, [pc, #28] @ 281428 │ │ │ │ ldr r0, [pc, #28] @ 28142c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r3, ip, ror ip │ │ │ │ - addseq r5, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x00945bb8 │ │ │ │ + adcseq sl, r3, ip, lsr #24 │ │ │ │ + addseq r5, r4, r4, asr fp │ │ │ │ + addseq r5, r4, r8, ror #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281468 │ │ │ │ ldr r1, [pc, #28] @ 28146c │ │ │ │ ldr r0, [pc, #28] @ 281470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r3, r8, asr #9 │ │ │ │ - addseq r8, lr, ip, lsl #7 │ │ │ │ - umullseq r8, lr, r8, r3 │ │ │ │ + adcseq ip, r3, r8, ror r4 │ │ │ │ + addseq r8, lr, ip, lsr r3 │ │ │ │ + addseq r8, lr, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814a8 │ │ │ │ ldr r1, [pc, #28] @ 2814ac │ │ │ │ ldr r0, [pc, #28] @ 2814b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2814b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r0, lsl #4 │ │ │ │ - addseq r5, r4, r0, lsr #22 │ │ │ │ - addseq r5, r4, r4, lsr fp │ │ │ │ + @ instruction: 0x00b3f1b0 │ │ │ │ + @ instruction: 0x00945ad0 │ │ │ │ + addseq r5, r4, r4, ror #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814ec │ │ │ │ ldr r1, [pc, #28] @ 2814f0 │ │ │ │ ldr r0, [pc, #28] @ 2814f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2814f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r0, lsr fp @ │ │ │ │ - @ instruction: 0x00945adc │ │ │ │ - @ instruction: 0x00945af0 │ │ │ │ + adcseq pc, r3, r0, ror #21 │ │ │ │ + addseq r5, r4, ip, lsl #21 │ │ │ │ + addseq r5, r4, r0, lsr #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281530 │ │ │ │ ldr r1, [pc, #28] @ 281534 │ │ │ │ ldr r0, [pc, #28] @ 281538 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28153c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, ip, ror #21 │ │ │ │ - addseq r3, lr, ip, asr #6 │ │ │ │ - addseq sp, lr, r4, lsr r0 │ │ │ │ + umlalseq pc, r3, ip, sl @ │ │ │ │ + @ instruction: 0x009e32fc │ │ │ │ + addseq ip, lr, r4, ror #31 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281574 │ │ │ │ ldr r1, [pc, #28] @ 281578 │ │ │ │ ldr r0, [pc, #28] @ 28157c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, ip, lsl #25 │ │ │ │ - addseq r5, r4, r4, asr sl │ │ │ │ - addseq r5, r4, r8, ror #20 │ │ │ │ + adcseq r0, r4, ip, lsr ip │ │ │ │ + addseq r5, r4, r4, lsl #20 │ │ │ │ + addseq r5, r4, r8, lsl sl │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2815b8 │ │ │ │ ldr r1, [pc, #28] @ 2815bc │ │ │ │ ldr r0, [pc, #28] @ 2815c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r8, asr #24 │ │ │ │ - addseq pc, lr, ip, lsr #15 │ │ │ │ - @ instruction: 0x009ef7d8 │ │ │ │ + @ instruction: 0x00b40bf8 │ │ │ │ + addseq pc, lr, ip, asr r7 @ │ │ │ │ + addseq pc, lr, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2815f4 │ │ │ │ ldr r1, [pc, #24] @ 2815f8 │ │ │ │ ldr r0, [pc, #24] @ 2815fc │ │ │ │ ldr r2, [pc, #24] @ 281600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r0, lsl pc │ │ │ │ - @ instruction: 0x009459d0 │ │ │ │ - addseq r5, r4, r4, ror #19 │ │ │ │ + adcseq r0, r4, r0, asr #29 │ │ │ │ + addseq r5, r4, r0, lsl #19 │ │ │ │ + umullseq r5, r4, r4, r9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281634 │ │ │ │ ldr r1, [pc, #24] @ 281638 │ │ │ │ ldr r0, [pc, #24] @ 28163c │ │ │ │ ldr r2, [pc, #24] @ 281640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r1, r4, r4, r6 │ │ │ │ - umullseq r5, r4, r0, r9 │ │ │ │ - addseq fp, r4, r4, ror #19 │ │ │ │ + adcseq r1, r4, r4, asr #12 │ │ │ │ + addseq r5, r4, r0, asr #18 │ │ │ │ + umullseq fp, r4, r4, r9 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281674 │ │ │ │ ldr r1, [pc, #24] @ 281678 │ │ │ │ ldr r0, [pc, #24] @ 28167c │ │ │ │ ldr r2, [pc, #24] @ 281680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, lsl r1 │ │ │ │ - addseq r6, pc, ip, asr #10 │ │ │ │ - addseq r6, pc, r4, ror #10 │ │ │ │ + adcseq r2, r4, ip, asr #1 │ │ │ │ + @ instruction: 0x009f64fc │ │ │ │ + addseq r6, pc, r4, lsl r5 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816b8 │ │ │ │ ldr r1, [pc, #28] @ 2816bc │ │ │ │ ldr r0, [pc, #28] @ 2816c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, lsl #16 │ │ │ │ - addseq r7, pc, r8, lsl ip @ │ │ │ │ - umullseq r8, pc, r0, r2 @ │ │ │ │ + @ instruction: 0x00b427b0 │ │ │ │ + addseq r7, pc, r8, asr #23 │ │ │ │ + addseq r8, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816f8 │ │ │ │ ldr r1, [pc, #28] @ 2816fc │ │ │ │ ldr r0, [pc, #28] @ 281700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, asr #15 │ │ │ │ - @ instruction: 0x009f7bd4 │ │ │ │ - addseq r8, pc, r4, ror r2 @ │ │ │ │ + adcseq r2, r4, r0, ror r7 │ │ │ │ + addseq r7, pc, r4, lsl #23 │ │ │ │ + addseq r8, pc, r4, lsr #4 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28173c │ │ │ │ ldr r1, [pc, #28] @ 281740 │ │ │ │ ldr r0, [pc, #28] @ 281744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, ror r7 │ │ │ │ - addseq r5, r4, ip, lsl #17 │ │ │ │ - addseq r5, r4, r0, lsr #17 │ │ │ │ + adcseq r2, r4, ip, lsr #14 │ │ │ │ + addseq r5, r4, ip, lsr r8 │ │ │ │ + addseq r5, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281780 │ │ │ │ ldr r1, [pc, #28] @ 281784 │ │ │ │ ldr r0, [pc, #28] @ 281788 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28178c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r8, lsr r7 │ │ │ │ - addseq r5, r4, r8, asr #16 │ │ │ │ - umullseq fp, r4, ip, r8 │ │ │ │ + adcseq r2, r4, r8, ror #13 │ │ │ │ + @ instruction: 0x009457f8 │ │ │ │ + addseq fp, r4, ip, asr #16 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817c4 │ │ │ │ ldr r1, [pc, #28] @ 2817c8 │ │ │ │ ldr r0, [pc, #28] @ 2817cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2817d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b426f4 │ │ │ │ - addseq r3, lr, ip, lsl #2 │ │ │ │ - addseq ip, lr, r0, ror r9 │ │ │ │ + adcseq r2, r4, r4, lsr #13 │ │ │ │ + ldrheq r3, [lr], ip │ │ │ │ + addseq ip, lr, r0, lsr #18 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281808 │ │ │ │ ldr r1, [pc, #28] @ 28180c │ │ │ │ ldr r0, [pc, #28] @ 281810 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b426b0 │ │ │ │ - addseq r5, r4, r0, asr #15 │ │ │ │ - @ instruction: 0x009457d4 │ │ │ │ + adcseq r2, r4, r0, ror #12 │ │ │ │ + addseq r5, r4, r0, ror r7 │ │ │ │ + addseq r5, r4, r4, lsl #15 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28184c │ │ │ │ ldr r1, [pc, #28] @ 281850 │ │ │ │ ldr r0, [pc, #28] @ 281854 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281858 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, asr sl │ │ │ │ - addseq r5, r4, ip, ror r7 │ │ │ │ - umullseq r5, r4, r0, r7 │ │ │ │ + adcseq r2, r4, r0, lsl #20 │ │ │ │ + addseq r5, r4, ip, lsr #14 │ │ │ │ + addseq r5, r4, r0, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281890 │ │ │ │ ldr r1, [pc, #28] @ 281894 │ │ │ │ ldr r0, [pc, #28] @ 281898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28189c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, asr #24 │ │ │ │ - addseq r4, r4, r4, ror #12 │ │ │ │ - addseq r2, fp, r8, asr r8 │ │ │ │ + @ instruction: 0x00b42bf0 │ │ │ │ + addseq r4, r4, r4, lsl r6 │ │ │ │ + addseq r2, fp, r8, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818d4 │ │ │ │ ldr r1, [pc, #28] @ 2818d8 │ │ │ │ ldr r0, [pc, #28] @ 2818dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b42bfc │ │ │ │ - @ instruction: 0x009fb3d8 │ │ │ │ - addseq fp, pc, r0, lsr #9 │ │ │ │ + adcseq r2, r4, ip, lsr #23 │ │ │ │ + addseq fp, pc, r8, lsl #7 │ │ │ │ + addseq fp, pc, r0, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281914 │ │ │ │ ldr r1, [pc, #28] @ 281918 │ │ │ │ ldr r0, [pc, #28] @ 28191c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b42bbc │ │ │ │ - @ instruction: 0x009358dc │ │ │ │ - @ instruction: 0x009358f4 │ │ │ │ + adcseq r2, r4, ip, ror #22 │ │ │ │ + addseq r5, r3, ip, lsl #17 │ │ │ │ + addseq r5, r3, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281950 │ │ │ │ ldr r1, [pc, #24] @ 281954 │ │ │ │ ldr r0, [pc, #24] @ 281958 │ │ │ │ ldr r2, [pc, #24] @ 28195c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b431f0 │ │ │ │ - @ instruction: 0x0094c4d8 │ │ │ │ - addseq ip, r4, ip, ror #9 │ │ │ │ + adcseq r3, r4, r0, lsr #3 │ │ │ │ + addseq ip, r4, r8, lsl #9 │ │ │ │ + umullseq ip, r4, ip, r4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281994 │ │ │ │ ldr r1, [pc, #28] @ 281998 │ │ │ │ ldr r0, [pc, #28] @ 28199c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b431b4 │ │ │ │ - addseq sp, r3, r4, lsr r1 │ │ │ │ - addseq sp, r3, r8, asr #2 │ │ │ │ + adcseq r3, r4, r4, ror #2 │ │ │ │ + addseq sp, r3, r4, ror #1 │ │ │ │ + ldrsheq sp, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819d4 │ │ │ │ ldr r1, [pc, #28] @ 2819d8 │ │ │ │ ldr r0, [pc, #28] @ 2819dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, ip, lsl #12 │ │ │ │ - addseq pc, pc, ip, ror #31 │ │ │ │ - @ instruction: 0x009ffff8 │ │ │ │ + @ instruction: 0x00b435bc │ │ │ │ + umullseq pc, pc, ip, pc @ │ │ │ │ + addseq pc, pc, r8, lsr #31 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a18 │ │ │ │ ldr r1, [pc, #28] @ 281a1c │ │ │ │ ldr r0, [pc, #28] @ 281a20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsr #17 │ │ │ │ - addseq r1, r5, ip, lsr #27 │ │ │ │ - adceq r2, r0, r4, asr r1 │ │ │ │ + adcseq r3, r4, r8, asr r8 │ │ │ │ + addseq r1, r5, ip, asr sp │ │ │ │ + adceq r2, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a5c │ │ │ │ ldr r1, [pc, #28] @ 281a60 │ │ │ │ ldr r0, [pc, #28] @ 281a64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, ror #16 │ │ │ │ - addseq r1, r5, r8, ror #26 │ │ │ │ - adceq r2, r0, r0, lsl r1 │ │ │ │ + adcseq r3, r4, r4, lsl r8 │ │ │ │ + addseq r1, r5, r8, lsl sp │ │ │ │ + adceq r2, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281aa0 │ │ │ │ ldr r1, [pc, #28] @ 281aa4 │ │ │ │ ldr r0, [pc, #28] @ 281aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r0, ror #25 │ │ │ │ - adceq r4, r0, r4, lsr #25 │ │ │ │ - adceq r5, r0, r4, lsr #32 │ │ │ │ + umlalseq r3, r4, r0, ip │ │ │ │ + adceq r4, r0, r4, asr ip │ │ │ │ + ldrdeq r4, [r0], r4 @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ae4 │ │ │ │ ldr r1, [pc, #28] @ 281ae8 │ │ │ │ ldr r0, [pc, #28] @ 281aec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281af0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r3, r4, ip, ip │ │ │ │ - adceq r4, r0, r0, ror #24 │ │ │ │ - strdeq r4, [r0], ip @ │ │ │ │ + adcseq r3, r4, ip, asr #24 │ │ │ │ + adceq r4, r0, r0, lsl ip │ │ │ │ + adceq r4, r0, ip, lsr #31 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b28 │ │ │ │ ldr r1, [pc, #28] @ 281b2c │ │ │ │ ldr r0, [pc, #28] @ 281b30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, lsr r2 │ │ │ │ - addseq ip, r4, r4, lsl #6 │ │ │ │ - addseq ip, r4, r8, lsl r3 │ │ │ │ + adcseq r4, r4, ip, ror #3 │ │ │ │ + @ instruction: 0x0094c2b4 │ │ │ │ + addseq ip, r4, r8, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b6c │ │ │ │ ldr r1, [pc, #28] @ 281b70 │ │ │ │ ldr r0, [pc, #28] @ 281b74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, lsr #29 │ │ │ │ - addseq ip, r4, r0, asr #5 │ │ │ │ - @ instruction: 0x0094c2d4 │ │ │ │ + adcseq r4, r4, r4, asr lr │ │ │ │ + addseq ip, r4, r0, ror r2 │ │ │ │ + addseq ip, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281bb0 │ │ │ │ ldr r1, [pc, #28] @ 281bb4 │ │ │ │ ldr r0, [pc, #28] @ 281bb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, ror #28 │ │ │ │ - adceq r8, r0, r8, lsr r9 │ │ │ │ - adceq r8, r0, r8, asr r9 │ │ │ │ + adcseq r4, r4, r0, lsl lr │ │ │ │ + adceq r8, r0, r8, ror #17 │ │ │ │ + adceq r8, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281bf4 │ │ │ │ ldr r1, [pc, #28] @ 281bf8 │ │ │ │ ldr r0, [pc, #28] @ 281bfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r5, r4, r0, r3 │ │ │ │ - addseq ip, r4, r8, lsr r2 │ │ │ │ - addseq ip, r4, ip, asr #4 │ │ │ │ + adcseq r5, r4, r0, asr #6 │ │ │ │ + addseq ip, r4, r8, ror #3 │ │ │ │ + @ instruction: 0x0094c1fc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c38 │ │ │ │ ldr r1, [pc, #28] @ 281c3c │ │ │ │ ldr r0, [pc, #28] @ 281c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, asr #6 │ │ │ │ - adceq r9, r0, ip, lsr #10 │ │ │ │ - adceq r9, r0, r4, asr #10 │ │ │ │ + @ instruction: 0x00b452fc │ │ │ │ + ldrdeq r9, [r0], ip @ │ │ │ │ + strdeq r9, [r0], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c78 │ │ │ │ ldr r1, [pc, #28] @ 281c7c │ │ │ │ ldr r0, [pc, #28] @ 281c80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281c84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, lsl #6 │ │ │ │ - adceq r9, r0, r4, ror #7 │ │ │ │ - adceq r9, r0, r4, lsr #10 │ │ │ │ + @ instruction: 0x00b452bc │ │ │ │ + umlaleq r9, r0, r4, r3 │ │ │ │ + ldrdeq r9, [r0], r4 @ │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281cbc │ │ │ │ ldr r1, [pc, #28] @ 281cc0 │ │ │ │ ldr r0, [pc, #28] @ 281cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, asr #5 │ │ │ │ - addseq ip, r3, ip, lsl #28 │ │ │ │ - addseq ip, r3, r0, lsr #28 │ │ │ │ + adcseq r5, r4, r8, ror r2 │ │ │ │ + @ instruction: 0x0093cdbc │ │ │ │ + @ instruction: 0x0093cdd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 281d10 │ │ │ │ ldr r4, [pc, #48] @ 281d14 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -2316,83 +2316,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 281d1c │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 27cafc │ │ │ │ - @ instruction: 0x00a094bc │ │ │ │ + adceq r9, r0, ip, ror #8 │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - adceq r9, r0, ip, lsr #9 │ │ │ │ + adceq r9, r0, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d50 │ │ │ │ ldr r1, [pc, #24] @ 281d54 │ │ │ │ ldr r0, [pc, #24] @ 281d58 │ │ │ │ ldr r2, [pc, #24] @ 281d5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, ror #13 │ │ │ │ - ldrsbeq ip, [r4], r8 │ │ │ │ - addseq ip, r4, ip, ror #1 │ │ │ │ + umlalseq r5, r4, r0, r6 │ │ │ │ + addseq ip, r4, r8, lsl #1 │ │ │ │ + umullseq ip, r4, ip, r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281d94 │ │ │ │ ldr r1, [pc, #28] @ 281d98 │ │ │ │ ldr r0, [pc, #28] @ 281d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r4, lsr #13 │ │ │ │ - adceq sl, r0, r4, lsr #9 │ │ │ │ - @ instruction: 0x00a0a4b0 │ │ │ │ + adcseq r5, r4, r4, asr r6 │ │ │ │ + adceq sl, r0, r4, asr r4 │ │ │ │ + adceq sl, r0, r0, ror #8 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281dd4 │ │ │ │ ldr r1, [pc, #24] @ 281dd8 │ │ │ │ ldr r0, [pc, #24] @ 281ddc │ │ │ │ ldr r2, [pc, #24] @ 281de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, asr #22 │ │ │ │ - addseq ip, r4, r4, asr r0 │ │ │ │ - addseq ip, r4, r8, rrx │ │ │ │ + @ instruction: 0x00b45afc │ │ │ │ + addseq ip, r4, r4 │ │ │ │ + addseq ip, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e18 │ │ │ │ ldr r1, [pc, #28] @ 281e1c │ │ │ │ ldr r0, [pc, #28] @ 281e20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, asr #24 │ │ │ │ - umlaleq pc, r0, r0, ip @ │ │ │ │ - strdeq pc, [r0], r0 @ │ │ │ │ + @ instruction: 0x00b45bf8 │ │ │ │ + adceq pc, r0, r0, asr #24 │ │ │ │ + adceq pc, r0, r0, lsr #25 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00281e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -2406,622 +2406,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 281e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrsheq r6, [r4], r8 @ │ │ │ │ - umlaleq r8, r1, ip, lr │ │ │ │ - adceq r8, r1, r4, asr #31 │ │ │ │ + adcseq r6, r4, r8, lsr #1 │ │ │ │ + adceq r8, r1, ip, asr #28 │ │ │ │ + adceq r8, r1, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281eb0 │ │ │ │ ldr r1, [pc, #28] @ 281eb4 │ │ │ │ ldr r0, [pc, #28] @ 281eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrheq r6, [r4], r8 @ │ │ │ │ - adceq r8, r1, ip, asr lr │ │ │ │ - adceq r8, r1, r4, lsr #31 │ │ │ │ + adcseq r6, r4, r8, rrx │ │ │ │ + adceq r8, r1, ip, lsl #28 │ │ │ │ + adceq r8, r1, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ef0 │ │ │ │ ldr r1, [pc, #28] @ 281ef4 │ │ │ │ ldr r0, [pc, #28] @ 281ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b461b0 │ │ │ │ - adceq r9, r1, ip, lsr #2 │ │ │ │ - adceq r1, r3, r0, lsl #8 │ │ │ │ + adcseq r6, r4, r0, ror #2 │ │ │ │ + ldrdeq r9, [r1], ip @ │ │ │ │ + @ instruction: 0x00a313b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f2c │ │ │ │ ldr r1, [pc, #24] @ 281f30 │ │ │ │ ldr r0, [pc, #24] @ 281f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r4, lsr #8 │ │ │ │ - @ instruction: 0x00a19ab0 │ │ │ │ - @ instruction: 0x00a19abc │ │ │ │ + @ instruction: 0x00b463d4 │ │ │ │ + adceq r9, r1, r0, ror #20 │ │ │ │ + adceq r9, r1, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f68 │ │ │ │ ldr r1, [pc, #24] @ 281f6c │ │ │ │ ldr r0, [pc, #24] @ 281f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r6, r4, ip, r4 │ │ │ │ - addseq r5, r3, r4, lsl #5 │ │ │ │ - umullseq r5, r3, ip, r2 │ │ │ │ + adcseq r6, r4, ip, asr #8 │ │ │ │ + addseq r5, r3, r4, lsr r2 │ │ │ │ + addseq r5, r3, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fa8 │ │ │ │ ldr r1, [pc, #28] @ 281fac │ │ │ │ ldr r0, [pc, #28] @ 281fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r0, ror #8 │ │ │ │ - adceq r9, r1, r0, lsl #27 │ │ │ │ - adceq r9, r1, r0, lsr #27 │ │ │ │ + adcseq r6, r4, r0, lsl r4 │ │ │ │ + adceq r9, r1, r0, lsr sp │ │ │ │ + adceq r9, r1, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fe8 │ │ │ │ ldr r1, [pc, #28] @ 281fec │ │ │ │ ldr r0, [pc, #28] @ 281ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r0, lsr #8 │ │ │ │ - adceq r9, r1, ip, lsr sp │ │ │ │ - adceq r9, r1, r0, asr #3 │ │ │ │ + @ instruction: 0x00b463d0 │ │ │ │ + adceq r9, r1, ip, ror #25 │ │ │ │ + adceq r9, r1, r0, ror r1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282028 │ │ │ │ ldr r1, [pc, #24] @ 28202c │ │ │ │ ldr r0, [pc, #24] @ 282030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r6, r4, ip, r7 │ │ │ │ - addseq r5, r3, r4, asr #3 │ │ │ │ - addseq pc, fp, ip, asr ip @ │ │ │ │ + adcseq r6, r4, ip, asr #14 │ │ │ │ + addseq r5, r3, r4, ror r1 │ │ │ │ + addseq pc, fp, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282068 │ │ │ │ ldr r1, [pc, #28] @ 28206c │ │ │ │ ldr r0, [pc, #28] @ 282070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r0, ror #14 │ │ │ │ - addseq r5, r3, r8, lsl #3 │ │ │ │ - addseq r5, r3, r0, lsr #3 │ │ │ │ + adcseq r6, r4, r0, lsl r7 │ │ │ │ + addseq r5, r3, r8, lsr r1 │ │ │ │ + addseq r5, r3, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820a8 │ │ │ │ ldr r1, [pc, #28] @ 2820ac │ │ │ │ ldr r0, [pc, #28] @ 2820b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r4, ror sp │ │ │ │ - addseq r4, r4, r0, lsr #30 │ │ │ │ - addseq sl, r4, r4, ror pc │ │ │ │ + adcseq r6, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0x00944ed0 │ │ │ │ + addseq sl, r4, r4, lsr #30 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820ec │ │ │ │ ldr r1, [pc, #28] @ 2820f0 │ │ │ │ ldr r0, [pc, #28] @ 2820f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r0, lsr sp │ │ │ │ - @ instruction: 0x00944edc │ │ │ │ - addseq sl, r4, r0, lsr pc │ │ │ │ + adcseq r6, r4, r0, ror #25 │ │ │ │ + addseq r4, r4, ip, lsl #29 │ │ │ │ + addseq sl, r4, r0, ror #29 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282130 │ │ │ │ ldr r1, [pc, #28] @ 282134 │ │ │ │ ldr r0, [pc, #28] @ 282138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28213c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, ip, ror #25 │ │ │ │ - umullseq r4, r4, r8, lr @ │ │ │ │ - addseq sl, r4, ip, ror #29 │ │ │ │ + umlalseq r6, r4, ip, ip │ │ │ │ + addseq r4, r4, r8, asr #28 │ │ │ │ + umullseq sl, r4, ip, lr │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282170 │ │ │ │ ldr r1, [pc, #24] @ 282174 │ │ │ │ ldr r0, [pc, #24] @ 282178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsl #4 │ │ │ │ - adceq ip, r1, r0, ror lr │ │ │ │ - adceq ip, r1, r0, lsl #29 │ │ │ │ + @ instruction: 0x00b481b8 │ │ │ │ + adceq ip, r1, r0, lsr #28 │ │ │ │ + adceq ip, r1, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821b0 │ │ │ │ ldr r1, [pc, #28] @ 2821b4 │ │ │ │ ldr r0, [pc, #28] @ 2821b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, lsr r0 │ │ │ │ - addseq r5, r3, r0, asr #32 │ │ │ │ - @ instruction: 0x009bfad8 │ │ │ │ + adcseq r9, r4, ip, ror #31 │ │ │ │ + @ instruction: 0x00934ff0 │ │ │ │ + addseq pc, fp, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821f0 │ │ │ │ ldr r1, [pc, #28] @ 2821f4 │ │ │ │ ldr r0, [pc, #28] @ 2821f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49ffc │ │ │ │ - addseq r5, r3, r0 │ │ │ │ - addseq r5, r3, r8, lsl r0 │ │ │ │ + adcseq r9, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x00934fb0 │ │ │ │ + addseq r4, r3, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282230 │ │ │ │ ldr r1, [pc, #28] @ 282234 │ │ │ │ ldr r0, [pc, #28] @ 282238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49fbc │ │ │ │ - adceq r6, r2, r8, lsr #21 │ │ │ │ - addseq fp, r8, r8, lsl #8 │ │ │ │ + adcseq r9, r4, ip, ror #30 │ │ │ │ + adceq r6, r2, r8, asr sl │ │ │ │ + @ instruction: 0x0098b3b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282270 │ │ │ │ ldr r1, [pc, #28] @ 282274 │ │ │ │ ldr r0, [pc, #28] @ 282278 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a5d0 │ │ │ │ - addseq r4, r3, r0, lsl #31 │ │ │ │ - addseq pc, fp, r8, lsl sl @ │ │ │ │ + adcseq sl, r4, r0, lsl #11 │ │ │ │ + addseq r4, r3, r0, lsr pc │ │ │ │ + addseq pc, fp, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822b0 │ │ │ │ ldr r1, [pc, #28] @ 2822b4 │ │ │ │ ldr r0, [pc, #28] @ 2822b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq sl, r4, r0, r5 │ │ │ │ - adceq r6, r4, r8, lsl #17 │ │ │ │ - addseq fp, r8, r4, lsl #7 │ │ │ │ + adcseq sl, r4, r0, asr #10 │ │ │ │ + adceq r6, r4, r8, lsr r8 │ │ │ │ + addseq fp, r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822f4 │ │ │ │ ldr r1, [pc, #28] @ 2822f8 │ │ │ │ ldr r0, [pc, #28] @ 2822fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, asr #10 │ │ │ │ - adceq r6, r4, r4, asr #16 │ │ │ │ - addseq fp, r8, r0, asr #6 │ │ │ │ + @ instruction: 0x00b4a4fc │ │ │ │ + strdeq r6, [r4], r4 @ │ │ │ │ + @ instruction: 0x0098b2f0 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282338 │ │ │ │ ldr r1, [pc, #28] @ 28233c │ │ │ │ ldr r0, [pc, #28] @ 282340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, lsl #10 │ │ │ │ - adceq r6, r4, r0, lsl #16 │ │ │ │ - @ instruction: 0x0098b2fc │ │ │ │ + @ instruction: 0x00b4a4b8 │ │ │ │ + @ instruction: 0x00a467b0 │ │ │ │ + addseq fp, r8, ip, lsr #5 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28237c │ │ │ │ ldr r1, [pc, #28] @ 282380 │ │ │ │ ldr r0, [pc, #28] @ 282384 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, asr #9 │ │ │ │ - @ instruction: 0x00a467bc │ │ │ │ - @ instruction: 0x0098b2b8 │ │ │ │ + adcseq sl, r4, r4, ror r4 │ │ │ │ + adceq r6, r4, ip, ror #14 │ │ │ │ + addseq fp, r8, r8, ror #4 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823c0 │ │ │ │ ldr r1, [pc, #28] @ 2823c4 │ │ │ │ ldr r0, [pc, #28] @ 2823c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2823cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, lsl #9 │ │ │ │ - adceq r6, r4, r8, ror r7 │ │ │ │ - addseq fp, r8, r4, ror r2 │ │ │ │ + adcseq sl, r4, r0, lsr r4 │ │ │ │ + adceq r6, r4, r8, lsr #14 │ │ │ │ + addseq fp, r8, r4, lsr #4 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282404 │ │ │ │ ldr r1, [pc, #28] @ 282408 │ │ │ │ ldr r0, [pc, #28] @ 28240c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, lsr r4 │ │ │ │ - addseq r4, r3, ip, ror #27 │ │ │ │ - addseq r4, r3, r4, lsl #28 │ │ │ │ + adcseq sl, r4, ip, ror #7 │ │ │ │ + umullseq r4, r3, ip, sp │ │ │ │ + @ instruction: 0x00934db4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282444 │ │ │ │ ldr r1, [pc, #28] @ 282448 │ │ │ │ ldr r0, [pc, #28] @ 28244c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a3fc │ │ │ │ - strdeq r6, [r4], r4 @ │ │ │ │ - @ instruction: 0x0098b1f0 │ │ │ │ + adcseq sl, r4, ip, lsr #7 │ │ │ │ + adceq r6, r4, r4, lsr #13 │ │ │ │ + addseq fp, r8, r0, lsr #3 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282488 │ │ │ │ ldr r1, [pc, #28] @ 28248c │ │ │ │ ldr r0, [pc, #28] @ 282490 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a3b8 │ │ │ │ - @ instruction: 0x00a466b0 │ │ │ │ - addseq fp, r8, ip, lsr #3 │ │ │ │ + adcseq sl, r4, r8, ror #6 │ │ │ │ + adceq r6, r4, r0, ror #12 │ │ │ │ + addseq fp, r8, ip, asr r1 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2824cc │ │ │ │ ldr r1, [pc, #28] @ 2824d0 │ │ │ │ ldr r0, [pc, #28] @ 2824d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2824d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, ror r3 │ │ │ │ - adceq r6, r4, ip, ror #12 │ │ │ │ - addseq fp, r8, r8, ror #2 │ │ │ │ + adcseq sl, r4, r4, lsr #6 │ │ │ │ + adceq r6, r4, ip, lsl r6 │ │ │ │ + addseq fp, r8, r8, lsl r1 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282510 │ │ │ │ ldr r1, [pc, #28] @ 282514 │ │ │ │ ldr r0, [pc, #28] @ 282518 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28251c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, lsr r3 │ │ │ │ - adceq r6, r4, r8, lsr #12 │ │ │ │ - umlaleq r8, r2, r4, r2 │ │ │ │ + adcseq sl, r4, r0, ror #5 │ │ │ │ + ldrdeq r6, [r4], r8 @ │ │ │ │ + adceq r8, r2, r4, asr #4 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282554 │ │ │ │ ldr r1, [pc, #28] @ 282558 │ │ │ │ ldr r0, [pc, #28] @ 28255c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, ror #5 │ │ │ │ - adceq r6, r4, r4, ror #11 │ │ │ │ - addseq fp, r8, r0, ror #1 │ │ │ │ + umlalseq sl, r4, ip, r2 │ │ │ │ + umlaleq r6, r4, r4, r5 │ │ │ │ + umullseq fp, r8, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282598 │ │ │ │ ldr r1, [pc, #28] @ 28259c │ │ │ │ ldr r0, [pc, #28] @ 2825a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, lsr #5 │ │ │ │ - adceq r6, r4, r0, lsr #11 │ │ │ │ - adceq r8, r2, r0, ror #4 │ │ │ │ + adcseq sl, r4, r8, asr r2 │ │ │ │ + adceq r6, r4, r0, asr r5 │ │ │ │ + adceq r8, r2, r0, lsl r2 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825dc │ │ │ │ ldr r1, [pc, #28] @ 2825e0 │ │ │ │ ldr r0, [pc, #28] @ 2825e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, ror #4 │ │ │ │ - adceq r6, r4, ip, asr r5 │ │ │ │ - addseq r8, lr, ip, asr ip │ │ │ │ + adcseq sl, r4, r4, lsl r2 │ │ │ │ + adceq r6, r4, ip, lsl #10 │ │ │ │ + addseq r8, lr, ip, lsl #24 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282620 │ │ │ │ ldr r1, [pc, #28] @ 282624 │ │ │ │ ldr r0, [pc, #28] @ 282628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, lsr #4 │ │ │ │ - adceq r6, r4, ip, lsl r5 │ │ │ │ - addseq fp, r8, r8, lsl r0 │ │ │ │ + @ instruction: 0x00b4a1d0 │ │ │ │ + adceq r6, r4, ip, asr #9 │ │ │ │ + addseq sl, r8, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282660 │ │ │ │ ldr r1, [pc, #28] @ 282664 │ │ │ │ ldr r0, [pc, #28] @ 282668 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28266c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, ror #3 │ │ │ │ - ldrdeq r6, [r4], r8 @ │ │ │ │ - @ instruction: 0x0098afd4 │ │ │ │ + umlalseq sl, r4, r0, r1 │ │ │ │ + adceq r6, r4, r8, lsl #9 │ │ │ │ + addseq sl, r8, r4, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2826a4 │ │ │ │ ldr r1, [pc, #28] @ 2826a8 │ │ │ │ ldr r0, [pc, #28] @ 2826ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2826b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq sl, r4, ip, r1 │ │ │ │ - umlaleq r6, r4, r4, r4 │ │ │ │ - umullseq sl, r8, r0, pc @ │ │ │ │ + adcseq sl, r4, ip, asr #2 │ │ │ │ + adceq r6, r4, r4, asr #8 │ │ │ │ + addseq sl, r8, r0, asr #30 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2826e4 │ │ │ │ ldr r1, [pc, #24] @ 2826e8 │ │ │ │ ldr r0, [pc, #24] @ 2826ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, lsr #11 │ │ │ │ - adceq sl, r2, r0, asr #1 │ │ │ │ - ldrdeq sl, [r2], r8 @ │ │ │ │ + adcseq fp, r4, r4, asr r5 │ │ │ │ + adceq sl, r2, r0, ror r0 │ │ │ │ + adceq sl, r2, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282724 │ │ │ │ ldr r1, [pc, #28] @ 282728 │ │ │ │ ldr r0, [pc, #28] @ 28272c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, ror #10 │ │ │ │ - strheq sl, [r2], r0 @ │ │ │ │ - addseq sl, r8, r4, lsl pc │ │ │ │ + adcseq fp, r4, r8, lsl r5 │ │ │ │ + adceq sl, r2, r0, rrx │ │ │ │ + addseq sl, r8, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282764 │ │ │ │ ldr r1, [pc, #28] @ 282768 │ │ │ │ ldr r0, [pc, #28] @ 28276c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b6dc │ │ │ │ - adceq r9, r4, ip, lsr #29 │ │ │ │ - adceq sl, r2, r0, lsl #5 │ │ │ │ + adcseq fp, r4, ip, lsl #13 │ │ │ │ + adceq r9, r4, ip, asr lr │ │ │ │ + adceq sl, r2, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827a4 │ │ │ │ ldr r1, [pc, #28] @ 2827a8 │ │ │ │ ldr r0, [pc, #28] @ 2827ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq fp, r4, ip, r6 │ │ │ │ - adceq r9, r4, ip, ror #28 │ │ │ │ - adceq sl, r2, ip, asr #4 │ │ │ │ + adcseq fp, r4, ip, asr #12 │ │ │ │ + adceq r9, r4, ip, lsl lr │ │ │ │ + strdeq sl, [r2], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827e4 │ │ │ │ ldr r1, [pc, #28] @ 2827e8 │ │ │ │ ldr r0, [pc, #28] @ 2827ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, ip, asr r6 │ │ │ │ - adceq r9, r4, r8, lsr #28 │ │ │ │ - adceq sl, r2, r0, lsr r2 │ │ │ │ + adcseq fp, r4, ip, lsl #12 │ │ │ │ + ldrdeq r9, [r4], r8 @ │ │ │ │ + adceq sl, r2, r0, ror #3 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f028 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -3033,17 +3033,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 282844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, asr #2 │ │ │ │ - @ instruction: 0x009349b4 │ │ │ │ - addseq r4, r3, ip, asr #19 │ │ │ │ + ldrsheq ip, [r4], r8 @ │ │ │ │ + addseq r4, r3, r4, ror #18 │ │ │ │ + addseq r4, r3, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f028 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3054,457 +3054,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 282898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28289c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, asr r2 │ │ │ │ - adceq r0, r3, r0, asr #10 │ │ │ │ - addseq sl, r8, r4, lsr #27 │ │ │ │ + adcseq ip, r4, ip, lsl #4 │ │ │ │ + strdeq r0, [r3], r0 @ │ │ │ │ + addseq sl, r8, r4, asr sp │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828d4 │ │ │ │ ldr r1, [pc, #28] @ 2828d8 │ │ │ │ ldr r0, [pc, #28] @ 2828dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, lsl r2 │ │ │ │ - strdeq r0, [r3], ip @ │ │ │ │ - addseq sl, r8, r0, ror #26 │ │ │ │ + adcseq ip, r4, r8, asr #3 │ │ │ │ + adceq r0, r3, ip, lsr #9 │ │ │ │ + addseq sl, r8, r0, lsl sp │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282918 │ │ │ │ ldr r1, [pc, #28] @ 28291c │ │ │ │ ldr r0, [pc, #28] @ 282920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4c1d4 │ │ │ │ - @ instruction: 0x00a304bc │ │ │ │ - addseq sl, r8, r0, lsr #26 │ │ │ │ + adcseq ip, r4, r4, lsl #3 │ │ │ │ + adceq r0, r3, ip, ror #8 │ │ │ │ + @ instruction: 0x0098acd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282958 │ │ │ │ ldr r1, [pc, #28] @ 28295c │ │ │ │ ldr r0, [pc, #28] @ 282960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq ip, r4, r4, r1 │ │ │ │ - adceq r0, r3, r8, ror r4 │ │ │ │ - @ instruction: 0x0098acdc │ │ │ │ + adcseq ip, r4, r4, asr #2 │ │ │ │ + adceq r0, r3, r8, lsr #8 │ │ │ │ + addseq sl, r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28299c │ │ │ │ ldr r1, [pc, #28] @ 2829a0 │ │ │ │ ldr r0, [pc, #28] @ 2829a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2829a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, asr r1 │ │ │ │ - adceq r0, r3, r4, lsr r4 │ │ │ │ - umullseq sl, r8, r8, ip │ │ │ │ + adcseq ip, r4, r0, lsl #2 │ │ │ │ + adceq r0, r3, r4, ror #7 │ │ │ │ + addseq sl, r8, r8, asr #24 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2829e0 │ │ │ │ ldr r1, [pc, #28] @ 2829e4 │ │ │ │ ldr r0, [pc, #28] @ 2829e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2829ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, lsl #2 │ │ │ │ - strdeq r0, [r3], r0 @ │ │ │ │ - addseq sl, r8, r4, asr ip │ │ │ │ + ldrheq ip, [r4], ip @ │ │ │ │ + adceq r0, r3, r0, lsr #7 │ │ │ │ + addseq sl, r8, r4, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282a20 │ │ │ │ ldr r1, [pc, #24] @ 282a24 │ │ │ │ ldr r0, [pc, #24] @ 282a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, ror #14 │ │ │ │ - adceq r9, r2, r4, lsl #27 │ │ │ │ - umlaleq r9, r2, ip, sp │ │ │ │ + adcseq ip, r4, r0, lsl r7 │ │ │ │ + adceq r9, r2, r4, lsr sp │ │ │ │ + adceq r9, r2, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a60 │ │ │ │ ldr r1, [pc, #28] @ 282a64 │ │ │ │ ldr r0, [pc, #28] @ 282a68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, lsr #19 │ │ │ │ - umullseq r4, r3, r0, r7 │ │ │ │ - addseq r4, r3, r8, lsr #15 │ │ │ │ + adcseq ip, r4, r4, asr r9 │ │ │ │ + addseq r4, r3, r0, asr #14 │ │ │ │ + addseq r4, r3, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282aa0 │ │ │ │ ldr r1, [pc, #28] @ 282aa4 │ │ │ │ ldr r0, [pc, #28] @ 282aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, ror fp │ │ │ │ - adceq r1, r3, r4, asr r7 │ │ │ │ - ldrdeq r1, [r3], r0 @ │ │ │ │ + adcseq ip, r4, ip, lsr #22 │ │ │ │ + adceq r1, r3, r4, lsl #14 │ │ │ │ + adceq r1, r3, r0, lsl #15 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ae4 │ │ │ │ ldr r1, [pc, #28] @ 282ae8 │ │ │ │ ldr r0, [pc, #28] @ 282aec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282af0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, lsr fp │ │ │ │ - adceq r1, r3, r0, lsl r7 │ │ │ │ - adceq r1, r3, ip, lsl #15 │ │ │ │ + adcseq ip, r4, r8, ror #21 │ │ │ │ + adceq r1, r3, r0, asr #13 │ │ │ │ + adceq r1, r3, ip, lsr r7 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b28 │ │ │ │ ldr r1, [pc, #28] @ 282b2c │ │ │ │ ldr r0, [pc, #28] @ 282b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, lsr #28 │ │ │ │ - adceq r1, r3, r8, lsr #24 │ │ │ │ - addseq sl, r8, r0, lsl fp │ │ │ │ + @ instruction: 0x00b4cdd4 │ │ │ │ + ldrdeq r1, [r3], r8 @ │ │ │ │ + addseq sl, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b68 │ │ │ │ ldr r1, [pc, #28] @ 282b6c │ │ │ │ ldr r0, [pc, #28] @ 282b70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, ror #27 │ │ │ │ - adceq r1, r3, r4, ror #23 │ │ │ │ - adceq r1, r3, ip, lsl ip │ │ │ │ + umlalseq ip, r4, r4, sp │ │ │ │ + umlaleq r1, r3, r4, fp │ │ │ │ + adceq r1, r3, ip, asr #23 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ba8 │ │ │ │ ldr r1, [pc, #24] @ 282bac │ │ │ │ ldr r0, [pc, #24] @ 282bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, asr #17 │ │ │ │ - addseq r4, r3, r4, asr #12 │ │ │ │ - ldrsbeq pc, [fp], ip @ │ │ │ │ + adcseq sp, r4, ip, ror r8 │ │ │ │ + @ instruction: 0x009345f4 │ │ │ │ + addseq pc, fp, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282be8 │ │ │ │ ldr r1, [pc, #28] @ 282bec │ │ │ │ ldr r0, [pc, #28] @ 282bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, lsl r9 │ │ │ │ - addseq r4, r3, r8, lsl #12 │ │ │ │ - addseq r4, r3, r0, lsr #12 │ │ │ │ + adcseq sp, r4, r0, asr #17 │ │ │ │ + @ instruction: 0x009345b8 │ │ │ │ + @ instruction: 0x009345d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282c24 │ │ │ │ ldr r1, [pc, #24] @ 282c28 │ │ │ │ ldr r0, [pc, #24] @ 282c2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, asr #32 │ │ │ │ - adceq r8, r3, r4, lsr #10 │ │ │ │ - adceq r8, r3, r4, lsr r5 │ │ │ │ + @ instruction: 0x00b4dff8 │ │ │ │ + ldrdeq r8, [r3], r4 @ │ │ │ │ + adceq r8, r3, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c64 │ │ │ │ ldr r1, [pc, #28] @ 282c68 │ │ │ │ ldr r0, [pc, #28] @ 282c6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrheq lr, [r4], ip @ │ │ │ │ - @ instruction: 0x00a389bc │ │ │ │ - adceq r8, r3, r8, asr #19 │ │ │ │ + adcseq lr, r4, ip, rrx │ │ │ │ + adceq r8, r3, ip, ror #18 │ │ │ │ + adceq r8, r3, r8, ror r9 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ca8 │ │ │ │ ldr r1, [pc, #28] @ 282cac │ │ │ │ ldr r0, [pc, #28] @ 282cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4e2b4 │ │ │ │ - strdeq r9, [r3], r8 @ │ │ │ │ - adceq r9, r3, r4, lsr #21 │ │ │ │ + adcseq lr, r4, r4, ror #4 │ │ │ │ + adceq r9, r3, r8, lsr #17 │ │ │ │ + adceq r9, r3, r4, asr sl │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cec │ │ │ │ ldr r1, [pc, #28] @ 282cf0 │ │ │ │ ldr r0, [pc, #28] @ 282cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq lr, r4, r8, r7 │ │ │ │ - adceq fp, r3, r8, lsr #20 │ │ │ │ - addseq sl, r8, ip, asr #18 │ │ │ │ + adcseq lr, r4, r8, asr #14 │ │ │ │ + ldrdeq fp, [r3], r8 @ │ │ │ │ + @ instruction: 0x0098a8fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d2c │ │ │ │ ldr r1, [pc, #28] @ 282d30 │ │ │ │ ldr r0, [pc, #28] @ 282d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, asr r7 │ │ │ │ - addseq r4, r3, r4, asr #9 │ │ │ │ - @ instruction: 0x009344dc │ │ │ │ + adcseq lr, r4, r8, lsl #14 │ │ │ │ + addseq r4, r3, r4, ror r4 │ │ │ │ + addseq r4, r3, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d6c │ │ │ │ ldr r1, [pc, #28] @ 282d70 │ │ │ │ ldr r0, [pc, #28] @ 282d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, ip, lsl #23 │ │ │ │ - addseq r4, r3, r4, lsl #9 │ │ │ │ - umullseq r4, r3, ip, r4 │ │ │ │ + adcseq lr, r4, ip, lsr fp │ │ │ │ + addseq r4, r3, r4, lsr r4 │ │ │ │ + addseq r4, r3, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282dac │ │ │ │ ldr r1, [pc, #28] @ 282db0 │ │ │ │ ldr r0, [pc, #28] @ 282db4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r4, lsr r3 @ │ │ │ │ - @ instruction: 0x00a3e6bc │ │ │ │ - adceq lr, r3, r4, lsr #14 │ │ │ │ + adcseq pc, r4, r4, ror #5 │ │ │ │ + adceq lr, r3, ip, ror #12 │ │ │ │ + ldrdeq lr, [r3], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282dec │ │ │ │ ldr r1, [pc, #28] @ 282df0 │ │ │ │ ldr r0, [pc, #28] @ 282df4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282df8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4f2f4 │ │ │ │ - adceq lr, r3, r8, ror r6 │ │ │ │ - strdeq lr, [r3], r0 @ │ │ │ │ + adcseq pc, r4, r4, lsr #5 │ │ │ │ + adceq lr, r3, r8, lsr #12 │ │ │ │ + adceq lr, r3, r0, lsr #13 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e30 │ │ │ │ ldr r1, [pc, #28] @ 282e34 │ │ │ │ ldr r0, [pc, #28] @ 282e38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4f2b0 │ │ │ │ - adceq lr, r3, r4, lsr r6 │ │ │ │ - @ instruction: 0x00a3e6bc │ │ │ │ + adcseq pc, r4, r0, ror #4 │ │ │ │ + adceq lr, r3, r4, ror #11 │ │ │ │ + adceq lr, r3, ip, ror #12 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e74 │ │ │ │ ldr r1, [pc, #28] @ 282e78 │ │ │ │ ldr r0, [pc, #28] @ 282e7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, ip, ror #4 │ │ │ │ - strdeq lr, [r3], r4 @ │ │ │ │ - @ instruction: 0x00a3e6b4 │ │ │ │ + adcseq pc, r4, ip, lsl r2 @ │ │ │ │ + adceq lr, r3, r4, lsr #11 │ │ │ │ + adceq lr, r3, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282eb4 │ │ │ │ ldr r1, [pc, #28] @ 282eb8 │ │ │ │ ldr r0, [pc, #28] @ 282ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, ip, lsr #4 │ │ │ │ - @ instruction: 0x00a3e5b4 │ │ │ │ - adceq lr, r3, ip, lsl r6 │ │ │ │ + @ instruction: 0x00b4f1dc │ │ │ │ + adceq lr, r3, r4, ror #10 │ │ │ │ + adceq lr, r3, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ef4 │ │ │ │ ldr r1, [pc, #28] @ 282ef8 │ │ │ │ ldr r0, [pc, #28] @ 282efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, ip, ror #3 │ │ │ │ - adceq lr, r3, r4, ror r5 │ │ │ │ - adceq lr, r3, r4, ror r6 │ │ │ │ + umlalseq pc, r4, ip, r1 @ │ │ │ │ + adceq lr, r3, r4, lsr #10 │ │ │ │ + adceq lr, r3, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282f34 │ │ │ │ ldr r1, [pc, #28] @ 282f38 │ │ │ │ ldr r0, [pc, #28] @ 282f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r4, lsl r4 @ │ │ │ │ - strdeq pc, [r3], r0 @ │ │ │ │ - adceq pc, r3, r8, lsr #13 │ │ │ │ + adcseq pc, r4, r4, asr #7 │ │ │ │ + adceq pc, r3, r0, lsr #11 │ │ │ │ + adceq pc, r3, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f70 │ │ │ │ ldr r1, [pc, #24] @ 282f74 │ │ │ │ ldr r0, [pc, #24] @ 282f78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r4, ror #24 │ │ │ │ - strdeq r3, [r4], r4 @ │ │ │ │ - ldrheq fp, [r8], r0 │ │ │ │ + adcseq pc, r4, r4, lsl ip @ │ │ │ │ + adceq r3, r4, r4, lsr #15 │ │ │ │ + addseq fp, r8, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f028 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3515,927 +3515,927 @@ │ │ │ │ ldr r0, [pc, #28] @ 282fcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r4, asr r5 │ │ │ │ - addseq r4, r3, ip, lsr #4 │ │ │ │ - addseq r4, r3, r4, asr #4 │ │ │ │ + adcseq r0, r5, r4, lsl #10 │ │ │ │ + @ instruction: 0x009341dc │ │ │ │ + @ instruction: 0x009341f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283004 │ │ │ │ ldr r1, [pc, #28] @ 283008 │ │ │ │ ldr r0, [pc, #28] @ 28300c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r8, asr r7 │ │ │ │ - addseq r4, r3, ip, ror #3 │ │ │ │ - addseq r4, r3, r4, lsl #4 │ │ │ │ + adcseq r0, r5, r8, lsl #14 │ │ │ │ + umullseq r4, r3, ip, r1 │ │ │ │ + @ instruction: 0x009341b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283040 │ │ │ │ ldr r1, [pc, #24] @ 283044 │ │ │ │ ldr r0, [pc, #24] @ 283048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r0, lsl #18 │ │ │ │ - addseq r4, r3, ip, lsr #3 │ │ │ │ - addseq r4, r3, r4, asr #3 │ │ │ │ + @ instruction: 0x00b508b0 │ │ │ │ + addseq r4, r3, ip, asr r1 │ │ │ │ + addseq r4, r3, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28307c │ │ │ │ ldr r1, [pc, #24] @ 283080 │ │ │ │ ldr r0, [pc, #24] @ 283084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, ip, ror #24 │ │ │ │ - addseq r4, r3, r0, ror r1 │ │ │ │ - addseq r4, r3, r8, lsl #3 │ │ │ │ + adcseq r1, r5, ip, lsl ip │ │ │ │ + addseq r4, r3, r0, lsr #2 │ │ │ │ + addseq r4, r3, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830b8 │ │ │ │ ldr r1, [pc, #24] @ 2830bc │ │ │ │ ldr r0, [pc, #24] @ 2830c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b51dd8 │ │ │ │ - addseq r4, r3, r4, lsr r1 │ │ │ │ - addseq r4, r3, ip, asr #2 │ │ │ │ + adcseq r1, r5, r8, lsl #27 │ │ │ │ + addseq r4, r3, r4, ror #1 │ │ │ │ + ldrsheq r4, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830f4 │ │ │ │ ldr r1, [pc, #24] @ 2830f8 │ │ │ │ ldr r0, [pc, #24] @ 2830fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, ip, ror r2 │ │ │ │ - ldrsheq r4, [r3], r8 │ │ │ │ - addseq r4, r3, r0, lsl r1 │ │ │ │ + adcseq r2, r5, ip, lsr #4 │ │ │ │ + addseq r4, r3, r8, lsr #1 │ │ │ │ + addseq r4, r3, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283130 │ │ │ │ ldr r1, [pc, #24] @ 283134 │ │ │ │ ldr r0, [pc, #24] @ 283138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r4, ror #12 │ │ │ │ - ldrheq r4, [r3], ip │ │ │ │ - ldrsbeq r4, [r3], r4 @ │ │ │ │ + adcseq r2, r5, r4, lsl r6 │ │ │ │ + addseq r4, r3, ip, rrx │ │ │ │ + addseq r4, r3, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28316c │ │ │ │ ldr r1, [pc, #24] @ 283170 │ │ │ │ ldr r0, [pc, #24] @ 283174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r0, ror #15 │ │ │ │ - addseq r4, r3, r0, lsl #1 │ │ │ │ - umullseq r4, r3, r8, r0 │ │ │ │ + umlalseq r2, r5, r0, r7 │ │ │ │ + addseq r4, r3, r0, lsr r0 │ │ │ │ + addseq r4, r3, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2831a8 │ │ │ │ ldr r1, [pc, #24] @ 2831ac │ │ │ │ ldr r0, [pc, #24] @ 2831b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r8, asr #25 │ │ │ │ - addseq r4, r3, r4, asr #32 │ │ │ │ - addseq r4, r3, ip, asr r0 │ │ │ │ + adcseq r2, r5, r8, ror ip │ │ │ │ + @ instruction: 0x00933ff4 │ │ │ │ + addseq r4, r3, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2831e4 │ │ │ │ ldr r1, [pc, #24] @ 2831e8 │ │ │ │ ldr r0, [pc, #24] @ 2831ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r5], ip @ │ │ │ │ - addseq r4, r3, r8 │ │ │ │ - addseq r4, r3, r0, lsr #32 │ │ │ │ + adcseq r3, r5, ip, lsl #1 │ │ │ │ + @ instruction: 0x00933fb8 │ │ │ │ + @ instruction: 0x00933fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283220 │ │ │ │ ldr r1, [pc, #24] @ 283224 │ │ │ │ ldr r0, [pc, #24] @ 283228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl #3 │ │ │ │ - addseq r3, r3, ip, asr #31 │ │ │ │ - addseq r3, r3, r4, ror #31 │ │ │ │ + adcseq r3, r5, r0, lsr r1 │ │ │ │ + addseq r3, r3, ip, ror pc │ │ │ │ + umullseq r3, r3, r4, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28325c │ │ │ │ ldr r1, [pc, #24] @ 283260 │ │ │ │ ldr r0, [pc, #24] @ 283264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, ror r3 │ │ │ │ - umullseq r3, r3, r0, pc @ │ │ │ │ - addseq r3, r3, r8, lsr #31 │ │ │ │ + adcseq r3, r5, r8, lsr #6 │ │ │ │ + addseq r3, r3, r0, asr #30 │ │ │ │ + addseq r3, r3, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283298 │ │ │ │ ldr r1, [pc, #24] @ 28329c │ │ │ │ ldr r0, [pc, #24] @ 2832a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsr fp │ │ │ │ - addseq r3, r3, r4, asr pc │ │ │ │ - addseq r3, r3, ip, ror #30 │ │ │ │ + adcseq r3, r5, r4, ror #21 │ │ │ │ + addseq r3, r3, r4, lsl #30 │ │ │ │ + addseq r3, r3, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2832d4 │ │ │ │ ldr r1, [pc, #24] @ 2832d8 │ │ │ │ ldr r0, [pc, #24] @ 2832dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsr #31 │ │ │ │ - addseq r3, r3, r8, lsl pc │ │ │ │ - addseq r3, r3, r0, lsr pc │ │ │ │ + adcseq r3, r5, r4, asr pc │ │ │ │ + addseq r3, r3, r8, asr #29 │ │ │ │ + addseq r3, r3, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283310 │ │ │ │ ldr r1, [pc, #24] @ 283314 │ │ │ │ ldr r0, [pc, #24] @ 283318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, ror #2 │ │ │ │ - @ instruction: 0x00933edc │ │ │ │ - @ instruction: 0x00933ef4 │ │ │ │ + adcseq r4, r5, r0, lsl r1 │ │ │ │ + addseq r3, r3, ip, lsl #29 │ │ │ │ + addseq r3, r3, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28334c │ │ │ │ ldr r1, [pc, #24] @ 283350 │ │ │ │ ldr r0, [pc, #24] @ 283354 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, ip, r4 │ │ │ │ - addseq r3, r3, r0, lsr #29 │ │ │ │ - @ instruction: 0x00933eb8 │ │ │ │ + adcseq r4, r5, ip, asr #8 │ │ │ │ + addseq r3, r3, r0, asr lr │ │ │ │ + addseq r3, r3, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283388 │ │ │ │ ldr r1, [pc, #24] @ 28338c │ │ │ │ ldr r0, [pc, #24] @ 283390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsr fp │ │ │ │ - addseq r3, r3, r4, ror #28 │ │ │ │ - addseq r3, r3, ip, ror lr │ │ │ │ + adcseq r4, r5, r4, ror #21 │ │ │ │ + addseq r3, r3, r4, lsl lr │ │ │ │ + addseq r3, r3, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2833c8 │ │ │ │ ldr r1, [pc, #28] @ 2833cc │ │ │ │ ldr r0, [pc, #28] @ 2833d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsl fp │ │ │ │ - adceq ip, r6, r8, asr #17 │ │ │ │ - adceq ip, r6, ip, ror #19 │ │ │ │ + adcseq r4, r5, ip, asr #21 │ │ │ │ + adceq ip, r6, r8, ror r8 │ │ │ │ + umlaleq ip, r6, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283408 │ │ │ │ ldr r1, [pc, #28] @ 28340c │ │ │ │ ldr r0, [pc, #28] @ 283410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54bdc │ │ │ │ - adceq ip, r6, r4, asr #20 │ │ │ │ - adceq ip, r6, ip, asr sl │ │ │ │ + adcseq r4, r5, ip, lsl #23 │ │ │ │ + strdeq ip, [r6], r4 @ │ │ │ │ + adceq ip, r6, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283444 │ │ │ │ ldr r1, [pc, #24] @ 283448 │ │ │ │ ldr r0, [pc, #24] @ 28344c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, ror #24 │ │ │ │ - addseq r3, r3, r8, lsr #27 │ │ │ │ - addseq r3, r3, r0, asr #27 │ │ │ │ + adcseq r4, r5, r8, lsl ip │ │ │ │ + addseq r3, r3, r8, asr sp │ │ │ │ + addseq r3, r3, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283480 │ │ │ │ ldr r1, [pc, #24] @ 283484 │ │ │ │ ldr r0, [pc, #24] @ 283488 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsl #29 │ │ │ │ - addseq r3, r3, ip, ror #26 │ │ │ │ - addseq lr, fp, r4, lsl #16 │ │ │ │ + adcseq r4, r5, r0, lsr lr │ │ │ │ + addseq r3, r3, ip, lsl sp │ │ │ │ + @ instruction: 0x009be7b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2834c0 │ │ │ │ ldr r1, [pc, #28] @ 2834c4 │ │ │ │ ldr r0, [pc, #28] @ 2834c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2834cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, asr #28 │ │ │ │ - adceq sp, r6, r0, lsr r7 │ │ │ │ - adceq sp, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x00b54df4 │ │ │ │ + adceq sp, r6, r0, ror #13 │ │ │ │ + adceq sp, r6, r4, lsr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283504 │ │ │ │ ldr r1, [pc, #28] @ 283508 │ │ │ │ ldr r0, [pc, #28] @ 28350c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsl #28 │ │ │ │ - addseq r3, r3, ip, ror #25 │ │ │ │ - addseq r3, r3, r4, lsl #26 │ │ │ │ + @ instruction: 0x00b54db0 │ │ │ │ + umullseq r3, r3, ip, ip @ │ │ │ │ + @ instruction: 0x00933cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283544 │ │ │ │ ldr r1, [pc, #28] @ 283548 │ │ │ │ ldr r0, [pc, #28] @ 28354c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, ror #1 │ │ │ │ - addseq r3, r3, ip, lsr #25 │ │ │ │ - addseq lr, fp, r4, asr #14 │ │ │ │ + umlalseq r5, r5, ip, r0 @ │ │ │ │ + addseq r3, r3, ip, asr ip │ │ │ │ + @ instruction: 0x009be6f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283584 │ │ │ │ ldr r1, [pc, #28] @ 283588 │ │ │ │ ldr r0, [pc, #28] @ 28358c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, lsr #1 │ │ │ │ - adceq sp, r6, ip, lsl r9 │ │ │ │ - addseq r2, lr, ip, ror #9 │ │ │ │ + adcseq r5, r5, ip, asr r0 │ │ │ │ + adceq sp, r6, ip, asr #17 │ │ │ │ + umullseq r2, lr, ip, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2835c4 │ │ │ │ ldr r1, [pc, #28] @ 2835c8 │ │ │ │ ldr r0, [pc, #28] @ 2835cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, asr #5 │ │ │ │ - addseq r3, r3, ip, lsr #24 │ │ │ │ - addseq lr, fp, r4, asr #13 │ │ │ │ + adcseq r5, r5, ip, ror r2 │ │ │ │ + @ instruction: 0x00933bdc │ │ │ │ + addseq lr, fp, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283604 │ │ │ │ ldr r1, [pc, #28] @ 283608 │ │ │ │ ldr r0, [pc, #28] @ 28360c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, lsl #5 │ │ │ │ - addseq r3, r3, ip, ror #23 │ │ │ │ - addseq r3, r3, r4, lsl #24 │ │ │ │ + adcseq r5, r5, ip, lsr r2 │ │ │ │ + umullseq r3, r3, ip, fp @ │ │ │ │ + @ instruction: 0x00933bb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283640 │ │ │ │ ldr r1, [pc, #24] @ 283644 │ │ │ │ ldr r0, [pc, #24] @ 283648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, lsl #7 │ │ │ │ - adceq sp, r6, r0, ror #28 │ │ │ │ - adceq sp, r6, r0, ror lr │ │ │ │ + adcseq r5, r5, r8, lsr r3 │ │ │ │ + adceq sp, r6, r0, lsl lr │ │ │ │ + adceq sp, r6, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28367c │ │ │ │ ldr r1, [pc, #24] @ 283680 │ │ │ │ ldr r0, [pc, #24] @ 283684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r8, r3 @ │ │ │ │ - addseq r3, r3, r0, ror fp │ │ │ │ - addseq r3, r3, r8, lsl #23 │ │ │ │ + adcseq r5, r5, r8, asr #6 │ │ │ │ + addseq r3, r3, r0, lsr #22 │ │ │ │ + addseq r3, r3, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2836b8 │ │ │ │ ldr r1, [pc, #24] @ 2836bc │ │ │ │ ldr r0, [pc, #24] @ 2836c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsr #7 │ │ │ │ - addseq r3, r3, r4, lsr fp │ │ │ │ - addseq r3, r3, ip, asr #22 │ │ │ │ + adcseq r5, r5, r4, asr r3 │ │ │ │ + addseq r3, r3, r4, ror #21 │ │ │ │ + @ instruction: 0x00933afc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2836f4 │ │ │ │ ldr r1, [pc, #24] @ 2836f8 │ │ │ │ ldr r0, [pc, #24] @ 2836fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, ror #7 │ │ │ │ - @ instruction: 0x00933af8 │ │ │ │ - umullseq lr, fp, r0, r5 │ │ │ │ + umlalseq r5, r5, r4, r3 @ │ │ │ │ + addseq r3, r3, r8, lsr #21 │ │ │ │ + addseq lr, fp, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283734 │ │ │ │ ldr r1, [pc, #28] @ 283738 │ │ │ │ ldr r0, [pc, #28] @ 28373c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b553d4 │ │ │ │ - @ instruction: 0x00933abc │ │ │ │ - addseq lr, fp, r4, asr r5 │ │ │ │ + adcseq r5, r5, r4, lsl #7 │ │ │ │ + addseq r3, r3, ip, ror #20 │ │ │ │ + addseq lr, fp, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283774 │ │ │ │ ldr r1, [pc, #28] @ 283778 │ │ │ │ ldr r0, [pc, #28] @ 28377c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r4, r3 @ │ │ │ │ - addseq r3, r3, ip, ror sl │ │ │ │ - umullseq r3, r3, r4, sl @ │ │ │ │ + adcseq r5, r5, r4, asr #6 │ │ │ │ + addseq r3, r3, ip, lsr #20 │ │ │ │ + addseq r3, r3, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837b4 │ │ │ │ ldr r1, [pc, #28] @ 2837b8 │ │ │ │ ldr r0, [pc, #28] @ 2837bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b554b0 │ │ │ │ - addseq r3, r3, ip, lsr sl │ │ │ │ - addseq r3, r3, r4, asr sl │ │ │ │ + adcseq r5, r5, r0, ror #8 │ │ │ │ + addseq r3, r3, ip, ror #19 │ │ │ │ + addseq r3, r3, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2837f0 │ │ │ │ ldr r1, [pc, #24] @ 2837f4 │ │ │ │ ldr r0, [pc, #24] @ 2837f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsl r5 │ │ │ │ - @ instruction: 0x009339fc │ │ │ │ - umullseq lr, fp, r4, r4 │ │ │ │ + adcseq r5, r5, r4, asr #9 │ │ │ │ + addseq r3, r3, ip, lsr #19 │ │ │ │ + addseq lr, fp, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283830 │ │ │ │ ldr r1, [pc, #28] @ 283834 │ │ │ │ ldr r0, [pc, #28] @ 283838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b554d8 │ │ │ │ - addseq r3, r3, r0, asr #19 │ │ │ │ - @ instruction: 0x009339d8 │ │ │ │ + adcseq r5, r5, r8, lsl #9 │ │ │ │ + addseq r3, r3, r0, ror r9 │ │ │ │ + addseq r3, r3, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283870 │ │ │ │ ldr r1, [pc, #28] @ 283874 │ │ │ │ ldr r0, [pc, #28] @ 283878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28387c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, lsr #11 │ │ │ │ - adceq lr, r6, r8, asr #9 │ │ │ │ - adceq lr, r6, r0, ror #9 │ │ │ │ + adcseq r5, r5, ip, asr r5 │ │ │ │ + adceq lr, r6, r8, ror r4 │ │ │ │ + umlaleq lr, r6, r0, r4 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838b4 │ │ │ │ ldr r1, [pc, #28] @ 2838b8 │ │ │ │ ldr r0, [pc, #28] @ 2838bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2838c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, ror #10 │ │ │ │ - adceq lr, r6, r4, lsl #9 │ │ │ │ - ldrdeq lr, [r6], r0 @ │ │ │ │ + adcseq r5, r5, r8, lsl r5 │ │ │ │ + adceq lr, r6, r4, lsr r4 │ │ │ │ + adceq lr, r6, r0, lsl #9 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2838f4 │ │ │ │ ldr r1, [pc, #24] @ 2838f8 │ │ │ │ ldr r0, [pc, #24] @ 2838fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r8, r7 @ │ │ │ │ - adceq lr, r6, r8, asr #28 │ │ │ │ - adceq lr, r6, r0, ror #28 │ │ │ │ + adcseq r5, r5, r8, asr #14 │ │ │ │ + strdeq lr, [r6], r8 @ │ │ │ │ + adceq lr, r6, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283934 │ │ │ │ ldr r1, [pc, #28] @ 283938 │ │ │ │ ldr r0, [pc, #28] @ 28393c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, asr r7 │ │ │ │ - adceq lr, r6, ip, lsl #28 │ │ │ │ - adceq lr, r6, r4, lsr #28 │ │ │ │ + adcseq r5, r5, ip, lsl #14 │ │ │ │ + @ instruction: 0x00a6edbc │ │ │ │ + ldrdeq lr, [r6], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283974 │ │ │ │ ldr r1, [pc, #28] @ 283978 │ │ │ │ ldr r0, [pc, #28] @ 28397c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, ip, lsl r7 │ │ │ │ - adceq lr, r6, ip, asr #27 │ │ │ │ - strdeq lr, [r6], r8 @ │ │ │ │ + adcseq r5, r5, ip, asr #13 │ │ │ │ + adceq lr, r6, ip, ror sp │ │ │ │ + adceq lr, r6, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839b4 │ │ │ │ ldr r1, [pc, #28] @ 2839b8 │ │ │ │ ldr r0, [pc, #28] @ 2839bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b556dc │ │ │ │ - adceq lr, r6, ip, lsl #27 │ │ │ │ - @ instruction: 0x00a6edb8 │ │ │ │ + adcseq r5, r5, ip, lsl #13 │ │ │ │ + adceq lr, r6, ip, lsr sp │ │ │ │ + adceq lr, r6, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839f4 │ │ │ │ ldr r1, [pc, #28] @ 2839f8 │ │ │ │ ldr r0, [pc, #28] @ 2839fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r4, fp @ │ │ │ │ - @ instruction: 0x009337fc │ │ │ │ - addseq r3, r3, r4, lsl r8 │ │ │ │ + adcseq r5, r5, r4, asr #22 │ │ │ │ + addseq r3, r3, ip, lsr #15 │ │ │ │ + addseq r3, r3, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a34 │ │ │ │ ldr r1, [pc, #28] @ 283a38 │ │ │ │ ldr r0, [pc, #28] @ 283a3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b55bf0 │ │ │ │ - @ instruction: 0x009337bc │ │ │ │ - addseq lr, fp, r4, asr r2 │ │ │ │ + adcseq r5, r5, r0, lsr #23 │ │ │ │ + addseq r3, r3, ip, ror #14 │ │ │ │ + addseq lr, fp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283a70 │ │ │ │ ldr r1, [pc, #24] @ 283a74 │ │ │ │ ldr r0, [pc, #24] @ 283a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, ror #26 │ │ │ │ - addseq r3, r3, ip, ror r7 │ │ │ │ - addseq lr, fp, r4, lsl r2 │ │ │ │ + adcseq r5, r5, r0, lsl sp │ │ │ │ + addseq r3, r3, ip, lsr #14 │ │ │ │ + addseq lr, fp, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283ab0 │ │ │ │ ldr r1, [pc, #28] @ 283ab4 │ │ │ │ ldr r0, [pc, #28] @ 283ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsr #26 │ │ │ │ - addseq r3, r3, r0, asr #14 │ │ │ │ - addseq r3, r3, r8, asr r7 │ │ │ │ + @ instruction: 0x00b55cd4 │ │ │ │ + @ instruction: 0x009336f0 │ │ │ │ + addseq r3, r3, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283af0 │ │ │ │ ldr r1, [pc, #28] @ 283af4 │ │ │ │ ldr r0, [pc, #28] @ 283af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, asr #3 │ │ │ │ - @ instruction: 0x0093afd8 │ │ │ │ - addseq sl, r3, ip, ror #31 │ │ │ │ + adcseq r6, r5, r0, ror r1 │ │ │ │ + addseq sl, r3, r8, lsl #31 │ │ │ │ + umullseq sl, r3, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283b2c │ │ │ │ ldr r1, [pc, #24] @ 283b30 │ │ │ │ ldr r0, [pc, #24] @ 283b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, ip, ror r2 │ │ │ │ - @ instruction: 0x0094d1d8 │ │ │ │ - addseq sp, r4, ip, ror #3 │ │ │ │ + adcseq r6, r5, ip, lsr #4 │ │ │ │ + addseq sp, r4, r8, lsl #3 │ │ │ │ + umullseq sp, r4, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b6c │ │ │ │ ldr r1, [pc, #28] @ 283b70 │ │ │ │ ldr r0, [pc, #28] @ 283b74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, asr #4 │ │ │ │ + @ instruction: 0x00b561f0 │ │ │ │ + addseq sp, r4, ip, asr #2 │ │ │ │ umullseq sp, r4, ip, r1 │ │ │ │ - addseq sp, r4, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283bac │ │ │ │ ldr r1, [pc, #28] @ 283bb0 │ │ │ │ ldr r0, [pc, #28] @ 283bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0x00b561b0 │ │ │ │ + addseq sp, r4, ip, lsl #2 │ │ │ │ addseq sp, r4, ip, asr r1 │ │ │ │ - addseq sp, r4, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283be8 │ │ │ │ ldr r1, [pc, #24] @ 283bec │ │ │ │ ldr r0, [pc, #24] @ 283bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, lsr #4 │ │ │ │ + @ instruction: 0x00b561d0 │ │ │ │ + addseq sp, r4, ip, asr #1 │ │ │ │ addseq sp, r4, ip, lsl r1 │ │ │ │ - addseq sp, r4, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283c28 │ │ │ │ ldr r1, [pc, #28] @ 283c2c │ │ │ │ ldr r0, [pc, #28] @ 283c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r4, ror #3 │ │ │ │ + umlalseq r6, r5, r4, r1 │ │ │ │ + umullseq sp, r4, r0, r0 │ │ │ │ addseq sp, r4, r0, ror #1 │ │ │ │ - addseq sp, r4, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283c68 │ │ │ │ ldr r1, [pc, #28] @ 283c6c │ │ │ │ ldr r0, [pc, #28] @ 283c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r4, lsr #3 │ │ │ │ + adcseq r6, r5, r4, asr r1 │ │ │ │ + addseq sp, r4, r0, asr r0 │ │ │ │ addseq sp, r4, r0, lsr #1 │ │ │ │ - ldrsheq sp, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283ca4 │ │ │ │ ldr r1, [pc, #24] @ 283ca8 │ │ │ │ ldr r0, [pc, #24] @ 283cac │ │ │ │ ldr r2, [pc, #24] @ 283cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r6, r5, ip, r8 │ │ │ │ - @ instruction: 0x00a715b0 │ │ │ │ - adceq r1, r7, r4, asr #12 │ │ │ │ + adcseq r6, r5, ip, asr #16 │ │ │ │ + adceq r1, r7, r0, ror #10 │ │ │ │ + strdeq r1, [r7], r4 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283ce8 │ │ │ │ ldr r1, [pc, #28] @ 283cec │ │ │ │ ldr r0, [pc, #28] @ 283cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, ip, lsl fp │ │ │ │ - adceq r1, r7, r0, lsr pc │ │ │ │ - umlaleq lr, r0, r0, r0 │ │ │ │ + adcseq r6, r5, ip, asr #21 │ │ │ │ + adceq r1, r7, r0, ror #29 │ │ │ │ + adceq lr, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283d28 │ │ │ │ ldr r1, [pc, #28] @ 283d2c │ │ │ │ ldr r0, [pc, #28] @ 283d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b56adc │ │ │ │ - adceq r1, r7, ip, ror #29 │ │ │ │ - adceq lr, r0, ip, asr #32 │ │ │ │ + adcseq r6, r5, ip, lsl #21 │ │ │ │ + umlaleq r1, r7, ip, lr │ │ │ │ + strdeq sp, [r0], ip @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283d6c │ │ │ │ ldr r1, [pc, #28] @ 283d70 │ │ │ │ ldr r0, [pc, #28] @ 283d74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlalseq r6, r5, r8, sl │ │ │ │ - adceq r1, r7, r8, lsr #29 │ │ │ │ - adceq r1, r7, r8, lsr pc │ │ │ │ + adcseq r6, r5, r8, asr #20 │ │ │ │ + adceq r1, r7, r8, asr lr │ │ │ │ + adceq r1, r7, r8, ror #29 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283db0 │ │ │ │ ldr r1, [pc, #28] @ 283db4 │ │ │ │ ldr r0, [pc, #28] @ 283db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adcseq sl, r5, r8, lsl #12 │ │ │ │ - adceq r4, r7, r4, lsl #1 │ │ │ │ - umlaleq r4, r7, ip, r0 │ │ │ │ + @ instruction: 0x00b5a5b8 │ │ │ │ + adceq r4, r7, r4, lsr r0 │ │ │ │ + adceq r4, r7, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 283dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 283e9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 27ec2c │ │ │ │ ldr r5, [pc, #156] @ 283ea0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl b6d210 │ │ │ │ + bl b6d1c0 │ │ │ │ ldr r2, [pc, #148] @ 283ea4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 283ea8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -4459,72 +4459,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl b7f70c │ │ │ │ + bl b7f6bc │ │ │ │ ldr r0, [pc, #40] @ 283eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b bb4f58 │ │ │ │ + b bb4f08 │ │ │ │ ldrdeq r1, [r7, -r0]! │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ andeq r6, r0, r0, lsr #19 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror #22 │ │ │ │ andeq r6, r0, ip, asr #1 │ │ │ │ andeq ip, r4, r4, lsl r2 │ │ │ │ andeq ip, r4, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 283ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq lr, r4, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ muleq r4, r0, r8 │ │ │ │ ldr r0, [pc, #8] @ 283ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq pc, r4, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r5, r5, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 283f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, r5, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, r5, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r0, r6, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 283f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r2, r6, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 283f6c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r4, [r6], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 28408c │ │ │ │ ldr r2, [pc, #260] @ 284090 │ │ │ │ @@ -4585,3212 +4585,3212 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 2840a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bge fed2eb48 <__bss_end__@@Base+0xfd810c30> │ │ │ │ bge fed2eb48 <__bss_end__@@Base+0xfd810c30> │ │ │ │ smlawteq r7, r0, sl, r1 │ │ │ │ @ instruction: 0x01271aa4 │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ - umullseq ip, r3, r0, sl │ │ │ │ + addseq ip, r3, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2840bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r8, r9, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 2840d0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r2, sl, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 2840e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sl, sl, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2840f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sl, sl, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 28410c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq fp, sl, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 284120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq lr, [sl], -ip │ │ │ │ ldr r0, [pc, #8] @ 284134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r1, fp, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 284148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r1, fp, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 28415c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r2, [fp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r3, fp, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 284184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r4, fp, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 284198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r6, fp, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 2841ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r8, fp, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2841c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sl, fp, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2841d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, fp, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 2841e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, fp, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2841fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq pc, fp, r0, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 284210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r0, ip, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r3, ip, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 284238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r5, ip, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 28424c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r8, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 284260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq ip, ip, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq pc, ip, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 284288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r2, sp, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 28429c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r4, sp, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2842b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r5, sp, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 2842c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r6, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2842d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r7, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 2842ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r7, [sp], -ip │ │ │ │ ldr r0, [pc, #8] @ 284300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sl, sp, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 284314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq fp, [sp], -ip │ │ │ │ ldr r0, [pc, #8] @ 284328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq fp, sp, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 28433c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq fp, sp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq ip, sp, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, sp, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, sp, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 28438c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ muleq sp, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 2843a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r0, lr, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 2843b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r0, lr, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2843c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r1, lr, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 2843dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r3, lr, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2843f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r3, lr, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 284404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r3, lr, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 284418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r4, lr, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 28442c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r5, [lr], -r4 │ │ │ │ ldr r0, [pc, #8] @ 284440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r6, [lr], -ip │ │ │ │ ldr r0, [pc, #8] @ 284454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r6, lr, r8, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r8, lr, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 28447c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r8, [lr], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 284490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r1, pc, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2844a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r6, pc, r0, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 2844b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq r6, pc, r0, asr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2844cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq fp, pc, r0, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 2844e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq ip, pc, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2844f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x000fd7b4 │ │ │ │ ldr r0, [pc, #8] @ 284508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, pc, ip, lsl sp @ │ │ │ │ ldr r0, [pc, #8] @ 28451c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq sp, pc, r8, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 284530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x000fe6b4 │ │ │ │ ldr r0, [pc, #8] @ 284544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andeq lr, pc, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 284558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, r0, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 28456c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, r0, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 284580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00109fd4 │ │ │ │ ldr r0, [pc, #8] @ 284594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, r1, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 2845a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, r3, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 2845bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, r3, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2845d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, r3, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2845e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r3, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2845f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, r3, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 28460c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, r3, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 284620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, r3, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, r3, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 284648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r4, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 28465c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r4, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, r4, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 284684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r4, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00150eb4 │ │ │ │ ldr r0, [pc, #8] @ 2846ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, r5, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2846c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, r5, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2846d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r5, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2846e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r5, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2846fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r5, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 284710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001586d8 │ │ │ │ ldr r0, [pc, #8] @ 284724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r5, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 284738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, r5, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 28474c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, r5, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 284760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r5, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 284774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, r5, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 284788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, r5, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 28479c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, r5, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 2847b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0015f7b0 │ │ │ │ ldr r0, [pc, #8] @ 2847c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, r6, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2847d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00163af8 │ │ │ │ ldr r0, [pc, #8] @ 2847ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r4, r6, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 284800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, r6, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 284814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, r6, r0, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 284828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, r6, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 28483c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, r6, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 284850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r6, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 284864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, r6, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 284878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, r6, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 28488c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0016f7d8 │ │ │ │ ldr r0, [pc, #8] @ 2848a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, r7, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2848b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001703d4 │ │ │ │ ldr r0, [pc, #8] @ 2848c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001713f4 │ │ │ │ ldr r0, [pc, #8] @ 2848dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, r7, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2848f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, r7, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 284904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r7, r0, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 284918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r7, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 28492c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, r7, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 284940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r7, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 284954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, r7, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 284968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r8, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 28497c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r9, r8, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 284990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r8, r4, r1 │ │ │ │ ldr r0, [pc, #8] @ 2849a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r8, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 2849b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, r8, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2849cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, r8, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2849e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001902f8 │ │ │ │ ldr r0, [pc, #8] @ 2849f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, r9, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 284a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, r9, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 284a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, r9, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 284a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r9, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 284a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, r9, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, r9, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 284a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq r9, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 284a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, r9, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 284a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r4, sl, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 284aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, sl, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 284abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, sl, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 284ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, sl, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 284ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001a8efc │ │ │ │ ldr r0, [pc, #8] @ 284af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001a94d8 │ │ │ │ ldr r0, [pc, #8] @ 284b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r9, sl, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 284b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001a9fd8 │ │ │ │ ldr r0, [pc, #8] @ 284b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 284b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, sl, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 284b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrsbeq ip, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, sl, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 284b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, sl, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 284b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, sl, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, sl, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 284bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 284bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001b0cd0 │ │ │ │ ldr r0, [pc, #8] @ 284be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r1, fp, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 284bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r1, fp, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 284c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r3, fp, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 284c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001b7cd0 │ │ │ │ ldr r0, [pc, #8] @ 284c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, fp, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, fp, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 284c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r9, fp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 284c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r9, fp, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 284c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, fp, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 284c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, fp, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 284cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, fp, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 284cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, fp, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 284cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001bb4fc │ │ │ │ ldr r0, [pc, #8] @ 284cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq fp, r0, r7 │ │ │ │ ldr r0, [pc, #8] @ 284d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, fp, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 284d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq fp, r0, r4 │ │ │ │ ldr r0, [pc, #8] @ 284d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001bfbb0 │ │ │ │ ldr r0, [pc, #8] @ 284d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, ip, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 284d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq ip, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 284d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, ip, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001c1eb8 │ │ │ │ ldr r0, [pc, #8] @ 284d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, ip, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 284da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq ip, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 284db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, ip, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 284dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r4, ip, r0, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 284ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, ip, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001c5ffc │ │ │ │ ldr r0, [pc, #8] @ 284e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq ip, r0, r2 │ │ │ │ ldr r0, [pc, #8] @ 284e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, ip, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 284e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq ip, r4, fp │ │ │ │ ldr r0, [pc, #8] @ 284e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, ip, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001c78fc │ │ │ │ ldr r0, [pc, #8] @ 284e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, ip, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 284e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, ip, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 284e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, ip, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, ip, r4, ror r2 @ │ │ │ │ ldr r0, [pc, #8] @ 284eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, ip, r4, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 284ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, sp, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 284ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, sp, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 284ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, sp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r1, sp, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 284f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, sp, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 284f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r3, sp, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 284f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001d52d4 │ │ │ │ ldr r0, [pc, #8] @ 284f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, sp, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 284f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, sp, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 284f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, sp, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 284f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, sp, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 284fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001da5d4 │ │ │ │ ldr r0, [pc, #8] @ 284fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, sp, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq sp, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 284fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, sp, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 284ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, sp, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 28500c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, sp, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 285020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq lr, sp, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq sp, r8, r0 │ │ │ │ ldr r0, [pc, #8] @ 285048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, sp, r4, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 28505c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, lr, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 285070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, lr, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 285084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r1, lr, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 285098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r5, lr, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 2850ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, lr, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2850c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r7, lr, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 2850d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, lr, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2850e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, lr, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2850fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, lr, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 285110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sp, lr, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 285124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, lr, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 285138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, lr, r0, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 28514c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq pc, lr, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 285160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, pc, r0, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 285174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, pc, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 285188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r0, pc, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 28519c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r1, pc, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2851b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r2, pc, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2851c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001f38b0 │ │ │ │ ldr r0, [pc, #8] @ 2851d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r6, pc, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2851ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001f69dc │ │ │ │ ldr r0, [pc, #8] @ 285200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mulseq pc, ip, r1 @ │ │ │ │ ldr r0, [pc, #8] @ 285214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r8, pc, r4, asr fp @ │ │ │ │ ldr r0, [pc, #8] @ 285228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq r9, pc, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 28523c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x001f9eb4 │ │ │ │ ldr r0, [pc, #8] @ 285250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq sl, pc, ip, lsl r7 @ │ │ │ │ ldr r0, [pc, #8] @ 285264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq fp, pc, r8, lsr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, pc, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 28528c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ andseq ip, pc, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2852a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r0, r0, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 2852b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r4, r0, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 2852c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq lr, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2852dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq sp, [r1], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2852f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq pc, r1, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 285304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq fp, r2, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 285318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq pc, r2, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 28532c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r2, [r3], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r7, r3, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 285354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r8, r3, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 285368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sl, r3, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 28537c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaeq r3, r8, r9, fp │ │ │ │ ldr r0, [pc, #8] @ 285390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, r3, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2853a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sp, r3, ip, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 2853b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq lr, r3, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2853cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002405b8 │ │ │ │ ldr r0, [pc, #8] @ 2853e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r3, r4, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2853f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r5, r4, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 285408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r5, r4, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 28541c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002486b0 │ │ │ │ ldr r0, [pc, #8] @ 285430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaeq r4, r4, r1, r9 │ │ │ │ ldr r0, [pc, #8] @ 285444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0024beb8 │ │ │ │ ldr r0, [pc, #8] @ 285458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq lr, r4, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 28546c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r3, r5, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 285480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, r5, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, r5, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2854a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sp, r5, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2854bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq lr, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2854d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq pc, r5, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 2854e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r2, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2854f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r4, r8, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 28550c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r5, r8, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 285534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r8, r8, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 285548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r9, r8, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 28555c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sl, r8, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 285570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0028abb0 │ │ │ │ ldr r0, [pc, #8] @ 285584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq fp, r8, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 285598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq fp, r8, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 2855ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0028f8b8 │ │ │ │ ldr r0, [pc, #8] @ 2855c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r7, r9, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 2855d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r9, r9, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2855e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r4, sl, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 2855fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r5, sl, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 285610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r5, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r5, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r5, sl, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 28564c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r6, sl, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 285660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r6, sl, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 285674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r8, sl, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 285688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r8, sl, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 28569c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r8, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2856b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r9, sl, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2856c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaeq sl, r8, r3, sl │ │ │ │ ldr r0, [pc, #8] @ 2856d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002aabb0 │ │ │ │ ldr r0, [pc, #8] @ 2856ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, sl, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 285700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sp, sl, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 285714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq lr, sl, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 285728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq pc, sl, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 28573c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq pc, sl, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 285750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r0, [fp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002b16bc │ │ │ │ ldr r0, [pc, #8] @ 285778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002b1dbc │ │ │ │ ldr r0, [pc, #8] @ 28578c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r2, fp, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 2857a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r3, fp, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 2857b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r9, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2857c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r1, ip, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 2857dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r3, ip, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 2857f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r8, ip, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 285804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sl, ip, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 285818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r2, sp, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 28582c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq sp, [sp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaeq lr, r8, r9, r3 │ │ │ │ ldr r0, [pc, #8] @ 285854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x002ea7b8 │ │ │ │ ldr r0, [pc, #8] @ 285868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq fp, lr, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 28587c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaeq lr, ip, r5, ip │ │ │ │ ldr r0, [pc, #8] @ 285890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq sp, lr, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 2858a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [pc], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2858b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq r6, pc, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 2858cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, pc, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2858e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq ip, pc, r4, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 2858f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq ip, [pc], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eoreq lr, pc, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 28591c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq pc, [pc], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003001d0 │ │ │ │ ldr r0, [pc, #8] @ 285944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r0, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 285958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003026b8 │ │ │ │ ldr r0, [pc, #8] @ 28596c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, r0, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 285980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00303dbc │ │ │ │ ldr r0, [pc, #8] @ 285994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003042f0 │ │ │ │ ldr r0, [pc, #8] @ 2859a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r0, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 2859bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r5, r0, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 2859d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, r0, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2859e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r0, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 2859f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r0, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 285a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r9, r0, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 285a20 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sl, r0, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 285a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r0, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 285a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq pc, r0, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 285a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r1, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 285a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003156d8 │ │ │ │ ldr r0, [pc, #8] @ 285a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r1, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r1, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 285aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r1, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 285ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq r1, r8, sp, r8 │ │ │ │ ldr r0, [pc, #8] @ 285ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r9, r1, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 285ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00319cf4 │ │ │ │ ldr r0, [pc, #8] @ 285afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0031ccb8 │ │ │ │ ldr r0, [pc, #8] @ 285b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, r1, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 285b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, r1, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 285b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r1, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq pc, r1, r8, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 285b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq pc, r1, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 285b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00320ad4 │ │ │ │ ldr r0, [pc, #8] @ 285b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r1, r2, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 285b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r2, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 285bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r5, r2, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 285bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003269d4 │ │ │ │ ldr r0, [pc, #8] @ 285bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r2, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00327af0 │ │ │ │ ldr r0, [pc, #8] @ 285c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003295d0 │ │ │ │ ldr r0, [pc, #8] @ 285c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrheq sl, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sl, r2, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 285c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, r2, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 285c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, r2, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 285c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0032e1b4 │ │ │ │ ldr r0, [pc, #8] @ 285c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq r2, r4, r3, pc @ │ │ │ │ ldr r0, [pc, #8] @ 285c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r0, r3, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 285ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r0, r3, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 285cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r3, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 285cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, r3, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 285cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, r3, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 285cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r3, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 285d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r3, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 285d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, r3, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 285d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r3, ip, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r3, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 285d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x0033f7f8 │ │ │ │ ldr r0, [pc, #8] @ 285d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r4, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 285d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r5, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 285d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r5, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 285da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, r5, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 285db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r5, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 285dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq pc, r5, ip, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 285de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq r6, r4, ip, r9 │ │ │ │ ldr r0, [pc, #8] @ 285df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sl, r6, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 285e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sl, r6, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 285e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r1, r7, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 285e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00371ab8 │ │ │ │ ldr r0, [pc, #8] @ 285e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r7, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 285e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, r7, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 285e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r7, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 285e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00374df8 │ │ │ │ ldr r0, [pc, #8] @ 285e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, r7, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, r7, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 285ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00376bb8 │ │ │ │ ldr r0, [pc, #8] @ 285ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r7, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 285ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r9, r7, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 285ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq fp, r7, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 285f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, r7, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 285f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r2, r8, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 285f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003846f8 │ │ │ │ ldr r0, [pc, #8] @ 285f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, r8, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 285f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r5, r8, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 285f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r5, r8, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 285f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, r8, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 285f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r8, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 285fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003921b4 │ │ │ │ ldr r0, [pc, #8] @ 285fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, r9, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 285fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r9, r9, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 285fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq fp, r9, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 285ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, r9, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 286010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, r9, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 286024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003a3db0 │ │ │ │ ldr r0, [pc, #8] @ 286038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq fp, sl, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 28604c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, sl, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, sl, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 286074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, sl, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 286088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003acbdc │ │ │ │ ldr r0, [pc, #8] @ 28609c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, sl, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 2860b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq ip, sl, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2860c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2860d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, sl, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2860ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, sl, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 286100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, sl, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 286114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003ad9fc │ │ │ │ ldr r0, [pc, #8] @ 286128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, sl, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 28613c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r5, fp, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 286150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, fp, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 286164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, fp, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 286178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, fp, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 28618c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq fp, ip, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 2861a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sl, fp, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2861b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003bacdc │ │ │ │ ldr r0, [pc, #8] @ 2861c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq fp, fp, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2861dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003bbdb0 │ │ │ │ ldr r0, [pc, #8] @ 2861f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq fp, ip, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 286204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq fp, r8, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 286218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003bd9d0 │ │ │ │ ldr r0, [pc, #8] @ 28622c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x003c12b4 │ │ │ │ ldr r0, [pc, #8] @ 286240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r1, ip, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 286254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq ip, ip, sl, r1 │ │ │ │ ldr r0, [pc, #8] @ 286268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r1, ip, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 28627c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r3, ip, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 286290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, ip, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 2862a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, ip, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2862b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, ip, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 2862cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r8, ip, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2862e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r9, ip, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 2862f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, sp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 286308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r4, sp, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 28631c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, sp, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 286330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r6, sp, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, sp, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 286358 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq r7, sp, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 28636c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq lr, sp, r8, lsr #14 │ │ │ │ ldr r0, [pc, #4] @ 28637c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ @ instruction: 0x012722e4 │ │ │ │ ldr r0, [pc, #8] @ 286390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ eorseq sp, lr, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2863a4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ mlaseq pc, ip, r3, lr @ │ │ │ │ ldr r0, [pc, #8] @ 2863b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r0, r0, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 2863cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r1, r0, ip, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2863e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r3, r0, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2863f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r3, [r0], #-60 @ 0xffffffc4 │ │ │ │ ldr r0, [pc, #8] @ 286408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x00404d9c │ │ │ │ ldr r0, [pc, #8] @ 28641c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r4, [r0], #-244 @ 0xffffff0c │ │ │ │ ldr r0, [pc, #8] @ 286430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r5, [r0], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 286444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r0, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 286458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r0, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 28646c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r6, [r0], #-12 │ │ │ │ ldr r0, [pc, #8] @ 286480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r7, r0, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 286494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r7, r0, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 2864a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r7, [r0], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 2864bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r7, r0, ip, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 2864d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r8, r0, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2864e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, r0, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 2864f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq fp, [r0], #-4 │ │ │ │ ldr r0, [pc, #8] @ 28650c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq ip, r0, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 286520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq lr, [r0], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 286534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq pc, r0, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 286548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, r1, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 28655c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, r1, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 286570 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, r2, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 286584 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, r2, ip, ror #7 │ │ │ │ ldr r0, [pc, #4] @ 286594 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ @ instruction: 0x01273300 │ │ │ │ ldr r0, [pc, #8] @ 2865a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r4, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 2865bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r1, r5, r8 │ │ │ │ ldr r0, [pc, #4] @ 2865cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ @ instruction: 0x01283304 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 28667c │ │ │ │ ldr r3, [pc, #148] @ 286680 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9230b8 │ │ │ │ + bl 923068 │ │ │ │ ldr r2, [pc, #128] @ 286684 │ │ │ │ ldr r1, [pc, #128] @ 286688 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5cb10 │ │ │ │ + bl b5cac0 │ │ │ │ ldr r0, [pc, #92] @ 28668c │ │ │ │ ldr r2, [pc, #92] @ 286690 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 286694 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5cb10 │ │ │ │ + bl b5cac0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, ip, lsl #16 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ andeq r5, r0, r4, ror #29 │ │ │ │ - addseq r7, sp, r8, ror #20 │ │ │ │ + addseq r7, sp, r8, lsl sl │ │ │ │ andeq r1, r0, r0, asr #29 │ │ │ │ andeq r5, r0, ip, lsl #24 │ │ │ │ - addseq r7, sp, r4, asr #20 │ │ │ │ + @ instruction: 0x009d79f4 │ │ │ │ ldr r0, [pc, #8] @ 2866a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r8, r5, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 2866bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, r5, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 2866d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq fp, [r5], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 2866e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq ip, r5, r0, lsr r5 │ │ │ │ ldr r3, [pc, #16] @ 286700 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ ldrdeq r3, [r8, -r8]! │ │ │ │ ldr r0, [pc, #8] @ 286714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r7, r6, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 286728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, r6, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 28673c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, r6, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 286750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r9, r7, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 286764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r9, r7, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 286778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, r7, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 28678c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r2, r8, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2867a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r3, r8, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2867b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, r8, ip, lsr #6 │ │ │ │ ldr r1, [pc, #12] @ 2867cc │ │ │ │ ldr r2, [pc, #12] @ 2867d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 70c9b0 │ │ │ │ - @ instruction: 0x00b2eef8 │ │ │ │ + adcseq lr, r2, r8, lsr #29 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2867e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r0, r9, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2867f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r1, [r9], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 28680c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 286820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 28685c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 2868ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 2868c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 2868d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 2868e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 2868fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 28694c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r5, [r9], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 28699c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2869b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2869c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 2869d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 2869ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 286a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 286a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 286a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r5, [r9], #-96 @ 0xffffffa0 │ │ │ │ ldr r0, [pc, #8] @ 286a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, r9, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r3, [sl], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 286a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r3, sl, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 286a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, sl, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, sl, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 286ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x004a519c │ │ │ │ ldr r0, [pc, #8] @ 286ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, sl, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 286adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq r6, [sl], #-224 @ 0xffffff20 │ │ │ │ ldr r0, [pc, #8] @ 286af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r9, sl, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 286b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r9, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 286b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq fp, sl, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 286b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq fp, sl, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 286b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ ldrdeq fp, [sl], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 286b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x004ae894 │ │ │ │ ldr r0, [pc, #8] @ 286b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r0, fp, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 286b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r1, fp, r0, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r1, [fp], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 286ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, fp, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 286bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, fp, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 286bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, fp, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r7, [fp], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 286bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r8, fp, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 286c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, fp, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 286c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r7, ip, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 286c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strheq r8, [ip], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 286c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r8, ip, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 286c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, ip, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 286c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, ip, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 286c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq fp, ip, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 286c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq ip, ip, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 286ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, ip, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 286cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, ip, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 286cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq pc, ip, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r0, sp, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 286cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x004d1994 │ │ │ │ ldr r0, [pc, #8] @ 286d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r1, sp, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 286d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, sp, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 286d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, sp, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 286d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, sp, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, sp, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 286d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, sp, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 286d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r8, sp, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 286d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, sp, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 286dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, sp, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r0, lr, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 286dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r2, lr, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 286de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x004e4498 │ │ │ │ ldr r0, [pc, #8] @ 286dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r4, lr, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 286e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r6, lr, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 286e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq fp, lr, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 286e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq ip, lr, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 286e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, lr, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 286e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ @ instruction: 0x004f2694 │ │ │ │ ldr r0, [pc, #8] @ 286e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ strdeq r4, [pc], #-212 @ │ │ │ │ ldr r0, [pc, #8] @ 286e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq r5, pc, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 286e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sl, pc, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 286eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, pc, r0, lsr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 286ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq sp, pc, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 286ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subeq lr, pc, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 286eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ + b b6fbac │ │ │ │ subseq sp, r1, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 286f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - subseq r9, lr, r4, lsl #29 │ │ │ │ + b b6fbac │ │ │ │ + subseq r9, lr, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 286f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - subseq sl, lr, r4, asr sl │ │ │ │ + b b6fbac │ │ │ │ + subseq sl, lr, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 286f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - subseq pc, lr, ip, lsr #27 │ │ │ │ + b b6fbac │ │ │ │ + subseq pc, lr, ip, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 286f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - subseq r1, pc, r4, asr r7 @ │ │ │ │ + b b6fbac │ │ │ │ + subseq r1, pc, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 286f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x005f499c │ │ │ │ + b b6fbac │ │ │ │ + subseq r4, pc, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 286f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - subseq lr, pc, r0, ror r0 @ │ │ │ │ + b b6fbac │ │ │ │ + subseq lr, pc, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 286f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x00603b9c │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r3, r0, ip, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 286f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r4, r0, r0, asr #20 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ ldr r0, [pc, #8] @ 286fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r0, r8, lsl r9 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq sp, r0, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 286fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r1, r1, ip, ror #27 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x00611d9c │ │ │ │ ldr r0, [pc, #8] @ 286fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r6, r1, r0, asr #27 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r6, r1, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 286fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq pc, r1, r4, lsl fp @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq pc, r1, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 286ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r8, r2, r8, asr #5 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r8, r2, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 287004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r9, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r9, r2, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 287018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq pc, r3, r4, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + strdeq pc, [r3], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 28702c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r2, r4, r0, lsl r2 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r2, r4, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r3, r4, ip, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + strheq r3, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 287054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r3, r4, r4, lsr #24 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #8] @ 287068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r4, r4, r4, lsl #5 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r4, r4, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 28707c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r5, r4, ip, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r5, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 287090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r5, r4, r8, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r5, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 2870a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sl, r4, r0, asr #10 │ │ │ │ + b b6fbac │ │ │ │ + strdeq sl, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [pc, #8] @ 2870b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq fp, r4, ip, asr #1 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq fp, r4, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2870cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq fp, r4, ip, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + strheq fp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 2870e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq fp, r4, ip, lsr #11 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq fp, r4, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 2870f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq fp, r4, r0, lsl r8 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq fp, r4, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 287108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq fp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq fp, r4, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 28711c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x0064bd98 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq fp, r4, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 287130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq ip, r4, r4, asr r0 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r4 │ │ │ │ ldr r0, [pc, #8] @ 287144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq ip, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 287158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq ip, r4, r4, lsr #11 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 28716c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq ip, r4, r0, lsl r6 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 287180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq ip, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 287194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq ip, r4, r4, lsr sp │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2871a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq ip, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, r4, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2871bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r4, r0, lsl r2 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq sp, r4, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2871d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r4, ip, lsr r5 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq sp, r4, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 2871e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r4, ip, lsl #16 │ │ │ │ + b b6fbac │ │ │ │ + strheq sp, [r4], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [pc, #8] @ 2871f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r4, ip, lsr fp │ │ │ │ + b b6fbac │ │ │ │ + rsbeq sp, r4, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 28720c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, r4, r0, ror #28 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq sp, r4, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 287220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq lr, r4, ip, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 287234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq lr, r4, r0, asr #27 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq lr, r4, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 287248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq pc, r4, r8, asr #32 │ │ │ │ + b b6fbac │ │ │ │ + strdeq lr, [r4], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 28725c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq pc, r4, r4, lsl #30 │ │ │ │ + b b6fbac │ │ │ │ + strheq pc, [r4], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 287270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r2, r5, r8, lsl #12 │ │ │ │ + b b6fbac │ │ │ │ + strheq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 2872c0 │ │ │ │ ldr r0, [pc, #52] @ 2872c4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -7802,514 +7802,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 2872c8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 27cfe8 │ │ │ │ - rsbeq fp, r7, ip, asr #17 │ │ │ │ + rsbeq fp, r7, ip, ror r8 │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ tsteq sp, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2872dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strheq r0, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r0, r8, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 2872f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r0, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r0, r8, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 287304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq lr, r9, r4, ror r8 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq lr, r9, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 287318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r1, sl, r8, asr r7 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r1, sl, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 28732c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r3, sl, r8, lsr sl │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r3, sl, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 287340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r3, sl, r4, ror #25 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x006a3c94 │ │ │ │ ldr r0, [pc, #8] @ 287354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r5, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r5, sl, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 287368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r5, sl, ip, lsl #8 │ │ │ │ + b b6fbac │ │ │ │ + strheq r5, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 28737c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r5, sl, r0, ror r8 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r5, sl, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 287390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r7, sl, r4, lsr r0 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r6, sl, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2873a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r8, sl, r8, ror r6 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r8, sl, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 2873b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq pc, [sl], #-0 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq pc, sl, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2873cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r0, fp, r8, ror #7 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x006b0398 │ │ │ │ ldr r0, [pc, #8] @ 2873e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r5, fp, r0, lsl #30 │ │ │ │ + b b6fbac │ │ │ │ + strheq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 2873f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r6, pc, ip, lsl #11 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r6, pc, ip, lsr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 287408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r6, pc, r4, asr fp @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r6, pc, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 28741c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r7, pc, r0, asr r9 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r7, pc, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 287430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r8, pc, r8, asr #17 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq r8, pc, r8, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 287444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq r8, pc, r4, lsr #28 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [pc], #-212 @ │ │ │ │ ldr r0, [pc, #8] @ 287458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq ip, pc, r8, lsl #7 │ │ │ │ + b b6fbac │ │ │ │ + rsbeq ip, pc, r8, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 28746c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbeq sp, pc, r8, lsr #30 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq sp, [pc], #-232 @ │ │ │ │ ldr r0, [pc, #8] @ 287480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrheq r1, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r0, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 287494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r3, r0, ip, lsl #10 │ │ │ │ + b b6fbac │ │ │ │ + ldrheq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 2874a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r3, r0, r4, ror #26 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r3, r0, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2874bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r0, r1, ip, lsl #23 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r0, r1, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 2874d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrheq r1, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r1, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2874e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r1, r1, r0, ror #24 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r1, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 2874f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsbeq r2, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r2, r1, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 28750c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r2, r1, r4, asr #25 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r2, r1, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 287520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r3, r1, r4, lsl #9 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r3, r1, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 287534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r7, r1, r0, lsr fp │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r7, r1, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 287548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r7, r1, r0, lsl #31 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r7, r1, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 28755c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r8, r1, r4, ror r2 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r8, r1, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 287570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r8, r1, r0, ror #24 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r8, r1, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 287584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r9, r1, ip, asr r8 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r9, r1, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 287598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r1, r3, r0, lsr #9 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r3, r0, asr r4 │ │ │ │ ldr r0, [pc, #4] @ 2875a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ smlawbeq r9, ip, fp, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2876b0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 9d9198 │ │ │ │ + bl 9d9148 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9d9198 │ │ │ │ + b 9d9148 │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 2876c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq ip, r5, r0, ror #3 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x0075c190 │ │ │ │ ldr r0, [pc, #8] @ 2876d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq ip, r5, ip, lsr #12 │ │ │ │ + b b6fbac │ │ │ │ + ldrsbeq ip, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 2876ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq pc, r5, r0, ror #12 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq pc, r5, r0, lsl r6 @ │ │ │ │ ldr r0, [pc, #8] @ 287700 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r1, r6, ip, ror #24 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r6, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 287714 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrheq r2, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r2, r6, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287728 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq lr, r6, r4, lsr r6 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq lr, r6, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 28773c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq pc, r6, ip, asr r7 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq pc, r6, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 287750 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r0, r7, r8, lsl #2 │ │ │ │ + b b6fbac │ │ │ │ + ldrheq r0, [r7], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 287764 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r4, r7, r8, asr #13 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r4, r7, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 287794 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b610 │ │ │ │ + b b8b5c0 │ │ │ │ @ instruction: 0x012939e4 │ │ │ │ ldr r0, [pc, #8] @ 2877a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r4, r8, r8, ror r4 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r4, r8, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2877bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r9, r8, r4, asr #24 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #8] @ 2877d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq sl, r8, r8, asr #11 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq sl, r8, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2877e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r1, r9, ip, lsl #13 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r1, r9, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 2877f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r6, fp, ip, lsr sl │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r6, fp, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 28780c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsheq r8, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r8, fp, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 287820 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq fp, fp, r4, asr fp │ │ │ │ + b b6fbac │ │ │ │ + rsbseq fp, fp, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 287834 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq fp, fp, r8, ror ip │ │ │ │ + b b6fbac │ │ │ │ + rsbseq fp, fp, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 287848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq ip, fp, r4, asr #16 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq ip, [fp], #-116 @ 0xffffff8c @ │ │ │ │ ldr r0, [pc, #8] @ 28785c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsbeq lr, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq lr, fp, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 287870 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r0, ip, r8, lsl #30 │ │ │ │ + b b6fbac │ │ │ │ + ldrheq r0, [ip], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 287884 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r5, ip, r4, lsl r1 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r5, ip, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287898 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r9, ip, r4, asr #32 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 2878ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq pc, ip, r8, lsl #27 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq pc, ip, r8, lsr sp @ │ │ │ │ ldr r0, [pc, #8] @ 2878c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r2, sp, r0, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq r2, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 2878d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r2, sp, r0, lsl #25 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r2, sp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 2878e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r3, sp, r8, asr #12 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq r3, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 2878fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq fp, sp, r0, asr r7 │ │ │ │ + b b6fbac │ │ │ │ + rsbseq fp, sp, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 287910 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq lr, sp, ip, asr sl │ │ │ │ + b b6fbac │ │ │ │ + rsbseq lr, sp, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 287924 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsheq r3, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r3, lr, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 287938 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsbeq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq r9, lr, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 28794c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrsheq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + b b6fbac │ │ │ │ + rsbseq lr, lr, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 287960 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq lr, lr, r0, asr ip │ │ │ │ + b b6fbac │ │ │ │ + rsbseq lr, lr, r0, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 287974 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - rsbseq r4, pc, ip, asr #14 │ │ │ │ + b b6fbac │ │ │ │ + ldrsheq r4, [pc], #-108 @ │ │ │ │ ldr r0, [pc, #8] @ 287988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r2, r0, ip, lsl #18 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008028bc │ │ │ │ ldr r0, [pc, #8] @ 28799c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r2, r0, ip, lsl #31 │ │ │ │ + b b6fbac │ │ │ │ + addeq r2, r0, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2879b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r4, r0, r4, asr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r4, r0, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2879c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r4, r0, r0, lsl #24 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x00804bb0 │ │ │ │ ldr r0, [pc, #8] @ 2879d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r4, r0, r0, ror ip │ │ │ │ + b b6fbac │ │ │ │ + addeq r4, r0, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2879ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - umulleq r4, r0, r0, pc @ │ │ │ │ + b b6fbac │ │ │ │ + addeq r4, r0, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq r5, [r0], r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r5, r0, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 287a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r6, r0, r8, asr #1 │ │ │ │ + b b6fbac │ │ │ │ + addeq r6, r0, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 287a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq fp, r0, ip, rrx │ │ │ │ + b b6fbac │ │ │ │ + addeq fp, r0, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq fp, r0, r8, lsr #12 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq fp, [r0], r8 │ │ │ │ ldr r0, [pc, #8] @ 287a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq ip, r0, r0, asr #4 │ │ │ │ + b b6fbac │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 287a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq pc, r0, r0, lsr #11 │ │ │ │ + b b6fbac │ │ │ │ + addeq pc, r0, r0, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 287a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq pc, r0, r4, asr #30 │ │ │ │ + b b6fbac │ │ │ │ + strdeq pc, [r0], r4 │ │ │ │ ldr r0, [pc, #8] @ 287a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r0, r1, ip, asr #10 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r0, [r1], ip │ │ │ │ │ │ │ │ 00287a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 287b44 │ │ │ │ @@ -8333,471 +8333,471 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl b6e2e8 │ │ │ │ + bl b6e298 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 287b58 │ │ │ │ ldr r3, [pc, #44] @ 287b48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287b40 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl a9d700 │ │ │ │ + bl a9d6b0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, asr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x012937b8 │ │ │ │ - addeq r5, r1, r8, lsl #24 │ │ │ │ - adceq r0, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x00815bb8 │ │ │ │ + adceq r0, r4, ip, asr #23 │ │ │ │ @ instruction: 0x011812dc │ │ │ │ ldr r0, [pc, #8] @ 287b6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, asr #8 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287b80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, asr #8 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r8 @ │ │ │ │ ldr r0, [pc, #8] @ 287b94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, asr #8 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287ba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, asr #8 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287bbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsr r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 287bd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsr r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 287be4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsr r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 287bf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsr r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 287c0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsr #8 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287c20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsr #8 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r8 @ │ │ │ │ ldr r0, [pc, #8] @ 287c34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsr #8 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287c48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsr #8 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287c5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsl r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 287c70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsl r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 287c84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsl r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 287c98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsl r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 287cac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsl #8 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c83bc │ │ │ │ ldr r0, [pc, #8] @ 287cc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsl #8 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c83b8 │ │ │ │ ldr r0, [pc, #8] @ 287cd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsl #8 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c83b4 │ │ │ │ ldr r0, [pc, #8] @ 287ce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsl #8 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c83b0 │ │ │ │ ldr r0, [pc, #8] @ 287cfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], ip │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 287d10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], r8 @ │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 287d24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 287d38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], r0 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 287d4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, ror #7 │ │ │ │ + b b6fbac │ │ │ │ + umulleq r8, ip, ip, r3 │ │ │ │ ldr r0, [pc, #8] @ 287d60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, ror #7 │ │ │ │ + b b6fbac │ │ │ │ + umulleq r8, ip, r8, r3 │ │ │ │ ldr r0, [pc, #8] @ 287d74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, ror #7 │ │ │ │ + b b6fbac │ │ │ │ + umulleq r8, ip, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 287d88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, ror #7 │ │ │ │ + b b6fbac │ │ │ │ + umulleq r8, ip, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 287d9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq r8, [ip], ip │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 287db0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq r8, [ip], r8 @ │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 287dc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 287dd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - ldrdeq r8, [ip], r0 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 287dec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, asr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 287e00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, asr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 287e14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, asr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 287e28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, asr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 287e3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x008c83bc │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 287e50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x008c83b8 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 287e64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x008c83b4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 287e78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x008c83b0 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 287e8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 287ea0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 287eb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 287ec8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsr #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 287edc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - umulleq r8, ip, ip, r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 287ef0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - umulleq r8, ip, r8, r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 287f04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - umulleq r8, ip, r4, r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 287f18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - umulleq r8, ip, r0, r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 287f2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsl #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 287f40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsl #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 287f54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsl #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 287f68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsl #7 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 287f7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, ror r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 287f90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, ror r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 287fa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, ror r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 287fb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, ror r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 287fcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, ror #6 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 287fe0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, ror #6 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 287ff4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, ror #6 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 288008 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, ror #6 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 28801c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, asr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 288030 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, asr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 288044 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, asr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 288058 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, asr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 28806c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 288080 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r8 @ │ │ │ │ ldr r0, [pc, #8] @ 288094 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 2880a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, asr #6 │ │ │ │ + b b6fbac │ │ │ │ + strdeq r8, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 2880bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2880d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2880e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2880f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsr r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 28810c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 288120 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r8 @ │ │ │ │ ldr r0, [pc, #8] @ 288134 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 288148 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsr #6 │ │ │ │ + b b6fbac │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 28815c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsl r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 288170 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsl r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 288184 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsl r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 288198 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsl r3 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2881ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, ip, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c82bc │ │ │ │ ldr r0, [pc, #8] @ 2881c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r8, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c82b8 │ │ │ │ ldr r0, [pc, #8] @ 2881d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r4, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c82b4 │ │ │ │ ldr r0, [pc, #8] @ 2881e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addeq r8, ip, r0, lsl #6 │ │ │ │ + b b6fbac │ │ │ │ + @ instruction: 0x008c82b0 │ │ │ │ ldr r0, [pc, #8] @ 2881fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], ip │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 288210 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], r8 @ │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 288224 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - strdeq r8, [ip], r4 │ │ │ │ + b b6fbac │ │ │ │ + addeq r8, ip, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 28837c │ │ │ │ ldr r2, [pc, #316] @ 288380 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -8915,15 +8915,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b b67a54 │ │ │ │ + b b67a04 │ │ │ │ bl 27e3bc │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 2883e0 │ │ │ │ mov r1, r4 │ │ │ │ b 2883c8 │ │ │ │ @@ -8940,61 +8940,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 288494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0129573c │ │ │ │ - adcseq r1, r5, r4, asr #32 │ │ │ │ - adceq sl, r6, r4, lsr #19 │ │ │ │ - ldrdeq sl, [r6], r0 @ │ │ │ │ - adcseq r1, r5, r4, lsr #32 │ │ │ │ - adceq sl, r6, r4, lsl #19 │ │ │ │ - umlaleq sl, r6, r4, r9 │ │ │ │ + @ instruction: 0x00b50ff4 │ │ │ │ + adceq sl, r6, r4, asr r9 │ │ │ │ + adceq sl, r6, r0, lsl #19 │ │ │ │ + @ instruction: 0x00b50fd4 │ │ │ │ + adceq sl, r6, r4, lsr r9 │ │ │ │ + adceq sl, r6, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 2884cc │ │ │ │ ldr r1, [pc, #28] @ 2884d0 │ │ │ │ ldr r0, [pc, #28] @ 2884d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl bb4f70 │ │ │ │ + bl bb4f20 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c7f4 │ │ │ │ - addeq r4, pc, r8, lsr #8 │ │ │ │ - addeq r3, pc, r8, lsr ip @ │ │ │ │ - @ instruction: 0x008f3cb4 │ │ │ │ + b b7c7a4 │ │ │ │ + ldrdeq r4, [pc], r8 │ │ │ │ + addeq r3, pc, r8, ror #23 │ │ │ │ + addeq r3, pc, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2884e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ @ instruction: 0x012957ec │ │ │ │ ldr r0, [pc, #8] @ 2884fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addseq r1, r0, r0, ror #20 │ │ │ │ + b b6fbac │ │ │ │ + addseq r1, r0, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 288600 │ │ │ │ ldr r3, [pc, #232] @ 288604 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 288608 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r0, [pc, #200] @ 28860c │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -9025,29 +9025,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 288568 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 288618 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 28856c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011808dc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01295860 │ │ │ │ - adceq ip, r6, r4, lsr #20 │ │ │ │ + ldrdeq ip, [r6], r4 @ │ │ │ │ @ instruction: 0x0129580c │ │ │ │ tsteq r8, ip, ror #16 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 288648 │ │ │ │ ldr r2, [pc, #36] @ 28864c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9055,35 +9055,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrdeq r5, [r9, -r0]! │ │ │ │ - addseq fp, r0, r8, asr #9 │ │ │ │ + addseq fp, r0, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 288660 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6cb50 │ │ │ │ + b b6cb00 │ │ │ │ @ instruction: 0x012957a8 │ │ │ │ ldr r0, [pc, #8] @ 288674 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x009209f8 │ │ │ │ + b b6fbac │ │ │ │ + addseq r0, r2, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 288688 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - @ instruction: 0x009209f4 │ │ │ │ + b b6fbac │ │ │ │ + addseq r0, r2, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 28869c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6fbfc │ │ │ │ - addseq r0, r2, r0, lsr #27 │ │ │ │ + b b6fbac │ │ │ │ + addseq r0, r2, r0, asr sp │ │ │ │ │ │ │ │ 002886a0 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -9262,15 +9262,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 938e4c │ │ │ │ + bl 938dfc │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlawbeq r6, ip, sl, ip │ │ │ │ │ │ │ │ @@ -9333,24 +9333,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 288ae4 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 288a38 │ │ │ │ ldr r0, [pc, #392] @ 288c14 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 93de6c │ │ │ │ + bl 93de1c │ │ │ │ ldr r2, [pc, #372] @ 288c18 │ │ │ │ ldr r3, [pc, #344] @ 288c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -9436,23 +9436,23 @@ │ │ │ │ b 288a84 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, asr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ ldrdeq ip, [r6, -r8]! │ │ │ │ - addseq ip, r2, r0, lsl r6 │ │ │ │ + addseq ip, r2, r0, asr #11 │ │ │ │ @ instruction: 0x0126c938 │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ @ instruction: 0x0126c8b0 │ │ │ │ - adceq r2, r0, r4, lsr r4 │ │ │ │ + adceq r2, r0, r4, ror #7 │ │ │ │ @ instruction: 0x0126c860 │ │ │ │ - addseq fp, r4, r4, ror #28 │ │ │ │ + addseq fp, r4, r4, lsl lr │ │ │ │ @ instruction: 0x0126c814 │ │ │ │ - addseq ip, r2, r4, ror #8 │ │ │ │ + addseq ip, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 00288c34 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 288d24 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 288cfc │ │ │ │ @@ -9496,39 +9496,39 @@ │ │ │ │ bls 288cf0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 288d00 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 93e984 │ │ │ │ - b 93e984 │ │ │ │ + b 93e934 │ │ │ │ + b 93e934 │ │ │ │ ldr r0, [pc, #48] @ 288d38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 938e4c │ │ │ │ + b 938dfc │ │ │ │ mov r0, #22 │ │ │ │ b 288ca8 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 288ca8 │ │ │ │ @ instruction: 0x011801b4 │ │ │ │ @ instruction: 0x0126c764 │ │ │ │ - adceq r0, r7, r2, lsr #30 │ │ │ │ + ldrdeq r0, [r7], r2 @ │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ strdeq ip, [r6, -r8]! │ │ │ │ - addseq ip, r2, r8, asr #6 │ │ │ │ + @ instruction: 0x0092c2f8 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 288d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ @ instruction: 0x00b5a3f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 288eac │ │ │ │ cmp r1, #0 │ │ │ │ @@ -9563,15 +9563,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 27f3b8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 928154 │ │ │ │ + bl 928104 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 27f5bc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 288e60 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -9585,15 +9585,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -9606,22 +9606,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 288ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0126c754 │ │ │ │ - adceq r4, r1, r0, lsr #7 │ │ │ │ - adceq r4, r1, r8, ror r3 │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ - addseq ip, r2, r4, asr #4 │ │ │ │ - addseq ip, r2, ip, lsl #4 │ │ │ │ - adceq r0, r7, r4, ror sp │ │ │ │ - @ instruction: 0x0092c1b4 │ │ │ │ - addseq ip, r2, r8, asr #3 │ │ │ │ + adceq r4, r1, r0, asr r3 │ │ │ │ + adceq r4, r1, r8, lsr #6 │ │ │ │ + adceq r0, r7, r0, lsl #27 │ │ │ │ + @ instruction: 0x0092c1f4 │ │ │ │ + @ instruction: 0x0092c1bc │ │ │ │ + adceq r0, r7, r4, lsr #26 │ │ │ │ + addseq ip, r2, r4, ror #2 │ │ │ │ + addseq ip, r2, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 288f54 │ │ │ │ ldr r2, [pc, #108] @ 288f58 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9634,19 +9634,19 @@ │ │ │ │ bl 28b5a4 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288f1c │ │ │ │ mov r1, #1 │ │ │ │ bl 27cb80 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b86790 │ │ │ │ + bl b86740 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6cba8 │ │ │ │ + bl b6cb58 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6d604 │ │ │ │ + bl b6d5b4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 27d0c0 │ │ │ │ @@ -9655,33 +9655,33 @@ │ │ │ │ andeq r6, r0, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r6, [pc, #144] @ 289010 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288fcc │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #112] @ 289014 │ │ │ │ ldr r2, [pc, #112] @ 289018 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288ff8 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -9694,17 +9694,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 66a9a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b49c │ │ │ │ - umullseq r0, lr, r0, r2 │ │ │ │ - adceq r0, r7, r8, ror #24 │ │ │ │ - ldrsheq ip, [r2], ip @ │ │ │ │ + addseq r0, lr, r0, asr #4 │ │ │ │ + adceq r0, r7, r8, lsl ip │ │ │ │ + addseq ip, r2, ip, lsr #1 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 289144 │ │ │ │ @@ -9714,35 +9714,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 289148 │ │ │ │ ldr r1, [pc, #248] @ 28914c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #228] @ 289150 │ │ │ │ ldr r1, [pc, #228] @ 289154 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #196] @ 289158 │ │ │ │ ldr r1, [pc, #196] @ 28915c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #164] @ 289160 │ │ │ │ ldr r3, [pc, #164] @ 289164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 289168 │ │ │ │ @@ -9771,21 +9771,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ - addseq ip, r2, r4, ror r0 │ │ │ │ - @ instruction: 0x0095b1b4 │ │ │ │ - addseq ip, r2, r4, ror r0 │ │ │ │ - addseq ip, r2, ip, lsl #1 │ │ │ │ - addseq ip, r2, r0, ror r0 │ │ │ │ - @ instruction: 0x009e0ffc │ │ │ │ + adceq r0, r7, r0, lsl #23 │ │ │ │ + addseq ip, r2, r4, lsr #32 │ │ │ │ + addseq fp, r5, r4, ror #2 │ │ │ │ + addseq ip, r2, r4, lsr #32 │ │ │ │ + addseq ip, r2, ip, lsr r0 │ │ │ │ + addseq ip, r2, r0, lsr #32 │ │ │ │ + addseq r0, lr, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -9798,54 +9798,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 2892d0 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ bl 36c388 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 2892d4 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93b7a0 │ │ │ │ + bl 93b750 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 27cda8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 27cda8 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6d4fc │ │ │ │ + bl b6d4ac │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b8677c │ │ │ │ + bl b8672c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -9868,17 +9868,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2d07b0 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d07b8 │ │ │ │ - adceq r0, r7, r4, ror sl │ │ │ │ - addseq fp, r2, r0, ror #30 │ │ │ │ - @ instruction: 0x009e0efc │ │ │ │ + adceq r0, r7, r4, lsr #20 │ │ │ │ + addseq fp, r2, r0, lsl pc │ │ │ │ + addseq r0, lr, ip, lsr #29 │ │ │ │ @ instruction: 0x0117fbfc │ │ │ │ andeq r6, r0, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 289338 │ │ │ │ @@ -9890,18 +9890,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 289330 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c4ec │ │ │ │ mov r0, r4 │ │ │ │ bl 28add8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907c98 │ │ │ │ + bl 907c48 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8ebfa4 │ │ │ │ + b 8ebf54 │ │ │ │ bl 2d07cc │ │ │ │ b 28930c │ │ │ │ tstpeq r7, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -9932,18 +9932,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 66aa20 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 289424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl b7d724 │ │ │ │ + bl b7d6d4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 289370 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 289410 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9951,19 +9951,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl b7d72c │ │ │ │ + bl b7d6dc │ │ │ │ b 289370 │ │ │ │ @ instruction: 0x0117fa9c │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r2, ip, asr sp │ │ │ │ + addseq fp, r2, ip, lsl #26 │ │ │ │ │ │ │ │ 00289428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 2894c0 │ │ │ │ @@ -10027,29 +10027,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr ip, [pc, #160] @ 2895d8 │ │ │ │ ldr r2, [pc, #160] @ 2895dc │ │ │ │ ldr r1, [pc, #160] @ 2895e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 929c40 │ │ │ │ + bl 929bf0 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2895b4 │ │ │ │ ldr r2, [pc, #108] @ 2895e4 │ │ │ │ ldr r3, [pc, #88] @ 2895d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -10062,25 +10062,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r7, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ - addseq fp, r2, r0, lsl #23 │ │ │ │ - addseq sl, r5, r0, asr #25 │ │ │ │ + adceq r0, r7, r0, lsl #13 │ │ │ │ + addseq fp, r2, r0, lsr fp │ │ │ │ + addseq sl, r5, r0, ror ip │ │ │ │ tstpeq r7, ip, ror r8 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002895e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10104,25 +10104,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66b15c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b200 │ │ │ │ - addseq fp, r2, r4, lsl sl │ │ │ │ + addseq fp, r2, r4, asr #19 │ │ │ │ │ │ │ │ 0028965c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10171,16 +10171,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 289880 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c34 │ │ │ │ + bl 930964 │ │ │ │ + bl 929be4 │ │ │ │ ldr r3, [pc, #296] @ 289884 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2897ac │ │ │ │ ldr r2, [pc, #276] @ 289888 │ │ │ │ @@ -10218,22 +10218,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 289898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 28976c │ │ │ │ ldr r2, [pc, #104] @ 28989c │ │ │ │ ldr r3, [pc, #60] @ 289874 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -10241,64 +10241,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 289868 │ │ │ │ ldr r0, [pc, #72] @ 2898a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r7, r4, lsl #10 │ │ │ │ + @ instruction: 0x00a704b4 │ │ │ │ @ instruction: 0x0117f6d8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq fp, r2, r4, r9 │ │ │ │ - @ instruction: 0x0095aad8 │ │ │ │ + addseq fp, r2, r4, asr #18 │ │ │ │ + addseq sl, r5, r8, lsl #21 │ │ │ │ @ instruction: 0x0117f69c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r7, r0, lsl #13 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq fp, r2, r4, lsl r9 │ │ │ │ + addseq fp, r2, r4, asr #17 │ │ │ │ tstpeq r7, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0092b8f8 │ │ │ │ + addseq fp, r2, r8, lsr #17 │ │ │ │ │ │ │ │ 002898a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 2899a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930ee0 │ │ │ │ + bl 930e90 │ │ │ │ ldr r2, [pc, #216] @ 2899ac │ │ │ │ ldr r1, [pc, #216] @ 2899b0 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 289970 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28998c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306c8 │ │ │ │ + bl 930678 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28994c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ec0 │ │ │ │ + bl 930e70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28994c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -10324,29 +10324,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 2899bc │ │ │ │ ldr r0, [pc, #40] @ 2899c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r0, r7, r8, asr #6 │ │ │ │ - addseq fp, r2, ip, lsr #16 │ │ │ │ - @ instruction: 0x009e07bc │ │ │ │ - @ instruction: 0x0092b6d8 │ │ │ │ - addseq fp, r2, r4, ror #15 │ │ │ │ - @ instruction: 0x0092b6bc │ │ │ │ + strdeq r0, [r7], r8 @ │ │ │ │ @ instruction: 0x0092b7dc │ │ │ │ + addseq r0, lr, ip, ror #14 │ │ │ │ + addseq fp, r2, r8, lsl #13 │ │ │ │ + umullseq fp, r2, r4, r7 │ │ │ │ + addseq fp, r2, ip, ror #12 │ │ │ │ + addseq fp, r2, ip, lsl #15 │ │ │ │ │ │ │ │ 002899c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 907bcc │ │ │ │ + bl 907b7c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2899f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ac74 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c414 │ │ │ │ mov r0, r4 │ │ │ │ @@ -10361,35 +10361,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 36c4ec │ │ │ │ mov r0, r4 │ │ │ │ bl 28add8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907c98 │ │ │ │ + bl 907c48 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8ebfa4 │ │ │ │ + b 8ebf54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #312] @ 289b98 │ │ │ │ ldr r2, [pc, #312] @ 289b9c │ │ │ │ ldr r1, [pc, #312] @ 289ba0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d564 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 289b1c │ │ │ │ @@ -10452,46 +10452,46 @@ │ │ │ │ b 289ad4 │ │ │ │ ldr r1, [pc, #56] @ 289bc0 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d84c │ │ │ │ b 289ac8 │ │ │ │ - adceq r0, r7, r0, asr r2 │ │ │ │ - addseq fp, r2, ip, lsr r6 │ │ │ │ - umullseq pc, sp, r8, r7 @ │ │ │ │ - addseq fp, r2, r8, asr #14 │ │ │ │ - addseq fp, r2, r0, asr r7 │ │ │ │ - addseq fp, r2, ip, asr #14 │ │ │ │ - @ instruction: 0x0092b6b4 │ │ │ │ - addseq fp, r2, r8, lsr #13 │ │ │ │ - @ instruction: 0x0092b6d4 │ │ │ │ - addseq fp, r2, r8, lsr #13 │ │ │ │ - addseq fp, r2, r0, lsl #13 │ │ │ │ + adceq r0, r7, r0, lsl #4 │ │ │ │ + addseq fp, r2, ip, ror #11 │ │ │ │ + addseq pc, sp, r8, asr #14 │ │ │ │ + @ instruction: 0x0092b6f8 │ │ │ │ + addseq fp, r2, r0, lsl #14 │ │ │ │ + @ instruction: 0x0092b6fc │ │ │ │ + addseq fp, r2, r4, ror #12 │ │ │ │ + addseq fp, r2, r8, asr r6 │ │ │ │ + addseq fp, r2, r4, lsl #13 │ │ │ │ + addseq fp, r2, r8, asr r6 │ │ │ │ + addseq fp, r2, r0, lsr r6 │ │ │ │ │ │ │ │ 00289bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #2164] @ 28a464 │ │ │ │ ldr r2, [pc, #2164] @ 28a468 │ │ │ │ ldr r1, [pc, #2164] @ 28a46c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -10686,15 +10686,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 289d2c │ │ │ │ ldr r3, [pc, #1316] @ 28a47c │ │ │ │ ldr ip, [pc, #1316] @ 28a480 │ │ │ │ @@ -10702,15 +10702,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -10749,15 +10749,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -10799,15 +10799,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a37c │ │ │ │ @@ -10818,15 +10818,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 28a03c │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 28a494 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 28a498 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -10835,15 +10835,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289dbc │ │ │ │ ldr r3, [pc, #752] @ 28a4a0 │ │ │ │ @@ -10852,15 +10852,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289ddc │ │ │ │ ldr r3, [pc, #696] @ 28a4ac │ │ │ │ @@ -10869,15 +10869,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -10906,15 +10906,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 28a100 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 289dfc │ │ │ │ ldr r3, [pc, #504] @ 28a4c4 │ │ │ │ @@ -10923,15 +10923,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 289e1c │ │ │ │ ldr r3, [pc, #448] @ 28a4d0 │ │ │ │ @@ -10940,15 +10940,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 289e3c │ │ │ │ ldr r3, [pc, #392] @ 28a4dc │ │ │ │ @@ -10957,15 +10957,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 289f7c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a3c8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 28a000 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -10975,15 +10975,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 28a03c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a03c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10992,15 +10992,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 28a03c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 28a21c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -11017,47 +11017,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 28a0b4 │ │ │ │ - adceq r0, r7, r0, asr #1 │ │ │ │ - addseq fp, r2, ip, lsr #9 │ │ │ │ - addseq pc, sp, r0, lsl r6 @ │ │ │ │ - umlaleq pc, r6, r8, sp @ │ │ │ │ - @ instruction: 0x0092b5b4 │ │ │ │ - addseq fp, r2, r4, asr r2 │ │ │ │ - adceq pc, r6, r8, asr sp @ │ │ │ │ + adceq r0, r7, r0, ror r0 │ │ │ │ + addseq fp, r2, ip, asr r4 │ │ │ │ + addseq pc, sp, r0, asr #11 │ │ │ │ + adceq pc, r6, r8, asr #26 │ │ │ │ + addseq fp, r2, r4, ror #10 │ │ │ │ + addseq fp, r2, r4, lsl #4 │ │ │ │ + adceq pc, r6, r8, lsl #26 │ │ │ │ + addseq fp, r2, ip, lsr #5 │ │ │ │ + addseq fp, r2, r8, asr #3 │ │ │ │ + adceq pc, r6, ip, lsl #23 │ │ │ │ @ instruction: 0x0092b2fc │ │ │ │ - addseq fp, r2, r8, lsl r2 │ │ │ │ - ldrdeq pc, [r6], ip @ │ │ │ │ - addseq fp, r2, ip, asr #6 │ │ │ │ - umullseq fp, r2, ip, r0 │ │ │ │ - adceq pc, r6, r4, asr #22 │ │ │ │ - addseq fp, r2, ip, lsl r3 │ │ │ │ - addseq fp, r2, r0 │ │ │ │ - strdeq pc, [r6], ip @ │ │ │ │ - ldrsheq fp, [r2], r0 │ │ │ │ - addseq sl, r2, r0, asr #31 │ │ │ │ - @ instruction: 0x00a6fab8 │ │ │ │ - addseq fp, r2, r8, ror #1 │ │ │ │ - addseq sl, r2, ip, ror pc │ │ │ │ - adceq pc, r6, r0, lsr sl @ │ │ │ │ - addseq fp, r2, r8, asr #2 │ │ │ │ - @ instruction: 0x0092aef4 │ │ │ │ - adceq pc, r6, r0, ror #19 │ │ │ │ addseq fp, r2, ip, asr #32 │ │ │ │ + strdeq pc, [r6], r4 @ │ │ │ │ + addseq fp, r2, ip, asr #5 │ │ │ │ + @ instruction: 0x0092afb0 │ │ │ │ + adceq pc, r6, ip, lsr #21 │ │ │ │ + addseq fp, r2, r0, lsr #1 │ │ │ │ + addseq sl, r2, r0, ror pc │ │ │ │ + adceq pc, r6, r8, ror #20 │ │ │ │ + umullseq fp, r2, r8, r0 │ │ │ │ + addseq sl, r2, ip, lsr #30 │ │ │ │ + adceq pc, r6, r0, ror #19 │ │ │ │ + ldrsheq fp, [r2], r8 │ │ │ │ addseq sl, r2, r4, lsr #29 │ │ │ │ - umlaleq pc, r6, ip, r9 @ │ │ │ │ - addseq fp, r2, r0, asr #32 │ │ │ │ - addseq sl, r2, r0, ror #28 │ │ │ │ - adceq pc, r6, r8, asr r9 @ │ │ │ │ - addseq fp, r2, r4, lsr r0 │ │ │ │ - addseq sl, r2, ip, lsl lr │ │ │ │ + umlaleq pc, r6, r0, r9 @ │ │ │ │ + @ instruction: 0x0092affc │ │ │ │ + addseq sl, r2, r4, asr lr │ │ │ │ + adceq pc, r6, ip, asr #18 │ │ │ │ + @ instruction: 0x0092aff0 │ │ │ │ + addseq sl, r2, r0, lsl lr │ │ │ │ + adceq pc, r6, r8, lsl #18 │ │ │ │ + addseq sl, r2, r4, ror #31 │ │ │ │ + addseq sl, r2, ip, asr #27 │ │ │ │ │ │ │ │ 0028a4e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -11067,25 +11067,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #860] @ 28a88c │ │ │ │ ldr r2, [pc, #860] @ 28a890 │ │ │ │ ldr r1, [pc, #860] @ 28a894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r7, [pc, #832] @ 28a898 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 28a618 │ │ │ │ @@ -11114,27 +11114,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 28a578 │ │ │ │ ldr r3, [pc, #708] @ 28a89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #692] @ 28a8a0 │ │ │ │ ldr ip, [pc, #692] @ 28a8a4 │ │ │ │ ldr r1, [pc, #692] @ 28a8a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 28a8ac │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 28a71c │ │ │ │ ldr r9, [pc, #656] @ 28a8b0 │ │ │ │ ldr r3, [pc, #656] @ 28a8b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -11147,21 +11147,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a804 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28a7b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #584] @ 28a8b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #2 │ │ │ │ beq 28a6c8 │ │ │ │ cmp r4, #3 │ │ │ │ beq 28a778 │ │ │ │ cmp r4, #4 │ │ │ │ beq 28a75c │ │ │ │ cmp r4, #6 │ │ │ │ @@ -11180,27 +11180,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a6ac │ │ │ │ ldr r3, [pc, #480] @ 28a8bc │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #460] @ 28a8c0 │ │ │ │ ldr ip, [pc, #460] @ 28a8c4 │ │ │ │ ldr r1, [pc, #460] @ 28a8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 28a8cc │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 28a8d0 │ │ │ │ ldr r3, [pc, #348] @ 28a888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -11237,91 +11237,91 @@ │ │ │ │ bne 28a638 │ │ │ │ b 28a6b8 │ │ │ │ ldr r3, [pc, #252] @ 28a8bc │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #252] @ 28a8d4 │ │ │ │ ldr ip, [pc, #252] @ 28a8d8 │ │ │ │ ldr r1, [pc, #252] @ 28a8dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 28a8e0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 28a71c │ │ │ │ ldr r3, [pc, #144] @ 28a89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #196] @ 28a8e4 │ │ │ │ ldr ip, [pc, #196] @ 28a8e8 │ │ │ │ ldr r1, [pc, #196] @ 28a8ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 28a8f0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 28a71c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #148] @ 28a8f4 │ │ │ │ ldr r2, [pc, #148] @ 28a8f8 │ │ │ │ ldr r1, [pc, #148] @ 28a8fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ b 28a6ac │ │ │ │ @ instruction: 0x0117e8f0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r6, r0, lsl #15 │ │ │ │ - addseq sl, r2, ip, ror #22 │ │ │ │ - addseq lr, sp, r4, asr #25 │ │ │ │ + adceq pc, r6, r0, lsr r7 @ │ │ │ │ + addseq sl, r2, ip, lsl fp │ │ │ │ + addseq lr, sp, r4, ror ip │ │ │ │ @ instruction: 0x0117e898 │ │ │ │ andeq r4, r0, r8, asr #31 │ │ │ │ - adceq pc, r6, r0, asr #13 │ │ │ │ - addseq sl, r2, r0, lsr #30 │ │ │ │ - addseq sl, r2, r0, lsl #23 │ │ │ │ + adceq pc, r6, r0, ror r6 @ │ │ │ │ + @ instruction: 0x0092aed0 │ │ │ │ + addseq sl, r2, r0, lsr fp │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - umlaleq pc, r6, r4, r6 @ │ │ │ │ - addseq sl, r2, r8, lsl #21 │ │ │ │ - umullseq lr, sp, ip, fp │ │ │ │ + adceq pc, r6, r4, asr #12 │ │ │ │ + addseq sl, r2, r8, lsr sl │ │ │ │ + addseq lr, sp, ip, asr #22 │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00a6f5bc │ │ │ │ - @ instruction: 0x0092aeb8 │ │ │ │ - addseq sl, r2, r8, ror sl │ │ │ │ + adceq pc, r6, ip, ror #10 │ │ │ │ + addseq sl, r2, r8, ror #28 │ │ │ │ + addseq sl, r2, r8, lsr #20 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ tsteq r7, ip, asr #13 │ │ │ │ - ldrdeq pc, [r6], r4 @ │ │ │ │ - addseq sl, r2, r8, lsr #27 │ │ │ │ - umullseq sl, r2, r4, r9 │ │ │ │ + adceq pc, r6, r4, lsl #9 │ │ │ │ + addseq sl, r2, r8, asr sp │ │ │ │ + addseq sl, r2, r4, asr #18 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - adceq pc, r6, ip, lsl #9 │ │ │ │ - addseq sl, r2, r0, lsr sp │ │ │ │ - addseq sl, r2, ip, asr #18 │ │ │ │ + adceq pc, r6, ip, lsr r4 @ │ │ │ │ + addseq sl, r2, r0, ror #25 │ │ │ │ + @ instruction: 0x0092a8fc │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - adceq pc, r6, r0, asr r4 @ │ │ │ │ - addseq sl, r2, ip, lsr r8 │ │ │ │ - umullseq lr, sp, r8, r9 │ │ │ │ + adceq pc, r6, r0, lsl #8 │ │ │ │ + addseq sl, r2, ip, ror #15 │ │ │ │ + addseq lr, sp, r8, asr #18 │ │ │ │ │ │ │ │ 0028a900 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -11396,15 +11396,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 28aa7c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 28aa80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -11414,42 +11414,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 28aa8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 28aa90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 28aa24 │ │ │ │ bl 27f8e0 │ │ │ │ - adceq pc, r6, ip, lsr #5 │ │ │ │ - @ instruction: 0x0092abf8 │ │ │ │ - addseq sl, r2, ip, ror #14 │ │ │ │ + adceq pc, r6, ip, asr r2 @ │ │ │ │ + addseq sl, r2, r8, lsr #23 │ │ │ │ + addseq sl, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - adceq pc, r6, r0, ror #4 │ │ │ │ - addseq sl, r2, ip, lsl #24 │ │ │ │ - addseq sl, r2, r4, lsr #14 │ │ │ │ + adceq pc, r6, r0, lsl r2 @ │ │ │ │ + @ instruction: 0x0092abbc │ │ │ │ + @ instruction: 0x0092a6d4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 28aab8 │ │ │ │ ldr r2, [pc, #28] @ 28aabc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28aac0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addseq sl, r2, r4, lsl #24 │ │ │ │ + @ instruction: 0x0092abb4 │ │ │ │ ldr r1, [pc, #8] @ 28aad4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d044 │ │ │ │ - addseq sl, r2, r8, ror #23 │ │ │ │ + b b6cff4 │ │ │ │ + umullseq sl, r2, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 28ab54 │ │ │ │ ldr r2, [pc, #100] @ 28ab58 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11469,40 +11469,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 66af2c │ │ │ │ tsteq r7, r4, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addseq sl, r2, ip, asr #10 │ │ │ │ + @ instruction: 0x0092a4fc │ │ │ │ │ │ │ │ 0028ab60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 28aba4 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl b6d4fc │ │ │ │ + bl b6d4ac │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b6d4fc │ │ │ │ + bl b6d4ac │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b b6d4fc │ │ │ │ + b b6d4ac │ │ │ │ @ instruction: 0x0126a958 │ │ │ │ │ │ │ │ 0028aba8 : │ │ │ │ ldr r3, [pc, #40] @ 28abd8 │ │ │ │ ldr r2, [pc, #40] @ 28abdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -11513,26 +11513,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r4, asr #4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @ instruction: 0x0126a90c │ │ │ │ - umullseq sl, r2, r0, r4 │ │ │ │ + addseq sl, r2, r0, asr #8 │ │ │ │ │ │ │ │ 0028abe8 : │ │ │ │ ldr r0, [pc, #20] @ 28ac04 │ │ │ │ ldr r1, [pc, #20] @ 28ac08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ @ instruction: 0x0126a8e0 │ │ │ │ - addseq sl, r2, r4, ror #8 │ │ │ │ + addseq sl, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 0028ac0c : │ │ │ │ ldr r3, [pc, #68] @ 28ac58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ac48 │ │ │ │ @@ -11586,15 +11586,15 @@ │ │ │ │ bne 28ad84 │ │ │ │ ldr r5, [pc, #220] @ 28adb4 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 28adb8 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -11636,24 +11636,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @ instruction: 0x0126a82c │ │ │ │ - addseq sl, r2, ip, lsl #20 │ │ │ │ + @ instruction: 0x0092a9bc │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ ldrdeq sl, [r6, -r8]! │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ - ldrdeq lr, [r6], ip @ │ │ │ │ - addseq sl, r2, ip, ror #5 │ │ │ │ - addseq sl, r2, r0, ror #18 │ │ │ │ - @ instruction: 0x00a6efb4 │ │ │ │ - addseq sl, r2, r4, asr #5 │ │ │ │ - addseq sl, r2, r0, ror #18 │ │ │ │ + adceq lr, r6, ip, lsl #31 │ │ │ │ + umullseq sl, r2, ip, r2 │ │ │ │ + addseq sl, r2, r0, lsl r9 │ │ │ │ + adceq lr, r6, r4, ror #30 │ │ │ │ + addseq sl, r2, r4, ror r2 │ │ │ │ + addseq sl, r2, r0, lsl r9 │ │ │ │ │ │ │ │ 0028add8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 28ae90 │ │ │ │ @@ -11697,15 +11697,15 @@ │ │ │ │ b 28ae40 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28aac4 │ │ │ │ tsteq r7, r4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ smlawteq r6, r8, r6, sl │ │ │ │ - addseq sl, r2, r0, lsr #17 │ │ │ │ + addseq sl, r2, r0, asr r8 │ │ │ │ smlawbeq r6, r4, r6, sl │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ │ │ │ │ 0028aea8 : │ │ │ │ ldr r3, [pc, #60] @ 28aeec │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11783,41 +11783,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 28b044 │ │ │ │ bl 28aad8 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 28b014 │ │ │ │ ldr r3, [pc, #96] @ 28b048 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 28b04c │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 28afe0 │ │ │ │ b 28af64 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, ror #29 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r7, r8, lsr #29 │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ @ instruction: 0x0126a514 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addseq sl, r2, r8, asr r0 │ │ │ │ + addseq sl, r2, r8 │ │ │ │ │ │ │ │ 0028b050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -11836,15 +11836,15 @@ │ │ │ │ │ │ │ │ 0028b094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 28b298 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 28b29c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 28b26c │ │ │ │ @@ -11887,15 +11887,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b140 │ │ │ │ ldr r3, [pc, #324] @ 28b2b0 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r3, [pc, #308] @ 28b2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 28b1a0 │ │ │ │ b 28b1d0 │ │ │ │ @@ -11936,16 +11936,16 @@ │ │ │ │ bgt 28b1fc │ │ │ │ ldr r0, [pc, #152] @ 28b2c0 │ │ │ │ ldr r1, [pc, #152] @ 28b2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b6d044 │ │ │ │ - bl bb4f50 │ │ │ │ + bl b6cff4 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11964,33 +11964,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, ip, lsr sp │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ smlawteq r6, r0, r3, sl │ │ │ │ - addseq r9, r2, r4, asr #30 │ │ │ │ + @ instruction: 0x00929ef4 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ @ instruction: 0x0126a364 │ │ │ │ tsteq r8, r4, lsl #29 │ │ │ │ strdeq sl, [r6, -ip]! │ │ │ │ - addseq r9, r2, r4, ror #28 │ │ │ │ + addseq r9, r2, r4, lsl lr │ │ │ │ @ instruction: 0x0126a2a8 │ │ │ │ - addseq r9, r2, ip, lsr #28 │ │ │ │ - adceq lr, r6, ip, asr #21 │ │ │ │ - umullseq sl, r2, r8, r4 │ │ │ │ - @ instruction: 0x00929dd8 │ │ │ │ + @ instruction: 0x00929ddc │ │ │ │ + adceq lr, r6, ip, ror sl │ │ │ │ + addseq sl, r2, r8, asr #8 │ │ │ │ + addseq r9, r2, r8, lsl #27 │ │ │ │ │ │ │ │ 0028b2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 28b374 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 28b378 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -12011,37 +12011,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl b6d6b0 │ │ │ │ + bl b6d660 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @ instruction: 0x0117dafc │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @ instruction: 0x0126a19c │ │ │ │ - addseq r9, r2, r0, lsr #26 │ │ │ │ + @ instruction: 0x00929cd0 │ │ │ │ │ │ │ │ 0028b388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 28b470 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r5, [pc, #188] @ 28b474 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12085,30 +12085,30 @@ │ │ │ │ bne 28b440 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 28b40c │ │ │ │ tsteq r7, r4, asr sl │ │ │ │ @ instruction: 0x0126a11c │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addseq sl, r2, r4, asr #5 │ │ │ │ + addseq sl, r2, r4, ror r2 │ │ │ │ strheq sl, [r6, -ip]! │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addseq r9, r2, ip, lsl ip │ │ │ │ + addseq r9, r2, ip, asr #23 │ │ │ │ │ │ │ │ 0028b48c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 28b548 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r5, [pc, #144] @ 28b54c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12136,20 +12136,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 28b50c │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b6d660 │ │ │ │ + bl b6d610 │ │ │ │ b 28b50c │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ @ instruction: 0x0126a018 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addseq sl, r2, r0, asr #3 │ │ │ │ + addseq sl, r2, r0, ror r1 │ │ │ │ @ instruction: 0x01269fbc │ │ │ │ │ │ │ │ 0028b55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -12224,15 +12224,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b70c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -12241,30 +12241,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b654 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 28b664 │ │ │ │ ldr r1, [pc, #108] @ 28b758 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 28b75c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r0, [pc, #96] @ 28b760 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b b6d6b0 │ │ │ │ + b b6d660 │ │ │ │ bl 66b200 │ │ │ │ bl 28b094 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 28b2d4 │ │ │ │ @@ -12272,19 +12272,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 66b15c │ │ │ │ b 28b6a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 28b764 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addseq r9, r2, ip, lsr #20 │ │ │ │ - addseq r9, r2, r8, ror #18 │ │ │ │ + @ instruction: 0x009299dc │ │ │ │ + addseq r9, r2, r8, lsl r9 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ ldrdeq r9, [r6, -r0]! │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0028b768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -12376,44 +12376,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 28b820 │ │ │ │ ldr r0, [pc, #60] @ 28b954 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 28b820 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, ror #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r7, ip, asr #11 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq r9, r2, r8, lsr #28 │ │ │ │ - addseq r9, r2, r0, asr lr │ │ │ │ + @ instruction: 0x00929dd8 │ │ │ │ + addseq r9, r2, r0, lsl #28 │ │ │ │ │ │ │ │ 0028b958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 28babc │ │ │ │ @@ -12477,44 +12477,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28badc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 28b9d4 │ │ │ │ ldr r0, [pc, #60] @ 28bae0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 28b9d4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsl #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r7, ip, lsr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ andeq r3, r0, ip, ror #9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq r9, r2, r8, lsl #26 │ │ │ │ - addseq r9, r2, ip, lsr #26 │ │ │ │ + @ instruction: 0x00929cb8 │ │ │ │ + @ instruction: 0x00929cdc │ │ │ │ │ │ │ │ 0028bae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -12793,20 +12793,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 28bf00 │ │ │ │ b 28bd98 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r9, r2, r8, sl │ │ │ │ + addseq r9, r2, r8, asr #20 │ │ │ │ tsteq r7, r4, asr r0 │ │ │ │ - addseq r9, r2, r0, lsl sl │ │ │ │ - @ instruction: 0x009299b4 │ │ │ │ - addseq r9, r2, ip, asr r9 │ │ │ │ + addseq r9, r2, r0, asr #19 │ │ │ │ + addseq r9, r2, r4, ror #18 │ │ │ │ addseq r9, r2, ip, lsl #18 │ │ │ │ + @ instruction: 0x009298bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 28c0b8 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -12829,15 +12829,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 28bd0c │ │ │ │ cmp r6, fp │ │ │ │ bge 28c018 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 28c0bc │ │ │ │ ldr r1, [pc, #224] @ 28c0c0 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -12888,20 +12888,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r9, r2, r8, lsr #17 │ │ │ │ - adceq r3, r0, ip, lsr #18 │ │ │ │ - addseq r9, r2, r4, asr #16 │ │ │ │ - addseq r9, r2, r0, lsr r8 │ │ │ │ - addseq r9, r2, ip, lsl #16 │ │ │ │ - adceq r7, r6, ip, asr #16 │ │ │ │ + addseq r9, r2, r8, asr r8 │ │ │ │ + ldrdeq r3, [r0], ip @ │ │ │ │ + @ instruction: 0x009297f4 │ │ │ │ + addseq r9, r2, r0, ror #15 │ │ │ │ + @ instruction: 0x009297bc │ │ │ │ + strdeq r7, [r6], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -12927,15 +12927,15 @@ │ │ │ │ bl 27e674 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 28c1a0 │ │ │ │ cmp r1, #6 │ │ │ │ beq 28c18c │ │ │ │ ldr r7, [pc, #92] @ 28c1b4 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28c110 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ccdc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -12988,15 +12988,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 28c0d0 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c300 │ │ │ │ ldr r3, [pc, #356] @ 28c3a4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -13079,16 +13079,16 @@ │ │ │ │ blx r4 │ │ │ │ b 28c2f4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, ip, ror #21 │ │ │ │ - addseq r9, r2, r8, ror #9 │ │ │ │ - addseq r9, r2, ip, lsl r5 │ │ │ │ + umullseq r9, r2, r8, r4 │ │ │ │ + addseq r9, r2, ip, asr #9 │ │ │ │ │ │ │ │ 0028c3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -13113,15 +13113,15 @@ │ │ │ │ bl 28c0d0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c48c │ │ │ │ ldr r3, [pc, #200] @ 28c4f0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 28c454 │ │ │ │ mov r1, r4 │ │ │ │ @@ -13164,15 +13164,15 @@ │ │ │ │ blx r3 │ │ │ │ b 28c480 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ - @ instruction: 0x009293f4 │ │ │ │ + addseq r9, r2, r4, lsr #7 │ │ │ │ │ │ │ │ 0028c4fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 28c73c │ │ │ │ @@ -13199,15 +13199,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 28c0d0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 28c708 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -13314,19 +13314,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0117c8d8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, ip │ │ │ │ - @ instruction: 0x009291f8 │ │ │ │ + addseq r9, r2, r8, lsr #3 │ │ │ │ tsteq r7, r4, lsr #14 │ │ │ │ - adceq sp, r6, r8, lsr r6 │ │ │ │ - addseq r9, r2, r4, lsl #4 │ │ │ │ - addseq r9, r2, r4, lsl r2 │ │ │ │ + adceq sp, r6, r8, ror #11 │ │ │ │ + @ instruction: 0x009291b4 │ │ │ │ + addseq r9, r2, r4, asr #3 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 0028c760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -13359,15 +13359,15 @@ │ │ │ │ bhi 28c89c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 28c8c8 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -13414,30 +13414,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r7, r4, ror r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ - addseq r9, r2, r8, ror #1 │ │ │ │ - @ instruction: 0x00a6d4bc │ │ │ │ - addseq r9, r2, r4, lsl #1 │ │ │ │ - addseq r9, r2, r0, lsr #1 │ │ │ │ + umullseq r9, r2, r8, r0 │ │ │ │ + adceq sp, r6, ip, ror #8 │ │ │ │ + addseq r9, r2, r4, lsr r0 │ │ │ │ + addseq r9, r2, r0, asr r0 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 28c90c │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addseq r2, ip, r8, lsl r1 │ │ │ │ + addseq r2, ip, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -13575,28 +13575,28 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x0117c3d8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x00928ef4 │ │ │ │ + addseq r8, r2, r4, lsr #29 │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ andeq r6, r0, r8, asr #18 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 90deec │ │ │ │ + bl 90de9c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -13616,15 +13616,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 90ded0 │ │ │ │ + bl 90de80 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 28cd78 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -13719,18 +13719,18 @@ │ │ │ │ b 28ccd4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0117c1f4 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - addseq r8, r2, r4, lsl sp │ │ │ │ + addseq r8, r2, r4, asr #25 │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ @ instruction: 0x000043b0 │ │ │ │ - @ instruction: 0x00928ad8 │ │ │ │ + addseq r8, r2, r8, lsl #21 │ │ │ │ │ │ │ │ 0028cd94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -13880,42 +13880,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 28d008 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 28cfc0 │ │ │ │ - @ instruction: 0x009a23d8 │ │ │ │ - addseq r8, r2, ip, lsl sl │ │ │ │ - addseq r8, r2, r8, lsr #19 │ │ │ │ + addseq r2, sl, r8, lsl #7 │ │ │ │ + addseq r8, r2, ip, asr #19 │ │ │ │ + addseq r8, r2, r8, asr r9 │ │ │ │ │ │ │ │ 0028d00c : │ │ │ │ ldr r3, [pc, #4] @ 28d018 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cef8 │ │ │ │ - addseq r8, r2, r4, lsr #19 │ │ │ │ + addseq r8, r2, r4, asr r9 │ │ │ │ │ │ │ │ 0028d01c : │ │ │ │ ldr r3, [pc, #4] @ 28d028 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cef8 │ │ │ │ - umullseq r8, r2, ip, r9 │ │ │ │ + addseq r8, r2, ip, asr #18 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 28d05c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x00a22db4 │ │ │ │ + adceq r2, r2, r4, ror #26 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 28d098 │ │ │ │ @@ -13929,16 +13929,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 28d0b8 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - addseq r8, r2, r8, lsr r9 │ │ │ │ - addseq r8, r2, ip, lsr #18 │ │ │ │ + addseq r8, r2, r8, ror #17 │ │ │ │ + @ instruction: 0x009288dc │ │ │ │ │ │ │ │ 0028d0bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -14021,17 +14021,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq r8, r2, r8, lsr #16 │ │ │ │ - umlaleq ip, r6, ip, fp │ │ │ │ - addseq r8, r2, r8, lsl #16 │ │ │ │ + @ instruction: 0x009287d8 │ │ │ │ + adceq ip, r6, ip, asr #22 │ │ │ │ + @ instruction: 0x009287b8 │ │ │ │ │ │ │ │ 0028d220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -14110,15 +14110,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r8, [r6, -r4]! │ │ │ │ - adceq r2, r0, r0, asr #11 │ │ │ │ + adceq r2, r0, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ @@ -14657,21 +14657,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 28dc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a6c8b4 │ │ │ │ - adceq ip, r6, r0, asr #8 │ │ │ │ - addseq r7, r2, r8, ror lr │ │ │ │ + adceq ip, r6, r4, ror #16 │ │ │ │ + strdeq ip, [r6], r0 @ │ │ │ │ + addseq r7, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq ip, r6, r4, lsr #8 │ │ │ │ - addseq r7, r2, ip, asr lr │ │ │ │ - addseq r7, r2, r4, ror lr │ │ │ │ + ldrdeq ip, [r6], r4 @ │ │ │ │ + addseq r7, r2, ip, lsl #28 │ │ │ │ + addseq r7, r2, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -14755,24 +14755,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 28dda4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq ip, [r6], r8 @ │ │ │ │ - addseq r7, r2, r8, lsr #26 │ │ │ │ + adceq ip, r6, r8, lsr #5 │ │ │ │ + @ instruction: 0x00927cd8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq ip, [r6], r0 @ │ │ │ │ - addseq r7, r2, r4, asr sp │ │ │ │ - addseq r7, r2, r0, lsl #26 │ │ │ │ + adceq ip, r6, r0, lsl #5 │ │ │ │ + addseq r7, r2, r4, lsl #26 │ │ │ │ + @ instruction: 0x00927cb0 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - adceq ip, r6, r4, lsr #5 │ │ │ │ - addseq r7, r2, r8, lsr #26 │ │ │ │ - @ instruction: 0x00927cd4 │ │ │ │ + adceq ip, r6, r4, asr r2 │ │ │ │ + @ instruction: 0x00927cd8 │ │ │ │ + addseq r7, r2, r4, lsl #25 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 28ebfc │ │ │ │ ldr ip, [pc, #3644] @ 28ec00 │ │ │ │ @@ -15686,46 +15686,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r4, lsr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0117ae98 │ │ │ │ - strdeq fp, [r6], ip @ │ │ │ │ + adceq fp, r6, ip, lsr #25 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq fp, r6, r0, ror #22 │ │ │ │ - umullseq r7, r2, r8, r5 │ │ │ │ - @ instruction: 0x009275b0 │ │ │ │ + adceq fp, r6, r0, lsl fp │ │ │ │ + addseq r7, r2, r8, asr #10 │ │ │ │ + addseq r7, r2, r0, ror #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq fp, r6, r0, lsr #11 │ │ │ │ - adceq fp, r6, r8, lsr #11 │ │ │ │ - addseq r7, r2, ip, lsr r0 │ │ │ │ - addseq r7, r2, r8, asr r0 │ │ │ │ - adceq fp, r6, r4, lsl r5 │ │ │ │ - @ instruction: 0x00926ff0 │ │ │ │ - addseq r6, r2, r4, asr #30 │ │ │ │ + adceq fp, r6, r0, asr r5 │ │ │ │ + adceq fp, r6, r8, asr r5 │ │ │ │ + addseq r6, r2, ip, ror #31 │ │ │ │ + addseq r7, r2, r8 │ │ │ │ + adceq fp, r6, r4, asr #9 │ │ │ │ + addseq r6, r2, r0, lsr #31 │ │ │ │ + @ instruction: 0x00926ef4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq fp, r6, r8, ror #9 │ │ │ │ - @ instruction: 0x00926ff4 │ │ │ │ - addseq r6, r2, r8, ror pc │ │ │ │ - @ instruction: 0x00a6b4bc │ │ │ │ - @ instruction: 0x00926fb4 │ │ │ │ - addseq r6, r2, ip, ror #29 │ │ │ │ + umlaleq fp, r6, r8, r4 │ │ │ │ + addseq r6, r2, r4, lsr #31 │ │ │ │ + addseq r6, r2, r8, lsr #30 │ │ │ │ + adceq fp, r6, ip, ror #8 │ │ │ │ + addseq r6, r2, r4, ror #30 │ │ │ │ + umullseq r6, r2, ip, lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq fp, r6, ip, lsl #9 │ │ │ │ - @ instruction: 0x00926ebc │ │ │ │ + adceq fp, r6, ip, lsr r4 │ │ │ │ + addseq r6, r2, ip, ror #28 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq fp, r6, r4, ror #8 │ │ │ │ - addseq r6, r2, ip, lsr #30 │ │ │ │ - umullseq r6, r2, r4, lr │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq fp, r6, r0, asr #8 │ │ │ │ - addseq r6, r2, r4, ror lr │ │ │ │ adceq fp, r6, r4, lsl r4 │ │ │ │ - addseq r6, r2, ip, asr #28 │ │ │ │ + @ instruction: 0x00926edc │ │ │ │ + addseq r6, r2, r4, asr #28 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + strdeq fp, [r6], r0 @ │ │ │ │ + addseq r6, r2, r4, lsr #28 │ │ │ │ + adceq fp, r6, r4, asr #7 │ │ │ │ + @ instruction: 0x00926dfc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 28facc │ │ │ │ ldr ip, [pc, #3624] @ 28fad0 │ │ │ │ @@ -16635,44 +16635,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, ip, lsr #31 │ │ │ │ - adceq sl, r6, r5, lsr #28 │ │ │ │ - adceq sl, r6, r4, asr #22 │ │ │ │ - addseq r6, r2, ip, ror r5 │ │ │ │ - umullseq r6, r2, r4, r5 │ │ │ │ - adceq sl, r6, r1, ror #13 │ │ │ │ - ldrdeq sl, [r6], r4 @ │ │ │ │ - addseq r6, r2, r8, ror #2 │ │ │ │ - addseq r6, r2, r4, lsl #3 │ │ │ │ - adceq sl, r6, r4, asr #12 │ │ │ │ - addseq r6, r2, r0, lsr #2 │ │ │ │ - addseq r6, r2, r4, ror r0 │ │ │ │ + ldrdeq sl, [r6], r5 @ │ │ │ │ + strdeq sl, [r6], r4 @ │ │ │ │ + addseq r6, r2, ip, lsr #10 │ │ │ │ + addseq r6, r2, r4, asr #10 │ │ │ │ + umlaleq sl, r6, r1, r6 │ │ │ │ + adceq sl, r6, r4, lsl #13 │ │ │ │ + addseq r6, r2, r8, lsl r1 │ │ │ │ + addseq r6, r2, r4, lsr r1 │ │ │ │ + strdeq sl, [r6], r4 @ │ │ │ │ + ldrsbeq r6, [r2], r0 │ │ │ │ + addseq r6, r2, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sl, r6, r8, lsl r6 │ │ │ │ - addseq r6, r2, r4, lsr #2 │ │ │ │ - addseq r6, r2, r8, lsr #1 │ │ │ │ - adceq sl, r6, ip, ror #11 │ │ │ │ - addseq r6, r2, r4, ror #1 │ │ │ │ - addseq r6, r2, ip, lsl r0 │ │ │ │ + adceq sl, r6, r8, asr #11 │ │ │ │ + ldrsbeq r6, [r2], r4 │ │ │ │ + addseq r6, r2, r8, asr r0 │ │ │ │ + umlaleq sl, r6, ip, r5 │ │ │ │ + umullseq r6, r2, r4, r0 │ │ │ │ + addseq r5, r2, ip, asr #31 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x00a6a5bc │ │ │ │ - addseq r5, r2, ip, ror #31 │ │ │ │ + adceq sl, r6, ip, ror #10 │ │ │ │ + umullseq r5, r2, ip, pc @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umlaleq sl, r6, r4, r5 │ │ │ │ - addseq r6, r2, ip, asr r0 │ │ │ │ - addseq r5, r2, r4, asr #31 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sl, r6, r0, ror r5 │ │ │ │ - addseq r5, r2, r4, lsr #31 │ │ │ │ adceq sl, r6, r4, asr #10 │ │ │ │ - addseq r5, r2, ip, ror pc │ │ │ │ + addseq r6, r2, ip │ │ │ │ + addseq r5, r2, r4, ror pc │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + adceq sl, r6, r0, lsr #10 │ │ │ │ + addseq r5, r2, r4, asr pc │ │ │ │ + strdeq sl, [r6], r4 @ │ │ │ │ + addseq r5, r2, ip, lsr #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 290a64 │ │ │ │ ldr ip, [pc, #3828] @ 290a68 │ │ │ │ @@ -17634,48 +17634,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r4, lsl #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrheq r9, [r7, -ip] │ │ │ │ - adceq r9, r6, r6, asr #30 │ │ │ │ + strdeq r9, [r6], r6 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r9, r6, ip, ror sp │ │ │ │ - @ instruction: 0x009257b4 │ │ │ │ - addseq r5, r2, ip, asr #15 │ │ │ │ + adceq r9, r6, ip, lsr #26 │ │ │ │ + addseq r5, r2, r4, ror #14 │ │ │ │ + addseq r5, r2, ip, ror r7 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r9, r6, r2, lsr #15 │ │ │ │ + adceq r9, r6, r2, asr r7 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r9, r6, r0, asr #14 │ │ │ │ - @ instruction: 0x009251d4 │ │ │ │ - @ instruction: 0x009251f0 │ │ │ │ - adceq r9, r6, ip, lsr #13 │ │ │ │ - addseq r5, r2, r8, lsl #3 │ │ │ │ - ldrsbeq r5, [r2], ip │ │ │ │ + strdeq r9, [r6], r0 @ │ │ │ │ + addseq r5, r2, r4, lsl #3 │ │ │ │ + addseq r5, r2, r0, lsr #3 │ │ │ │ + adceq r9, r6, ip, asr r6 │ │ │ │ + addseq r5, r2, r8, lsr r1 │ │ │ │ + addseq r5, r2, ip, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r6, r0, lsl #13 │ │ │ │ - addseq r5, r2, ip, lsl #3 │ │ │ │ - addseq r5, r2, r0, lsl r1 │ │ │ │ - adceq r9, r6, r4, asr r6 │ │ │ │ - addseq r5, r2, ip, asr #2 │ │ │ │ - addseq r5, r2, r4, lsl #1 │ │ │ │ + adceq r9, r6, r0, lsr r6 │ │ │ │ + addseq r5, r2, ip, lsr r1 │ │ │ │ + addseq r5, r2, r0, asr #1 │ │ │ │ + adceq r9, r6, r4, lsl #12 │ │ │ │ + ldrsheq r5, [r2], ip │ │ │ │ + addseq r5, r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r6, r4, lsr #12 │ │ │ │ - addseq r5, r2, r4, asr r0 │ │ │ │ + ldrdeq r9, [r6], r4 @ │ │ │ │ + addseq r5, r2, r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r9, [r6], ip @ │ │ │ │ - addseq r5, r2, r4, asr #1 │ │ │ │ - addseq r5, r2, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq r9, [r6], r8 @ │ │ │ │ - addseq r5, r2, ip │ │ │ │ adceq r9, r6, ip, lsr #11 │ │ │ │ - addseq r4, r2, r4, ror #31 │ │ │ │ + addseq r5, r2, r4, ror r0 │ │ │ │ + @ instruction: 0x00924fdc │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + adceq r9, r6, r8, lsl #11 │ │ │ │ + @ instruction: 0x00924fbc │ │ │ │ + adceq r9, r6, ip, asr r5 │ │ │ │ + umullseq r4, r2, r4, pc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 291934 │ │ │ │ ldr ip, [pc, #3608] @ 291938 │ │ │ │ @@ -18581,44 +18581,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0x011782d8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r7, r0, asr #2 │ │ │ │ - adceq r8, r6, fp, asr #31 │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - addseq r4, r2, r0, lsl r7 │ │ │ │ - addseq r4, r2, r8, lsr #14 │ │ │ │ - umlaleq r8, r6, r3, r8 │ │ │ │ - adceq r8, r6, ip, ror #16 │ │ │ │ - addseq r4, r2, r0, lsl #6 │ │ │ │ - addseq r4, r2, ip, lsl r3 │ │ │ │ - ldrdeq r8, [r6], ip @ │ │ │ │ - @ instruction: 0x009242b8 │ │ │ │ - addseq r4, r2, ip, lsl #4 │ │ │ │ + adceq r8, r6, fp, ror pc │ │ │ │ + adceq r8, r6, r8, lsl #25 │ │ │ │ + addseq r4, r2, r0, asr #13 │ │ │ │ + @ instruction: 0x009246d8 │ │ │ │ + adceq r8, r6, r3, asr #16 │ │ │ │ + adceq r8, r6, ip, lsl r8 │ │ │ │ + @ instruction: 0x009242b0 │ │ │ │ + addseq r4, r2, ip, asr #5 │ │ │ │ + adceq r8, r6, ip, lsl #15 │ │ │ │ + addseq r4, r2, r8, ror #4 │ │ │ │ + @ instruction: 0x009241bc │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x00a687b0 │ │ │ │ - @ instruction: 0x009242bc │ │ │ │ - addseq r4, r2, r0, asr #4 │ │ │ │ - adceq r8, r6, r4, lsl #15 │ │ │ │ - addseq r4, r2, ip, ror r2 │ │ │ │ - @ instruction: 0x009241b4 │ │ │ │ + adceq r8, r6, r0, ror #14 │ │ │ │ + addseq r4, r2, ip, ror #4 │ │ │ │ + @ instruction: 0x009241f0 │ │ │ │ + adceq r8, r6, r4, lsr r7 │ │ │ │ + addseq r4, r2, ip, lsr #4 │ │ │ │ + addseq r4, r2, r4, ror #2 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r8, r6, r4, asr r7 │ │ │ │ - addseq r4, r2, r4, lsl #3 │ │ │ │ + adceq r8, r6, r4, lsl #14 │ │ │ │ + addseq r4, r2, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r8, r6, ip, lsr #14 │ │ │ │ - @ instruction: 0x009241f4 │ │ │ │ - addseq r4, r2, ip, asr r1 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r8, r6, r8, lsl #14 │ │ │ │ - addseq r4, r2, ip, lsr r1 │ │ │ │ ldrdeq r8, [r6], ip @ │ │ │ │ - addseq r4, r2, r4, lsl r1 │ │ │ │ + addseq r4, r2, r4, lsr #3 │ │ │ │ + addseq r4, r2, ip, lsl #2 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + @ instruction: 0x00a686b8 │ │ │ │ + addseq r4, r2, ip, ror #1 │ │ │ │ + adceq r8, r6, ip, lsl #13 │ │ │ │ + addseq r4, r2, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 291b54 │ │ │ │ mov r4, r0 │ │ │ │ @@ -18713,22 +18713,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 291b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r8, r6, r8, lsr #12 │ │ │ │ - strdeq r8, [r6], ip @ │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + adceq r8, r6, ip, lsr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - adceq r8, r6, r8, asr #9 │ │ │ │ - addseq r3, r2, r8, ror #31 │ │ │ │ + adceq r8, r6, r8, ror r4 │ │ │ │ + umullseq r3, r2, r8, pc @ │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -19747,51 +19747,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 29210c │ │ │ │ tsteq r7, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01176fb4 │ │ │ │ - ldrdeq r7, [r6], lr @ │ │ │ │ + adceq r7, r6, lr, lsl #25 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r6, r6, r2, asr pc │ │ │ │ + adceq r6, r6, r2, lsl #30 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r6, r6, r0, lsr lr │ │ │ │ - addseq r2, r2, r4, asr #17 │ │ │ │ - addseq r2, r2, r0, ror #17 │ │ │ │ + adceq r6, r6, r0, ror #27 │ │ │ │ + addseq r2, r2, r4, ror r8 │ │ │ │ + umullseq r2, r2, r0, r8 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r6, r6, r8, lsl #24 │ │ │ │ - addseq r2, r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x00a66bb8 │ │ │ │ + addseq r2, r2, r8, ror #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r6, r6, r0, ror #23 │ │ │ │ - addseq r2, r2, r8, lsr #13 │ │ │ │ - addseq r2, r2, r0, lsl r6 │ │ │ │ + umlaleq r6, r6, r0, fp @ │ │ │ │ + addseq r2, r2, r8, asr r6 │ │ │ │ + addseq r2, r2, r0, asr #11 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x00a66bb8 │ │ │ │ - addseq r2, r2, r4, asr #13 │ │ │ │ - addseq r2, r2, r8, asr #12 │ │ │ │ - adceq r6, r6, ip, lsl #23 │ │ │ │ - addseq r2, r2, r4, lsl #13 │ │ │ │ - @ instruction: 0x009225bc │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r6, r6, r4, ror #22 │ │ │ │ - addseq r2, r2, r0, asr #12 │ │ │ │ - umullseq r2, r2, r4, r5 @ │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ + adceq r6, r6, r8, ror #22 │ │ │ │ + addseq r2, r2, r4, ror r6 │ │ │ │ + @ instruction: 0x009225f8 │ │ │ │ adceq r6, r6, ip, lsr fp │ │ │ │ + addseq r2, r2, r4, lsr r6 │ │ │ │ addseq r2, r2, ip, ror #10 │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ + adceq r6, r6, r4, lsl fp │ │ │ │ + @ instruction: 0x009225f0 │ │ │ │ + addseq r2, r2, r4, asr #10 │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + adceq r6, r6, ip, ror #21 │ │ │ │ + addseq r2, r2, ip, lsl r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r6, r6, r8, lsl fp │ │ │ │ - addseq r2, r2, ip, asr #10 │ │ │ │ - strdeq r6, [r6], r0 @ │ │ │ │ - addseq r2, r2, r8, lsr #10 │ │ │ │ - addseq r2, r2, r0, asr #10 │ │ │ │ + adceq r6, r6, r8, asr #21 │ │ │ │ + @ instruction: 0x009224fc │ │ │ │ + adceq r6, r6, r0, lsr #21 │ │ │ │ + @ instruction: 0x009224d8 │ │ │ │ + @ instruction: 0x009224f0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 2931e8 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 29300c │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -20458,15 +20458,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20486,15 +20486,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2937fc │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21213,38 +21213,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2942c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r6, r6, r3, lsl #13 │ │ │ │ + adceq r6, r6, r3, lsr r6 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ - adceq r6, r6, ip, lsl r4 │ │ │ │ - addseq r1, r2, r4, asr pc │ │ │ │ - addseq r1, r2, ip, asr #28 │ │ │ │ + adceq r6, r6, ip, asr #7 │ │ │ │ + addseq r1, r2, r4, lsl #30 │ │ │ │ + @ instruction: 0x00921dfc │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r6, r6, r4, ror r3 │ │ │ │ - addseq r1, r2, ip, lsr #27 │ │ │ │ - addseq r1, r2, r4, asr #27 │ │ │ │ - adceq r5, r6, r3, lsl #31 │ │ │ │ - adceq r5, r6, ip, lsl pc │ │ │ │ - @ instruction: 0x009219b0 │ │ │ │ - addseq r1, r2, ip, asr #19 │ │ │ │ - adceq r5, r6, r4, asr #28 │ │ │ │ - addseq r1, r2, r4, ror r8 │ │ │ │ + adceq r6, r6, r4, lsr #6 │ │ │ │ + addseq r1, r2, ip, asr sp │ │ │ │ + addseq r1, r2, r4, ror sp │ │ │ │ + adceq r5, r6, r3, lsr pc │ │ │ │ + adceq r5, r6, ip, asr #29 │ │ │ │ + addseq r1, r2, r0, ror #18 │ │ │ │ + addseq r1, r2, ip, ror r9 │ │ │ │ + strdeq r5, [r6], r4 @ │ │ │ │ + addseq r1, r2, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r6, r8, lsl #28 │ │ │ │ - addseq r1, r2, r4, lsl r9 │ │ │ │ - umullseq r1, r2, r8, r8 │ │ │ │ - adceq r5, r6, r0, ror #27 │ │ │ │ - addseq r1, r2, r4, lsl r8 │ │ │ │ - @ instruction: 0x00a65db4 │ │ │ │ - addseq r1, r2, ip, ror #15 │ │ │ │ + @ instruction: 0x00a65db8 │ │ │ │ + addseq r1, r2, r4, asr #17 │ │ │ │ + addseq r1, r2, r8, asr #16 │ │ │ │ + umlaleq r5, r6, r0, sp │ │ │ │ + addseq r1, r2, r4, asr #15 │ │ │ │ + adceq r5, r6, r4, ror #26 │ │ │ │ + umullseq r1, r2, ip, r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 2950e4 │ │ │ │ ldr ip, [pc, #3588] @ 2950e8 │ │ │ │ @@ -21339,15 +21339,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -21367,15 +21367,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2945c0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -22144,42 +22144,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r4, lsl fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r6, ip, asr #17 │ │ │ │ + adceq r5, r6, ip, ror r8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ - strdeq r5, [r6], r0 @ │ │ │ │ - addseq r1, r2, r8, lsr #2 │ │ │ │ - addseq r1, r2, r0, asr #2 │ │ │ │ + adceq r5, r6, r0, lsr #13 │ │ │ │ + ldrsbeq r1, [r2], r8 │ │ │ │ + ldrsheq r1, [r2], r0 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r5, r6, r8, asr #11 │ │ │ │ - addseq r1, r2, r0, lsl #2 │ │ │ │ - @ instruction: 0x00920ff8 │ │ │ │ + adceq r5, r6, r8, ror r5 │ │ │ │ + ldrheq r1, [r2], r0 │ │ │ │ + addseq r0, r2, r8, lsr #31 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r5, r6, r4, asr r1 │ │ │ │ + adceq r5, r6, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - umlaleq r5, r6, r8, r0 │ │ │ │ - addseq r0, r2, ip, lsr #22 │ │ │ │ - addseq r0, r2, r8, asr #22 │ │ │ │ - adceq r4, r6, r0, asr #31 │ │ │ │ - @ instruction: 0x009209f0 │ │ │ │ + adceq r5, r6, r8, asr #32 │ │ │ │ + @ instruction: 0x00920adc │ │ │ │ + @ instruction: 0x00920af8 │ │ │ │ + adceq r4, r6, r0, ror pc │ │ │ │ + addseq r0, r2, r0, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r6, r0, lsl #31 │ │ │ │ - addseq r0, r2, ip, lsl #21 │ │ │ │ - addseq r0, r2, r0, lsl sl │ │ │ │ - adceq r4, r6, r8, asr pc │ │ │ │ - addseq r0, r2, ip, lsl #19 │ │ │ │ - adceq r4, r6, ip, lsr #30 │ │ │ │ - addseq r0, r2, r4, ror #18 │ │ │ │ + adceq r4, r6, r0, lsr pc │ │ │ │ + addseq r0, r2, ip, lsr sl │ │ │ │ + addseq r0, r2, r0, asr #19 │ │ │ │ + adceq r4, r6, r8, lsl #30 │ │ │ │ + addseq r0, r2, ip, lsr r9 │ │ │ │ + ldrdeq r4, [r6], ip @ │ │ │ │ + addseq r0, r2, r4, lsl r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -22360,23 +22360,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 295470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r6, r5, ror #24 │ │ │ │ + adceq r4, r6, r5, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - adceq r4, r6, r4, ror #23 │ │ │ │ - addseq r0, r2, ip, lsl r6 │ │ │ │ + umlaleq r4, r6, r4, fp │ │ │ │ + addseq r0, r2, ip, asr #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r4, r6, r8, asr #23 │ │ │ │ - addseq r0, r2, ip, asr r6 │ │ │ │ - addseq r0, r2, r8, ror r6 │ │ │ │ + adceq r4, r6, r8, ror fp │ │ │ │ + addseq r0, r2, ip, lsl #12 │ │ │ │ + addseq r0, r2, r8, lsr #12 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 295584 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 29554c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -22437,18 +22437,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 295594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r4, r6, r1, lsr #19 │ │ │ │ + adceq r4, r6, r1, asr r9 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - umlaleq r4, r6, r8, sl │ │ │ │ - @ instruction: 0x009205b8 │ │ │ │ + adceq r4, r6, r8, asr #20 │ │ │ │ + addseq r0, r2, r8, ror #10 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 29582c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -22608,21 +22608,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29584c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r4, r6, r7, lsl #16 │ │ │ │ - adceq r4, r6, sp, asr #15 │ │ │ │ - adceq r4, r6, r4, lsl r8 │ │ │ │ - addseq r0, r2, r4, asr #4 │ │ │ │ + @ instruction: 0x00a647b7 │ │ │ │ + adceq r4, r6, sp, ror r7 │ │ │ │ + adceq r4, r6, r4, asr #15 │ │ │ │ + @ instruction: 0x009201f4 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - strdeq r4, [r6], r0 @ │ │ │ │ - addseq r0, r2, r0, lsr #4 │ │ │ │ + adceq r4, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x009201d0 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22718,19 +22718,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - @ instruction: 0x00a645bb │ │ │ │ + adceq r4, r6, fp, ror #10 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r4, r6, r4, lsr r6 │ │ │ │ - addseq r0, r2, r8, rrx │ │ │ │ + adceq r4, r6, r4, ror #11 │ │ │ │ + addseq r0, r2, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 295bd0 │ │ │ │ @@ -22840,19 +22840,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r4, r6, sp, lsl r4 │ │ │ │ + adceq r4, r6, sp, asr #7 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r4, r6, ip, asr #8 │ │ │ │ - addseq pc, r1, ip, ror lr @ │ │ │ │ + strdeq r4, [r6], ip @ │ │ │ │ + addseq pc, r1, ip, lsr #28 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22934,19 +22934,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r4, r6, r3, lsr r2 │ │ │ │ + adceq r4, r6, r3, ror #3 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq r4, [r6], r4 @ │ │ │ │ - addseq pc, r1, r4, lsl #26 │ │ │ │ + adceq r4, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0x0091fcb4 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -23168,17 +23168,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 295da8 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 295f34 │ │ │ │ - adceq r4, r6, r4, lsl r0 │ │ │ │ - addseq pc, r1, r8, ror #22 │ │ │ │ - addseq pc, r1, r4, asr #20 │ │ │ │ + adceq r3, r6, r4, asr #31 │ │ │ │ + addseq pc, r1, r8, lsl fp @ │ │ │ │ + @ instruction: 0x0091f9f4 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -23402,17 +23402,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 296148 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2962d4 │ │ │ │ - adceq r3, r6, r4, ror ip │ │ │ │ - addseq pc, r1, r8, asr #15 │ │ │ │ - addseq pc, r1, r4, lsr #13 │ │ │ │ + adceq r3, r6, r4, lsr #24 │ │ │ │ + addseq pc, r1, r8, ror r7 @ │ │ │ │ + addseq pc, r1, r4, asr r6 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -23660,17 +23660,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 296510 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 2966b8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq r3, r6, r0, r8 │ │ │ │ - addseq pc, r1, r4, ror #7 │ │ │ │ - addseq pc, r1, r0, asr #5 │ │ │ │ + adceq r3, r6, r0, asr #16 │ │ │ │ + umullseq pc, r1, r4, r3 @ │ │ │ │ + addseq pc, r1, r0, ror r2 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -23893,17 +23893,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2968f8 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 296a80 │ │ │ │ - adceq r3, r6, r8, asr #9 │ │ │ │ - addseq pc, r1, ip, lsl r0 @ │ │ │ │ - @ instruction: 0x0091eef8 │ │ │ │ + adceq r3, r6, r8, ror r4 │ │ │ │ + addseq lr, r1, ip, asr #31 │ │ │ │ + addseq lr, r1, r8, lsr #29 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -24312,17 +24312,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 297180 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 296ed8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r3, r6, ip, lsl r0 │ │ │ │ - addseq lr, r1, r0, ror fp │ │ │ │ - addseq lr, r1, ip, asr #20 │ │ │ │ + adceq r2, r6, ip, asr #31 │ │ │ │ + addseq lr, r1, r0, lsr #22 │ │ │ │ + @ instruction: 0x0091e9fc │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -24541,22 +24541,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 297680 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 297684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r2, r6, ip, lsr #25 │ │ │ │ - adceq r2, r6, r9, asr #20 │ │ │ │ + adceq r2, r6, ip, asr ip │ │ │ │ + strdeq r2, [r6], r9 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ - adceq r2, r6, r0, lsl #20 │ │ │ │ - umullseq lr, r1, r4, r4 │ │ │ │ - @ instruction: 0x0091e4b0 │ │ │ │ - adceq r2, r6, ip, lsr #19 │ │ │ │ - addseq lr, r1, r4, ror #7 │ │ │ │ + @ instruction: 0x00a629b0 │ │ │ │ + addseq lr, r1, r4, asr #8 │ │ │ │ + addseq lr, r1, r0, ror #8 │ │ │ │ + adceq r2, r6, ip, asr r9 │ │ │ │ + umullseq lr, r1, r4, r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 298168 │ │ │ │ @@ -24630,15 +24630,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2978ac │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25248,38 +25248,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2981d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r6, r9, lsl r6 │ │ │ │ + adceq r2, r6, r9, asr #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ - adceq r2, r6, ip, lsl r3 │ │ │ │ - addseq sp, r1, r4, asr sp │ │ │ │ - addseq sp, r1, ip, ror #26 │ │ │ │ - adceq r1, r6, r1, asr #31 │ │ │ │ - adceq r2, r6, r0, asr #32 │ │ │ │ - addseq sp, r1, r4, ror sl │ │ │ │ + adceq r2, r6, ip, asr #5 │ │ │ │ + addseq sp, r1, r4, lsl #26 │ │ │ │ + addseq sp, r1, ip, lsl sp │ │ │ │ + adceq r1, r6, r1, ror pc │ │ │ │ + strdeq r1, [r6], r0 @ │ │ │ │ + addseq sp, r1, r4, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r1, [r6], r0 @ │ │ │ │ - addseq sp, r1, r4, ror #20 │ │ │ │ - addseq sp, r1, r0, lsl #21 │ │ │ │ - adceq r1, r6, r4, lsr pc │ │ │ │ - addseq sp, r1, r4, lsr #21 │ │ │ │ - addseq sp, r1, r4, ror #18 │ │ │ │ + adceq r1, r6, r0, lsl #31 │ │ │ │ + addseq sp, r1, r4, lsl sl │ │ │ │ + addseq sp, r1, r0, lsr sl │ │ │ │ + adceq r1, r6, r4, ror #29 │ │ │ │ + addseq sp, r1, r4, asr sl │ │ │ │ + addseq sp, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r1, r6, ip, lsl #30 │ │ │ │ - addseq sp, r1, r8, lsl sl │ │ │ │ - umullseq sp, r1, ip, r9 │ │ │ │ - ldrdeq r1, [r6], r4 @ │ │ │ │ - addseq sp, r1, r8, lsl #18 │ │ │ │ - adceq r1, r6, r8, lsr #29 │ │ │ │ - addseq sp, r1, r0, ror #17 │ │ │ │ + @ instruction: 0x00a61ebc │ │ │ │ + addseq sp, r1, r8, asr #19 │ │ │ │ + addseq sp, r1, ip, asr #18 │ │ │ │ + adceq r1, r6, r4, lsl #29 │ │ │ │ + @ instruction: 0x0091d8b8 │ │ │ │ + adceq r1, r6, r8, asr lr │ │ │ │ + umullseq sp, r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 298db0 │ │ │ │ ldr ip, [pc, #3012] @ 298db4 │ │ │ │ @@ -25362,15 +25362,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 29842c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -26035,42 +26035,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a61ab6 │ │ │ │ + adceq r1, r6, r6, ror #20 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011708dc │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r1, r6, ip, lsr #14 │ │ │ │ - addseq sp, r1, r4, ror #2 │ │ │ │ - addseq sp, r1, ip, ror r1 │ │ │ │ - adceq r1, r6, lr, lsr #7 │ │ │ │ - adceq r1, r6, r0, lsl r4 │ │ │ │ - addseq ip, r1, r4, asr #28 │ │ │ │ + ldrdeq r1, [r6], ip @ │ │ │ │ + addseq sp, r1, r4, lsl r1 │ │ │ │ + addseq sp, r1, ip, lsr #2 │ │ │ │ + adceq r1, r6, lr, asr r3 │ │ │ │ + adceq r1, r6, r0, asr #7 │ │ │ │ + @ instruction: 0x0091cdf4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umlaleq r1, r6, r0, r3 │ │ │ │ - addseq ip, r1, r4, lsr #28 │ │ │ │ - addseq ip, r1, r0, asr #28 │ │ │ │ - adceq r1, r6, ip, ror #5 │ │ │ │ - addseq ip, r1, ip, asr lr │ │ │ │ - addseq ip, r1, ip, lsl sp │ │ │ │ + adceq r1, r6, r0, asr #6 │ │ │ │ + @ instruction: 0x0091cdd4 │ │ │ │ + @ instruction: 0x0091cdf0 │ │ │ │ + umlaleq r1, r6, ip, r2 │ │ │ │ + addseq ip, r1, ip, lsl #28 │ │ │ │ + addseq ip, r1, ip, asr #25 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r1, r6, r4, asr #5 │ │ │ │ - @ instruction: 0x0091cdd0 │ │ │ │ - addseq ip, r1, r4, asr sp │ │ │ │ - adceq r1, r6, ip, lsl #5 │ │ │ │ - addseq ip, r1, r0, asr #25 │ │ │ │ - adceq r1, r6, r0, ror #4 │ │ │ │ - umullseq ip, r1, r8, ip │ │ │ │ + adceq r1, r6, r4, ror r2 │ │ │ │ + addseq ip, r1, r0, lsl #27 │ │ │ │ + addseq ip, r1, r4, lsl #26 │ │ │ │ + adceq r1, r6, ip, lsr r2 │ │ │ │ + addseq ip, r1, r0, ror ip │ │ │ │ + adceq r1, r6, r0, lsl r2 │ │ │ │ + addseq ip, r1, r8, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -26135,30 +26135,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -26397,24 +26397,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0x0116ff9c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r1, r6, r8, lsl r1 │ │ │ │ - adceq r0, r6, pc, lsr lr │ │ │ │ + adceq r1, r6, r8, asr #1 │ │ │ │ + adceq r0, r6, pc, ror #27 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tstpeq r6, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r0, r6, r4, lsr #26 │ │ │ │ - @ instruction: 0x0091c7b8 │ │ │ │ - @ instruction: 0x0091c7d4 │ │ │ │ - @ instruction: 0x00a60cb8 │ │ │ │ - @ instruction: 0x0091c6f0 │ │ │ │ + ldrdeq r0, [r6], r4 @ │ │ │ │ + addseq ip, r1, r8, ror #14 │ │ │ │ + addseq ip, r1, r4, lsl #15 │ │ │ │ + adceq r0, r6, r8, ror #24 │ │ │ │ + addseq ip, r1, r0, lsr #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2993d0 │ │ │ │ ldr ip, [pc, #40] @ 2993d4 │ │ │ │ @@ -26424,17 +26424,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r0, r6, r0, asr ip │ │ │ │ - addseq ip, r1, ip, asr r7 │ │ │ │ - addseq ip, r1, r0, ror #13 │ │ │ │ + adceq r0, r6, r0, lsl #24 │ │ │ │ + addseq ip, r1, ip, lsl #14 │ │ │ │ + umullseq ip, r1, r0, r6 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -26895,20 +26895,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 299b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r0, [r6], r8 @ │ │ │ │ - addseq ip, r1, ip, lsr #2 │ │ │ │ - addseq ip, r1, r8 │ │ │ │ + adceq r0, r6, r8, lsl #11 │ │ │ │ + ldrsbeq ip, [r1], ip @ │ │ │ │ + @ instruction: 0x0091bfb8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - strdeq r0, [r6], r4 @ │ │ │ │ - addseq ip, r1, r4, lsl r0 │ │ │ │ + adceq r0, r6, r4, lsr #9 │ │ │ │ + addseq fp, r1, r4, asr #31 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -27864,64 +27864,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 29a2cc │ │ │ │ tstpeq r6, ip, lsl #5 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r6, r8, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - adceq r0, r6, r8, ror #2 │ │ │ │ - umlaleq pc, r5, r0, sp @ │ │ │ │ - adceq pc, r5, ip, ror #26 │ │ │ │ - @ instruction: 0x00a5feb0 │ │ │ │ - adceq pc, r5, ip, lsl #29 │ │ │ │ - adceq pc, r5, r4, lsl sp @ │ │ │ │ - adceq pc, r5, r4, lsr #22 │ │ │ │ + adceq r0, r6, r8, lsl r1 │ │ │ │ + adceq pc, r5, r0, asr #26 │ │ │ │ + adceq pc, r5, ip, lsl sp @ │ │ │ │ + adceq pc, r5, r0, ror #28 │ │ │ │ + adceq pc, r5, ip, lsr lr @ │ │ │ │ + adceq pc, r5, r4, asr #25 │ │ │ │ + ldrdeq pc, [r5], r4 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq pc, r5, r8, lsl #18 │ │ │ │ - umlaleq pc, r5, r4, r8 @ │ │ │ │ - umlaleq pc, r5, ip, r4 @ │ │ │ │ - @ instruction: 0x00a5f3bc │ │ │ │ - @ instruction: 0x0091adf4 │ │ │ │ - addseq sl, r1, ip, lsl #28 │ │ │ │ + @ instruction: 0x00a5f8b8 │ │ │ │ + adceq pc, r5, r4, asr #16 │ │ │ │ + adceq pc, r5, ip, asr #8 │ │ │ │ + adceq pc, r5, ip, ror #6 │ │ │ │ + addseq sl, r1, r4, lsr #27 │ │ │ │ + @ instruction: 0x0091adbc │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq lr, r5, ip, lsr #31 │ │ │ │ + adceq lr, r5, ip, asr pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r4, asr #22 │ │ │ │ - @ instruction: 0x0091a5d8 │ │ │ │ - @ instruction: 0x0091a5f4 │ │ │ │ - @ instruction: 0x00a5e8b4 │ │ │ │ - @ instruction: 0x0091a3d8 │ │ │ │ + strdeq lr, [r5], r4 @ │ │ │ │ + addseq sl, r1, r8, lsl #11 │ │ │ │ + addseq sl, r1, r4, lsr #11 │ │ │ │ + adceq lr, r5, r4, ror #16 │ │ │ │ + addseq sl, r1, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq lr, r5, r8, lsl #15 │ │ │ │ - addseq sl, r1, r0, asr r2 │ │ │ │ - @ instruction: 0x0091a1b8 │ │ │ │ + adceq lr, r5, r8, lsr r7 │ │ │ │ + addseq sl, r1, r0, lsl #4 │ │ │ │ + addseq sl, r1, r8, ror #2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq lr, r5, r0, ror #14 │ │ │ │ - addseq sl, r1, ip, ror #4 │ │ │ │ - @ instruction: 0x0091a1f0 │ │ │ │ - adceq lr, r5, r4, lsr r7 │ │ │ │ - addseq sl, r1, ip, lsr #4 │ │ │ │ - addseq sl, r1, r4, ror #2 │ │ │ │ + adceq lr, r5, r0, lsl r7 │ │ │ │ + addseq sl, r1, ip, lsl r2 │ │ │ │ + addseq sl, r1, r0, lsr #3 │ │ │ │ + adceq lr, r5, r4, ror #13 │ │ │ │ + @ instruction: 0x0091a1dc │ │ │ │ + addseq sl, r1, r4, lsl r1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq lr, r5, ip, lsl #14 │ │ │ │ - addseq sl, r1, r8, ror #3 │ │ │ │ - addseq sl, r1, ip, lsr r1 │ │ │ │ + @ instruction: 0x00a5e6bc │ │ │ │ + umullseq sl, r1, r8, r1 │ │ │ │ + addseq sl, r1, ip, ror #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq lr, r5, r4, asr #13 │ │ │ │ - ldrsheq sl, [r1], ip │ │ │ │ - addseq sl, r1, r4, lsl r1 │ │ │ │ - adceq lr, r5, r4, lsr #13 │ │ │ │ - ldrsbeq sl, [r1], r4 │ │ │ │ - adceq lr, r5, r0, lsl #13 │ │ │ │ - addseq sl, r1, r0, lsr #3 │ │ │ │ - andeq r0, r0, r3, asr r7 │ │ │ │ - adceq lr, r5, ip, asr r6 │ │ │ │ - umullseq sl, r1, r0, r0 │ │ │ │ + adceq lr, r5, r4, ror r6 │ │ │ │ + addseq sl, r1, ip, lsr #1 │ │ │ │ + addseq sl, r1, r4, asr #1 │ │ │ │ + adceq lr, r5, r4, asr r6 │ │ │ │ + addseq sl, r1, r4, lsl #1 │ │ │ │ adceq lr, r5, r0, lsr r6 │ │ │ │ - addseq sl, r1, r8, rrx │ │ │ │ + addseq sl, r1, r0, asr r1 │ │ │ │ + andeq r0, r0, r3, asr r7 │ │ │ │ + adceq lr, r5, ip, lsl #12 │ │ │ │ + addseq sl, r1, r0, asr #32 │ │ │ │ + adceq lr, r5, r0, ror #11 │ │ │ │ + addseq sl, r1, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29b540 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -29180,17 +29180,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29beec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, ip, ror #3 │ │ │ │ - adceq lr, r5, r0, asr #2 │ │ │ │ - addseq r9, r1, r0, ror #24 │ │ │ │ + umlaleq lr, r5, ip, r1 │ │ │ │ + strdeq lr, [r5], r0 @ │ │ │ │ + addseq r9, r1, r0, lsl ip │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 29bf98 │ │ │ │ @@ -29454,17 +29454,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29c330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq sp, [r5], r0 @ │ │ │ │ - addseq r9, r1, r4, lsl #15 │ │ │ │ - addseq r9, r1, r0, lsr #15 │ │ │ │ + adceq sp, r5, r0, lsr #25 │ │ │ │ + addseq r9, r1, r4, lsr r7 │ │ │ │ + addseq r9, r1, r0, asr r7 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 29c388 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -29518,16 +29518,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 299390 │ │ │ │ - strdeq sp, [r5], r8 @ │ │ │ │ - addseq r9, r1, ip, lsr #12 │ │ │ │ + adceq sp, r5, r8, lsr #23 │ │ │ │ + @ instruction: 0x009195dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29660,17 +29660,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq sp, r5, r5, lsr #20 │ │ │ │ - @ instruction: 0x00a5d9bc │ │ │ │ - @ instruction: 0x009193f0 │ │ │ │ + ldrdeq sp, [r5], r5 @ │ │ │ │ + adceq sp, r5, ip, ror #18 │ │ │ │ + addseq r9, r1, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29846,21 +29846,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29c964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq sp, r5, r8, ror r7 │ │ │ │ - addseq r9, r1, ip, lsr #3 │ │ │ │ + adceq sp, r5, r8, lsr #14 │ │ │ │ + addseq r9, r1, ip, asr r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - ldrdeq sp, [r5], r8 @ │ │ │ │ - addseq r9, r1, r8, lsl #2 │ │ │ │ + adceq sp, r5, r8, lsl #13 │ │ │ │ + ldrheq r9, [r1], r8 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -29954,23 +29954,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 29cb00 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29995,15 +29995,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 29cba4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -30014,21 +30014,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -30129,23 +30129,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 29cdbc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -30174,15 +30174,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 29d278 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 29d270 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -30203,24 +30203,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -30663,17 +30663,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 29d21c │ │ │ │ tsteq r6, r4, ror #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0116bbd0 │ │ │ │ - adceq ip, r5, r0, lsl #24 │ │ │ │ - addseq r8, r1, ip, lsl #15 │ │ │ │ - addseq r8, r1, r0, lsr r6 │ │ │ │ + @ instruction: 0x00a5cbb0 │ │ │ │ + addseq r8, r1, ip, lsr r7 │ │ │ │ + addseq r8, r1, r0, ror #11 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -30969,21 +30969,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29daf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq ip, [r5], r2 @ │ │ │ │ - @ instruction: 0x00a5c7b0 │ │ │ │ - adceq ip, r5, ip, ror #10 │ │ │ │ - umullseq r7, r1, ip, pc @ │ │ │ │ + adceq ip, r5, r2, lsr #15 │ │ │ │ + adceq ip, r5, r0, ror #14 │ │ │ │ + adceq ip, r5, ip, lsl r5 │ │ │ │ + addseq r7, r1, ip, asr #30 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - adceq ip, r5, r8, asr #10 │ │ │ │ - addseq r7, r1, r8, ror pc │ │ │ │ + strdeq ip, [r5], r8 @ │ │ │ │ + addseq r7, r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 29dc90 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -31080,19 +31080,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - umlaleq ip, r5, lr, r3 │ │ │ │ + adceq ip, r5, lr, asr #6 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - umlaleq ip, r5, r0, r3 │ │ │ │ - addseq r7, r1, r0, asr #27 │ │ │ │ + adceq ip, r5, r0, asr #6 │ │ │ │ + addseq r7, r1, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 29de10 │ │ │ │ @@ -31176,19 +31176,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 29de24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq ip, [r5], r0 @ │ │ │ │ + adceq ip, r5, r0, lsr #3 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq ip, r5, r0, lsl r2 │ │ │ │ - addseq r7, r1, ip, lsr ip │ │ │ │ + adceq ip, r5, r0, asr #3 │ │ │ │ + addseq r7, r1, ip, ror #23 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31371,21 +31371,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0x0116af94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq ip, r5, ip, ror #2 │ │ │ │ - adceq fp, r5, r2, ror #31 │ │ │ │ + adceq ip, r5, ip, lsl r1 │ │ │ │ + umlaleq fp, r5, r2, pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ - adceq fp, r5, r8, lsl #30 │ │ │ │ - addseq r7, r1, ip, lsr #20 │ │ │ │ + @ instruction: 0x00a5beb8 │ │ │ │ + @ instruction: 0x009179dc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -31550,21 +31550,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29e404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r6, r4, lsl #25 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq fp, r5, ip, asr lr │ │ │ │ - ldrdeq fp, [r5], r8 @ │ │ │ │ + adceq fp, r5, ip, lsl #28 │ │ │ │ + adceq fp, r5, r8, lsl #25 │ │ │ │ andeq r1, r0, r1 │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq fp, r5, r0, asr #24 │ │ │ │ - addseq r7, r1, ip, asr r7 │ │ │ │ + strdeq fp, [r5], r0 @ │ │ │ │ + addseq r7, r1, ip, lsl #14 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -32095,20 +32095,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 29ec84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq fp, r5, r6, ror #20 │ │ │ │ - ldrdeq fp, [r5], r0 @ │ │ │ │ - addseq r6, r1, r8, lsl #28 │ │ │ │ - addseq r6, r1, r0, lsr #28 │ │ │ │ - @ instruction: 0x00a5b3b0 │ │ │ │ - addseq r6, r1, r0, ror #27 │ │ │ │ + adceq fp, r5, r6, lsl sl │ │ │ │ + adceq fp, r5, r0, lsl #7 │ │ │ │ + @ instruction: 0x00916db8 │ │ │ │ + @ instruction: 0x00916dd0 │ │ │ │ + adceq fp, r5, r0, ror #6 │ │ │ │ + umullseq r6, r1, r0, sp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 29eea0 │ │ │ │ @@ -32238,22 +32238,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29eec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r6, r4, asr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq fp, r5, lr, lsl #4 │ │ │ │ - adceq fp, r5, ip, lsl #6 │ │ │ │ + @ instruction: 0x00a5b1be │ │ │ │ + @ instruction: 0x00a5b2bc │ │ │ │ ldrheq sl, [r6, -r0] │ │ │ │ - adceq fp, r5, ip, ror r2 │ │ │ │ - adceq fp, r5, ip, lsl #4 │ │ │ │ - adceq fp, r5, r4, ror #3 │ │ │ │ - adceq fp, r5, ip, ror r1 │ │ │ │ - umullseq r6, r1, ip, ip │ │ │ │ + adceq fp, r5, ip, lsr #4 │ │ │ │ + @ instruction: 0x00a5b1bc │ │ │ │ + umlaleq fp, r5, r4, r1 │ │ │ │ + adceq fp, r5, ip, lsr #2 │ │ │ │ + addseq r6, r1, ip, asr #24 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -32347,19 +32347,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 29f070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq fp, [r5], r8 @ │ │ │ │ + adceq fp, r5, r8, lsr #1 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq sl, r5, r0, asr #31 │ │ │ │ - @ instruction: 0x009169f0 │ │ │ │ + adceq sl, r5, r0, ror pc │ │ │ │ + addseq r6, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -32462,19 +32462,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 29f238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq sl, r5, r0, lsr #28 │ │ │ │ + ldrdeq sl, [r5], r0 @ │ │ │ │ + addseq r6, r1, r0, lsl #16 │ │ │ │ + adceq sl, r5, r0, lsr #27 │ │ │ │ + addseq r6, r1, r4, lsr r8 │ │ │ │ addseq r6, r1, r0, asr r8 │ │ │ │ - strdeq sl, [r5], r0 @ │ │ │ │ - addseq r6, r1, r4, lsl #17 │ │ │ │ - addseq r6, r1, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -32625,20 +32625,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq sl, r5, r4, asr ip │ │ │ │ - adceq sl, r5, r8, lsl #23 │ │ │ │ - addseq r6, r1, ip, lsl r6 │ │ │ │ - addseq r6, r1, r8, lsr r6 │ │ │ │ - adceq sl, r5, r8, ror #22 │ │ │ │ - umullseq r6, r1, ip, r5 │ │ │ │ + adceq sl, r5, r4, lsl #24 │ │ │ │ + adceq sl, r5, r8, lsr fp │ │ │ │ + addseq r6, r1, ip, asr #11 │ │ │ │ + addseq r6, r1, r8, ror #11 │ │ │ │ + adceq sl, r5, r8, lsl fp │ │ │ │ + addseq r6, r1, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32789,29 +32789,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 29f77c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq sl, r5, r0, asr r9 │ │ │ │ - addseq r6, r1, r8, lsl r4 │ │ │ │ - addseq r6, r1, r0, lsl #7 │ │ │ │ + adceq sl, r5, r0, lsl #18 │ │ │ │ + addseq r6, r1, r8, asr #7 │ │ │ │ + addseq r6, r1, r0, lsr r3 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sl, r5, r8, lsr #18 │ │ │ │ - addseq r6, r1, r4, lsl #8 │ │ │ │ - addseq r6, r1, r8, asr r3 │ │ │ │ + ldrdeq sl, [r5], r8 @ │ │ │ │ + @ instruction: 0x009163b4 │ │ │ │ + addseq r6, r1, r8, lsl #6 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq sl, [r5], ip @ │ │ │ │ - @ instruction: 0x009163f4 │ │ │ │ - addseq r6, r1, ip, lsr #6 │ │ │ │ + adceq sl, r5, ip, lsr #17 │ │ │ │ + addseq r6, r1, r4, lsr #7 │ │ │ │ + @ instruction: 0x009162dc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrdeq sl, [r5], r4 @ │ │ │ │ - addseq r6, r1, r8, ror #6 │ │ │ │ - addseq r6, r1, r4, lsl #7 │ │ │ │ + adceq sl, r5, r4, lsl #17 │ │ │ │ + addseq r6, r1, r8, lsl r3 │ │ │ │ + addseq r6, r1, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -32979,21 +32979,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 29fa58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq sl, r5, r4, lsl #13 │ │ │ │ - ldrheq r6, [r1], r4 │ │ │ │ + adceq sl, r5, r4, lsr r6 │ │ │ │ + addseq r6, r1, r4, rrx │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq sl, r5, r8, ror #11 │ │ │ │ - addseq r6, r1, r4, lsl r0 │ │ │ │ + umlaleq sl, r5, r8, r5 │ │ │ │ + addseq r5, r1, r4, asr #31 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 29fbc0 │ │ │ │ @@ -33078,15 +33078,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r5, ip, asr r5 │ │ │ │ + adceq sl, r5, ip, lsl #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -33172,15 +33172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq sl, [r5], r0 @ │ │ │ │ + adceq sl, r5, r0, lsr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -33265,15 +33265,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r5, ip, ror #4 │ │ │ │ + adceq sl, r5, ip, lsl r2 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r6, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33362,15 +33362,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, lsl #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r5, ip, ror #1 │ │ │ │ + umlaleq sl, r5, ip, r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r6, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -33546,35 +33546,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -33622,15 +33622,15 @@ │ │ │ │ b 2a01b8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 2a01b8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -33789,21 +33789,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01168d94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ - adceq r9, r5, sp, lsr r9 │ │ │ │ - adceq r9, r5, r4, lsl #19 │ │ │ │ - @ instruction: 0x009153b0 │ │ │ │ + adceq r9, r5, sp, ror #17 │ │ │ │ + adceq r9, r5, r4, lsr r9 │ │ │ │ + addseq r5, r1, r0, ror #6 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - adceq r9, r5, r0, asr #18 │ │ │ │ - @ instruction: 0x009153d4 │ │ │ │ - @ instruction: 0x009153f0 │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, r4, lsl #7 │ │ │ │ + addseq r5, r1, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 2a0f38 │ │ │ │ ldr r3, [pc, #2080] @ 2a0f3c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -33870,23 +33870,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2a0830 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33911,29 +33911,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 2a08d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -34064,23 +34064,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2a0b38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34108,15 +34108,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 2a0d2c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 2a0d24 │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -34128,15 +34128,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34325,22 +34325,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011686d8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r6, r4, asr r3 │ │ │ │ - adceq r9, r5, r0, lsr #4 │ │ │ │ - addseq r4, r1, ip, lsr #27 │ │ │ │ - addseq r4, r1, ip, asr #24 │ │ │ │ + ldrdeq r9, [r5], r0 @ │ │ │ │ + addseq r4, r1, ip, asr sp │ │ │ │ + @ instruction: 0x00914bfc │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, r4, asr pc │ │ │ │ - adceq r9, r5, r0, ror #1 │ │ │ │ - addseq r4, r1, r4, ror fp │ │ │ │ - umullseq r4, r1, r0, fp │ │ │ │ + umlaleq r9, r5, r0, r0 │ │ │ │ + addseq r4, r1, r4, lsr #22 │ │ │ │ + addseq r4, r1, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -34374,15 +34374,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -34402,15 +34402,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2a1138 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -34542,21 +34542,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2a12c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r8, r5, ip, sp │ │ │ │ - @ instruction: 0x009148d4 │ │ │ │ - addseq r4, r1, ip, asr #15 │ │ │ │ + adceq r8, r5, ip, asr #26 │ │ │ │ + addseq r4, r1, r4, lsl #17 │ │ │ │ + addseq r4, r1, ip, ror r7 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r8, r5, r0, ror sp │ │ │ │ - addseq r4, r1, r4, lsl #16 │ │ │ │ - addseq r4, r1, r0, lsr #16 │ │ │ │ + adceq r8, r5, r0, lsr #26 │ │ │ │ + @ instruction: 0x009147b4 │ │ │ │ + @ instruction: 0x009147d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 2a151c │ │ │ │ ldr r3, [pc, #576] @ 2a1520 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -34589,15 +34589,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -34702,22 +34702,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r6, r0, lsr sl │ │ │ │ - @ instruction: 0x00a58bb4 │ │ │ │ - addseq r4, r1, r4, lsr #14 │ │ │ │ - addseq r4, r1, r4, ror #11 │ │ │ │ + adceq r8, r5, r4, ror #22 │ │ │ │ + @ instruction: 0x009146d4 │ │ │ │ + umullseq r4, r1, r4, r5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - umullseq r4, r1, r0, r5 │ │ │ │ - addseq r4, r1, ip, lsr #11 │ │ │ │ + adceq r8, r5, ip, lsr #21 │ │ │ │ + addseq r4, r1, r0, asr #10 │ │ │ │ + addseq r4, r1, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 2a1d98 │ │ │ │ mov r7, r3 │ │ │ │ @@ -34777,15 +34777,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2a16a8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -35245,29 +35245,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r6, ip, lsl #17 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ - ldrdeq r8, [r5], ip @ │ │ │ │ - addseq r3, r1, r0, asr #31 │ │ │ │ - addseq r3, r1, r8, lsl #28 │ │ │ │ + adceq r8, r5, ip, lsl #7 │ │ │ │ + addseq r3, r1, r0, ror pc │ │ │ │ + @ instruction: 0x00913db8 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umlaleq r8, r5, ip, r3 │ │ │ │ - addseq r3, r1, r0, lsr lr │ │ │ │ - addseq r3, r1, ip, asr #28 │ │ │ │ - adceq r8, r5, r4, lsr r3 │ │ │ │ - addseq r3, r1, r4, ror #26 │ │ │ │ - @ instruction: 0x00a582b0 │ │ │ │ - addseq r3, r1, r0, lsr #28 │ │ │ │ - addseq r3, r1, r0, ror #25 │ │ │ │ - adceq r8, r5, r0, lsl #5 │ │ │ │ - @ instruction: 0x00913cb8 │ │ │ │ - addseq r3, r1, r0, asr #28 │ │ │ │ + adceq r8, r5, ip, asr #6 │ │ │ │ + addseq r3, r1, r0, ror #27 │ │ │ │ + @ instruction: 0x00913dfc │ │ │ │ + adceq r8, r5, r4, ror #5 │ │ │ │ + addseq r3, r1, r4, lsl sp │ │ │ │ + adceq r8, r5, r0, ror #4 │ │ │ │ + @ instruction: 0x00913dd0 │ │ │ │ + umullseq r3, r1, r0, ip │ │ │ │ + adceq r8, r5, r0, lsr r2 │ │ │ │ + addseq r3, r1, r8, ror #24 │ │ │ │ + @ instruction: 0x00913df0 │ │ │ │ │ │ │ │ 002a1de0 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1e3c │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -35299,17 +35299,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r8, r5, r8, lsr #3 │ │ │ │ - addseq r3, r1, ip, lsr ip │ │ │ │ - addseq r3, r1, r8, asr ip │ │ │ │ + adceq r8, r5, r8, asr r1 │ │ │ │ + addseq r3, r1, ip, ror #23 │ │ │ │ + addseq r3, r1, r8, lsl #24 │ │ │ │ │ │ │ │ 002a1e80 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -35774,17 +35774,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2588 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a258c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r7, r5, r8, sl │ │ │ │ - addseq r3, r1, r8, lsr #10 │ │ │ │ - umullseq r3, r1, r0, r6 │ │ │ │ + adceq r7, r5, r8, asr #20 │ │ │ │ + @ instruction: 0x009134d8 │ │ │ │ + addseq r3, r1, r0, asr #12 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002a2590 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -35911,23 +35911,23 @@ │ │ │ │ beq 2a27c4 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a27e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb34d8 │ │ │ │ + bl bb3488 │ │ │ │ ldr r3, [pc, #268] @ 2a2894 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a2820 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2830 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36010,23 +36010,23 @@ │ │ │ │ beq 2a2948 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a296c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb34d4 │ │ │ │ + bl bb3484 │ │ │ │ ldr r3, [pc, #268] @ 2a2a18 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a29a4 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a29b4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36118,29 +36118,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2b60 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb29f4 │ │ │ │ + bl bb29a4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2c54 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2ba8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2bb8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36263,29 +36263,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2d9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb29f0 │ │ │ │ + bl bb29a0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2e90 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2de4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2df4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36453,15 +36453,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r5, ip, lsl r1 │ │ │ │ + adceq r7, r5, ip, asr #1 │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ │ │ │ │ 002a2fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -36537,15 +36537,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01165df4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r6, [r5], r4 @ │ │ │ │ + adceq r6, r5, r4, lsl #31 │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ │ │ │ │ 002a3124 : │ │ │ │ mov r3, #0 │ │ │ │ b 290b04 │ │ │ │ │ │ │ │ 002a312c : │ │ │ │ @@ -36841,15 +36841,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a3680 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37468,39 +37468,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2a3fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r6, ip, ror #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r6, [r5], r3 @ │ │ │ │ + adceq r6, r5, r3, lsl #17 │ │ │ │ @ instruction: 0x01165694 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r6, r5, r4, lsr #10 │ │ │ │ - addseq r1, r1, ip, asr pc │ │ │ │ - addseq r1, r1, r4, ror pc │ │ │ │ - adceq r6, r5, r7, asr r2 │ │ │ │ - adceq r6, r5, ip, lsr r2 │ │ │ │ - addseq r1, r1, r0, ror ip │ │ │ │ + ldrdeq r6, [r5], r4 @ │ │ │ │ + addseq r1, r1, ip, lsl #30 │ │ │ │ + addseq r1, r1, r4, lsr #30 │ │ │ │ + adceq r6, r5, r7, lsl #4 │ │ │ │ + adceq r6, r5, ip, ror #3 │ │ │ │ + addseq r1, r1, r0, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r6, [r5], r0 @ │ │ │ │ - addseq r1, r1, r4, ror #24 │ │ │ │ - addseq r1, r1, r0, lsl #25 │ │ │ │ - adceq r6, r5, r4, lsr r1 │ │ │ │ - addseq r1, r1, r4, lsr #25 │ │ │ │ - addseq r1, r1, r4, ror #22 │ │ │ │ + adceq r6, r5, r0, lsl #3 │ │ │ │ + addseq r1, r1, r4, lsl ip │ │ │ │ + addseq r1, r1, r0, lsr ip │ │ │ │ + adceq r6, r5, r4, ror #1 │ │ │ │ + addseq r1, r1, r4, asr ip │ │ │ │ + addseq r1, r1, r4, lsl fp │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r6, r5, ip, lsl #2 │ │ │ │ - addseq r1, r1, r8, lsl ip │ │ │ │ - umullseq r1, r1, ip, fp @ │ │ │ │ - ldrdeq r6, [r5], r4 @ │ │ │ │ - addseq r1, r1, r8, lsl #22 │ │ │ │ - adceq r6, r5, r8, lsr #1 │ │ │ │ - addseq r1, r1, r0, ror #21 │ │ │ │ + strheq r6, [r5], ip @ │ │ │ │ + addseq r1, r1, r8, asr #23 │ │ │ │ + addseq r1, r1, ip, asr #22 │ │ │ │ + adceq r6, r5, r4, lsl #1 │ │ │ │ + @ instruction: 0x00911ab8 │ │ │ │ + adceq r6, r5, r8, asr r0 │ │ │ │ + umullseq r1, r1, r0, sl @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a3fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -37522,23 +37522,23 @@ │ │ │ │ beq 2a4088 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a40a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb371c │ │ │ │ + bl bb36cc │ │ │ │ ldr r3, [pc, #264] @ 2a4154 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a40e0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a40f0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -37629,29 +37629,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a4274 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2da8 │ │ │ │ + bl bb2d58 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2a4368 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a42bc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a42cc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -37808,15 +37808,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, ror #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r5, r4, asr #24 │ │ │ │ + strdeq r5, [r5], r4 @ │ │ │ │ tsteq r6, ip, lsl #19 │ │ │ │ │ │ │ │ 002a44b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -37890,15 +37890,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a46cc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -38510,38 +38510,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2a4ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq r5, r5, ip, r8 @ │ │ │ │ + adceq r5, r5, ip, asr #16 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r4, ror #12 │ │ │ │ - strdeq r5, [r5], ip @ │ │ │ │ - addseq r0, r1, r4, lsr pc │ │ │ │ - addseq r0, r1, ip, asr #30 │ │ │ │ - adceq r5, r5, r4, asr #4 │ │ │ │ - adceq r5, r5, ip, lsl r2 │ │ │ │ - addseq r0, r1, r0, asr ip │ │ │ │ + adceq r5, r5, ip, lsr #9 │ │ │ │ + addseq r0, r1, r4, ror #29 │ │ │ │ + @ instruction: 0x00910efc │ │ │ │ + strdeq r5, [r5], r4 @ │ │ │ │ + adceq r5, r5, ip, asr #3 │ │ │ │ + addseq r0, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r5, ip, lsr #3 │ │ │ │ - addseq r0, r1, r0, asr #24 │ │ │ │ - addseq r0, r1, ip, asr ip │ │ │ │ - adceq r5, r5, ip, lsl #2 │ │ │ │ - addseq r0, r1, ip, ror ip │ │ │ │ - addseq r0, r1, ip, lsr fp │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r5, r5, r4, ror #1 │ │ │ │ + adceq r5, r5, ip, asr r1 │ │ │ │ @ instruction: 0x00910bf0 │ │ │ │ - addseq r0, r1, r4, ror fp │ │ │ │ - adceq r5, r5, ip, lsr #1 │ │ │ │ - addseq r0, r1, r0, ror #21 │ │ │ │ - adceq r5, r5, r0, lsl #1 │ │ │ │ - @ instruction: 0x00910ab8 │ │ │ │ + addseq r0, r1, ip, lsl #24 │ │ │ │ + strheq r5, [r5], ip @ │ │ │ │ + addseq r0, r1, ip, lsr #24 │ │ │ │ + addseq r0, r1, ip, ror #21 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + umlaleq r5, r5, r4, r0 @ │ │ │ │ + addseq r0, r1, r0, lsr #23 │ │ │ │ + addseq r0, r1, r4, lsr #22 │ │ │ │ + adceq r5, r5, ip, asr r0 │ │ │ │ + umullseq r0, r1, r0, sl │ │ │ │ + adceq r5, r5, r0, lsr r0 │ │ │ │ + addseq r0, r1, r8, ror #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a4ffc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -38671,30 +38671,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39519,45 +39519,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01163dbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r4, r5, sp, asr #22 │ │ │ │ + strdeq r4, [r5], sp @ │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r4, r5, r9, lsl #4 │ │ │ │ - umlaleq r4, r5, r4, r1 │ │ │ │ - addseq pc, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x00a541b9 │ │ │ │ + adceq r4, r5, r4, asr #2 │ │ │ │ + addseq pc, r0, r8, ror fp @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r4, [r5], r0 @ │ │ │ │ - addseq pc, r0, r4, ror #22 │ │ │ │ - addseq pc, r0, r0, lsl #23 │ │ │ │ + adceq r4, r5, r0, lsl #1 │ │ │ │ + addseq pc, r0, r4, lsl fp @ │ │ │ │ + addseq pc, r0, r0, lsr fp @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r3, r5, r4, ror #28 │ │ │ │ - @ instruction: 0x0090f9d4 │ │ │ │ - umullseq pc, r0, r0, r8 @ │ │ │ │ + adceq r3, r5, r4, lsl lr │ │ │ │ + addseq pc, r0, r4, lsl #19 │ │ │ │ + addseq pc, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, r8, lsr #28 │ │ │ │ - addseq pc, r0, r4, lsr r9 @ │ │ │ │ - @ instruction: 0x0090f8b8 │ │ │ │ - adceq r3, r5, r0, lsl #28 │ │ │ │ - addseq pc, r0, r0, lsr r8 @ │ │ │ │ + ldrdeq r3, [r5], r8 @ │ │ │ │ + addseq pc, r0, r4, ror #17 │ │ │ │ + addseq pc, r0, r8, ror #16 │ │ │ │ + @ instruction: 0x00a53db0 │ │ │ │ + addseq pc, r0, r0, ror #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq r3, [r5], ip @ │ │ │ │ - addseq pc, r0, r0, lsl r8 @ │ │ │ │ - @ instruction: 0x00a53db4 │ │ │ │ - addseq pc, r0, ip, ror #15 │ │ │ │ - addseq pc, r0, r4, lsl #16 │ │ │ │ + adceq r3, r5, ip, lsl #27 │ │ │ │ + addseq pc, r0, r0, asr #15 │ │ │ │ + adceq r3, r5, r4, ror #26 │ │ │ │ + umullseq pc, r0, ip, r7 @ │ │ │ │ + @ instruction: 0x0090f7b4 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -39858,34 +39858,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40665,58 +40665,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2a6c64 │ │ │ │ tsteq r6, r4, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r5, sl, asr #17 │ │ │ │ - adceq r3, r5, r4, lsr #17 │ │ │ │ - adceq r3, r5, ip, lsl #18 │ │ │ │ + adceq r3, r5, sl, ror r8 │ │ │ │ + adceq r3, r5, r4, asr r8 │ │ │ │ + @ instruction: 0x00a538bc │ │ │ │ @ instruction: 0x011626b4 │ │ │ │ - adceq r3, r5, r4, lsr #16 │ │ │ │ - adceq r3, r5, r0, lsr #14 │ │ │ │ - umullseq pc, r0, r0, r2 @ │ │ │ │ - addseq pc, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, r8, ror r6 │ │ │ │ - adceq r3, r5, ip, lsl r5 │ │ │ │ + ldrdeq r3, [r5], r4 @ │ │ │ │ ldrdeq r3, [r5], r0 @ │ │ │ │ + addseq pc, r0, r0, asr #4 │ │ │ │ + ldrsheq pc, [r0], ip @ │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + adceq r3, r5, r8, lsr #12 │ │ │ │ + adceq r3, r5, ip, asr #9 │ │ │ │ + adceq r3, r5, r0, lsl #7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq r3, r5, ip, ror #6 │ │ │ │ - strdeq r3, [r5], r8 @ │ │ │ │ - umlaleq r3, r5, r4, r0 │ │ │ │ + adceq r3, r5, ip, lsl r3 │ │ │ │ + adceq r3, r5, r8, lsr #5 │ │ │ │ + adceq r3, r5, r4, asr #32 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - ldrdeq r2, [r5], r4 @ │ │ │ │ - strdeq r2, [r5], r0 @ │ │ │ │ - addseq lr, r0, r8, lsr #14 │ │ │ │ - addseq lr, r0, r0, asr #14 │ │ │ │ + adceq r2, r5, r4, lsl #27 │ │ │ │ + adceq r2, r5, r0, lsr #25 │ │ │ │ + @ instruction: 0x0090e6d8 │ │ │ │ + @ instruction: 0x0090e6f0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r2, r5, r4, lsr #17 │ │ │ │ - addseq lr, r0, r8, lsr r3 │ │ │ │ - addseq lr, r0, r4, asr r3 │ │ │ │ - adceq r2, r5, r4, lsl r6 │ │ │ │ - addseq lr, r0, r8, lsr r1 │ │ │ │ + adceq r2, r5, r4, asr r8 │ │ │ │ + addseq lr, r0, r8, ror #5 │ │ │ │ + addseq lr, r0, r4, lsl #6 │ │ │ │ + adceq r2, r5, r4, asr #11 │ │ │ │ + addseq lr, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq r2, r5, r4, lsr #9 │ │ │ │ - @ instruction: 0x0090dfb0 │ │ │ │ - addseq sp, r0, r4, lsr pc │ │ │ │ - adceq r2, r5, r8, asr r4 │ │ │ │ - addseq sp, r0, r8, lsl #29 │ │ │ │ - adceq r2, r5, r4, lsr r4 │ │ │ │ - addseq sp, r0, r4, asr pc │ │ │ │ - andeq r0, r0, r3, asr r7 │ │ │ │ + adceq r2, r5, r4, asr r4 │ │ │ │ + addseq sp, r0, r0, ror #30 │ │ │ │ + addseq sp, r0, r4, ror #29 │ │ │ │ adceq r2, r5, r8, lsl #8 │ │ │ │ - addseq sp, r0, r0, asr #28 │ │ │ │ + addseq sp, r0, r8, lsr lr │ │ │ │ + adceq r2, r5, r4, ror #7 │ │ │ │ + addseq sp, r0, r4, lsl #30 │ │ │ │ + andeq r0, r0, r3, asr r7 │ │ │ │ + @ instruction: 0x00a523b8 │ │ │ │ + @ instruction: 0x0090ddf0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r2, r5, ip, ror #7 │ │ │ │ - addseq sp, r0, r4, lsr #28 │ │ │ │ - addseq sp, r0, ip, lsr lr │ │ │ │ - adceq r2, r5, ip, asr #7 │ │ │ │ - addseq sp, r0, r0, lsl #28 │ │ │ │ + umlaleq r2, r5, ip, r3 │ │ │ │ + @ instruction: 0x0090ddd4 │ │ │ │ + addseq sp, r0, ip, ror #27 │ │ │ │ + adceq r2, r5, ip, ror r3 │ │ │ │ + @ instruction: 0x0090ddb0 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a7878 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a720c │ │ │ │ @@ -41506,15 +41506,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a7e9c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42397,45 +42397,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2a8990 │ │ │ │ tsteq r6, r4, lsl #3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r5, r2, ror #30 │ │ │ │ + adceq r1, r5, r2, lsl pc │ │ │ │ tsteq r6, r0, asr #23 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ + adceq r1, r5, r0, lsl #19 │ │ │ │ + @ instruction: 0x0090d3b8 │ │ │ │ + @ instruction: 0x0090d3d0 │ │ │ │ ldrdeq r1, [r5], r0 @ │ │ │ │ - addseq sp, r0, r8, lsl #8 │ │ │ │ - addseq sp, r0, r0, lsr #8 │ │ │ │ - adceq r1, r5, r0, lsr #14 │ │ │ │ - addseq sp, r0, r0, asr r1 │ │ │ │ + addseq sp, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a516bc │ │ │ │ - addseq sp, r0, r0, lsr #5 │ │ │ │ - addseq sp, r0, r8, ror #1 │ │ │ │ + adceq r1, r5, ip, ror #12 │ │ │ │ + addseq sp, r0, r0, asr r2 │ │ │ │ + umullseq sp, r0, r8, r0 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r1, r5, ip, lsr #12 │ │ │ │ - addseq sp, r0, r0, asr #1 │ │ │ │ - ldrsbeq sp, [r0], ip │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - @ instruction: 0x0090c9dc │ │ │ │ - addseq ip, r0, r0, ror #18 │ │ │ │ - adceq r0, r5, r4, lsr #29 │ │ │ │ - addseq ip, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x0090c8d4 │ │ │ │ - adceq r0, r5, r8, ror lr │ │ │ │ - addseq ip, r0, r8, lsr #17 │ │ │ │ - adceq r0, r5, r8, asr #28 │ │ │ │ - addseq ip, r0, r0, lsl #17 │ │ │ │ + ldrdeq r1, [r5], ip @ │ │ │ │ + addseq sp, r0, r0, ror r0 │ │ │ │ + addseq sp, r0, ip, lsl #1 │ │ │ │ + adceq r0, r5, r0, lsl #29 │ │ │ │ + addseq ip, r0, ip, lsl #19 │ │ │ │ + addseq ip, r0, r0, lsl r9 │ │ │ │ + adceq r0, r5, r4, asr lr │ │ │ │ + addseq ip, r0, r4, asr #19 │ │ │ │ + addseq ip, r0, r4, lsl #17 │ │ │ │ + adceq r0, r5, r8, lsr #28 │ │ │ │ + addseq ip, r0, r8, asr r8 │ │ │ │ + strdeq r0, [r5], r8 @ │ │ │ │ + addseq ip, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r0, r5, ip, lsr #28 │ │ │ │ - addseq ip, r0, r4, ror #16 │ │ │ │ - addseq ip, r0, ip, ror #19 │ │ │ │ + ldrdeq r0, [r5], ip @ │ │ │ │ + addseq ip, r0, r4, lsl r8 │ │ │ │ + umullseq ip, r0, ip, r9 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a8990 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a83dc │ │ │ │ mov r5, #6 │ │ │ │ @@ -42911,15 +42911,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a9480 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -43798,44 +43798,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2a9f24 │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a9f24 │ │ │ │ tstpeq r5, r0, lsr #23 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r5, r6, lsl #19 │ │ │ │ + adceq r0, r5, r6, lsr r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x0115f5f0 │ │ │ │ - adceq r0, r5, r8, lsl #3 │ │ │ │ - @ instruction: 0x0090bbb8 │ │ │ │ + adceq r0, r5, r8, lsr r1 │ │ │ │ + addseq fp, r0, r8, ror #22 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r0, r5, r4, lsr #2 │ │ │ │ - addseq fp, r0, r8, lsl #26 │ │ │ │ - addseq fp, r0, r0, asr fp │ │ │ │ + ldrdeq r0, [r5], r4 @ │ │ │ │ + @ instruction: 0x0090bcb8 │ │ │ │ + addseq fp, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r0, r5, r4, rrx │ │ │ │ - umullseq fp, r0, ip, sl │ │ │ │ - @ instruction: 0x0090bab4 │ │ │ │ - adceq r0, r5, ip, lsr #32 │ │ │ │ - addseq fp, r0, r0, asr #21 │ │ │ │ - @ instruction: 0x0090badc │ │ │ │ - adceq pc, r4, ip, lsl #18 │ │ │ │ - addseq fp, r0, r8, lsl r4 │ │ │ │ - umullseq fp, r0, ip, r3 │ │ │ │ - adceq pc, r4, r0, ror #17 │ │ │ │ - addseq fp, r0, r0, asr r4 │ │ │ │ - addseq fp, r0, r0, lsl r3 │ │ │ │ - @ instruction: 0x00a4f8b4 │ │ │ │ - addseq fp, r0, r4, ror #5 │ │ │ │ - adceq pc, r4, r4, lsl #17 │ │ │ │ - @ instruction: 0x0090b2bc │ │ │ │ + adceq r0, r5, r4, lsl r0 │ │ │ │ + addseq fp, r0, ip, asr #20 │ │ │ │ + addseq fp, r0, r4, ror #20 │ │ │ │ + ldrdeq pc, [r4], ip @ │ │ │ │ + addseq fp, r0, r0, ror sl │ │ │ │ + addseq fp, r0, ip, lsl #21 │ │ │ │ + @ instruction: 0x00a4f8bc │ │ │ │ + addseq fp, r0, r8, asr #7 │ │ │ │ + addseq fp, r0, ip, asr #6 │ │ │ │ + umlaleq pc, r4, r0, r8 @ │ │ │ │ + addseq fp, r0, r0, lsl #8 │ │ │ │ + addseq fp, r0, r0, asr #5 │ │ │ │ + adceq pc, r4, r4, ror #16 │ │ │ │ + umullseq fp, r0, r4, r2 │ │ │ │ + adceq pc, r4, r4, lsr r8 @ │ │ │ │ + addseq fp, r0, ip, ror #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq pc, r4, r8, ror #16 │ │ │ │ - addseq fp, r0, r0, lsr #5 │ │ │ │ - addseq fp, r0, r8, lsr #8 │ │ │ │ + adceq pc, r4, r8, lsl r8 @ │ │ │ │ + addseq fp, r0, r0, asr r2 │ │ │ │ + @ instruction: 0x0090b3d8 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a99b0 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -44302,15 +44302,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2aaa34 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -45177,48 +45177,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2ab1c0 │ │ │ │ mov r2, #0 │ │ │ │ b 2ab1c0 │ │ │ │ tsteq r5, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq pc, [r4], sl @ │ │ │ │ + adceq pc, r4, sl, lsl #7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ - adceq lr, r4, r4, ror fp │ │ │ │ - addseq sl, r0, r4, lsr #11 │ │ │ │ + adceq lr, r4, r4, lsr #22 │ │ │ │ + addseq sl, r0, r4, asr r5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq lr, r4, r8, lsl #22 │ │ │ │ - addseq sl, r0, ip, ror #13 │ │ │ │ - addseq sl, r0, r4, lsr r5 │ │ │ │ + @ instruction: 0x00a4eab8 │ │ │ │ + umullseq sl, r0, ip, r6 │ │ │ │ + addseq sl, r0, r4, ror #9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq lr, r4, r8, lsr sl │ │ │ │ - addseq sl, r0, r0, ror r4 │ │ │ │ - addseq sl, r0, r8, lsl #9 │ │ │ │ - adceq lr, r4, r0, lsl #20 │ │ │ │ - umullseq sl, r0, r4, r4 │ │ │ │ - @ instruction: 0x0090a4b0 │ │ │ │ + adceq lr, r4, r8, ror #19 │ │ │ │ + addseq sl, r0, r0, lsr #8 │ │ │ │ + addseq sl, r0, r8, lsr r4 │ │ │ │ + @ instruction: 0x00a4e9b0 │ │ │ │ + addseq sl, r0, r4, asr #8 │ │ │ │ + addseq sl, r0, r0, ror #8 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq lr, r4, ip, asr r2 │ │ │ │ - addseq r9, r0, r8, ror #26 │ │ │ │ - addseq r9, r0, ip, ror #25 │ │ │ │ - adceq lr, r4, r0, lsr r2 │ │ │ │ - addseq r9, r0, r0, lsr #27 │ │ │ │ - addseq r9, r0, r0, ror #24 │ │ │ │ - adceq lr, r4, r8, lsl #4 │ │ │ │ - addseq r9, r0, r8, lsr ip │ │ │ │ - ldrdeq lr, [r4], r8 @ │ │ │ │ + adceq lr, r4, ip, lsl #4 │ │ │ │ + addseq r9, r0, r8, lsl sp │ │ │ │ + umullseq r9, r0, ip, ip │ │ │ │ + adceq lr, r4, r0, ror #3 │ │ │ │ + addseq r9, r0, r0, asr sp │ │ │ │ addseq r9, r0, r0, lsl ip │ │ │ │ + @ instruction: 0x00a4e1b8 │ │ │ │ + addseq r9, r0, r8, ror #23 │ │ │ │ + adceq lr, r4, r8, lsl #3 │ │ │ │ + addseq r9, r0, r0, asr #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x00a4e1bc │ │ │ │ - @ instruction: 0x00909bf4 │ │ │ │ - addseq r9, r0, ip, ror sp │ │ │ │ + adceq lr, r4, ip, ror #2 │ │ │ │ + addseq r9, r0, r4, lsr #23 │ │ │ │ + addseq r9, r0, ip, lsr #26 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -45696,26 +45696,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2ac080 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2ac070 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abfdc │ │ │ │ b 2abee8 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl bb34d8 │ │ │ │ + bl bb3488 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -45864,15 +45864,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 2ac384 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 2ac39c │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac294 │ │ │ │ b 2ac134 │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -45882,15 +45882,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb29f4 │ │ │ │ + bl bb29a4 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -46058,15 +46058,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r4, r4, lsl ip │ │ │ │ + adceq sp, r4, r4, asr #23 │ │ │ │ @ instruction: 0x0115c8f4 │ │ │ │ │ │ │ │ 002ac548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -46185,15 +46185,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 2ac788 │ │ │ │ @@ -47078,44 +47078,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2ac9a8 │ │ │ │ @ instruction: 0x0115c890 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq sp, r4, r2, r6 │ │ │ │ + adceq sp, r4, r2, asr #12 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, ror #5 │ │ │ │ - adceq ip, r4, ip, asr lr │ │ │ │ - addseq r8, r0, ip, lsl #17 │ │ │ │ + adceq ip, r4, ip, lsl #28 │ │ │ │ + addseq r8, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq ip, [r4], r8 @ │ │ │ │ - @ instruction: 0x009089dc │ │ │ │ - addseq r8, r0, r4, lsr #16 │ │ │ │ + adceq ip, r4, r8, lsr #27 │ │ │ │ + addseq r8, r0, ip, lsl #19 │ │ │ │ + @ instruction: 0x009087d4 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq ip, r4, ip, lsr sp │ │ │ │ - addseq r8, r0, r4, ror r7 │ │ │ │ - addseq r8, r0, ip, lsl #15 │ │ │ │ - adceq ip, r4, r4, lsl #26 │ │ │ │ - umullseq r8, r0, r8, r7 │ │ │ │ - @ instruction: 0x009087b4 │ │ │ │ - adceq ip, r4, r0, lsl #11 │ │ │ │ - addseq r8, r0, ip, lsl #1 │ │ │ │ - addseq r8, r0, r0, lsl r0 │ │ │ │ - adceq ip, r4, r4, asr r5 │ │ │ │ - addseq r8, r0, r4, asr #1 │ │ │ │ - addseq r7, r0, r4, lsl #31 │ │ │ │ - adceq ip, r4, ip, lsr #10 │ │ │ │ - addseq r7, r0, ip, asr pc │ │ │ │ - strdeq ip, [r4], ip @ │ │ │ │ + adceq ip, r4, ip, ror #25 │ │ │ │ + addseq r8, r0, r4, lsr #14 │ │ │ │ + addseq r8, r0, ip, lsr r7 │ │ │ │ + @ instruction: 0x00a4ccb4 │ │ │ │ + addseq r8, r0, r8, asr #14 │ │ │ │ + addseq r8, r0, r4, ror #14 │ │ │ │ + adceq ip, r4, r0, lsr r5 │ │ │ │ + addseq r8, r0, ip, lsr r0 │ │ │ │ + addseq r7, r0, r0, asr #31 │ │ │ │ + adceq ip, r4, r4, lsl #10 │ │ │ │ + addseq r8, r0, r4, ror r0 │ │ │ │ addseq r7, r0, r4, lsr pc │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ + addseq r7, r0, ip, lsl #30 │ │ │ │ + adceq ip, r4, ip, lsr #9 │ │ │ │ + addseq r7, r0, r4, ror #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq ip, r4, r0, ror #9 │ │ │ │ - addseq r7, r0, r8, lsl pc │ │ │ │ - addseq r8, r0, r0, lsr #1 │ │ │ │ + umlaleq ip, r4, r0, r4 │ │ │ │ + addseq r7, r0, r8, asr #29 │ │ │ │ + addseq r8, r0, r0, asr r0 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -47667,31 +47667,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48450,30 +48450,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 2aec7c │ │ │ │ tsteq r5, ip, ror r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq fp, r4, sl, lsl fp │ │ │ │ + adceq fp, r4, sl, asr #21 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq sl, r4, r0, lsr #28 │ │ │ │ - addseq r6, r0, r4, lsl #20 │ │ │ │ - addseq r6, r0, r0, asr r8 │ │ │ │ + ldrdeq sl, [r4], r0 @ │ │ │ │ + @ instruction: 0x009069b4 │ │ │ │ + addseq r6, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq sl, [r4], r4 @ │ │ │ │ - addseq r6, r0, r8, ror #16 │ │ │ │ - addseq r6, r0, r4, lsl #17 │ │ │ │ - adceq sl, r4, r0, lsr #27 │ │ │ │ - @ instruction: 0x009067d0 │ │ │ │ + adceq sl, r4, r4, lsl #27 │ │ │ │ + addseq r6, r0, r8, lsl r8 │ │ │ │ + addseq r6, r0, r4, lsr r8 │ │ │ │ + adceq sl, r4, r0, asr sp │ │ │ │ + addseq r6, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -50031,31 +50031,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - @ instruction: 0x00a49db0 │ │ │ │ - addseq r5, r0, r0, ror #15 │ │ │ │ - adceq r9, r4, r4, lsl #27 │ │ │ │ - @ instruction: 0x009058f4 │ │ │ │ - @ instruction: 0x009057b8 │ │ │ │ - adceq r9, r4, r8, asr sp │ │ │ │ - addseq r5, r0, r4, ror #16 │ │ │ │ - addseq r5, r0, r8, ror #15 │ │ │ │ - adceq r9, r4, r0, lsr sp │ │ │ │ - addseq r5, r0, r0, ror #14 │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ + adceq r9, r4, r0, ror #26 │ │ │ │ + umullseq r5, r0, r0, r7 │ │ │ │ + adceq r9, r4, r4, lsr sp │ │ │ │ + addseq r5, r0, r4, lsr #17 │ │ │ │ + addseq r5, r0, r8, ror #14 │ │ │ │ adceq r9, r4, r8, lsl #26 │ │ │ │ - addseq r5, r0, ip, lsr r7 │ │ │ │ - addseq r5, r0, r4, asr #17 │ │ │ │ + addseq r5, r0, r4, lsl r8 │ │ │ │ + umullseq r5, r0, r8, r7 │ │ │ │ adceq r9, r4, r0, ror #25 │ │ │ │ - addseq r5, r0, r8, lsl r7 │ │ │ │ - addseq r5, r0, r0, lsr r7 │ │ │ │ + addseq r5, r0, r0, lsl r7 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + @ instruction: 0x00a49cb8 │ │ │ │ + addseq r5, r0, ip, ror #13 │ │ │ │ + addseq r5, r0, r4, ror r8 │ │ │ │ + umlaleq r9, r4, r0, ip │ │ │ │ + addseq r5, r0, r8, asr #13 │ │ │ │ + addseq r5, r0, r0, ror #13 │ │ │ │ │ │ │ │ 002b0388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -50139,15 +50139,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r4, ip, lsr #24 │ │ │ │ + ldrdeq r9, [r4], ip @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r5, r4, asr r9 │ │ │ │ │ │ │ │ 002b04f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50170,23 +50170,23 @@ │ │ │ │ beq 2b05a8 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2b05b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb38b4 │ │ │ │ + bl bb3864 │ │ │ │ ldr r3, [pc, #248] @ 2b0664 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2b05f4 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0604 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -50274,29 +50274,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2b0768 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2b0864 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2b07c0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b07d0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -50447,15 +50447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r4, r8, asr #14 │ │ │ │ + strdeq r9, [r4], r8 @ │ │ │ │ @ instruction: 0x01158490 │ │ │ │ │ │ │ │ 002b09ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -50541,15 +50541,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -50569,15 +50569,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2b0c78 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -51294,38 +51294,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2b1738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, ip, lsl r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r4, sl, ror #6 │ │ │ │ + adceq r9, r4, sl, lsl r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq r8, [r5, -r0] │ │ │ │ - adceq r8, r4, r8, lsr #31 │ │ │ │ - addseq r4, r0, r0, ror #21 │ │ │ │ - @ instruction: 0x009049d8 │ │ │ │ + adceq r8, r4, r8, asr pc │ │ │ │ + umullseq r4, r0, r0, sl │ │ │ │ + addseq r4, r0, r8, lsl #19 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r8, r4, r0, lsl #30 │ │ │ │ - addseq r4, r0, r8, lsr r9 │ │ │ │ - addseq r4, r0, r0, asr r9 │ │ │ │ - adceq r8, r4, r6, ror ip │ │ │ │ - adceq r8, r4, ip, lsr #21 │ │ │ │ - addseq r4, r0, r0, asr #10 │ │ │ │ - addseq r4, r0, ip, asr r5 │ │ │ │ - ldrdeq r8, [r4], r4 @ │ │ │ │ - addseq r4, r0, r4, lsl #8 │ │ │ │ + @ instruction: 0x00a48eb0 │ │ │ │ + addseq r4, r0, r8, ror #17 │ │ │ │ + addseq r4, r0, r0, lsl #18 │ │ │ │ + adceq r8, r4, r6, lsr #24 │ │ │ │ + adceq r8, r4, ip, asr sl │ │ │ │ + @ instruction: 0x009044f0 │ │ │ │ + addseq r4, r0, ip, lsl #10 │ │ │ │ + adceq r8, r4, r4, lsl #19 │ │ │ │ + @ instruction: 0x009043b4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umlaleq r8, r4, r4, r9 │ │ │ │ - addseq r4, r0, r0, lsr #9 │ │ │ │ - addseq r4, r0, r4, lsr #8 │ │ │ │ - adceq r8, r4, ip, ror #18 │ │ │ │ - addseq r4, r0, r0, lsr #7 │ │ │ │ - adceq r8, r4, r0, asr #18 │ │ │ │ - addseq r4, r0, r8, ror r3 │ │ │ │ + adceq r8, r4, r4, asr #18 │ │ │ │ + addseq r4, r0, r0, asr r4 │ │ │ │ + @ instruction: 0x009043d4 │ │ │ │ + adceq r8, r4, ip, lsl r9 │ │ │ │ + addseq r4, r0, r0, asr r3 │ │ │ │ + strdeq r8, [r4], r0 @ │ │ │ │ + addseq r4, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002b173c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51466,26 +51466,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b1988 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -51514,15 +51514,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b1a44 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -51531,26 +51531,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -51618,23 +51618,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b1be8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -51663,35 +51663,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b1c9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -52322,44 +52322,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2b2388 │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r8, r4, r3, asr #2 │ │ │ │ + strdeq r8, [r4], r3 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r5, r8, asr #27 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strdeq r7, [r4], r0 @ │ │ │ │ - addseq r3, r0, r8, lsr #12 │ │ │ │ - addseq r3, r0, ip, lsl r5 │ │ │ │ + adceq r7, r4, r0, lsr #21 │ │ │ │ + @ instruction: 0x009035d8 │ │ │ │ + addseq r3, r0, ip, asr #9 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r4, r3, lsr #13 │ │ │ │ + adceq r7, r4, r3, asr r6 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r7, r4, r8, asr #7 │ │ │ │ - addseq r2, r0, ip, asr lr │ │ │ │ - addseq r2, r0, r8, ror lr │ │ │ │ + adceq r7, r4, r8, ror r3 │ │ │ │ + addseq r2, r0, ip, lsl #28 │ │ │ │ + addseq r2, r0, r8, lsr #28 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r7, r4, ip, ror r2 │ │ │ │ - addseq r2, r0, ip, lsr #25 │ │ │ │ + adceq r7, r4, ip, lsr #4 │ │ │ │ + addseq r2, r0, ip, asr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r4, r8, ror #3 │ │ │ │ - @ instruction: 0x00902cf4 │ │ │ │ - addseq r2, r0, r8, ror ip │ │ │ │ - adceq r7, r4, r4, lsr #3 │ │ │ │ - @ instruction: 0x00902bdc │ │ │ │ - @ instruction: 0x00902bf4 │ │ │ │ - adceq r7, r4, r4, lsl #3 │ │ │ │ - @ instruction: 0x00902bb8 │ │ │ │ - adceq r7, r4, r0, ror #2 │ │ │ │ - umullseq r2, r0, r0, fp │ │ │ │ + umlaleq r7, r4, r8, r1 │ │ │ │ + addseq r2, r0, r4, lsr #25 │ │ │ │ + addseq r2, r0, r8, lsr #24 │ │ │ │ + adceq r7, r4, r4, asr r1 │ │ │ │ + addseq r2, r0, ip, lsl #23 │ │ │ │ + addseq r2, r0, r4, lsr #23 │ │ │ │ + adceq r7, r4, r4, lsr r1 │ │ │ │ + addseq r2, r0, r8, ror #22 │ │ │ │ + adceq r7, r4, r0, lsl r1 │ │ │ │ + addseq r2, r0, r0, asr #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -52966,26 +52966,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b30f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -53014,15 +53014,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b31ac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -53031,26 +53031,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -53118,23 +53118,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b3350 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -53163,35 +53163,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b3404 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -53365,17 +53365,17 @@ │ │ │ │ bl 29c430 │ │ │ │ mov r1, r0 │ │ │ │ b 2b357c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, ip, asr lr │ │ │ │ - adceq r6, r4, r4, asr #19 │ │ │ │ - @ instruction: 0x009024fc │ │ │ │ - @ instruction: 0x009023f0 │ │ │ │ + adceq r6, r4, r4, ror r9 │ │ │ │ + addseq r2, r0, ip, lsr #9 │ │ │ │ + addseq r2, r0, r0, lsr #7 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002b3734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53459,15 +53459,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115569c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r6, r4, r0, lsl #17 │ │ │ │ + adceq r6, r4, r0, lsr r8 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, lsr #11 │ │ │ │ │ │ │ │ 002b38a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -53557,15 +53557,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r6, r4, ip, lsl #14 │ │ │ │ + @ instruction: 0x00a466bc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, lsr #8 │ │ │ │ │ │ │ │ 002b3a20 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -53660,15 +53660,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq r6, r4, r4, r5 │ │ │ │ + adceq r6, r4, r4, asr #10 │ │ │ │ @ instruction: 0x01155298 │ │ │ │ │ │ │ │ 002b3bb0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54019,19 +54019,19 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4064 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r5, [r4], r0 @ │ │ │ │ - adceq r5, r4, ip, lsl #31 │ │ │ │ + adceq r5, r4, r0, lsr #31 │ │ │ │ + adceq r5, r4, ip, lsr pc │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ - adceq r5, r4, r0, lsl pc │ │ │ │ + adceq r5, r4, r0, asr #29 │ │ │ │ │ │ │ │ 002b4138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -54113,19 +54113,19 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b41d0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154c9c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r4, lsl #29 │ │ │ │ - adceq r5, r4, r0, lsr #28 │ │ │ │ + adceq r5, r4, r4, lsr lr │ │ │ │ + ldrdeq r5, [r4], r0 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x01154bd0 │ │ │ │ - adceq r5, r4, r0, lsr #27 │ │ │ │ + adceq r5, r4, r0, asr sp │ │ │ │ │ │ │ │ 002b42a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -54209,28 +54209,28 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b4344 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r5, [r4], r4 @ │ │ │ │ - adceq r5, r4, r8, lsr #25 │ │ │ │ + adceq r5, r4, r4, lsr #25 │ │ │ │ + adceq r5, r4, r8, asr ip │ │ │ │ tsteq r5, r4, ror #20 │ │ │ │ │ │ │ │ 002b4418 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2b4450 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2cec │ │ │ │ + bl bb2c9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2b4470 │ │ │ │ @@ -54329,16 +54329,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b4510 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r8, lsr fp │ │ │ │ - adceq r5, r4, r4, ror #21 │ │ │ │ + adceq r5, r4, r8, ror #21 │ │ │ │ + umlaleq r5, r4, r4, sl │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ │ │ │ │ 002b45e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -54415,16 +54415,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b467c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #15 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00a459b4 │ │ │ │ - adceq r5, r4, r4, ror r9 │ │ │ │ + adceq r5, r4, r4, ror #18 │ │ │ │ + adceq r5, r4, r4, lsr #18 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, lsr #14 │ │ │ │ │ │ │ │ 002b473c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54500,16 +54500,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b47c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154694 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r4, ror r8 │ │ │ │ - adceq r5, r4, r8, lsr #16 │ │ │ │ + adceq r5, r4, r4, lsr #16 │ │ │ │ + ldrdeq r5, [r4], r8 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011545d8 │ │ │ │ │ │ │ │ 002b4888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54585,16 +54585,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4914 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r8, lsr #14 │ │ │ │ - ldrdeq r5, [r4], ip @ │ │ │ │ + ldrdeq r5, [r4], r8 @ │ │ │ │ + adceq r5, r4, ip, lsl #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, ip, lsl #9 │ │ │ │ │ │ │ │ 002b49d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54672,16 +54672,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4a60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011543fc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r5, [r4], r8 @ │ │ │ │ - umlaleq r5, r4, r4, r5 │ │ │ │ + adceq r5, r4, r8, lsl #11 │ │ │ │ + adceq r5, r4, r4, asr #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ │ │ │ │ 002b4b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54761,16 +54761,16 @@ │ │ │ │ bl 29f074 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4bbc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r4, ror r4 │ │ │ │ - adceq r5, r4, r8, lsr r4 │ │ │ │ + adceq r5, r4, r4, lsr #8 │ │ │ │ + adceq r5, r4, r8, ror #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, ror #3 │ │ │ │ │ │ │ │ 002b4c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54876,17 +54876,17 @@ │ │ │ │ b 2b4d78 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4dfc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ - adceq r5, r4, r4, lsl r3 │ │ │ │ + adceq r5, r4, r4, asr #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r4, r0, lsl #5 │ │ │ │ + adceq r5, r4, r0, lsr r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ │ │ │ │ 002b4e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54992,17 +54992,17 @@ │ │ │ │ b 2b4f40 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4fc4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr pc │ │ │ │ - adceq r5, r4, ip, asr #2 │ │ │ │ + strdeq r5, [r4], ip @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strheq r5, [r4], r8 @ │ │ │ │ + adceq r5, r4, r8, rrx │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, ror lr │ │ │ │ │ │ │ │ 002b5014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55083,15 +55083,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c334 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b50e0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153db8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, r8, ror pc │ │ │ │ + adceq r4, r4, r8, lsr #30 │ │ │ │ tsteq r5, ip, ror #25 │ │ │ │ │ │ │ │ 002b516c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55172,15 +55172,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c334 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b523c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, ip, lsr lr │ │ │ │ + adceq r4, r4, ip, ror #27 │ │ │ │ @ instruction: 0x01153b90 │ │ │ │ │ │ │ │ 002b52c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -55306,20 +55306,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01153afc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, ip, lsl #24 │ │ │ │ + @ instruction: 0x00a44bbc │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, asr #19 │ │ │ │ - adceq r4, r4, r0, asr fp │ │ │ │ - addseq r0, r0, r4, ror #11 │ │ │ │ - addseq r0, r0, r0, lsl #12 │ │ │ │ + adceq r4, r4, r0, lsl #22 │ │ │ │ + umullseq r0, r0, r4, r5 @ │ │ │ │ + @ instruction: 0x009005b0 │ │ │ │ │ │ │ │ 002b54e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -55444,20 +55444,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011538dc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, ip, ror #19 │ │ │ │ + umlaleq r4, r4, ip, r9 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, lsr #15 │ │ │ │ - adceq r4, r4, r0, lsr r9 │ │ │ │ - addseq r0, r0, r4, asr #7 │ │ │ │ - addseq r0, r0, r0, ror #7 │ │ │ │ + adceq r4, r4, r0, ror #17 │ │ │ │ + addseq r0, r0, r4, ror r3 │ │ │ │ + umullseq r0, r0, r0, r3 @ │ │ │ │ │ │ │ │ 002b5708 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55558,17 +55558,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r5, r4, asr #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, ip, lsr r6 │ │ │ │ - adceq r4, r4, r4, ror r7 │ │ │ │ - addseq r0, r0, r8, lsl #4 │ │ │ │ - addseq r0, r0, r4, lsr #4 │ │ │ │ + adceq r4, r4, r4, lsr #14 │ │ │ │ + @ instruction: 0x009001b8 │ │ │ │ + @ instruction: 0x009001d4 │ │ │ │ │ │ │ │ 002b58bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -55647,15 +55647,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c334 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b5988 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r4, [r4], r0 @ │ │ │ │ + adceq r4, r4, r0, lsl #13 │ │ │ │ tsteq r5, r4, asr #8 │ │ │ │ │ │ │ │ 002b5a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55736,15 +55736,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c334 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5ae4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011533bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq r4, r4, r4, r5 @ │ │ │ │ + adceq r4, r4, r4, asr #10 │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ │ │ │ 002b5b70 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55819,15 +55819,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 29c334 │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b5c24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, r4, lsr r4 │ │ │ │ + adceq r4, r4, r4, ror #7 │ │ │ │ tsteq r5, r8, lsr #3 │ │ │ │ │ │ │ │ 002b5cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55921,20 +55921,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r4, [r4], r8 @ │ │ │ │ + adceq r4, r4, r8, lsr #5 │ │ │ │ + strdeq r4, [r4], r4 @ │ │ │ │ adceq r4, r4, r4, asr #4 │ │ │ │ - umlaleq r4, r4, r4, r2 @ │ │ │ │ tsteq r5, r0, asr r0 │ │ │ │ - adceq r4, r4, r8, ror #3 │ │ │ │ - addeq pc, pc, ip, lsl ip @ │ │ │ │ + umlaleq r4, r4, r8, r1 @ │ │ │ │ + addeq pc, pc, ip, asr #23 │ │ │ │ │ │ │ │ 002b5e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2b5fd0 │ │ │ │ @@ -56026,21 +56026,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, r0, lsl #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r4, r8, asr r1 │ │ │ │ - adceq r4, r4, sl, lsr #1 │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ + adceq r4, r4, r8, lsl #2 │ │ │ │ + adceq r4, r4, sl, asr r0 │ │ │ │ + adceq r4, r4, r4, lsr #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, ip, lsr #29 │ │ │ │ - adceq r4, r4, ip, asr #32 │ │ │ │ - addeq pc, pc, r0, lsl #21 │ │ │ │ + strdeq r3, [r4], ip @ │ │ │ │ + addeq pc, pc, r0, lsr sl @ │ │ │ │ │ │ │ │ 002b5ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -56135,21 +56135,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0x01152dd4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r4, lsr #31 │ │ │ │ - adceq r3, r4, r4, lsl #30 │ │ │ │ - adceq r3, r4, r8, asr #30 │ │ │ │ + adceq r3, r4, r4, asr pc │ │ │ │ + @ instruction: 0x00a43eb4 │ │ │ │ + strdeq r3, [r4], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, lsl #26 │ │ │ │ - adceq r3, r4, r0, lsr #29 │ │ │ │ - ldrdeq pc, [pc], r4 │ │ │ │ + adceq r3, r4, r0, asr lr │ │ │ │ + addeq pc, pc, r4, lsl #17 │ │ │ │ │ │ │ │ 002b61a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 2b6324 │ │ │ │ @@ -56243,21 +56243,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, r4, lsr ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, ip, lsl lr │ │ │ │ - adceq r3, r4, sl, ror #26 │ │ │ │ - adceq r3, r4, r8, lsr #27 │ │ │ │ + adceq r3, r4, ip, asr #27 │ │ │ │ + adceq r3, r4, sl, lsl sp │ │ │ │ + adceq r3, r4, r8, asr sp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r0, ror #22 │ │ │ │ - strdeq r3, [r4], r8 @ │ │ │ │ - addeq pc, pc, ip, lsr #14 │ │ │ │ + adceq r3, r4, r8, lsr #25 │ │ │ │ + ldrdeq pc, [pc], ip │ │ │ │ │ │ │ │ 002b6348 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56350,19 +56350,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, r4, ror sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r0, asr ip │ │ │ │ - umlaleq r3, r4, ip, fp │ │ │ │ + adceq r3, r4, r0, lsl #24 │ │ │ │ + adceq r3, r4, ip, asr #22 │ │ │ │ @ instruction: 0x011529bc │ │ │ │ - adceq r3, r4, r8, asr fp │ │ │ │ - addeq pc, pc, r8, lsl #11 │ │ │ │ + adceq r3, r4, r8, lsl #22 │ │ │ │ + addeq pc, pc, r8, lsr r5 @ │ │ │ │ │ │ │ │ 002b64e4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -56455,19 +56455,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r5, r8, ror #17 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r6, lsr #20 │ │ │ │ + ldrdeq r3, [r4], r6 @ │ │ │ │ tsteq r5, r4, asr #16 │ │ │ │ - adceq r3, r4, r4, lsl #20 │ │ │ │ - @ instruction: 0x00a439bc │ │ │ │ - addeq pc, pc, ip, ror #7 │ │ │ │ + @ instruction: 0x00a439b4 │ │ │ │ + adceq r3, r4, ip, ror #18 │ │ │ │ + umulleq pc, pc, ip, r3 @ │ │ │ │ │ │ │ │ 002b6680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -56528,15 +56528,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r4, lsr #18 │ │ │ │ + ldrdeq r3, [r4], r4 @ │ │ │ │ @ instruction: 0x011526b8 │ │ │ │ │ │ │ │ 002b6790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56598,15 +56598,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r4, lsl r8 │ │ │ │ + adceq r3, r4, r4, asr #15 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ │ │ │ 002b68a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56668,15 +56668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r3, [r4], ip @ │ │ │ │ + adceq r3, r4, ip, lsr #13 │ │ │ │ @ instruction: 0x01152490 │ │ │ │ │ │ │ │ 002b69b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56735,15 +56735,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r3, [r4], r4 @ │ │ │ │ + adceq r3, r4, r4, lsr #11 │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ │ │ │ │ 002b6ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56805,15 +56805,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r3, [r4], r0 @ │ │ │ │ + adceq r3, r4, r0, lsr #9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, lsl #5 │ │ │ │ │ │ │ │ 002b6bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56875,15 +56875,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r3, [r4], r8 @ │ │ │ │ + adceq r3, r4, r8, lsl #7 │ │ │ │ tsteq r5, ip, ror #2 │ │ │ │ │ │ │ │ 002b6cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56942,15 +56942,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r3, [r4], r0 @ │ │ │ │ + adceq r3, r4, r0, lsl #5 │ │ │ │ tsteq r5, r4, rrx │ │ │ │ │ │ │ │ 002b6dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57011,15 +57011,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r3, r4, r8, lsl #4 │ │ │ │ + @ instruction: 0x00a431b8 │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, ip, asr pc │ │ │ │ │ │ │ │ 002b6ef4 : │ │ │ │ @@ -57082,15 +57082,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r3, r4, ip, ror #1 │ │ │ │ + umlaleq r3, r4, ip, r0 │ │ │ │ tsteq r5, ip, asr #29 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ │ │ │ │ 002b7000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57150,15 +57150,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r2, r4, r0, ror #31 │ │ │ │ + umlaleq r2, r4, r0, pc @ │ │ │ │ tsteq r5, r0, asr #27 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, r4, lsr sp │ │ │ │ │ │ │ │ 002b7108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57222,15 +57222,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #25 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00a42eb0 │ │ │ │ + adceq r2, r4, r0, ror #28 │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ │ │ │ │ 002b7218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57292,15 +57292,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151bbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, lsr #27 │ │ │ │ + adceq r2, r4, r0, asr sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, lsr #22 │ │ │ │ │ │ │ │ 002b7330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57362,15 +57362,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r8, lsl #25 │ │ │ │ + adceq r2, r4, r8, lsr ip │ │ │ │ tsteq r5, r8, lsl #20 │ │ │ │ │ │ │ │ 002b7438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57429,15 +57429,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115199c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, lsl #23 │ │ │ │ + adceq r2, r4, r0, lsr fp │ │ │ │ tsteq r5, r0, lsl #18 │ │ │ │ │ │ │ │ 002b753c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57497,15 +57497,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151898 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r8, ror sl │ │ │ │ + adceq r2, r4, r8, lsr #20 │ │ │ │ tsteq r5, r4, lsl #16 │ │ │ │ │ │ │ │ 002b7644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57565,15 +57565,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151790 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, ror r9 │ │ │ │ + adceq r2, r4, r0, lsr #18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011516fc │ │ │ │ │ │ │ │ 002b7754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57633,15 +57633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, ror #16 │ │ │ │ + adceq r2, r4, r0, lsl r8 │ │ │ │ tsteq r5, ip, ror #11 │ │ │ │ │ │ │ │ 002b7854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57698,15 +57698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, ror #14 │ │ │ │ + adceq r2, r4, r0, lsl r7 │ │ │ │ tsteq r5, ip, ror #9 │ │ │ │ │ │ │ │ 002b7950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57766,15 +57766,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r4, ror #12 │ │ │ │ + adceq r2, r4, r4, lsl r6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011513f0 │ │ │ │ │ │ │ │ 002b7a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57834,15 +57834,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r4, asr r5 │ │ │ │ + adceq r2, r4, r4, lsl #10 │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ │ │ │ │ 002b7b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57899,15 +57899,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r4, asr r4 │ │ │ │ + adceq r2, r4, r4, lsl #8 │ │ │ │ tsteq r5, r0, ror #3 │ │ │ │ │ │ │ │ 002b7c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57970,15 +57970,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r0, asr #6 │ │ │ │ + strdeq r2, [r4], r0 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrsbeq r1, [r5, -r8] │ │ │ │ │ │ │ │ 002b7d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58041,15 +58041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r4, lsr #4 │ │ │ │ + ldrdeq r2, [r4], r4 @ │ │ │ │ @ instruction: 0x01150fbc │ │ │ │ │ │ │ │ 002b7e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58109,15 +58109,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r2, r4, r8, lsl r1 │ │ │ │ + adceq r2, r4, r8, asr #1 │ │ │ │ @ instruction: 0x01150eb0 │ │ │ │ │ │ │ │ 002b7f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58185,15 +58185,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r1, [r4], ip @ │ │ │ │ + adceq r1, r4, ip, lsr #31 │ │ │ │ tsteq r5, ip, lsl #27 │ │ │ │ │ │ │ │ 002b80b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58260,15 +58260,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01150cfc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r1, [r4], r4 @ │ │ │ │ + adceq r1, r4, r4, lsl #29 │ │ │ │ tsteq r5, r4, ror #24 │ │ │ │ │ │ │ │ 002b81d8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58407,17 +58407,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01150ab4 │ │ │ │ - adceq r1, r4, r8, lsl ip │ │ │ │ - addeq sp, pc, ip, lsr #13 │ │ │ │ - addeq sp, pc, r8, asr #13 │ │ │ │ + adceq r1, r4, r8, asr #23 │ │ │ │ + addeq sp, pc, ip, asr r6 @ │ │ │ │ + addeq sp, pc, r8, ror r6 @ │ │ │ │ │ │ │ │ 002b8418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -58504,17 +58504,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011509b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, r4, lsr r9 │ │ │ │ - umlaleq r1, r4, ip, sl │ │ │ │ - addeq sp, pc, r0, lsr r5 @ │ │ │ │ - addeq sp, pc, ip, asr #10 │ │ │ │ + adceq r1, r4, ip, asr #20 │ │ │ │ + addeq sp, pc, r0, ror #9 │ │ │ │ + strdeq sp, [pc], ip │ │ │ │ │ │ │ │ 002b8594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2b8688 │ │ │ │ @@ -58572,15 +58572,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r0, lsr #20 │ │ │ │ + ldrdeq r1, [r4], r0 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011507b0 │ │ │ │ │ │ │ │ 002b86a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58639,15 +58639,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r4, lsl r9 │ │ │ │ + adceq r1, r4, r4, asr #17 │ │ │ │ tsteq r5, r4, lsr #13 │ │ │ │ │ │ │ │ 002b879c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58703,15 +58703,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r8, lsl r8 │ │ │ │ + adceq r1, r4, r8, asr #15 │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ │ │ │ │ 002b8894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58770,15 +58770,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r0, lsr #14 │ │ │ │ + ldrdeq r1, [r4], r0 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011504b0 │ │ │ │ │ │ │ │ 002b89a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58837,15 +58837,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r4, lsl r6 │ │ │ │ + adceq r1, r4, r4, asr #11 │ │ │ │ tsteq r5, r4, lsr #7 │ │ │ │ │ │ │ │ 002b8a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58901,15 +58901,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r8, lsl r5 │ │ │ │ + adceq r1, r4, r8, asr #9 │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ │ │ │ 002b8b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58971,15 +58971,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r8, lsl #8 │ │ │ │ + @ instruction: 0x00a413b8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, lsr #3 │ │ │ │ │ │ │ │ 002b8cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59041,15 +59041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r1, [r4], r0 @ │ │ │ │ + adceq r1, r4, r0, lsr #5 │ │ │ │ tsteq r5, ip, lsl #1 │ │ │ │ │ │ │ │ 002b8db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59108,15 +59108,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r1, r4, r8, ror #3 │ │ │ │ + umlaleq r1, r4, r8, r1 │ │ │ │ tstpeq r4, r4, lsl #31 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59183,15 +59183,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114fef8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r1, [r4], r0 @ │ │ │ │ + adceq r1, r4, r0, lsl #1 │ │ │ │ tstpeq r4, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59257,15 +59257,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114fdd4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, ip, lsr #31 │ │ │ │ + adceq r0, r4, ip, asr pc │ │ │ │ tstpeq r4, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b90fc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59401,17 +59401,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tstpeq r4, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0114fb94 │ │ │ │ - adceq r0, r4, r0, lsl #26 │ │ │ │ - umulleq ip, pc, r4, r7 @ │ │ │ │ - @ instruction: 0x008fc7b0 │ │ │ │ + @ instruction: 0x00a40cb0 │ │ │ │ + addeq ip, pc, r4, asr #14 │ │ │ │ + addeq ip, pc, r0, ror #14 │ │ │ │ │ │ │ │ 002b9330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -59495,17 +59495,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0114fa98 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r4, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ - umlaleq r0, r4, r0, fp │ │ │ │ - addeq ip, pc, r4, lsr #12 │ │ │ │ - addeq ip, pc, r0, asr #12 │ │ │ │ + adceq r0, r4, r0, asr #22 │ │ │ │ + ldrdeq ip, [pc], r4 │ │ │ │ + strdeq ip, [pc], r0 │ │ │ │ │ │ │ │ 002b94a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 2b9598 │ │ │ │ @@ -59564,15 +59564,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, ip, lsl fp │ │ │ │ + adceq r0, r4, ip, asr #21 │ │ │ │ tstpeq r4, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b95a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59632,15 +59632,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsr #16 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r4, lsl sl │ │ │ │ + adceq r0, r4, r4, asr #19 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0114f798 │ │ │ │ │ │ │ │ 002b96b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59700,15 +59700,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r4, lsl #18 │ │ │ │ + @ instruction: 0x00a408b4 │ │ │ │ tstpeq r4, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b97b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59765,15 +59765,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r4, lsl #16 │ │ │ │ + @ instruction: 0x00a407b4 │ │ │ │ tstpeq r4, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b98b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59832,15 +59832,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r8, lsl #14 │ │ │ │ + @ instruction: 0x00a406b8 │ │ │ │ @ instruction: 0x0114f490 │ │ │ │ │ │ │ │ 002b99b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59899,15 +59899,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r4, lsl #12 │ │ │ │ + @ instruction: 0x00a405b4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tstpeq r4, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59966,15 +59966,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r0, [r4], r8 @ │ │ │ │ + adceq r0, r4, r8, lsr #9 │ │ │ │ tstpeq r4, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60030,15 +60030,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r0, [r4], ip @ │ │ │ │ + adceq r0, r4, ip, lsr #7 │ │ │ │ tstpeq r4, r4, lsl #3 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60090,15 +60090,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r4, ip, lsr #6 │ │ │ │ + ldrdeq r0, [r4], ip @ │ │ │ │ tstpeq r4, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0114f098 │ │ │ │ │ │ │ │ 002b9da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -60151,15 +60151,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r4, ip, lsr r2 │ │ │ │ + adceq r0, r4, ip, ror #3 │ │ │ │ tstpeq r4, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ │ │ │ │ 002b9e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60219,15 +60219,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r0, lsl r1 │ │ │ │ + adceq r0, r4, r0, asr #1 │ │ │ │ @ instruction: 0x0114eeb0 │ │ │ │ │ │ │ │ 002b9f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60286,15 +60286,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r0, r4, r0, lsl r0 │ │ │ │ + adceq pc, r3, r0, asr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114edb0 │ │ │ │ │ │ │ │ 002ba09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60352,15 +60352,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r8, lsl #30 │ │ │ │ + @ instruction: 0x00a3feb8 │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ │ │ │ │ 002ba198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60416,15 +60416,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, ip, lsl #28 │ │ │ │ + @ instruction: 0x00a3fdbc │ │ │ │ tsteq r4, ip, lsr #23 │ │ │ │ │ │ │ │ 002ba290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60483,15 +60483,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, lsl sp @ │ │ │ │ + adceq pc, r3, r4, asr #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114eab4 │ │ │ │ │ │ │ │ 002ba398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60549,15 +60549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, ip, lsl #24 │ │ │ │ + @ instruction: 0x00a3fbbc │ │ │ │ tsteq r4, ip, lsr #19 │ │ │ │ │ │ │ │ 002ba494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60613,15 +60613,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r0, lsl fp @ │ │ │ │ + adceq pc, r3, r0, asr #21 │ │ │ │ @ instruction: 0x0114e8b0 │ │ │ │ │ │ │ │ 002ba58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60679,15 +60679,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r3, r4, asr sl @ │ │ │ │ + adceq pc, r3, r4, lsl #20 │ │ │ │ tsteq r4, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e7b4 │ │ │ │ │ │ │ │ 002ba698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -60746,15 +60746,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r3, r8, asr #18 │ │ │ │ + strdeq pc, [r3], r8 @ │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsr #13 │ │ │ │ │ │ │ │ 002ba798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60811,15 +60811,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r3, r8, asr #16 │ │ │ │ + strdeq pc, [r3], r8 @ │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ │ │ │ 002ba894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60879,15 +60879,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, lsr #14 │ │ │ │ + ldrdeq pc, [r3], r4 @ │ │ │ │ @ instruction: 0x0114e4b0 │ │ │ │ │ │ │ │ 002ba994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60946,15 +60946,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, lsr #12 │ │ │ │ + ldrdeq pc, [r3], r4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e3b0 │ │ │ │ │ │ │ │ 002baa9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61012,15 +61012,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, ip, lsl r5 @ │ │ │ │ + adceq pc, r3, ip, asr #9 │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ │ │ │ │ 002bab98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61076,15 +61076,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r0, lsr #8 │ │ │ │ + ldrdeq pc, [r3], r0 @ │ │ │ │ tsteq r4, ip, lsr #3 │ │ │ │ │ │ │ │ 002bac90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61140,15 +61140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, lsr #6 │ │ │ │ + ldrdeq pc, [r3], r4 @ │ │ │ │ ldrheq lr, [r4, -ip] │ │ │ │ │ │ │ │ 002bad88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61205,15 +61205,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, ip, lsr #4 │ │ │ │ + ldrdeq pc, [r3], ip @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, asr #31 │ │ │ │ │ │ │ │ 002bae88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61269,15 +61269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, ip, lsr #2 │ │ │ │ + ldrdeq pc, [r3], ip @ │ │ │ │ tsteq r4, r4, asr #29 │ │ │ │ │ │ │ │ 002baf7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61331,15 +61331,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r8, lsr r0 @ │ │ │ │ + adceq lr, r3, r8, ror #31 │ │ │ │ @ instruction: 0x0114ddd0 │ │ │ │ │ │ │ │ 002bb06c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61396,15 +61396,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r8, asr #30 │ │ │ │ + strdeq lr, [r3], r8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, ror #25 │ │ │ │ │ │ │ │ 002bb16c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61460,15 +61460,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r8, asr #28 │ │ │ │ + strdeq lr, [r3], r8 @ │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ │ │ │ 002bb260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61522,15 +61522,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r4, asr sp │ │ │ │ + adceq lr, r3, r4, lsl #26 │ │ │ │ tsteq r4, ip, ror #21 │ │ │ │ │ │ │ │ 002bb350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61590,15 +61590,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, ip, asr #24 │ │ │ │ + strdeq lr, [r3], ip @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114d9f0 │ │ │ │ │ │ │ │ 002bb45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61657,15 +61657,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r0, asr #22 │ │ │ │ + strdeq lr, [r3], r0 @ │ │ │ │ tsteq r4, r4, ror #17 │ │ │ │ │ │ │ │ 002bb55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61722,15 +61722,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r0, asr #20 │ │ │ │ + strdeq lr, [r3], r0 @ │ │ │ │ tsteq r4, r4, ror #15 │ │ │ │ │ │ │ │ 002bb658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61795,15 +61795,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r0, lsr r9 │ │ │ │ + adceq lr, r3, r0, ror #17 │ │ │ │ tsteq r4, ip, asr #13 │ │ │ │ │ │ │ │ 002bb774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61867,15 +61867,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r4, lsl r8 │ │ │ │ + adceq lr, r3, r4, asr #15 │ │ │ │ @ instruction: 0x0114d5b0 │ │ │ │ │ │ │ │ 002bb88c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61981,15 +61981,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r0, ror #12 │ │ │ │ + adceq lr, r3, r0, lsl r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, lsl #8 │ │ │ │ │ │ │ │ 002bba48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62044,15 +62044,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, ip, ror #10 │ │ │ │ + adceq lr, r3, ip, lsl r5 │ │ │ │ tsteq r4, r8, lsl #6 │ │ │ │ │ │ │ │ 002bbb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62105,15 +62105,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d29c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, ip, ror r4 │ │ │ │ + adceq lr, r3, ip, lsr #8 │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ │ │ │ │ 002bbc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62169,15 +62169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d1b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r8, lsl #7 │ │ │ │ + adceq lr, r3, r8, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, lsr #2 │ │ │ │ │ │ │ │ 002bbd20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62232,15 +62232,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [r4, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq lr, r3, r4, r2 │ │ │ │ + adceq lr, r3, r4, asr #4 │ │ │ │ tsteq r4, r0, lsr r0 │ │ │ │ │ │ │ │ 002bbe10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62293,15 +62293,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r4, lsr #3 │ │ │ │ + adceq lr, r3, r4, asr r1 │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ │ │ │ │ 002bbefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62360,15 +62360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ced8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq lr, r3, ip, r0 │ │ │ │ + adceq lr, r3, ip, asr #32 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ │ │ │ │ 002bc004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62426,15 +62426,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114cdd0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq sp, r3, r8, pc @ │ │ │ │ + adceq sp, r3, r8, asr #30 │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ │ │ │ │ 002bc100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62490,15 +62490,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ccd4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq sp, r3, ip, lr │ │ │ │ + adceq sp, r3, ip, asr #28 │ │ │ │ tsteq r4, r4, asr #24 │ │ │ │ │ │ │ │ 002bc1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62562,15 +62562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114cbb8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq sp, r3, r0, sp │ │ │ │ + adceq sp, r3, r0, asr #26 │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ │ │ │ │ 002bc310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62633,15 +62633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r8, ror ip │ │ │ │ + adceq sp, r3, r8, lsr #24 │ │ │ │ tsteq r4, r8, lsl sl │ │ │ │ │ │ │ │ 002bc424 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62747,15 +62747,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c8f0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq sp, [r3], r8 @ │ │ │ │ + adceq sp, r3, r8, lsl #21 │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ │ │ │ │ 002bc5dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62812,15 +62812,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c7f8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r0, ror #19 │ │ │ │ + umlaleq sp, r3, r0, r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, ror r7 │ │ │ │ │ │ │ │ 002bc6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62876,15 +62876,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c6f8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r0, ror #17 │ │ │ │ + umlaleq sp, r3, r0, r8 │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ │ │ │ 002bc7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62938,15 +62938,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, ip, ror #15 │ │ │ │ + umlaleq sp, r3, ip, r7 │ │ │ │ tsteq r4, ip, ror r5 │ │ │ │ │ │ │ │ 002bc8c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63001,15 +63001,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq sp, [r3], ip @ │ │ │ │ + adceq sp, r3, ip, lsr #13 │ │ │ │ @ instruction: 0x0114c490 │ │ │ │ │ │ │ │ 002bc9b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63065,15 +63065,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r8, lsl #12 │ │ │ │ + @ instruction: 0x00a3d5b8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114c39c │ │ │ │ │ │ │ │ 002bcab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63128,15 +63128,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, ip, lsl #10 │ │ │ │ + @ instruction: 0x00a3d4bc │ │ │ │ tsteq r4, r0, lsr #5 │ │ │ │ │ │ │ │ 002bcba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63189,15 +63189,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, ip, lsl r4 │ │ │ │ + adceq sp, r3, ip, asr #7 │ │ │ │ @ instruction: 0x0114c1b0 │ │ │ │ │ │ │ │ 002bcc8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63280,15 +63280,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2bcd00 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sp, r3, ip, lsr #5 │ │ │ │ + adceq sp, r3, ip, asr r2 │ │ │ │ tsteq r4, ip, rrx │ │ │ │ │ │ │ │ 002bcdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63372,15 +63372,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bce68 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sp, r3, r4, asr #2 │ │ │ │ + strdeq sp, [r3], r4 @ │ │ │ │ tsteq r4, r4, lsl #30 │ │ │ │ │ │ │ │ 002bcf58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63464,15 +63464,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcfd0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq ip, [r3], ip @ │ │ │ │ + adceq ip, r3, ip, lsl #31 │ │ │ │ @ instruction: 0x0114bd9c │ │ │ │ │ │ │ │ 002bd0c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63548,15 +63548,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bd134 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq ip, r3, r0, lr │ │ │ │ + adceq ip, r3, r0, asr #28 │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ │ │ │ │ 002bd208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63631,15 +63631,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd278 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114bbd4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq ip, r3, ip, asr #26 │ │ │ │ + strdeq ip, [r3], ip @ │ │ │ │ tsteq r4, ip, lsl #22 │ │ │ │ │ │ │ │ 002bd34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63714,15 +63714,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd3bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ba90 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq ip, r3, r8, lsl #24 │ │ │ │ + @ instruction: 0x00a3cbb8 │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ │ │ │ │ 002bd490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63797,15 +63797,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd500 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq ip, r3, r4, asr #21 │ │ │ │ + adceq ip, r3, r4, ror sl │ │ │ │ tsteq r4, r4, lsl #17 │ │ │ │ │ │ │ │ 002bd5d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63823,15 +63823,15 @@ │ │ │ │ bne 2bd670 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd670 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd670 │ │ │ │ - bl bb36a0 │ │ │ │ + bl bb3650 │ │ │ │ ldr r2, [pc, #284] @ 2bd754 │ │ │ │ ldr r3, [pc, #276] @ 2bd750 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63899,15 +63899,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd630 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0114b7bc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, ip, ror #17 │ │ │ │ + umlaleq ip, r3, ip, r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd764 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2bd5d4 │ │ │ │ @@ -63935,15 +63935,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bd818 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bd818 │ │ │ │ - bl bb36a0 │ │ │ │ + bl bb3650 │ │ │ │ ldr r2, [pc, #260] @ 2bd8e4 │ │ │ │ ldr r3, [pc, #252] @ 2bd8e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64004,15 +64004,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd7d8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r4, lsl r6 │ │ │ │ - adceq ip, r3, ip, asr r7 │ │ │ │ + adceq ip, r3, ip, lsl #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64027,15 +64027,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd980 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd980 │ │ │ │ - bl bb3670 │ │ │ │ + bl bb3620 │ │ │ │ ldr r2, [pc, #260] @ 2bda4c │ │ │ │ ldr r3, [pc, #252] @ 2bda48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64096,15 +64096,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd940 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, ip, lsr #9 │ │ │ │ - strdeq ip, [r3], r4 @ │ │ │ │ + adceq ip, r3, r4, lsr #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bda58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64119,15 +64119,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bdae8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdae8 │ │ │ │ - bl bb3670 │ │ │ │ + bl bb3620 │ │ │ │ ldr r2, [pc, #260] @ 2bdbb4 │ │ │ │ ldr r3, [pc, #252] @ 2bdbb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64188,15 +64188,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bdaa8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r4, asr #6 │ │ │ │ - adceq ip, r3, ip, lsl #9 │ │ │ │ + adceq ip, r3, ip, lsr r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bdbc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64214,15 +64214,15 @@ │ │ │ │ bne 2bdc58 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bdc58 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bdc58 │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ ldr r2, [pc, #284] @ 2bdd40 │ │ │ │ ldr r3, [pc, #276] @ 2bdd3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64290,15 +64290,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdc1c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0114b1d0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, r4, lsl #6 │ │ │ │ + @ instruction: 0x00a3c2b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdd50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64316,15 +64316,15 @@ │ │ │ │ bne 2bdde8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdde8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdde8 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ ldr r2, [pc, #284] @ 2bded0 │ │ │ │ ldr r3, [pc, #276] @ 2bdecc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64392,15 +64392,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bddac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, r4, ror r1 │ │ │ │ + adceq ip, r3, r4, lsr #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64418,15 +64418,15 @@ │ │ │ │ bne 2bdf78 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdf78 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdf78 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ ldr r2, [pc, #284] @ 2be060 │ │ │ │ ldr r3, [pc, #276] @ 2be05c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64494,15 +64494,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdf3c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114aef4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0114aeb0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, ror #31 │ │ │ │ + umlaleq fp, r3, r4, pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64518,15 +64518,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2be100 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2be100 │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ ldr r2, [pc, #260] @ 2be1d0 │ │ │ │ ldr r3, [pc, #252] @ 2be1cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64587,15 +64587,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be0c4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ - adceq fp, r3, r4, ror lr │ │ │ │ + adceq fp, r3, r4, lsr #28 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64610,15 +64610,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be268 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be268 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ ldr r2, [pc, #260] @ 2be338 │ │ │ │ ldr r3, [pc, #252] @ 2be334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64679,15 +64679,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be22c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114abfc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr #23 │ │ │ │ - adceq fp, r3, ip, lsl #26 │ │ │ │ + @ instruction: 0x00a3bcbc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64702,15 +64702,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be3d0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be3d0 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ ldr r2, [pc, #260] @ 2be4a0 │ │ │ │ ldr r3, [pc, #252] @ 2be49c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64771,15 +64771,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be394 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114aa94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, asr sl │ │ │ │ - adceq fp, r3, r4, lsr #23 │ │ │ │ + adceq fp, r3, r4, asr fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64863,15 +64863,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2be520 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, lsl #21 │ │ │ │ + adceq fp, r3, ip, lsr sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ │ │ │ │ 002be618 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -65438,15 +65438,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, ror #3 │ │ │ │ + umlaleq fp, r3, r4, r1 │ │ │ │ @ instruction: 0x01149f9c │ │ │ │ │ │ │ │ 002beea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65512,15 +65512,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r8, asr #1 │ │ │ │ + adceq fp, r3, r8, ror r0 │ │ │ │ tsteq r4, ip, ror lr │ │ │ │ │ │ │ │ 002befc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65586,15 +65586,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r8, lsr #31 │ │ │ │ + adceq sl, r3, r8, asr pc │ │ │ │ tsteq r4, ip, asr sp │ │ │ │ │ │ │ │ 002bf0e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65656,15 +65656,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #25 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq sl, r3, r0, lr │ │ │ │ + adceq sl, r3, r0, asr #28 │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ │ │ │ │ 002bf1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65719,15 +65719,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r3, r0, lsr #27 │ │ │ │ + adceq sl, r3, r0, asr sp │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ │ │ │ │ 002bf2ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65782,15 +65782,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01149af0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r3, ip, lsr #25 │ │ │ │ + adceq sl, r3, ip, asr ip │ │ │ │ tsteq r4, ip, asr sl │ │ │ │ │ │ │ │ 002bf3e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65845,15 +65845,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011499fc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00a3abb8 │ │ │ │ + adceq sl, r3, r8, ror #22 │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ │ │ │ 002bf4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65871,15 +65871,15 @@ │ │ │ │ bne 2bf570 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bf570 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf570 │ │ │ │ - bl bb3690 │ │ │ │ + bl bb3640 │ │ │ │ ldr r2, [pc, #240] @ 2bf628 │ │ │ │ ldr r3, [pc, #232] @ 2bf624 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65935,15 +65935,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bf588 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011498bc │ │ │ │ - adceq sl, r3, ip, ror #20 │ │ │ │ + adceq sl, r3, ip, lsl sl │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65962,15 +65962,15 @@ │ │ │ │ bne 2bf6d4 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf6d4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf6d4 │ │ │ │ - bl bb3668 │ │ │ │ + bl bb3618 │ │ │ │ ldr r2, [pc, #220] @ 2bf778 │ │ │ │ ldr r3, [pc, #212] @ 2bf774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66021,15 +66021,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf6ec │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114979c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ - adceq sl, r3, ip, lsl #18 │ │ │ │ + @ instruction: 0x00a3a8bc │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66048,15 +66048,15 @@ │ │ │ │ bne 2bf824 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf824 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf824 │ │ │ │ - bl bb3668 │ │ │ │ + bl bb3618 │ │ │ │ ldr r2, [pc, #220] @ 2bf8c8 │ │ │ │ ldr r3, [pc, #212] @ 2bf8c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66107,15 +66107,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf83c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ - @ instruction: 0x00a3a7bc │ │ │ │ + adceq sl, r3, ip, ror #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66132,15 +66132,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bf96c │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf96c │ │ │ │ - bl bb3690 │ │ │ │ + bl bb3640 │ │ │ │ ldr r2, [pc, #212] @ 2bfa08 │ │ │ │ ldr r3, [pc, #204] @ 2bfa04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66189,15 +66189,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf92c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ - adceq sl, r3, r0, asr #12 │ │ │ │ + strdeq sl, [r3], r0 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfa14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66212,15 +66212,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bfaa0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfaa0 │ │ │ │ - bl bb3668 │ │ │ │ + bl bb3618 │ │ │ │ ldr r2, [pc, #184] @ 2bfb24 │ │ │ │ ldr r3, [pc, #176] @ 2bfb20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66262,15 +66262,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bfa64 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, lsl #7 │ │ │ │ - adceq sl, r3, r0, lsr r5 │ │ │ │ + adceq sl, r3, r0, ror #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfb30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66285,15 +66285,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bfbbc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfbbc │ │ │ │ - bl bb3668 │ │ │ │ + bl bb3618 │ │ │ │ ldr r2, [pc, #184] @ 2bfc40 │ │ │ │ ldr r3, [pc, #176] @ 2bfc3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66335,15 +66335,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bfb80 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, ip, ror #4 │ │ │ │ - adceq sl, r3, r4, lsl r4 │ │ │ │ + adceq sl, r3, r4, asr #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfc4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66361,15 +66361,15 @@ │ │ │ │ bne 2bfce4 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bfce4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfce4 │ │ │ │ - bl bb2d34 │ │ │ │ + bl bb2ce4 │ │ │ │ ldr r2, [pc, #240] @ 2bfda0 │ │ │ │ ldr r3, [pc, #232] @ 2bfd9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66425,15 +66425,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bfcfc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01149190 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r4, asr #2 │ │ │ │ - strdeq sl, [r3], r8 @ │ │ │ │ + adceq sl, r3, r8, lsr #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfdb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66452,15 +66452,15 @@ │ │ │ │ bne 2bfe48 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfe48 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfe48 │ │ │ │ - bl bb2ca0 │ │ │ │ + bl bb2c50 │ │ │ │ ldr r2, [pc, #220] @ 2bfef0 │ │ │ │ ldr r3, [pc, #212] @ 2bfeec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66511,15 +66511,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfe60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, ror #31 │ │ │ │ - umlaleq sl, r3, r8, r1 │ │ │ │ + adceq sl, r3, r8, asr #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bff00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66538,15 +66538,15 @@ │ │ │ │ bne 2bff98 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bff98 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bff98 │ │ │ │ - bl bb2ca0 │ │ │ │ + bl bb2c50 │ │ │ │ ldr r2, [pc, #220] @ 2c0040 │ │ │ │ ldr r3, [pc, #212] @ 2c003c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66597,15 +66597,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bffb0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01148ed4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01148e90 │ │ │ │ - adceq sl, r3, r8, asr #32 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002c0050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66622,15 +66622,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2c00e0 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c00e0 │ │ │ │ - bl bb2d34 │ │ │ │ + bl bb2ce4 │ │ │ │ ldr r2, [pc, #212] @ 2c0180 │ │ │ │ ldr r3, [pc, #204] @ 2c017c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66679,15 +66679,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c00a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ - adceq r9, r3, ip, asr #29 │ │ │ │ + adceq r9, r3, ip, ror lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c018c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66702,15 +66702,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c0214 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c0214 │ │ │ │ - bl bb2ca0 │ │ │ │ + bl bb2c50 │ │ │ │ ldr r2, [pc, #184] @ 2c029c │ │ │ │ ldr r3, [pc, #176] @ 2c0298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66752,15 +66752,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c01dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ - @ instruction: 0x00a39dbc │ │ │ │ + adceq r9, r3, ip, ror #26 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c02a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66775,15 +66775,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c0330 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c0330 │ │ │ │ - bl bb2ca0 │ │ │ │ + bl bb2c50 │ │ │ │ ldr r2, [pc, #184] @ 2c03b8 │ │ │ │ ldr r3, [pc, #176] @ 2c03b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66825,15 +66825,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c02f8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01148af4 │ │ │ │ - adceq r9, r3, r0, lsr #25 │ │ │ │ + adceq r9, r3, r0, asr ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c03c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66902,15 +66902,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umlaleq r9, r3, ip, fp │ │ │ │ + adceq r9, r3, ip, asr #22 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, asr r9 │ │ │ │ │ │ │ │ 002c04f4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66991,15 +66991,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #17 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r3, r4, asr sl │ │ │ │ + adceq r9, r3, r4, lsl #20 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, lsl #16 │ │ │ │ │ │ │ │ 002c0638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67055,15 +67055,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #15 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r3, r0, ror #18 │ │ │ │ + adceq r9, r3, r0, lsl r9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ │ │ │ │ 002c0730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67119,15 +67119,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r3, r8, ror #16 │ │ │ │ + adceq r9, r3, r8, lsl r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ │ │ │ │ 002c0828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67183,15 +67183,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011485b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r3, r0, ror r7 │ │ │ │ + adceq r9, r3, r0, lsr #14 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ │ │ │ 002c0920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67716,15 +67716,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r3, r8, ror #1 │ │ │ │ + umlaleq r9, r3, r8, r0 │ │ │ │ @ instruction: 0x01147df0 │ │ │ │ │ │ │ │ 002c1058 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67824,15 +67824,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r8, r3, r0, asr #30 │ │ │ │ + strdeq r8, [r3], r0 @ │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ │ │ │ │ 002c1200 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67932,15 +67932,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq r8, r3, r8, sp │ │ │ │ + adceq r8, r3, r8, asr #26 │ │ │ │ tsteq r4, r0, lsr #21 │ │ │ │ │ │ │ │ 002c13a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68040,15 +68040,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r8, [r3], r0 @ │ │ │ │ + adceq r8, r3, r0, lsr #23 │ │ │ │ @ instruction: 0x011478f8 │ │ │ │ │ │ │ │ 002c1550 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68148,15 +68148,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r8, r3, r8, asr #20 │ │ │ │ + strdeq r8, [r3], r8 @ │ │ │ │ tsteq r4, r0, asr r7 │ │ │ │ │ │ │ │ 002c16f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68256,15 +68256,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011476d4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r8, r3, r0, lsr #17 │ │ │ │ + adceq r8, r3, r0, asr r8 │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ │ │ │ │ 002c18a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68364,15 +68364,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r8, [r3], r8 @ │ │ │ │ + adceq r8, r3, r8, lsr #13 │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ │ │ │ │ 002c1a48 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68472,15 +68472,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r8, r3, r0, asr r5 │ │ │ │ + adceq r8, r3, r0, lsl #10 │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ │ │ │ 002c1bf0 : │ │ │ │ mov r3, #0 │ │ │ │ b 295d60 │ │ │ │ │ │ │ │ 002c1bf8 : │ │ │ │ @@ -68509,46 +68509,46 @@ │ │ │ │ b 296100 │ │ │ │ ldr r3, [pc, #180] @ 2c1d08 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1cb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3b10 │ │ │ │ + bl bb3ac0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1cc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3ac0 │ │ │ │ + bl bb3a70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1cc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1c34 │ │ │ │ b 2c1c5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3b10 │ │ │ │ + bl bb3ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c34 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3ae8 │ │ │ │ + bl bb3a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c34 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68578,46 +68578,46 @@ │ │ │ │ b 296100 │ │ │ │ ldr r3, [pc, #180] @ 2c1e14 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1dc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3b10 │ │ │ │ + bl bb3ac0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1dd0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3ac0 │ │ │ │ + bl bb3a70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1dd0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3ad4 │ │ │ │ + bl bb3a84 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1d40 │ │ │ │ b 2c1d68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3b10 │ │ │ │ + bl bb3ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3ae8 │ │ │ │ + bl bb3a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d40 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68664,33 +68664,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1f30 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3344 │ │ │ │ + bl bb32f4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1f40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb32f4 │ │ │ │ + bl bb32a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1f40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68700,22 +68700,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1e5c │ │ │ │ b 2c1eb0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb3344 │ │ │ │ + bl bb32f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1e5c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb331c │ │ │ │ + bl bb32cc │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1e5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68762,33 +68762,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c20b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3344 │ │ │ │ + bl bb32f4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c20c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb32f4 │ │ │ │ + bl bb32a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c20c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68798,22 +68798,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1fdc │ │ │ │ b 2c2030 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb3344 │ │ │ │ + bl bb32f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1fdc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb331c │ │ │ │ + bl bb32cc │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1fdc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -69012,21 +69012,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2c240c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, r4, ror fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, ip, asr #26 │ │ │ │ - @ instruction: 0x00a37cbc │ │ │ │ + strdeq r7, [r3], ip @ │ │ │ │ + adceq r7, r3, ip, ror #24 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r7, r3, ip, asr #25 │ │ │ │ + adceq r7, r3, ip, ror ip │ │ │ │ tsteq r4, r8, lsl #21 │ │ │ │ - adceq r7, r3, r4, lsr ip │ │ │ │ - addeq r3, pc, r4, ror #12 │ │ │ │ + adceq r7, r3, r4, ror #23 │ │ │ │ + addeq r3, pc, r4, lsl r6 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69124,22 +69124,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c25c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, r8, lsl #23 │ │ │ │ - adceq r7, r3, r6, lsl #22 │ │ │ │ + adceq r7, r3, r8, lsr fp │ │ │ │ + @ instruction: 0x00a37ab6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r7, r3, r0, lsl fp │ │ │ │ + adceq r7, r3, r0, asr #21 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r8, asr #17 │ │ │ │ - adceq r7, r3, ip, ror sl │ │ │ │ - addeq r3, pc, ip, lsr #9 │ │ │ │ + adceq r7, r3, ip, lsr #20 │ │ │ │ + addeq r3, pc, ip, asr r4 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c25cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69236,24 +69236,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2c2788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r7, r3, r8, lsl sl │ │ │ │ + adceq r7, r3, r8, asr #19 │ │ │ │ @ instruction: 0x011467f4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, ip, asr #18 │ │ │ │ + strdeq r7, [r3], ip @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r7, r3, r0, asr r9 │ │ │ │ + adceq r7, r3, r0, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r8, lsl #14 │ │ │ │ - @ instruction: 0x00a378bc │ │ │ │ - addeq r3, pc, ip, ror #5 │ │ │ │ + adceq r7, r3, ip, ror #16 │ │ │ │ + umulleq r3, pc, ip, r2 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c278c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69353,22 +69353,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c294c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, r4, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, ip, lsl r8 │ │ │ │ - umlaleq r7, r3, r6, r7 │ │ │ │ + adceq r7, r3, ip, asr #15 │ │ │ │ + adceq r7, r3, r6, asr #14 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umlaleq r7, r3, r4, r7 │ │ │ │ + adceq r7, r3, r4, asr #14 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, asr #10 │ │ │ │ - strdeq r7, [r3], r8 @ │ │ │ │ - addeq r3, pc, r8, lsr #2 │ │ │ │ + adceq r7, r3, r8, lsr #13 │ │ │ │ + ldrdeq r3, [pc], r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2950 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69465,20 +69465,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2c2afc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, ip, ror #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, r8, asr #12 │ │ │ │ - @ instruction: 0x00a375b8 │ │ │ │ + strdeq r7, [r3], r8 @ │ │ │ │ + adceq r7, r3, r8, ror #10 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x01146390 │ │ │ │ - adceq r7, r3, r0, asr #10 │ │ │ │ - addeq r2, pc, r0, ror pc @ │ │ │ │ + strdeq r7, [r3], r0 @ │ │ │ │ + addeq r2, pc, r0, lsr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2b00 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69571,19 +69571,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2c2c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, ip, asr #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r7, r3, lr, lsr #8 │ │ │ │ + ldrdeq r7, [r3], lr @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r4, lsl #4 │ │ │ │ - adceq r7, r3, r0, lsr #7 │ │ │ │ - ldrdeq r2, [pc], r0 │ │ │ │ + adceq r7, r3, r0, asr r3 │ │ │ │ + addeq r2, pc, r0, lsl #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69801,22 +69801,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c3030 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c3034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq r7, [r3], ip @ │ │ │ │ - adceq r7, r3, r8, lsl r2 │ │ │ │ + adceq r7, r3, ip, lsr #5 │ │ │ │ + adceq r7, r3, r8, asr #3 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r7, r3, r0, asr r0 │ │ │ │ - addeq r2, pc, r4, ror #21 │ │ │ │ - addeq r2, pc, r0, lsl #22 │ │ │ │ - strdeq r6, [r3], ip @ │ │ │ │ - addeq r2, pc, r4, lsr sl @ │ │ │ │ + adceq r7, r3, r0 │ │ │ │ + umulleq r2, pc, r4, sl @ │ │ │ │ + @ instruction: 0x008f2ab0 │ │ │ │ + adceq r6, r3, ip, lsr #31 │ │ │ │ + addeq r2, pc, r4, ror #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c3038 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 2c30a8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -69986,31 +69986,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -70136,23 +70136,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r4, ip, lsr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r6, [r3], ip @ │ │ │ │ - adceq r6, r3, ip, lsl #27 │ │ │ │ + adceq r6, r3, ip, lsr #27 │ │ │ │ + adceq r6, r3, ip, lsr sp │ │ │ │ tsteq r4, ip, lsl sl │ │ │ │ - umlaleq r6, r3, r0, fp │ │ │ │ - adceq r6, r3, r4, lsl fp │ │ │ │ + adceq r6, r3, r0, asr #22 │ │ │ │ + adceq r6, r3, r4, asr #21 │ │ │ │ + strdeq r2, [pc], r8 │ │ │ │ + umlaleq r6, r3, r8, sl │ │ │ │ + addeq r2, pc, ip, lsr #10 │ │ │ │ addeq r2, pc, r8, asr #10 │ │ │ │ - adceq r6, r3, r8, ror #21 │ │ │ │ - addeq r2, pc, ip, ror r5 @ │ │ │ │ - umulleq r2, pc, r8, r5 @ │ │ │ │ │ │ │ │ 002c355c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -70367,22 +70367,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c38e8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c38ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r6, r3, r0, asr #20 │ │ │ │ - adceq r6, r3, sl, ror #18 │ │ │ │ + strdeq r6, [r3], r0 @ │ │ │ │ + adceq r6, r3, sl, lsl r9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - umlaleq r6, r3, r8, r7 │ │ │ │ - addeq r2, pc, ip, lsr #4 │ │ │ │ - addeq r2, pc, r8, asr #4 │ │ │ │ - adceq r6, r3, r4, asr #14 │ │ │ │ - addeq r2, pc, ip, ror r1 @ │ │ │ │ + adceq r6, r3, r8, asr #14 │ │ │ │ + ldrdeq r2, [pc], ip │ │ │ │ + strdeq r2, [pc], r8 │ │ │ │ + strdeq r6, [r3], r4 @ │ │ │ │ + addeq r2, pc, ip, lsr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c38f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70482,59 +70482,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70562,43 +70562,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70654,33 +70654,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -70740,37 +70740,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70826,15 +70826,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -71319,35 +71319,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r4, ip, asr #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r3, r4, asr #11 │ │ │ │ - adceq r5, r3, r6, lsl #29 │ │ │ │ + adceq r6, r3, r4, ror r5 │ │ │ │ + adceq r5, r3, r6, lsr lr │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01144b98 │ │ │ │ - adceq r5, r3, r2, asr #24 │ │ │ │ + strdeq r5, [r3], r2 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - umlaleq r5, r3, r0, sl │ │ │ │ - addeq r1, pc, r4, lsr #10 │ │ │ │ - addeq r1, pc, r0, asr #10 │ │ │ │ - adceq r5, r3, ip, lsl sl │ │ │ │ - addeq r1, pc, r0, asr r4 @ │ │ │ │ + adceq r5, r3, r0, asr #20 │ │ │ │ + ldrdeq r1, [pc], r4 │ │ │ │ + strdeq r1, [pc], r0 │ │ │ │ + adceq r5, r3, ip, asr #19 │ │ │ │ + addeq r1, pc, r0, lsl #8 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - adceq r5, r3, r8, lsr #17 │ │ │ │ - @ instruction: 0x008f13b4 │ │ │ │ - addeq r1, pc, r8, lsr r3 @ │ │ │ │ - adceq r5, r3, r4, lsl #17 │ │ │ │ - @ instruction: 0x008f12b4 │ │ │ │ + adceq r5, r3, r8, asr r8 │ │ │ │ + addeq r1, pc, r4, ror #6 │ │ │ │ + addeq r1, pc, r8, ror #5 │ │ │ │ + adceq r5, r3, r4, lsr r8 │ │ │ │ + addeq r1, pc, r4, ror #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c47fc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71443,59 +71443,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -71521,39 +71521,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -71610,33 +71610,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -71696,35 +71696,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -71782,15 +71782,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -71964,19 +71964,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r5, r3, r8, asr #13 │ │ │ │ + adceq r5, r3, r8, ror r6 │ │ │ │ tsteq r4, r4, ror #26 │ │ │ │ - adceq r4, r3, r0, ror #29 │ │ │ │ - adceq r4, r3, r8, ror lr │ │ │ │ - addeq r0, pc, ip, lsr #17 │ │ │ │ + umlaleq r4, r3, r0, lr │ │ │ │ + adceq r4, r3, r8, lsr #28 │ │ │ │ + addeq r0, pc, ip, asr r8 @ │ │ │ │ │ │ │ │ 002c51c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2c52cc │ │ │ │ @@ -72039,15 +72039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r4, [r3], r0 @ │ │ │ │ + adceq r4, r3, r0, lsr #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r4, ror #22 │ │ │ │ │ │ │ │ 002c52e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72115,15 +72115,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01143af4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r3, r8, asr #25 │ │ │ │ + adceq r4, r3, r8, ror ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, ip, lsr sl │ │ │ │ │ │ │ │ 002c5408 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5450 │ │ │ │ @@ -72151,17 +72151,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c548c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r4, r3, r4, fp │ │ │ │ - addeq r0, pc, r8, lsr #12 │ │ │ │ - addeq r0, pc, r4, asr #12 │ │ │ │ + adceq r4, r3, r4, asr #22 │ │ │ │ + ldrdeq r0, [pc], r8 │ │ │ │ + strdeq r0, [pc], r4 │ │ │ │ │ │ │ │ 002c5490 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c54dc │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -72188,17 +72188,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r3, r8, lsl #22 │ │ │ │ - umulleq r0, pc, ip, r5 @ │ │ │ │ - @ instruction: 0x008f05b8 │ │ │ │ + @ instruction: 0x00a34ab8 │ │ │ │ + addeq r0, pc, ip, asr #10 │ │ │ │ + addeq r0, pc, r8, ror #10 │ │ │ │ │ │ │ │ 002c551c : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5574 │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -72228,17 +72228,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c55b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r3, r0, ror sl │ │ │ │ - addeq r0, pc, r4, lsl #10 │ │ │ │ - addeq r0, pc, r0, lsr #10 │ │ │ │ + adceq r4, r3, r0, lsr #20 │ │ │ │ + @ instruction: 0x008f04b4 │ │ │ │ + ldrdeq r0, [pc], r0 @ │ │ │ │ │ │ │ │ 002c55b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -72277,17 +72277,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c566c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a349b4 │ │ │ │ - addeq r0, pc, r8, asr #8 │ │ │ │ - addeq r0, pc, r4, ror #8 │ │ │ │ + adceq r4, r3, r4, ror #18 │ │ │ │ + strdeq r0, [pc], r8 │ │ │ │ + addeq r0, pc, r4, lsl r4 @ │ │ │ │ │ │ │ │ 002c5670 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c56a8 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -72309,17 +72309,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c56e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r3, ip, lsr r9 │ │ │ │ - ldrdeq r0, [pc], r0 @ │ │ │ │ - addeq r0, pc, ip, ror #7 │ │ │ │ + adceq r4, r3, ip, ror #17 │ │ │ │ + addeq r0, pc, r0, lsl #7 │ │ │ │ + umulleq r0, pc, ip, r3 @ │ │ │ │ │ │ │ │ 002c56e8 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2c5730 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -73220,21 +73220,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2c62ac │ │ │ │ b 2c61a4 │ │ │ │ bl 27f028 │ │ │ │ - adceq r4, r3, lr, ror #6 │ │ │ │ - adceq r4, r3, pc, lsr r3 │ │ │ │ + adceq r4, r3, lr, lsl r3 │ │ │ │ + adceq r4, r3, pc, ror #5 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r3, r3, r0, lsl #23 │ │ │ │ - addeq pc, lr, r0, lsr #13 │ │ │ │ + adceq r3, r3, r0, lsr fp │ │ │ │ + addeq pc, lr, r0, asr r6 @ │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002c64d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -73508,22 +73508,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ @ instruction: 0x0114279c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r3, r4, asr #18 │ │ │ │ - adceq r3, r3, r4, asr #17 │ │ │ │ + strdeq r3, [r3], r4 @ │ │ │ │ + adceq r3, r3, r4, ror r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011425b0 │ │ │ │ - adceq r3, r3, r4, ror r7 │ │ │ │ - adceq r3, r3, r0, asr r7 │ │ │ │ - adceq r3, r3, ip, lsl #14 │ │ │ │ - addeq pc, lr, r8, lsr #4 │ │ │ │ + adceq r3, r3, r4, lsr #14 │ │ │ │ + adceq r3, r3, r0, lsl #14 │ │ │ │ + @ instruction: 0x00a336bc │ │ │ │ + ldrdeq pc, [lr], r8 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002c694c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73668,15 +73668,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2c6b70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6b04 │ │ │ │ - bl 90c804 │ │ │ │ + bl 90c7b4 │ │ │ │ b 2c6b68 │ │ │ │ │ │ │ │ 002c6b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73696,59 +73696,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ ldr r2, [pc, #16] @ 2c6be4 │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2c6b4c │ │ │ │ - addeq pc, lr, ip, lsl #1 │ │ │ │ - adceq r3, r3, ip, lsr #23 │ │ │ │ - addeq pc, lr, r8, rrx │ │ │ │ + addeq pc, lr, ip, lsr r0 @ │ │ │ │ + adceq r3, r3, ip, asr fp │ │ │ │ + addeq pc, lr, r8, lsl r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002c6be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c80 : │ │ │ │ @@ -73788,53 +73788,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6d50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73857,15 +73857,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r2, [pc, #64] @ 2c6e48 │ │ │ │ ldr r3, [pc, #56] @ 2c6e44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73900,15 +73900,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b712bc │ │ │ │ + bl b7126c │ │ │ │ ldr r2, [pc, #64] @ 2c6eec │ │ │ │ ldr r3, [pc, #56] @ 2c6ee8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73970,15 +73970,15 @@ │ │ │ │ 002c6f80 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2c6fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3ce0 │ │ │ │ + bl bb3c90 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73996,36 +73996,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3db0 │ │ │ │ + bl bb3d60 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c7004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c7024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3d4c │ │ │ │ + bl bb3cfc │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c7048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81695,20 +81695,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ce30c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, lsl #22 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - @ instruction: 0x008e73b8 │ │ │ │ + addeq r7, lr, r8, ror #6 │ │ │ │ ldr r1, [pc, #8] @ 2ce320 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d4f8 │ │ │ │ - umulleq r7, lr, ip, r3 │ │ │ │ + b b6d4a8 │ │ │ │ + addeq r7, lr, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2ce52c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -81785,26 +81785,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b851b0 │ │ │ │ + bl b85160 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d0c0 │ │ │ │ bl 27dbac │ │ │ │ ldr r1, [pc, #160] @ 2ce534 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ce538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ b 2ce428 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2ce3f4 │ │ │ │ ldr ip, [pc, #132] @ 2ce53c │ │ │ │ ldr r3, [pc, #132] @ 2ce540 │ │ │ │ ldr r1, [pc, #132] @ 2ce544 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -81829,32 +81829,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ce564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ ldr r0, [pc, #68] @ 2ce568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ bl 27f028 │ │ │ │ tsteq r3, ip, lsr #21 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - adceq ip, r2, r8, ror #5 │ │ │ │ - addseq r7, sp, r4, lsr #8 │ │ │ │ - adceq r5, r0, r4, ror #30 │ │ │ │ - @ instruction: 0x00a2c2b8 │ │ │ │ - addeq r8, lr, r8, ror #16 │ │ │ │ - addeq r8, lr, r0, ror #16 │ │ │ │ - umlaleq ip, r2, r0, r2 │ │ │ │ - addeq r8, lr, r0, asr #16 │ │ │ │ + umlaleq ip, r2, r8, r2 │ │ │ │ + @ instruction: 0x009d73d4 │ │ │ │ + adceq r5, r0, r4, lsl pc │ │ │ │ + adceq ip, r2, r8, ror #4 │ │ │ │ + addeq r8, lr, r8, lsl r8 │ │ │ │ + addeq r8, lr, r0, lsl r8 │ │ │ │ + adceq ip, r2, r0, asr #4 │ │ │ │ + strdeq r8, [lr], r0 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addeq r8, lr, ip, asr #16 │ │ │ │ - adceq ip, r2, ip, ror #4 │ │ │ │ - addeq r8, lr, ip, lsl r8 │ │ │ │ + strdeq r8, [lr], ip │ │ │ │ + adceq ip, r2, ip, lsl r2 │ │ │ │ + addeq r8, lr, ip, asr #15 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r8, lr, r4, asr #16 │ │ │ │ + strdeq r8, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ce840 │ │ │ │ mov r7, r3 │ │ │ │ @@ -81958,58 +81958,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b530a8 │ │ │ │ + bl b53058 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce694 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 27d6a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce81c │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ce868 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r0, [pc, #256] @ 2ce86c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ b 2ce6ac │ │ │ │ ldr r3, [pc, #240] @ 2ce870 │ │ │ │ ldr ip, [pc, #240] @ 2ce874 │ │ │ │ ldr r1, [pc, #240] @ 2ce878 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #1 │ │ │ │ b 2ce6dc │ │ │ │ ldr r3, [pc, #200] @ 2ce87c │ │ │ │ ldr ip, [pc, #200] @ 2ce880 │ │ │ │ ldr r1, [pc, #200] @ 2ce884 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2ce7a4 │ │ │ │ mov r0, #20 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -82030,44 +82030,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 27ce20 │ │ │ │ mov r7, r0 │ │ │ │ b 2ce754 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, lr, ip, lsl #16 │ │ │ │ - addeq r8, lr, r0, lsl r8 │ │ │ │ - addeq r8, lr, r0, lsr #16 │ │ │ │ - ldrdeq r8, [lr], r4 │ │ │ │ - addseq r0, lr, r8, asr #25 │ │ │ │ - addseq sp, r4, r4, ror #21 │ │ │ │ + @ instruction: 0x008e87bc │ │ │ │ + addeq r8, lr, r0, asr #15 │ │ │ │ ldrdeq r8, [lr], r0 │ │ │ │ + addeq r8, lr, r4, lsl #15 │ │ │ │ + addseq r0, lr, r8, ror ip │ │ │ │ + umullseq sp, r4, r4, sl │ │ │ │ + addeq r8, lr, r0, lsl #15 │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ - addeq r8, lr, r8, lsl r7 │ │ │ │ - addeq r8, lr, r8, lsr #14 │ │ │ │ - strdeq fp, [r2], r4 @ │ │ │ │ - umulleq r8, lr, ip, r6 │ │ │ │ - addeq r8, lr, r0, lsr #11 │ │ │ │ - @ instruction: 0x00a2bfbc │ │ │ │ - addeq r8, lr, ip, lsl #13 │ │ │ │ - addeq r8, lr, ip, ror #10 │ │ │ │ - @ instruction: 0x009b8cb0 │ │ │ │ - addeq r8, lr, r4, asr #12 │ │ │ │ + addeq r8, lr, r8, asr #13 │ │ │ │ + ldrdeq r8, [lr], r8 @ │ │ │ │ + adceq fp, r2, r4, lsr #31 │ │ │ │ + addeq r8, lr, ip, asr #12 │ │ │ │ + addeq r8, lr, r0, asr r5 │ │ │ │ + adceq fp, r2, ip, ror #30 │ │ │ │ + addeq r8, lr, ip, lsr r6 │ │ │ │ + addeq r8, lr, ip, lsl r5 │ │ │ │ + addseq r8, fp, r0, ror #24 │ │ │ │ + strdeq r8, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ce93c │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ce910 │ │ │ │ mov r6, r1 │ │ │ │ - bl 90bddc │ │ │ │ + bl 90bd8c │ │ │ │ ldr r3, [pc, #120] @ 2ce940 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ce944 │ │ │ │ ldr r5, [pc, #112] @ 2ce948 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -82079,35 +82079,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2ce324 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ce950 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6d4f8 │ │ │ │ + b b6d4a8 │ │ │ │ ldr r3, [pc, #60] @ 2ce954 │ │ │ │ ldr lr, [pc, #60] @ 2ce958 │ │ │ │ ldr r1, [pc, #60] @ 2ce95c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - addeq r8, lr, r4, asr r4 │ │ │ │ + addeq r8, lr, r4, lsl #8 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - adceq fp, r2, ip, asr lr │ │ │ │ - umulleq r8, lr, r0, r5 │ │ │ │ - addeq r8, lr, r8, lsl #8 │ │ │ │ + adceq fp, r2, ip, lsl #28 │ │ │ │ + addeq r8, lr, r0, asr #10 │ │ │ │ + @ instruction: 0x008e83b8 │ │ │ │ │ │ │ │ 002ce960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2cea3c │ │ │ │ @@ -82137,15 +82137,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2cea58 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl b7fbc0 │ │ │ │ + bl b7fb70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cea14 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -82160,22 +82160,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 9b1d08 │ │ │ │ + blhi 9b1d08 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ tsteq r3, ip, lsr r4 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - adceq fp, r2, r8, asr sp │ │ │ │ - addseq r0, r7, r0, ror #21 │ │ │ │ - addeq r8, lr, r4, lsl #6 │ │ │ │ + adceq fp, r2, r8, lsl #26 │ │ │ │ + umullseq r0, r7, r0, sl │ │ │ │ + @ instruction: 0x008e82b4 │ │ │ │ │ │ │ │ 002cea68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ceb54 │ │ │ │ @@ -82189,34 +82189,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl b76c30 │ │ │ │ + bl b76be0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl b79ec4 │ │ │ │ + bl b79e74 │ │ │ │ ldr r6, [pc, #148] @ 2ceb60 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ceb48 │ │ │ │ ldr r3, [pc, #136] @ 2ceb64 │ │ │ │ ldr r1, [pc, #136] @ 2ceb68 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b794f4 │ │ │ │ + bl b794a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b79ae4 │ │ │ │ + bl b79a94 │ │ │ │ ldr r2, [pc, #96] @ 2ceb6c │ │ │ │ ldr r3, [pc, #72] @ 2ceb58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82231,15 +82231,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, lr, r8, lsr r4 │ │ │ │ + addeq r8, lr, r8, ror #7 │ │ │ │ tsteq r3, ip, lsr #6 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ │ │ │ │ 002ceb70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82285,15 +82285,15 @@ │ │ │ │ bl 27f5e0 │ │ │ │ ldr r1, [pc, #136] @ 2ceca4 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cec5c │ │ │ │ ldr r1, [pc, #100] @ 2ceca8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -82310,22 +82310,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce324 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2cecb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6d4f8 │ │ │ │ + b b6d4a8 │ │ │ │ tsteq r3, ip, ror #4 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - addeq r6, lr, r0, lsl #22 │ │ │ │ + @ instruction: 0x008e6ab0 │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - addeq r8, lr, r4, asr #1 │ │ │ │ + addeq r8, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002cecb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82344,15 +82344,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 27cda8 │ │ │ │ ldr fp, [pc, #1248] @ 2cf1e8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 8d6f54 │ │ │ │ + bl 8d6f04 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 70c6c8 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -82371,15 +82371,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2cf180 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl b8511c │ │ │ │ + bl b850cc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ec2c │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -82479,15 +82479,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2cf0e0 │ │ │ │ ldr r1, [pc, #744] @ 2cf20c │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ced48 │ │ │ │ @@ -82501,17 +82501,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r5 │ │ │ │ - bl b851b0 │ │ │ │ + bl b85160 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #632] @ 2cf21c │ │ │ │ ldr r3, [pc, #572] @ 2cf1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82538,15 +82538,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27ee30 │ │ │ │ b 2cef88 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2cf22c │ │ │ │ @@ -82557,44 +82557,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2cf01c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2cf238 │ │ │ │ ldr r2, [pc, #448] @ 2cf23c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2cf240 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2cf01c │ │ │ │ ldr r4, [r4] │ │ │ │ bl 27dbac │ │ │ │ ldr r3, [pc, #400] @ 2cf244 │ │ │ │ ldr r1, [pc, #400] @ 2cf248 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2cf24c │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2cf01c │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2cf250 │ │ │ │ ldr r3, [pc, #348] @ 2cf254 │ │ │ │ ldr r2, [pc, #348] @ 2cf258 │ │ │ │ @@ -82602,22 +82602,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf188 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ b 2cef94 │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2cf25c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2cf260 │ │ │ │ @@ -82626,25 +82626,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2cf01c │ │ │ │ mov r7, #0 │ │ │ │ b 2cef94 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ceb70 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ b 2cef94 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2cee44 │ │ │ │ ldr r3, [pc, #172] @ 2cf268 │ │ │ │ ldr ip, [pc, #172] @ 2cf26c │ │ │ │ ldr r1, [pc, #172] @ 2cf270 │ │ │ │ @@ -82656,47 +82656,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrsheq sl, [r3, -r0] │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ - addeq r8, lr, r4, asr #2 │ │ │ │ - addeq r8, lr, r4, ror #2 │ │ │ │ + strdeq r8, [lr], r4 │ │ │ │ + addeq r8, lr, r4, lsl r1 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - addeq r7, lr, ip, lsl #30 │ │ │ │ + @ instruction: 0x008e7ebc │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - addeq r7, lr, r8, lsl #28 │ │ │ │ - adceq fp, r2, r8, lsl r8 │ │ │ │ - addeq r7, lr, r4, ror pc │ │ │ │ - addeq r7, lr, r4, asr #27 │ │ │ │ + @ instruction: 0x008e7db8 │ │ │ │ + adceq fp, r2, r8, asr #15 │ │ │ │ + addeq r7, lr, r4, lsr #30 │ │ │ │ + addeq r7, lr, r4, ror sp │ │ │ │ tsteq r3, r0, asr lr │ │ │ │ - adceq fp, r2, r4, lsl #15 │ │ │ │ - addeq r7, lr, r0, ror #29 │ │ │ │ - addeq r7, lr, r0, lsr sp │ │ │ │ - adceq fp, r2, ip, lsr #14 │ │ │ │ - addeq r7, lr, r4, asr #31 │ │ │ │ - ldrdeq r7, [lr], r0 │ │ │ │ - strdeq fp, [r2], r4 @ │ │ │ │ - addeq r7, lr, ip, lsl #29 │ │ │ │ - umulleq r7, lr, r8, ip │ │ │ │ - addeq r7, lr, r4, lsr #29 │ │ │ │ - addeq r7, lr, r4, ror #24 │ │ │ │ - @ instruction: 0x00a2b6b4 │ │ │ │ - addeq r7, lr, ip, lsr #24 │ │ │ │ - adceq fp, r2, r0, lsl #13 │ │ │ │ - addeq r7, lr, r8, ror pc │ │ │ │ - addeq r7, lr, r0, asr #28 │ │ │ │ - adceq fp, r2, r8, lsl r6 │ │ │ │ - @ instruction: 0x008e7bb8 │ │ │ │ - @ instruction: 0x00a2b5b8 │ │ │ │ - adceq r5, r0, ip, asr r2 │ │ │ │ - addeq r7, lr, r4, ror #22 │ │ │ │ + adceq fp, r2, r4, lsr r7 │ │ │ │ + umulleq r7, lr, r0, lr │ │ │ │ + addeq r7, lr, r0, ror #25 │ │ │ │ + ldrdeq fp, [r2], ip @ │ │ │ │ + addeq r7, lr, r4, ror pc │ │ │ │ + addeq r7, lr, r0, lsl #25 │ │ │ │ + adceq fp, r2, r4, lsr #13 │ │ │ │ + addeq r7, lr, ip, lsr lr │ │ │ │ + addeq r7, lr, r8, asr #24 │ │ │ │ + addeq r7, lr, r4, asr lr │ │ │ │ + addeq r7, lr, r4, lsl ip │ │ │ │ + adceq fp, r2, r4, ror #12 │ │ │ │ + ldrdeq r7, [lr], ip │ │ │ │ + adceq fp, r2, r0, lsr r6 │ │ │ │ + addeq r7, lr, r8, lsr #30 │ │ │ │ + strdeq r7, [lr], r0 │ │ │ │ + adceq fp, r2, r8, asr #11 │ │ │ │ + addeq r7, lr, r8, ror #22 │ │ │ │ + adceq fp, r2, r8, ror #10 │ │ │ │ + adceq r5, r0, ip, lsl #4 │ │ │ │ + addeq r7, lr, r4, lsl fp │ │ │ │ │ │ │ │ 002cf274 : │ │ │ │ mov r3, #0 │ │ │ │ b 2ceb70 │ │ │ │ │ │ │ │ 002cf27c : │ │ │ │ mov r3, #1 │ │ │ │ @@ -82713,15 +82713,15 @@ │ │ │ │ b 2d076c │ │ │ │ │ │ │ │ 002cf29c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf2dc │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82736,15 +82736,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf374 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82779,15 +82779,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf420 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf3e4 │ │ │ │ @@ -82817,15 +82817,15 @@ │ │ │ │ tsteq r3, r4, lsl #25 │ │ │ │ │ │ │ │ 002cf424 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf464 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82840,15 +82840,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf4fc │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82883,15 +82883,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf5a8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf56c │ │ │ │ @@ -82965,15 +82965,15 @@ │ │ │ │ 002cf62c : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002cf634 : │ │ │ │ ldr r3, [pc, #40] @ 2cf664 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82998,21 +82998,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2cf6f0 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 90deec │ │ │ │ + bl 90de9c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83030,15 +83030,15 @@ │ │ │ │ │ │ │ │ 002cf704 : │ │ │ │ ldr r3, [pc, #192] @ 2cf7cc │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2cf7d0 │ │ │ │ mov r1, r0 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2cf7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -83087,15 +83087,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2cf834 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -83149,15 +83149,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2cf974 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2cf978 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83196,17 +83196,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2cf984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ - adceq sl, r2, ip, lsl #30 │ │ │ │ - adceq sl, r2, r8, lsl #29 │ │ │ │ - addeq r7, lr, r4, asr r7 │ │ │ │ + @ instruction: 0x00a2aebc │ │ │ │ + adceq sl, r2, r8, lsr lr │ │ │ │ + addeq r7, lr, r4, lsl #14 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002cf988 : │ │ │ │ b 2d1584 │ │ │ │ │ │ │ │ 002cf98c : │ │ │ │ ldr r3, [pc, #52] @ 2cf9c8 │ │ │ │ @@ -83219,33 +83219,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2cf9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r5, r9, r0, lsl r6 │ │ │ │ + addseq r5, r9, r0, asr #11 │ │ │ │ │ │ │ │ 002cf9d4 : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2cfa00 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b b530a8 │ │ │ │ + b b53058 │ │ │ │ │ │ │ │ 002cfa08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2cfb6c │ │ │ │ @@ -83254,19 +83254,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2cfb74 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfb40 │ │ │ │ - bl 93b450 │ │ │ │ + bl 93b400 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 27f28c │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83333,27 +83333,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011393d4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r4, ror #18 │ │ │ │ @ instruction: 0x011392f0 │ │ │ │ - adceq sl, r2, r0, lsr #25 │ │ │ │ - addeq r7, lr, ip, ror r5 │ │ │ │ - addeq r7, lr, r8, ror #10 │ │ │ │ + adceq sl, r2, r0, asr ip │ │ │ │ + addeq r7, lr, ip, lsr #10 │ │ │ │ + addeq r7, lr, r8, lsl r5 │ │ │ │ │ │ │ │ 002cfb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2cfc44 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfc1c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -83365,15 +83365,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2cfc48 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 8f5350 │ │ │ │ + bl 8f5300 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83387,49 +83387,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ - adceq sl, r2, r4, asr #23 │ │ │ │ - addeq r7, lr, r0, lsr #9 │ │ │ │ - addeq r7, lr, ip, lsl #9 │ │ │ │ + adceq sl, r2, r4, ror fp │ │ │ │ + addeq r7, lr, r0, asr r4 │ │ │ │ + addeq r7, lr, ip, lsr r4 │ │ │ │ │ │ │ │ 002cfc58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2cfcc0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfc98 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93b578 │ │ │ │ + b 93b528 │ │ │ │ ldr r3, [pc, #36] @ 2cfcc4 │ │ │ │ ldr ip, [pc, #36] @ 2cfcc8 │ │ │ │ ldr r1, [pc, #36] @ 2cfccc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ - adceq sl, r2, r8, asr #22 │ │ │ │ - addeq r7, lr, r4, lsr #8 │ │ │ │ - addeq r7, lr, r0, lsl r4 │ │ │ │ + strdeq sl, [r2], r8 @ │ │ │ │ + ldrdeq r7, [lr], r4 │ │ │ │ + addeq r7, lr, r0, asr #7 │ │ │ │ │ │ │ │ 002cfcd0 : │ │ │ │ b 2d159c │ │ │ │ │ │ │ │ 002cfcd4 : │ │ │ │ b 2d167c │ │ │ │ │ │ │ │ @@ -83462,17 +83462,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - @ instruction: 0x00a2aab4 │ │ │ │ - umulleq r7, lr, ip, r3 │ │ │ │ - addeq r7, lr, r8, ror r3 │ │ │ │ + adceq sl, r2, r4, ror #20 │ │ │ │ + addeq r7, lr, ip, asr #6 │ │ │ │ + addeq r7, lr, r8, lsr #6 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83513,17 +83513,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfe28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq sl, [r2], r0 @ │ │ │ │ - ldrdeq r7, [lr], r8 │ │ │ │ - @ instruction: 0x008e72b4 │ │ │ │ + adceq sl, r2, r0, lsr #19 │ │ │ │ + addeq r7, lr, r8, lsl #5 │ │ │ │ + addeq r7, lr, r4, ror #4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfe2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83554,17 +83554,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq sl, r2, r4, asr r9 │ │ │ │ - addeq r7, lr, ip, lsr r2 │ │ │ │ - addeq r7, lr, r8, lsl r2 │ │ │ │ + adceq sl, r2, r4, lsl #18 │ │ │ │ + addeq r7, lr, ip, ror #3 │ │ │ │ + addeq r7, lr, r8, asr #3 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83598,17 +83598,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cff6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq sl, r2, ip, lsr #17 │ │ │ │ - umulleq r7, lr, r4, r1 │ │ │ │ - addeq r7, lr, r0, ror r1 │ │ │ │ + adceq sl, r2, ip, asr r8 │ │ │ │ + addeq r7, lr, r4, asr #2 │ │ │ │ + addeq r7, lr, r0, lsr #2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cff70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83665,17 +83665,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2d0070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq sl, r2, r8, lsr #15 │ │ │ │ - umulleq r7, lr, r0, r0 │ │ │ │ - addeq r7, lr, ip, rrx │ │ │ │ + adceq sl, r2, r8, asr r7 │ │ │ │ + addeq r7, lr, r0, asr #32 │ │ │ │ + addeq r7, lr, ip, lsl r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -83689,32 +83689,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d00c4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, asr sp │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - addeq r5, lr, r0, lsl #12 │ │ │ │ + @ instruction: 0x008e55b0 │ │ │ │ ldr r3, [pc, #20] @ 2d00e4 │ │ │ │ ldr r1, [pc, #20] @ 2d00e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 28b050 │ │ │ │ @ instruction: 0x012254e8 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 90d5a0 │ │ │ │ + b 90d550 │ │ │ │ ldr r1, [pc, #8] @ 2d0108 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d4f8 │ │ │ │ - @ instruction: 0x008e55b4 │ │ │ │ + b b6d4a8 │ │ │ │ + addeq r5, lr, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2d0188 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83797,15 +83797,15 @@ │ │ │ │ beq 2d02d8 │ │ │ │ ldr r9, [pc, #256] @ 2d0364 │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ bl 28b094 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -83820,23 +83820,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2d02a8 │ │ │ │ ldr r3, [pc, #160] @ 2d0368 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 90bddc │ │ │ │ + bl 90bd8c │ │ │ │ bl 28b2d4 │ │ │ │ ldr r0, [pc, #140] @ 2d036c │ │ │ │ ldr r1, [pc, #140] @ 2d0370 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2d0374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d010c │ │ │ │ ldr r3, [pc, #104] @ 2d0378 │ │ │ │ ldr ip, [pc, #104] @ 2d037c │ │ │ │ @@ -83853,29 +83853,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - addeq r6, lr, r4, lsr pc │ │ │ │ + addeq r6, lr, r4, ror #29 │ │ │ │ @ instruction: 0x012253e8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x01225370 │ │ │ │ - umulleq r6, lr, ip, lr │ │ │ │ + addeq r6, lr, ip, asr #28 │ │ │ │ strdeq r5, [r2, -r0]! │ │ │ │ ldrdeq r5, [r2, -r8]! │ │ │ │ - addeq r6, lr, r8, lsl lr │ │ │ │ + addeq r6, lr, r8, asr #27 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - adceq sl, r2, ip, ror #10 │ │ │ │ - adceq r4, r0, ip, lsl #2 │ │ │ │ + adceq sl, r2, ip, lsl r5 │ │ │ │ + strheq r4, [r0], ip @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq sl, r2, r4, asr #10 │ │ │ │ - addeq r6, lr, r0, asr #27 │ │ │ │ - addeq r5, lr, ip, lsl #7 │ │ │ │ + strdeq sl, [r2], r4 @ │ │ │ │ + addeq r6, lr, r0, ror sp │ │ │ │ + addeq r5, lr, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d03e8 │ │ │ │ @@ -84087,15 +84087,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2d0764 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -84116,15 +84116,15 @@ │ │ │ │ b 2d066c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011387fc │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x01224fa0 │ │ │ │ - umulleq r5, lr, r8, r0 │ │ │ │ + addeq r5, lr, r8, asr #32 │ │ │ │ tsteq r3, r0, lsl #15 │ │ │ │ @ instruction: 0x01224f24 │ │ │ │ smlawteq r2, r4, lr, r4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002d076c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -84190,15 +84190,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d085c │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6d4f8 │ │ │ │ + b b6d4a8 │ │ │ │ ldr r3, [pc, #84] @ 2d08b8 │ │ │ │ ldr ip, [pc, #84] @ 2d08bc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2d08c0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -84212,22 +84212,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011385fc │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x01224da4 │ │ │ │ - addeq r6, lr, r8, ror #17 │ │ │ │ + umulleq r6, lr, r8, r8 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - adceq sl, r2, r8, lsl r0 │ │ │ │ - @ instruction: 0x00a03bb8 │ │ │ │ + adceq r9, r2, r8, asr #31 │ │ │ │ + adceq r3, r0, r8, ror #22 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - strdeq r9, [r2], r0 @ │ │ │ │ - addeq r6, lr, r0, ror r8 │ │ │ │ - addeq r4, lr, ip, lsr lr │ │ │ │ + adceq r9, r2, r0, lsr #31 │ │ │ │ + addeq r6, lr, r0, lsr #16 │ │ │ │ + addeq r4, lr, ip, ror #27 │ │ │ │ │ │ │ │ 002d08d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -84271,15 +84271,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 27cb5c │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ ldr r2, [pc, #88] @ 2d09f8 │ │ │ │ ldr r3, [pc, #60] @ 2d09e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84294,15 +84294,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011384dc │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x01224c7c │ │ │ │ - addeq r6, lr, r0, asr #15 │ │ │ │ + addeq r6, lr, r0, ror r7 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ tsteq r3, r4, asr r4 │ │ │ │ │ │ │ │ 002d09fc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -84352,16 +84352,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d0ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r9, r2, r8, asr #27 │ │ │ │ - addeq r6, lr, r4, asr #12 │ │ │ │ + adceq r9, r2, r8, ror sp │ │ │ │ + strdeq r6, [lr], r4 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002d0adc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84400,17 +84400,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r4, ip, ror r5 │ │ │ │ - adceq r9, r2, r0, lsl sp │ │ │ │ - addeq r6, lr, ip, lsl #11 │ │ │ │ - umulleq r6, lr, r8, r5 │ │ │ │ + adceq r9, r2, r0, asr #25 │ │ │ │ + addeq r6, lr, ip, lsr r5 │ │ │ │ + addeq r6, lr, r8, asr #10 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002d0b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -84458,17 +84458,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0c74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r4, ip, lsr #9 │ │ │ │ - adceq r9, r2, r0, lsr ip │ │ │ │ - addeq r6, lr, ip, lsr #9 │ │ │ │ - @ instruction: 0x008e64b8 │ │ │ │ + adceq r9, r2, r0, ror #23 │ │ │ │ + addeq r6, lr, ip, asr r4 │ │ │ │ + addeq r6, lr, r8, ror #8 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002d0c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84523,17 +84523,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0d70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ - adceq r9, r2, r4, lsr fp │ │ │ │ - @ instruction: 0x008e63b0 │ │ │ │ - @ instruction: 0x008e63bc │ │ │ │ + adceq r9, r2, r4, ror #21 │ │ │ │ + addeq r6, lr, r0, ror #6 │ │ │ │ + addeq r6, lr, ip, ror #6 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002d0d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84775,17 +84775,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2d1178 │ │ │ │ ldr r1, [pc, #128] @ 2d117c │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b801f8 │ │ │ │ + bl b801a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f840 │ │ │ │ + bl b7f7f0 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -84862,16 +84862,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r9, r2, r8, lsr r6 │ │ │ │ - @ instruction: 0x008e5eb4 │ │ │ │ + adceq r9, r2, r8, ror #11 │ │ │ │ + addeq r5, lr, r4, ror #28 │ │ │ │ │ │ │ │ 002d1268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -84942,16 +84942,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2d13a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq r9, r2, r0, lsl #10 │ │ │ │ - addeq r5, lr, r8, ror sp │ │ │ │ + @ instruction: 0x00a294b0 │ │ │ │ + addeq r5, lr, r8, lsr #26 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002d13a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85018,31 +85018,31 @@ │ │ │ │ bne 2d148c │ │ │ │ ldr r0, [pc, #76] @ 2d14f4 │ │ │ │ ldr r1, [pc, #76] @ 2d14f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ ldr r3, [pc, #56] @ 2d14fc │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 90bddc │ │ │ │ + bl 90bd8c │ │ │ │ bl 28b2d4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d0438 │ │ │ │ tsteq r3, ip, ror #19 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x0122419c │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ + addeq r5, lr, r8, lsl #25 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ @ instruction: 0x01224110 │ │ │ │ - addeq r5, lr, r4, asr ip │ │ │ │ + addeq r5, lr, r4, lsl #24 │ │ │ │ @ instruction: 0x0113bedc │ │ │ │ │ │ │ │ 002d1500 : │ │ │ │ ldr r3, [pc, #40] @ 2d1530 │ │ │ │ ldr r2, [pc, #40] @ 2d1534 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -85053,34 +85053,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2d1540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, ror #17 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x0122409c │ │ │ │ - ldrdeq r5, [lr], ip │ │ │ │ + addeq r5, lr, ip, lsl #23 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002d1544 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d155c │ │ │ │ ldr r0, [pc, #36] @ 2d1578 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6d210 │ │ │ │ + b b6d1c0 │ │ │ │ ldr r0, [pc, #24] @ 2d157c │ │ │ │ ldr r1, [pc, #24] @ 2d1580 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6d4f8 │ │ │ │ + b b6d4a8 │ │ │ │ @ instruction: 0x01224068 │ │ │ │ qsubeq r4, r4, r2 │ │ │ │ - umulleq r5, lr, r8, fp │ │ │ │ + addeq r5, lr, r8, asr #22 │ │ │ │ │ │ │ │ 002d1584 : │ │ │ │ ldr r3, [pc, #12] @ 2d1598 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -85123,28 +85123,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2d1674 │ │ │ │ ldr r2, [pc, #72] @ 2d1678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r3, [r2, -r0]! │ │ │ │ tsteq r3, r8, lsr #16 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - addeq r5, lr, r0, lsl #22 │ │ │ │ + @ instruction: 0x008e5ab0 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - addeq r5, lr, r4, ror #21 │ │ │ │ + umulleq r5, lr, r4, sl │ │ │ │ smlawbeq r2, ip, pc, r3 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d167c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85174,27 +85174,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2d1730 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2d1734 │ │ │ │ - bl b6d4f8 │ │ │ │ + bl b6d4a8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 27cb80 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ tsteq r3, r0, ror #14 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ @ instruction: 0x01223f0c │ │ │ │ - addeq r5, lr, ip, asr #20 │ │ │ │ + strdeq r5, [lr], ip │ │ │ │ @ instruction: 0x01223ee8 │ │ │ │ - addeq r5, lr, r8, lsl #20 │ │ │ │ + @ instruction: 0x008e59b8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002d1738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85236,17 +85236,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsr #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00a291bc │ │ │ │ - addeq r5, lr, r8, lsl #19 │ │ │ │ - umulleq r5, lr, ip, r9 │ │ │ │ + adceq r9, r2, ip, ror #2 │ │ │ │ + addeq r5, lr, r8, lsr r9 │ │ │ │ + addeq r5, lr, ip, asr #18 │ │ │ │ │ │ │ │ 002d17fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2d18ac │ │ │ │ @@ -85287,17 +85287,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror #11 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - strdeq r9, [r2], r8 @ │ │ │ │ - addeq r5, lr, r4, asr #17 │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ + adceq r9, r2, r8, lsr #1 │ │ │ │ + addeq r5, lr, r4, ror r8 │ │ │ │ + addeq r5, lr, r8, lsl #17 │ │ │ │ │ │ │ │ 002d18c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2d1994 │ │ │ │ @@ -85308,33 +85308,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #148] @ 2d19a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dfc0 │ │ │ │ + bl b5df70 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl ba609c │ │ │ │ + bl ba604c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d194c │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ ldr r2, [pc, #80] @ 2d19a4 │ │ │ │ ldr r3, [pc, #64] @ 2d1998 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85347,16 +85347,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, fp, ip, asr r8 @ │ │ │ │ - addeq r5, lr, ip, asr r5 │ │ │ │ + addseq pc, fp, ip, lsl #16 │ │ │ │ + addeq r5, lr, ip, lsl #10 │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ │ │ │ │ 002d19a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85369,21 +85369,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2d1ac4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1aac │ │ │ │ mov r1, sp │ │ │ │ - bl ba5f28 │ │ │ │ + bl ba5ed8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1aa4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d1a58 │ │ │ │ ldr r6, [pc, #160] @ 2d1ac8 │ │ │ │ @@ -85392,20 +85392,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1a2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b2c08c │ │ │ │ + bl b2c03c │ │ │ │ ldr r2, [pc, #100] @ 2d1acc │ │ │ │ ldr r3, [pc, #84] @ 2d1ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85415,26 +85415,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ b 2d1a60 │ │ │ │ ldr r0, [pc, #28] @ 2d1ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d1a00 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, fp, ip, ror #14 │ │ │ │ - addeq r5, lr, r0, ror r7 │ │ │ │ + addseq pc, fp, ip, lsl r7 @ │ │ │ │ + addeq r5, lr, r0, lsr #14 │ │ │ │ tsteq r3, ip, lsl #7 │ │ │ │ - addseq pc, sp, r4, ror #25 │ │ │ │ + umullseq pc, sp, r4, ip @ │ │ │ │ │ │ │ │ 002d1ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85448,15 +85448,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e428 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a5e0 │ │ │ │ + bl b9a590 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2d1b70 │ │ │ │ ldr r2, [pc, #172] @ 2d1be0 │ │ │ │ ldr r3, [pc, #164] @ 2d1bdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -85481,31 +85481,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27ce20 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5508 │ │ │ │ + bl ba54b8 │ │ │ │ b 2d1bb8 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a4d8 │ │ │ │ + bl b9a488 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5558 │ │ │ │ + bl ba5508 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1bac │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ b 2d1b2c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011372fc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, asr #5 │ │ │ │ - addeq r5, lr, ip, lsr #12 │ │ │ │ + ldrdeq r5, [lr], ip │ │ │ │ │ │ │ │ 002d1be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85519,15 +85519,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e428 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a5e0 │ │ │ │ + bl b9a590 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2d1c8c │ │ │ │ cmp r5, #3 │ │ │ │ beq 2d1cf0 │ │ │ │ ldr r2, [pc, #256] @ 2d1d50 │ │ │ │ ldr r3, [pc, #248] @ 2d1d4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85554,31 +85554,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27ce20 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5508 │ │ │ │ + bl ba54b8 │ │ │ │ b 2d1cd4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a4d8 │ │ │ │ + bl b9a488 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5558 │ │ │ │ + bl ba5508 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1cc8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ b 2d1c48 │ │ │ │ ldr r2, [pc, #96] @ 2d1d58 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a580 │ │ │ │ + bl b9a530 │ │ │ │ ldr r2, [pc, #80] @ 2d1d5c │ │ │ │ ldr r3, [pc, #60] @ 2d1d4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85586,58 +85586,58 @@ │ │ │ │ bne 2d1d44 │ │ │ │ ldr r2, [pc, #48] @ 2d1d60 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b9a580 │ │ │ │ + b b9a530 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror #3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r4, lsr #3 │ │ │ │ - addeq r5, lr, ip, lsl #10 │ │ │ │ - @ instruction: 0x009b57dc │ │ │ │ + @ instruction: 0x008e54bc │ │ │ │ + addseq r5, fp, ip, lsl #15 │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ - @ instruction: 0x0096b4bc │ │ │ │ + addseq fp, r6, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 27f28c │ │ │ │ mov r5, r0 │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2d1e4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #152] @ 2d1e58 │ │ │ │ ldr r1, [pc, #152] @ 2d1e5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #124] @ 2d1e60 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ ldr r1, [pc, #108] @ 2d1e64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27df00 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -85656,29 +85656,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cb80 │ │ │ │ ldr r8, [pc, #20] @ 2d1e68 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d1db0 │ │ │ │ - addseq sp, fp, ip, asr #22 │ │ │ │ - addeq r5, lr, r4, ror #7 │ │ │ │ + @ instruction: 0x009bdafc │ │ │ │ + umulleq r5, lr, r4, r3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x009bdabc │ │ │ │ + addseq sp, fp, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27e824 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85713,21 +85713,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2d2010 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d1ff0 │ │ │ │ mov r1, sp │ │ │ │ - bl a98e8c │ │ │ │ + bl a98e3c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2d1fac │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #164] @ 2d2014 │ │ │ │ @@ -85752,34 +85752,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2d2018 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1fc0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b18f88 │ │ │ │ + bl b18f38 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2d1f60 │ │ │ │ ldr r1, [pc, #36] @ 2d201c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 2d1f68 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #29 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r7, r0, lsr r7 │ │ │ │ + addseq ip, r7, r0, ror #13 │ │ │ │ tsteq r3, r4, lsl #29 │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ - addeq r5, lr, r4, asr #3 │ │ │ │ + addeq r5, lr, r4, lsr #3 │ │ │ │ + addeq r5, lr, r4, ror r1 │ │ │ │ │ │ │ │ 002d2020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2d21a0 │ │ │ │ @@ -85792,44 +85792,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e2b8 │ │ │ │ + bl b5e268 │ │ │ │ ldr r1, [pc, #312] @ 2d21ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #296] @ 2d21b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #280] @ 2d21b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2d2130 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9355a8 │ │ │ │ + bl 935558 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2164 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 933c40 │ │ │ │ + bl 933bf0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #196] @ 2d21b8 │ │ │ │ ldr r3, [pc, #172] @ 2d21a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85844,50 +85844,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl b5fab4 │ │ │ │ + bl b5fa64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d20e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl a99038 │ │ │ │ + bl a98fe8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d20e4 │ │ │ │ ldr r2, [pc, #80] @ 2d21bc │ │ │ │ ldr r3, [pc, #80] @ 2d21c0 │ │ │ │ ldr r1, [pc, #80] @ 2d21c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d20e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136dbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r5, lr, r0, ror r1 │ │ │ │ - addseq ip, r7, r4, ror #11 │ │ │ │ - addseq r6, fp, r8, asr r2 │ │ │ │ - addseq r3, r9, r8, asr #19 │ │ │ │ + addeq r5, lr, r0, lsr #2 │ │ │ │ + umullseq ip, r7, r4, r5 │ │ │ │ + addseq r6, fp, r8, lsl #4 │ │ │ │ + addseq r3, r9, r8, ror r9 │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ - addseq ip, r8, r0, asr #5 │ │ │ │ - adceq r8, r2, ip, ror #16 │ │ │ │ - addeq r5, lr, r0, asr r0 │ │ │ │ + addseq ip, r8, r0, ror r2 │ │ │ │ + adceq r8, r2, ip, lsl r8 │ │ │ │ + addeq r5, lr, r0 │ │ │ │ │ │ │ │ 002d21c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2d2324 │ │ │ │ @@ -85899,26 +85899,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #280] @ 2d2330 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a990e4 │ │ │ │ + bl a99094 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d22cc │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2270 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -85945,24 +85945,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5fdfc │ │ │ │ + bl b5fdac │ │ │ │ b 2d2270 │ │ │ │ mov r1, #1 │ │ │ │ - bl b5fd8c │ │ │ │ + bl b5fd3c │ │ │ │ ldr r1, [pc, #92] @ 2d2338 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cc58 │ │ │ │ b 2d224c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2d233c │ │ │ │ ldr r1, [pc, #52] @ 2d2340 │ │ │ │ @@ -85971,21 +85971,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r7, r0, ror #8 │ │ │ │ - addseq r6, fp, r8, asr #1 │ │ │ │ + addseq ip, r7, r0, lsl r4 │ │ │ │ + addseq r6, fp, r8, ror r0 │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ - addseq r7, r6, ip, ror #22 │ │ │ │ - adceq r8, r2, r4, ror #13 │ │ │ │ - addeq r4, lr, ip, asr #29 │ │ │ │ - addeq r4, lr, r4, ror #29 │ │ │ │ + addseq r7, r6, ip, lsl fp │ │ │ │ + umlaleq r8, r2, r4, r6 │ │ │ │ + addeq r4, lr, ip, ror lr │ │ │ │ + umulleq r4, lr, r4, lr │ │ │ │ │ │ │ │ 002d2348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85997,21 +85997,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2d2454 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d240c │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 9355a8 │ │ │ │ + bl 935558 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2d2430 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2418 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -86029,36 +86029,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ mov r1, r0 │ │ │ │ b 2d23bc │ │ │ │ ldr r1, [pc, #60] @ 2d245c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 2d23c8 │ │ │ │ ldr r1, [pc, #40] @ 2d2460 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 2d23c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsl #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x0097c2d8 │ │ │ │ + addseq ip, r7, r8, lsl #5 │ │ │ │ tsteq r3, r4, lsr #20 │ │ │ │ - addeq r4, lr, r8, lsl lr │ │ │ │ - ldrdeq r4, [lr], ip │ │ │ │ + addeq r4, lr, r8, asr #27 │ │ │ │ + addeq r4, lr, ip, lsl #27 │ │ │ │ │ │ │ │ 002d2464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2d2510 │ │ │ │ @@ -86070,19 +86070,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d2518 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 9373bc │ │ │ │ + bl 93736c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #76] @ 2d251c │ │ │ │ ldr r3, [pc, #64] @ 2d2514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86098,15 +86098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, pc, r4, asr #20 │ │ │ │ + strdeq r0, [pc], r4 │ │ │ │ tsteq r3, r4, lsr #18 │ │ │ │ │ │ │ │ 002d2520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86119,19 +86119,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d25d4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 93750c │ │ │ │ + bl 9374bc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #76] @ 2d25d8 │ │ │ │ ldr r3, [pc, #64] @ 2d25d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86147,15 +86147,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011368b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, r3, r0, ror r2 │ │ │ │ + addseq r6, r3, r0, lsr #4 │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ │ │ │ │ 002d25dc : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -86167,43 +86167,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e428 │ │ │ │ ldr r8, [pc, #120] @ 2d268c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a5e0 │ │ │ │ + bl b9a590 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 931304 │ │ │ │ + bl 9312b4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2680 │ │ │ │ mov r4, r9 │ │ │ │ b 2d2648 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2680 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930ed0 │ │ │ │ + bl 930e80 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d263c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a580 │ │ │ │ + bl b9a530 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d2648 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27e128 │ │ │ │ - addeq r4, lr, ip, asr #24 │ │ │ │ + strdeq r4, [lr], ip │ │ │ │ │ │ │ │ 002d2690 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -86212,19 +86212,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e428 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a5e0 │ │ │ │ + bl b9a590 │ │ │ │ ldr r0, [pc, #112] @ 2d2744 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a98e8c │ │ │ │ + bl a98e3c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2738 │ │ │ │ ldr r8, [pc, #92] @ 2d2748 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d2700 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -86236,26 +86236,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 27d174 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d26f4 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a580 │ │ │ │ + bl b9a530 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d2700 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b18f88 │ │ │ │ - umulleq r4, lr, r8, fp │ │ │ │ - addeq r4, lr, ip, lsl #23 │ │ │ │ + b b18f38 │ │ │ │ + addeq r4, lr, r8, asr #22 │ │ │ │ + addeq r4, lr, ip, lsr fp │ │ │ │ ldr r0, [pc, #4] @ 2d2758 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq r0, r1, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2d27f8 │ │ │ │ ldr r2, [pc, #132] @ 2d27fc │ │ │ │ @@ -86263,44 +86263,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #100] @ 2d2804 │ │ │ │ ldr r1, [pc, #100] @ 2d2808 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 2d280c │ │ │ │ ldr r3, [pc, #68] @ 2d2810 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umlaleq r8, r2, r4, r2 │ │ │ │ - strdeq r4, [lr], ip │ │ │ │ - ldrdeq r4, [lr], r4 @ │ │ │ │ - addeq r4, lr, r0, lsl #22 │ │ │ │ - addeq r4, lr, r8, lsl fp │ │ │ │ + adceq r8, r2, r4, asr #4 │ │ │ │ + addeq r4, lr, ip, lsr #21 │ │ │ │ + addeq r4, lr, r4, lsl #21 │ │ │ │ + @ instruction: 0x008e4ab0 │ │ │ │ + addeq r4, lr, r8, asr #21 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2d28a8 │ │ │ │ @@ -86310,15 +86310,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2d28b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2880 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -86330,21 +86330,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2d28b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2d2860 │ │ │ │ - adceq r8, r2, r4, ror #3 │ │ │ │ - umulleq r4, lr, r4, sl │ │ │ │ - addeq r4, lr, ip, lsr #21 │ │ │ │ - umulleq r4, lr, r4, sl │ │ │ │ - addeq r4, lr, r4, ror sl │ │ │ │ + umlaleq r8, r2, r4, r1 │ │ │ │ + addeq r4, lr, r4, asr #20 │ │ │ │ + addeq r4, lr, ip, asr sl │ │ │ │ + addeq r4, lr, r4, asr #20 │ │ │ │ + addeq r4, lr, r4, lsr #20 │ │ │ │ │ │ │ │ 002d28bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2d2c90 │ │ │ │ @@ -86361,15 +86361,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr fp, [pc, #900] @ 2d2ca4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2d2ca8 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -86470,27 +86470,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2d2cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d29cc │ │ │ │ bl 27e17c │ │ │ │ ldr r3, [pc, #436] @ 2d2cc0 │ │ │ │ ldr ip, [pc, #436] @ 2d2cc4 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2d2cc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -86498,15 +86498,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2d2a0c │ │ │ │ ldr r3, [pc, #380] @ 2d2ccc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -86523,22 +86523,22 @@ │ │ │ │ beq 2d2c60 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2948 │ │ │ │ ldr r3, [pc, #264] @ 2d2cd4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2a04 │ │ │ │ @@ -86557,63 +86557,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d2cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2a04 │ │ │ │ ldr r0, [pc, #140] @ 2d2cdc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d29cc │ │ │ │ ldr r0, [pc, #120] @ 2d2ce0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2948 │ │ │ │ ldr r0, [pc, #100] @ 2d2ce4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2a04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r8, r2, ip, lsr r1 │ │ │ │ + adceq r8, r2, ip, ror #1 │ │ │ │ tsteq r3, ip, lsl #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r4, [lr], r4 @ │ │ │ │ - strdeq r4, [lr], r8 │ │ │ │ + addeq r4, lr, r4, lsl #19 │ │ │ │ + addeq r4, lr, r8, lsr #19 │ │ │ │ @ instruction: 0x011364d0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ andeq r3, r0, r0, asr #14 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r4, lr, r0, ror #17 │ │ │ │ - strdeq r7, [r2], r8 @ │ │ │ │ - umulleq r4, lr, r8, r8 │ │ │ │ - addeq r4, lr, r0, ror #15 │ │ │ │ + umulleq r4, lr, r0, r8 │ │ │ │ + adceq r7, r2, r8, lsr #29 │ │ │ │ + addeq r4, lr, r8, asr #16 │ │ │ │ + umulleq r4, lr, r0, r7 │ │ │ │ andeq r7, r0, r0, asr #3 │ │ │ │ - addeq r4, lr, r8, lsl #15 │ │ │ │ + addeq r4, lr, r8, lsr r7 │ │ │ │ andeq r4, r0, r4, asr #6 │ │ │ │ - addeq r4, lr, r4, lsr r8 │ │ │ │ + addeq r4, lr, r4, ror #15 │ │ │ │ + addeq r4, lr, r8, lsl #15 │ │ │ │ + addeq r4, lr, r4, asr #13 │ │ │ │ ldrdeq r4, [lr], r8 │ │ │ │ - addeq r4, lr, r4, lsl r7 │ │ │ │ - addeq r4, lr, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2d2d38 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2d2d3c │ │ │ │ @@ -86621,28 +86621,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d28bc │ │ │ │ - adceq r7, r2, r8, lsl #26 │ │ │ │ - addeq r4, lr, r0, asr #15 │ │ │ │ - addeq r4, lr, r4, ror #15 │ │ │ │ + @ instruction: 0x00a27cb8 │ │ │ │ + addeq r4, lr, r0, ror r7 │ │ │ │ + umulleq r4, lr, r4, r7 │ │ │ │ │ │ │ │ 002d2d44 : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2d2d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b77510 │ │ │ │ + b b774c0 │ │ │ │ strdeq r2, [r2, -r4]! │ │ │ │ │ │ │ │ 002d2d58 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2d2d98 │ │ │ │ ldr r3, [pc, #68] @ 2d2dac │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86723,23 +86723,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d301c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2ee4 │ │ │ │ ldr r3, [pc, #312] @ 2d300c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2f34 │ │ │ │ mov r4, #1 │ │ │ │ @@ -86781,55 +86781,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2d3024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2ee0 │ │ │ │ ldr r0, [pc, #96] @ 2d3028 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2ee0 │ │ │ │ ldr r0, [pc, #72] @ 2d302c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d2ee4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ @ instruction: 0x01222844 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, ip, lsr #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r4, lr, ip, lsl #13 │ │ │ │ + addeq r4, lr, ip, lsr r6 │ │ │ │ tsteq r3, r8, lsl #30 │ │ │ │ - umulleq r4, lr, r8, r5 │ │ │ │ - @ instruction: 0x008e45bc │ │ │ │ - addeq r4, lr, r0, lsr #11 │ │ │ │ + addeq r4, lr, r8, asr #10 │ │ │ │ + addeq r4, lr, ip, ror #10 │ │ │ │ + addeq r4, lr, r0, asr r5 │ │ │ │ │ │ │ │ 002d3030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -86853,15 +86853,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3154 │ │ │ │ ldr r5, [pc, #292] @ 2d31c0 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7757c │ │ │ │ + bl b7752c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2d3110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -86927,20 +86927,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsr #27 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x012225a4 │ │ │ │ @ instruction: 0x01222544 │ │ │ │ @ instruction: 0x01135cdc │ │ │ │ - adceq r7, r2, r4, asr #18 │ │ │ │ - umulleq r4, lr, r4, r3 │ │ │ │ - addeq r4, lr, r4, ror #8 │ │ │ │ - adceq r7, r2, ip, lsl r9 │ │ │ │ - addeq r4, lr, ip, ror #6 │ │ │ │ - addeq r4, lr, r8, lsl #8 │ │ │ │ + strdeq r7, [r2], r4 @ │ │ │ │ + addeq r4, lr, r4, asr #6 │ │ │ │ + addeq r4, lr, r4, lsl r4 │ │ │ │ + adceq r7, r2, ip, asr #17 │ │ │ │ + addeq r4, lr, ip, lsl r3 │ │ │ │ + @ instruction: 0x008e43b8 │ │ │ │ │ │ │ │ 002d31e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -87008,15 +87008,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2d3304 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2d32d4 │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b77540 │ │ │ │ + b b774f0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -87139,17 +87139,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d34ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq r7, [r2], r0 @ │ │ │ │ - addeq r4, lr, r0, asr #32 │ │ │ │ - addeq r4, lr, r4, lsr r1 │ │ │ │ + adceq r7, r2, r0, lsr #11 │ │ │ │ + strdeq r3, [lr], r0 │ │ │ │ + addeq r4, lr, r4, ror #1 │ │ │ │ │ │ │ │ 002d34f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2d366c │ │ │ │ @@ -87187,15 +87187,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2d3688 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl b7757c │ │ │ │ + bl b7752c │ │ │ │ ldr r2, [pc, #228] @ 2d368c │ │ │ │ ldr r3, [pc, #196] @ 2d3670 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -87226,41 +87226,41 @@ │ │ │ │ beq 2d3658 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2d369c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d3548 │ │ │ │ ldr r0, [pc, #64] @ 2d36a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d3548 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #17 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011358d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r2, [r2, -r0]! │ │ │ │ @ instruction: 0x012220e8 │ │ │ │ ldrdeq r2, [r2, -r0]! │ │ │ │ strheq r2, [r2, -r8]! │ │ │ │ tsteq r3, ip, asr #16 │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ - addeq r3, lr, ip, ror #31 │ │ │ │ + addeq r3, lr, r4, lsl #31 │ │ │ │ + umulleq r3, lr, ip, pc @ │ │ │ │ │ │ │ │ 002d36a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -87308,20 +87308,20 @@ │ │ │ │ bl 27f688 │ │ │ │ mov r2, #1 │ │ │ │ b 2d3714 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2d377c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq pc, r0, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2d3790 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq pc, r0, r8, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2d382c │ │ │ │ ldr r3, [pc, #128] @ 2d3830 │ │ │ │ @@ -87332,45 +87332,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 934534 │ │ │ │ + bl 9344e4 │ │ │ │ ldr r3, [pc, #84] @ 2d3838 │ │ │ │ ldr r2, [pc, #84] @ 2d383c │ │ │ │ ldr r1, [pc, #84] @ 2d3840 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ - addseq r0, r1, r0, asr sl │ │ │ │ + addseq r0, r1, r0, lsl #20 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addeq r3, lr, r4, ror lr │ │ │ │ - @ instruction: 0x00928ef4 │ │ │ │ + addeq r3, lr, r4, lsr #28 │ │ │ │ + addseq r8, r2, r4, lsr #29 │ │ │ │ ldr r0, [pc, #4] @ 2d3850 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75c80 │ │ │ │ - addeq r3, lr, r4, lsr #28 │ │ │ │ + b b75c30 │ │ │ │ + ldrdeq r3, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -87458,39 +87458,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d3a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d393c │ │ │ │ ldr r0, [pc, #52] @ 2d3a30 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d393c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011354f0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011354d0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008e3cb0 │ │ │ │ - addeq r3, lr, ip, asr #25 │ │ │ │ + addeq r3, lr, r0, ror #24 │ │ │ │ + addeq r3, lr, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2d3c10 │ │ │ │ ldr r2, [pc, #452] @ 2d3c14 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -87535,18 +87535,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3ac0 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2d3b54 │ │ │ │ mov r0, #0 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #272] @ 2d3c20 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr r2, [pc, #264] @ 2d3c24 │ │ │ │ ldr r3, [pc, #244] @ 2d3c14 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -87554,15 +87554,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d3c0c │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldr r3, [pc, #204] @ 2d3c28 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3b00 │ │ │ │ @@ -87584,44 +87584,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d3c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d3b00 │ │ │ │ ldr r7, [pc, #40] @ 2d3c1c │ │ │ │ mov r4, #0 │ │ │ │ b 2d3af0 │ │ │ │ ldr r0, [pc, #60] @ 2d3c3c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d3b00 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x011352d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, lr, r8, lsl #22 │ │ │ │ - addeq r3, lr, r8, lsl fp │ │ │ │ + @ instruction: 0x008e3ab8 │ │ │ │ + addeq r3, lr, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -87647,15 +87647,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d3c98 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87670,27 +87670,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2d3d58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #32] @ 2d3d58 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2d3e20 │ │ │ │ @@ -87698,75 +87698,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2d3e28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d3db0 │ │ │ │ bl 2d38ec │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2d3dd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2d3e00 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27d0c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r6, r2, r4, lsl #27 │ │ │ │ - @ instruction: 0x008e39b4 │ │ │ │ - addeq r3, lr, r8, asr #19 │ │ │ │ + adceq r6, r2, r4, lsr sp │ │ │ │ + addeq r3, lr, r4, ror #18 │ │ │ │ + addeq r3, lr, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2d4098 │ │ │ │ ldr r2, [pc, #596] @ 2d409c │ │ │ │ ldr r1, [pc, #596] @ 2d40a0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #568] @ 2d40a4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d4030 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b8b610 │ │ │ │ + bl b8b5c0 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr ip, [pc, #520] @ 2d40a8 │ │ │ │ ldr r6, [pc, #520] @ 2d40ac │ │ │ │ @@ -87774,48 +87774,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2d40b0 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3ff4 │ │ │ │ ldr r7, [pc, #472] @ 2d40b4 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3f9c │ │ │ │ mov r0, #5 │ │ │ │ - bl 92acc0 │ │ │ │ + bl 92ac70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3f9c │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3f24 │ │ │ │ b 2d3f38 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3f38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3f14 │ │ │ │ ldr r1, [pc, #376] @ 2d40b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d4044 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -87892,23 +87892,23 @@ │ │ │ │ bne 2d406c │ │ │ │ b 2d3fd4 │ │ │ │ ldr r3, [pc, #52] @ 2d40c0 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2d3f74 │ │ │ │ - @ instruction: 0x00a26cb4 │ │ │ │ - addeq r3, lr, r8, ror #17 │ │ │ │ - strdeq r3, [lr], ip │ │ │ │ + adceq r6, r2, r4, ror #24 │ │ │ │ + umulleq r3, lr, r8, r8 │ │ │ │ + addeq r3, lr, ip, lsr #17 │ │ │ │ @ instruction: 0x012217e8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ tsteq r4, ip, lsl #13 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r3, lr, r4, lsl #17 │ │ │ │ - addeq r3, lr, r0, lsr #16 │ │ │ │ + addeq r3, lr, r4, lsr r8 │ │ │ │ + ldrdeq r3, [lr], r0 │ │ │ │ @ instruction: 0x01145598 │ │ │ │ @ instruction: 0x011454b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2d4128 │ │ │ │ @@ -87920,96 +87920,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b555cc │ │ │ │ - adceq r6, r2, r8, lsl sl │ │ │ │ - addeq r3, lr, ip, ror #12 │ │ │ │ - addeq r3, lr, r0, asr #12 │ │ │ │ + b b5557c │ │ │ │ + adceq r6, r2, r8, asr #19 │ │ │ │ + addeq r3, lr, ip, lsl r6 │ │ │ │ + strdeq r3, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2d41b4 │ │ │ │ ldr r2, [pc, #104] @ 2d41b8 │ │ │ │ ldr r1, [pc, #104] @ 2d41bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2d4194 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93167c │ │ │ │ + b 93162c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00a269b0 │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ - strdeq r3, [lr], ip │ │ │ │ + adceq r6, r2, r0, ror #18 │ │ │ │ + addeq r3, lr, ip, lsl #11 │ │ │ │ + addeq r3, lr, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2d4228 │ │ │ │ ldr r5, [pc, #92] @ 2d4244 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2d4228 │ │ │ │ ldr r0, [pc, #68] @ 2d4248 │ │ │ │ ldr r2, [pc, #68] @ 2d424c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r3, lr, ip, ror r5 │ │ │ │ - strdeq r6, [r2], ip @ │ │ │ │ - addeq r3, lr, r4, lsr #10 │ │ │ │ + addeq r3, lr, ip, lsr #10 │ │ │ │ + adceq r6, r2, ip, lsr #17 │ │ │ │ + ldrdeq r3, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -88030,24 +88030,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b80c │ │ │ │ + b b8b7bc │ │ │ │ │ │ │ │ 002d42c4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b b8b80c │ │ │ │ + b b8b7bc │ │ │ │ │ │ │ │ 002d42e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -88070,41 +88070,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b80c │ │ │ │ + b b8b7bc │ │ │ │ │ │ │ │ 002d4354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8b910 │ │ │ │ + bl b8b8c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4390 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8b628 │ │ │ │ - bl b8a230 │ │ │ │ + b b8b5d8 │ │ │ │ + bl b8a1e0 │ │ │ │ ldr r3, [pc, #20] @ 2d43b0 │ │ │ │ ldr r1, [pc, #20] @ 2d43b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl b892c4 │ │ │ │ + bl b89274 │ │ │ │ b 2d437c │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ + addeq r3, lr, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002d43b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88129,23 +88129,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #176] @ 2d44e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2d44a0 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -88157,15 +88157,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ ldr r3, [pc, #68] @ 2d44ec │ │ │ │ ldr r1, [pc, #68] @ 2d44f0 │ │ │ │ ldr r0, [pc, #68] @ 2d44f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -88177,20 +88177,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq r6, r2, r4, asr r6 │ │ │ │ - addeq r3, lr, r0, ror #5 │ │ │ │ - strdeq r3, [lr], r8 │ │ │ │ - adceq r6, r2, r0, lsr r6 │ │ │ │ - @ instruction: 0x008e32bc │ │ │ │ - addeq r3, lr, r8, asr #5 │ │ │ │ + adceq r6, r2, r4, lsl #12 │ │ │ │ + umulleq r3, lr, r0, r2 │ │ │ │ + addeq r3, lr, r8, lsr #5 │ │ │ │ + adceq r6, r2, r0, ror #11 │ │ │ │ + addeq r3, lr, ip, ror #4 │ │ │ │ + addeq r3, lr, r8, ror r2 │ │ │ │ │ │ │ │ 002d4504 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002d450c : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -88256,16 +88256,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r6, r2, ip, ror r5 │ │ │ │ - adceq r6, r2, ip, asr #10 │ │ │ │ + adceq r6, r2, ip, lsr #10 │ │ │ │ + strdeq r6, [r2], ip @ │ │ │ │ │ │ │ │ 002d4600 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88312,17 +88312,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r6, r2, r4, asr r4 │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ - addeq r3, lr, r8, lsl #2 │ │ │ │ + adceq r6, r2, r4, lsl #8 │ │ │ │ + addeq r3, lr, ip, lsl #1 │ │ │ │ + strheq r3, [lr], r8 │ │ │ │ │ │ │ │ 002d46d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88411,30 +88411,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2d48e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4740 │ │ │ │ ldr r0, [pc, #112] @ 2d48e8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4740 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2d48ec │ │ │ │ ldr r1, [pc, #80] @ 2d48f0 │ │ │ │ ldr r0, [pc, #80] @ 2d48f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -88445,23 +88445,23 @@ │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r0, lsl #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - umulleq r3, lr, ip, r0 │ │ │ │ + addeq r3, lr, ip, asr #32 │ │ │ │ andeq r7, r0, ip, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, lr, r4, lsl #31 │ │ │ │ - @ instruction: 0x008e2fb8 │ │ │ │ - adceq r6, r2, r0, ror #4 │ │ │ │ - addeq r2, lr, r4, ror #29 │ │ │ │ - addeq r2, lr, ip, asr #31 │ │ │ │ + addeq r2, lr, r4, lsr pc │ │ │ │ + addeq r2, lr, r8, ror #30 │ │ │ │ + adceq r6, r2, r0, lsl r2 │ │ │ │ + umulleq r2, lr, r4, lr │ │ │ │ + addeq r2, lr, ip, ror pc │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002d48fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88523,41 +88523,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d4a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4950 │ │ │ │ ldr r0, [pc, #60] @ 2d4a6c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4950 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r3, r0, lsl #9 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, lr, r8, ror lr │ │ │ │ - umulleq r2, lr, r0, lr │ │ │ │ + addeq r2, lr, r8, lsr #28 │ │ │ │ + addeq r2, lr, r0, asr #28 │ │ │ │ │ │ │ │ 002d4a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2d4bb8 │ │ │ │ @@ -88619,39 +88619,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d4bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4acc │ │ │ │ ldr r0, [pc, #52] @ 2d4bdc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d4acc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsl r3 │ │ │ │ @ instruction: 0x000024b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, lr, ip, asr #26 │ │ │ │ - addeq r2, lr, r0, ror sp │ │ │ │ + strdeq r2, [lr], ip │ │ │ │ + addeq r2, lr, r0, lsr #26 │ │ │ │ │ │ │ │ 002d4be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88745,17 +88745,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011341f8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r5, [r2], r8 @ │ │ │ │ + adceq r5, r2, r8, lsl #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r2, r8, ror r6 │ │ │ │ + adceq r6, r2, r8, lsr #12 │ │ │ │ tsteq r3, ip, asr #1 │ │ │ │ │ │ │ │ 002d4d7c : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2d38ec │ │ │ │ @@ -88783,23 +88783,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2d4f38 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl bb337c │ │ │ │ + bl bb332c │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl bb337c │ │ │ │ + bl bb332c │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2d4ebc │ │ │ │ @@ -88883,18 +88883,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2d4f8c │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74f78 │ │ │ │ - @ instruction: 0x00a25bb0 │ │ │ │ - addeq r2, lr, ip, ror #19 │ │ │ │ - addeq r2, lr, r0, lsr r8 │ │ │ │ + b b74f28 │ │ │ │ + adceq r5, r2, r0, ror #22 │ │ │ │ + umulleq r2, lr, ip, r9 │ │ │ │ + addeq r2, lr, r0, ror #15 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002d4f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88908,31 +88908,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2d500c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r3, [pc, #36] @ 2d5010 │ │ │ │ ldr r1, [pc, #36] @ 2d5014 │ │ │ │ ldr r0, [pc, #36] @ 2d5018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umulleq r2, lr, ip, r9 │ │ │ │ - adceq r5, r2, r0, lsl fp │ │ │ │ - umulleq r2, lr, r8, r7 │ │ │ │ - ldrdeq lr, [pc], ip │ │ │ │ + addeq r2, lr, ip, asr #18 │ │ │ │ + adceq r5, r2, r0, asr #21 │ │ │ │ + addeq r2, lr, r8, asr #14 │ │ │ │ + addeq lr, pc, ip, lsl #11 │ │ │ │ │ │ │ │ 002d501c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2d55f8 │ │ │ │ @@ -89025,27 +89025,27 @@ │ │ │ │ beq 2d5514 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2d53d4 │ │ │ │ ldr r5, [pc, #1136] @ 2d560c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2d532c │ │ │ │ ldr ip, [pc, #1108] @ 2d5610 │ │ │ │ ldr r2, [pc, #1108] @ 2d5614 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d5228 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5208 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -89096,15 +89096,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2d562c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r6, [pc, #868] @ 2d5630 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d553c │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89126,27 +89126,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3854 │ │ │ │ b 2d5194 │ │ │ │ ldr r5, [pc, #776] @ 2d563c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5228 │ │ │ │ ldr ip, [pc, #756] @ 2d5640 │ │ │ │ ldr r2, [pc, #756] @ 2d5644 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 2e3f44 │ │ │ │ b 2d5228 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d5504 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89163,15 +89163,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2d5654 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2d52c4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d5194 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -89207,15 +89207,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2d5664 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2d52c4 │ │ │ │ ldr r3, [pc, #476] @ 2d5668 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d5078 │ │ │ │ ldr r3, [pc, #460] @ 2d566c │ │ │ │ @@ -89232,22 +89232,22 @@ │ │ │ │ beq 2d55b4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2d5674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d5078 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d5140 │ │ │ │ b 2d5394 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -89289,15 +89289,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2d5598 │ │ │ │ ldr r0, [pc, #196] @ 2d5680 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d5078 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2d5684 │ │ │ │ ldr r1, [pc, #172] @ 2d5688 │ │ │ │ ldr r0, [pc, #172] @ 2d568c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -89307,47 +89307,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r0, asr #27 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r8, lsr #27 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [r2, -r4]! │ │ │ │ - addeq r2, lr, r4, asr #11 │ │ │ │ - adceq r5, r2, r4, asr #18 │ │ │ │ - addeq r2, lr, r0, ror r5 │ │ │ │ + addeq r2, lr, r4, ror r5 │ │ │ │ + strdeq r5, [r2], r4 @ │ │ │ │ + addeq r2, lr, r0, lsr #10 │ │ │ │ tsteq r3, r4, asr #23 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - adceq r5, r2, r0, ror #16 │ │ │ │ - ldrdeq r2, [lr], r4 │ │ │ │ - addeq r2, lr, r8, ror #14 │ │ │ │ + adceq r5, r2, r0, lsl r8 │ │ │ │ + addeq r2, lr, r4, lsl #9 │ │ │ │ + addeq r2, lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ smlawbeq r2, r8, r3, r0 │ │ │ │ @ instruction: 0x01220354 │ │ │ │ @ instruction: 0x01220344 │ │ │ │ - addeq r2, lr, r0, ror #14 │ │ │ │ - @ instruction: 0x00a257b4 │ │ │ │ - addeq r2, lr, r0, ror #7 │ │ │ │ - adceq r5, r2, r4, asr r7 │ │ │ │ - @ instruction: 0x008e26b0 │ │ │ │ - addeq r2, lr, r8, asr #7 │ │ │ │ + addeq r2, lr, r0, lsl r7 │ │ │ │ + adceq r5, r2, r4, ror #14 │ │ │ │ + umulleq r2, lr, r0, r3 │ │ │ │ + adceq r5, r2, r4, lsl #14 │ │ │ │ + addeq r2, lr, r0, ror #12 │ │ │ │ + addeq r2, lr, r8, ror r3 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq r5, r2, r4, lsr #13 │ │ │ │ - ldrdeq r2, [lr], ip │ │ │ │ - addeq r2, lr, r8, lsl r3 │ │ │ │ + adceq r5, r2, r4, asr r6 │ │ │ │ + addeq r2, lr, ip, lsl #11 │ │ │ │ + addeq r2, lr, r8, asr #5 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r4, r0, r4, asr #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008e24b0 │ │ │ │ - @ instruction: 0x00a255bc │ │ │ │ - umlaleq r5, r2, r4, r5 │ │ │ │ - addeq r2, lr, r4, lsr #8 │ │ │ │ - adceq r5, r2, r4, lsr #10 │ │ │ │ - addeq r2, lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x008e23b0 │ │ │ │ + addeq r2, lr, r0, ror #8 │ │ │ │ + adceq r5, r2, ip, ror #10 │ │ │ │ + adceq r5, r2, r4, asr #10 │ │ │ │ + ldrdeq r2, [lr], r4 │ │ │ │ + ldrdeq r5, [r2], r4 @ │ │ │ │ + addeq r2, lr, r8, asr r1 │ │ │ │ + addeq r2, lr, r0, ror #6 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002d5694 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89362,15 +89362,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ │ │ │ │ 002d56e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2d584c │ │ │ │ @@ -89439,40 +89439,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d586c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d5738 │ │ │ │ ldr r0, [pc, #56] @ 2d5870 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d5738 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011336f8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011336d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, lr, r0, lsl #5 │ │ │ │ - addeq r2, lr, r8, lsr #5 │ │ │ │ + addeq r2, lr, r0, lsr r2 │ │ │ │ + addeq r2, lr, r8, asr r2 │ │ │ │ │ │ │ │ 002d5874 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -89504,17 +89504,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2d590c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r5, r2, ip, lsl r2 │ │ │ │ - addeq r1, lr, r0, lsr #29 │ │ │ │ - addeq r2, lr, r8, lsl r2 │ │ │ │ + adceq r5, r2, ip, asr #3 │ │ │ │ + addeq r1, lr, r0, asr lr │ │ │ │ + addeq r2, lr, r8, asr #3 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d5910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89543,24 +89543,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #76] @ 2d59ec │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -89673,19 +89673,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2d5ba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r2, r8, ror #31 │ │ │ │ - @ instruction: 0x00a24fb0 │ │ │ │ - adceq r4, r2, r8, lsl #31 │ │ │ │ - addeq r1, lr, ip, lsl #24 │ │ │ │ - addeq r1, lr, r0, lsr #31 │ │ │ │ + umlaleq r4, r2, r8, pc @ │ │ │ │ + adceq r4, r2, r0, ror #30 │ │ │ │ + adceq r4, r2, r8, lsr pc │ │ │ │ + @ instruction: 0x008e1bbc │ │ │ │ + addeq r1, lr, r0, asr pc │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002d5bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89881,15 +89881,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d5f24 │ │ │ │ @@ -89919,17 +89919,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r4, r2, r4, ror ip │ │ │ │ - addeq r1, lr, r0, asr #17 │ │ │ │ - addeq r1, lr, r0, lsr #17 │ │ │ │ + adceq r4, r2, r4, lsr #24 │ │ │ │ + addeq r1, lr, r0, ror r8 │ │ │ │ + addeq r1, lr, r0, asr r8 │ │ │ │ │ │ │ │ 002d5f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2d602c │ │ │ │ @@ -89940,15 +89940,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2d84f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d84e0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -89979,17 +89979,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umlaleq r4, r2, r0, fp │ │ │ │ - @ instruction: 0x008e17bc │ │ │ │ - addeq r1, lr, r0, ror #15 │ │ │ │ + adceq r4, r2, r0, asr #22 │ │ │ │ + addeq r1, lr, ip, ror #14 │ │ │ │ + umulleq r1, lr, r0, r7 │ │ │ │ │ │ │ │ 002d6038 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6050 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90004,17 +90004,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2d6094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r4, r2, r4, sl │ │ │ │ - addeq r1, lr, r8, lsl r7 │ │ │ │ - addeq r1, lr, r8, asr #21 │ │ │ │ + adceq r4, r2, r4, asr #20 │ │ │ │ + addeq r1, lr, r8, asr #13 │ │ │ │ + addeq r1, lr, r8, ror sl │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002d6098 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d60b0 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90030,17 +90030,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2d60f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x008e16b8 │ │ │ │ - addeq r1, lr, r8, ror #20 │ │ │ │ + adceq r4, r2, r4, ror #19 │ │ │ │ + addeq r1, lr, r8, ror #12 │ │ │ │ + addeq r1, lr, r8, lsl sl │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002d60f8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6110 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90056,17 +90056,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2d6154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r2], r4 @ │ │ │ │ - addeq r1, lr, r8, asr r6 │ │ │ │ - addeq r1, lr, r8, lsl #20 │ │ │ │ + adceq r4, r2, r4, lsl #19 │ │ │ │ + addeq r1, lr, r8, lsl #12 │ │ │ │ + @ instruction: 0x008e19b8 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002d6158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90372,17 +90372,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2d660c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r4, r2, ip, lsl r5 │ │ │ │ - addeq r1, lr, r0, lsr #3 │ │ │ │ - addeq r1, lr, r0, asr r5 │ │ │ │ + adceq r4, r2, ip, asr #9 │ │ │ │ + addeq r1, lr, r0, asr r1 │ │ │ │ + addeq r1, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002d6610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90395,33 +90395,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27ce20 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934c14 │ │ │ │ + bl 934bc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 934504 │ │ │ │ + bl 9344b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d6640 │ │ │ │ ldr r3, [pc, #32] @ 2d66a0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ - addeq r1, lr, r4, lsl r5 │ │ │ │ - addseq r8, r7, ip, lsr #3 │ │ │ │ + addeq r1, lr, r4, asr #9 │ │ │ │ + addseq r8, r7, ip, asr r1 │ │ │ │ ldrdeq lr, [r1, -r4]! │ │ │ │ │ │ │ │ 002d66a4 : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90441,15 +90441,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d66f4 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d671c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d66e8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90458,15 +90458,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, ip, ror #28 │ │ │ │ - addeq r1, lr, r0, lsl #1 │ │ │ │ + addeq r1, lr, r0, lsr r0 │ │ │ │ tsteq r4, ip, lsl lr │ │ │ │ │ │ │ │ 002d6748 : │ │ │ │ ldr r3, [pc, #56] @ 2d6788 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90511,27 +90511,27 @@ │ │ │ │ b 2d67f8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6860 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r7, r0 │ │ │ │ bne 2d67ec │ │ │ │ ldr r1, [pc, #108] @ 2d6898 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ cmp sl, r0 │ │ │ │ bne 2d67ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90544,32 +90544,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x01142d98 │ │ │ │ tsteq r3, r4, asr #12 │ │ │ │ - adceq r4, r2, r8, lsr r3 │ │ │ │ + adceq r4, r2, r8, ror #5 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq sp, r0, r0, lsr sl │ │ │ │ - addeq lr, sp, r0, ror #17 │ │ │ │ - @ instruction: 0x00925ebc │ │ │ │ + addseq sp, r0, r0, ror #19 │ │ │ │ + umulleq lr, sp, r0, r8 │ │ │ │ + addseq r5, r2, ip, ror #28 │ │ │ │ │ │ │ │ 002d689c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 381b20 │ │ │ │ mov r1, r5 │ │ │ │ - bl 929f94 │ │ │ │ + bl 929f44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6900 │ │ │ │ mov r1, r6 │ │ │ │ bl 2d678c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d693c │ │ │ │ mov r0, r4 │ │ │ │ @@ -90589,73 +90589,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2d6980 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ b 2d68e0 │ │ │ │ ldr r3, [pc, #64] @ 2d6984 │ │ │ │ ldr r2, [pc, #64] @ 2d6988 │ │ │ │ ldr r1, [pc, #64] @ 2d698c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2d6990 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2d68e0 │ │ │ │ - strdeq r4, [r2], r0 @ │ │ │ │ - addseq r7, r8, r8, lsl fp │ │ │ │ - addeq r0, lr, r0, ror #28 │ │ │ │ + adceq r4, r2, r0, lsr #3 │ │ │ │ + addseq r7, r8, r8, asr #21 │ │ │ │ + addeq r0, lr, r0, lsl lr │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - @ instruction: 0x00a241b8 │ │ │ │ - addeq r1, lr, ip, lsl #4 │ │ │ │ - addeq r0, lr, ip, lsr #28 │ │ │ │ + adceq r4, r2, r8, ror #2 │ │ │ │ + @ instruction: 0x008e11bc │ │ │ │ + ldrdeq r0, [lr], ip │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002d6994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2d6a0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d69f0 │ │ │ │ ldr ip, [pc, #68] @ 2d6a10 │ │ │ │ ldr r2, [pc, #68] @ 2d6a14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008e0db4 │ │ │ │ - adceq r4, r2, r4, lsr r1 │ │ │ │ addeq r0, lr, r4, ror #26 │ │ │ │ + adceq r4, r2, r4, ror #1 │ │ │ │ + addeq r0, lr, r4, lsl sp │ │ │ │ │ │ │ │ 002d6a18 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -90665,62 +90665,62 @@ │ │ │ │ beq 2d6a6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2d6a80 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, lr, r8, lsl sp │ │ │ │ + addeq r0, lr, r8, asr #25 │ │ │ │ │ │ │ │ 002d6a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6ac4 │ │ │ │ ldr r1, [pc, #88] @ 2d6afc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6ad4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2d6b00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, lr, r0, asr #25 │ │ │ │ - strheq r1, [lr], r0 │ │ │ │ + addeq r0, lr, r0, ror ip │ │ │ │ + addeq r1, lr, r0, rrx │ │ │ │ │ │ │ │ 002d6b04 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b2c │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -90738,55 +90738,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d6b68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d6b6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a23fb8 │ │ │ │ - addeq r0, lr, r0, asr #24 │ │ │ │ - addeq r0, lr, ip, asr #24 │ │ │ │ + adceq r3, r2, r8, ror #30 │ │ │ │ + strdeq r0, [lr], r0 @ │ │ │ │ + strdeq r0, [lr], ip │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002d6b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2d6d60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6ca0 │ │ │ │ ldr r7, [pc, #444] @ 2d6d64 │ │ │ │ ldr r2, [pc, #444] @ 2d6d68 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6d2c │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2d6d6c │ │ │ │ ldr r1, [pc, #384] @ 2d6d70 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #368] @ 2d6d74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2d6cfc │ │ │ │ ldr r7, [pc, #348] @ 2d6d78 │ │ │ │ @@ -90794,24 +90794,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2d6c30 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6cfc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr r2, [pc, #312] @ 2d6d7c │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6c24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d6c24 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -90824,38 +90824,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27ce20 │ │ │ │ ldr r5, [pc, #220] @ 2d6d84 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6d14 │ │ │ │ ldr r0, [pc, #196] @ 2d6d88 │ │ │ │ ldr r2, [pc, #196] @ 2d6d8c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 2e3bb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6d14 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27f3b8 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6cf0 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ b 2d6cf0 │ │ │ │ ldr r0, [pc, #116] @ 2d6d90 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27ce20 │ │ │ │ @@ -90864,32 +90864,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2d6d94 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27dbb8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2d6c8c │ │ │ │ - ldrdeq r0, [lr], r8 │ │ │ │ - adceq r3, r2, r8, asr pc │ │ │ │ - addeq r0, lr, r4, lsl #23 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ - addseq sp, r0, r8, lsl r6 │ │ │ │ + addeq r0, lr, r8, lsl #23 │ │ │ │ + adceq r3, r2, r8, lsl #30 │ │ │ │ + addeq r0, lr, r4, lsr fp │ │ │ │ + addeq lr, sp, r4, lsl #9 │ │ │ │ + addseq sp, r0, r8, asr #11 │ │ │ │ tsteq r4, ip, lsr r9 │ │ │ │ - adceq r3, r2, r8, ror #29 │ │ │ │ - strdeq r0, [lr], r4 │ │ │ │ - addeq r0, lr, r4, lsl pc │ │ │ │ - addeq r0, lr, r8, ror #27 │ │ │ │ - adceq r3, r2, ip, lsr lr │ │ │ │ - addeq r0, lr, ip, ror #20 │ │ │ │ - umulleq r0, lr, r0, lr │ │ │ │ - addseq r4, r7, r0, asr #18 │ │ │ │ + umlaleq r3, r2, r8, lr │ │ │ │ + addeq r0, lr, r4, lsr #21 │ │ │ │ + addeq r0, lr, r4, asr #29 │ │ │ │ + umulleq r0, lr, r8, sp │ │ │ │ + adceq r3, r2, ip, ror #27 │ │ │ │ + addeq r0, lr, ip, lsl sl │ │ │ │ + addeq r0, lr, r0, asr #28 │ │ │ │ + @ instruction: 0x009748f0 │ │ │ │ │ │ │ │ 002d6d98 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -90901,37 +90901,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2d6e0c │ │ │ │ ldr r5, [pc, #84] @ 2d6e24 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6e0c │ │ │ │ ldr ip, [pc, #64] @ 2d6e28 │ │ │ │ ldr r2, [pc, #64] @ 2d6e2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r0, lr, r4, r9 │ │ │ │ - adceq r3, r2, r8, lsl sp │ │ │ │ - addeq r0, lr, r8, asr #18 │ │ │ │ + addeq r0, lr, r4, asr #18 │ │ │ │ + adceq r3, r2, r8, asr #25 │ │ │ │ + strdeq r0, [lr], r8 │ │ │ │ │ │ │ │ 002d6e30 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2d6e68 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6e80 │ │ │ │ @@ -91123,28 +91123,28 @@ │ │ │ │ b 2d7118 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7294 │ │ │ │ ldr r1, [pc, #728] @ 2d73f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d710c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2d710c │ │ │ │ ldr r3, [pc, #696] @ 2d73fc │ │ │ │ ldr r1, [pc, #696] @ 2d7400 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d710c │ │ │ │ ldr r3, [pc, #664] @ 2d7404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d72c4 │ │ │ │ @@ -91162,28 +91162,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2d71f8 │ │ │ │ ldr r3, [pc, #540] @ 2d73fc │ │ │ │ ldr r1, [pc, #560] @ 2d7414 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ ldr r2, [pc, #536] @ 2d7418 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d4be0 │ │ │ │ @@ -91196,15 +91196,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2d7420 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r2, [pc, #464] @ 2d7424 │ │ │ │ ldr r3, [pc, #400] @ 2d73e8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -91223,15 +91223,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7344 │ │ │ │ ldr r0, [pc, #376] @ 2d7428 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2d7198 │ │ │ │ ldr r3, [pc, #352] @ 2d742c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -91250,22 +91250,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2d7438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d7178 │ │ │ │ ldr r3, [pc, #240] @ 2d743c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d72a8 │ │ │ │ ldr r3, [pc, #208] @ 2d7430 │ │ │ │ @@ -91281,58 +91281,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2d7440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d72a8 │ │ │ │ ldr r0, [pc, #128] @ 2d7444 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d7178 │ │ │ │ ldr r0, [pc, #112] @ 2d7448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d72a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, ip, asr r4 │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ - adceq r3, r2, r4, lsl #20 │ │ │ │ - addeq r0, lr, r0, asr #12 │ │ │ │ + @ instruction: 0x00a239b4 │ │ │ │ + strdeq r0, [lr], r0 @ │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq sp, r0, r4, asr #1 │ │ │ │ + addseq sp, r0, r4, ror r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r3, r2, ip, asr r9 │ │ │ │ - addeq r0, lr, r8, lsl #11 │ │ │ │ - addeq r0, lr, ip, lsr #11 │ │ │ │ - addseq sp, r0, r4, lsr #32 │ │ │ │ - adceq r3, r2, r0, lsl #18 │ │ │ │ + adceq r3, r2, ip, lsl #18 │ │ │ │ + addeq r0, lr, r8, lsr r5 │ │ │ │ + addeq r0, lr, ip, asr r5 │ │ │ │ + @ instruction: 0x0090cfd4 │ │ │ │ + @ instruction: 0x00a238b0 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r0, lsr #23 │ │ │ │ - @ instruction: 0x008e04b0 │ │ │ │ + addeq r0, lr, r0, ror #8 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, lr, ip, ror r8 │ │ │ │ + addeq r0, lr, ip, lsr #16 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ - addeq r0, lr, r0, asr #16 │ │ │ │ - addeq r0, lr, r4, lsl r8 │ │ │ │ - addeq r0, lr, ip, lsr r8 │ │ │ │ + strdeq r0, [lr], r0 @ │ │ │ │ + addeq r0, lr, r4, asr #15 │ │ │ │ + addeq r0, lr, ip, ror #15 │ │ │ │ │ │ │ │ 002d744c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2d75f4 │ │ │ │ @@ -91361,15 +91361,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2d7604 │ │ │ │ ldr r1, [pc, #324] @ 2d7608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ ldr r3, [pc, #300] @ 2d760c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -91418,43 +91418,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2d7624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d74b8 │ │ │ │ ldr r0, [pc, #68] @ 2d7628 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2d74b8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01131990 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r4, ror #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq ip, r0, r4, asr #26 │ │ │ │ - adceq r3, r2, r0, lsr #12 │ │ │ │ - strdeq r3, [r2], r0 @ │ │ │ │ + @ instruction: 0x0090ccf4 │ │ │ │ + ldrdeq r3, [r2], r0 @ │ │ │ │ + adceq r3, r2, r0, lsr #11 │ │ │ │ tsteq r3, r8, asr #17 │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, lr, r4, asr r6 │ │ │ │ - addeq r0, lr, r4, ror #12 │ │ │ │ + addeq r0, lr, r4, lsl #12 │ │ │ │ + addeq r0, lr, r4, lsl r6 │ │ │ │ │ │ │ │ 002d762c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2d76e0 │ │ │ │ @@ -91466,15 +91466,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d7668 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d76b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d765c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d765c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91495,15 +91495,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01141efc │ │ │ │ - addeq r0, lr, ip, lsl #2 │ │ │ │ + strheq r0, [lr], ip │ │ │ │ │ │ │ │ 002d76e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -91511,15 +91511,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2d77d8 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d77b0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d7750 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d7764 │ │ │ │ @@ -91558,18 +91558,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2d77e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r0, lr, r8, asr r0 │ │ │ │ - adceq r3, r2, r4, asr #6 │ │ │ │ - addeq pc, sp, r8, asr #31 │ │ │ │ - umulleq r0, lr, r4, r4 │ │ │ │ + addeq r0, lr, r8 │ │ │ │ + strdeq r3, [r2], r4 @ │ │ │ │ + addeq pc, sp, r8, ror pc @ │ │ │ │ + addeq r0, lr, r4, asr #8 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002d77ec : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -91643,17 +91643,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d7920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121dd98 │ │ │ │ - adceq r3, r2, r8, lsl #4 │ │ │ │ - umulleq pc, sp, r0, lr @ │ │ │ │ - addeq r0, lr, r8, ror r3 │ │ │ │ + @ instruction: 0x00a231b8 │ │ │ │ + addeq pc, sp, r0, asr #28 │ │ │ │ + addeq r0, lr, r8, lsr #6 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002d7924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91700,45 +91700,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2d7a64 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d7a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6fe94 │ │ │ │ + bl b6fe44 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7a3c │ │ │ │ ldr r3, [pc, #84] @ 2d7a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7994 │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2d799c │ │ │ │ mov r9, #1 │ │ │ │ b 2d797c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ b 2d7a10 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011314b4 │ │ │ │ - @ instruction: 0x00a231b4 │ │ │ │ + adceq r3, r2, r4, ror #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq sp, [r1, -r4]! │ │ │ │ tsteq r3, ip, ror r4 │ │ │ │ tsteq r3, r0, asr r4 │ │ │ │ andeq r6, r0, r4, ror #2 │ │ │ │ - umulleq r0, lr, ip, r2 │ │ │ │ + addeq r0, lr, ip, asr #4 │ │ │ │ @ instruction: 0x0121dc3c │ │ │ │ │ │ │ │ 002d7a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91797,55 +91797,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2d7c6c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2d7c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6fe94 │ │ │ │ + bl b6fe44 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7bf4 │ │ │ │ ldr r3, [pc, #224] @ 2d7c74 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7ad8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [pc, #176] @ 2d7c78 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7c04 │ │ │ │ ldr r2, [pc, #160] @ 2d7c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2d7c80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ b 2d7b8c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [pc, #108] @ 2d7c84 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d7bd4 │ │ │ │ ldr r2, [pc, #92] @ 2d7c88 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91862,24 +91862,24 @@ │ │ │ │ tsteq r3, r4, ror #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ smlawbeq r1, ip, fp, sp │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ @ instruction: 0x011312d4 │ │ │ │ andeq r6, r0, r4, ror #2 │ │ │ │ - addeq r0, lr, r0, lsr #2 │ │ │ │ + ldrdeq r0, [lr], r0 @ │ │ │ │ @ instruction: 0x0121dabc │ │ │ │ - umullseq r4, r6, r0, r9 │ │ │ │ + addseq r4, r6, r0, asr #18 │ │ │ │ + addeq r0, lr, r8, ror r0 │ │ │ │ addeq r0, lr, r8, asr #1 │ │ │ │ - addeq r0, lr, r8, lsl r1 │ │ │ │ - ldrdeq r0, [lr], r8 │ │ │ │ - umulleq r0, lr, r4, r0 │ │ │ │ - adceq r2, r2, r4, asr #29 │ │ │ │ - addeq pc, sp, ip, asr #22 │ │ │ │ - addeq r0, lr, r4, lsl #1 │ │ │ │ + addeq r0, lr, r8, lsl #1 │ │ │ │ + addeq r0, lr, r4, asr #32 │ │ │ │ + adceq r2, r2, r4, ror lr │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ + addeq r0, lr, r4, lsr r0 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002d7c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91916,21 +91916,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2d7d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlawbeq r1, r4, r9, sp │ │ │ │ - adceq r2, r2, r8, lsl #28 │ │ │ │ - addeq pc, sp, ip, lsl #21 │ │ │ │ - addeq pc, sp, r4, asr #31 │ │ │ │ + @ instruction: 0x00a22db8 │ │ │ │ + addeq pc, sp, ip, lsr sl @ │ │ │ │ + addeq pc, sp, r4, ror pc @ │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - adceq r2, r2, r0, ror #27 │ │ │ │ - addeq pc, sp, r4, ror #20 │ │ │ │ - addeq r0, lr, r4, lsl r0 │ │ │ │ + umlaleq r2, r2, r0, sp @ │ │ │ │ + addeq pc, sp, r4, lsl sl @ │ │ │ │ + addeq pc, sp, r4, asr #31 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002d7d60 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2d7dd8 │ │ │ │ ldr r3, [pc, #156] @ 2d7e10 │ │ │ │ @@ -91971,19 +91971,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2d7e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121d8e0 │ │ │ │ - @ instruction: 0x008dffbc │ │ │ │ - addeq pc, sp, r0, lsr #31 │ │ │ │ - adceq r2, r2, ip, lsl #26 │ │ │ │ - umulleq pc, sp, r0, r9 @ │ │ │ │ - addeq pc, sp, r8, asr #29 │ │ │ │ + addeq pc, sp, ip, ror #30 │ │ │ │ + addeq pc, sp, r0, asr pc @ │ │ │ │ + @ instruction: 0x00a22cbc │ │ │ │ + addeq pc, sp, r0, asr #18 │ │ │ │ + addeq pc, sp, r8, ror lr @ │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002d7e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92011,30 +92011,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2d7ec0 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 27d5dc │ │ │ │ cmp r4, #8 │ │ │ │ beq 2d7f0c │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7ea4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6fe94 │ │ │ │ + bl b6fe44 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7f44 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7ea4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92050,27 +92050,27 @@ │ │ │ │ bne 2d7f50 │ │ │ │ ldr r0, [pc, #64] @ 2d7f78 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d5dc │ │ │ │ ldr r0, [sp] │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ b 2d7ef4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01130fb0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, sp, r8, lsl pc @ │ │ │ │ - addeq r4, pc, r0, lsl #26 │ │ │ │ + addeq pc, sp, r8, asr #29 │ │ │ │ + @ instruction: 0x008f4cb0 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ smlawteq r1, r8, r7, sp │ │ │ │ - addeq pc, sp, r0, lsl lr @ │ │ │ │ + addeq pc, sp, r0, asr #27 │ │ │ │ andeq r6, r0, r4, ror #2 │ │ │ │ tsteq r3, r0, ror #29 │ │ │ │ - addeq pc, sp, ip, asr lr @ │ │ │ │ + addeq pc, sp, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2d82b4 │ │ │ │ ldr r3, [pc, #800] @ 2d82b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92271,31 +92271,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, sp, ip, ror #28 │ │ │ │ + addeq pc, sp, ip, lsl lr @ │ │ │ │ @ instruction: 0x01130dd0 │ │ │ │ - addeq pc, sp, r0, ror lr @ │ │ │ │ - addeq pc, sp, r0, lsl #29 │ │ │ │ + addeq pc, sp, r0, lsr #28 │ │ │ │ + addeq pc, sp, r0, lsr lr @ │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - adceq r4, r2, ip, lsr r2 │ │ │ │ - addeq pc, sp, ip, lsl #28 │ │ │ │ + adceq r4, r2, ip, ror #3 │ │ │ │ + @ instruction: 0x008dfdbc │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - adceq r4, r2, r4, asr #1 │ │ │ │ - addeq pc, sp, r8, lsr ip @ │ │ │ │ - umlaleq r4, r2, r8, r0 │ │ │ │ - addeq pc, sp, ip, lsr #24 │ │ │ │ adceq r4, r2, r4, ror r0 │ │ │ │ - addeq pc, sp, r4, ror #24 │ │ │ │ - addeq pc, sp, ip, ror #24 │ │ │ │ + addeq pc, sp, r8, ror #23 │ │ │ │ + adceq r4, r2, r8, asr #32 │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ + adceq r4, r2, r4, lsr #32 │ │ │ │ + addeq pc, sp, r4, lsl ip @ │ │ │ │ + addeq pc, sp, ip, lsl ip @ │ │ │ │ │ │ │ │ 002d8300 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2d8440 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92372,16 +92372,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 27d27c │ │ │ │ b 2d83ac │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq pc, sp, r8, asr #23 │ │ │ │ - addeq pc, sp, r8, ror #23 │ │ │ │ + addeq pc, sp, r8, ror fp @ │ │ │ │ + umulleq pc, sp, r8, fp @ │ │ │ │ │ │ │ │ 002d8450 : │ │ │ │ ldr r0, [pc, #4] @ 2d845c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d7f7c │ │ │ │ ldrsheq r1, [r4, -r0] │ │ │ │ │ │ │ │ @@ -92731,17 +92731,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d8990 │ │ │ │ ldr r0, [pc, #24] @ 2d8994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, asr #19 │ │ │ │ - umulleq pc, sp, r8, r8 @ │ │ │ │ - addeq pc, sp, r0, lsr #17 │ │ │ │ + adceq r3, r2, r0, ror r9 │ │ │ │ + addeq pc, sp, r8, asr #16 │ │ │ │ + addeq pc, sp, r0, asr r8 @ │ │ │ │ │ │ │ │ 002d8998 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d89c8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d89b0 │ │ │ │ @@ -92761,17 +92761,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, asr r9 │ │ │ │ - addeq pc, sp, ip, lsr #16 │ │ │ │ - addeq pc, sp, r4, lsr r8 @ │ │ │ │ + adceq r3, r2, r4, lsl #18 │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ + addeq pc, sp, r4, ror #15 │ │ │ │ │ │ │ │ 002d8a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -92798,17 +92798,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, asr #17 │ │ │ │ - addeq pc, sp, r0, lsr #15 │ │ │ │ - addeq pc, sp, r8, lsr #15 │ │ │ │ + adceq r3, r2, r8, ror r8 │ │ │ │ + addeq pc, sp, r0, asr r7 @ │ │ │ │ + addeq pc, sp, r8, asr r7 @ │ │ │ │ │ │ │ │ 002d8a94 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ab4 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92824,17 +92824,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, ror #16 │ │ │ │ - addeq pc, sp, r0, asr #14 │ │ │ │ - addeq pc, sp, r8, asr #14 │ │ │ │ + adceq r3, r2, r8, lsl r8 │ │ │ │ + strdeq pc, [sp], r0 │ │ │ │ + strdeq pc, [sp], r8 │ │ │ │ │ │ │ │ 002d8af4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b14 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92850,17 +92850,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, lsl #16 │ │ │ │ - addeq pc, sp, r0, ror #13 │ │ │ │ - addeq pc, sp, r8, ror #13 │ │ │ │ + @ instruction: 0x00a237b8 │ │ │ │ + umulleq pc, sp, r0, r6 @ │ │ │ │ + umulleq pc, sp, r8, r6 @ │ │ │ │ │ │ │ │ 002d8b54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b74 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92876,17 +92876,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, lsr #15 │ │ │ │ - addeq pc, sp, r0, lsl #13 │ │ │ │ - addeq pc, sp, r8, lsl #13 │ │ │ │ + adceq r3, r2, r8, asr r7 │ │ │ │ + addeq pc, sp, r0, lsr r6 @ │ │ │ │ + addeq pc, sp, r8, lsr r6 @ │ │ │ │ │ │ │ │ 002d8bb4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8bd4 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92902,17 +92902,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, asr #14 │ │ │ │ - addeq pc, sp, r0, lsr #12 │ │ │ │ - addeq pc, sp, r8, lsr #12 │ │ │ │ + strdeq r3, [r2], r8 @ │ │ │ │ + ldrdeq pc, [sp], r0 │ │ │ │ + ldrdeq pc, [sp], r8 │ │ │ │ │ │ │ │ 002d8c14 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c30 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92927,17 +92927,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, ror #13 │ │ │ │ - addeq pc, sp, r4, asr #11 │ │ │ │ - addeq pc, sp, ip, asr #11 │ │ │ │ + umlaleq r3, r2, ip, r6 │ │ │ │ + addeq pc, sp, r4, ror r5 @ │ │ │ │ + addeq pc, sp, ip, ror r5 @ │ │ │ │ │ │ │ │ 002d8c70 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c90 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92953,17 +92953,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsl #13 │ │ │ │ - addeq pc, sp, r4, ror #10 │ │ │ │ - addeq pc, sp, ip, ror #10 │ │ │ │ + adceq r3, r2, ip, lsr r6 │ │ │ │ + addeq pc, sp, r4, lsl r5 @ │ │ │ │ + addeq pc, sp, ip, lsl r5 @ │ │ │ │ │ │ │ │ 002d8cd0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8cf0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92979,17 +92979,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsr #12 │ │ │ │ - addeq pc, sp, r4, lsl #10 │ │ │ │ - addeq pc, sp, ip, lsl #10 │ │ │ │ + ldrdeq r3, [r2], ip @ │ │ │ │ + @ instruction: 0x008df4b4 │ │ │ │ + @ instruction: 0x008df4bc │ │ │ │ │ │ │ │ 002d8d30 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d50 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93005,17 +93005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, asr #11 │ │ │ │ - addeq pc, sp, r4, lsr #9 │ │ │ │ - addeq pc, sp, ip, lsr #9 │ │ │ │ + adceq r3, r2, ip, ror r5 │ │ │ │ + addeq pc, sp, r4, asr r4 @ │ │ │ │ + addeq pc, sp, ip, asr r4 @ │ │ │ │ │ │ │ │ 002d8d90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8db0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93031,17 +93031,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8dec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, ror #10 │ │ │ │ - addeq pc, sp, r4, asr #8 │ │ │ │ - addeq pc, sp, ip, asr #8 │ │ │ │ + adceq r3, r2, ip, lsl r5 │ │ │ │ + strdeq pc, [sp], r4 │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ │ │ │ │ 002d8df0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e10 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93057,17 +93057,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsl #10 │ │ │ │ - addeq pc, sp, r4, ror #7 │ │ │ │ - addeq pc, sp, ip, ror #7 │ │ │ │ + @ instruction: 0x00a234bc │ │ │ │ + umulleq pc, sp, r4, r3 @ │ │ │ │ + umulleq pc, sp, ip, r3 @ │ │ │ │ │ │ │ │ 002d8e50 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e70 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93083,17 +93083,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsr #9 │ │ │ │ - addeq pc, sp, r4, lsl #7 │ │ │ │ - addeq pc, sp, ip, lsl #7 │ │ │ │ + adceq r3, r2, ip, asr r4 │ │ │ │ + addeq pc, sp, r4, lsr r3 @ │ │ │ │ + addeq pc, sp, ip, lsr r3 @ │ │ │ │ │ │ │ │ 002d8eb0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ed0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93109,17 +93109,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, asr #8 │ │ │ │ - addeq pc, sp, r4, lsr #6 │ │ │ │ - addeq pc, sp, ip, lsr #6 │ │ │ │ + strdeq r3, [r2], ip @ │ │ │ │ + ldrdeq pc, [sp], r4 │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ │ │ │ │ 002d8f10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f30 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93135,17 +93135,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, ror #7 │ │ │ │ - addeq pc, sp, r4, asr #5 │ │ │ │ - addeq pc, sp, ip, asr #5 │ │ │ │ + umlaleq r3, r2, ip, r3 │ │ │ │ + addeq pc, sp, r4, ror r2 @ │ │ │ │ + addeq pc, sp, ip, ror r2 @ │ │ │ │ │ │ │ │ 002d8f70 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f90 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93161,17 +93161,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8fcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsl #7 │ │ │ │ - addeq pc, sp, r4, ror #4 │ │ │ │ - addeq pc, sp, ip, ror #4 │ │ │ │ + adceq r3, r2, ip, lsr r3 │ │ │ │ + addeq pc, sp, r4, lsl r2 @ │ │ │ │ + addeq pc, sp, ip, lsl r2 @ │ │ │ │ │ │ │ │ 002d8fd0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ff0 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93187,17 +93187,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d902c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsr #6 │ │ │ │ - addeq pc, sp, r4, lsl #4 │ │ │ │ - addeq pc, sp, ip, lsl #4 │ │ │ │ + ldrdeq r3, [r2], ip @ │ │ │ │ + @ instruction: 0x008df1b4 │ │ │ │ + @ instruction: 0x008df1bc │ │ │ │ │ │ │ │ 002d9030 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9054 │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93214,17 +93214,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, asr #5 │ │ │ │ - addeq pc, sp, r0, lsr #3 │ │ │ │ - addeq pc, sp, r8, lsr #3 │ │ │ │ + adceq r3, r2, r8, ror r2 │ │ │ │ + addeq pc, sp, r0, asr r1 @ │ │ │ │ + addeq pc, sp, r8, asr r1 @ │ │ │ │ │ │ │ │ 002d9094 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d90b8 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93241,17 +93241,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d90f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, ror #4 │ │ │ │ - addeq pc, sp, ip, lsr r1 @ │ │ │ │ - addeq pc, sp, r4, asr #2 │ │ │ │ + adceq r3, r2, r4, lsl r2 │ │ │ │ + addeq pc, sp, ip, ror #1 │ │ │ │ + strdeq pc, [sp], r4 │ │ │ │ │ │ │ │ 002d90f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d911c │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93268,17 +93268,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, lsl #4 │ │ │ │ - ldrdeq pc, [sp], r8 │ │ │ │ - addeq pc, sp, r0, ror #1 │ │ │ │ + @ instruction: 0x00a231b0 │ │ │ │ + addeq pc, sp, r8, lsl #1 │ │ │ │ + umulleq pc, sp, r0, r0 @ │ │ │ │ │ │ │ │ 002d915c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9180 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93295,17 +93295,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d91bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r3, r2, ip, r1 │ │ │ │ - addeq pc, sp, r4, ror r0 @ │ │ │ │ - addeq pc, sp, ip, ror r0 @ │ │ │ │ + adceq r3, r2, ip, asr #2 │ │ │ │ + addeq pc, sp, r4, lsr #32 │ │ │ │ + addeq pc, sp, ip, lsr #32 │ │ │ │ │ │ │ │ 002d91c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d91e4 │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93322,31 +93322,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, lsr r1 │ │ │ │ - addeq pc, sp, r0, lsl r0 @ │ │ │ │ - addeq pc, sp, r8, lsl r0 @ │ │ │ │ + adceq r3, r2, r8, ror #1 │ │ │ │ + addeq lr, sp, r0, asr #31 │ │ │ │ + addeq lr, sp, r8, asr #31 │ │ │ │ │ │ │ │ 002d9224 : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2d9244 │ │ │ │ ldr r3, [pc, #28] @ 2d9250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r3, r2, ip, asr #6 │ │ │ │ + strdeq r3, [r2], ip @ │ │ │ │ │ │ │ │ 002d9254 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9280 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -93374,30 +93374,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f998 │ │ │ │ - ldrdeq r3, [r2], r8 @ │ │ │ │ + adceq r3, r2, r8, lsl #5 │ │ │ │ │ │ │ │ 002d92dc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2d9300 │ │ │ │ ldr r3, [pc, #32] @ 2d930c │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umlaleq r3, r2, r0, r2 │ │ │ │ + adceq r3, r2, r0, asr #4 │ │ │ │ │ │ │ │ 002d9310 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9370 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9388 │ │ │ │ @@ -93436,18 +93436,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, asr #4 │ │ │ │ - ldrdeq r3, [r2], r8 @ │ │ │ │ - addeq lr, sp, r4, lsl #29 │ │ │ │ - umulleq lr, sp, r4, lr │ │ │ │ + strdeq r3, [r2], r4 @ │ │ │ │ + adceq r3, r2, r8, lsl #3 │ │ │ │ + addeq lr, sp, r4, lsr lr │ │ │ │ + addeq lr, sp, r4, asr #28 │ │ │ │ │ │ │ │ 002d93d0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9410 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -93503,15 +93503,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f998 │ │ │ │ - adceq r3, r2, ip, lsl r1 │ │ │ │ + adceq r3, r2, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93619,16 +93619,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9590 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2d9540 │ │ │ │ - adceq r0, r6, r4, ror lr │ │ │ │ - adceq r0, r6, r0, lsr #27 │ │ │ │ + adceq r0, r6, r4, lsr #28 │ │ │ │ + adceq r0, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -93699,24 +93699,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2d97c4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2d9800 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d174 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d97b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d97b8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -93908,15 +93908,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tstpeq r3, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ ldr r0, [pc, #4] @ 2d9adc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq r9, r0, r0, asr r7 │ │ │ │ ldr r2, [pc, #192] @ 2d9ba8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2d9b08 │ │ │ │ ldr r0, [pc, #176] @ 2d9bac │ │ │ │ @@ -93979,101 +93979,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #248] @ 2d9cf8 │ │ │ │ ldr r3, [pc, #248] @ 2d9cfc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2d9d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2d9d04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #220] @ 2d9d08 │ │ │ │ ldr r2, [pc, #220] @ 2d9d0c │ │ │ │ ldr r1, [pc, #220] @ 2d9d10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #200] @ 2d9d14 │ │ │ │ ldr r2, [pc, #200] @ 2d9d18 │ │ │ │ ldr r1, [pc, #200] @ 2d9d1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #180] @ 2d9d20 │ │ │ │ ldr r2, [pc, #180] @ 2d9d24 │ │ │ │ ldr r1, [pc, #180] @ 2d9d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #160] @ 2d9d2c │ │ │ │ ldr r2, [pc, #160] @ 2d9d30 │ │ │ │ ldr r1, [pc, #160] @ 2d9d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #140] @ 2d9d38 │ │ │ │ ldr r2, [pc, #140] @ 2d9d3c │ │ │ │ ldr r1, [pc, #140] @ 2d9d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #120] @ 2d9d44 │ │ │ │ ldr r2, [pc, #120] @ 2d9d48 │ │ │ │ ldr r1, [pc, #120] @ 2d9d4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9358e4 │ │ │ │ - adceq r0, r6, ip, lsr r8 │ │ │ │ - umulleq sp, sp, ip, r6 @ │ │ │ │ - addeq sp, sp, r4, ror r6 │ │ │ │ + b 935894 │ │ │ │ + adceq r0, r6, ip, ror #15 │ │ │ │ + addeq sp, sp, ip, asr #12 │ │ │ │ + addeq sp, sp, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - addseq r7, fp, ip, lsr #10 │ │ │ │ + @ instruction: 0x009b74dc │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addseq ip, sp, r0, asr #10 │ │ │ │ + @ instruction: 0x009dc4f0 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - umlaleq fp, r1, r8, ip │ │ │ │ + adceq fp, r1, r8, asr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - strdeq lr, [sp], r4 │ │ │ │ + addeq lr, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - addeq lr, sp, r0, ror #11 │ │ │ │ + umulleq lr, sp, r0, r5 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - addseq r2, r4, r4, lsl #9 │ │ │ │ + addseq r2, r4, r4, lsr r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - addeq lr, sp, ip, lsr #11 │ │ │ │ + addeq lr, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2d9eb8 │ │ │ │ ldr r5, [pc, #336] @ 2d9ebc │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94082,61 +94082,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9e70 │ │ │ │ mov r4, r0 │ │ │ │ - bl 981678 │ │ │ │ + bl 981628 │ │ │ │ ldr r6, [pc, #276] @ 2d9ec4 │ │ │ │ ldr r5, [pc, #276] @ 2d9ec8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #240] @ 2d9ecc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 9819d4 │ │ │ │ + bl 981984 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9e50 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ - bl 989864 │ │ │ │ + bl 989814 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #152] @ 2d9ed0 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -94147,32 +94147,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2d9edc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00a606b0 │ │ │ │ - addeq lr, sp, r0, lsl r5 │ │ │ │ - addeq lr, sp, ip, lsl r5 │ │ │ │ - addeq lr, sp, ip, lsl r5 │ │ │ │ - addeq lr, sp, r0, lsr r5 │ │ │ │ - addeq lr, sp, r8, lsl r5 │ │ │ │ + adceq r0, r6, r0, ror #12 │ │ │ │ + addeq lr, sp, r0, asr #9 │ │ │ │ + addeq lr, sp, ip, asr #9 │ │ │ │ + addeq lr, sp, ip, asr #9 │ │ │ │ + addeq lr, sp, r0, ror #9 │ │ │ │ + addeq lr, sp, r8, asr #9 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - @ instruction: 0x009b72d0 │ │ │ │ - addeq lr, sp, r4, lsr r4 │ │ │ │ + addseq r7, fp, r0, lsl #5 │ │ │ │ + addeq lr, sp, r4, ror #7 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9f34 │ │ │ │ ldr r2, [pc, #60] @ 2d9f38 │ │ │ │ @@ -94180,100 +94180,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2d9f40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce20 │ │ │ │ - adceq r0, r6, ip, lsl r5 │ │ │ │ - addeq lr, sp, r4, lsl #7 │ │ │ │ - umulleq lr, sp, r4, r3 │ │ │ │ - addseq r5, ip, r0, lsl #4 │ │ │ │ + adceq r0, r6, ip, asr #9 │ │ │ │ + addeq lr, sp, r4, lsr r3 │ │ │ │ + addeq lr, sp, r4, asr #6 │ │ │ │ + @ instruction: 0x009c51b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9f98 │ │ │ │ ldr r2, [pc, #60] @ 2d9f9c │ │ │ │ ldr r1, [pc, #60] @ 2d9fa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2d9fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce20 │ │ │ │ - @ instruction: 0x00a604b8 │ │ │ │ - addeq lr, sp, r0, lsr #6 │ │ │ │ - addeq lr, sp, r0, lsr r3 │ │ │ │ - umullseq r5, ip, ip, r1 │ │ │ │ + adceq r0, r6, r8, ror #8 │ │ │ │ + ldrdeq lr, [sp], r0 │ │ │ │ + addeq lr, sp, r0, ror #5 │ │ │ │ + addseq r5, ip, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9ffc │ │ │ │ ldr r2, [pc, #60] @ 2da000 │ │ │ │ ldr r1, [pc, #60] @ 2da004 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2da008 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce20 │ │ │ │ - adceq r0, r6, r4, asr r4 │ │ │ │ - @ instruction: 0x008de2bc │ │ │ │ - addeq lr, sp, ip, asr #5 │ │ │ │ - addseq r5, ip, r8, lsr r1 │ │ │ │ + adceq r0, r6, r4, lsl #8 │ │ │ │ + addeq lr, sp, ip, ror #4 │ │ │ │ + addeq lr, sp, ip, ror r2 │ │ │ │ + addseq r5, ip, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2da060 │ │ │ │ ldr r2, [pc, #60] @ 2da064 │ │ │ │ ldr r1, [pc, #60] @ 2da068 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2da06c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce20 │ │ │ │ - strdeq r0, [r6], r0 @ │ │ │ │ - addeq lr, sp, r8, asr r2 │ │ │ │ - addeq lr, sp, r8, ror #4 │ │ │ │ - ldrsbeq r5, [ip], r4 │ │ │ │ + adceq r0, r6, r0, lsr #7 │ │ │ │ + addeq lr, sp, r8, lsl #4 │ │ │ │ + addeq lr, sp, r8, lsl r2 │ │ │ │ + addseq r5, ip, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da17c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2da180 │ │ │ │ @@ -94289,22 +94289,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da18c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da104 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2da134 │ │ │ │ ldr r1, [pc, #132] @ 2da190 │ │ │ │ @@ -94314,15 +94314,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da19c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da1a0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #104] @ 2da1a4 │ │ │ │ ldr r3, [pc, #68] @ 2da184 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94333,23 +94333,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r6, ip, lsl #7 │ │ │ │ + adceq r0, r6, ip, lsr r3 │ │ │ │ tsteq r2, r4, asr sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq lr, [sp], r8 │ │ │ │ - addeq lr, sp, r8, asr #3 │ │ │ │ - strdeq lr, [sp], r4 │ │ │ │ + addeq lr, sp, r8, lsl #3 │ │ │ │ + addeq lr, sp, r8, ror r1 │ │ │ │ + addeq lr, sp, r4, lsr #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r0, [r6], ip @ │ │ │ │ - addeq lr, sp, r0, ror #2 │ │ │ │ + adceq r0, r6, ip, lsr #5 │ │ │ │ + addeq lr, sp, r0, lsl r1 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ @ instruction: 0x0112ecb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da2b4 │ │ │ │ @@ -94367,22 +94367,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da2c4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da23c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2da26c │ │ │ │ ldr r1, [pc, #132] @ 2da2c8 │ │ │ │ @@ -94392,15 +94392,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da2d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da2d8 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #104] @ 2da2dc │ │ │ │ ldr r3, [pc, #68] @ 2da2bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94411,23 +94411,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r6, r4, asr r2 │ │ │ │ + adceq r0, r6, r4, lsl #4 │ │ │ │ tsteq r2, ip, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq lr, sp, r0, lsr #1 │ │ │ │ - umulleq lr, sp, r0, r0 │ │ │ │ - addeq lr, sp, ip, ror #1 │ │ │ │ + addeq lr, sp, r0, asr r0 │ │ │ │ + addeq lr, sp, r0, asr #32 │ │ │ │ + umulleq lr, sp, ip, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r0, r6, r4, asr #3 │ │ │ │ - addeq lr, sp, r8, lsr #32 │ │ │ │ + adceq r0, r6, r4, ror r1 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ muleq r0, r5, r2 │ │ │ │ tsteq r2, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da3ec │ │ │ │ @@ -94445,22 +94445,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da3fc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da374 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2da3a4 │ │ │ │ ldr r1, [pc, #132] @ 2da400 │ │ │ │ @@ -94470,15 +94470,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da40c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da410 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #104] @ 2da414 │ │ │ │ ldr r3, [pc, #68] @ 2da3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94489,23 +94489,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r0, r6, ip, lsl r1 │ │ │ │ + adceq r0, r6, ip, asr #1 │ │ │ │ tsteq r2, r4, ror #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, sp, r8, ror #30 │ │ │ │ - addeq sp, sp, r8, asr pc │ │ │ │ - addeq sp, sp, r4, ror #31 │ │ │ │ + addeq sp, sp, r8, lsl pc │ │ │ │ + addeq sp, sp, r8, lsl #30 │ │ │ │ + umulleq sp, sp, r4, pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r0, r6, ip, lsl #1 │ │ │ │ - strdeq sp, [sp], r0 │ │ │ │ + adceq r0, r6, ip, lsr r0 │ │ │ │ + addeq sp, sp, r0, lsr #29 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da524 │ │ │ │ @@ -94523,22 +94523,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da534 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da4ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2da4dc │ │ │ │ ldr r1, [pc, #132] @ 2da538 │ │ │ │ @@ -94548,15 +94548,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da544 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da548 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #104] @ 2da54c │ │ │ │ ldr r3, [pc, #68] @ 2da52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94567,23 +94567,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r5, r4, ror #31 │ │ │ │ + umlaleq pc, r5, r4, pc @ │ │ │ │ tsteq r2, ip, lsr #19 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, sp, r0, lsr lr │ │ │ │ - addeq sp, sp, r0, lsr #28 │ │ │ │ - ldrdeq sp, [sp], r8 │ │ │ │ + addeq sp, sp, r0, ror #27 │ │ │ │ + ldrdeq sp, [sp], r0 │ │ │ │ + addeq sp, sp, r8, lsl #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq pc, r5, r4, asr pc @ │ │ │ │ - @ instruction: 0x008dddb8 │ │ │ │ + adceq pc, r5, r4, lsl #30 │ │ │ │ + addeq sp, sp, r8, ror #26 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da59c │ │ │ │ @@ -94592,66 +94592,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - adceq pc, r5, ip, lsr #29 │ │ │ │ - addeq sp, sp, r4, lsl sp │ │ │ │ - addeq sp, sp, r4, lsr #26 │ │ │ │ + adceq pc, r5, ip, asr lr @ │ │ │ │ + addeq sp, sp, r4, asr #25 │ │ │ │ + ldrdeq sp, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da5f4 │ │ │ │ ldr r2, [pc, #52] @ 2da5f8 │ │ │ │ ldr r1, [pc, #52] @ 2da5fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - adceq pc, r5, r4, asr lr @ │ │ │ │ - @ instruction: 0x008ddcbc │ │ │ │ - addeq sp, sp, ip, asr #25 │ │ │ │ + adceq pc, r5, r4, lsl #28 │ │ │ │ + addeq sp, sp, ip, ror #24 │ │ │ │ + addeq sp, sp, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da64c │ │ │ │ ldr r2, [pc, #52] @ 2da650 │ │ │ │ ldr r1, [pc, #52] @ 2da654 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - strdeq pc, [r5], ip @ │ │ │ │ - addeq sp, sp, r4, ror #24 │ │ │ │ - addeq sp, sp, r4, ror ip │ │ │ │ + adceq pc, r5, ip, lsr #27 │ │ │ │ + addeq sp, sp, r4, lsl ip │ │ │ │ + addeq sp, sp, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da6d0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da6d4 │ │ │ │ @@ -94659,32 +94659,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq pc, r5, r0, lsr #27 │ │ │ │ - addeq sp, sp, r8, lsl #24 │ │ │ │ - addeq sp, sp, r8, lsl ip │ │ │ │ + adceq pc, r5, r0, asr sp @ │ │ │ │ + @ instruction: 0x008ddbb8 │ │ │ │ + addeq sp, sp, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da754 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da758 │ │ │ │ @@ -94692,47 +94692,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq pc, r5, ip, lsl sp @ │ │ │ │ - addeq sp, sp, r4, lsl #23 │ │ │ │ - umulleq sp, sp, r4, fp @ │ │ │ │ + adceq pc, r5, ip, asr #25 │ │ │ │ + addeq sp, sp, r4, lsr fp │ │ │ │ + addeq sp, sp, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2da820 │ │ │ │ ldr r2, [pc, #168] @ 2da824 │ │ │ │ ldr r1, [pc, #168] @ 2da828 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2da810 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da7f0 │ │ │ │ @@ -94741,37 +94741,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2da834 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98913c │ │ │ │ + bl 9890ec │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ bl 27d414 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2da7ac │ │ │ │ - umlaleq pc, r5, ip, ip @ │ │ │ │ - addeq sp, sp, r4, lsl #22 │ │ │ │ - addeq sp, sp, r4, lsl fp │ │ │ │ - adceq pc, r5, r4, asr ip @ │ │ │ │ - addeq sp, sp, r0, lsl #22 │ │ │ │ - addeq sp, sp, r4, lsl fp │ │ │ │ + adceq pc, r5, ip, asr #24 │ │ │ │ + @ instruction: 0x008ddab4 │ │ │ │ + addeq sp, sp, r4, asr #21 │ │ │ │ + adceq pc, r5, r4, lsl #24 │ │ │ │ + @ instruction: 0x008ddab0 │ │ │ │ + addeq sp, sp, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2da8fc │ │ │ │ ldr r6, [pc, #172] @ 2da900 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94781,15 +94781,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2da8bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -94804,27 +94804,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2da908 │ │ │ │ ldr r2, [pc, #68] @ 2da90c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq pc, r5, r8, asr #23 │ │ │ │ - addeq sp, sp, r8, lsr #20 │ │ │ │ - addeq sp, sp, ip, lsr #20 │ │ │ │ - strdeq sp, [sp], r8 │ │ │ │ + adceq pc, r5, r8, ror fp @ │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r8, lsr #21 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2daa14 │ │ │ │ ldr r2, [pc, #236] @ 2daa18 │ │ │ │ @@ -94832,15 +94832,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #204] @ 2daa20 │ │ │ │ ldr r3, [pc, #204] @ 2daa24 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -94883,22 +94883,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2dda70 │ │ │ │ str r0, [r6] │ │ │ │ b 2da980 │ │ │ │ - adceq pc, r5, ip, ror #21 │ │ │ │ - addeq sp, sp, ip, asr #18 │ │ │ │ - addeq sp, sp, r8, ror #18 │ │ │ │ + umlaleq pc, r5, ip, sl @ │ │ │ │ + strdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r8, lsl r9 │ │ │ │ tsteq r2, r0, lsr #9 │ │ │ │ @ instruction: 0x000045b0 │ │ │ │ @ instruction: 0x0121ad10 │ │ │ │ - addeq sp, sp, r0, asr #20 │ │ │ │ - addeq sp, sp, ip, lsr #20 │ │ │ │ + strdeq sp, [sp], r0 │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ @ instruction: 0x00b088d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -94926,19 +94926,19 @@ │ │ │ │ bl 27ec2c │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 988ee8 │ │ │ │ + bl 988e98 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2daafc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -94965,19 +94965,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988ee8 │ │ │ │ + bl 988e98 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2daafc │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2dac1c │ │ │ │ ldr r2, [pc, #1612] @ 2db1d8 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -95082,19 +95082,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988fd0 │ │ │ │ + bl 988f80 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2daafc │ │ │ │ mov r0, #1 │ │ │ │ b 2dab08 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2daafc │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -95376,32 +95376,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2dafb4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112e394 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r5, r4, lsr #19 │ │ │ │ - addeq sp, sp, r4, asr #16 │ │ │ │ - addeq sp, sp, r8, asr r8 │ │ │ │ + adceq pc, r5, r4, asr r9 @ │ │ │ │ + strdeq sp, [sp], r4 │ │ │ │ + addeq sp, sp, r8, lsl #16 │ │ │ │ tsteq r2, r4, ror #5 │ │ │ │ umlalseq r8, r0, r8, r6 │ │ │ │ - @ instruction: 0x00a5f7bc │ │ │ │ - addeq sp, sp, r8, asr #15 │ │ │ │ - addeq sp, sp, r0, ror #14 │ │ │ │ + adceq pc, r5, ip, ror #14 │ │ │ │ + addeq sp, sp, r8, ror r7 │ │ │ │ + addeq sp, sp, r0, lsl r7 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - adceq pc, r5, r4, lsl #14 │ │ │ │ - addeq sp, sp, ip, lsr #11 │ │ │ │ - addeq sp, sp, r0, asr #11 │ │ │ │ - adceq pc, r5, lr, ror r6 @ │ │ │ │ - addeq sp, sp, r8, asr r6 │ │ │ │ - addeq sp, sp, ip, lsr #12 │ │ │ │ - adceq pc, r5, r0, ror r5 @ │ │ │ │ - adceq pc, r5, r8, lsr r5 @ │ │ │ │ - @ instruction: 0x008dd4b4 │ │ │ │ + @ instruction: 0x00a5f6b4 │ │ │ │ + addeq sp, sp, ip, asr r5 │ │ │ │ + addeq sp, sp, r0, ror r5 │ │ │ │ + adceq pc, r5, lr, lsr #12 │ │ │ │ + addeq sp, sp, r8, lsl #12 │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ + adceq pc, r5, r0, lsr #10 │ │ │ │ + adceq pc, r5, r8, ror #9 │ │ │ │ + addeq sp, sp, r4, ror #8 │ │ │ │ ldr r3, [pc, #172] @ 2db2c4 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2db2ac │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2db238 │ │ │ │ @@ -95470,15 +95470,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2db360 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7757c │ │ │ │ + bl b7752c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95509,15 +95509,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2db3e4 │ │ │ │ ldr r0, [pc, #44] @ 2db3e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b b7757c │ │ │ │ + b b7752c │ │ │ │ ldr r0, [pc, #20] @ 2db3ec │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2db380 │ │ │ │ tsteq r3, r8, ror #5 │ │ │ │ @ instruction: 0x0113e2b8 │ │ │ │ smlawteq r1, r8, r2, sl │ │ │ │ @@ -95538,15 +95538,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2db450 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7757c │ │ │ │ + b b7752c │ │ │ │ ldr r2, [pc, #16] @ 2db454 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2db408 │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ @ instruction: 0x0121a250 │ │ │ │ tsteq r3, r0, lsr r2 │ │ │ │ @@ -95567,15 +95567,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [pc, #28] @ 2db4b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7757c │ │ │ │ + b b7752c │ │ │ │ ldr r1, [pc, #12] @ 2db4bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2db480 │ │ │ │ @ instruction: 0x0121a1e8 │ │ │ │ tsteq r3, r4, asr #3 │ │ │ │ │ │ │ │ @@ -95602,15 +95602,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2d689c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2db52c │ │ │ │ mov r0, r4 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #72] @ 2db57c │ │ │ │ ldr r3, [pc, #64] @ 2db578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95660,15 +95660,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2dbbdc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #1484] @ 2dbbe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2dba84 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -95711,15 +95711,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2db628 │ │ │ │ ldr r3, [pc, #1312] @ 2dbbe8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #1280] @ 2dbbe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db624 │ │ │ │ ldr r3, [pc, #1268] @ 2dbbec │ │ │ │ @@ -95741,32 +95741,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2dbbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r3, [pc, #1148] @ 2dbbfc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #1092] @ 2dbbe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db624 │ │ │ │ ldr r3, [pc, #1100] @ 2dbc00 │ │ │ │ @@ -95788,32 +95788,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2dbc04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r3, [pc, #928] @ 2dbbdc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #904] @ 2dbbe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db624 │ │ │ │ ldr r3, [pc, #920] @ 2dbc08 │ │ │ │ @@ -95835,32 +95835,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2dbc0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r3, [pc, #740] @ 2dbbdc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #716] @ 2dbbe0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db624 │ │ │ │ ldr r3, [pc, #740] @ 2dbc10 │ │ │ │ @@ -95882,33 +95882,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2dbc14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2d92dc │ │ │ │ ldr r3, [pc, #556] @ 2dbbe8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r2, [pc, #524] @ 2dbbe0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2db624 │ │ │ │ ldr r2, [pc, #556] @ 2dbc18 │ │ │ │ @@ -95933,26 +95933,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2dbc1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r3, [pc, #404] @ 2dbc20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db624 │ │ │ │ @@ -95970,102 +95970,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2dbc24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2dbc28 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2dbc2c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2dbc30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2db624 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2dbc34 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ ldr r0, [pc, #168] @ 2dbc38 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2dbc3c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db628 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, asr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, asr #16 │ │ │ │ - adceq lr, r5, r0, lsr #30 │ │ │ │ + ldrdeq lr, [r5], r0 @ │ │ │ │ andeq r1, r0, r0, asr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, ip, lsl #15 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ andeq r6, r0, r0, lsr #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, sp, r8, lsl r9 │ │ │ │ + addeq lr, sp, r8, asr #17 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ - ldrdeq lr, [sp], r8 │ │ │ │ + addeq lr, sp, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, lsr #9 │ │ │ │ - addeq lr, sp, r4, lsl #17 │ │ │ │ + addeq lr, sp, r4, lsr r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - addeq lr, sp, ip, lsr #16 │ │ │ │ + ldrdeq lr, [sp], ip │ │ │ │ @ instruction: 0x000042b0 │ │ │ │ - addeq lr, sp, r0, lsl #11 │ │ │ │ + addeq lr, sp, r0, lsr r5 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq lr, sp, r8, lsr r7 │ │ │ │ addeq lr, sp, r8, ror #13 │ │ │ │ - addeq lr, sp, r0, ror #12 │ │ │ │ - addeq lr, sp, r4, lsl r7 │ │ │ │ - addeq lr, sp, r0, asr #11 │ │ │ │ - addeq lr, sp, ip, lsr #9 │ │ │ │ - addeq lr, sp, ip, lsl #10 │ │ │ │ + umulleq lr, sp, r8, r6 │ │ │ │ + addeq lr, sp, r0, lsl r6 │ │ │ │ + addeq lr, sp, r4, asr #13 │ │ │ │ + addeq lr, sp, r0, ror r5 │ │ │ │ + addeq lr, sp, ip, asr r4 │ │ │ │ + @ instruction: 0x008de4bc │ │ │ │ │ │ │ │ 002dbc40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -96103,17 +96103,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2dbcf0 │ │ │ │ ldr r0, [pc, #24] @ 2dbcf4 │ │ │ │ ldr r2, [pc, #24] @ 2dbcf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq lr, r5, r4, lsr #16 │ │ │ │ - addeq lr, sp, r0, asr #11 │ │ │ │ - addeq lr, sp, r8, asr #11 │ │ │ │ + ldrdeq lr, [r5], r4 @ │ │ │ │ + addeq lr, sp, r0, ror r5 │ │ │ │ + addeq lr, sp, r8, ror r5 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -96149,30 +96149,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2dbdd0 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2dbe4c │ │ │ │ cmp r0, #1 │ │ │ │ bne 2dbde4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #292] @ 2dbed4 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2dbc40 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b4359c │ │ │ │ + bl b4354c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -96226,20 +96226,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ @ instruction: 0x01219938 │ │ │ │ @ instruction: 0x01219904 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq lr, r5, ip, ror r6 │ │ │ │ - addeq lr, sp, r0, lsl #9 │ │ │ │ - addeq lr, sp, r4, lsl r4 │ │ │ │ - adceq lr, r5, r4, asr r6 │ │ │ │ - addeq lr, sp, r0, ror r4 │ │ │ │ - addeq lr, sp, ip, ror #7 │ │ │ │ + adceq lr, r5, ip, lsr #12 │ │ │ │ + addeq lr, sp, r0, lsr r4 │ │ │ │ + addeq lr, sp, r4, asr #7 │ │ │ │ + adceq lr, r5, r4, lsl #12 │ │ │ │ + addeq lr, sp, r0, lsr #8 │ │ │ │ + umulleq lr, sp, ip, r3 │ │ │ │ │ │ │ │ 002dbef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2dc050 │ │ │ │ @@ -96309,38 +96309,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2dc074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2dbf3c │ │ │ │ ldr r0, [pc, #52] @ 2dc078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2dbf3c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror #29 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0112ced8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, sp, r8, lsl r3 │ │ │ │ - addeq lr, sp, r8, lsr #6 │ │ │ │ + addeq lr, sp, r8, asr #5 │ │ │ │ + ldrdeq lr, [sp], r8 │ │ │ │ │ │ │ │ 002dc07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 6787b0 │ │ │ │ @@ -96428,15 +96428,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 678484 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc1e0 │ │ │ │ bl 704e8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b4359c │ │ │ │ + b b4354c │ │ │ │ tsteq r3, r0, ror r5 │ │ │ │ @ instruction: 0x0121956c │ │ │ │ │ │ │ │ 002dc1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96485,27 +96485,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc288 │ │ │ │ ldr r3, [pc, #380] @ 2dc434 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #360] @ 2dc438 │ │ │ │ ldr ip, [pc, #360] @ 2dc43c │ │ │ │ ldr r1, [pc, #360] @ 2dc440 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #324] @ 2dc444 │ │ │ │ ldr r3, [pc, #296] @ 2dc42c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96528,27 +96528,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2dc2f8 │ │ │ │ bl 6787b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc394 │ │ │ │ mov r0, #12 │ │ │ │ bl 678484 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc2f8 │ │ │ │ bl 704e8c │ │ │ │ b 2dc2f8 │ │ │ │ mov r0, sl │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 2dc2f8 │ │ │ │ mov r7, #1 │ │ │ │ b 2dc3c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dbc40 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -96578,21 +96578,21 @@ │ │ │ │ bl 2dc0bc │ │ │ │ b 2dc3bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, asr #23 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - adceq lr, r5, ip, lsr #4 │ │ │ │ - strheq lr, [sp], r4 │ │ │ │ - addeq sp, sp, r4, asr #31 │ │ │ │ + ldrdeq lr, [r5], ip @ │ │ │ │ + addeq lr, sp, r4, rrx │ │ │ │ + addeq sp, sp, r4, ror pc │ │ │ │ @ instruction: 0x0112caf4 │ │ │ │ - adceq lr, r5, r8, lsr #3 │ │ │ │ - addeq lr, sp, r8, lsr #32 │ │ │ │ - addeq sp, sp, r4, asr #30 │ │ │ │ + adceq lr, r5, r8, asr r1 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ + strdeq sp, [sp], r4 │ │ │ │ │ │ │ │ 002dc454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -96685,41 +96685,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 678484 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc508 │ │ │ │ b 2dc594 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #116] @ 2dc64c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [pc, #68] @ 2dc650 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2dc654 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2dc64c │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2dc51c │ │ │ │ @ instruction: 0x01219178 │ │ │ │ @ instruction: 0x01219164 │ │ │ │ tsteq r3, r4, lsr #2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r4, rrx │ │ │ │ @@ -96888,15 +96888,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96995,15 +96995,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -97148,15 +97148,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -97200,19 +97200,19 @@ │ │ │ │ tsteq r2, ip, asr #1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002dcd84 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2dcd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b77510 │ │ │ │ + b b774c0 │ │ │ │ strdeq r8, [r1, -r8]! @ │ │ │ │ │ │ │ │ 002dcd98 : │ │ │ │ - b b77540 │ │ │ │ + b b774f0 │ │ │ │ │ │ │ │ 002dcd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2dce70 │ │ │ │ @@ -97290,15 +97290,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2dcf00 │ │ │ │ mov r0, r3 │ │ │ │ bl 2db364 │ │ │ │ ldr r0, [pc, #148] @ 2dcf70 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7757c │ │ │ │ + bl b7752c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -97309,39 +97309,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2dcf7c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2dcf80 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ b 2dcee8 │ │ │ │ ldr r3, [pc, #68] @ 2dcf84 │ │ │ │ ldr lr, [pc, #68] @ 2dcf88 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2dcf8c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dcf90 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2dcf30 │ │ │ │ tsteq r3, r4, ror #15 │ │ │ │ @ instruction: 0x012187a8 │ │ │ │ - adceq sp, r5, ip, ror #11 │ │ │ │ - addeq sp, sp, r0, asr #9 │ │ │ │ - addeq sp, sp, ip, ror r3 │ │ │ │ - andeq r0, r0, fp, asr r2 │ │ │ │ - @ instruction: 0x00a5d5b4 │ │ │ │ + umlaleq sp, r5, ip, r5 │ │ │ │ addeq sp, sp, r0, ror r4 │ │ │ │ - addeq sp, sp, r8, asr #6 │ │ │ │ + addeq sp, sp, ip, lsr #6 │ │ │ │ + andeq r0, r0, fp, asr r2 │ │ │ │ + adceq sp, r5, r4, ror #10 │ │ │ │ + addeq sp, sp, r0, lsr #8 │ │ │ │ + strdeq sp, [sp], r8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -97477,16 +97477,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2dd0e0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2dd0e0 │ │ │ │ - adceq sp, r5, pc, asr #9 │ │ │ │ - adceq sp, r5, pc, lsr #9 │ │ │ │ + adceq sp, r5, pc, ror r4 │ │ │ │ + adceq sp, r5, pc, asr r4 │ │ │ │ │ │ │ │ 002dd1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -97625,15 +97625,15 @@ │ │ │ │ bne 2dd4dc │ │ │ │ ldr r0, [pc, #296] @ 2dd4f4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b75c80 │ │ │ │ + b b75c30 │ │ │ │ mov r0, #12 │ │ │ │ bl 27cda8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -97662,23 +97662,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2dd508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2dd35c │ │ │ │ ldr r2, [pc, #108] @ 2dd50c │ │ │ │ ldr r3, [pc, #64] @ 2dd4e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -97688,29 +97688,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2dd510 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r0, asr #21 │ │ │ │ @ instruction: 0x0112ba90 │ │ │ │ tsteq r2, ip, asr #20 │ │ │ │ - addeq sp, sp, r0, lsr r0 │ │ │ │ + addeq ip, sp, r0, ror #31 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq ip, sp, r8, pc @ │ │ │ │ + addeq ip, sp, r8, asr #30 │ │ │ │ tsteq r2, r4, asr r9 │ │ │ │ - umulleq ip, sp, ip, pc @ │ │ │ │ + addeq ip, sp, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2dd61c │ │ │ │ ldr r3, [pc, #240] @ 2dd620 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97971,27 +97971,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2dda4c │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd8d0 │ │ │ │ ldr r1, [pc, #248] @ 2dda50 │ │ │ │ ldr r3, [pc, #248] @ 2dda54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2dda58 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd8c8 │ │ │ │ ldr r3, [pc, #212] @ 2dda5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd6c0 │ │ │ │ @@ -98008,52 +98008,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2dda68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2dd6c0 │ │ │ │ ldr r0, [pc, #104] @ 2dda6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2dd6c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #15 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, ip, asr #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x0090f1b8 │ │ │ │ - addeq ip, sp, ip, lsl #28 │ │ │ │ - addeq ip, sp, r0, lsl lr │ │ │ │ - @ instruction: 0x009626fc │ │ │ │ - addeq ip, sp, r4, lsr sp │ │ │ │ - @ instruction: 0x008f11b8 │ │ │ │ - addeq ip, sp, ip, ror #25 │ │ │ │ + addseq pc, r0, r8, ror #2 │ │ │ │ + @ instruction: 0x008dcdbc │ │ │ │ + addeq ip, sp, r0, asr #27 │ │ │ │ + addseq r2, r6, ip, lsr #13 │ │ │ │ + addeq ip, sp, r4, ror #25 │ │ │ │ + addeq r1, pc, r8, ror #2 │ │ │ │ + umulleq ip, sp, ip, ip │ │ │ │ tsteq r2, ip, lsl r5 │ │ │ │ - @ instruction: 0x008dcbb4 │ │ │ │ - adceq ip, r5, r0, lsr ip │ │ │ │ - addeq ip, sp, ip, lsl #23 │ │ │ │ - @ instruction: 0x008dcbbc │ │ │ │ - adceq ip, r5, r0, lsl #24 │ │ │ │ - addeq ip, sp, ip, asr fp │ │ │ │ + addeq ip, sp, r4, ror #22 │ │ │ │ + adceq ip, r5, r0, ror #23 │ │ │ │ + addeq ip, sp, ip, lsr fp │ │ │ │ + addeq ip, sp, ip, ror #22 │ │ │ │ + @ instruction: 0x00a5cbb0 │ │ │ │ + addeq ip, sp, ip, lsl #22 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, sp, r0, lsr #21 │ │ │ │ - @ instruction: 0x008dcab0 │ │ │ │ + addeq ip, sp, r0, asr sl │ │ │ │ + addeq ip, sp, r0, ror #20 │ │ │ │ │ │ │ │ 002dda70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -98182,15 +98182,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ddc8c │ │ │ │ ldr r0, [pc, #184] @ 2ddd34 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ mov r0, #0 │ │ │ │ b 2ddba4 │ │ │ │ ldr r3, [pc, #164] @ 2ddd38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ddc74 │ │ │ │ @@ -98207,40 +98207,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ddd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ddc74 │ │ │ │ ldr r0, [pc, #56] @ 2ddd48 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ddc74 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112b2dc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0112b2b4 │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq ip, sp, r4, lsr #18 │ │ │ │ + ldrdeq ip, [sp], r4 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, sp, ip, asr r8 │ │ │ │ - addeq ip, sp, r4, ror r8 │ │ │ │ + addeq ip, sp, ip, lsl #16 │ │ │ │ + addeq ip, sp, r4, lsr #16 │ │ │ │ │ │ │ │ 002ddd4c : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98270,15 +98270,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc88 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6ec60 │ │ │ │ + b b6ec10 │ │ │ │ │ │ │ │ 002dddd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -98415,17 +98415,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2de014 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq ip, r5, r4, lsl r7 │ │ │ │ - umlaleq ip, r5, r0, r5 │ │ │ │ - addeq ip, sp, r4, asr #11 │ │ │ │ + adceq ip, r5, r4, asr #13 │ │ │ │ + adceq ip, r5, r0, asr #10 │ │ │ │ + addeq ip, sp, r4, ror r5 │ │ │ │ │ │ │ │ 002de018 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2de03c │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2de060 │ │ │ │ @@ -98450,15 +98450,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2de094 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - adceq ip, r5, r4, lsr #10 │ │ │ │ + ldrdeq ip, [r5], r4 @ │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002de098 : │ │ │ │ ldr r2, [pc, #140] @ 2de12c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2de0ec │ │ │ │ @@ -98703,17 +98703,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2de45c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq ip, r5, ip, asr #2 │ │ │ │ - addeq ip, sp, r0, lsl #3 │ │ │ │ - umulleq ip, sp, r0, r1 │ │ │ │ + strdeq ip, [r5], ip @ │ │ │ │ + addeq ip, sp, r0, lsr r1 │ │ │ │ + addeq ip, sp, r0, asr #2 │ │ │ │ │ │ │ │ 002de460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -98926,15 +98926,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2de834 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl b6ea3c │ │ │ │ + bl b6e9ec │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2de850 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -98945,15 +98945,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2de8cc │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dca8 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #216] @ 2de8d0 │ │ │ │ ldr r3, [pc, #196] @ 2de8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98982,19 +98982,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2de8e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ec60 │ │ │ │ + bl b6ec10 │ │ │ │ b 2de850 │ │ │ │ ldr r1, [pc, #76] @ 2de8ec │ │ │ │ ldr r2, [pc, #76] @ 2de8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -99003,22 +99003,22 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112a6d4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ @ instruction: 0x0112a5fc │ │ │ │ - adceq fp, r5, ip, asr #26 │ │ │ │ - addeq fp, sp, r4, lsr #27 │ │ │ │ - adceq fp, r5, r0, lsr #26 │ │ │ │ - umulleq fp, sp, r0, sp │ │ │ │ - addeq fp, sp, r4, asr #26 │ │ │ │ + strdeq fp, [r5], ip @ │ │ │ │ + addeq fp, sp, r4, asr sp │ │ │ │ + ldrdeq fp, [r5], r0 @ │ │ │ │ + addeq fp, sp, r0, asr #26 │ │ │ │ + strdeq fp, [sp], r4 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - adceq fp, r5, r8, ror #25 │ │ │ │ - addeq fp, sp, r0, lsr sp │ │ │ │ + umlaleq fp, r5, r8, ip │ │ │ │ + addeq fp, sp, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99034,25 +99034,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2dea14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #196] @ 2dea18 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #180] @ 2dea1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea70 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -99085,28 +99085,28 @@ │ │ │ │ bl 2dc07c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2dc658 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2dc07c │ │ │ │ - addeq fp, sp, ip, asr #25 │ │ │ │ - addeq fp, sp, r8, asr #25 │ │ │ │ - @ instruction: 0x008dbcbc │ │ │ │ + addeq fp, sp, ip, ror ip │ │ │ │ + addeq fp, sp, r8, ror ip │ │ │ │ + addeq fp, sp, ip, ror #24 │ │ │ │ │ │ │ │ 002dea20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2deaa0 │ │ │ │ ldr r5, [pc, #100] @ 2deaa4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99122,15 +99122,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, sp, ip, ror #23 │ │ │ │ + umulleq fp, sp, ip, fp │ │ │ │ @ instruction: 0x01216c4c │ │ │ │ tsteq r3, r4, lsl ip │ │ │ │ │ │ │ │ 002deaac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99146,15 +99146,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ mov r1, sp │ │ │ │ bl 2dce74 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #76] @ 2deb64 │ │ │ │ ldr r3, [pc, #64] @ 2deb5c │ │ │ │ @@ -99172,15 +99172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009afeb0 │ │ │ │ + addseq pc, sl, r0, ror #28 │ │ │ │ @ instruction: 0x0112a2dc │ │ │ │ │ │ │ │ 002deb68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99209,32 +99209,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2debac │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b430f0 │ │ │ │ + b b430a0 │ │ │ │ ldr r1, [pc, #28] @ 2dec30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b a9a414 │ │ │ │ - addseq r0, fp, r0, ror sp │ │ │ │ - umulleq fp, sp, r8, sl │ │ │ │ - @ instruction: 0x008dbabc │ │ │ │ - addeq fp, sp, r0, lsr sl │ │ │ │ + b a9a3c4 │ │ │ │ + addseq r0, fp, r0, lsr #26 │ │ │ │ + addeq fp, sp, r8, asr #20 │ │ │ │ + addeq fp, sp, ip, ror #20 │ │ │ │ + addeq fp, sp, r0, ror #19 │ │ │ │ │ │ │ │ 002dec34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2df010 │ │ │ │ @@ -99276,15 +99276,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2def64 │ │ │ │ ldr r3, [pc, #804] @ 2df02c │ │ │ │ ldr r2, [pc, #804] @ 2df030 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2df034 │ │ │ │ @@ -99295,59 +99295,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2df03c │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2ded74 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2df040 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2df044 │ │ │ │ ldr r1, [pc, #752] @ 2df048 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2dedf8 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2df04c │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2ded3c │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r2, [pc, #628] @ 2df050 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2ded4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2deed0 │ │ │ │ @@ -99356,44 +99356,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2dee5c │ │ │ │ ldr r1, [pc, #556] @ 2df058 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2deec0 │ │ │ │ ldr r1, [pc, #532] @ 2df05c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2deecc │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2df060 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2dee24 │ │ │ │ ldr r2, [pc, #424] @ 2df064 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2dee24 │ │ │ │ ldr r2, [pc, #416] @ 2df068 │ │ │ │ @@ -99407,23 +99407,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2def00 │ │ │ │ ldr r1, [pc, #372] @ 2df06c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2decd4 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b43038 │ │ │ │ + bl b42fe8 │ │ │ │ ldr r2, [pc, #328] @ 2df070 │ │ │ │ ldr r3, [pc, #232] @ 2df014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99445,73 +99445,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2df02c │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2defc4 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2df074 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2df078 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 2deee0 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #128] @ 2df050 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ b 2defa4 │ │ │ │ ldr r2, [pc, #60] @ 2df030 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2dee0c │ │ │ │ ldr r1, [pc, #124] @ 2df07c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 2def20 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, ror r1 │ │ │ │ - addeq fp, sp, r8, ror #19 │ │ │ │ - addseq r0, fp, r8, asr ip │ │ │ │ - addseq r3, r4, ip, asr sl │ │ │ │ - @ instruction: 0x008db9b0 │ │ │ │ + umulleq fp, sp, r8, r9 │ │ │ │ + addseq r0, fp, r8, lsl #24 │ │ │ │ + addseq r3, r4, ip, lsl #20 │ │ │ │ + addeq fp, sp, r0, ror #18 │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r6, r0, r0, ror #9 │ │ │ │ - addeq fp, sp, r4, ror #18 │ │ │ │ - addeq fp, sp, r4, ror r9 │ │ │ │ - addseq r0, fp, r4, ror #23 │ │ │ │ - addeq sp, lr, ip, lsr #28 │ │ │ │ - addeq r9, sp, r8, lsr #9 │ │ │ │ - addeq fp, sp, r8, asr r9 │ │ │ │ - addeq fp, sp, r4, lsl #18 │ │ │ │ + addeq fp, sp, r4, lsl r9 │ │ │ │ + addeq fp, sp, r4, lsr #18 │ │ │ │ + umullseq r0, fp, r4, fp │ │ │ │ + ldrdeq sp, [lr], ip │ │ │ │ + addeq r9, sp, r8, asr r4 │ │ │ │ + addeq fp, sp, r8, lsl #18 │ │ │ │ + @ instruction: 0x008db8b4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x008db8b8 │ │ │ │ - addeq fp, sp, r8, lsr #17 │ │ │ │ - addeq fp, sp, r0, lsr #17 │ │ │ │ - addeq fp, sp, r8, lsl r8 │ │ │ │ - @ instruction: 0x008edcbc │ │ │ │ - @ instruction: 0x008edcb0 │ │ │ │ - addeq fp, sp, r8, lsl #16 │ │ │ │ + addeq fp, sp, r8, ror #16 │ │ │ │ + addeq fp, sp, r8, asr r8 │ │ │ │ + addeq fp, sp, r0, asr r8 │ │ │ │ + addeq fp, sp, r8, asr #15 │ │ │ │ + addeq sp, lr, ip, ror #24 │ │ │ │ + addeq sp, lr, r0, ror #24 │ │ │ │ + @ instruction: 0x008db7b8 │ │ │ │ tsteq r2, ip, asr #29 │ │ │ │ - ldrdeq sp, [lr], r4 │ │ │ │ - addeq fp, sp, r0, lsl #14 │ │ │ │ - addeq fp, sp, r8, lsl #13 │ │ │ │ + addeq sp, lr, r4, lsl #23 │ │ │ │ + @ instruction: 0x008db6b0 │ │ │ │ + addeq fp, sp, r8, lsr r6 │ │ │ │ │ │ │ │ 002df080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -99523,51 +99523,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df2e4 │ │ │ │ ldr r1, [pc, #584] @ 2df308 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df298 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df26c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df260 │ │ │ │ ldr r2, [pc, #536] @ 2df30c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2df310 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #520] @ 2df314 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #504] @ 2df318 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [pc, #488] @ 2df31c │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [pc, #468] @ 2df320 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df2c4 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df2c4 │ │ │ │ ldr r9, [pc, #428] @ 2df324 │ │ │ │ @@ -99576,46 +99576,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2df1a8 │ │ │ │ ldr r1, [pc, #412] @ 2df330 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df2d4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2df334 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2df338 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2df33c │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2df340 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2df344 │ │ │ │ @@ -99635,69 +99635,69 @@ │ │ │ │ b 2df0f4 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2df350 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0ec │ │ │ │ b 2df260 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2df354 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0e0 │ │ │ │ b 2df26c │ │ │ │ ldr r1, [pc, #140] @ 2df358 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b42cfc │ │ │ │ + b b42cac │ │ │ │ ldr r1, [pc, #112] @ 2df35c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b42cfc │ │ │ │ + b b42cac │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ - addeq fp, sp, r4, ror r6 │ │ │ │ - addeq fp, sp, r0, lsr #12 │ │ │ │ - addeq fp, sp, ip, ror r6 │ │ │ │ - addeq fp, sp, r0, lsl #13 │ │ │ │ - addeq fp, sp, r0, lsl #13 │ │ │ │ - andeq r7, r0, r8, asr #1 │ │ │ │ - addeq fp, sp, ip, ror #12 │ │ │ │ - addeq fp, sp, ip, asr r6 │ │ │ │ - addseq r0, fp, ip, lsl #15 │ │ │ │ - umulleq fp, sp, r4, r5 │ │ │ │ - umulleq fp, sp, r8, r6 │ │ │ │ addeq fp, sp, r4, lsr #12 │ │ │ │ - addeq fp, sp, r0, lsl r6 │ │ │ │ - addeq fp, sp, r8, lsl #12 │ │ │ │ + ldrdeq fp, [sp], r0 │ │ │ │ + addeq fp, sp, ip, lsr #12 │ │ │ │ + addeq fp, sp, r0, lsr r6 │ │ │ │ + addeq fp, sp, r0, lsr r6 │ │ │ │ + andeq r7, r0, r8, asr #1 │ │ │ │ + addeq fp, sp, ip, lsl r6 │ │ │ │ + addeq fp, sp, ip, lsl #12 │ │ │ │ + addseq r0, fp, ip, lsr r7 │ │ │ │ + addeq fp, sp, r4, asr #10 │ │ │ │ + addeq fp, sp, r8, asr #12 │ │ │ │ + ldrdeq fp, [sp], r4 │ │ │ │ + addeq fp, sp, r0, asr #11 │ │ │ │ + @ instruction: 0x008db5b8 │ │ │ │ adcseq r5, r0, r8, ror #12 │ │ │ │ - adceq r2, r0, r8, asr #27 │ │ │ │ - @ instruction: 0x00a02db0 │ │ │ │ - addseq r3, sp, r4, asr #27 │ │ │ │ - ldrdeq fp, [sp], r8 │ │ │ │ - umulleq fp, sp, r4, r4 │ │ │ │ - strdeq fp, [sp], ip │ │ │ │ - addeq fp, sp, r4, lsr r4 │ │ │ │ + adceq r2, r0, r8, ror sp │ │ │ │ + adceq r2, r0, r0, ror #26 │ │ │ │ + addseq r3, sp, r4, ror sp │ │ │ │ + addeq fp, sp, r8, lsl #9 │ │ │ │ + addeq fp, sp, r4, asr #8 │ │ │ │ + addeq fp, sp, ip, lsr #9 │ │ │ │ + addeq fp, sp, r4, ror #7 │ │ │ │ │ │ │ │ 002df360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2df4e4 │ │ │ │ @@ -99709,32 +99709,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #320] @ 2df4f0 │ │ │ │ ldr r6, [pc, #320] @ 2df4f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #300] @ 2df4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ ldr r1, [pc, #284] @ 2df4fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2df500 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -99744,15 +99744,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2df490 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #176] @ 2df504 │ │ │ │ @@ -99775,15 +99775,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2df508 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df444 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -99791,19 +99791,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2dfdd8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2df444 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, ip, r8, lsr #17 │ │ │ │ - @ instruction: 0x009d4cb8 │ │ │ │ + addseq ip, ip, r8, asr r8 │ │ │ │ + addseq r4, sp, r8, ror #24 │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ - addeq fp, sp, ip, ror r4 │ │ │ │ - addseq r0, r8, r8, lsl #27 │ │ │ │ + addeq fp, sp, ip, lsr #8 │ │ │ │ + addseq r0, r8, r8, lsr sp │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ tsteq r2, r0, lsr #19 │ │ │ │ @ instruction: 0x000052b8 │ │ │ │ │ │ │ │ 002df50c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -99818,41 +99818,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #232] @ 2df644 │ │ │ │ ldr r5, [pc, #232] @ 2df648 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #212] @ 2df64c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ ldr ip, [pc, #196] @ 2df650 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df5e8 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99878,18 +99878,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011298d0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009cc6fc │ │ │ │ - addeq r4, pc, r4, ror r5 @ │ │ │ │ + addseq ip, ip, ip, lsr #13 │ │ │ │ + addeq r4, pc, r4, lsr #10 │ │ │ │ @ instruction: 0x01129894 │ │ │ │ - ldrdeq fp, [sp], r0 │ │ │ │ + addeq fp, sp, r0, lsl #5 │ │ │ │ @ instruction: 0x000052b8 │ │ │ │ @ instruction: 0x011297fc │ │ │ │ │ │ │ │ 002df658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99925,15 +99925,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b b74f78 │ │ │ │ + b b74f28 │ │ │ │ ldr r1, [pc, #80] @ 2df750 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 6dcda8 │ │ │ │ ldr ip, [pc, #60] @ 2df754 │ │ │ │ @@ -99942,24 +99942,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b b74f78 │ │ │ │ - addeq fp, sp, r0, lsl r2 │ │ │ │ - addseq r4, sp, r4, asr #19 │ │ │ │ - addeq fp, sp, r8, lsl #3 │ │ │ │ - adceq sl, r5, r8, asr #30 │ │ │ │ - addeq fp, sp, r0, ror #2 │ │ │ │ + b b74f28 │ │ │ │ + addeq fp, sp, r0, asr #3 │ │ │ │ + addseq r4, sp, r4, ror r9 │ │ │ │ + addeq fp, sp, r8, lsr r1 │ │ │ │ + strdeq sl, [r5], r8 @ │ │ │ │ + addeq fp, sp, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - addeq fp, sp, ip, ror r1 │ │ │ │ - adceq sl, r5, r4, lsl #30 │ │ │ │ - addeq fp, sp, ip, lsl r1 │ │ │ │ + addeq fp, sp, ip, lsr #2 │ │ │ │ + @ instruction: 0x00a5aeb4 │ │ │ │ + addeq fp, sp, ip, asr #1 │ │ │ │ │ │ │ │ 002df760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2df9c0 │ │ │ │ @@ -99971,46 +99971,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r6, [pc, #540] @ 2df9cc │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2df9d0 │ │ │ │ ldr r9, [pc, #524] @ 2df9d4 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5ddf0 │ │ │ │ + bl b5dda0 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e1b8 │ │ │ │ + bl b5e168 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2df878 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl b65658 │ │ │ │ + bl b65608 │ │ │ │ cmp r0, sl │ │ │ │ blt 2df8e4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2df99c │ │ │ │ bne 2df8e4 │ │ │ │ @@ -100040,15 +100040,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 27cda8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b653a4 │ │ │ │ + bl b65354 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df804 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9788 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -100057,20 +100057,20 @@ │ │ │ │ bne 2df854 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2df9d8 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl b43204 │ │ │ │ + bl b431b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b43260 │ │ │ │ + bl b43210 │ │ │ │ ldr r2, [pc, #192] @ 2df9dc │ │ │ │ ldr r3, [pc, #164] @ 2df9c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100108,23 +100108,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, ip, ror r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq r3, r1, ip, r9 │ │ │ │ - addeq fp, sp, r8, lsl #2 │ │ │ │ - addeq r8, sp, r0, lsr r5 │ │ │ │ - strdeq fp, [sp], ip │ │ │ │ - strdeq sl, [sp], r4 │ │ │ │ + adceq r3, r1, ip, asr #18 │ │ │ │ + strheq fp, [sp], r8 │ │ │ │ + addeq r8, sp, r0, ror #9 │ │ │ │ + addeq fp, sp, ip, lsr #1 │ │ │ │ + addeq sl, sp, r4, lsr #31 │ │ │ │ @ instruction: 0x011294d8 │ │ │ │ - adceq sl, r5, r4, lsl #25 │ │ │ │ - umulleq sl, sp, ip, lr │ │ │ │ - addeq sl, sp, r4, lsl pc │ │ │ │ + adceq sl, r5, r4, lsr ip │ │ │ │ + addeq sl, sp, ip, asr #28 │ │ │ │ + addeq sl, sp, r4, asr #29 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002df9f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100144,42 +100144,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e428 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b9a5e0 │ │ │ │ + bl b9a590 │ │ │ │ ldr r3, [pc, #108] @ 2dfac8 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2dfa84 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d174 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfa60 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b9a4d8 │ │ │ │ + bl b9a488 │ │ │ │ b 2dfa60 │ │ │ │ tsteq r2, ip, ror #7 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ │ │ │ │ 002dfacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -100194,46 +100194,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #276] @ 2dfc30 │ │ │ │ ldr r5, [pc, #276] @ 2dfc34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ ldr r1, [pc, #256] @ 2dfc38 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e1b8 │ │ │ │ + bl b5e168 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2dfc3c │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ ldr r3, [pc, #212] @ 2dfc40 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dfbe8 │ │ │ │ mov r0, r6 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #152] @ 2dfc44 │ │ │ │ ldr r3, [pc, #120] @ 2dfc28 │ │ │ │ @@ -100265,19 +100265,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2e077c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2dfb9c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq sp, r6, r0, asr #3 │ │ │ │ - @ instruction: 0x009046f0 │ │ │ │ + addseq sp, r6, r0, ror r1 │ │ │ │ + addseq r4, r0, r0, lsr #13 │ │ │ │ @ instruction: 0x011292d4 │ │ │ │ - addseq ip, r1, ip, lsr #23 │ │ │ │ - addseq r4, ip, r4, asr #1 │ │ │ │ + addseq ip, r1, ip, asr fp │ │ │ │ + addseq r4, ip, r4, ror r0 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ │ │ │ │ 002dfc48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -100293,49 +100293,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #292] @ 2dfdc4 │ │ │ │ ldr r5, [pc, #292] @ 2dfdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2dfdcc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5ddf0 │ │ │ │ + bl b5dda0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e1b8 │ │ │ │ + bl b5e168 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5ddf0 │ │ │ │ + bl b5dda0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e1b8 │ │ │ │ + bl b5e168 │ │ │ │ ldr r1, [pc, #188] @ 2dfdd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e344 │ │ │ │ + bl b5e2f4 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -100368,19 +100368,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01129194 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009cbfb8 │ │ │ │ - addseq r6, r7, r8, ror r0 │ │ │ │ - adceq r5, r1, ip, asr #24 │ │ │ │ - addeq sl, sp, r4, asr ip │ │ │ │ - addseq pc, sl, r0, lsl #6 │ │ │ │ + addseq fp, ip, r8, ror #30 │ │ │ │ + addseq r6, r7, r8, lsr #32 │ │ │ │ + strdeq r5, [r1], ip @ │ │ │ │ + addeq sl, sp, r4, lsl #24 │ │ │ │ + @ instruction: 0x009af2b0 │ │ │ │ tsteq r2, ip, ror r0 │ │ │ │ │ │ │ │ 002dfdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100415,15 +100415,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100453,15 +100453,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100473,40 +100473,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2dffb4 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ b 2dfe2c │ │ │ │ ldr r3, [pc, #76] @ 2dffb8 │ │ │ │ ldr r1, [pc, #76] @ 2dffbc │ │ │ │ ldr r0, [pc, #76] @ 2dffc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01128ffc │ │ │ │ - adceq sl, r5, ip, ror #15 │ │ │ │ - addeq sl, sp, r4, ror #22 │ │ │ │ - addeq sl, sp, r0, lsr #22 │ │ │ │ + umlaleq sl, r5, ip, r7 │ │ │ │ + addeq sl, sp, r4, lsl fp │ │ │ │ + ldrdeq sl, [sp], r0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - adceq sl, r5, r4, asr r7 │ │ │ │ - addeq sl, sp, ip, lsl #22 │ │ │ │ - addeq sl, sp, r8, lsl #21 │ │ │ │ - addeq sl, sp, r4, lsr sl │ │ │ │ - adceq sl, r5, r0, lsl #14 │ │ │ │ - strdeq sl, [sp], ip │ │ │ │ - ldrdeq sl, [r5], r8 @ │ │ │ │ - addeq sl, sp, ip, lsl #20 │ │ │ │ - addeq sl, sp, ip, lsl sl │ │ │ │ + adceq sl, r5, r4, lsl #14 │ │ │ │ + @ instruction: 0x008daabc │ │ │ │ + addeq sl, sp, r8, lsr sl │ │ │ │ + addeq sl, sp, r4, ror #19 │ │ │ │ + @ instruction: 0x00a5a6b0 │ │ │ │ + addeq sl, sp, ip, lsr #19 │ │ │ │ + adceq sl, r5, r8, lsl #13 │ │ │ │ + @ instruction: 0x008da9bc │ │ │ │ + addeq sl, sp, ip, asr #19 │ │ │ │ │ │ │ │ 002dffc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -100561,15 +100561,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e00e4 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2e0058 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e01f0 │ │ │ │ @@ -100599,15 +100599,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2e016c │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl b65d90 │ │ │ │ + bl b65d40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e01b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2e00c0 │ │ │ │ @@ -100624,59 +100624,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2e0248 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ b 2e00e4 │ │ │ │ ldr r3, [pc, #140] @ 2e024c │ │ │ │ ldr ip, [pc, #140] @ 2e0250 │ │ │ │ ldr r1, [pc, #140] @ 2e0254 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e00e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e0258 │ │ │ │ ldr r1, [pc, #96] @ 2e025c │ │ │ │ ldr r0, [pc, #96] @ 2e0260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, r8, lsl #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, sp, r0, lsl sl │ │ │ │ + addeq sl, sp, r0, asr #19 │ │ │ │ @ instruction: 0x01128dd4 │ │ │ │ - addeq sl, sp, r4, ror #19 │ │ │ │ + umulleq sl, sp, r4, r9 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - adceq sl, r5, ip, lsr #11 │ │ │ │ - @ instruction: 0x008da9b4 │ │ │ │ - addeq sl, sp, r0, ror #17 │ │ │ │ + adceq sl, r5, ip, asr r5 │ │ │ │ + addeq sl, sp, r4, ror #18 │ │ │ │ + umulleq sl, sp, r0, r8 │ │ │ │ tsteq r2, r8, lsl #26 │ │ │ │ - addeq sl, sp, r0, ror #15 │ │ │ │ - adceq sl, r5, ip, lsr #9 │ │ │ │ - addeq sl, sp, r8, lsr #15 │ │ │ │ - adceq sl, r5, r0, lsl #9 │ │ │ │ - addeq sl, sp, ip, asr r8 │ │ │ │ - @ instruction: 0x008da7b4 │ │ │ │ - adceq sl, r5, ip, asr #8 │ │ │ │ - addeq sl, sp, r0, lsl #15 │ │ │ │ umulleq sl, sp, r0, r7 │ │ │ │ + adceq sl, r5, ip, asr r4 │ │ │ │ + addeq sl, sp, r8, asr r7 │ │ │ │ + adceq sl, r5, r0, lsr r4 │ │ │ │ + addeq sl, sp, ip, lsl #16 │ │ │ │ + addeq sl, sp, r4, ror #14 │ │ │ │ + strdeq sl, [r5], ip @ │ │ │ │ + addeq sl, sp, r0, lsr r7 │ │ │ │ + addeq sl, sp, r0, asr #14 │ │ │ │ │ │ │ │ 002e0264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -100701,26 +100701,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq sl, r5, r4, lsl #7 │ │ │ │ - addeq sl, sp, ip, lsr r7 │ │ │ │ - @ instruction: 0x008da6b8 │ │ │ │ + adceq sl, r5, r4, lsr r3 │ │ │ │ + addeq sl, sp, ip, ror #13 │ │ │ │ + addeq sl, sp, r8, ror #12 │ │ │ │ │ │ │ │ 002e030c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2e0400 │ │ │ │ @@ -100755,15 +100755,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100774,25 +100774,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e03b0 │ │ │ │ @ instruction: 0x01128ad0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - addeq sl, sp, r0, ror #11 │ │ │ │ - @ instruction: 0x00a5a2b0 │ │ │ │ - @ instruction: 0x008da5b0 │ │ │ │ - adceq sl, r5, r8, ror #4 │ │ │ │ - umulleq sl, sp, r4, r6 │ │ │ │ - umulleq sl, sp, r8, r5 │ │ │ │ + umulleq sl, sp, r0, r5 │ │ │ │ + adceq sl, r5, r0, ror #4 │ │ │ │ + addeq sl, sp, r0, ror #10 │ │ │ │ + adceq sl, r5, r8, lsl r2 │ │ │ │ + addeq sl, sp, r4, asr #12 │ │ │ │ + addeq sl, sp, r8, asr #10 │ │ │ │ │ │ │ │ 002e0424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -100834,29 +100834,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74ed0 │ │ │ │ + bl b74e80 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r2, r0, lsl #19 │ │ │ │ andeq r3, r0, r0, ror #12 │ │ │ │ andeq r2, r0, r4, lsl #30 │ │ │ │ - adceq sl, r5, r8, lsl #3 │ │ │ │ - addeq sl, sp, ip, ror #11 │ │ │ │ - addeq sl, sp, r0, asr #11 │ │ │ │ + adceq sl, r5, r8, lsr r1 │ │ │ │ + umulleq sl, sp, ip, r5 │ │ │ │ + addeq sl, sp, r0, ror r5 │ │ │ │ │ │ │ │ 002e0514 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0554 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -100954,28 +100954,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74f78 │ │ │ │ + b b74f28 │ │ │ │ ldr r3, [pc, #172] @ 2e0758 │ │ │ │ ldr ip, [pc, #172] @ 2e075c │ │ │ │ ldr r1, [pc, #172] @ 2e0760 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74f78 │ │ │ │ + b b74f28 │ │ │ │ ldr r3, [pc, #132] @ 2e0764 │ │ │ │ ldr ip, [pc, #132] @ 2e0768 │ │ │ │ ldr r1, [pc, #132] @ 2e076c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100990,33 +100990,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74ed0 │ │ │ │ - @ instruction: 0x0095d3f0 │ │ │ │ + b b74e80 │ │ │ │ + addseq sp, r5, r0, lsr #7 │ │ │ │ tsteq r2, r4, lsr r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - @ instruction: 0x008da4b8 │ │ │ │ - ldrdeq r9, [r5], r0 @ │ │ │ │ - addseq fp, ip, r0, asr #11 │ │ │ │ - addeq sl, sp, r4, lsr #9 │ │ │ │ - strdeq sl, [sp], r4 │ │ │ │ - umlaleq r9, r5, r8, pc @ │ │ │ │ - addeq sl, sp, r0, lsl r4 │ │ │ │ - addeq sl, sp, r8, asr #5 │ │ │ │ - adceq r9, r5, r4, ror #30 │ │ │ │ - addeq sl, sp, r8, lsl #8 │ │ │ │ - umulleq sl, sp, r4, r2 │ │ │ │ - addeq sl, sp, r8, ror #4 │ │ │ │ - adceq r9, r5, r4, lsr pc │ │ │ │ - addeq sl, sp, r0, lsr r2 │ │ │ │ + addeq sl, sp, r8, ror #8 │ │ │ │ + adceq r9, r5, r0, lsl #31 │ │ │ │ + addseq fp, ip, r0, ror r5 │ │ │ │ + addeq sl, sp, r4, asr r4 │ │ │ │ + addeq sl, sp, r4, lsr #5 │ │ │ │ + adceq r9, r5, r8, asr #30 │ │ │ │ + addeq sl, sp, r0, asr #7 │ │ │ │ + addeq sl, sp, r8, ror r2 │ │ │ │ + adceq r9, r5, r4, lsl pc │ │ │ │ + @ instruction: 0x008da3b8 │ │ │ │ + addeq sl, sp, r4, asr #4 │ │ │ │ + addeq sl, sp, r8, lsl r2 │ │ │ │ + adceq r9, r5, r4, ror #29 │ │ │ │ + addeq sl, sp, r0, ror #3 │ │ │ │ │ │ │ │ 002e077c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2e0f3c │ │ │ │ @@ -101051,15 +101051,15 @@ │ │ │ │ beq 2e0c7c │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27e530 │ │ │ │ ldr r2, [pc, #1844] @ 2e0f48 │ │ │ │ ldr r1, [pc, #1844] @ 2e0f4c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b64b60 │ │ │ │ + bl b64b10 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e0cd4 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -101166,15 +101166,15 @@ │ │ │ │ bl 27d4f8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 27f844 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97f788 │ │ │ │ + bl 97f738 │ │ │ │ ldr r2, [pc, #1388] @ 2e0f60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2e0d98 │ │ │ │ @@ -101195,23 +101195,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e428 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98a89c │ │ │ │ + bl 98a84c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e0c00 │ │ │ │ ldr r0, [pc, #1216] @ 2e0f50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2de3e8 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101230,39 +101230,39 @@ │ │ │ │ bl 2de460 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc88 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 98a89c │ │ │ │ + bl 98a84c │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e0aac │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e0b34 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de54c │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0b4c │ │ │ │ mov r0, r8 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0c18 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e0990 │ │ │ │ ldr r2, [pc, #1036] @ 2e0f74 │ │ │ │ ldr r3, [pc, #980] @ 2e0f40 │ │ │ │ @@ -101305,17 +101305,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e0cbc │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0c18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b64c70 │ │ │ │ + bl b64c20 │ │ │ │ b 2e0988 │ │ │ │ ldr r2, [pc, #864] @ 2e0f8c │ │ │ │ ldr r3, [pc, #784] @ 2e0f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -101330,15 +101330,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74f78 │ │ │ │ + b b74f28 │ │ │ │ ldr r2, [pc, #792] @ 2e0f9c │ │ │ │ ldr r3, [pc, #696] @ 2e0f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -101370,15 +101370,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2e0fbc │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e0b60 │ │ │ │ ldr r2, [pc, #660] @ 2e0fc0 │ │ │ │ ldr r3, [pc, #528] @ 2e0f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -101396,15 +101396,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2e0fd0 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e0c18 │ │ │ │ mov r0, r9 │ │ │ │ bl 2de54c │ │ │ │ b 2e0c18 │ │ │ │ ldr r2, [pc, #564] @ 2e0fd4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -101424,73 +101424,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2e0fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e0a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0e40 │ │ │ │ bl 2de54c │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0988 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ b 2e0988 │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2e0e34 │ │ │ │ b 2e0988 │ │ │ │ ldr r0, [pc, #392] @ 2e0fe4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e0a08 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e0fe8 │ │ │ │ ldr r3, [pc, #368] @ 2e0fec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2e0ff0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ cmp r9, r4 │ │ │ │ bne 2e0d8c │ │ │ │ b 2e0c18 │ │ │ │ ldr r3, [pc, #316] @ 2e0ff4 │ │ │ │ ldr r2, [pc, #316] @ 2e0ff8 │ │ │ │ ldr r1, [pc, #316] @ 2e0ffc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, fp │ │ │ │ bl 27cfc4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0d8c │ │ │ │ b 2e0c18 │ │ │ │ ldr r3, [pc, #264] @ 2e1000 │ │ │ │ ldr r2, [pc, #264] @ 2e1004 │ │ │ │ @@ -101498,75 +101498,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2e100c │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, fp │ │ │ │ bl 27cfc4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 27cc28 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0d8c │ │ │ │ b 2e0c18 │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - addeq sl, sp, r4, asr #6 │ │ │ │ - addeq sl, sp, r4, asr r3 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, r4, lsl #6 │ │ │ │ tsteq r2, ip, asr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x008da2b0 │ │ │ │ - adceq r9, r5, ip, lsl ip │ │ │ │ - @ instruction: 0x008d78b4 │ │ │ │ - umulleq r7, sp, r8, r8 │ │ │ │ + addeq sl, sp, r0, ror #4 │ │ │ │ + adceq r9, r5, ip, asr #23 │ │ │ │ + addeq r7, sp, r4, ror #16 │ │ │ │ + addeq r7, sp, r8, asr #16 │ │ │ │ tsteq r2, ip, lsl #5 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ - adceq r9, r5, r8, asr sl │ │ │ │ - addeq r9, sp, r8, ror pc │ │ │ │ - addeq r9, sp, r8, lsl #27 │ │ │ │ + adceq r9, r5, r8, lsl #20 │ │ │ │ + addeq r9, sp, r8, lsr #30 │ │ │ │ + addeq r9, sp, r8, lsr sp │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ - strdeq r9, [r5], r4 @ │ │ │ │ - addeq r9, sp, r4, ror #29 │ │ │ │ - addeq r9, sp, r4, lsr #26 │ │ │ │ + adceq r9, r5, r4, lsr #19 │ │ │ │ + umulleq r9, sp, r4, lr │ │ │ │ + ldrdeq r9, [sp], r4 │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ - umlaleq r9, r5, r8, r9 │ │ │ │ - addeq r9, sp, r8, ror #29 │ │ │ │ - addeq r9, sp, r8, asr #25 │ │ │ │ + adceq r9, r5, r8, asr #18 │ │ │ │ + umulleq r9, sp, r8, lr │ │ │ │ + addeq r9, sp, r8, ror ip │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - addeq r9, sp, r0, asr #29 │ │ │ │ - adceq r9, r5, ip, asr #18 │ │ │ │ - addeq r9, sp, ip, ror ip │ │ │ │ + addeq r9, sp, r0, ror lr │ │ │ │ + strdeq r9, [r5], ip @ │ │ │ │ + addeq r9, sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ tsteq r2, r8, asr #1 │ │ │ │ - addeq r9, sp, r0, lsl #30 │ │ │ │ - adceq r9, r5, r4, ror #17 │ │ │ │ - addeq r9, sp, r4, lsl ip │ │ │ │ + @ instruction: 0x008d9eb0 │ │ │ │ + umlaleq r9, r5, r4, r8 │ │ │ │ + addeq r9, sp, r4, asr #23 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r6, r0, r8, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, sp, r8, ror lr │ │ │ │ - addeq r9, sp, r0, asr lr │ │ │ │ - addeq r9, sp, r4, asr sp │ │ │ │ - adceq r9, r5, r4, asr #15 │ │ │ │ + addeq r9, sp, r8, lsr #28 │ │ │ │ + addeq r9, sp, r0, lsl #28 │ │ │ │ + addeq r9, sp, r4, lsl #26 │ │ │ │ + adceq r9, r5, r4, ror r7 │ │ │ │ + addeq r9, sp, r4, lsr #21 │ │ │ │ + adceq r9, r5, r8, lsr r7 │ │ │ │ strdeq r9, [sp], r4 │ │ │ │ - adceq r9, r5, r8, lsl #15 │ │ │ │ - addeq r9, sp, r4, asr #26 │ │ │ │ - @ instruction: 0x008d9ab4 │ │ │ │ - adceq r9, r5, r8, asr #14 │ │ │ │ - addeq r9, sp, r0, lsr sp │ │ │ │ - addeq r9, sp, r8, ror sl │ │ │ │ + addeq r9, sp, r4, ror #20 │ │ │ │ + strdeq r9, [r5], r8 @ │ │ │ │ + addeq r9, sp, r0, ror #25 │ │ │ │ + addeq r9, sp, r8, lsr #20 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2e1108 │ │ │ │ mov r7, r2 │ │ │ │ @@ -101577,24 +101577,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929e28 │ │ │ │ + bl 930964 │ │ │ │ + bl 929dd8 │ │ │ │ ldr r2, [pc, #176] @ 2e1114 │ │ │ │ ldr r1, [pc, #176] @ 2e1118 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e1094 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e1010 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101622,20 +101622,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r9, [r5], ip @ │ │ │ │ - addeq r4, sp, r4, lsl #1 │ │ │ │ - addseq r3, r0, r8, asr #3 │ │ │ │ - addeq r9, sp, r0, ror ip │ │ │ │ - addseq lr, r1, r4, lsl #23 │ │ │ │ - addeq r9, sp, r4, asr #24 │ │ │ │ + adceq r9, r5, ip, lsr #13 │ │ │ │ + addeq r4, sp, r4, lsr r0 │ │ │ │ + addseq r3, r0, r8, ror r1 │ │ │ │ + addeq r9, sp, r0, lsr #24 │ │ │ │ + addseq lr, r1, r4, lsr fp │ │ │ │ + strdeq r9, [sp], r4 │ │ │ │ │ │ │ │ 002e1120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2e1250 │ │ │ │ @@ -101648,25 +101648,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2e125c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ ldr r2, [pc, #236] @ 2e1260 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #212] @ 2e1264 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e11e4 │ │ │ │ ldr r1, [pc, #196] @ 2e1268 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27dc00 │ │ │ │ @@ -101687,15 +101687,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2e1270 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -101704,37 +101704,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e1278 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e1208 │ │ │ │ @ instruction: 0x01127cb8 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq r3, r0, r4, asr #1 │ │ │ │ - adceq r9, r5, r4, asr #11 │ │ │ │ - addeq r3, sp, ip, asr #30 │ │ │ │ - addeq r9, sp, r0, ror fp │ │ │ │ - @ instruction: 0x008d9bb0 │ │ │ │ - addeq r9, sp, r8, lsr #22 │ │ │ │ - addeq r9, sp, r8, lsl fp │ │ │ │ - addeq r9, sp, r0, lsr fp │ │ │ │ - ldrdeq r9, [sp], r4 │ │ │ │ + addseq r3, r0, r4, ror r0 │ │ │ │ + adceq r9, r5, r4, ror r5 │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ + addeq r9, sp, r0, lsr #22 │ │ │ │ + addeq r9, sp, r0, ror #22 │ │ │ │ + ldrdeq r9, [sp], r8 │ │ │ │ + addeq r9, sp, r8, asr #21 │ │ │ │ + addeq r9, sp, r0, ror #21 │ │ │ │ + addeq r9, sp, r4, lsl #21 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e1290 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq r3, r0, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2e12a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adcseq r3, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2e144c │ │ │ │ @@ -101835,60 +101835,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r5, r4, asr #10 │ │ │ │ + strdeq r9, [r5], r4 @ │ │ │ │ @ instruction: 0x01214334 │ │ │ │ tsteq r2, r8, asr sl │ │ │ │ - adceq r9, r5, r0, lsr #9 │ │ │ │ - umlaleq r9, r5, r0, r5 │ │ │ │ - adceq r9, r5, r4, asr #8 │ │ │ │ - addeq r9, sp, r4, ror r9 │ │ │ │ - addeq r9, sp, r0, lsl #19 │ │ │ │ + adceq r9, r5, r0, asr r4 │ │ │ │ + adceq r9, r5, r0, asr #10 │ │ │ │ + strdeq r9, [r5], r4 @ │ │ │ │ + addeq r9, sp, r4, lsr #18 │ │ │ │ + addeq r9, sp, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2e157c │ │ │ │ ldr r3, [pc, #240] @ 2e1580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl a94988 │ │ │ │ + bl a94938 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b747a8 │ │ │ │ + bl b74758 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2e1534 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl b74580 │ │ │ │ + bl b74530 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a949f8 │ │ │ │ + bl a949a8 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a94988 │ │ │ │ + bl a94938 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -101926,89 +101926,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a957f0 │ │ │ │ + bl a957a0 │ │ │ │ ldr r1, [pc, #212] @ 2e16a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r1, [pc, #192] @ 2e16a4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r1, [pc, #148] @ 2e16a8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r1, [pc, #104] @ 2e16ac │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r3, ip, ror #22 │ │ │ │ - addeq r6, sp, r4, lsr #25 │ │ │ │ - addseq ip, pc, r0, lsl #22 │ │ │ │ - addseq r5, pc, r8, lsr lr @ │ │ │ │ + addseq sl, r3, ip, lsl fp │ │ │ │ + addeq r6, sp, r4, asr ip │ │ │ │ + @ instruction: 0x009fcab0 │ │ │ │ + addseq r5, pc, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e1748 │ │ │ │ ldr r2, [pc, #128] @ 2e174c │ │ │ │ ldr r1, [pc, #128] @ 2e1750 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #96] @ 2e1754 │ │ │ │ ldr ip, [pc, #96] @ 2e1758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e175c │ │ │ │ ldr r2, [pc, #92] @ 2e1760 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102024,17 +102024,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00a591b0 │ │ │ │ - addeq r9, sp, ip, ror #13 │ │ │ │ - addseq lr, sl, ip, lsr #29 │ │ │ │ + adceq r9, r5, r0, ror #2 │ │ │ │ + umulleq r9, sp, ip, r6 │ │ │ │ + addseq lr, sl, ip, asr lr │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -102059,15 +102059,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2e1804 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -102089,28 +102089,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2e1884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r9, r5, ip, asr #32 │ │ │ │ - addeq r9, sp, r0, ror r5 │ │ │ │ - addeq r9, sp, r0, lsr #11 │ │ │ │ + strdeq r8, [r5], ip @ │ │ │ │ + addeq r9, sp, r0, lsr #10 │ │ │ │ + addeq r9, sp, r0, asr r5 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e18d4 │ │ │ │ ldr r2, [pc, #52] @ 2e18d8 │ │ │ │ @@ -102118,22 +102118,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2e18e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e1474 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ - addeq r9, sp, ip, lsr #10 │ │ │ │ + adceq r8, r5, r8, lsl #31 │ │ │ │ + addeq r9, sp, ip, lsr #9 │ │ │ │ + ldrdeq r9, [sp], ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e1958 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -102147,23 +102147,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #28] @ 2e195c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ @ instruction: 0x01213d9c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2e1a28 │ │ │ │ @@ -102173,53 +102173,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #140] @ 2e1a34 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl b74204 │ │ │ │ + bl b741b4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #84] @ 2e1a38 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r8, r5, r4, lsl #30 │ │ │ │ - @ instruction: 0x008d5db4 │ │ │ │ - strdeq r6, [sp], ip │ │ │ │ - addeq r5, sp, r8, lsr #27 │ │ │ │ + @ instruction: 0x00a58eb4 │ │ │ │ + addeq r5, sp, r4, ror #26 │ │ │ │ + addeq r6, sp, ip, lsr #1 │ │ │ │ + addeq r5, sp, r8, asr sp │ │ │ │ @ instruction: 0x00b02ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2e1af0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -102230,15 +102230,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 2d6a18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e1ad0 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -102258,17 +102258,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r8, r5, r8, lsr #28 │ │ │ │ - addeq r5, sp, r0, ror #25 │ │ │ │ - addeq r5, sp, ip, asr #25 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + umulleq r5, sp, r0, ip │ │ │ │ + addeq r5, sp, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2e1d24 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -102276,15 +102276,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2e1d28 │ │ │ │ ldr r1, [pc, #512] @ 2e1d2c │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2e1d08 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 27d4f8 │ │ │ │ @@ -102399,19 +102399,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e1d30 │ │ │ │ ldr r0, [pc, #32] @ 2e1d34 │ │ │ │ ldr r2, [pc, #32] @ 2e1d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r8, r5, r8, ror #26 │ │ │ │ - addeq r5, sp, ip, lsl #24 │ │ │ │ - addeq r5, sp, r0, lsr #24 │ │ │ │ - umulleq r9, sp, ip, r0 │ │ │ │ - ldrdeq r9, [sp], r8 │ │ │ │ + adceq r8, r5, r8, lsl sp │ │ │ │ + @ instruction: 0x008d5bbc │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ + addeq r9, sp, ip, asr #32 │ │ │ │ + addeq r9, sp, r8, lsl #1 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -102432,15 +102432,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2e1e3c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -102457,15 +102457,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e12a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -102477,29 +102477,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umlaleq r8, r5, r4, sl │ │ │ │ - addeq r5, sp, r0, asr #18 │ │ │ │ - addeq r5, sp, r4, asr r9 │ │ │ │ + adceq r8, r5, r4, asr #20 │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -102534,15 +102534,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2e2260 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2e2264 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2e2268 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2e2130 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -102560,37 +102560,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e2158 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e20ec │ │ │ │ ldr r0, [pc, #712] @ 2e2270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r3, [pc, #704] @ 2e2274 │ │ │ │ ldr r2, [pc, #704] @ 2e2278 │ │ │ │ ldr r1, [pc, #704] @ 2e227c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2e2280 │ │ │ │ ldr r2, [pc, #672] @ 2e2284 │ │ │ │ ldr r1, [pc, #672] @ 2e2288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d48fc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -102613,15 +102613,15 @@ │ │ │ │ bl 27ce20 │ │ │ │ mov r4, r0 │ │ │ │ bl 27e428 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a947f0 │ │ │ │ + bl a947a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2e2290 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2e2254 │ │ │ │ @@ -102645,24 +102645,24 @@ │ │ │ │ bne 2e214c │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e21b0 │ │ │ │ ldr r4, [pc, #416] @ 2e2294 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r3, [pc, #400] @ 2e2298 │ │ │ │ ldr r2, [pc, #400] @ 2e229c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2e1fd8 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -102688,15 +102688,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e220c │ │ │ │ ldr r0, [pc, #268] @ 2e22ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e1f98 │ │ │ │ ldr r3, [pc, #232] @ 2e22a0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e20ec │ │ │ │ ldr r3, [pc, #216] @ 2e22a4 │ │ │ │ @@ -102709,61 +102709,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e2204 │ │ │ │ ldr r0, [pc, #188] @ 2e22b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e20ec │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2e22b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e1f98 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01126ef8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r8, r5, r0, ror #18 │ │ │ │ - addeq r8, sp, ip, lsr #29 │ │ │ │ - addeq r8, sp, r0, lsl #29 │ │ │ │ + adceq r8, r5, r0, lsl r9 │ │ │ │ + addeq r8, sp, ip, asr lr │ │ │ │ + addeq r8, sp, r0, lsr lr │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ tsteq r2, r4, lsr #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq r5, sp, r8, ror #23 │ │ │ │ - adceq r8, r5, r4, asr #17 │ │ │ │ - addeq r5, sp, r4, ror r7 │ │ │ │ - addeq r5, sp, r8, asr #21 │ │ │ │ - umlaleq r8, r5, r8, r8 │ │ │ │ - addeq r5, sp, ip, asr #14 │ │ │ │ - addeq r5, sp, r0, ror #14 │ │ │ │ - strdeq r8, [sp], r8 @ │ │ │ │ + umulleq r5, sp, r8, fp │ │ │ │ + adceq r8, r5, r4, ror r8 │ │ │ │ + addeq r5, sp, r4, lsr #14 │ │ │ │ + addeq r5, sp, r8, ror sl │ │ │ │ + adceq r8, r5, r8, asr #16 │ │ │ │ + strdeq r5, [sp], ip │ │ │ │ + addeq r5, sp, r0, lsl r7 │ │ │ │ + addeq r8, sp, r8, lsr #27 │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ - umulleq r5, sp, ip, r9 │ │ │ │ - adceq r8, r5, r4, ror r7 │ │ │ │ - addeq r5, sp, r0, lsr #12 │ │ │ │ + addeq r5, sp, ip, asr #18 │ │ │ │ + adceq r8, r5, r4, lsr #14 │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ andeq r4, r0, r4, lsr r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r8, sp, r8, ip │ │ │ │ - addeq r8, sp, r0, asr #24 │ │ │ │ - ldrdeq r8, [sp], r4 │ │ │ │ + addeq r8, sp, r8, asr #24 │ │ │ │ + strdeq r8, [sp], r0 │ │ │ │ + addeq r8, sp, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2e248c │ │ │ │ ldr r2, [pc, #444] @ 2e2490 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102771,15 +102771,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2e2494 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2e2400 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -102823,15 +102823,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2d5d0c │ │ │ │ @@ -102859,37 +102859,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2d5c64 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r8, r5, ip, lsr #11 │ │ │ │ - addeq r5, sp, r4, asr r4 │ │ │ │ - addeq r5, sp, r4, lsr #15 │ │ │ │ - ldrdeq r8, [r5], r4 @ │ │ │ │ - addeq r5, sp, r8, lsl #7 │ │ │ │ - umulleq r5, sp, ip, r3 │ │ │ │ - adceq r8, r5, r4, asr #8 │ │ │ │ - strdeq r5, [sp], r0 │ │ │ │ - addeq r5, sp, r4, lsl #6 │ │ │ │ + adceq r8, r5, ip, asr r5 │ │ │ │ + addeq r5, sp, r4, lsl #8 │ │ │ │ + addeq r5, sp, r4, asr r7 │ │ │ │ + adceq r8, r5, r4, lsl #9 │ │ │ │ + addeq r5, sp, r8, lsr r3 │ │ │ │ + addeq r5, sp, ip, asr #6 │ │ │ │ + strdeq r8, [r5], r4 @ │ │ │ │ + addeq r5, sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x008d52b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2e2674 │ │ │ │ ldr r2, [pc, #424] @ 2e2678 │ │ │ │ @@ -102907,15 +102907,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2e25dc │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -102936,15 +102936,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e12a8 │ │ │ │ ldr r2, [pc, #228] @ 2e268c │ │ │ │ ldr r3, [pc, #204] @ 2e2678 │ │ │ │ @@ -102986,34 +102986,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2e26a0 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2e12a8 │ │ │ │ b 2e25a0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01213148 │ │ │ │ - adceq r8, r5, r4, lsl r3 │ │ │ │ - addeq r5, sp, r8, asr #3 │ │ │ │ - ldrdeq r5, [sp], ip │ │ │ │ + adceq r8, r5, r4, asr #5 │ │ │ │ + addeq r5, sp, r8, ror r1 │ │ │ │ + addeq r5, sp, ip, lsl #3 │ │ │ │ tsteq r2, ip, asr #16 │ │ │ │ tsteq r2, r0, lsl r8 │ │ │ │ - adceq r8, r5, r4, asr r2 │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ - addeq r5, sp, ip, lsl #2 │ │ │ │ + adceq r8, r5, r4, lsl #4 │ │ │ │ + addeq r5, sp, r8, lsr #1 │ │ │ │ + strheq r5, [sp], ip │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2e2954 │ │ │ │ ldr r2, [pc, #664] @ 2e2958 │ │ │ │ @@ -103031,15 +103031,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 2d77ec │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e2938 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -103051,15 +103051,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d4f8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f844 │ │ │ │ @@ -103106,15 +103106,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2e12a8 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -103139,15 +103139,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d4f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f844 │ │ │ │ mov r2, #0 │ │ │ │ @@ -103179,28 +103179,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e2984 │ │ │ │ ldr r0, [pc, #68] @ 2e2988 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a581bc │ │ │ │ + adceq r8, r5, ip, ror #2 │ │ │ │ tsteq r2, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r5, sp, r8, asr r0 │ │ │ │ - addeq r5, sp, ip, rrx │ │ │ │ - adceq r8, r5, r8, lsr #1 │ │ │ │ - addeq r4, sp, r4, asr pc │ │ │ │ - addeq r4, sp, r0, asr #30 │ │ │ │ - adceq r7, r5, r4, ror #31 │ │ │ │ - umulleq r4, sp, r8, lr │ │ │ │ - addeq r4, sp, ip, lsr #29 │ │ │ │ + addeq r5, sp, r8 │ │ │ │ + addeq r5, sp, ip, lsl r0 │ │ │ │ + adceq r8, r5, r8, asr r0 │ │ │ │ + addeq r4, sp, r4, lsl #30 │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ + umlaleq r7, r5, r4, pc @ │ │ │ │ + addeq r4, sp, r8, asr #28 │ │ │ │ + addeq r4, sp, ip, asr lr │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ - addeq r8, sp, r0, ror r4 │ │ │ │ - addeq r8, sp, ip, ror r4 │ │ │ │ + addeq r8, sp, r0, lsr #8 │ │ │ │ + addeq r8, sp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2e2a24 │ │ │ │ ldr r7, [pc, #128] @ 2e2a28 │ │ │ │ ldr r6, [pc, #128] @ 2e2a2c │ │ │ │ @@ -103209,40 +103209,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #88] @ 2e2a30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e29f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e26a4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 2e1afc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e26a4 │ │ │ │ - ldrdeq r7, [r5], r4 @ │ │ │ │ - addeq r4, sp, r8, lsl #27 │ │ │ │ - ldrdeq r5, [sp], ip │ │ │ │ - @ instruction: 0x008d51b8 │ │ │ │ + adceq r7, r5, r4, lsl #29 │ │ │ │ + addeq r4, sp, r8, lsr sp │ │ │ │ + addeq r5, sp, ip, lsl #1 │ │ │ │ + addeq r5, sp, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2e2cf4 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2e2cf8 │ │ │ │ @@ -103270,15 +103270,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2e2b18 │ │ │ │ @@ -103337,15 +103337,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2d77ec │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2cd8 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -103367,15 +103367,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 27dd50 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -103414,19 +103414,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, r0, lsr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, asr #5 │ │ │ │ - strdeq r7, [r5], r0 @ │ │ │ │ - umulleq r4, sp, ip, fp │ │ │ │ - @ instruction: 0x008d4bb0 │ │ │ │ - ldrdeq r8, [sp], r0 │ │ │ │ - ldrdeq r8, [sp], ip │ │ │ │ + adceq r7, r5, r0, lsr #25 │ │ │ │ + addeq r4, sp, ip, asr #22 │ │ │ │ + addeq r4, sp, r0, ror #22 │ │ │ │ + addeq r8, sp, r0, lsl #1 │ │ │ │ + addeq r8, sp, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2e3b48 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103445,15 +103445,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2e3b5c │ │ │ │ ldr r3, [pc, #3560] @ 2e3b60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -103580,15 +103580,15 @@ │ │ │ │ bge 2e312c │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -103673,15 +103673,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6f00 │ │ │ │ b 2e2e3c │ │ │ │ @@ -103715,22 +103715,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2e3b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e2e0c │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103980,15 +103980,15 @@ │ │ │ │ bl 27ce20 │ │ │ │ mov r9, r0 │ │ │ │ bl 27e428 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl a949f8 │ │ │ │ + bl a949a8 │ │ │ │ b 2e2e10 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2e3320 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -104126,45 +104126,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2e3ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e2f44 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2e3bac │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl a949f8 │ │ │ │ + bl a949a8 │ │ │ │ b 2e2e0c │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -104282,15 +104282,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -104320,50 +104320,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2e337c │ │ │ │ ldr r0, [pc, #148] @ 2e3bb0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e2f44 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2e3bb4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e2e0c │ │ │ │ - adceq r7, r5, r0, asr fp │ │ │ │ + adceq r7, r5, r0, lsl #22 │ │ │ │ tsteq r2, r8, lsr #1 │ │ │ │ tsteq r2, r4, lsr #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, sp, ip, rrx │ │ │ │ - addeq r8, sp, ip, lsr r0 │ │ │ │ + addeq r8, sp, ip, lsl r0 │ │ │ │ + addeq r7, sp, ip, ror #31 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - adceq r7, r5, sl, lsr #19 │ │ │ │ - umlaleq r7, r5, r0, r9 │ │ │ │ - @ instruction: 0x00a579bc │ │ │ │ + adceq r7, r5, sl, asr r9 │ │ │ │ + adceq r7, r5, r0, asr #18 │ │ │ │ + adceq r7, r5, ip, ror #18 │ │ │ │ @ instruction: 0x01125fb0 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r7, r5, r6, asr r8 │ │ │ │ - adceq r7, r5, ip, lsl #15 │ │ │ │ - addeq r4, sp, ip, lsr r6 │ │ │ │ - addeq r4, sp, r0, asr r6 │ │ │ │ + adceq r7, r5, r6, lsl #16 │ │ │ │ + adceq r7, r5, ip, lsr r7 │ │ │ │ + addeq r4, sp, ip, ror #11 │ │ │ │ + addeq r4, sp, r0, lsl #12 │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, sp, r4, lsr sp │ │ │ │ - adceq r7, r5, r2, lsr #10 │ │ │ │ - addeq r7, sp, ip, lsr r9 │ │ │ │ + addeq r7, sp, r4, ror #25 │ │ │ │ + ldrdeq r7, [r5], r2 @ │ │ │ │ + addeq r7, sp, ip, ror #17 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - addeq r7, sp, r0, lsl r6 │ │ │ │ - addeq r7, sp, r4, lsl #13 │ │ │ │ - addeq r7, sp, ip, lsl #7 │ │ │ │ - addeq r7, sp, ip, lsl #8 │ │ │ │ + addeq r7, sp, r0, asr #11 │ │ │ │ + addeq r7, sp, r4, lsr r6 │ │ │ │ + addeq r7, sp, ip, lsr r3 │ │ │ │ + @ instruction: 0x008d73bc │ │ │ │ │ │ │ │ 002e3bb8 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -104407,21 +104407,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e3e64 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74794 │ │ │ │ + bl b74744 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b742ec │ │ │ │ + bl b7429c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e1474 │ │ │ │ b 2e3cd4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -104534,36 +104534,36 @@ │ │ │ │ beq 2e3e78 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl a947f0 │ │ │ │ + bl a947a0 │ │ │ │ b 2e3c6c │ │ │ │ ldr r1, [pc, #68] @ 2e3ec4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a947f0 │ │ │ │ + bl a947a0 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2e3c64 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r6, r5, r6, ror ip │ │ │ │ + adceq r6, r5, r6, lsr #24 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ tsteq r2, r8, lsl r1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x009e2cb0 │ │ │ │ + addseq r2, lr, r0, ror #24 │ │ │ │ │ │ │ │ 002e3ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e3f3c │ │ │ │ @@ -104578,23 +104578,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #28] @ 2e3f40 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ @ instruction: 0x012117b8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002e3f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -104606,43 +104606,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d5dbc │ │ │ │ - adceq r6, r5, ip, lsl r9 │ │ │ │ - addeq r3, sp, ip, asr #15 │ │ │ │ - addeq r3, sp, r0, ror #15 │ │ │ │ + adceq r6, r5, ip, asr #17 │ │ │ │ + addeq r3, sp, ip, ror r7 │ │ │ │ + umulleq r3, sp, r0, r7 │ │ │ │ │ │ │ │ 002e3fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2e3fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930ee0 │ │ │ │ + bl 930e90 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2e3fec │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 93030c │ │ │ │ - addeq r6, sp, ip, lsr #28 │ │ │ │ + b 9302bc │ │ │ │ + ldrdeq r6, [sp], ip │ │ │ │ @ instruction: 0x00b008f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e404c │ │ │ │ mov r0, r1 │ │ │ │ @@ -104650,26 +104650,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e4054 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, sp, r4, lsl #31 │ │ │ │ - adceq r7, r5, r4, lsl #19 │ │ │ │ - addeq r6, sp, r8, ror #30 │ │ │ │ + addeq r6, sp, r4, lsr pc │ │ │ │ + adceq r7, r5, r4, lsr r9 │ │ │ │ + addeq r6, sp, r8, lsl pc │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -104677,17 +104677,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2e409c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ bl 27f028 │ │ │ │ - addeq r6, sp, r4, lsr #30 │ │ │ │ + ldrdeq r6, [sp], r4 │ │ │ │ │ │ │ │ 002e40a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2e40ec │ │ │ │ @@ -104704,15 +104704,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x011355f8 │ │ │ │ ldr r0, [pc, #4] @ 2e40fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ umlalseq r0, r0, r8, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -104778,15 +104778,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2e4224 │ │ │ │ bl 2dc87c │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2e4168 │ │ │ │ - adceq r7, r5, r0, lsr r8 │ │ │ │ + adceq r7, r5, r0, ror #15 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -104794,55 +104794,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a957f0 │ │ │ │ + bl a957a0 │ │ │ │ ldr r1, [pc, #84] @ 2e42c0 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r1, [pc, #60] @ 2e42c4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r7, sp, r4, r1 │ │ │ │ - addeq r7, sp, r0, ror r2 │ │ │ │ + addeq r7, sp, r4, asr #2 │ │ │ │ + addeq r7, sp, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e4360 │ │ │ │ ldr r2, [pc, #128] @ 2e4364 │ │ │ │ ldr r1, [pc, #128] @ 2e4368 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #96] @ 2e436c │ │ │ │ ldr ip, [pc, #96] @ 2e4370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e4374 │ │ │ │ ldr r2, [pc, #92] @ 2e4378 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104858,17 +104858,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r7, r5, ip, ror #13 │ │ │ │ - ldrdeq r6, [sp], r4 │ │ │ │ - umullseq ip, sl, r4, r2 │ │ │ │ + umlaleq r7, r5, ip, r6 │ │ │ │ + addeq r6, sp, r4, lsl #21 │ │ │ │ + addseq ip, sl, r4, asr #4 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -104882,53 +104882,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2e4410 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ - bl a94988 │ │ │ │ + bl 930964 │ │ │ │ + bl a94938 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2e4430 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl a949f8 │ │ │ │ + bl a949a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b9365c │ │ │ │ + bl b9360c │ │ │ │ mov r0, r7 │ │ │ │ - bl b93444 │ │ │ │ + bl b933f4 │ │ │ │ ldr r4, [pc, #56] @ 2e4458 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e43b4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r7, r5, r8, lsr r6 │ │ │ │ - addeq r6, sp, r4, lsr #20 │ │ │ │ - addseq ip, sl, ip, ror #2 │ │ │ │ + adceq r7, r5, r8, ror #11 │ │ │ │ + ldrdeq r6, [sp], r4 │ │ │ │ + addseq ip, sl, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104989,23 +104989,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl b9360c │ │ │ │ + bl b935bc │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl b9360c │ │ │ │ + bl b935bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2e4550 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4380 │ │ │ │ ldr r2, [pc, #268] @ 2e46bc │ │ │ │ @@ -105026,15 +105026,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2e46c0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4508 │ │ │ │ ldr r0, [pc, #196] @ 2e46c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2e45a8 │ │ │ │ ldr r4, [pc, #184] @ 2e46c8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4508 │ │ │ │ ldr r3, [pc, #176] @ 2e46cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -105053,43 +105053,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e46d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e451c │ │ │ │ ldr r0, [pc, #68] @ 2e46dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e451c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, ip, lsl r9 │ │ │ │ umlalseq r0, r0, r8, r4 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, asr #16 │ │ │ │ - addeq r6, sp, r0, ror #19 │ │ │ │ - addeq r6, sp, r4, lsl sl │ │ │ │ + umulleq r6, sp, r0, r9 │ │ │ │ addeq r6, sp, r4, asr #19 │ │ │ │ + addeq r6, sp, r4, ror r9 │ │ │ │ andeq r6, r0, r8, lsr #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, sp, r0, asr r9 │ │ │ │ - addeq r6, sp, r0, ror #18 │ │ │ │ + addeq r6, sp, r0, lsl #18 │ │ │ │ + addeq r6, sp, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -105579,22 +105579,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2e5670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4d3c │ │ │ │ ldr r2, [pc, #1940] @ 2e5674 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -105621,22 +105621,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2e5678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -105811,25 +105811,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2e50bc │ │ │ │ b 2e50b8 │ │ │ │ ldr r0, [pc, #1132] @ 2e56ac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4d3c │ │ │ │ ldr r0, [pc, #1100] @ 2e56b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e4f6c │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2e52c8 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2e5128 │ │ │ │ mov r0, r9 │ │ │ │ bl 2d3030 │ │ │ │ @@ -105871,22 +105871,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2e56c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e5188 │ │ │ │ ldr r2, [pc, #852] @ 2e56b8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e5188 │ │ │ │ @@ -105915,23 +105915,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e56c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e50c8 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2d338c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105952,15 +105952,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2e52bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2e56d0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e5188 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e552c │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e5294 │ │ │ │ @@ -105983,41 +105983,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2e56d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e5294 │ │ │ │ bl 2d3030 │ │ │ │ b 2e5294 │ │ │ │ ldr fp, [pc, #424] @ 2e56dc │ │ │ │ add fp, pc, fp │ │ │ │ b 2e548c │ │ │ │ ldr r0, [pc, #416] @ 2e56e0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e50c8 │ │ │ │ ldr r0, [pc, #400] @ 2e56e4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e5294 │ │ │ │ ldr r3, [pc, #380] @ 2e56e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e542c │ │ │ │ ldr r3, [pc, #232] @ 2e5668 │ │ │ │ @@ -106033,21 +106033,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e56ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e542c │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2e56f0 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2e5630 │ │ │ │ @@ -106059,67 +106059,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e5468 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2d3440 │ │ │ │ ldr r0, [pc, #208] @ 2e56f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e542c │ │ │ │ @ instruction: 0x01124290 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ adceq pc, pc, r4, lsr #27 │ │ │ │ - adceq r6, r5, ip, lsr sp │ │ │ │ + adceq r6, r5, ip, ror #25 │ │ │ │ adceq pc, pc, r0, lsr #25 │ │ │ │ - addeq r6, sp, r8, asr #5 │ │ │ │ + addeq r6, sp, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - addeq r6, sp, r8, asr #5 │ │ │ │ + addeq r6, sp, r8, ror r2 │ │ │ │ @ instruction: 0x01123ff8 │ │ │ │ - umulleq r6, sp, ip, r1 │ │ │ │ + addeq r6, sp, ip, asr #2 │ │ │ │ andeq r5, r0, ip, asr lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, sp, r8, asr #3 │ │ │ │ + addeq r6, sp, r8, ror r1 │ │ │ │ andeq r6, r0, r8, lsl r3 │ │ │ │ - addeq r6, sp, ip, asr #1 │ │ │ │ - adceq r6, r5, r4, lsr sl │ │ │ │ - strdeq r5, [sp], r4 │ │ │ │ + addeq r6, sp, ip, ror r0 │ │ │ │ + adceq r6, r5, r4, ror #19 │ │ │ │ + addeq r5, sp, r4, lsr #31 │ │ │ │ tsteq r2, r4, lsl #28 │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ - addeq r6, sp, r4, asr #8 │ │ │ │ + strdeq r6, [sp], r4 │ │ │ │ adceq pc, pc, r0, asr r8 @ │ │ │ │ - addeq r5, sp, ip, lsl #29 │ │ │ │ - ldrdeq r6, [r5], ip @ │ │ │ │ - addeq r6, sp, r4, asr #32 │ │ │ │ + addeq r5, sp, ip, lsr lr │ │ │ │ + adceq r6, r5, ip, lsl #15 │ │ │ │ + strdeq r5, [sp], r4 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ adceq pc, pc, r4, ror r7 @ │ │ │ │ - addeq r5, sp, r4, lsr #27 │ │ │ │ - addeq r5, sp, ip, ror #28 │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ + addeq r5, sp, r4, asr sp │ │ │ │ + addeq r5, sp, ip, lsl lr │ │ │ │ + addeq r5, sp, r8, lsr #27 │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ - addeq r5, sp, r0, ror #28 │ │ │ │ + addeq r5, sp, r0, lsl #25 │ │ │ │ + addeq r5, sp, r0, lsl lr │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r0, lsl #25 │ │ │ │ tsteq r2, ip, lsr #19 │ │ │ │ - addeq r5, sp, r4, ror #26 │ │ │ │ + addeq r5, sp, r4, lsl sp │ │ │ │ andeq r5, r0, r8, lsl #31 │ │ │ │ - addeq r5, sp, r8, lsl ip │ │ │ │ - addeq r5, sp, r0, lsr #21 │ │ │ │ addeq r5, sp, r8, asr #23 │ │ │ │ - addeq r5, sp, r0, lsr #24 │ │ │ │ + addeq r5, sp, r0, asr sl │ │ │ │ + addeq r5, sp, r8, ror fp │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ andeq r6, r0, ip, ror #31 │ │ │ │ - addeq r5, sp, r8, lsr #24 │ │ │ │ + ldrdeq r5, [sp], r8 │ │ │ │ tsteq r2, r0, lsl #16 │ │ │ │ - addeq r5, sp, r4, lsl #24 │ │ │ │ + @ instruction: 0x008d5bb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -106140,19 +106140,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b a94768 │ │ │ │ + b a94718 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2d3350 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -106293,17 +106293,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2e58b0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e59b4 │ │ │ │ b 2e58d0 │ │ │ │ - adceq r6, r5, r4, lsl #5 │ │ │ │ - addeq r5, sp, r4, ror r6 │ │ │ │ - addseq sl, sl, r4, lsr lr │ │ │ │ + adceq r6, r5, r4, lsr r2 │ │ │ │ + addeq r5, sp, r4, lsr #12 │ │ │ │ + addseq sl, sl, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2e5b90 │ │ │ │ ldr r1, [pc, #416] @ 2e5b94 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106317,15 +106317,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e5b04 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -106393,38 +106393,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e5a28 │ │ │ │ ldr r0, [pc, #52] @ 2e5bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e5a28 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, ror #7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, ror #6 │ │ │ │ tsteq r2, ip, lsr #6 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, sp, r4, ror #13 │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ + umulleq r5, sp, r4, r6 │ │ │ │ + addeq r5, sp, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2e5f50 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106440,15 +106440,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #832] @ 2e5f64 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -106583,23 +106583,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2e5f70 │ │ │ │ ldr r0, [pc, #296] @ 2e5f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2e5da4 │ │ │ │ ldr r1, [pc, #276] @ 2e5f78 │ │ │ │ ldr r0, [pc, #276] @ 2e5f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2e5dc8 │ │ │ │ ldr r3, [pc, #252] @ 2e5f80 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5d08 │ │ │ │ ldr r3, [pc, #236] @ 2e5f84 │ │ │ │ @@ -106616,85 +106616,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e5f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5d08 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4b2c │ │ │ │ b 2e5dc8 │ │ │ │ ldr r0, [pc, #120] @ 2e5f90 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5d08 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e5f94 │ │ │ │ ldr r1, [pc, #96] @ 2e5f98 │ │ │ │ ldr r0, [pc, #96] @ 2e5f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - strdeq r5, [r5], ip @ │ │ │ │ + adceq r5, r5, ip, lsr #27 │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ addeq r5, sp, r0, asr #12 │ │ │ │ - umulleq r5, sp, r0, r6 │ │ │ │ @ instruction: 0x011231d0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01122ff8 │ │ │ │ - adceq r5, r5, r8, lsl #23 │ │ │ │ - ldrdeq r5, [sp], r4 │ │ │ │ - adceq r5, r5, ip, ror #22 │ │ │ │ - umulleq r5, sp, r8, r4 │ │ │ │ + adceq r5, r5, r8, lsr fp │ │ │ │ + addeq r5, sp, r4, lsl #9 │ │ │ │ + adceq r5, r5, ip, lsl fp │ │ │ │ + addeq r5, sp, r8, asr #8 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, sp, r8, asr #7 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ - umlaleq r5, r5, r8, sl @ │ │ │ │ - addeq r5, sp, r8, lsl #6 │ │ │ │ - addeq r5, sp, r8, ror #6 │ │ │ │ + addeq r5, sp, r8, ror r3 │ │ │ │ + addeq r5, sp, r0, lsl #7 │ │ │ │ + adceq r5, r5, r8, asr #20 │ │ │ │ + @ instruction: 0x008d52b8 │ │ │ │ + addeq r5, sp, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2e5fe8 │ │ │ │ ldr r2, [pc, #48] @ 2e5fec │ │ │ │ ldr r1, [pc, #48] @ 2e5ff0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e4380 │ │ │ │ - adceq r5, r5, r4, lsl sl │ │ │ │ - addeq r5, sp, ip, ror r2 │ │ │ │ - addeq r5, sp, r4, asr #5 │ │ │ │ + adceq r5, r5, r4, asr #19 │ │ │ │ + addeq r5, sp, ip, lsr #4 │ │ │ │ + addeq r5, sp, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2e6088 │ │ │ │ ldr r5, [pc, #124] @ 2e608c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106702,72 +106702,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #88] @ 2e6094 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr ip, [pc, #72] @ 2e6098 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r5, r4, asr #19 │ │ │ │ - addeq r5, sp, ip, lsr #4 │ │ │ │ - addeq r5, sp, r8, ror #4 │ │ │ │ - addeq r5, sp, r4, lsl #6 │ │ │ │ - strdeq r5, [sp], ip │ │ │ │ + adceq r5, r5, r4, ror r9 │ │ │ │ + ldrdeq r5, [sp], ip │ │ │ │ + addeq r5, sp, r8, lsl r2 │ │ │ │ + @ instruction: 0x008d52b4 │ │ │ │ + addeq r5, sp, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e610c │ │ │ │ ldr r2, [pc, #88] @ 2e6110 │ │ │ │ ldr r1, [pc, #88] @ 2e6114 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac414 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e59d8 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e60fc │ │ │ │ bl 2db458 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b93474 │ │ │ │ - adceq r5, r5, r8, lsl r9 │ │ │ │ - addeq r5, sp, r0, lsl #3 │ │ │ │ - addeq r5, sp, r8, asr #3 │ │ │ │ + b b93424 │ │ │ │ + adceq r5, r5, r8, asr #17 │ │ │ │ + addeq r5, sp, r0, lsr r1 │ │ │ │ + addeq r5, sp, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2e620c │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106777,15 +106777,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac38c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e61bc │ │ │ │ @@ -106821,17 +106821,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e6218 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2db2c8 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2e61b4 │ │ │ │ - adceq r5, r5, r0, lsr #17 │ │ │ │ - addeq r5, sp, ip, lsr r1 │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ + adceq r5, r5, r0, asr r8 │ │ │ │ + addeq r5, sp, ip, ror #1 │ │ │ │ + addeq r5, sp, r8, lsr #1 │ │ │ │ umlaleq lr, pc, r4, r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2e6458 │ │ │ │ ldr lr, [pc, #548] @ 2e645c │ │ │ │ @@ -106848,15 +106848,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #488] @ 2e646c │ │ │ │ ldr r3, [pc, #488] @ 2e6470 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -106907,21 +106907,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2e6488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e59d8 │ │ │ │ ldr r2, [pc, #252] @ 2e648c │ │ │ │ ldr r3, [pc, #204] @ 2e6460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106929,74 +106929,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e6454 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b a94768 │ │ │ │ + b a94718 │ │ │ │ ldr r3, [pc, #188] @ 2e6484 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e6430 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2e6490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e62a4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e630c │ │ │ │ b 2e6380 │ │ │ │ ldr r0, [pc, #92] @ 2e6494 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e6418 │ │ │ │ ldr r0, [pc, #76] @ 2e6498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e6380 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - umlaleq r5, r5, r8, r7 @ │ │ │ │ + adceq r5, r5, r8, asr #14 │ │ │ │ @ instruction: 0x01122bb4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, sp, r4, ror #31 │ │ │ │ - addeq r5, sp, ip, lsr #32 │ │ │ │ + umulleq r4, sp, r4, pc @ │ │ │ │ + ldrdeq r4, [sp], ip │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, sp, r0, asr r0 │ │ │ │ + addeq r5, sp, r0 │ │ │ │ tsteq r2, r4, ror #20 │ │ │ │ - addeq r4, sp, r0, ror pc │ │ │ │ - addeq r4, sp, r4, ror pc │ │ │ │ - addeq r4, sp, r0, lsr #31 │ │ │ │ + addeq r4, sp, r0, lsr #30 │ │ │ │ + addeq r4, sp, r4, lsr #30 │ │ │ │ + addeq r4, sp, r0, asr pc │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e64ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq lr, pc, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2e65c0 │ │ │ │ ldr r2, [pc, #248] @ 2e65c4 │ │ │ │ @@ -107004,44 +107004,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #216] @ 2e65cc │ │ │ │ ldr r3, [pc, #216] @ 2e65d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2e65d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2e65d8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2e65dc │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r3, [pc, #184] @ 2e65e0 │ │ │ │ ldr r2, [pc, #184] @ 2e65e4 │ │ │ │ ldr r1, [pc, #184] @ 2e65e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r3, [pc, #164] @ 2e65ec │ │ │ │ ldr r2, [pc, #164] @ 2e65f0 │ │ │ │ ldr r1, [pc, #164] @ 2e65f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r0, [pc, #144] @ 2e65f8 │ │ │ │ ldr r3, [pc, #144] @ 2e65fc │ │ │ │ ldr ip, [pc, #144] @ 2e6600 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2e6604 │ │ │ │ ldr r1, [pc, #140] @ 2e6608 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -107049,42 +107049,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 935bcc │ │ │ │ + bl 935b7c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r5, r5, r4, asr #11 │ │ │ │ - addeq r0, sp, r8, lsr #27 │ │ │ │ - addeq r0, sp, r0, lsl #27 │ │ │ │ + adceq r5, r5, r4, ror r5 │ │ │ │ + addeq r0, sp, r8, asr sp │ │ │ │ + addeq r0, sp, r0, lsr sp │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - addeq r5, sp, ip, lsl r1 │ │ │ │ + addeq r5, sp, ip, asr #1 │ │ │ │ tsteq r2, ip, ror #17 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - strdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - @ instruction: 0x009ebdb4 │ │ │ │ + addseq fp, lr, r4, ror #26 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - addeq r5, sp, r8, lsr #1 │ │ │ │ - strheq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r8, asr r0 │ │ │ │ + addeq r5, sp, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2e6700 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107163,15 +107163,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -107250,27 +107250,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2e6c54 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e6a9c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2e6c58 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ ldr r2, [pc, #864] @ 2e6c5c │ │ │ │ ldr r3, [pc, #812] @ 2e6c2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107289,15 +107289,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b75114 │ │ │ │ + bl b750c4 │ │ │ │ b 2e68f4 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2e69cc │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -107346,15 +107346,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2e6c64 │ │ │ │ ldr r2, [pc, #568] @ 2e6c68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e68f4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2e6c6c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 27e098 <__ioctl_time64@plt> │ │ │ │ @@ -107368,24 +107368,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2e6c7c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27db04 │ │ │ │ b 2e68f4 │ │ │ │ ldr r1, [pc, #464] @ 2e6c80 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b8a960 │ │ │ │ + bl b8a910 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2e6b44 │ │ │ │ ldr r3, [pc, #424] @ 2e6c84 │ │ │ │ mov r0, #0 │ │ │ │ @@ -107404,15 +107404,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2e6c88 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2e6c8c │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e6a9c │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2e6b50 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2e683c │ │ │ │ mov r0, r4 │ │ │ │ @@ -107450,66 +107450,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e6a9c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2e6ca4 │ │ │ │ ldr r2, [pc, #176] @ 2e6ca8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2e6cac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e6a9c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq r5, r5, ip, ror #6 │ │ │ │ + adceq r5, r5, ip, lsl r3 │ │ │ │ tsteq r2, r4, asr #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, sp, r4, lsl #30 │ │ │ │ - addeq r4, sp, r4, lsl #30 │ │ │ │ + @ instruction: 0x008d4eb4 │ │ │ │ + @ instruction: 0x008d4eb4 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - adceq r5, r5, ip, ror #3 │ │ │ │ - addeq r4, sp, r0, ror lr │ │ │ │ - umulleq r4, sp, r0, sp │ │ │ │ + umlaleq r5, r5, ip, r1 @ │ │ │ │ + addeq r4, sp, r0, lsr #28 │ │ │ │ + addeq r4, sp, r0, asr #26 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - @ instruction: 0x008d4db4 │ │ │ │ + addeq r4, sp, r4, ror #26 │ │ │ │ @ instruction: 0x011224f8 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - addeq r4, sp, r0, asr #24 │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - adceq r5, r5, r4, lsl r0 │ │ │ │ - @ instruction: 0x008d4cbc │ │ │ │ - @ instruction: 0x008d4bb8 │ │ │ │ + adceq r4, r5, r4, asr #31 │ │ │ │ + addeq r4, sp, ip, ror #24 │ │ │ │ + addeq r4, sp, r8, ror #22 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01132bf0 │ │ │ │ - umulleq r4, sp, r4, fp │ │ │ │ + addeq r4, sp, r4, asr #22 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - adceq r4, r5, ip, asr #29 │ │ │ │ - addeq r4, sp, r0, lsl #22 │ │ │ │ - addeq r4, sp, r4, ror sl │ │ │ │ - umlaleq r4, r5, r4, lr │ │ │ │ - strdeq r4, [sp], r0 │ │ │ │ - addeq r4, sp, ip, lsr sl │ │ │ │ + adceq r4, r5, ip, ror lr │ │ │ │ + @ instruction: 0x008d4ab0 │ │ │ │ + addeq r4, sp, r4, lsr #20 │ │ │ │ + adceq r4, r5, r4, asr #28 │ │ │ │ + addeq r4, sp, r0, lsr #21 │ │ │ │ + addeq r4, sp, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2e7190 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107637,15 +107637,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b8a960 │ │ │ │ + bl b8a910 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 27db04 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e703c │ │ │ │ @@ -107816,20 +107816,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2dc658 │ │ │ │ b 2e6cdc │ │ │ │ tsteq r2, ip, lsl r1 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - adceq r4, r5, ip, asr #26 │ │ │ │ - adceq r4, r5, r0, lsr #25 │ │ │ │ + strdeq r4, [r5], ip @ │ │ │ │ + adceq r4, r5, r0, asr ip │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - strdeq r4, [r5], r8 @ │ │ │ │ - @ instruction: 0x008d48b8 │ │ │ │ - adceq r4, r5, r2, lsl fp │ │ │ │ + adceq r4, r5, r8, lsr #23 │ │ │ │ + addeq r4, sp, r8, ror #16 │ │ │ │ + adceq r4, r5, r2, asr #21 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e7218 │ │ │ │ mov r4, r1 │ │ │ │ @@ -107838,53 +107838,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r0, asr #17 │ │ │ │ - addeq r4, sp, ip, ror #8 │ │ │ │ - addeq r4, sp, ip, ror r4 │ │ │ │ + adceq r4, r5, r0, ror r8 │ │ │ │ + addeq r4, sp, ip, lsl r4 │ │ │ │ + addeq r4, sp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7280 │ │ │ │ ldr r2, [pc, #68] @ 2e7284 │ │ │ │ ldr r1, [pc, #68] @ 2e7288 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r4, r5, r4, asr r8 │ │ │ │ - addeq r4, sp, r0, lsl #8 │ │ │ │ - addeq r4, sp, r0, lsl r4 │ │ │ │ + adceq r4, r5, r4, lsl #16 │ │ │ │ + @ instruction: 0x008d43b0 │ │ │ │ + addeq r4, sp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e72f0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e72f4 │ │ │ │ @@ -107892,53 +107892,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r8, ror #15 │ │ │ │ - umulleq r4, sp, r4, r3 │ │ │ │ - addeq r4, sp, r4, lsr #7 │ │ │ │ + umlaleq r4, r5, r8, r7 │ │ │ │ + addeq r4, sp, r4, asr #6 │ │ │ │ + addeq r4, sp, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7358 │ │ │ │ ldr r2, [pc, #68] @ 2e735c │ │ │ │ ldr r1, [pc, #68] @ 2e7360 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r4, r5, ip, ror r7 │ │ │ │ - addeq r4, sp, r8, lsr #6 │ │ │ │ - addeq r4, sp, r8, lsr r3 │ │ │ │ + adceq r4, r5, ip, lsr #14 │ │ │ │ + ldrdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e73c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e73cc │ │ │ │ @@ -107946,90 +107946,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r0, lsl r7 │ │ │ │ - @ instruction: 0x008d42bc │ │ │ │ - addeq r4, sp, ip, asr #5 │ │ │ │ + adceq r4, r5, r0, asr #13 │ │ │ │ + addeq r4, sp, ip, ror #4 │ │ │ │ + addeq r4, sp, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7430 │ │ │ │ ldr r2, [pc, #68] @ 2e7434 │ │ │ │ ldr r1, [pc, #68] @ 2e7438 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r4, r5, r4, lsr #13 │ │ │ │ - addeq r4, sp, r0, asr r2 │ │ │ │ - addeq r4, sp, r0, ror #4 │ │ │ │ + adceq r4, r5, r4, asr r6 │ │ │ │ + addeq r4, sp, r0, lsl #4 │ │ │ │ + addeq r4, sp, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e7488 │ │ │ │ ldr r2, [pc, #52] @ 2e748c │ │ │ │ ldr r1, [pc, #52] @ 2e7490 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - adceq r4, r5, ip, lsr r6 │ │ │ │ - addeq r4, sp, r8, ror #3 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ + adceq r4, r5, ip, ror #11 │ │ │ │ + umulleq r4, sp, r8, r1 │ │ │ │ + addeq r4, sp, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2e7540 │ │ │ │ ldr r2, [pc, #148] @ 2e7544 │ │ │ │ ldr r1, [pc, #148] @ 2e7548 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7520 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108039,28 +108039,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl b8a960 │ │ │ │ + bl b8a910 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27db04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r3, [pc, #20] @ 2e754c │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2e74f8 │ │ │ │ - adceq r4, r5, r4, ror #11 │ │ │ │ - addeq r4, sp, ip, lsl #3 │ │ │ │ - umulleq r4, sp, ip, r1 │ │ │ │ + umlaleq r4, r5, r4, r5 │ │ │ │ + addeq r4, sp, ip, lsr r1 │ │ │ │ + addeq r4, sp, ip, asr #2 │ │ │ │ @ instruction: 0x01132198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2e7614 │ │ │ │ ldr r6, [pc, #172] @ 2e7618 │ │ │ │ @@ -108071,15 +108071,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e75d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -108094,27 +108094,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2e7620 │ │ │ │ ldr r2, [pc, #68] @ 2e7624 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r4, r5, ip, lsr #10 │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ - addeq r4, sp, ip, lsl #3 │ │ │ │ + ldrdeq r4, [r5], ip @ │ │ │ │ + addeq r4, sp, r0, lsl #1 │ │ │ │ + addeq r4, sp, r4, lsl #1 │ │ │ │ + addeq r4, sp, ip, lsr r1 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002e7628 : │ │ │ │ ldr r3, [pc, #176] @ 2e76e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108148,27 +108148,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d450 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2e76f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r2, [r3, -r0] │ │ │ │ @ instruction: 0x0120e46c │ │ │ │ - addeq r4, sp, r4, lsl r1 │ │ │ │ + addeq r4, sp, r4, asr #1 │ │ │ │ @ instruction: 0x0120e428 │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2e77a0 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2e7760 │ │ │ │ @@ -108336,36 +108336,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2e7a04 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r4, r5, r8, lsl r3 │ │ │ │ - addseq sl, pc, r8, lsl #16 │ │ │ │ - addseq r0, fp, ip, lsr #7 │ │ │ │ - umulleq r3, sp, r8, pc @ │ │ │ │ - addeq r3, sp, r8, lsl #31 │ │ │ │ - addeq r3, sp, ip, ror pc │ │ │ │ - addeq r3, sp, r0, ror pc │ │ │ │ - addseq r2, r7, r4, asr #7 │ │ │ │ - adceq r4, r5, sp, ror r2 │ │ │ │ - addseq r0, fp, ip, lsr r3 │ │ │ │ - @ instruction: 0x008e52b0 │ │ │ │ - addseq r7, r7, r4, lsr r0 │ │ │ │ - addeq r3, sp, r0, asr #29 │ │ │ │ - ldrdeq r3, [sp], ip │ │ │ │ + adceq r4, r5, r8, asr #5 │ │ │ │ + @ instruction: 0x009fa7b8 │ │ │ │ + addseq r0, fp, ip, asr r3 │ │ │ │ + addeq r3, sp, r8, asr #30 │ │ │ │ + addeq r3, sp, r8, lsr pc │ │ │ │ + addeq r3, sp, ip, lsr #30 │ │ │ │ + addeq r3, sp, r0, lsr #30 │ │ │ │ + addseq r2, r7, r4, ror r3 │ │ │ │ + adceq r4, r5, sp, lsr #4 │ │ │ │ + addseq r0, fp, ip, ror #5 │ │ │ │ + addeq r5, lr, r0, ror #4 │ │ │ │ + addseq r6, r7, r4, ror #31 │ │ │ │ + addeq r3, sp, r0, ror lr │ │ │ │ + addeq r3, sp, ip, lsl #29 │ │ │ │ + addeq r3, sp, r8, lsl #29 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ ldrdeq r3, [sp], r8 │ │ │ │ - addeq r3, sp, r8, lsr #30 │ │ │ │ - addeq r3, sp, r8, lsr #30 │ │ │ │ - addeq r3, sp, ip, ror #29 │ │ │ │ - addeq r3, sp, r4, asr #29 │ │ │ │ umulleq r3, sp, ip, lr │ │ │ │ addeq r3, sp, r4, ror lr │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ + addeq r3, sp, ip, asr #28 │ │ │ │ + addeq r3, sp, r4, lsr #28 │ │ │ │ + addeq r3, sp, r8, lsl #29 │ │ │ │ ldr ip, [pc, #656] @ 2e7ca0 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2e7a28 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -108524,16 +108524,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r4, r5, sl, lsl #2 │ │ │ │ - adceq r4, r5, r1, lsl r0 │ │ │ │ + strheq r4, [r5], sl @ │ │ │ │ + adceq r3, r5, r1, asr #31 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -108550,26 +108550,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2e7dcc │ │ │ │ ldr r2, [pc, #216] @ 2e7dd4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr ip, [pc, #196] @ 2e7dd8 │ │ │ │ ldr r3, [pc, #196] @ 2e7ddc │ │ │ │ ldr r1, [pc, #196] @ 2e7de0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108602,17 +108602,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2e7d84 │ │ │ │ bl 27f028 │ │ │ │ tsteq r2, r0, lsr #2 │ │ │ │ andeq r4, r0, ip, asr #18 │ │ │ │ - addeq r3, sp, r8, ror fp │ │ │ │ - ldrdeq r4, [r5], r8 @ │ │ │ │ - addeq r3, sp, r0, ror #22 │ │ │ │ + addeq r3, sp, r8, lsr #22 │ │ │ │ + adceq r4, r5, r8, lsl #1 │ │ │ │ + addeq r3, sp, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2e7ef4 │ │ │ │ mov r9, r3 │ │ │ │ @@ -108623,33 +108623,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e7e78 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cda8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7cb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7ebc │ │ │ │ mov r0, r5 │ │ │ │ - bl b42f24 │ │ │ │ + bl b42ed4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2e7efc │ │ │ │ ldr r3, [pc, #112] @ 2e7ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -108767,50 +108767,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e80f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e7fa4 │ │ │ │ ldr r0, [pc, #64] @ 2e80f8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e7fa4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01120ed8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, lsr #29 │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, sp, r0, lsl r8 │ │ │ │ - umulleq r3, sp, r4, r8 │ │ │ │ + addeq r3, sp, r0, asr #15 │ │ │ │ + addeq r3, sp, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e8240 │ │ │ │ @@ -108834,22 +108834,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e820c │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e8198 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7cb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2e77d8 │ │ │ │ bl 27f3b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2e81f4 │ │ │ │ @@ -108866,38 +108866,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b42db4 │ │ │ │ + bl b42d64 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e81b4 │ │ │ │ ldr r3, [pc, #56] @ 2e824c │ │ │ │ ldr r0, [pc, #56] @ 2e8250 │ │ │ │ ldr r1, [pc, #56] @ 2e8254 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e8198 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01120cd8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ - ldrdeq r3, [r5], r8 @ │ │ │ │ - addeq r3, sp, r4, asr #15 │ │ │ │ - addeq r3, sp, r0, ror #12 │ │ │ │ + adceq r3, r5, r8, lsl #23 │ │ │ │ + addeq r3, sp, r4, ror r7 │ │ │ │ + addeq r3, sp, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -108925,20 +108925,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2e829c │ │ │ │ ldr r1, [pc, #188] @ 2e8398 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr r1, [pc, #172] @ 2e839c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2e8358 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2e8330 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -108955,107 +108955,107 @@ │ │ │ │ b 2e82a8 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2e83a8 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2e82a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #68] @ 2e83ac │ │ │ │ ldr ip, [pc, #68] @ 2e83b0 │ │ │ │ ldr r1, [pc, #68] @ 2e83b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2e83b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e82ac │ │ │ │ - addeq r3, sp, r0, lsr #14 │ │ │ │ - addeq r3, sp, r0, lsr #14 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - adceq r3, r5, r4, lsl #21 │ │ │ │ - @ instruction: 0x008d36b0 │ │ │ │ - addeq r3, sp, ip, lsl #10 │ │ │ │ + adceq r3, r5, r4, lsr sl │ │ │ │ + addeq r3, sp, r0, ror #12 │ │ │ │ + @ instruction: 0x008d34bc │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2e8434 │ │ │ │ - bl 98b7e4 │ │ │ │ + bl 98b794 │ │ │ │ ldr r1, [pc, #216] @ 2e84c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 98b864 │ │ │ │ + bl 98b814 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98bb94 │ │ │ │ + bl 98bb44 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e84a8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e83f4 │ │ │ │ ldr r1, [pc, #164] @ 2e84c8 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98c098 │ │ │ │ + bl 98c048 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e8490 │ │ │ │ - bl 98b7e4 │ │ │ │ + bl 98b794 │ │ │ │ ldr r1, [pc, #132] @ 2e84cc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 98b864 │ │ │ │ + bl 98b814 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98bb94 │ │ │ │ + bl 98bb44 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e84a8 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e8450 │ │ │ │ ldr r1, [pc, #80] @ 2e84d0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 98c098 │ │ │ │ + bl 98c048 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, sp, r4, asr r6 │ │ │ │ - andeq sl, r0, r4, lsl r6 │ │ │ │ addeq r3, sp, r4, lsl #12 │ │ │ │ + andeq sl, r0, r4, lsl r6 │ │ │ │ + @ instruction: 0x008d35b4 │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -109140,15 +109140,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2e88dc │ │ │ │ movne r5, #0 │ │ │ │ - bl b66a64 │ │ │ │ + bl b66a14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8890 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -109173,15 +109173,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2e8584 │ │ │ │ mov r0, r4 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ b 2e8584 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2e8860 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 27d438 │ │ │ │ @@ -109218,15 +109218,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2e88ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2e88f0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e86c0 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2e8830 │ │ │ │ ldr r0, [pc, #352] @ 2e88f4 │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -109250,146 +109250,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2e8904 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e877c │ │ │ │ ldr r1, [pc, #256] @ 2e8908 │ │ │ │ ldr r3, [pc, #256] @ 2e890c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2e8910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2e8914 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e877c │ │ │ │ ldr r1, [pc, #224] @ 2e8918 │ │ │ │ ldr r3, [pc, #224] @ 2e891c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2e8920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2e8924 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e877c │ │ │ │ ldr r1, [pc, #192] @ 2e8928 │ │ │ │ ldr r3, [pc, #192] @ 2e892c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2e8930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2e8934 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e877c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2e8938 │ │ │ │ ldr r2, [pc, #156] @ 2e893c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2e8940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2e8944 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2e877c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011208fc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, sp, r4, lsl r5 │ │ │ │ + addeq r3, sp, r4, asr #9 │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x009b6ab0 │ │ │ │ - addeq r3, sp, r8, lsl #6 │ │ │ │ - umlaleq r3, r5, r0, r6 │ │ │ │ - addeq r3, sp, r0, lsl r1 │ │ │ │ + addseq r6, fp, r0, ror #20 │ │ │ │ + @ instruction: 0x008d32b8 │ │ │ │ + adceq r3, r5, r0, asr #12 │ │ │ │ + addeq r3, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - addseq r6, fp, ip, lsl #19 │ │ │ │ - adceq r3, r5, r4, lsl r6 │ │ │ │ - addeq r3, sp, r4, lsr #6 │ │ │ │ - umulleq r3, sp, r0, r0 │ │ │ │ + addseq r6, fp, ip, lsr r9 │ │ │ │ + adceq r3, r5, r4, asr #11 │ │ │ │ + ldrdeq r3, [sp], r4 │ │ │ │ + addeq r3, sp, r0, asr #32 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - umulleq r3, sp, r8, r2 │ │ │ │ - adceq r3, r5, r0, ror #11 │ │ │ │ - addeq r3, sp, r0, rrx │ │ │ │ + addeq r3, sp, r8, asr #4 │ │ │ │ + umlaleq r3, r5, r0, r5 │ │ │ │ + addeq r3, sp, r0, lsl r0 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - addeq r3, sp, r4, lsl #5 │ │ │ │ - @ instruction: 0x00a535b0 │ │ │ │ - addeq r3, sp, r0, lsr r0 │ │ │ │ + addeq r3, sp, r4, lsr r2 │ │ │ │ + adceq r3, r5, r0, ror #10 │ │ │ │ + addeq r2, sp, r0, ror #31 │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - addeq r3, sp, r0, lsr #4 │ │ │ │ - adceq r3, r5, r0, lsl #11 │ │ │ │ - addeq r3, sp, r0 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + adceq r3, r5, r0, lsr r5 │ │ │ │ + @ instruction: 0x008d2fb0 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - adceq r3, r5, ip, asr #10 │ │ │ │ - addeq r3, sp, ip, lsr r2 │ │ │ │ - addeq r2, sp, r8, asr #31 │ │ │ │ + strdeq r3, [r5], ip @ │ │ │ │ + addeq r3, sp, ip, ror #3 │ │ │ │ + addeq r2, sp, r8, ror pc │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8974 │ │ │ │ - bl 98c5b0 │ │ │ │ + bl 98c560 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2e8994 │ │ │ │ - bl 98c5b0 │ │ │ │ + bl 98c560 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2e89c4 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e89dc │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 27d0c0 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2e8a38 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8a10 │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -109400,15 +109400,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2d9a10 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2e89f8 │ │ │ │ ldr r0, [pc, #4] @ 2e8a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76ef8 │ │ │ │ + b b76ea8 │ │ │ │ @ instruction: 0x01130cbc │ │ │ │ ldr r1, [pc, #76] @ 2e8aac │ │ │ │ ldr r2, [pc, #76] @ 2e8ab0 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -109425,17 +109425,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e8ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r3, r5, r0, ror #6 │ │ │ │ - addeq r2, sp, r8, ror #27 │ │ │ │ - addeq r3, sp, r8, ror r0 │ │ │ │ + adceq r3, r5, r0, lsl r3 │ │ │ │ + umulleq r2, sp, r8, sp │ │ │ │ + addeq r3, sp, r8, lsr #32 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2e8ce0 │ │ │ │ ldr r3, [pc, #516] @ 2e8ce4 │ │ │ │ @@ -109491,15 +109491,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2e8be4 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ bl 304abc │ │ │ │ ldr r3, [pc, #312] @ 2e8d04 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2d501c │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109547,49 +109547,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8b88 │ │ │ │ ldr r0, [pc, #88] @ 2e8d24 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8b88 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ tsteq r2, ip, ror #5 │ │ │ │ tsteq r3, r8, ror #23 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ @ instruction: 0x000045b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ adceq fp, pc, r8, lsr #30 │ │ │ │ smlatteq sp, ip, r1, r5 │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ - addeq r2, sp, ip, lsr pc │ │ │ │ + addeq r2, sp, ip, ror #29 │ │ │ │ adceq fp, pc, r0, lsl #29 │ │ │ │ andeq r3, r0, r0, lsl #3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, sp, ip, ror lr │ │ │ │ - addeq r2, sp, r8, lsl #29 │ │ │ │ + addeq r2, sp, ip, lsr #28 │ │ │ │ + addeq r2, sp, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2e8e7c │ │ │ │ ldr r3, [pc, #316] @ 2e8e80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109607,15 +109607,15 @@ │ │ │ │ b 2e8dcc │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d94 │ │ │ │ - bl 99df94 │ │ │ │ + bl 99df44 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8db4 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8db4 │ │ │ │ @@ -109633,28 +109633,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 27cda8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 981668 │ │ │ │ + bl 981618 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e8e14 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7cb0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d74 │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b42e10 │ │ │ │ + bl b42dc0 │ │ │ │ mov r5, #0 │ │ │ │ b 2e8db4 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2e8e84 │ │ │ │ ldr r3, [pc, #60] @ 2e8e80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109730,15 +109730,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b73188 │ │ │ │ + bl b73138 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2e8f68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -109861,15 +109861,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e91e8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 98913c │ │ │ │ + bl 9890ec │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2e92bc │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2e92b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -109918,41 +109918,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e92cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e913c │ │ │ │ ldr r0, [pc, #56] @ 2e92d0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e913c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111fcf0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111fcd0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, r4, lsr r9 │ │ │ │ + addeq r2, sp, r0, lsr #17 │ │ │ │ + addeq r2, sp, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e9508 │ │ │ │ mov r4, r2 │ │ │ │ @@ -109969,28 +109969,28 @@ │ │ │ │ beq 2e93b0 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2e9364 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2e9444 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2e9514 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9450 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9364 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e90ec │ │ │ │ mov r0, r4 │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ ldr r2, [pc, #420] @ 2e9518 │ │ │ │ ldr r3, [pc, #404] @ 2e950c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -110027,23 +110027,23 @@ │ │ │ │ beq 2e94ec │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2e9528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e9350 │ │ │ │ ldr r8, [pc, #224] @ 2e952c │ │ │ │ add r8, pc, r8 │ │ │ │ b 2e933c │ │ │ │ ldr r3, [pc, #216] @ 2e9530 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -110062,52 +110062,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e9534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e9350 │ │ │ │ ldr r0, [pc, #96] @ 2e9538 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e9350 │ │ │ │ ldr r0, [pc, #72] @ 2e953c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e9350 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r1, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, sp, r8, ror #15 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ + umulleq r2, sp, r8, r7 │ │ │ │ + addeq r2, sp, r0, lsl #15 │ │ │ │ andeq r5, r0, r8, ror r4 │ │ │ │ - addeq r2, sp, r8, asr #15 │ │ │ │ - addeq r2, sp, r0, lsl #16 │ │ │ │ - addeq r2, sp, r8, ror #14 │ │ │ │ + addeq r2, sp, r8, ror r7 │ │ │ │ + @ instruction: 0x008d27b0 │ │ │ │ + addeq r2, sp, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2e978c │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -110129,33 +110129,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2e9798 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2e9648 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9604 │ │ │ │ mov r0, r4 │ │ │ │ - bl b93444 │ │ │ │ + bl b933f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9604 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9640 │ │ │ │ ldr r2, [pc, #436] @ 2e979c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2e97a0 │ │ │ │ ldr r3, [pc, #384] @ 2e9790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110163,15 +110163,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9788 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b9360c │ │ │ │ + b b935bc │ │ │ │ bl 27d414 │ │ │ │ b 2e95e0 │ │ │ │ ldr r2, [pc, #340] @ 2e97a4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e96dc │ │ │ │ @@ -110227,48 +110227,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e97bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e965c │ │ │ │ ldr r0, [pc, #76] @ 2e97c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e965c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111f894 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r1, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ tstpeq r1, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, r4, lsl #15 @ p-variant is OBSOLETE │ │ │ │ tstpeq r1, r0, asr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, sp, r4, asr #11 │ │ │ │ - addeq r2, sp, r8, lsl r6 │ │ │ │ + addeq r2, sp, r4, ror r5 │ │ │ │ + addeq r2, sp, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2e9ad0 │ │ │ │ @@ -110290,29 +110290,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9908 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 988fd0 │ │ │ │ + bl 988f80 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2e993c │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2e9860 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e99f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl b9365c │ │ │ │ + bl b9360c │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2e988c │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2e9950 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -110323,15 +110323,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2e9adc │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2e9ae0 │ │ │ │ ldr r3, [pc, #516] @ 2e9ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110349,15 +110349,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e9824 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 988fd0 │ │ │ │ + bl 988f80 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2e9844 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -110388,24 +110388,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e9af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e988c │ │ │ │ bl 27d414 │ │ │ │ b 2e98a0 │ │ │ │ ldr r3, [pc, #228] @ 2e9ae4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110431,53 +110431,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e9afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e985c │ │ │ │ ldr r0, [pc, #96] @ 2e9b00 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2e985c │ │ │ │ ldr r0, [pc, #80] @ 2e9b04 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e988c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111f5f8 │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ tstpeq r1, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008d24bc │ │ │ │ + addeq r2, sp, ip, ror #8 │ │ │ │ andeq r2, r0, r8, lsr #30 │ │ │ │ - addeq r2, sp, ip, asr r3 │ │ │ │ - addeq r2, sp, r8, lsr #7 │ │ │ │ - addeq r2, sp, r0, asr r4 │ │ │ │ + addeq r2, sp, ip, lsl #6 │ │ │ │ + addeq r2, sp, r8, asr r3 │ │ │ │ + addeq r2, sp, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2e9b70 │ │ │ │ ldr ip, [pc, #80] @ 2e9b74 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -110498,17 +110498,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e9b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umlaleq r2, r5, ip, r2 │ │ │ │ - addeq r1, sp, r4, lsr #26 │ │ │ │ - @ instruction: 0x008d1fb4 │ │ │ │ + adceq r2, r5, ip, asr #4 │ │ │ │ + ldrdeq r1, [sp], r4 │ │ │ │ + addeq r1, sp, r4, ror #30 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2e9ed4 │ │ │ │ ldr r3, [pc, #820] @ 2e9ed8 │ │ │ │ @@ -110720,17 +110720,17 @@ │ │ │ │ tstpeq r1, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ tsteq r1, r4, lsl #31 │ │ │ │ - adceq r1, r5, r8, lsr pc │ │ │ │ - addeq r1, sp, r0, asr #19 │ │ │ │ - addeq r1, sp, r0, asr ip │ │ │ │ + adceq r1, r5, r8, ror #29 │ │ │ │ + addeq r1, sp, r0, ror r9 │ │ │ │ + addeq r1, sp, r0, lsl #24 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2ea9dc │ │ │ │ @@ -110762,28 +110762,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2ea9e8 │ │ │ │ bl 2dd01c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ea000 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2ea9ec │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2ea9f0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2dcfd4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -111279,23 +111279,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2eaa9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea1c4 │ │ │ │ bl 2dcfd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ea140 │ │ │ │ ldr r3, [pc, #536] @ 2eaa00 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -111319,22 +111319,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2eaaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea278 │ │ │ │ ldr r2, [pc, #560] @ 2eaaa8 │ │ │ │ ldr r3, [pc, #356] @ 2ea9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -111360,23 +111360,23 @@ │ │ │ │ beq 2ea9c8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2eaaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea278 │ │ │ │ ldr r3, [pc, #368] @ 2eaa90 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ea1c4 │ │ │ │ ldr r3, [pc, #352] @ 2eaa94 │ │ │ │ @@ -111392,49 +111392,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2eaab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea1c4 │ │ │ │ ldr r0, [pc, #280] @ 2eaab4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea1c4 │ │ │ │ ldr r0, [pc, #264] @ 2eaab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea1c4 │ │ │ │ ldr r0, [pc, #252] @ 2eaabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea278 │ │ │ │ ldr r0, [pc, #240] @ 2eaac0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ea278 │ │ │ │ @ instruction: 0x0111eed4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r4, lsr #29 │ │ │ │ - addeq sp, ip, r4, lsl #22 │ │ │ │ - addeq sp, ip, r8, ror r7 │ │ │ │ - adceq r1, r5, ip, lsr lr │ │ │ │ + @ instruction: 0x008cdab4 │ │ │ │ + addeq sp, ip, r8, lsr #14 │ │ │ │ + adceq r1, r5, ip, ror #27 │ │ │ │ tsteq r1, ip, ror #27 │ │ │ │ - @ instruction: 0x00a51abe │ │ │ │ + adceq r1, r5, lr, ror #20 │ │ │ │ @ instruction: 0x0111ecf8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111ebf4 │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ tsteq r1, ip, lsl fp │ │ │ │ @ instruction: 0x0111eaf0 │ │ │ │ @@ -111467,24 +111467,24 @@ │ │ │ │ tsteq r1, r4, ror #14 │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ tsteq r1, ip, lsl #14 │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ andeq r6, r0, r0, lsl #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, sp, r8, ror #15 │ │ │ │ + umulleq r1, sp, r8, r7 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ - addeq r1, sp, r8, lsl #14 │ │ │ │ + @ instruction: 0x008d16b8 │ │ │ │ tsteq r1, ip, ror r5 │ │ │ │ - addeq r1, sp, r0, ror #12 │ │ │ │ - addeq r1, sp, r8, lsr #12 │ │ │ │ - addeq r1, sp, ip, lsr r6 │ │ │ │ - addeq r1, sp, ip, lsr #12 │ │ │ │ + addeq r1, sp, r0, lsl r6 │ │ │ │ ldrdeq r1, [sp], r8 │ │ │ │ - addeq r1, sp, r4, asr #11 │ │ │ │ + addeq r1, sp, ip, ror #11 │ │ │ │ + ldrdeq r1, [sp], ip │ │ │ │ + addeq r1, sp, r8, lsl #11 │ │ │ │ + addeq r1, sp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2eac80 │ │ │ │ @@ -111515,15 +111515,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d92dc │ │ │ │ ldr r3, [pc, #316] @ 2eac8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #296] @ 2eac90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2eabd8 │ │ │ │ ldr r2, [pc, #276] @ 2eac94 │ │ │ │ @@ -111568,45 +111568,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eaca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eab78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2eaca8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eab78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111e2fc │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r4, ror r2 │ │ │ │ andeq r4, r0, r8, ror #27 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, sp, r4, lsr #7 │ │ │ │ - ldrdeq r1, [sp], r4 │ │ │ │ + addeq r1, sp, r4, asr r3 │ │ │ │ + addeq r1, sp, r4, lsl #7 │ │ │ │ │ │ │ │ 002eacac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -111627,15 +111627,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ead38 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -111646,46 +111646,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8d28 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2eadd0 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2eae24 │ │ │ │ bls 2eade8 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2eae4c │ │ │ │ ldr r3, [pc, #200] @ 2eae58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [pc, #184] @ 2eae5c │ │ │ │ ldr r3, [pc, #184] @ 2eae60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2eae64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2eae68 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ mov r0, r4 │ │ │ │ - bl b42ec8 │ │ │ │ + bl b42e78 │ │ │ │ mov r4, #0 │ │ │ │ b 2ead18 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 27f3b8 │ │ │ │ @@ -111709,17 +111709,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2eae04 │ │ │ │ bl 27f028 │ │ │ │ tsteq r2, r4, lsr sl │ │ │ │ tsteq r1, r8, lsl r1 │ │ │ │ andeq r4, r0, ip, asr #18 │ │ │ │ - addeq r0, sp, ip, ror #21 │ │ │ │ - adceq r1, r5, r4, asr #32 │ │ │ │ - addeq r0, sp, ip, asr #21 │ │ │ │ + umulleq r0, sp, ip, sl │ │ │ │ + strdeq r0, [r5], r4 @ │ │ │ │ + addeq r0, sp, ip, ror sl │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002eae6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111755,23 +111755,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2e7a08 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf3c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf3c │ │ │ │ ldr r2, [pc, #280] @ 2eb038 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2eaf80 │ │ │ │ @@ -111828,17 +111828,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq r2, r4, lsl #17 │ │ │ │ - adceq r0, r5, r8, asr pc │ │ │ │ - addeq r9, pc, ip, ror #6 │ │ │ │ - addeq sl, ip, r4, lsr #3 │ │ │ │ + adceq r0, r5, r8, lsl #30 │ │ │ │ + addeq r9, pc, ip, lsl r3 @ │ │ │ │ + addeq sl, ip, r4, asr r1 │ │ │ │ │ │ │ │ 002eb03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2eb1b0 │ │ │ │ @@ -111860,24 +111860,24 @@ │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2eb074 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eb108 │ │ │ │ ldr r5, [pc, #264] @ 2eb1b4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2eb1b8 │ │ │ │ ldr r1, [pc, #256] @ 2eb1bc │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb180 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -111894,15 +111894,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2eb1cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -111912,42 +111912,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2eb1dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2eb134 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr ip, [pc, #84] @ 2eb1e0 │ │ │ │ ldr r1, [pc, #84] @ 2eb1e4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2eb1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2eb134 │ │ │ │ @ instruction: 0x0112e6b4 │ │ │ │ - adceq r0, r5, r8, asr #26 │ │ │ │ - addeq ip, ip, r8, lsl r2 │ │ │ │ - addeq ip, ip, r0, lsr r2 │ │ │ │ - adceq r0, r5, r0, ror #25 │ │ │ │ - addeq r0, sp, ip, ror pc │ │ │ │ - addeq r0, sp, r4, ror #14 │ │ │ │ + strdeq r0, [r5], r8 @ │ │ │ │ + addeq ip, ip, r8, asr #3 │ │ │ │ + addeq ip, ip, r0, ror #3 │ │ │ │ + umlaleq r0, r5, r0, ip │ │ │ │ + addeq r0, sp, ip, lsr #30 │ │ │ │ + addeq r0, sp, r4, lsl r7 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - umlaleq r0, r5, r4, ip │ │ │ │ - addeq r0, sp, ip, lsl pc │ │ │ │ - addeq r0, sp, ip, lsl r7 │ │ │ │ + adceq r0, r5, r4, asr #24 │ │ │ │ + addeq r0, sp, ip, asr #29 │ │ │ │ + addeq r0, sp, ip, asr #13 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - addeq r0, sp, r0, lsr #30 │ │ │ │ - strdeq r0, [sp], r0 @ │ │ │ │ + ldrdeq r0, [sp], r0 @ │ │ │ │ + addeq r0, sp, r0, lsr #13 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002eb1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112076,17 +112076,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, ror sl │ │ │ │ - adceq r0, r5, r0, lsr #20 │ │ │ │ - addeq r0, sp, r8, lsr #9 │ │ │ │ - addeq r0, sp, r8, lsr r7 │ │ │ │ + ldrdeq r0, [r5], r0 @ │ │ │ │ + addeq r0, sp, r8, asr r4 │ │ │ │ + addeq r0, sp, r8, ror #13 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eb410 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 27cc88 │ │ │ │ │ │ │ │ @@ -112257,17 +112257,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, lsr #15 │ │ │ │ - adceq r0, r5, r4, ror #14 │ │ │ │ - addeq r0, sp, ip, ror #3 │ │ │ │ - addeq r0, sp, ip, ror r4 │ │ │ │ + adceq r0, r5, r4, lsl r7 │ │ │ │ + umulleq r0, sp, ip, r1 │ │ │ │ + addeq r0, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eb6cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112391,15 +112391,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 302578 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3025c4 │ │ │ │ - adceq r0, r5, r8, ror #9 │ │ │ │ + umlaleq r0, r5, r8, r4 │ │ │ │ │ │ │ │ 002eb8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2ebbb4 │ │ │ │ @@ -112434,23 +112434,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb974 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e80fc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2eb974 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4c378 │ │ │ │ + bl b4c328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b42db4 │ │ │ │ + bl b42d64 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl b42e10 │ │ │ │ + bl b42dc0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f5498 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fab9c │ │ │ │ mov r0, r6 │ │ │ │ bl 302610 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112489,43 +112489,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ebb0c │ │ │ │ ldr r1, [pc, #400] @ 2ebbcc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eba5c │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2d32b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6cba8 │ │ │ │ + bl b6cb58 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eba74 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 27d0c0 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2eba80 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 27d0c0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -112564,44 +112564,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2ebbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eb918 │ │ │ │ ldr r0, [pc, #68] @ 2ebbe4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eb918 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111d4f4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r0, sp, r0, asr #16 │ │ │ │ - addeq r0, sp, r0, asr #14 │ │ │ │ + strdeq r0, [sp], r0 @ │ │ │ │ + strdeq r0, [sp], r0 @ │ │ │ │ tsteq r1, r4, lsl r3 │ │ │ │ andeq r2, r0, r0, asr #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, sp, ip, asr #10 │ │ │ │ - umulleq r0, sp, r0, r5 │ │ │ │ + strdeq r0, [sp], ip │ │ │ │ + addeq r0, sp, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2ecba0 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112715,15 +112715,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b73ca8 │ │ │ │ + bl b73c58 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ec080 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2ecbbc │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 27cec8 │ │ │ │ @@ -112881,26 +112881,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73ca8 │ │ │ │ + bl b73c58 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2ebe7c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2de54c │ │ │ │ ldr r1, [pc, #2880] @ 2ecbc8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ec544 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2ec118 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -113049,15 +113049,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73ca8 │ │ │ │ + bl b73c58 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ec448 │ │ │ │ ldr r6, [pc, #2216] @ 2ecbc0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -113066,22 +113066,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b73de4 │ │ │ │ + bl b73d94 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl b733a8 │ │ │ │ + bl b73358 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2ec47c │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -113091,15 +113091,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2ec3bc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b733a8 │ │ │ │ + bl b73358 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2ec3cc │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2ec3a0 │ │ │ │ @@ -113183,23 +113183,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2ecbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ec10c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2ecbe4 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -113357,39 +113357,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ ldr r3, [pc, #1040] @ 2ecbf0 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl bb29f4 │ │ │ │ + bl bb29a4 │ │ │ │ ldr r3, [pc, #980] @ 2ecbf4 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2ecbf8 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2eca80 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -113498,15 +113498,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl b73188 │ │ │ │ + bl b73138 │ │ │ │ cmp r5, sl │ │ │ │ bne 2ec9f8 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ec9c4 │ │ │ │ @@ -113563,82 +113563,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2ecc04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ec10c │ │ │ │ ldr r0, [pc, #196] @ 2ecc08 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ec10c │ │ │ │ ldr r0, [pc, #168] @ 2ecc0c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ec10c │ │ │ │ ldr r3, [pc, #140] @ 2ecc10 │ │ │ │ ldr r1, [pc, #140] @ 2ecc14 │ │ │ │ ldr r0, [pc, #140] @ 2ecc18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2ecc1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111d1f4 │ │ │ │ @ instruction: 0x0111d1dc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsl sp │ │ │ │ - addeq r0, sp, r0, lsr #10 │ │ │ │ + ldrdeq r0, [sp], r0 @ │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ - strdeq r0, [sp], r4 │ │ │ │ + addeq r0, sp, r4, lsr #1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, ip, asr ip │ │ │ │ andeq r5, r0, r8, asr #14 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, ip, r4, ror #24 │ │ │ │ + addeq pc, ip, r4, lsl ip @ │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ + addeq pc, ip, r0, lsl #14 │ │ │ │ addeq pc, ip, r0, asr r7 @ │ │ │ │ - addeq pc, ip, r0, lsr #15 │ │ │ │ - addeq pc, ip, r8, lsr #13 │ │ │ │ - adceq pc, r4, ip, ror #4 │ │ │ │ - strdeq lr, [ip], r4 │ │ │ │ - strdeq pc, [ip], r8 │ │ │ │ + addeq pc, ip, r8, asr r6 @ │ │ │ │ + adceq pc, r4, ip, lsl r2 @ │ │ │ │ + addeq lr, ip, r4, lsr #25 │ │ │ │ + addeq pc, ip, r8, lsr #11 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002ecc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113698,24 +113698,24 @@ │ │ │ │ beq 2ecd14 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecddc │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b93454 │ │ │ │ + bl b93404 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 988ee8 │ │ │ │ + bl 988e98 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2ecee8 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113737,15 +113737,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecef8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2ecd70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl b9365c │ │ │ │ + bl b9360c │ │ │ │ b 2ecd70 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eccb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e90ec │ │ │ │ b 2eccb8 │ │ │ │ @@ -113784,21 +113784,21 @@ │ │ │ │ bne 2ecf04 │ │ │ │ ldr r2, [pc, #280] @ 2ecf80 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2ecf84 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ b 2ecc98 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecec8 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecec8 │ │ │ │ @@ -113849,24 +113849,24 @@ │ │ │ │ @ instruction: 0x0111c1b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ tsteq r1, r4, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq pc, ip, ip, asr #6 │ │ │ │ + strdeq pc, [ip], ip │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strdeq pc, [ip], r4 │ │ │ │ - ldrdeq lr, [r4], r0 @ │ │ │ │ - addeq lr, ip, r8, asr r9 │ │ │ │ - addeq lr, ip, r8, ror #23 │ │ │ │ + addeq pc, ip, r4, lsr #5 │ │ │ │ + adceq lr, r4, r0, lsl #29 │ │ │ │ + addeq lr, ip, r8, lsl #18 │ │ │ │ + umulleq lr, ip, r8, fp │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - adceq lr, r4, ip, lsr #29 │ │ │ │ - addeq lr, ip, r4, lsr r9 │ │ │ │ - addeq lr, ip, r4, asr #23 │ │ │ │ + adceq lr, r4, ip, asr lr │ │ │ │ + addeq lr, ip, r4, ror #17 │ │ │ │ + addeq lr, ip, r4, ror fp │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002ecfa8 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2ecfc8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -113909,15 +113909,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988fd0 │ │ │ │ + bl 988f80 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ed0a0 │ │ │ │ ldr r2, [pc, #92] @ 2ed0c4 │ │ │ │ ldr r3, [pc, #84] @ 2ed0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113966,15 +113966,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988ee8 │ │ │ │ + bl 988e98 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ed174 │ │ │ │ ldr r2, [pc, #92] @ 2ed198 │ │ │ │ ldr r3, [pc, #84] @ 2ed194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -114025,17 +114025,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq lr, r4, r8, lsl #24 │ │ │ │ - umulleq lr, ip, r0, r6 │ │ │ │ - addeq lr, ip, r0, lsr #18 │ │ │ │ + @ instruction: 0x00a4ebb8 │ │ │ │ + addeq lr, ip, r0, asr #12 │ │ │ │ + ldrdeq lr, [ip], r0 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ed21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114092,17 +114092,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111bbb0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ - adceq lr, r4, r0, lsl fp │ │ │ │ - umulleq lr, ip, r8, r5 │ │ │ │ - addeq lr, ip, r8, lsr #16 │ │ │ │ + adceq lr, r4, r0, asr #21 │ │ │ │ + addeq lr, ip, r8, asr #10 │ │ │ │ + ldrdeq lr, [ip], r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ed320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114159,17 +114159,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, asr sl │ │ │ │ - adceq lr, r4, ip, lsl #20 │ │ │ │ - umulleq lr, ip, r4, r4 │ │ │ │ - addeq lr, ip, r4, lsr #14 │ │ │ │ + @ instruction: 0x00a4e9bc │ │ │ │ + addeq lr, ip, r4, asr #8 │ │ │ │ + ldrdeq lr, [ip], r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -114306,15 +114306,15 @@ │ │ │ │ bne 2ed820 │ │ │ │ ldr r1, [pc, #536] @ 2ed868 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ ldr r3, [pc, #488] @ 2ed854 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ed86c │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114400,15 +114400,15 @@ │ │ │ │ bne 2ed820 │ │ │ │ ldr r1, [pc, #176] @ 2ed878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ ldr r2, [pc, #152] @ 2ed87c │ │ │ │ ldr r3, [pc, #100] @ 2ed84c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114432,27 +114432,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr #19 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r8, lsl #19 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - ldrdeq lr, [ip], r8 │ │ │ │ + addeq lr, ip, r8, lsl #25 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ - addeq lr, ip, ip, lsr #22 │ │ │ │ - addeq lr, ip, r0, lsl #22 │ │ │ │ + ldrdeq lr, [ip], ip │ │ │ │ + @ instruction: 0x008ceab0 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ - @ instruction: 0x008ce9b4 │ │ │ │ + addeq lr, ip, r4, ror #18 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ - adceq lr, r4, r4, asr #11 │ │ │ │ - addeq lr, ip, ip, asr #32 │ │ │ │ - ldrdeq lr, [ip], ip │ │ │ │ + adceq lr, r4, r4, ror r5 │ │ │ │ + strdeq sp, [ip], ip │ │ │ │ + addeq lr, ip, ip, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114547,17 +114547,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, asr #8 │ │ │ │ - adceq lr, r4, r4, lsl #8 │ │ │ │ - addeq sp, ip, ip, lsl #29 │ │ │ │ - addeq lr, ip, ip, lsl r1 │ │ │ │ + @ instruction: 0x00a4e3b4 │ │ │ │ + addeq sp, ip, ip, lsr lr │ │ │ │ + addeq lr, ip, ip, asr #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eda2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114590,17 +114590,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2edacc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq lr, r4, r4, asr r3 │ │ │ │ - ldrdeq sp, [ip], ip │ │ │ │ - addeq lr, ip, ip, rrx │ │ │ │ + adceq lr, r4, r4, lsl #6 │ │ │ │ + addeq sp, ip, ip, lsl #27 │ │ │ │ + addeq lr, ip, ip, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002edad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114632,15 +114632,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2edbb4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edb88 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edb88 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -114652,16 +114652,16 @@ │ │ │ │ bl 27d414 │ │ │ │ b 2edb44 │ │ │ │ mov r0, r4 │ │ │ │ bl 30774c │ │ │ │ b 2edb2c │ │ │ │ tsteq r1, ip, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq lr, ip, r4, ror r6 │ │ │ │ - addeq lr, ip, r8, lsr #12 │ │ │ │ + addeq lr, ip, r4, lsr #12 │ │ │ │ + ldrdeq lr, [ip], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2edffc │ │ │ │ @@ -114824,15 +114824,15 @@ │ │ │ │ bl 2edad0 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edeb8 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edf04 │ │ │ │ - bl 99df94 │ │ │ │ + bl 99df44 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ede90 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114843,17 +114843,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edeb8 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e80fc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2edeb8 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4c164 │ │ │ │ + bl b4c114 │ │ │ │ mov r0, r4 │ │ │ │ - bl b42db4 │ │ │ │ + bl b42d64 │ │ │ │ ldr r3, [pc, #348] @ 2ee01c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2edc60 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114934,28 +114934,28 @@ │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111b1d4 │ │ │ │ tsteq r1, ip, lsl #3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ muleq r0, r4, ip │ │ │ │ - addeq lr, ip, r8, lsr r6 │ │ │ │ + addeq lr, ip, r8, ror #11 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - addseq r2, sl, ip, lsr #24 │ │ │ │ - adceq sp, r4, r8, asr lr │ │ │ │ - addeq sp, ip, r0, ror #17 │ │ │ │ - addeq lr, ip, r8, lsl #8 │ │ │ │ + @ instruction: 0x009a2bdc │ │ │ │ + adceq sp, r4, r8, lsl #28 │ │ │ │ + umulleq sp, ip, r0, r8 │ │ │ │ + @ instruction: 0x008ce3b8 │ │ │ │ muleq r0, r5, sl │ │ │ │ - adceq sp, r4, r4, lsr lr │ │ │ │ - @ instruction: 0x008cd8bc │ │ │ │ - addeq sp, ip, ip, asr #22 │ │ │ │ + adceq sp, r4, r4, ror #27 │ │ │ │ + addeq sp, ip, ip, ror #16 │ │ │ │ + strdeq sp, [ip], ip │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - adceq sp, r4, r0, lsl lr │ │ │ │ - umulleq sp, ip, r8, r8 │ │ │ │ - addeq lr, ip, r0, ror #6 │ │ │ │ + adceq sp, r4, r0, asr #27 │ │ │ │ + addeq sp, ip, r8, asr #16 │ │ │ │ + addeq lr, ip, r0, lsl r3 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -115072,15 +115072,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2eb1ec │ │ │ │ ldr r1, [pc, #96] @ 2ee298 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2edad0 │ │ │ │ b 2ee0c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2ee29c │ │ │ │ ldr r1, [pc, #64] @ 2ee2a0 │ │ │ │ ldr r0, [pc, #64] @ 2ee2a4 │ │ │ │ @@ -115091,21 +115091,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r4, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, ip, asr #26 │ │ │ │ tsteq r1, ip, lsr #26 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq lr, ip, r8, asr r0 │ │ │ │ + addeq lr, ip, r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sp, ip, r0, asr #30 │ │ │ │ - umlaleq sp, r4, r4, fp │ │ │ │ - addeq sp, ip, ip, lsl r6 │ │ │ │ - addeq sp, ip, ip, lsr #17 │ │ │ │ + strdeq sp, [ip], r0 │ │ │ │ + adceq sp, r4, r4, asr #22 │ │ │ │ + addeq sp, ip, ip, asr #11 │ │ │ │ + addeq sp, ip, ip, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2ee48c │ │ │ │ @@ -115195,15 +115195,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #132] @ 2ee4a8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #116] @ 2ee4ac │ │ │ │ ldr r3, [pc, #84] @ 2ee490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115223,22 +115223,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r8, lsl fp │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sp, ip, r8, ror lr │ │ │ │ + addeq sp, ip, r8, lsr #28 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sp, ip, r8, asr sp │ │ │ │ + addeq sp, ip, r8, lsl #26 │ │ │ │ @ instruction: 0x0111a9bc │ │ │ │ - adceq sp, r4, r0, lsl #19 │ │ │ │ - addeq sp, ip, r8, lsl #8 │ │ │ │ - umulleq sp, ip, r8, r6 │ │ │ │ + adceq sp, r4, r0, lsr r9 │ │ │ │ + @ instruction: 0x008cd3b8 │ │ │ │ + addeq sp, ip, r8, asr #12 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2ee654 │ │ │ │ ldr r2, [pc, #380] @ 2ee658 │ │ │ │ @@ -115314,43 +115314,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ee674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee514 │ │ │ │ ldr r0, [pc, #56] @ 2ee678 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee514 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0111a8fc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111a894 │ │ │ │ andeq r6, r0, r4, ror #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq sp, [ip], r0 │ │ │ │ - addeq sp, ip, r4, lsl lr │ │ │ │ + addeq sp, ip, r0, lsr #27 │ │ │ │ + addeq sp, ip, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2ee838 │ │ │ │ mov r7, r1 │ │ │ │ @@ -115430,15 +115430,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #132] @ 2ee854 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #116] @ 2ee858 │ │ │ │ ldr r3, [pc, #84] @ 2ee83c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115458,22 +115458,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r4, asr #14 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sp, ip, r4, lsr #21 │ │ │ │ + addeq sp, ip, r4, asr sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sp, ip, ip, lsr #19 │ │ │ │ + addeq sp, ip, ip, asr r9 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ - ldrdeq sp, [r4], r4 @ │ │ │ │ - addeq sp, ip, ip, asr r0 │ │ │ │ - addeq sp, ip, ip, ror #5 │ │ │ │ + adceq sp, r4, r4, lsl #11 │ │ │ │ + addeq sp, ip, ip │ │ │ │ + umulleq sp, ip, ip, r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2eebe8 │ │ │ │ @@ -115571,15 +115571,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #516] @ 2eec08 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #500] @ 2eec0c │ │ │ │ ldr r3, [pc, #464] @ 2eebec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115611,23 +115611,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2eec1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee9fc │ │ │ │ ldr r3, [pc, #324] @ 2eec20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee8dc │ │ │ │ ldr r3, [pc, #292] @ 2eec14 │ │ │ │ @@ -115644,40 +115644,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eec24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee8dc │ │ │ │ ldr r0, [pc, #192] @ 2eec28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee8dc │ │ │ │ ldr r0, [pc, #164] @ 2eec2c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ee9fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2eec30 │ │ │ │ ldr r1, [pc, #136] @ 2eec34 │ │ │ │ ldr r0, [pc, #136] @ 2eec38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2eec3c │ │ │ │ @@ -115697,32 +115697,32 @@ │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsr r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sp, ip, r8, lsl #17 │ │ │ │ - addeq sp, ip, r8, ror r7 │ │ │ │ + addeq sp, ip, r8, lsr r8 │ │ │ │ + addeq sp, ip, r8, lsr #14 │ │ │ │ @ instruction: 0x0111a3dc │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, ip, r8, ror sl │ │ │ │ + addeq sp, ip, r8, lsr #20 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ + addeq sp, ip, r4, ror #17 │ │ │ │ addeq sp, ip, r4, lsr r9 │ │ │ │ - addeq sp, ip, r4, lsl #19 │ │ │ │ - addeq sp, ip, r0, lsl sl │ │ │ │ - adceq sp, r4, r8, asr #4 │ │ │ │ - ldrdeq ip, [ip], r0 │ │ │ │ - addeq ip, ip, r0, ror #30 │ │ │ │ + addeq sp, ip, r0, asr #19 │ │ │ │ + strdeq sp, [r4], r8 @ │ │ │ │ + addeq ip, ip, r0, lsl #25 │ │ │ │ + addeq ip, ip, r0, lsl pc │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - adceq sp, r4, r4, lsr #4 │ │ │ │ - addeq ip, ip, ip, lsr #25 │ │ │ │ - addeq ip, ip, ip, lsr pc │ │ │ │ + ldrdeq sp, [r4], r4 @ │ │ │ │ + addeq ip, ip, ip, asr ip │ │ │ │ + addeq ip, ip, ip, ror #29 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2ef0b4 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -115802,15 +115802,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #820] @ 2ef0d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #804] @ 2ef0d8 │ │ │ │ ldr r3, [pc, #768] @ 2ef0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115893,15 +115893,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #472] @ 2ef0e4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #456] @ 2ef0e8 │ │ │ │ ldr r3, [pc, #404] @ 2ef0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115926,22 +115926,22 @@ │ │ │ │ beq 2ef03c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2ef0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eee34 │ │ │ │ ldr r3, [pc, #312] @ 2ef0fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeccc │ │ │ │ ldr r3, [pc, #280] @ 2ef0f0 │ │ │ │ @@ -115958,34 +115958,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ef100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eeccc │ │ │ │ ldr r0, [pc, #192] @ 2ef104 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eee34 │ │ │ │ ldr r0, [pc, #172] @ 2ef108 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2eeccc │ │ │ │ ldr r3, [pc, #152] @ 2ef10c │ │ │ │ ldr r1, [pc, #152] @ 2ef110 │ │ │ │ ldr r0, [pc, #152] @ 2ef114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2ef118 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -116004,36 +116004,36 @@ │ │ │ │ tsteq r1, r4, lsl #3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, asr r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - umulleq sp, ip, r4, r4 │ │ │ │ - ldrdeq sp, [ip], ip │ │ │ │ + addeq sp, ip, r4, asr #8 │ │ │ │ + addeq sp, ip, ip, lsl #7 │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ tsteq r1, ip │ │ │ │ - addeq sp, ip, ip, lsr #6 │ │ │ │ - addeq sp, ip, r0, ror r2 │ │ │ │ + ldrdeq sp, [ip], ip │ │ │ │ + addeq sp, ip, r0, lsr #4 │ │ │ │ @ instruction: 0x01119ed4 │ │ │ │ andeq r5, r0, r0, lsl r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq sp, [ip], r4 │ │ │ │ + addeq sp, ip, r4, lsl #13 │ │ │ │ andeq r7, r0, r4, lsr #3 │ │ │ │ - addeq sp, ip, r0, asr #11 │ │ │ │ - umulleq sp, ip, r4, r6 │ │ │ │ - addeq sp, ip, r4, ror #11 │ │ │ │ - adceq ip, r4, ip, ror sp │ │ │ │ - addeq ip, ip, r4, lsl #16 │ │ │ │ - umulleq ip, ip, r4, sl @ │ │ │ │ + addeq sp, ip, r0, ror r5 │ │ │ │ + addeq sp, ip, r4, asr #12 │ │ │ │ + umulleq sp, ip, r4, r5 │ │ │ │ + adceq ip, r4, ip, lsr #26 │ │ │ │ + @ instruction: 0x008cc7b4 │ │ │ │ + addeq ip, ip, r4, asr #20 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - adceq ip, r4, r8, asr sp │ │ │ │ - addeq ip, ip, r0, ror #15 │ │ │ │ - addeq ip, ip, r0, ror sl │ │ │ │ + adceq ip, r4, r8, lsl #26 │ │ │ │ + umulleq ip, ip, r0, r7 @ │ │ │ │ + addeq ip, ip, r0, lsr #20 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ef5b0 │ │ │ │ ldr r2, [pc, #1132] @ 2ef5b4 │ │ │ │ @@ -116246,15 +116246,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9540 │ │ │ │ ldr r1, [pc, #324] @ 2ef5d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #308] @ 2ef5d8 │ │ │ │ ldr r3, [pc, #268] @ 2ef5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116286,33 +116286,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ef5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ef184 │ │ │ │ ldr r0, [pc, #128] @ 2ef5ec │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ef184 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ef5f0 │ │ │ │ ldr r1, [pc, #92] @ 2ef5f4 │ │ │ │ ldr r0, [pc, #92] @ 2ef5f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ef5fc │ │ │ │ @@ -116321,28 +116321,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01119cb0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01119c90 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq ip, ip, r0, ror #31 │ │ │ │ + umulleq ip, ip, r0, pc @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - addeq ip, ip, ip, ror #25 │ │ │ │ + umulleq ip, ip, ip, ip @ │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ andeq r6, r0, r4, asr #12 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, ip, r8, asr #3 │ │ │ │ - addeq sp, ip, ip, lsl r2 │ │ │ │ - adceq ip, r4, ip, asr r8 │ │ │ │ - addeq ip, ip, r4, ror #5 │ │ │ │ - addeq ip, ip, r4, ror r5 │ │ │ │ + addeq sp, ip, r8, ror r1 │ │ │ │ + addeq sp, ip, ip, asr #3 │ │ │ │ + adceq ip, r4, ip, lsl #16 │ │ │ │ + umulleq ip, ip, r4, r2 @ │ │ │ │ + addeq ip, ip, r4, lsr #10 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -116450,15 +116450,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2eb1ec │ │ │ │ ldr r1, [pc, #540] @ 2ef9dc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #524] @ 2ef9e0 │ │ │ │ ldr r3, [pc, #488] @ 2ef9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116511,24 +116511,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ef9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ef6c8 │ │ │ │ ldr r2, [pc, #264] @ 2ef9f8 │ │ │ │ ldr r3, [pc, #204] @ 2ef9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116545,15 +116545,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ef9fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2ef6c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2efa00 │ │ │ │ ldr r1, [pc, #168] @ 2efa04 │ │ │ │ ldr r0, [pc, #168] @ 2efa08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2efa0c │ │ │ │ @@ -116580,36 +116580,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r0, asr #15 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011197b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - umulleq ip, ip, ip, sl @ │ │ │ │ + addeq ip, ip, ip, asr #20 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x008cc9bc │ │ │ │ + addeq ip, ip, ip, ror #18 │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ tsteq r1, ip, ror #11 │ │ │ │ andeq r5, r0, r0, asr r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, ip, r0, asr pc │ │ │ │ + addeq ip, ip, r0, lsl #30 │ │ │ │ tsteq r1, r4, lsl #10 │ │ │ │ - addeq ip, ip, r4, asr pc │ │ │ │ - umlaleq ip, r4, r8, r4 │ │ │ │ - addeq fp, ip, r0, lsr #30 │ │ │ │ - addeq ip, ip, r8, asr #20 │ │ │ │ + addeq ip, ip, r4, lsl #30 │ │ │ │ + adceq ip, r4, r8, asr #8 │ │ │ │ + ldrdeq fp, [ip], r0 │ │ │ │ + strdeq ip, [ip], r8 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - adceq ip, r4, r4, ror r4 │ │ │ │ - addeq fp, ip, r0, lsl #30 │ │ │ │ - addeq ip, ip, ip, ror #28 │ │ │ │ - adceq ip, r4, r0, asr r4 │ │ │ │ - ldrdeq fp, [ip], r8 │ │ │ │ - addeq ip, ip, r8, ror #2 │ │ │ │ + adceq ip, r4, r4, lsr #8 │ │ │ │ + @ instruction: 0x008cbeb0 │ │ │ │ + addeq ip, ip, ip, lsl lr │ │ │ │ + adceq ip, r4, r0, lsl #8 │ │ │ │ + addeq fp, ip, r8, lsl #29 │ │ │ │ + addeq ip, ip, r8, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2f0934 │ │ │ │ @@ -116658,15 +116658,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2effe0 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2f0ccc │ │ │ │ ldr r0, [pc, #3644] @ 2f0944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2f02a4 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0cc4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f07ac │ │ │ │ cmp r3, #1 │ │ │ │ @@ -116700,15 +116700,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2f0ff8 │ │ │ │ ldr r0, [pc, #3480] @ 2f0948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2effe0 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0748 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -116789,26 +116789,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -117121,15 +117121,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb1ec │ │ │ │ ldr r1, [pc, #1856] @ 2f097c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2edad0 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2eff3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0278 │ │ │ │ @@ -117446,15 +117446,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2f0250 │ │ │ │ mov r0, #8 │ │ │ │ b 2f0000 │ │ │ │ ldr r0, [pc, #580] @ 2f099c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effe0 │ │ │ │ b 2f02b0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -117568,77 +117568,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2f6718 │ │ │ │ b 2efe40 │ │ │ │ tsteq r1, ip, lsr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01119394 │ │ │ │ - adceq ip, r4, r2, lsr r2 │ │ │ │ - addeq ip, ip, r4, ror #29 │ │ │ │ - @ instruction: 0x008ccfb0 │ │ │ │ + adceq ip, r4, r2, ror #3 │ │ │ │ + umulleq ip, ip, r4, lr @ │ │ │ │ + addeq ip, ip, r0, ror #30 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - umlaleq fp, r4, r0, sp │ │ │ │ - adceq fp, r4, ip, asr #28 │ │ │ │ + adceq fp, r4, r0, asr #26 │ │ │ │ + strdeq fp, [r4], ip @ │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ tsteq r1, ip, ror #27 │ │ │ │ - addeq ip, ip, ip, asr #32 │ │ │ │ + strdeq fp, [ip], ip │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - addeq fp, ip, r4, asr #30 │ │ │ │ + strdeq fp, [ip], r4 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x011292bc │ │ │ │ - addeq fp, ip, r8, lsl #23 │ │ │ │ + addeq fp, ip, r8, lsr fp │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - addeq fp, ip, r0, lsl #21 │ │ │ │ + addeq fp, ip, r0, lsr sl │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - addeq ip, ip, ip, ror #4 │ │ │ │ + addeq ip, ip, ip, lsl r2 │ │ │ │ @ instruction: 0x000045b0 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq fp, ip, r0, lsr #14 │ │ │ │ + ldrdeq fp, [ip], r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq fp, ip, r0, lsl r5 │ │ │ │ - addeq fp, ip, r8, asr #25 │ │ │ │ - addeq fp, ip, ip, ror ip │ │ │ │ - addeq fp, ip, ip, ror #23 │ │ │ │ - addeq fp, ip, r4, ror sp │ │ │ │ + addeq fp, ip, r0, asr #9 │ │ │ │ + addeq fp, ip, r8, ror ip │ │ │ │ + addeq fp, ip, ip, lsr #24 │ │ │ │ + umulleq fp, ip, ip, fp │ │ │ │ + addeq fp, ip, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ - umlaleq sl, r4, r8, pc @ │ │ │ │ + adceq sl, r4, r8, asr #30 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, ror #27 │ │ │ │ - addeq fp, ip, r8, lsr #26 │ │ │ │ + ldrdeq fp, [ip], r8 │ │ │ │ andeq r5, r0, r4, asr sp │ │ │ │ - addeq fp, ip, r4, lsr sp │ │ │ │ + addeq fp, ip, r4, ror #25 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - addeq fp, ip, ip, lsr #22 │ │ │ │ + ldrdeq fp, [ip], ip │ │ │ │ andeq r5, r0, r8, lsl lr │ │ │ │ - addeq fp, ip, r8, lsr r9 │ │ │ │ + addeq fp, ip, r8, ror #17 │ │ │ │ andeq r2, r0, r8, ror r5 │ │ │ │ - addeq fp, ip, r0, ror #18 │ │ │ │ + addeq fp, ip, r0, lsl r9 │ │ │ │ andeq r5, r0, r0, asr #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008cb9b4 │ │ │ │ - umulleq fp, ip, r4, fp │ │ │ │ - addeq fp, ip, r0, asr #16 │ │ │ │ - addeq fp, ip, ip, asr #20 │ │ │ │ - umulleq fp, ip, r8, r8 │ │ │ │ - addeq fp, ip, r8, asr r9 │ │ │ │ - adceq sl, r4, r8, asr #22 │ │ │ │ - ldrdeq sl, [ip], r0 │ │ │ │ - addeq sl, ip, r0, ror #16 │ │ │ │ + addeq fp, ip, r4, ror #18 │ │ │ │ + addeq fp, ip, r4, asr #22 │ │ │ │ + strdeq fp, [ip], r0 │ │ │ │ + strdeq fp, [ip], ip │ │ │ │ + addeq fp, ip, r8, asr #16 │ │ │ │ + addeq fp, ip, r8, lsl #18 │ │ │ │ + strdeq sl, [r4], r8 @ │ │ │ │ + addeq sl, ip, r0, lsl #11 │ │ │ │ + addeq sl, ip, r0, lsl r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2f09a8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2f09ac │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -117773,33 +117773,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2f0b50 │ │ │ │ ldr r1, [pc, #-692] @ 2f09b8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2efe14 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ef12c │ │ │ │ b 2effe0 │ │ │ │ mov r0, #4 │ │ │ │ b 2f0000 │ │ │ │ ldr r0, [pc, #-740] @ 2f09bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effe0 │ │ │ │ b 2f02b0 │ │ │ │ ldr r0, [pc, #-764] @ 2f09c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2f02a4 │ │ │ │ mov r0, #2 │ │ │ │ b 2f0000 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f0ff0 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -117807,24 +117807,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee67c │ │ │ │ b 2effe0 │ │ │ │ ldr r0, [pc, #-820] @ 2f09c4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effe0 │ │ │ │ b 2f02b0 │ │ │ │ ldr r0, [pc, #-852] @ 2f09c8 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effe0 │ │ │ │ b 2f02b0 │ │ │ │ mov ip, r9 │ │ │ │ b 2efd98 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -117843,15 +117843,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d92dc │ │ │ │ ldr r3, [pc, #-948] @ 2f09cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #-960] @ 2f09d8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2f1054 │ │ │ │ mov r3, r7 │ │ │ │ @@ -117930,25 +117930,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2f09e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2effe0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0e24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0e24 │ │ │ │ @@ -117980,26 +117980,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2f09e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0348 │ │ │ │ mov r0, #3 │ │ │ │ bl 678f94 │ │ │ │ b 2effe0 │ │ │ │ bl 679700 │ │ │ │ b 2effe0 │ │ │ │ ldr r2, [pc, #-1556] @ 2f09ec │ │ │ │ @@ -118019,15 +118019,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 65712c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2effe0 │ │ │ │ ldr r0, [pc, #-1620] @ 2f09f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 2effe0 │ │ │ │ ldr r3, [pc, #-1632] @ 2f09fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0da8 │ │ │ │ ldr r3, [pc, #-1632] @ 2f0a10 │ │ │ │ @@ -118045,25 +118045,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2f0a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0da8 │ │ │ │ ldr r3, [pc, #-1768] @ 2f0a04 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2efb88 │ │ │ │ ldr r3, [pc, #-1776] @ 2f0a10 │ │ │ │ @@ -118080,22 +118080,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2f0a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2efb8c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2f0a0c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0dd4 │ │ │ │ @@ -118113,68 +118113,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2f0a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0dd4 │ │ │ │ ldr r0, [pc, #-2004] @ 2f0a1c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0348 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2f0a20 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0da8 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2efd84 │ │ │ │ ldr r0, [pc, #-2096] @ 2f0a24 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2effe0 │ │ │ │ ldr r0, [pc, #-2128] @ 2f0a28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2efb88 │ │ │ │ ldr r0, [pc, #-2148] @ 2f0a2c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f0dd4 │ │ │ │ ldr r3, [pc, #-2168] @ 2f0a30 │ │ │ │ ldr r1, [pc, #-2168] @ 2f0a34 │ │ │ │ ldr r0, [pc, #-2168] @ 2f0a38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2f0a3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -118295,18 +118295,18 @@ │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01117af4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, ror sl │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ - adceq sl, r4, ip, lsr #19 │ │ │ │ - adceq sl, r4, r8, lsl #19 │ │ │ │ - addeq sl, ip, r0, lsl r4 │ │ │ │ - addeq sl, ip, r0, lsr #13 │ │ │ │ + adceq sl, r4, ip, asr r9 │ │ │ │ + adceq sl, r4, r8, lsr r9 │ │ │ │ + addeq sl, ip, r0, asr #7 │ │ │ │ + addeq sl, ip, r0, asr r6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2f1b34 │ │ │ │ ldr r3, [pc, #1644] @ 2f1b38 │ │ │ │ @@ -118345,15 +118345,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f1534 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -118386,15 +118386,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f15b8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -118498,15 +118498,15 @@ │ │ │ │ bl 2eb1ec │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9b88 │ │ │ │ ldr r1, [pc, #936] @ 2f1b68 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2edad0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f17f4 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -118649,23 +118649,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2f1b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1688 │ │ │ │ ldr r3, [pc, #308] @ 2f1b88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f18f4 │ │ │ │ ldr r3, [pc, #276] @ 2f1b7c │ │ │ │ @@ -118681,78 +118681,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2f1b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f18f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2f1b90 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1688 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2f1b94 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f18f4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2f1b98 │ │ │ │ ldr r1, [pc, #128] @ 2f1b9c │ │ │ │ ldr r0, [pc, #128] @ 2f1ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f1ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r0, lsl r9 │ │ │ │ - addeq sl, ip, ip, asr ip │ │ │ │ + addeq sl, ip, ip, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sl, ip, r8, asr #23 │ │ │ │ + addeq sl, ip, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sl, ip, r4, lsr #21 │ │ │ │ + addeq sl, ip, r4, asr sl │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - @ instruction: 0x008ca9bc │ │ │ │ + addeq sl, ip, ip, ror #18 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ andeq r6, r0, r8, lsr #23 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq fp, ip, r0, asr r4 │ │ │ │ + addeq fp, ip, r0, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, ip, ip, lsr #6 │ │ │ │ - addeq fp, ip, ip, lsl #8 │ │ │ │ - addeq fp, ip, r8, asr #6 │ │ │ │ - ldrdeq sl, [r4], r8 @ │ │ │ │ - addeq r9, ip, r0, ror #26 │ │ │ │ - strdeq r9, [ip], r0 │ │ │ │ + ldrdeq fp, [ip], ip │ │ │ │ + @ instruction: 0x008cb3bc │ │ │ │ + strdeq fp, [ip], r8 │ │ │ │ + adceq sl, r4, r8, lsl #5 │ │ │ │ + addeq r9, ip, r0, lsl sp │ │ │ │ + addeq r9, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2f229c │ │ │ │ ldr r3, [pc, #1756] @ 2f22a0 │ │ │ │ @@ -118828,22 +118828,22 @@ │ │ │ │ bne 2f1c88 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9959c4 │ │ │ │ + bl 995974 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f1df4 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 9961d0 │ │ │ │ + bl 996180 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f1ed4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 27eb90 │ │ │ │ @@ -118861,15 +118861,15 @@ │ │ │ │ bl 2edad0 │ │ │ │ ldr r3, [pc, #1352] @ 2f22ac │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 996218 │ │ │ │ + bl 9961c8 │ │ │ │ ldr r2, [pc, #1328] @ 2f22b0 │ │ │ │ ldr r3, [pc, #1308] @ 2f22a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118884,34 +118884,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1ffc │ │ │ │ mov r0, r5 │ │ │ │ bl 2f12dc │ │ │ │ mov r0, r9 │ │ │ │ - bl 996218 │ │ │ │ + bl 9961c8 │ │ │ │ b 2f1d78 │ │ │ │ ldr r3, [pc, #1224] @ 2f22a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1f7c │ │ │ │ mov r9, #0 │ │ │ │ b 2f1dc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #1184] @ 2f22a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2f2094 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ b 2f1dec │ │ │ │ ldr r3, [pc, #1148] @ 2f22a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1dec │ │ │ │ ldr r3, [pc, #1140] @ 2f22b4 │ │ │ │ @@ -118933,40 +118933,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #1056] @ 2f22c0 │ │ │ │ ldr r3, [pc, #1056] @ 2f22c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2f22c8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1dec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #964] @ 2f22a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f2124 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ b 2f1dc4 │ │ │ │ ldr r3, [pc, #964] @ 2f22cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1d48 │ │ │ │ ldr r3, [pc, #924] @ 2f22b8 │ │ │ │ @@ -118982,22 +118982,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2f22d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1d48 │ │ │ │ ldr r3, [pc, #816] @ 2f22b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1dec │ │ │ │ ldr r3, [pc, #800] @ 2f22b8 │ │ │ │ @@ -119014,15 +119014,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #752] @ 2f22d4 │ │ │ │ ldr r3, [pc, #752] @ 2f22d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2f22dc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -119045,29 +119045,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #640] @ 2f22e0 │ │ │ │ ldr r2, [pc, #640] @ 2f22e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2f22e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1dc4 │ │ │ │ ldr r3, [pc, #536] @ 2f22b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1e18 │ │ │ │ ldr r3, [pc, #520] @ 2f22b8 │ │ │ │ @@ -119083,27 +119083,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #500] @ 2f22ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2f22f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1e18 │ │ │ │ ldr r3, [pc, #392] @ 2f22b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1ef4 │ │ │ │ ldr r3, [pc, #376] @ 2f22b8 │ │ │ │ @@ -119119,124 +119119,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #364] @ 2f22f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f22f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1ef4 │ │ │ │ ldr r0, [pc, #320] @ 2f22fc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1d48 │ │ │ │ ldr r1, [pc, #300] @ 2f2300 │ │ │ │ ldr r3, [pc, #300] @ 2f2304 │ │ │ │ ldr r0, [pc, #300] @ 2f2308 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1dc4 │ │ │ │ ldr r0, [pc, #268] @ 2f230c │ │ │ │ ldr r3, [pc, #268] @ 2f2310 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2f2314 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1dec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2f2318 │ │ │ │ ldr r0, [pc, #232] @ 2f231c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1ef4 │ │ │ │ ldr r0, [pc, #208] @ 2f2320 │ │ │ │ ldr r3, [pc, #208] @ 2f2324 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2f2328 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1dec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2f232c │ │ │ │ ldr r0, [pc, #172] @ 2f2330 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f1e18 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011171d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ tsteq r1, r4, ror r0 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq sp, r9, ip, ror #20 │ │ │ │ - addeq fp, ip, ip, ror #1 │ │ │ │ - addeq fp, ip, r4, lsl #1 │ │ │ │ + addseq sp, r9, ip, lsl sl │ │ │ │ + umulleq fp, ip, ip, r0 │ │ │ │ + addeq fp, ip, r4, lsr r0 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ - strdeq fp, [ip], r4 │ │ │ │ - addseq sp, r9, r8, lsr #18 │ │ │ │ - addeq fp, ip, ip │ │ │ │ - addeq sl, ip, r0, asr #30 │ │ │ │ - addseq sp, r9, ip, lsr #17 │ │ │ │ - addeq sl, ip, r0, ror #31 │ │ │ │ - addeq sl, ip, ip, lsr #29 │ │ │ │ - addeq sl, ip, r0, lsl pc │ │ │ │ - addeq sl, ip, ip, lsl lr │ │ │ │ - umulleq sl, ip, r8, lr │ │ │ │ - addeq sl, ip, ip, lsl #27 │ │ │ │ - addeq sl, ip, ip, ror #29 │ │ │ │ - addseq sp, r9, r4, lsr r7 │ │ │ │ - addeq sl, ip, r4, ror #28 │ │ │ │ - @ instruction: 0x008cadbc │ │ │ │ - addseq sp, r9, ip, lsl #14 │ │ │ │ - addeq sl, ip, r8, ror #27 │ │ │ │ - addeq sl, ip, ip, lsl #27 │ │ │ │ + addeq fp, ip, r4, lsr #1 │ │ │ │ + @ instruction: 0x0099d8d8 │ │ │ │ + @ instruction: 0x008cafbc │ │ │ │ strdeq sl, [ip], r0 │ │ │ │ + addseq sp, r9, ip, asr r8 │ │ │ │ + umulleq sl, ip, r0, pc @ │ │ │ │ + addeq sl, ip, ip, asr lr │ │ │ │ + addeq sl, ip, r0, asr #29 │ │ │ │ + addeq sl, ip, ip, asr #27 │ │ │ │ + addeq sl, ip, r8, asr #28 │ │ │ │ + addeq sl, ip, ip, lsr sp │ │ │ │ + umulleq sl, ip, ip, lr │ │ │ │ + addseq sp, r9, r4, ror #13 │ │ │ │ + addeq sl, ip, r4, lsl lr │ │ │ │ addeq sl, ip, ip, ror #26 │ │ │ │ @ instruction: 0x0099d6bc │ │ │ │ - addeq sl, ip, r4, lsr sp │ │ │ │ + umulleq sl, ip, r8, sp │ │ │ │ addeq sl, ip, ip, lsr sp │ │ │ │ - addeq sl, ip, r8, lsl #27 │ │ │ │ - addeq sl, ip, r8, lsl sp │ │ │ │ + addeq sl, ip, r0, lsr #27 │ │ │ │ + addeq sl, ip, ip, lsl sp │ │ │ │ + addseq sp, r9, ip, ror #12 │ │ │ │ + addeq sl, ip, r4, ror #25 │ │ │ │ + addeq sl, ip, ip, ror #25 │ │ │ │ + addeq sl, ip, r8, lsr sp │ │ │ │ + addeq sl, ip, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2f27c8 │ │ │ │ @@ -119274,97 +119274,97 @@ │ │ │ │ bl 27cda8 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 9314ec │ │ │ │ + bl 93149c │ │ │ │ ldr r3, [pc, #1000] @ 2f27dc │ │ │ │ ldr r2, [pc, #1000] @ 2f27e0 │ │ │ │ ldr r1, [pc, #1000] @ 2f27e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 9314ec │ │ │ │ + bl 93149c │ │ │ │ ldr r1, [pc, #960] @ 2f27e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r1, [pc, #940] @ 2f27ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r1, [pc, #924] @ 2f27f0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2f27f4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2f27f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2f27fc │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2f2800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2f2804 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r1, [pc, #808] @ 2f2808 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2f280c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2f2810 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2f2814 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2874 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -119382,15 +119382,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2d5694 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 9890b8 │ │ │ │ + bl 989068 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f2940 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2f2924 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -119403,56 +119403,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cda8 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 981668 │ │ │ │ + bl 981618 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f2638 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2e7cb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2668 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl b42e10 │ │ │ │ + bl b42dc0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2694 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2e80fc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f2694 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl b4bf50 │ │ │ │ + bl b4bf00 │ │ │ │ mov r0, r6 │ │ │ │ - bl b42db4 │ │ │ │ + bl b42d64 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e76f8 │ │ │ │ ldr r2, [pc, #372] @ 2f281c │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -119460,22 +119460,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r2, [pc, #324] @ 2f2820 │ │ │ │ ldr r0, [pc, #324] @ 2f2824 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -119527,51 +119527,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x01116a9c │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq r9, [r4], ip @ │ │ │ │ - addeq r5, ip, ip, asr #29 │ │ │ │ - addeq r5, ip, r0, ror #29 │ │ │ │ - addeq sl, ip, ip, lsr sp │ │ │ │ - addeq sl, ip, r4, lsr sp │ │ │ │ - addeq sl, ip, r0, lsr sp │ │ │ │ - addeq sl, ip, ip, lsr #26 │ │ │ │ - addeq sl, ip, r4, lsr #26 │ │ │ │ - addeq sl, ip, r0, lsr #26 │ │ │ │ - addeq sl, ip, r0, lsr #26 │ │ │ │ - addeq sl, ip, ip, lsl sp │ │ │ │ - addeq sl, ip, ip, lsl sp │ │ │ │ - addeq sl, ip, r0, lsl sp │ │ │ │ - addeq sl, ip, r4, lsl #26 │ │ │ │ - strdeq sl, [ip], ip │ │ │ │ + adceq r9, r4, ip, lsr #19 │ │ │ │ + addeq r5, ip, ip, ror lr │ │ │ │ + umulleq r5, ip, r0, lr │ │ │ │ + addeq sl, ip, ip, ror #25 │ │ │ │ + addeq sl, ip, r4, ror #25 │ │ │ │ + addeq sl, ip, r0, ror #25 │ │ │ │ + ldrdeq sl, [ip], ip │ │ │ │ + ldrdeq sl, [ip], r4 │ │ │ │ + ldrdeq sl, [ip], r0 │ │ │ │ + ldrdeq sl, [ip], r0 │ │ │ │ + addeq sl, ip, ip, asr #25 │ │ │ │ + addeq sl, ip, ip, asr #25 │ │ │ │ + addeq sl, ip, r0, asr #25 │ │ │ │ + @ instruction: 0x008cacb4 │ │ │ │ + addeq sl, ip, ip, lsr #25 │ │ │ │ @ instruction: 0x00006fb0 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - addeq sl, ip, r8, asr fp │ │ │ │ + addeq sl, ip, r8, lsl #22 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ tsteq r1, r4, ror r6 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sl, ip, r0, ror #18 │ │ │ │ + addeq sl, ip, r0, lsl r9 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ tsteq r1, r4, lsr #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r6, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, ip, ip, ror #13 │ │ │ │ - addeq sl, ip, ip, lsl r7 │ │ │ │ - adceq r9, r4, r4, asr #7 │ │ │ │ - addeq r8, ip, ip, asr #28 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ + umulleq sl, ip, ip, r6 │ │ │ │ + addeq sl, ip, ip, asr #13 │ │ │ │ + adceq r9, r4, r4, ror r3 │ │ │ │ + strdeq r8, [ip], ip │ │ │ │ + addeq r9, ip, ip, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2f2544 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -119580,15 +119580,15 @@ │ │ │ │ b 2f254c │ │ │ │ ldr r2, [pc, #-116] @ 2f282c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ b 2f25f0 │ │ │ │ ldr r1, [pc, #-144] @ 2f2830 │ │ │ │ ldr r3, [pc, #-144] @ 2f2834 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2f2a24 │ │ │ │ @@ -119614,15 +119614,15 @@ │ │ │ │ bl 2dcd84 │ │ │ │ b 2f272c │ │ │ │ ldr r2, [pc, #-232] @ 2f2844 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ b 2f25f0 │ │ │ │ bl 27d414 │ │ │ │ b 2f25a8 │ │ │ │ ldr r2, [pc, #-264] @ 2f2848 │ │ │ │ ldr r3, [pc, #-264] @ 2f284c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -119657,28 +119657,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2f285c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f23ac │ │ │ │ ldr r0, [pc, #-432] @ 2f2860 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f23a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2f2864 │ │ │ │ ldr r1, [pc, #-456] @ 2f2868 │ │ │ │ ldr r0, [pc, #-456] @ 2f286c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2f2870 │ │ │ │ @@ -119702,53 +119702,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2f2b08 │ │ │ │ ldr r1, [pc, #108] @ 2f2b20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr ip, [pc, #100] @ 2f2b24 │ │ │ │ ldr r2, [pc, #100] @ 2f2b28 │ │ │ │ ldr r1, [pc, #100] @ 2f2b2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ - bl 989864 │ │ │ │ + bl 989814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f2334 │ │ │ │ ldr r1, [pc, #32] @ 2f2b30 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f2ab4 │ │ │ │ - adceq r9, r4, r4, lsl #7 │ │ │ │ - addeq r5, ip, r8, asr r8 │ │ │ │ - addeq r5, ip, r4, asr #16 │ │ │ │ - @ instruction: 0x008ca7b4 │ │ │ │ - adceq r9, r4, r0, lsr r3 │ │ │ │ - addeq r5, ip, r0, lsl #16 │ │ │ │ - addeq r5, ip, ip, lsl #16 │ │ │ │ - addeq sl, ip, r8, asr #14 │ │ │ │ + adceq r9, r4, r4, lsr r3 │ │ │ │ + addeq r5, ip, r8, lsl #16 │ │ │ │ + strdeq r5, [ip], r4 │ │ │ │ + addeq sl, ip, r4, ror #14 │ │ │ │ + adceq r9, r4, r0, ror #5 │ │ │ │ + @ instruction: 0x008c57b0 │ │ │ │ + @ instruction: 0x008c57bc │ │ │ │ + strdeq sl, [ip], r8 │ │ │ │ │ │ │ │ 002f2b34 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -119792,15 +119792,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl ba53a0 │ │ │ │ + bl ba5350 │ │ │ │ ldr r6, [pc, #436] @ 2f2da8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2f2c90 │ │ │ │ ldr r1, [pc, #424] @ 2f2dac │ │ │ │ ldr r3, [pc, #424] @ 2f2db0 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -119836,23 +119836,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #280] @ 2f2dbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2f2cc8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f12dc │ │ │ │ b 2f2c4c │ │ │ │ ldr r3, [pc, #240] @ 2f2dc0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -119870,35 +119870,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #160] @ 2f2dcc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f2dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f2cb4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2f2dd4 │ │ │ │ ldr r0, [pc, #116] @ 2f2dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f2cb4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2f2ddc │ │ │ │ ldr r1, [pc, #88] @ 2f2de0 │ │ │ │ ldr r0, [pc, #88] @ 2f2de4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f2de8 │ │ │ │ @@ -119913,21 +119913,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ tsteq r1, r0, lsr #3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, ip, r4, asr #10 │ │ │ │ - addeq sl, ip, ip, ror #3 │ │ │ │ - addeq sl, ip, r0, lsl r5 │ │ │ │ - addeq sl, ip, r8, lsr r2 │ │ │ │ - adceq r9, r4, ip, rrx │ │ │ │ - strdeq r8, [ip], r4 │ │ │ │ - addeq r8, ip, r4, lsl #27 │ │ │ │ + strdeq sl, [ip], r4 │ │ │ │ + umulleq sl, ip, ip, r1 │ │ │ │ + addeq sl, ip, r0, asr #9 │ │ │ │ + addeq sl, ip, r8, ror #3 │ │ │ │ + adceq r9, r4, ip, lsl r0 │ │ │ │ + addeq r8, ip, r4, lsr #21 │ │ │ │ + addeq r8, ip, r4, lsr sp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2f328c │ │ │ │ ldr ip, [pc, #1160] @ 2f3290 │ │ │ │ @@ -120104,22 +120104,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2f32c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2fe0 │ │ │ │ ldr r3, [pc, #460] @ 2f32c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2ffc │ │ │ │ @@ -120136,28 +120136,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #372] @ 2f32c8 │ │ │ │ ldr r3, [pc, #372] @ 2f32cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f32d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f2ffc │ │ │ │ ldr r3, [pc, #328] @ 2f32d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3058 │ │ │ │ ldr r3, [pc, #280] @ 2f32b8 │ │ │ │ @@ -120174,85 +120174,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f32d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3058 │ │ │ │ ldr r0, [pc, #208] @ 2f32dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2fe0 │ │ │ │ ldr r0, [pc, #184] @ 2f32e0 │ │ │ │ ldr r3, [pc, #184] @ 2f32e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2f32e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f2ffc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2f32ec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3058 │ │ │ │ ldr r3, [pc, #128] @ 2f32f0 │ │ │ │ ldr r1, [pc, #128] @ 2f32f4 │ │ │ │ ldr r0, [pc, #128] @ 2f32f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f32fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, ip, ror #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, ip, r8, asr #8 │ │ │ │ + strdeq sl, [ip], r8 │ │ │ │ tsteq r1, r0, lsr #31 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01115ed4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r5, r0, r4, lsl sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008ca1b8 │ │ │ │ + addeq sl, ip, r8, ror #2 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - @ instruction: 0x0099c7b8 │ │ │ │ - addeq sl, ip, r4, asr #3 │ │ │ │ - @ instruction: 0x008c9dbc │ │ │ │ + addseq ip, r9, r8, ror #14 │ │ │ │ + addeq sl, ip, r4, ror r1 │ │ │ │ + addeq r9, ip, ip, ror #26 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ - addeq r9, ip, ip, ror #28 │ │ │ │ - ldrdeq sl, [ip], r4 │ │ │ │ - addseq ip, r9, r4, ror #13 │ │ │ │ - addeq sl, ip, r8, ror #1 │ │ │ │ - addeq r9, ip, r4, ror #26 │ │ │ │ - addeq r9, ip, r4, asr lr │ │ │ │ - adceq r8, r4, r0, lsl #23 │ │ │ │ - addeq r8, ip, r8, lsl #12 │ │ │ │ - umulleq r8, ip, r8, r8 │ │ │ │ + addeq r9, ip, ip, lsl lr │ │ │ │ + addeq sl, ip, r4, lsl #1 │ │ │ │ + umullseq ip, r9, r4, r6 │ │ │ │ + umulleq sl, ip, r8, r0 │ │ │ │ + addeq r9, ip, r4, lsl sp │ │ │ │ + addeq r9, ip, r4, lsl #28 │ │ │ │ + adceq r8, r4, r0, lsr fp │ │ │ │ + @ instruction: 0x008c85b8 │ │ │ │ + addeq r8, ip, r8, asr #16 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2f3720 │ │ │ │ ldr r3, [pc, #1032] @ 2f3724 │ │ │ │ @@ -120342,24 +120342,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2f3748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3364 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2ed320 │ │ │ │ mov r0, r4 │ │ │ │ bl 2edad0 │ │ │ │ b 2f3404 │ │ │ │ @@ -120381,22 +120381,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2f3750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2f3754 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f3560 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -120423,28 +120423,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #396] @ 2f375c │ │ │ │ ldr r3, [pc, #396] @ 2f3760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2f3764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3364 │ │ │ │ ldr r3, [pc, #352] @ 2f3768 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f356c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -120452,15 +120452,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2f376c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3364 │ │ │ │ ldr r3, [pc, #296] @ 2f3770 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3410 │ │ │ │ ldr r3, [pc, #228] @ 2f3740 │ │ │ │ @@ -120477,74 +120477,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2f3774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3410 │ │ │ │ ldr r0, [pc, #176] @ 2f3778 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f353c │ │ │ │ ldr r0, [pc, #156] @ 2f377c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3410 │ │ │ │ ldr r0, [pc, #136] @ 2f3780 │ │ │ │ ldr r3, [pc, #136] @ 2f3784 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2f3788 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f3364 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01115adc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01115ab8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ - adceq r8, r4, r6, ror #19 │ │ │ │ + umlaleq r8, r4, r6, r9 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r6, r0, ip, lsl lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, ip, r0, lsr #29 │ │ │ │ + addeq r9, ip, r0, asr lr │ │ │ │ andeq r5, r0, r4, lsl sl │ │ │ │ - addeq r9, ip, r4, ror #26 │ │ │ │ - adceq r8, r4, lr, ror #16 │ │ │ │ + addeq r9, ip, r4, lsl sp │ │ │ │ + adceq r8, r4, lr, lsl r8 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - addseq ip, r9, ip, lsr r3 │ │ │ │ - addeq r9, ip, r8, lsl lr │ │ │ │ - addeq r9, ip, r0, asr #18 │ │ │ │ - adceq r8, r4, r2, asr #15 │ │ │ │ - addeq r9, ip, r0, ror sp │ │ │ │ + addseq ip, r9, ip, ror #5 │ │ │ │ + addeq r9, ip, r8, asr #27 │ │ │ │ + strdeq r9, [ip], r0 │ │ │ │ + adceq r8, r4, r2, ror r7 │ │ │ │ + addeq r9, ip, r0, lsr #26 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ - @ instruction: 0x008c99b0 │ │ │ │ - addeq r9, ip, r8, lsl ip │ │ │ │ - addeq r9, ip, ip, asr #19 │ │ │ │ - addseq ip, r9, r4, lsl r2 │ │ │ │ - addeq r9, ip, r8, ror #25 │ │ │ │ - umulleq r9, ip, r4, r8 │ │ │ │ + addeq r9, ip, r0, ror #18 │ │ │ │ + addeq r9, ip, r8, asr #23 │ │ │ │ + addeq r9, ip, ip, ror r9 │ │ │ │ + addseq ip, r9, r4, asr #3 │ │ │ │ + umulleq r9, ip, r8, ip │ │ │ │ + addeq r9, ip, r4, asr #16 │ │ │ │ │ │ │ │ 002f378c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -120635,35 +120635,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb29f4 │ │ │ │ + bl bb29a4 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2f38d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2f389c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f3970 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -120715,20 +120715,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2f3a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r9, ip, r4, ror r8 │ │ │ │ + addeq r9, ip, r4, lsr #16 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ - addeq r7, ip, r0, ror #28 │ │ │ │ - strdeq r8, [ip], r0 │ │ │ │ + adceq r8, r4, r8, lsl #7 │ │ │ │ + addeq r7, ip, r0, lsl lr │ │ │ │ + addeq r8, ip, r0, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002f3a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120807,22 +120807,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f3ba0 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2f3b48 │ │ │ │ ldr r0, [pc, #28] @ 2f3bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9a78c │ │ │ │ + bl a9a73c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r0, lsl #24 │ │ │ │ - addeq r9, ip, ip, ror #16 │ │ │ │ + addeq r9, ip, ip, lsl r8 │ │ │ │ │ │ │ │ 002f3bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2f3c5c │ │ │ │ @@ -120879,17 +120879,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2f3cdc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3cc0 │ │ │ │ - bl 98c5b0 │ │ │ │ + bl 98c560 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e83bc │ │ │ │ @@ -120907,21 +120907,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2f3d34 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2f3d38 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ b 2f3cdc │ │ │ │ @ instruction: 0x01125a90 │ │ │ │ - addeq r8, ip, ip, ror r3 │ │ │ │ - adceq r8, r4, ip, ror #1 │ │ │ │ - addeq r7, ip, ip, ror #22 │ │ │ │ + addeq r8, ip, ip, lsr #6 │ │ │ │ + umlaleq r8, r4, ip, r0 │ │ │ │ + addeq r7, ip, ip, lsl fp │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002f3d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -120953,25 +120953,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3d9c │ │ │ │ ldr r0, [pc, #3816] @ 2f4cb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b795b0 │ │ │ │ + bl b79560 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8948 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f41b4 │ │ │ │ ldr r1, [pc, #3784] @ 2f4cb4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r1, [pc, #3768] @ 2f4cb8 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120984,68 +120984,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2f4cbc │ │ │ │ ldr r9, [pc, #3716] @ 2f4cc0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r1, [pc, #3624] @ 2f4cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2f4770 │ │ │ │ ldr r1, [pc, #3596] @ 2f4cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2f40bc │ │ │ │ ldr r1, [pc, #3572] @ 2f4ccc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f3ef8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 99ea7c │ │ │ │ + bl 99ea2c │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f47f8 │ │ │ │ ldr r2, [pc, #3536] @ 2f4cd0 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl b78bd4 │ │ │ │ + bl b78b84 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -121069,15 +121069,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b78bf8 │ │ │ │ + bl b78ba8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2f3f40 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -121087,15 +121087,15 @@ │ │ │ │ beq 2f48d0 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2f4cd4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl b78bd4 │ │ │ │ + bl b78b84 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -121135,49 +121135,49 @@ │ │ │ │ bne 2f48bc │ │ │ │ mov r0, #8 │ │ │ │ bl 27cda8 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b78bf8 │ │ │ │ + bl b78ba8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4008 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2f4cd8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4700 │ │ │ │ ldr r1, [pc, #3072] @ 2f4cdc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f41f8 │ │ │ │ ldr r3, [pc, #3052] @ 2f4ce0 │ │ │ │ ldr r2, [pc, #3052] @ 2f4ce4 │ │ │ │ ldr r1, [pc, #3052] @ 2f4ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2f4cec │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8948 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f4130 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f41b4 │ │ │ │ ldr r2, [pc, #2988] @ 2f4cf0 │ │ │ │ ldr r3, [pc, #2912] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121185,32 +121185,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f47c4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b27878 │ │ │ │ + b b27828 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b795b0 │ │ │ │ + bl b79560 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3dd4 │ │ │ │ ldr r3, [pc, #2916] @ 2f4cf4 │ │ │ │ ldr ip, [pc, #2916] @ 2f4cf8 │ │ │ │ ldr r1, [pc, #2916] @ 2f4cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2f4d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #2888] @ 2f4d04 │ │ │ │ ldr r3, [pc, #2792] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121222,93 +121222,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 998ab0 │ │ │ │ + bl 998a60 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2f4118 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 9959ac │ │ │ │ + bl 99595c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f488c │ │ │ │ ldr r1, [pc, #2776] @ 2f4d08 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r1, [pc, #2760] @ 2f4d0c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2f4d10 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r1, [pc, #2732] @ 2f4d14 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f42d8 │ │ │ │ - bl 934ee8 │ │ │ │ + bl 934e98 │ │ │ │ mov r1, r5 │ │ │ │ - bl 934b9c │ │ │ │ + bl 934b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f48e4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2f4918 │ │ │ │ - bl 9314ec │ │ │ │ + bl 93149c │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 999d18 │ │ │ │ + bl 999cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4118 │ │ │ │ ldr r1, [pc, #2616] @ 2f4d18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2f4304 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f494c │ │ │ │ ldr r1, [pc, #2576] @ 2f4d1c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2f485c │ │ │ │ ldr r1, [pc, #2540] @ 2f4d20 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f47f0 │ │ │ │ ldr r1, [pc, #2520] @ 2f4d24 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f48dc │ │ │ │ @@ -121327,37 +121327,37 @@ │ │ │ │ bne 2f4ae0 │ │ │ │ ldr r1, [pc, #2460] @ 2f4d30 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r1, [pc, #2436] @ 2f4d34 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r1, [pc, #2412] @ 2f4d38 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2f4d3c │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2f441c │ │ │ │ mov r0, r3 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -121409,34 +121409,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4990 │ │ │ │ ldr r1, [pc, #2160] @ 2f4d50 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f49a8 │ │ │ │ mov r1, sl │ │ │ │ bl 658478 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2f4118 │ │ │ │ ldr r1, [pc, #2112] @ 2f4d54 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f49f4 │ │ │ │ ldr r1, [pc, #2092] @ 2f4d58 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d689c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121467,104 +121467,104 @@ │ │ │ │ beq 2f49b4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4be0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4c70 │ │ │ │ - bl 981678 │ │ │ │ + bl 981628 │ │ │ │ ldr r3, [pc, #1916] @ 2f4d5c │ │ │ │ ldr r2, [pc, #1916] @ 2f4d60 │ │ │ │ ldr r1, [pc, #1916] @ 2f4d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #1884] @ 2f4d68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9819d4 │ │ │ │ + bl 981984 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f4c5c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2334 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ ldr r1, [pc, #1820] @ 2f4d6c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f46c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f46c4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f46c4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f49e8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f46b0 │ │ │ │ ldr r0, [pc, #1740] @ 2f4d70 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9a78c │ │ │ │ + bl a9a73c │ │ │ │ mov r0, r4 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f46c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ ldr r2, [pc, #1704] @ 2f4d74 │ │ │ │ ldr r3, [pc, #1496] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4160 │ │ │ │ b 2f47c4 │ │ │ │ ldr r0, [pc, #1668] @ 2f4d78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b795b0 │ │ │ │ + bl b79560 │ │ │ │ b 2f4188 │ │ │ │ ldr r1, [pc, #1652] @ 2f4d7c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b78dfc │ │ │ │ + bl b78dac │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2f4214 │ │ │ │ b 2f4228 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f47c8 │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ ldr r2, [pc, #1596] @ 2f4d80 │ │ │ │ ldr r3, [pc, #1376] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121576,20 +121576,20 @@ │ │ │ │ b 2e8948 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2f40bc │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f472c │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f473c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ ldr r2, [pc, #1500] @ 2f4d84 │ │ │ │ ldr r3, [pc, #1276] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121614,52 +121614,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2f4d94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2f4d98 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #1392] @ 2f4d9c │ │ │ │ ldr r3, [pc, #1144] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4760 │ │ │ │ b 2f47c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b795b0 │ │ │ │ + bl b79560 │ │ │ │ b 2f4188 │ │ │ │ ldr r3, [pc, #1340] @ 2f4da0 │ │ │ │ ldr r2, [pc, #1340] @ 2f4da4 │ │ │ │ ldr r1, [pc, #1340] @ 2f4da8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2f4dac │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ ldr r3, [pc, #1308] @ 2f4db0 │ │ │ │ ldr r2, [pc, #1308] @ 2f4db4 │ │ │ │ ldr r1, [pc, #1308] @ 2f4db8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2f4dbc │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2f408c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121674,40 +121674,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2f4dc8 │ │ │ │ ldr r2, [pc, #1228] @ 2f4dcc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ ldr r3, [pc, #1200] @ 2f4dd0 │ │ │ │ ldr r1, [pc, #1200] @ 2f4dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2f4dd8 │ │ │ │ ldr r2, [pc, #1192] @ 2f4ddc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ ldr r3, [pc, #1164] @ 2f4de0 │ │ │ │ ldr r2, [pc, #1164] @ 2f4de4 │ │ │ │ ldr r1, [pc, #1164] @ 2f4de8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2f4dec │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ mov r0, sl │ │ │ │ bl 307618 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f44c8 │ │ │ │ b 2f4118 │ │ │ │ ldr r0, [pc, #1112] @ 2f4df0 │ │ │ │ @@ -121725,25 +121725,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e83bc │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f4bc4 │ │ │ │ ldr r1, [pc, #1052] @ 2f4df4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4ba8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f46bc │ │ │ │ b 2f46c4 │ │ │ │ bl 2d66bc │ │ │ │ mov r5, r0 │ │ │ │ b 2f4564 │ │ │ │ mov r0, sl │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 2f4118 │ │ │ │ ldr r3, [pc, #996] @ 2f4df8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2f4480 │ │ │ │ ldr r3, [pc, #980] @ 2f4dfc │ │ │ │ @@ -121764,26 +121764,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2f4e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f4480 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f41b4 │ │ │ │ ldr r2, [pc, #844] @ 2f4e08 │ │ │ │ ldr r3, [pc, #488] @ 2f4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121800,15 +121800,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2f4e18 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4118 │ │ │ │ ldr r3, [pc, #736] @ 2f4df8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f44c0 │ │ │ │ @@ -121829,192 +121829,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2f4e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f44c0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f49e8 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f49e8 │ │ │ │ b 2f4678 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8948 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f413c │ │ │ │ mov r0, r7 │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ b 2f413c │ │ │ │ ldr r3, [pc, #568] @ 2f4e20 │ │ │ │ ldr r2, [pc, #568] @ 2f4e24 │ │ │ │ ldr r1, [pc, #568] @ 2f4e28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2f4e2c │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8948 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27878 │ │ │ │ + bl b27828 │ │ │ │ b 2f413c │ │ │ │ ldr r0, [pc, #520] @ 2f4e30 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f4480 │ │ │ │ ldr r0, [pc, #496] @ 2f4e34 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 2f44c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8948 │ │ │ │ b 2f413c │ │ │ │ ldr r3, [pc, #448] @ 2f4e38 │ │ │ │ ldr r2, [pc, #448] @ 2f4e3c │ │ │ │ ldr r1, [pc, #448] @ 2f4e40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2f4e44 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 2f4c64 │ │ │ │ tsteq r1, r0, lsr #1 │ │ │ │ tsteq r1, ip, lsl #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01125994 │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ - umulleq r9, ip, r4, r9 │ │ │ │ - addseq r8, fp, r4, ror #13 │ │ │ │ - addeq r9, ip, ip, lsr r6 │ │ │ │ - addeq r9, ip, r0, asr #12 │ │ │ │ - addseq r3, sl, r8, lsr #26 │ │ │ │ - @ instruction: 0x008d8cbc │ │ │ │ - addeq r9, ip, ip, lsr #11 │ │ │ │ - @ instruction: 0x009a3cb0 │ │ │ │ - addeq r9, ip, ip, lsr #9 │ │ │ │ - strdeq r9, [ip], ip │ │ │ │ - addseq pc, fp, ip, lsl #31 │ │ │ │ - strdeq r7, [r4], r8 @ │ │ │ │ - ldrdeq r9, [ip], r8 │ │ │ │ - addeq r7, ip, r4, ror r7 │ │ │ │ + addeq r9, ip, r4, asr #18 │ │ │ │ + umullseq r8, fp, r4, r6 │ │ │ │ + addeq r9, ip, ip, ror #11 │ │ │ │ + strdeq r9, [ip], r0 │ │ │ │ + @ instruction: 0x009a3cd8 │ │ │ │ + addeq r8, sp, ip, ror #24 │ │ │ │ + addeq r9, ip, ip, asr r5 │ │ │ │ + addseq r3, sl, r0, ror #24 │ │ │ │ + addeq r9, ip, ip, asr r4 │ │ │ │ + addeq r9, ip, ip, lsr #7 │ │ │ │ + addseq pc, fp, ip, lsr pc @ │ │ │ │ + adceq r7, r4, r8, lsr #25 │ │ │ │ + addeq r9, ip, r8, lsl #7 │ │ │ │ + addeq r7, ip, r4, lsr #14 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ @ instruction: 0x01114cb0 │ │ │ │ - adceq r7, r4, r0, ror #24 │ │ │ │ - addeq r9, ip, r4, asr #5 │ │ │ │ - addeq r7, ip, r4, ror #13 │ │ │ │ + adceq r7, r4, r0, lsl ip │ │ │ │ + addeq r9, ip, r4, ror r2 │ │ │ │ + umulleq r7, ip, r4, r6 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ - addeq r9, ip, r4, lsl #6 │ │ │ │ - strdeq r9, [ip], ip │ │ │ │ - addeq r3, ip, r4, lsr #1 │ │ │ │ - addseq r3, sl, r4, lsl #19 │ │ │ │ - addeq r9, ip, r4, ror r2 │ │ │ │ - addeq r9, ip, ip, asr #5 │ │ │ │ - addeq sl, sp, r0, asr r3 │ │ │ │ - ldrdeq r9, [ip], r0 │ │ │ │ - addeq r9, ip, r0, asr #5 │ │ │ │ - @ instruction: 0x008c92b8 │ │ │ │ - @ instruction: 0x009a53dc │ │ │ │ + @ instruction: 0x008c92b4 │ │ │ │ addeq r9, ip, ip, lsr #5 │ │ │ │ - umulleq r9, ip, r8, r2 │ │ │ │ - addeq r9, ip, ip, lsl #5 │ │ │ │ + addeq r3, ip, r4, asr r0 │ │ │ │ + addseq r3, sl, r4, lsr r9 │ │ │ │ + addeq r9, ip, r4, lsr #4 │ │ │ │ + addeq r9, ip, ip, ror r2 │ │ │ │ + addeq sl, sp, r0, lsl #6 │ │ │ │ + addeq r9, ip, r0, lsl #5 │ │ │ │ + addeq r9, ip, r0, ror r2 │ │ │ │ + addeq r9, ip, r8, ror #4 │ │ │ │ + addseq r5, sl, ip, lsl #7 │ │ │ │ + addeq r9, ip, ip, asr r2 │ │ │ │ + addeq r9, ip, r8, asr #4 │ │ │ │ + addeq r9, ip, ip, lsr r2 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - addeq r9, ip, ip, lsr r2 │ │ │ │ - addeq r6, ip, r0, lsr r3 │ │ │ │ - @ instruction: 0x009081b8 │ │ │ │ - adceq r7, r4, r0, lsl r8 │ │ │ │ - addeq r3, ip, r0, ror #25 │ │ │ │ - strdeq r3, [ip], r4 │ │ │ │ - addeq r9, ip, r4, ror r1 │ │ │ │ - addseq r7, fp, r0, lsr #29 │ │ │ │ - addeq r9, ip, r4, ror #1 │ │ │ │ + addeq r9, ip, ip, ror #3 │ │ │ │ + addeq r6, ip, r0, ror #5 │ │ │ │ + addseq r8, r0, r8, ror #2 │ │ │ │ + adceq r7, r4, r0, asr #15 │ │ │ │ + umulleq r3, ip, r0, ip │ │ │ │ + addeq r3, ip, r4, lsr #25 │ │ │ │ + addeq r9, ip, r4, lsr #2 │ │ │ │ + addseq r7, fp, r0, asr lr │ │ │ │ + umulleq r9, ip, r4, r0 │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ tsteq r2, r4, lsl r0 │ │ │ │ - addseq pc, fp, r0, ror #18 │ │ │ │ + addseq pc, fp, r0, lsl r9 @ │ │ │ │ @ instruction: 0x011146b0 │ │ │ │ tsteq r1, ip, asr #12 │ │ │ │ tsteq r1, r4, lsr #12 │ │ │ │ - umulleq r8, ip, r0, ip │ │ │ │ - adceq r7, r4, r8, ror #11 │ │ │ │ - addeq r7, ip, r8, rrx │ │ │ │ + addeq r8, ip, r0, asr #24 │ │ │ │ + umlaleq r7, r4, r8, r5 │ │ │ │ + addeq r7, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ - adceq r7, r4, r8, lsl #11 │ │ │ │ - addeq r8, ip, ip, ror sp │ │ │ │ - addeq r7, ip, r4 │ │ │ │ + adceq r7, r4, r8, lsr r5 │ │ │ │ + addeq r8, ip, ip, lsr #26 │ │ │ │ + @ instruction: 0x008c6fb4 │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - adceq r7, r4, r8, asr r5 │ │ │ │ - addeq r8, ip, ip, ror #24 │ │ │ │ - ldrdeq r6, [ip], r4 │ │ │ │ + adceq r7, r4, r8, lsl #10 │ │ │ │ + addeq r8, ip, ip, lsl ip │ │ │ │ + addeq r6, ip, r4, lsl #31 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - addeq r8, ip, r4, ror ip │ │ │ │ - addeq r6, ip, ip, ror pc │ │ │ │ - strdeq r7, [r4], r8 @ │ │ │ │ + addeq r8, ip, r4, lsr #24 │ │ │ │ + addeq r6, ip, ip, lsr #30 │ │ │ │ + adceq r7, r4, r8, lsr #9 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - addeq r8, ip, r0, ror #24 │ │ │ │ - addeq r6, ip, r8, asr #30 │ │ │ │ - adceq r7, r4, r4, asr #9 │ │ │ │ + addeq r8, ip, r0, lsl ip │ │ │ │ + strdeq r6, [ip], r8 │ │ │ │ + adceq r7, r4, r4, ror r4 │ │ │ │ andeq r1, r0, sl │ │ │ │ - umlaleq r7, r4, r8, r4 │ │ │ │ - addeq r8, ip, r4, asr ip │ │ │ │ - addeq r6, ip, r4, lsl pc │ │ │ │ + adceq r7, r4, r8, asr #8 │ │ │ │ + addeq r8, ip, r4, lsl #24 │ │ │ │ + addeq r6, ip, r4, asr #29 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - addseq r7, fp, r8, lsl fp │ │ │ │ + addseq r7, fp, r8, asr #21 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, ip, r4, ror #23 │ │ │ │ + umulleq r8, ip, r4, fp │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ - adceq r7, r4, r4, lsl #6 │ │ │ │ - addeq r8, ip, r4, asr fp │ │ │ │ - addeq r6, ip, r0, lsl #27 │ │ │ │ + @ instruction: 0x00a472b4 │ │ │ │ + addeq r8, ip, r4, lsl #22 │ │ │ │ + addeq r6, ip, r0, lsr sp │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - addeq r8, ip, r8, ror #21 │ │ │ │ - adceq r7, r4, r4, lsl #4 │ │ │ │ - addeq r8, ip, ip, lsr fp │ │ │ │ - addeq r6, ip, r8, lsl #25 │ │ │ │ + umulleq r8, ip, r8, sl │ │ │ │ + @ instruction: 0x00a471b4 │ │ │ │ + addeq r8, ip, ip, ror #21 │ │ │ │ + addeq r6, ip, r8, lsr ip │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - @ instruction: 0x008c8ab0 │ │ │ │ - addeq r8, ip, ip, lsl #21 │ │ │ │ - adceq r7, r4, r4, ror r1 │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ - strdeq r6, [ip], r0 │ │ │ │ + addeq r8, ip, r0, ror #20 │ │ │ │ + addeq r8, ip, ip, lsr sl │ │ │ │ + adceq r7, r4, r4, lsr #2 │ │ │ │ + addeq r8, ip, r4, lsl #21 │ │ │ │ + addeq r6, ip, r0, lsr #23 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002f4e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122036,73 +122036,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4e84 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98184c │ │ │ │ + bl 9817fc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4f1c │ │ │ │ ldr r3, [pc, #120] @ 2f4f3c │ │ │ │ ldr r2, [pc, #120] @ 2f4f40 │ │ │ │ ldr r1, [pc, #120] @ 2f4f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #92] @ 2f4f48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f2334 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 93167c │ │ │ │ + b 93162c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f4ea8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ - adceq r6, r4, ip, lsr #30 │ │ │ │ - strdeq r3, [ip], ip │ │ │ │ - addeq r3, ip, ip, lsl #8 │ │ │ │ - addeq r8, ip, ip, ror r3 │ │ │ │ + ldrdeq r6, [r4], ip @ │ │ │ │ + addeq r3, ip, ip, lsr #7 │ │ │ │ + @ instruction: 0x008c33bc │ │ │ │ + addeq r8, ip, ip, lsr #6 │ │ │ │ │ │ │ │ 002f4f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f4fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76c30 │ │ │ │ + bl b76be0 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2f4fbc │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f4fbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b79ec4 │ │ │ │ + bl b79e74 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -122112,16 +122112,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2f4fdc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2f4f88 │ │ │ │ - addseq r2, sl, ip, asr ip │ │ │ │ - addeq r1, ip, r0, lsl lr │ │ │ │ + addseq r2, sl, ip, lsl #24 │ │ │ │ + addeq r1, ip, r0, asr #27 │ │ │ │ │ │ │ │ 002f4fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -122133,15 +122133,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b79acc │ │ │ │ + bl b79a7c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f50d0 │ │ │ │ ldr r3, [pc, #348] @ 2f5194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f5054 │ │ │ │ @@ -122179,15 +122179,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2f519c │ │ │ │ ldr r9, [pc, #196] @ 2f51a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76c30 │ │ │ │ + bl b76be0 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 27f5e0 │ │ │ │ ldr r1, [pc, #168] @ 2f51a4 │ │ │ │ mov r2, #8 │ │ │ │ @@ -122200,44 +122200,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 27ce20 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b795b0 │ │ │ │ + bl b79560 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f510c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl b79ad4 │ │ │ │ + bl b79a84 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2f5030 │ │ │ │ ldr r3, [pc, #80] @ 2f51a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f506c │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8ac4 │ │ │ │ b 2f506c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f5090 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01113df0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011246d4 │ │ │ │ tsteq r1, ip, asr sp │ │ │ │ - addseq r2, sl, r8, ror #21 │ │ │ │ - addeq r8, ip, ip, asr #13 │ │ │ │ - addeq r8, ip, ip, lsr #13 │ │ │ │ + umullseq r2, sl, r8, sl │ │ │ │ + addeq r8, ip, ip, ror r6 │ │ │ │ + addeq r8, ip, ip, asr r6 │ │ │ │ @ instruction: 0x011245b4 │ │ │ │ │ │ │ │ 002f51ac : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 27cda8 │ │ │ │ @@ -122264,15 +122264,15 @@ │ │ │ │ bl 2eb1ec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2ed21c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -122350,15 +122350,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -122420,18 +122420,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cafc │ │ │ │ b 2f5438 │ │ │ │ tsteq r1, r4, ror #22 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ + addeq r8, ip, r4, lsl #9 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x008c83bc │ │ │ │ - addeq r8, ip, r0, asr r3 │ │ │ │ + addeq r8, ip, ip, ror #6 │ │ │ │ + addeq r8, ip, r0, lsl #6 │ │ │ │ │ │ │ │ 002f5498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -122439,15 +122439,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f54c8 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 27f124 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b b93474 │ │ │ │ + b b93424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122967,17 +122967,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011138f8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r8, asr #11 │ │ │ │ - adceq r6, r4, r0, lsl #6 │ │ │ │ - addeq r7, ip, r4, lsl fp │ │ │ │ - addeq r7, ip, r0, lsr fp │ │ │ │ + @ instruction: 0x00a462b0 │ │ │ │ + addeq r7, ip, r4, asr #21 │ │ │ │ + addeq r7, ip, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -123513,17 +123513,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrheq r3, [r1, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r8, ror sp │ │ │ │ - adceq r5, r4, ip, ror sl │ │ │ │ - umulleq r7, ip, r0, r2 │ │ │ │ - addeq r7, ip, ip, lsr #5 │ │ │ │ + adceq r5, r4, ip, lsr #20 │ │ │ │ + addeq r7, ip, r0, asr #4 │ │ │ │ + addeq r7, ip, ip, asr r2 │ │ │ │ │ │ │ │ 002f65a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -123716,25 +123716,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123766,15 +123766,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 27f5e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2f69a4 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -123788,15 +123788,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -124111,15 +124111,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2f6c0c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f7d8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2f7114 │ │ │ │ bl 2de3e8 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124139,15 +124139,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 27e9e0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f7d8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2f7114 │ │ │ │ bl 2de3e8 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124201,15 +124201,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2ed19c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2f7118 │ │ │ │ ldr r3, [pc, #156] @ 2f70f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -124247,17 +124247,17 @@ │ │ │ │ bl 27cc28 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f704c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, asr #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - adceq r5, r4, r4, asr #5 │ │ │ │ + adceq r5, r4, r4, ror r2 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - addeq r3, ip, r0, ror lr │ │ │ │ + addeq r3, ip, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -124267,15 +124267,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 27ce74 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 27dbb8 │ │ │ │ @@ -124386,15 +124386,15 @@ │ │ │ │ beq 2f7458 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2f73fc │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -124430,15 +124430,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed19c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -124513,18 +124513,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cafc │ │ │ │ b 2f74ec │ │ │ │ tsteq r1, r4, lsr fp │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r4, ror #26 │ │ │ │ - addeq r6, ip, r0, lsr r3 │ │ │ │ + addeq r6, ip, r0, ror #5 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r6, ip, r4, lsl #7 │ │ │ │ - @ instruction: 0x008c62b4 │ │ │ │ + addeq r6, ip, r4, lsr r3 │ │ │ │ + addeq r6, ip, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2f77ec │ │ │ │ @@ -124644,15 +124644,15 @@ │ │ │ │ bgt 2f7604 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2f77a4 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2f77a4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -124671,15 +124671,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2f777c │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ b 2f77a8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2f77f8 │ │ │ │ ldr r3, [pc, #60] @ 2f77f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124848,15 +124848,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7ad0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124874,15 +124874,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7aac │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ b 2f7ad4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7b20 │ │ │ │ ldr r3, [pc, #60] @ 2f7b1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125050,15 +125050,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7df8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -125076,15 +125076,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7dd4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ b 2f7dfc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7e48 │ │ │ │ ldr r3, [pc, #60] @ 2f7e44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125231,32 +125231,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r4, r4, r4, ror #1 │ │ │ │ - adceq r4, r4, ip, lsr #1 │ │ │ │ - adceq r4, r4, r4, ror r0 │ │ │ │ - adceq r4, r4, ip, lsr r0 │ │ │ │ - strdeq r3, [r4], ip @ │ │ │ │ + umlaleq r4, r4, r4, r0 @ │ │ │ │ + adceq r4, r4, ip, asr r0 │ │ │ │ + adceq r4, r4, r4, lsr #32 │ │ │ │ + adceq r3, r4, ip, ror #31 │ │ │ │ + adceq r3, r4, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -125471,15 +125471,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2f82a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, asr ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r0, ror #28 │ │ │ │ + adceq r3, r4, r0, lsl lr │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x01110a90 │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -125543,15 +125543,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umlaleq r3, r4, r0, fp │ │ │ │ + adceq r3, r4, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2f87d8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -125599,15 +125599,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f87b4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 27eb0c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ead0 │ │ │ │ @@ -125683,15 +125683,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2ed19c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2f87f0 │ │ │ │ ldr r3, [pc, #92] @ 2f87dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -126221,15 +126221,15 @@ │ │ │ │ b 2f8f38 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2f8e64 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011104d4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r3, r4, r0, ror #13 │ │ │ │ + umlaleq r3, r4, r0, r6 │ │ │ │ tsteq r1, r8, asr #3 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -126240,15 +126240,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2f9f04 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f97d0 │ │ │ │ @@ -126294,25 +126294,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2f9f08 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r0, #1 │ │ │ │ ble 2f936c │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -126438,20 +126438,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl bb3330 │ │ │ │ + bl bb32e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl bb3308 │ │ │ │ + bl bb32b8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f9488 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2f90e4 │ │ │ │ @@ -126631,15 +126631,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2f9cb8 │ │ │ │ @@ -126740,15 +126740,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2f9f24 │ │ │ │ bl 27f5e0 │ │ │ │ ldr r3, [pc, #1860] @ 2f9f28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl b6e2c4 │ │ │ │ + bl b6e274 │ │ │ │ b 2f9040 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f9240 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2f9188 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f93fc │ │ │ │ @@ -126791,15 +126791,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2f987c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2fae64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4f50 │ │ │ │ + bl bb4f00 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2f98dc │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2f99f8 │ │ │ │ @@ -127011,15 +127011,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2f96fc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -127194,26 +127194,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2f91d4 │ │ │ │ mov ip, #0 │ │ │ │ b 2f9454 │ │ │ │ tstpeq r0, ip, ror #27 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - adceq r2, r4, r8, lsr #30 │ │ │ │ - adceq r2, r4, ip, lsl sp │ │ │ │ + ldrdeq r2, [r4], r8 @ │ │ │ │ + adceq r2, r4, ip, asr #25 │ │ │ │ tstpeq r0, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r4, r8, lsr fp │ │ │ │ + adceq r2, r4, r8, ror #21 │ │ │ │ @ instruction: 0x0110f8d0 │ │ │ │ - @ instruction: 0x00a42ab8 │ │ │ │ - adceq r2, r4, r4, lsr sl │ │ │ │ + adceq r2, r4, r8, ror #20 │ │ │ │ + adceq r2, r4, r4, ror #19 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ tstpeq r0, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r4, ip, ror #11 │ │ │ │ - @ instruction: 0x00a425b0 │ │ │ │ + umlaleq r2, r4, ip, r5 │ │ │ │ + adceq r2, r4, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -127235,15 +127235,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2fa008 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2f9fe8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -127311,15 +127311,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r2, r4, r8, lsr #1 │ │ │ │ + adceq r2, r4, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -127357,15 +127357,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2fab58 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl bb32f4 │ │ │ │ + bl bb32a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2faaec │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2faa24 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -127375,15 +127375,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2fab5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2fab44 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127982,16 +127982,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2fa460 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2fa328 │ │ │ │ - adceq r1, r4, r8, lsr #29 │ │ │ │ - adceq r1, r4, r4, ror #28 │ │ │ │ + adceq r1, r4, r8, asr lr │ │ │ │ + adceq r1, r4, r4, lsl lr │ │ │ │ │ │ │ │ 002fab60 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -128026,28 +128026,28 @@ │ │ │ │ bl 27f124 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2fabb8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b b93474 │ │ │ │ + b b93424 │ │ │ │ │ │ │ │ 002fac28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128299,21 +128299,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -128428,15 +128428,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r1, [r4], r8 @ │ │ │ │ + adceq r1, r4, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128738,19 +128738,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110dbd0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, ror #19 │ │ │ │ - adceq r0, r4, r8, asr lr │ │ │ │ + adceq r0, r4, r8, lsl #28 │ │ │ │ @ instruction: 0x0110d7b4 │ │ │ │ - strdeq r0, [r4], r4 @ │ │ │ │ - ldrdeq r2, [ip], ip │ │ │ │ - strdeq r2, [ip], r0 │ │ │ │ + adceq r0, r4, r4, lsr #25 │ │ │ │ + addeq r2, ip, ip, lsl #3 │ │ │ │ + addeq r2, ip, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128981,15 +128981,15 @@ │ │ │ │ bhi 2fb934 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -129006,15 +129006,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2fbba4 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -129845,20 +129845,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r4, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r8, ror #29 │ │ │ │ + umlaleq pc, r3, r8, lr @ │ │ │ │ @ instruction: 0x0110c7f4 │ │ │ │ tsteq r0, ip, lsr #15 │ │ │ │ - adceq pc, r3, r4, lsr #23 │ │ │ │ - addeq r1, ip, ip, lsl #1 │ │ │ │ - addeq r1, ip, r0, lsr #1 │ │ │ │ + adceq pc, r3, r4, asr fp @ │ │ │ │ + addeq r1, ip, ip, lsr r0 │ │ │ │ + addeq r1, ip, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130211,19 +130211,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110c598 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, lsr #18 │ │ │ │ + ldrdeq pc, [r3], r4 @ │ │ │ │ tsteq r0, ip, lsl #5 │ │ │ │ - adceq pc, r3, ip, ror #11 │ │ │ │ - ldrdeq r0, [ip], r4 │ │ │ │ - addeq r0, ip, r8, ror #21 │ │ │ │ + umlaleq pc, r3, ip, r5 @ │ │ │ │ + addeq r0, ip, r4, lsl #21 │ │ │ │ + umulleq r0, ip, r8, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130574,19 +130574,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r4, ror #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq pc, r3, r4, ror r3 @ │ │ │ │ + adceq pc, r3, r4, lsr #6 │ │ │ │ @ instruction: 0x0110bcdc │ │ │ │ - adceq pc, r3, r0, asr #32 │ │ │ │ - addeq r0, ip, r8, lsr #10 │ │ │ │ - addeq r0, ip, ip, lsr r5 │ │ │ │ + strdeq lr, [r3], r0 @ │ │ │ │ + ldrdeq r0, [ip], r8 │ │ │ │ + addeq r0, ip, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -131322,20 +131322,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq lr, [r3], r4 @ │ │ │ │ + adceq lr, r3, r4, lsl #15 │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ @ instruction: 0x0110b098 │ │ │ │ - umlaleq lr, r3, r0, r4 │ │ │ │ - addeq pc, fp, r8, ror r9 @ │ │ │ │ - addeq pc, fp, ip, lsl #19 │ │ │ │ + adceq lr, r3, r0, asr #8 │ │ │ │ + addeq pc, fp, r8, lsr #18 │ │ │ │ + addeq pc, fp, ip, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131688,19 +131688,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsl #29 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r3, r0, lsl r2 │ │ │ │ + adceq lr, r3, r0, asr #3 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ - ldrdeq sp, [r3], r8 @ │ │ │ │ - addeq pc, fp, r0, asr #7 │ │ │ │ - ldrdeq pc, [fp], r4 │ │ │ │ + adceq sp, r3, r8, lsl #29 │ │ │ │ + addeq pc, fp, r0, ror r3 @ │ │ │ │ + addeq pc, fp, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -132051,19 +132051,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110a8d0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r0, ror #24 │ │ │ │ + adceq sp, r3, r0, lsl ip │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ - adceq sp, r3, ip, lsr #18 │ │ │ │ - addeq lr, fp, r4, lsl lr │ │ │ │ - addeq lr, fp, r8, lsr #28 │ │ │ │ + ldrdeq sp, [r3], ip @ │ │ │ │ + addeq lr, fp, r4, asr #27 │ │ │ │ + ldrdeq lr, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132809,20 +132809,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsl r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sp, r3, r0, ror r0 │ │ │ │ + adceq sp, r3, r0, lsr #32 │ │ │ │ tsteq r0, ip, ror #19 │ │ │ │ @ instruction: 0x0110999c │ │ │ │ - adceq ip, r3, r4, asr sp │ │ │ │ - addeq lr, fp, ip, lsr r2 │ │ │ │ - addeq lr, fp, r0, asr r2 │ │ │ │ + adceq ip, r3, r4, lsl #26 │ │ │ │ + addeq lr, fp, ip, ror #3 │ │ │ │ + addeq lr, fp, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -133568,20 +133568,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umlaleq ip, r3, r4, r4 │ │ │ │ + adceq ip, r3, r4, asr #8 │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ tsteq r0, r0, asr #27 │ │ │ │ - adceq ip, r3, r8, ror r1 │ │ │ │ - addeq sp, fp, r0, ror #12 │ │ │ │ - addeq sp, fp, r4, ror r6 │ │ │ │ + adceq ip, r3, r8, lsr #2 │ │ │ │ + addeq sp, fp, r0, lsl r6 │ │ │ │ + addeq sp, fp, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134338,20 +134338,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r4, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq fp, r3, ip, lsl #17 │ │ │ │ + adceq fp, r3, ip, lsr r8 │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ @ instruction: 0x011081b8 │ │ │ │ - adceq fp, r3, r0, ror r5 │ │ │ │ - addeq ip, fp, r8, asr sl │ │ │ │ - addeq ip, fp, ip, ror #20 │ │ │ │ + adceq fp, r3, r0, lsr #10 │ │ │ │ + addeq ip, fp, r8, lsl #20 │ │ │ │ + addeq ip, fp, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -135108,20 +135108,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, ip, asr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq sl, r3, r4, lsl #25 │ │ │ │ + adceq sl, r3, r4, lsr ip │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ @ instruction: 0x011075b0 │ │ │ │ - adceq sl, r3, r8, ror #18 │ │ │ │ - addeq fp, fp, r0, asr lr │ │ │ │ - addeq fp, fp, r4, ror #28 │ │ │ │ + adceq sl, r3, r8, lsl r9 │ │ │ │ + addeq fp, fp, r0, lsl #28 │ │ │ │ + addeq fp, fp, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -135136,15 +135136,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 301f08 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -135217,15 +135217,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 301c78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 30255c │ │ │ │ mvn r1, #0 │ │ │ │ @@ -135250,15 +135250,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 302528 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -135817,19 +135817,19 @@ │ │ │ │ bl 27cafc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 301cf4 │ │ │ │ tsteq r0, ip, asr r3 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r4, ror #26 │ │ │ │ - addeq fp, fp, r4, ror fp │ │ │ │ + addeq fp, fp, r4, lsr #22 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x008bb3b0 │ │ │ │ - addeq fp, fp, r8, lsl #5 │ │ │ │ + addeq fp, fp, r0, ror #6 │ │ │ │ + addeq fp, fp, r8, lsr r2 │ │ │ │ │ │ │ │ 00302578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -135879,22 +135879,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 302640 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 27f124 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b b93474 │ │ │ │ + b b93424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 30290c │ │ │ │ ldr r3, [pc, #656] @ 302910 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135982,22 +135982,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 302930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 302818 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 302764 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -136023,66 +136023,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #168] @ 302938 │ │ │ │ ldr r3, [pc, #168] @ 30293c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 302940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3026cc │ │ │ │ ldr r0, [pc, #124] @ 302944 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302800 │ │ │ │ ldr r0, [pc, #100] @ 302948 │ │ │ │ ldr r3, [pc, #100] @ 30294c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 302950 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3026cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, lsl #14 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq fp, fp, r4, ror #1 │ │ │ │ + umulleq fp, fp, r4, r0 @ │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - addseq sp, r8, ip, ror r0 │ │ │ │ - addeq fp, fp, r4, lsl #2 │ │ │ │ - addeq sl, fp, r0, lsl #13 │ │ │ │ - addeq fp, fp, r4, ror r0 │ │ │ │ - addseq sp, r8, r8, lsr #32 │ │ │ │ - addeq fp, fp, r8, lsr #1 │ │ │ │ - addeq sl, fp, r8, lsr #13 │ │ │ │ + addseq sp, r8, ip, lsr #32 │ │ │ │ + strheq fp, [fp], r4 │ │ │ │ + addeq sl, fp, r0, lsr r6 │ │ │ │ + addeq fp, fp, r4, lsr #32 │ │ │ │ + @ instruction: 0x0098cfd8 │ │ │ │ + addeq fp, fp, r8, asr r0 │ │ │ │ + addeq sl, fp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 302e30 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136159,55 +136159,55 @@ │ │ │ │ bne 302b4c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 984648 │ │ │ │ + bl 9845f8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 302c5c │ │ │ │ ldr fp, [pc, #916] @ 302e4c │ │ │ │ ldr r9, [pc, #916] @ 302e50 │ │ │ │ ldr sl, [pc, #916] @ 302e54 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #884] @ 302e58 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 302c8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 984de0 │ │ │ │ + bl 984d90 │ │ │ │ ldr r1, [pc, #816] @ 302e5c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984b28 │ │ │ │ + bl 984ad8 │ │ │ │ b 3029e4 │ │ │ │ bl 27d414 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 302a8c │ │ │ │ ldr r3, [pc, #768] @ 302e60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -136216,22 +136216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 302e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 302a64 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136254,38 +136254,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #576] @ 302e6c │ │ │ │ ldr r3, [pc, #576] @ 302e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 302e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3029c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 302d5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecff8 │ │ │ │ b 3029e4 │ │ │ │ ldr r3, [pc, #484] @ 302e78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136303,43 +136303,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #396] @ 302e7c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 302e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302b1c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 302e84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302ba8 │ │ │ │ ldr r0, [pc, #336] @ 302e88 │ │ │ │ ldr r3, [pc, #336] @ 302e8c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 302e90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3029c8 │ │ │ │ ldr r3, [pc, #260] @ 302e68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302c78 │ │ │ │ ldr r3, [pc, #208] @ 302e48 │ │ │ │ @@ -136355,76 +136355,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #212] @ 302e94 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 302e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302c78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 302e9c │ │ │ │ ldr r0, [pc, #168] @ 302ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302b1c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 302ea4 │ │ │ │ ldr r0, [pc, #144] @ 302ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302c78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, asr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r5, fp, ip, lsl #16 │ │ │ │ - addeq r5, fp, r8, lsr #16 │ │ │ │ - adceq r9, r3, r0, lsr #28 │ │ │ │ - addeq sl, fp, ip, lsr #31 │ │ │ │ + @ instruction: 0x008b57bc │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ + ldrdeq r9, [r3], r0 @ │ │ │ │ + addeq sl, fp, ip, asr pc │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, fp, ip, lsl #28 │ │ │ │ + @ instruction: 0x008badbc │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - addseq ip, r8, r0, ror #25 │ │ │ │ - addeq sl, fp, r8, lsr #28 │ │ │ │ - addeq sl, fp, r4, ror #5 │ │ │ │ + umullseq ip, r8, r0, ip │ │ │ │ + ldrdeq sl, [fp], r8 │ │ │ │ + umulleq sl, fp, r4, r2 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - addseq r6, r5, ip, asr #30 │ │ │ │ - umulleq sl, fp, r0, sp │ │ │ │ - addeq sl, fp, r4, ror #25 │ │ │ │ - @ instruction: 0x0098cbd4 │ │ │ │ - addeq sl, fp, r4, lsl sp │ │ │ │ - addeq sl, fp, r4, asr r2 │ │ │ │ - @ instruction: 0x008bacb8 │ │ │ │ - addeq sl, fp, r8, asr r1 │ │ │ │ - addseq r6, r5, r8, asr #28 │ │ │ │ - strdeq sl, [fp], r4 │ │ │ │ - addeq sl, fp, r4, ror #24 │ │ │ │ - addeq sl, fp, r4, lsl #3 │ │ │ │ + @ instruction: 0x00956efc │ │ │ │ + addeq sl, fp, r0, asr #26 │ │ │ │ + umulleq sl, fp, r4, ip │ │ │ │ + addseq ip, r8, r4, lsl #23 │ │ │ │ + addeq sl, fp, r4, asr #25 │ │ │ │ + addeq sl, fp, r4, lsl #4 │ │ │ │ + addeq sl, fp, r8, ror #24 │ │ │ │ + addeq sl, fp, r8, lsl #2 │ │ │ │ + @ instruction: 0x00956df8 │ │ │ │ + addeq sl, fp, r4, lsr #25 │ │ │ │ + addeq sl, fp, r4, lsl ip │ │ │ │ + addeq sl, fp, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 3031f4 │ │ │ │ ldr r3, [pc, #816] @ 3031f8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136433,15 +136433,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 98d2cc │ │ │ │ + bl 98d27c │ │ │ │ ldr r5, [pc, #772] @ 3031fc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 302f6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 302f64 │ │ │ │ @@ -136450,15 +136450,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 303204 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -136468,25 +136468,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 27d414 │ │ │ │ b 302f0c │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #644] @ 303208 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 303078 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecff8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ ldr r2, [pc, #608] @ 30320c │ │ │ │ ldr r3, [pc, #584] @ 3031f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136554,26 +136554,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #324] @ 303220 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 303224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302f94 │ │ │ │ ldr r3, [pc, #264] @ 303214 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30302c │ │ │ │ ldr r3, [pc, #248] @ 303218 │ │ │ │ @@ -136590,72 +136590,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #188] @ 303228 │ │ │ │ ldr r2, [pc, #188] @ 30322c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 303230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30302c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 303234 │ │ │ │ ldr r0, [pc, #136] @ 303238 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 302f94 │ │ │ │ ldr r1, [pc, #112] @ 30323c │ │ │ │ ldr r3, [pc, #112] @ 303240 │ │ │ │ ldr r0, [pc, #112] @ 303244 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30302c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, ror lr │ │ │ │ - adceq r9, r3, r0, lsr #19 │ │ │ │ + adceq r9, r3, r0, asr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ - adceq r9, r3, r0, lsl #17 │ │ │ │ + adceq r9, r3, r0, lsr r8 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, fp, r0, asr sl │ │ │ │ - addeq r9, fp, ip, lsr lr │ │ │ │ - addseq ip, r8, r0, lsr #15 │ │ │ │ - ldrdeq sl, [fp], r4 │ │ │ │ - addeq r9, fp, r0, lsr #27 │ │ │ │ - addeq sl, fp, r0, lsl #19 │ │ │ │ + addeq sl, fp, r0, lsl #20 │ │ │ │ addeq r9, fp, ip, ror #27 │ │ │ │ - addseq ip, r8, ip, lsr r7 │ │ │ │ - addeq sl, fp, ip, ror #18 │ │ │ │ - addeq r9, fp, r4, asr #27 │ │ │ │ + addseq ip, r8, r0, asr r7 │ │ │ │ + addeq sl, fp, r4, lsl #19 │ │ │ │ + addeq r9, fp, r0, asr sp │ │ │ │ + addeq sl, fp, r0, lsr r9 │ │ │ │ + umulleq r9, fp, ip, sp │ │ │ │ + addseq ip, r8, ip, ror #13 │ │ │ │ + addeq sl, fp, ip, lsl r9 │ │ │ │ + addeq r9, fp, r4, ror sp │ │ │ │ │ │ │ │ 00303248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -136683,28 +136683,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 98d2cc │ │ │ │ + bl 98d27c │ │ │ │ cmp r0, #0 │ │ │ │ bne 303354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 30334c │ │ │ │ ldr r2, [pc, #136] @ 303374 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 303378 │ │ │ │ ldr r3, [pc, #92] @ 303370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136720,15 +136720,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d414 │ │ │ │ b 3032e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecff8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ b 303308 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ tsteq r0, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -136743,23 +136743,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 98d2cc │ │ │ │ + bl 98d27c │ │ │ │ ldr r5, [pc, #176] @ 303478 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 303424 │ │ │ │ bl 2ecff8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ ldr r2, [pc, #148] @ 30347c │ │ │ │ ldr r3, [pc, #136] @ 303474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136782,15 +136782,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3033e0 │ │ │ │ bl 27d414 │ │ │ │ b 303434 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @@ -136817,51 +136817,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 3035c0 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 3035b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9883e0 │ │ │ │ + bl 988390 │ │ │ │ ldr r9, [pc, #420] @ 30368c │ │ │ │ ldr r7, [pc, #420] @ 303690 │ │ │ │ ldr sl, [pc, #420] @ 303694 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #384] @ 303698 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #344] @ 30369c │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3035d0 │ │ │ │ ldr r1, [pc, #320] @ 3036a0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9885e0 │ │ │ │ + bl 988590 │ │ │ │ ldr r2, [pc, #300] @ 3036a4 │ │ │ │ ldr r3, [pc, #264] @ 303684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136900,53 +136900,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #128] @ 3036b4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3036b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 303558 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 3036bc │ │ │ │ ldr r0, [pc, #84] @ 3036c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 303558 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, lsr r9 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - adceq r9, r3, ip, lsl r4 │ │ │ │ - addeq sl, fp, ip, asr #12 │ │ │ │ + addeq r4, fp, ip, lsl #27 │ │ │ │ + addeq r4, fp, r8, lsr #27 │ │ │ │ + adceq r9, r3, ip, asr #7 │ │ │ │ + strdeq sl, [fp], ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ tsteq r0, ip, ror r8 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq lr, r9, ip, ror #1 │ │ │ │ - addeq sl, fp, ip, asr #8 │ │ │ │ - ldrheq lr, [r9], r8 │ │ │ │ - addeq sl, fp, ip, ror r4 │ │ │ │ + umullseq lr, r9, ip, r0 │ │ │ │ + strdeq sl, [fp], ip │ │ │ │ + addseq lr, r9, r8, rrx │ │ │ │ + addeq sl, fp, ip, lsr #8 │ │ │ │ │ │ │ │ 003036c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -136971,57 +136971,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 984648 │ │ │ │ + bl 9845f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 30382c │ │ │ │ ldr fp, [pc, #440] @ 303908 │ │ │ │ ldr r8, [pc, #440] @ 30390c │ │ │ │ ldr sl, [pc, #440] @ 303910 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #408] @ 303914 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988aa4 │ │ │ │ + bl 988a54 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #368] @ 303918 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30384c │ │ │ │ mov r0, r6 │ │ │ │ - bl 984de0 │ │ │ │ + bl 984d90 │ │ │ │ ldr r1, [pc, #336] @ 30391c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984b28 │ │ │ │ + bl 984ad8 │ │ │ │ ldr r2, [pc, #304] @ 303920 │ │ │ │ ldr r3, [pc, #268] @ 303900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137032,15 +137032,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecff8 │ │ │ │ b 3037e8 │ │ │ │ bl 27d414 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 303718 │ │ │ │ ldr r3, [pc, #208] @ 303924 │ │ │ │ @@ -137061,53 +137061,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #128] @ 303930 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 303934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3037bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 303938 │ │ │ │ ldr r0, [pc, #84] @ 30393c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3037bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011056f8 │ │ │ │ - addeq r4, fp, r4, ror fp │ │ │ │ - umulleq r4, fp, r0, fp │ │ │ │ - @ instruction: 0x00a391b4 │ │ │ │ - addeq sl, fp, r0, lsl #8 │ │ │ │ + addeq r4, fp, r4, lsr #22 │ │ │ │ + addeq r4, fp, r0, asr #22 │ │ │ │ + adceq r9, r3, r4, ror #2 │ │ │ │ + @ instruction: 0x008ba3b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ tsteq r0, r4, lsl #12 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq r6, r5, ip, lsl #7 │ │ │ │ - ldrdeq sl, [fp], r0 │ │ │ │ - addseq r6, r5, r8, asr r3 │ │ │ │ - addeq sl, fp, r4, lsl #4 │ │ │ │ + addseq r6, r5, ip, lsr r3 │ │ │ │ + addeq sl, fp, r0, lsl #3 │ │ │ │ + addseq r6, r5, r8, lsl #6 │ │ │ │ + @ instruction: 0x008ba1b4 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -137165,15 +137165,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3039f8 │ │ │ │ ldr r5, [pc, #1400] @ 303fb0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3043b0 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 303fb4 │ │ │ │ ldr r3, [pc, #1364] @ 303fb8 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -137197,15 +137197,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 303b84 │ │ │ │ ldr r1, [pc, #1284] @ 303fc0 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 303fc4 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -137220,17 +137220,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6d6b0 │ │ │ │ + bl b6d660 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 303fcc │ │ │ │ ldr r3, [pc, #1104] @ 303f94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -137246,34 +137246,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b93444 │ │ │ │ + bl b933f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30418c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 303fd0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 303fd4 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b93238 │ │ │ │ + bl b931e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -137409,15 +137409,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137426,15 +137426,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 303fdc │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 303d30 │ │ │ │ mov r6, r3 │ │ │ │ b 303a30 │ │ │ │ ldr r1, [pc, #368] @ 303fe0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -137451,15 +137451,15 @@ │ │ │ │ bne 30426c │ │ │ │ ldr r0, [pc, #312] @ 303fe4 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 303da4 │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -137483,20 +137483,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 303fe8 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137509,47 +137509,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, r4, ror r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ tsteq r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - @ instruction: 0x008ba1bc │ │ │ │ - umulleq sl, fp, ip, r1 │ │ │ │ + addeq sl, fp, ip, ror #2 │ │ │ │ + addeq sl, fp, ip, asr #2 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addeq sl, fp, r4, asr r1 │ │ │ │ + addeq sl, fp, r4, lsl #2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r8, [fp], r4 │ │ │ │ - addeq r8, fp, r0, asr #13 │ │ │ │ - strheq sl, [fp], r4 │ │ │ │ - addeq sl, fp, r0, lsl #1 │ │ │ │ + addeq r8, fp, r4, lsr #13 │ │ │ │ + addeq r8, fp, r0, ror r6 │ │ │ │ + addeq sl, fp, r4, rrx │ │ │ │ + addeq sl, fp, r0, lsr r0 │ │ │ │ @ instruction: 0x011052b4 │ │ │ │ - ldrdeq r8, [fp], r4 │ │ │ │ - addeq r9, fp, ip, ror #31 │ │ │ │ + addeq r8, fp, r4, lsl #11 │ │ │ │ + umulleq r9, fp, ip, pc @ │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - ldrdeq r9, [fp], ip │ │ │ │ + addeq r9, fp, ip, lsl #29 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - addeq r9, fp, r4, ror sp │ │ │ │ - addeq r8, fp, r0, asr r2 │ │ │ │ - addeq r8, fp, r0, lsl r1 │ │ │ │ - addeq r8, fp, r4, asr #32 │ │ │ │ + addeq r9, fp, r4, lsr #26 │ │ │ │ + addeq r8, fp, r0, lsl #4 │ │ │ │ + addeq r8, fp, r0, asr #1 │ │ │ │ + strdeq r7, [fp], r4 │ │ │ │ andeq r2, r0, r0, asr #10 │ │ │ │ - addeq r9, fp, r0, lsr #20 │ │ │ │ - strdeq r9, [fp], r8 │ │ │ │ - umulleq r9, fp, r8, sl │ │ │ │ + ldrdeq r9, [fp], r0 │ │ │ │ + addeq r9, fp, r8, lsr #17 │ │ │ │ + addeq r9, fp, r8, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r8, lsr #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, fp, ip, lsr sl │ │ │ │ - addeq r9, fp, ip, lsl #18 │ │ │ │ - addeq r9, fp, r8, lsr sl │ │ │ │ - adceq r8, r3, r4, lsl r5 │ │ │ │ - umulleq r9, fp, r0, r7 │ │ │ │ + addeq r9, fp, ip, ror #19 │ │ │ │ + @ instruction: 0x008b98bc │ │ │ │ + addeq r9, fp, r8, ror #19 │ │ │ │ + adceq r8, r3, r4, asr #9 │ │ │ │ + addeq r9, fp, r0, asr #14 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -137563,15 +137563,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 303fec │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -137587,46 +137587,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 304148 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl b938ac │ │ │ │ + bl b9385c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl b89320 │ │ │ │ + bl b892d0 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 303ff0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ b 303ac8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b93468 │ │ │ │ + bl b93418 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b93474 │ │ │ │ + bl b93424 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137639,15 +137639,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b936a0 │ │ │ │ + bl b93650 │ │ │ │ b 303b9c │ │ │ │ ldr r1, [pc, #-456] @ 303ff4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 303d10 │ │ │ │ ldr r1, [pc, #-452] @ 30400c │ │ │ │ @@ -137667,15 +137667,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137684,29 +137684,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 303ff8 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303d10 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137715,23 +137715,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 303ffc │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 303ec0 │ │ │ │ ldr r0, [pc, #-748] @ 304000 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 303d30 │ │ │ │ ldr r3, [pc, #-776] @ 304004 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 304050 │ │ │ │ ldr r3, [pc, #-792] @ 304008 │ │ │ │ @@ -137754,45 +137754,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 304014 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30405c │ │ │ │ mvn r0, #0 │ │ │ │ b 303b38 │ │ │ │ ldr r0, [pc, #-936] @ 304018 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303d10 │ │ │ │ ldr r0, [pc, #-968] @ 30401c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30405c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 304020 │ │ │ │ ldr r0, [pc, #-996] @ 304024 │ │ │ │ ldr r2, [pc, #-996] @ 304028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -137800,26 +137800,26 @@ │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl b6e708 │ │ │ │ + bl b6e6b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 303940 │ │ │ │ cmp r0, #0 │ │ │ │ beq 304434 │ │ │ │ ldr r5, [pc, #48] @ 30447c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl b6d604 │ │ │ │ + bl b6d5b4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6cba8 │ │ │ │ + bl b6cb58 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -137857,15 +137857,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -137879,18 +137879,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, ip, asr #18 │ │ │ │ tsteq pc, r8, ror #11 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r9, fp, r8, lsr #13 │ │ │ │ - adceq r8, r3, r4, ror #7 │ │ │ │ - addeq r9, fp, r0, asr r6 │ │ │ │ - ldrdeq r7, [fp], r8 │ │ │ │ + addeq r9, fp, r8, asr r6 │ │ │ │ + umlaleq r8, r3, r4, r3 │ │ │ │ + addeq r9, fp, r0, lsl #12 │ │ │ │ + addeq r7, fp, r8, lsl #11 │ │ │ │ │ │ │ │ 00304574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -137942,15 +137942,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [pc, #280] @ 30477c │ │ │ │ ldr r3, [pc, #244] @ 30475c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137983,52 +137983,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30478c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3045e0 │ │ │ │ ldr r0, [pc, #88] @ 304790 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3045e0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, asr #9 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r9, fp, r8, ror r5 │ │ │ │ - addeq r9, fp, ip, asr r5 │ │ │ │ + addeq r9, fp, r8, lsr #10 │ │ │ │ + addeq r9, fp, ip, lsl #10 │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ @ instruction: 0x01104790 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, fp, r0, lsr r7 │ │ │ │ - addeq r9, fp, r0, ror r7 │ │ │ │ + addeq r9, fp, r0, ror #13 │ │ │ │ + addeq r9, fp, r0, lsr #14 │ │ │ │ │ │ │ │ 00304794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 304844 │ │ │ │ @@ -138054,33 +138054,33 @@ │ │ │ │ beq 304818 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl b6d6b0 │ │ │ │ + bl b6d660 │ │ │ │ b 304820 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [pc, #44] @ 304854 │ │ │ │ ldr r1, [pc, #44] @ 304858 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ tsteq r0, r4, asr #12 │ │ │ │ @ instruction: 0x011f12fc │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - @ instruction: 0x008b93b8 │ │ │ │ + addeq r9, fp, r8, ror #6 │ │ │ │ tsteq pc, r8, lsl #5 │ │ │ │ - addeq r9, fp, r8, asr r3 │ │ │ │ + addeq r9, fp, r8, lsl #6 │ │ │ │ │ │ │ │ 0030485c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 30499c │ │ │ │ @@ -138103,20 +138103,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 3048d8 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl b93444 │ │ │ │ + bl b933f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 304954 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b938ac │ │ │ │ + bl b9385c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -138125,49 +138125,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304938 │ │ │ │ ldr r1, [pc, #140] @ 3049a8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2edad0 │ │ │ │ ldr r1, [pc, #108] @ 3049ac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6d044 │ │ │ │ + b b6cff4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 304994 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3048d8 │ │ │ │ ldr r2, [pc, #60] @ 3049b0 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3048d8 │ │ │ │ bl 27d414 │ │ │ │ b 304960 │ │ │ │ tsteq r0, r0, lsl #11 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r7, fp, r8, ror #17 │ │ │ │ - addeq r7, fp, r0, ror #16 │ │ │ │ - addeq r7, fp, ip, lsr r8 │ │ │ │ + umulleq r7, fp, r8, r8 │ │ │ │ + addeq r7, fp, r0, lsl r8 │ │ │ │ + addeq r7, fp, ip, ror #15 │ │ │ │ andeq r3, r0, r8, ror lr │ │ │ │ │ │ │ │ 003049b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138217,26 +138217,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 304a34 │ │ │ │ ldr r1, [pc, #52] @ 304ab8 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 30485c │ │ │ │ tsteq r0, r4, lsr #8 │ │ │ │ ldrsbeq r1, [pc, -ip] │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - umulleq r9, fp, ip, r1 │ │ │ │ + addeq r9, fp, ip, asr #2 │ │ │ │ @ instruction: 0x011f109c │ │ │ │ - addeq r9, fp, r4, ror r1 │ │ │ │ + addeq r9, fp, r4, lsr #2 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addeq r9, fp, r8, lsl #2 │ │ │ │ + strheq r9, [fp], r8 │ │ │ │ │ │ │ │ 00304abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 304b6c │ │ │ │ @@ -138251,41 +138251,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6d4fc │ │ │ │ + bl b6d4ac │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r2, [pc, #80] @ 304b70 │ │ │ │ ldr r1, [pc, #80] @ 304b74 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl b6e2e8 │ │ │ │ + bl b6e298 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x011f0fdc │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x008b93bc │ │ │ │ + addeq r9, fp, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 304de0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -138385,15 +138385,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed19c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2edad0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #184] @ 304df8 │ │ │ │ ldr r3, [pc, #160] @ 304de4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138435,17 +138435,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 304c5c │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ - umulleq r8, fp, r4, fp │ │ │ │ + addeq r8, fp, r4, asr #22 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - ldrdeq r7, [fp], r8 │ │ │ │ + addeq r7, fp, r8, lsl #9 │ │ │ │ ldrheq r4, [r0, -r4] │ │ │ │ tsteq r0, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 304ecc │ │ │ │ @@ -138487,22 +138487,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed320 │ │ │ │ ldr r1, [pc, #36] @ 304ed8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2edad0 │ │ │ │ @ instruction: 0x01103fdc │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r7, fp, ip, lsr r3 │ │ │ │ - addeq r7, fp, r8, asr #5 │ │ │ │ + addeq r7, fp, ip, ror #5 │ │ │ │ + addeq r7, fp, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 304f78 │ │ │ │ ldr r3, [pc, #132] @ 304f7c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138833,15 +138833,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2d36a4 │ │ │ │ b 3052b0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01103cfc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ - ldrdeq r8, [fp], ip │ │ │ │ + addeq r8, fp, ip, lsl #11 │ │ │ │ tsteq r0, ip, lsr #22 │ │ │ │ tsteq r0, r4, lsr #21 │ │ │ │ tsteq r0, ip, asr #20 │ │ │ │ │ │ │ │ 0030542c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138937,15 +138937,15 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ blne 3055ac │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - addseq r2, r9, r0, ror #12 │ │ │ │ + addseq r2, r9, r0, lsl r6 │ │ │ │ @ instruction: 0x01103898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -139018,40 +139018,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 305750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30567c │ │ │ │ ldr r0, [pc, #56] @ 305754 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 30567c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ tsteq r0, r4, ror #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r8, [fp], r4 │ │ │ │ - addeq r8, fp, ip, lsr #16 │ │ │ │ + addeq r8, fp, r4, lsr #15 │ │ │ │ + ldrdeq r8, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -139150,29 +139150,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 305a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3057c0 │ │ │ │ ldr r0, [pc, #244] @ 305a24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3057c0 │ │ │ │ ldr r3, [pc, #224] @ 305a28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305890 │ │ │ │ ldr r3, [pc, #188] @ 305a18 │ │ │ │ @@ -139189,54 +139189,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #132] @ 305a2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 305a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305890 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 305a34 │ │ │ │ ldr r0, [pc, #84] @ 305a38 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305890 │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, asr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ @ instruction: 0x011035d8 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, fp, ip, ror #12 │ │ │ │ - addeq r8, fp, r8, lsr #13 │ │ │ │ + addeq r8, fp, ip, lsl r6 │ │ │ │ + addeq r8, fp, r8, asr r6 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - addeq r8, fp, r4, ror r6 │ │ │ │ - addeq r7, fp, ip, ror #10 │ │ │ │ - addeq r8, fp, ip, lsr r6 │ │ │ │ - @ instruction: 0x008b75b8 │ │ │ │ + addeq r8, fp, r4, lsr #12 │ │ │ │ + addeq r7, fp, ip, lsl r5 │ │ │ │ + addeq r8, fp, ip, ror #11 │ │ │ │ + addeq r7, fp, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 305ca4 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139312,28 +139312,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #308] @ 305cc8 │ │ │ │ ldr r3, [pc, #308] @ 305ccc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 305cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305b04 │ │ │ │ ldr r3, [pc, #240] @ 305cbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305b04 │ │ │ │ ldr r3, [pc, #224] @ 305cc0 │ │ │ │ @@ -139351,15 +139351,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #164] @ 305cd4 │ │ │ │ ldr r3, [pc, #164] @ 305cd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 305cdc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -139370,48 +139370,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 305ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305b04 │ │ │ │ ldr r0, [pc, #108] @ 305cec │ │ │ │ ldr r3, [pc, #108] @ 305cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 305cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305b04 │ │ │ │ @ instruction: 0x01103394 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ tsteq r0, ip, lsr r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq r9, r8, r8, ror sp │ │ │ │ - umulleq r8, fp, ip, r4 │ │ │ │ - umulleq r7, fp, r0, r3 │ │ │ │ - @ instruction: 0x00989cdc │ │ │ │ - addeq r8, fp, r8, lsl r4 │ │ │ │ - strdeq r7, [fp], r4 │ │ │ │ - @ instruction: 0x00989cb8 │ │ │ │ - ldrdeq r8, [fp], r4 │ │ │ │ - addeq r7, fp, r8, lsr r3 │ │ │ │ + addseq r9, r8, r8, lsr #26 │ │ │ │ + addeq r8, fp, ip, asr #8 │ │ │ │ + addeq r7, fp, r0, asr #6 │ │ │ │ addseq r9, r8, ip, lsl #25 │ │ │ │ - addeq r8, fp, r0, asr #7 │ │ │ │ - addeq r7, fp, ip, lsl #6 │ │ │ │ + addeq r8, fp, r8, asr #7 │ │ │ │ + addeq r7, fp, r4, lsr #5 │ │ │ │ + addseq r9, r8, r8, ror #24 │ │ │ │ + addeq r8, fp, r4, lsl #7 │ │ │ │ + addeq r7, fp, r8, ror #5 │ │ │ │ + addseq r9, r8, ip, lsr ip │ │ │ │ + addeq r8, fp, r0, ror r3 │ │ │ │ + @ instruction: 0x008b72bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 306294 │ │ │ │ @@ -139447,15 +139447,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305dc8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 99f684 │ │ │ │ + bl 99f634 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305fc4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 305f48 │ │ │ │ @@ -139495,23 +139495,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3062b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 305d9c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -139535,24 +139535,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3062bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305dc8 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 305d9c │ │ │ │ b 305eac │ │ │ │ @@ -139573,46 +139573,46 @@ │ │ │ │ beq 306008 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3062c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305dc4 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 30618c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mvn r4, #0 │ │ │ │ b 305dc8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 3062c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305e88 │ │ │ │ ldr r0, [pc, #696] @ 3062c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305dc4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 27deb8 │ │ │ │ ldr r3, [pc, #616] @ 3062a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -139638,33 +139638,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #548] @ 3062d0 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3062d4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305fe8 │ │ │ │ ldr r0, [pc, #504] @ 3062d8 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305dc8 │ │ │ │ ldr r3, [pc, #424] @ 3062a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305fe8 │ │ │ │ ldr r3, [pc, #448] @ 3062cc │ │ │ │ @@ -139687,15 +139687,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #364] @ 3062dc │ │ │ │ ldr r3, [pc, #364] @ 3062e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3062e4 │ │ │ │ @@ -139719,88 +139719,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #248] @ 3062e8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3062ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305fe0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 3062f0 │ │ │ │ ldr r0, [pc, #200] @ 3062f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305fe0 │ │ │ │ ldr r3, [pc, #172] @ 3062f8 │ │ │ │ ldr r0, [pc, #172] @ 3062fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305fe8 │ │ │ │ ldr ip, [pc, #144] @ 306300 │ │ │ │ ldr r3, [pc, #144] @ 306304 │ │ │ │ ldr r0, [pc, #144] @ 306308 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 305fe8 │ │ │ │ ldrsbeq r3, [r0, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, lsr #1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, fp, r8, lsl r2 │ │ │ │ + addeq r8, fp, r8, asr #3 │ │ │ │ andeq r1, r0, ip, ror r7 │ │ │ │ - addeq r8, fp, r8, lsl #4 │ │ │ │ - addeq r8, fp, r4, ror r1 │ │ │ │ - addeq r8, fp, ip, ror #1 │ │ │ │ - addeq r8, fp, r8, ror #2 │ │ │ │ + @ instruction: 0x008b81b8 │ │ │ │ + addeq r8, fp, r4, lsr #2 │ │ │ │ + umulleq r8, fp, ip, r0 │ │ │ │ + addeq r8, fp, r8, lsl r1 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - @ instruction: 0x008b7fb8 │ │ │ │ - addeq r6, fp, ip, ror lr │ │ │ │ - umulleq r8, fp, r8, r0 │ │ │ │ - umullseq r9, r8, ip, r7 │ │ │ │ - addeq r7, fp, ip, lsl #30 │ │ │ │ - @ instruction: 0x008b6db0 │ │ │ │ - addeq r7, fp, r8, asr #31 │ │ │ │ - addeq r6, fp, r4, lsr #26 │ │ │ │ - umulleq r7, fp, r0, pc @ │ │ │ │ - addeq r6, fp, r8, ror sp │ │ │ │ - addeq r7, fp, r8, lsl lr │ │ │ │ - addeq r6, fp, r4, asr sp │ │ │ │ - umullseq r9, r8, r8, r6 │ │ │ │ - addeq r7, fp, r8, lsl #28 │ │ │ │ + addeq r7, fp, r8, ror #30 │ │ │ │ + addeq r6, fp, ip, lsr #28 │ │ │ │ + addeq r8, fp, r8, asr #32 │ │ │ │ + addseq r9, r8, ip, asr #14 │ │ │ │ + @ instruction: 0x008b7ebc │ │ │ │ + addeq r6, fp, r0, ror #26 │ │ │ │ + addeq r7, fp, r8, ror pc │ │ │ │ + ldrdeq r6, [fp], r4 │ │ │ │ + addeq r7, fp, r0, asr #30 │ │ │ │ addeq r6, fp, r8, lsr #26 │ │ │ │ + addeq r7, fp, r8, asr #27 │ │ │ │ + addeq r6, fp, r4, lsl #26 │ │ │ │ + addseq r9, r8, r8, asr #12 │ │ │ │ + @ instruction: 0x008b7db8 │ │ │ │ + ldrdeq r6, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 3069dc │ │ │ │ ldr r3, [pc, #1716] @ 3069e0 │ │ │ │ @@ -139927,26 +139927,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 306a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3063ac │ │ │ │ ldr r3, [pc, #1188] @ 306a04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306438 │ │ │ │ ldr r3, [pc, #1156] @ 3069f8 │ │ │ │ @@ -139963,23 +139963,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 306a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306438 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306680 │ │ │ │ ldr r3, [pc, #1052] @ 306a0c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140000,28 +140000,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #956] @ 306a10 │ │ │ │ ldr r3, [pc, #956] @ 306a14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 306a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed320 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed320 │ │ │ │ ldr r1, [pc, #892] @ 306a1c │ │ │ │ @@ -140039,21 +140039,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 306a20 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3063ac │ │ │ │ ldr r0, [pc, #816] @ 306a24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306438 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d45c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140087,29 +140087,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #632] @ 306a28 │ │ │ │ ldr r2, [pc, #632] @ 306a2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 306a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ ldr r3, [pc, #508] @ 3069e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 306894 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140132,27 +140132,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #464] @ 306a34 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 306a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 306a0c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3067f8 │ │ │ │ @@ -140171,110 +140171,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #316] @ 306a3c │ │ │ │ ldr r2, [pc, #316] @ 306a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 306a48 │ │ │ │ ldr r0, [pc, #264] @ 306a4c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ ldr r0, [pc, #240] @ 306a50 │ │ │ │ ldr r3, [pc, #240] @ 306a54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 306a58 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306680 │ │ │ │ ldr r1, [pc, #208] @ 306a5c │ │ │ │ ldr r3, [pc, #208] @ 306a60 │ │ │ │ ldr r0, [pc, #208] @ 306a64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ ldr r1, [pc, #176] @ 306a68 │ │ │ │ ldr r3, [pc, #176] @ 306a6c │ │ │ │ ldr r0, [pc, #176] @ 306a70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306720 │ │ │ │ tsteq r0, ip, asr #21 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, lsr #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0110299c │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r6, r0, ip, ror r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008b7cbc │ │ │ │ + addeq r7, fp, ip, ror #24 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ - umulleq r6, fp, r4, sl │ │ │ │ + addeq r6, fp, r4, asr #20 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - @ instruction: 0x009892b8 │ │ │ │ - ldrdeq r7, [fp], ip │ │ │ │ - @ instruction: 0x008b68bc │ │ │ │ - addeq r7, fp, r8, lsr #25 │ │ │ │ - @ instruction: 0x008b7bb8 │ │ │ │ - @ instruction: 0x008b69b8 │ │ │ │ - addseq r9, r8, ip, asr r1 │ │ │ │ - addeq r7, fp, ip, ror #22 │ │ │ │ - addeq r6, fp, ip, asr r7 │ │ │ │ - addeq r7, fp, r4, lsr #21 │ │ │ │ - @ instruction: 0x008b66b0 │ │ │ │ - addeq r7, fp, ip, asr #17 │ │ │ │ - addeq r7, fp, r8, ror #17 │ │ │ │ + addseq r9, r8, r8, ror #4 │ │ │ │ + addeq r7, fp, ip, lsl #25 │ │ │ │ + addeq r6, fp, ip, ror #16 │ │ │ │ + addeq r7, fp, r8, asr ip │ │ │ │ + addeq r7, fp, r8, ror #22 │ │ │ │ + addeq r6, fp, r8, ror #18 │ │ │ │ + addseq r9, r8, ip, lsl #2 │ │ │ │ + addeq r7, fp, ip, lsl fp │ │ │ │ + addeq r6, fp, ip, lsl #14 │ │ │ │ + addeq r7, fp, r4, asr sl │ │ │ │ + addeq r6, fp, r0, ror #12 │ │ │ │ + addeq r7, fp, ip, ror r8 │ │ │ │ + umulleq r7, fp, r8, r8 │ │ │ │ + @ instruction: 0x008b65bc │ │ │ │ + addeq r7, fp, r8, ror r9 │ │ │ │ addeq r6, fp, ip, lsl #12 │ │ │ │ - addeq r7, fp, r8, asr #19 │ │ │ │ - addeq r6, fp, ip, asr r6 │ │ │ │ - addseq r8, r8, ip, lsr #31 │ │ │ │ - addeq r7, fp, r8, asr #19 │ │ │ │ - addeq r6, fp, ip, lsr #12 │ │ │ │ - addseq r8, r8, ip, ror pc │ │ │ │ - addeq r7, fp, r8, lsl #19 │ │ │ │ - addeq r6, fp, r4, lsl #12 │ │ │ │ - addeq r7, fp, r0, lsl r8 │ │ │ │ - addeq r7, fp, r8, lsr #16 │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ + addseq r8, r8, ip, asr pc │ │ │ │ + addeq r7, fp, r8, ror r9 │ │ │ │ + ldrdeq r6, [fp], ip │ │ │ │ + addseq r8, r8, ip, lsr #30 │ │ │ │ + addeq r7, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x008b65b4 │ │ │ │ + addeq r7, fp, r0, asr #15 │ │ │ │ + ldrdeq r7, [fp], r8 │ │ │ │ + addeq r6, fp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 306c50 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140359,57 +140359,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #136] @ 306c78 │ │ │ │ ldr r3, [pc, #136] @ 306c7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 306c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306b74 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 306c84 │ │ │ │ ldr r3, [pc, #88] @ 306c88 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 306c8c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306b74 │ │ │ │ tsteq r0, ip, asr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ tsteq r0, r4, lsl #6 │ │ │ │ tsteq r0, r4, asr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addseq r8, r8, ip, lsl sp │ │ │ │ - addeq r7, fp, ip, ror #14 │ │ │ │ - addeq r6, fp, r0, lsr #6 │ │ │ │ - addseq r8, r8, r0, ror #25 │ │ │ │ - addeq r7, fp, r8, lsr #14 │ │ │ │ - addeq r6, fp, r0, ror #6 │ │ │ │ + addseq r8, r8, ip, asr #25 │ │ │ │ + addeq r7, fp, ip, lsl r7 │ │ │ │ + ldrdeq r6, [fp], r0 │ │ │ │ + umullseq r8, r8, r0, ip @ │ │ │ │ + ldrdeq r7, [fp], r8 │ │ │ │ + addeq r6, fp, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 307364 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -140538,26 +140538,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 307388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306d28 │ │ │ │ ldr r3, [pc, #1184] @ 30738c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306db4 │ │ │ │ ldr r3, [pc, #1152] @ 307380 │ │ │ │ @@ -140574,22 +140574,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 307390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306db4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307008 │ │ │ │ ldr r3, [pc, #1052] @ 307394 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140610,28 +140610,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #956] @ 307398 │ │ │ │ ldr r3, [pc, #956] @ 30739c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 3073a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed320 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed320 │ │ │ │ ldr r1, [pc, #892] @ 3073a4 │ │ │ │ @@ -140649,21 +140649,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 3073a8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306d28 │ │ │ │ ldr r0, [pc, #816] @ 3073ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 306db4 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d45c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140697,29 +140697,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #632] @ 3073b0 │ │ │ │ ldr r2, [pc, #632] @ 3073b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3073b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ ldr r2, [pc, #508] @ 307370 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30721c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140742,27 +140742,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #464] @ 3073bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3073c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 307394 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307180 │ │ │ │ @@ -140781,110 +140781,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #316] @ 3073c4 │ │ │ │ ldr r2, [pc, #316] @ 3073c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3073cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 3073d0 │ │ │ │ ldr r0, [pc, #264] @ 3073d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ ldr r0, [pc, #240] @ 3073d8 │ │ │ │ ldr r3, [pc, #240] @ 3073dc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 3073e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307008 │ │ │ │ ldr r1, [pc, #208] @ 3073e4 │ │ │ │ ldr r3, [pc, #208] @ 3073e8 │ │ │ │ ldr r0, [pc, #208] @ 3073ec │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ ldr r1, [pc, #176] @ 3073f0 │ │ │ │ ldr r3, [pc, #176] @ 3073f4 │ │ │ │ ldr r0, [pc, #176] @ 3073f8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3070a8 │ │ │ │ tsteq r0, r4, asr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, lsr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, fp, r4, lsr #9 │ │ │ │ + addeq r7, fp, r4, asr r4 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ - addeq r6, fp, ip, lsl #2 │ │ │ │ + strheq r6, [fp], ip │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ - addseq r8, r8, r0, lsr r9 │ │ │ │ - addeq r7, fp, r4, asr r3 │ │ │ │ - addeq r5, fp, r4, lsr pc │ │ │ │ - addeq r7, fp, r0, lsr #6 │ │ │ │ - addeq r7, fp, r0, lsr #7 │ │ │ │ - addeq r6, fp, r0, lsr r0 │ │ │ │ - @ instruction: 0x009887d4 │ │ │ │ - addeq r7, fp, r4, ror #3 │ │ │ │ - ldrdeq r5, [fp], r4 │ │ │ │ - addeq r7, fp, ip, lsl #5 │ │ │ │ - addeq r5, fp, r8, lsr #26 │ │ │ │ - addeq r6, fp, r4, asr #30 │ │ │ │ - addeq r6, fp, r0, ror #30 │ │ │ │ + addseq r8, r8, r0, ror #17 │ │ │ │ + addeq r7, fp, r4, lsl #6 │ │ │ │ + addeq r5, fp, r4, ror #29 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ + addeq r7, fp, r0, asr r3 │ │ │ │ + addeq r5, fp, r0, ror #31 │ │ │ │ + addseq r8, r8, r4, lsl #15 │ │ │ │ + umulleq r7, fp, r4, r1 │ │ │ │ + addeq r5, fp, r4, lsl #27 │ │ │ │ + addeq r7, fp, ip, lsr r2 │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ + strdeq r6, [fp], r4 │ │ │ │ + addeq r6, fp, r0, lsl pc │ │ │ │ + addeq r5, fp, r4, lsr ip │ │ │ │ + addeq r7, fp, r0, ror #2 │ │ │ │ addeq r5, fp, r4, lsl #25 │ │ │ │ - @ instruction: 0x008b71b0 │ │ │ │ - ldrdeq r5, [fp], r4 │ │ │ │ - addseq r8, r8, r4, lsr #12 │ │ │ │ - addeq r7, fp, r0, asr #32 │ │ │ │ - addeq r5, fp, r4, lsr #25 │ │ │ │ - @ instruction: 0x009885f4 │ │ │ │ - addeq r7, fp, r0 │ │ │ │ - addeq r5, fp, ip, ror ip │ │ │ │ - addeq r6, fp, r8, lsl #29 │ │ │ │ - addeq r6, fp, r0, lsr #29 │ │ │ │ - addeq r5, fp, r0, asr ip │ │ │ │ + @ instruction: 0x009885d4 │ │ │ │ + strdeq r6, [fp], r0 │ │ │ │ + addeq r5, fp, r4, asr ip │ │ │ │ + addseq r8, r8, r4, lsr #11 │ │ │ │ + @ instruction: 0x008b6fb0 │ │ │ │ + addeq r5, fp, ip, lsr #24 │ │ │ │ + addeq r6, fp, r8, lsr lr │ │ │ │ + addeq r6, fp, r0, asr lr │ │ │ │ + addeq r5, fp, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 3075d8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140969,57 +140969,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [pc, #136] @ 307600 │ │ │ │ ldr r3, [pc, #136] @ 307604 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 307608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3074fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 30760c │ │ │ │ ldr r3, [pc, #88] @ 307610 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 307614 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3074fc │ │ │ │ @ instruction: 0x011019d4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011019b0 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ tsteq r0, ip, ror r9 │ │ │ │ tsteq r0, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umullseq r8, r8, r4, r3 @ │ │ │ │ - addeq r6, fp, r4, lsl pc │ │ │ │ - umulleq r5, fp, r8, r9 │ │ │ │ - addseq r8, r8, r8, asr r3 │ │ │ │ - ldrdeq r6, [fp], r0 │ │ │ │ - ldrdeq r5, [fp], r8 │ │ │ │ + addseq r8, r8, r4, asr #6 │ │ │ │ + addeq r6, fp, r4, asr #29 │ │ │ │ + addeq r5, fp, r8, asr #18 │ │ │ │ + addseq r8, r8, r8, lsl #6 │ │ │ │ + addeq r6, fp, r0, lsl #29 │ │ │ │ + addeq r5, fp, r8, lsl #19 │ │ │ │ │ │ │ │ 00307618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 3076bc │ │ │ │ @@ -141047,26 +141047,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00980bf0 │ │ │ │ - addeq r6, fp, ip, lsr lr │ │ │ │ - @ instruction: 0x00a352bc │ │ │ │ - addeq r6, fp, ip, lsl lr │ │ │ │ + addseq r0, r8, r0, lsr #23 │ │ │ │ + addeq r6, fp, ip, ror #27 │ │ │ │ + adceq r5, r3, ip, ror #4 │ │ │ │ + addeq r6, fp, ip, asr #27 │ │ │ │ │ │ │ │ 003076cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -141143,15 +141143,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 989330 │ │ │ │ + bl 9892e0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 307abc │ │ │ │ ldr r3, [pc, #656] @ 307ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -141174,15 +141174,15 @@ │ │ │ │ bhi 307880 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 3079d8 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl b9365c │ │ │ │ + bl b9360c │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 3078a4 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 307934 │ │ │ │ mov r2, #0 │ │ │ │ @@ -141246,24 +141246,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 307ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 3078a4 │ │ │ │ ldr r2, [pc, #228] @ 307ac4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307880 │ │ │ │ @@ -141286,54 +141286,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 307adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307880 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 307ae0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 3078a4 │ │ │ │ ldr r0, [pc, #76] @ 307ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307880 │ │ │ │ tsteq r0, ip, lsl #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, ror r6 │ │ │ │ andeq r3, r0, r8, ror lr │ │ │ │ @ instruction: 0x011015d8 │ │ │ │ @ instruction: 0x011014f4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r4, [fp], r4 @ │ │ │ │ + addeq r4, fp, r4, lsl #9 │ │ │ │ andeq r2, r0, r8, lsr #30 │ │ │ │ - addeq r4, fp, r8, lsl #7 │ │ │ │ - umulleq r4, fp, r0, r4 │ │ │ │ - addeq r4, fp, ip, lsr #7 │ │ │ │ + addeq r4, fp, r8, lsr r3 │ │ │ │ + addeq r4, fp, r0, asr #8 │ │ │ │ + addeq r4, fp, ip, asr r3 │ │ │ │ │ │ │ │ 00307ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -141392,19 +141392,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 27e5cc │ │ │ │ cmp r0, r6 │ │ │ │ bne 307c04 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b93424 │ │ │ │ + bl b933d4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl b9360c │ │ │ │ + bl b935bc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 307b68 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecfa8 │ │ │ │ b 307b68 │ │ │ │ @@ -141436,44 +141436,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ ldr r8, [pc, #2736] @ 30874c │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307ee0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307cc8 │ │ │ │ ldr r0, [pc, #2712] @ 308750 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 981668 │ │ │ │ + bl 981618 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307fc4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307ed4 │ │ │ │ ldr r0, [pc, #2656] @ 308754 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 308758 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -141497,15 +141497,15 @@ │ │ │ │ bne 307d7c │ │ │ │ ldr r3, [pc, #2536] @ 30875c │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 3080cc │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 307da0 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -141514,15 +141514,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 981658 │ │ │ │ + bl 981608 │ │ │ │ cmp r0, #0 │ │ │ │ beq 307de0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30800c │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -141581,29 +141581,29 @@ │ │ │ │ bl 2edad0 │ │ │ │ ldr r1, [pc, #2220] @ 308770 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed0c8 │ │ │ │ b 307f18 │ │ │ │ - bl b2781c │ │ │ │ + bl b277cc │ │ │ │ mov r9, #0 │ │ │ │ b 307d08 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #2164] @ 30876c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3081c4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecff8 │ │ │ │ ldr r2, [pc, #2132] @ 308774 │ │ │ │ ldr r3, [pc, #2084] @ 308748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -141644,15 +141644,15 @@ │ │ │ │ bne 308388 │ │ │ │ mov r0, fp │ │ │ │ bl 27f25c │ │ │ │ b 307f84 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #1936] @ 30876c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3084d0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141693,33 +141693,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #1764] @ 308784 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 308788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 99df08 │ │ │ │ + bl 99deb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 308418 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -141755,27 +141755,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #1524] @ 30878c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 308790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r3, [pc, #1452] @ 308778 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307f08 │ │ │ │ ldr r3, [pc, #1436] @ 30877c │ │ │ │ @@ -141791,27 +141791,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #1388] @ 308794 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 308798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307f08 │ │ │ │ ldr r3, [pc, #1344] @ 30879c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 308560 │ │ │ │ ldr r3, [pc, #1292] @ 30877c │ │ │ │ @@ -141827,23 +141827,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 3087a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307e80 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141866,29 +141866,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #1104] @ 3087a4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 3087a8 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 3087ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r3, [pc, #1000] @ 308778 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307fb8 │ │ │ │ ldr r3, [pc, #984] @ 30877c │ │ │ │ @@ -141904,31 +141904,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #964] @ 3087b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3087b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74b98 │ │ │ │ + bl b74b48 │ │ │ │ ldr r3, [pc, #832] @ 30876c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 307fb8 │ │ │ │ ldr r3, [pc, #820] @ 308778 │ │ │ │ @@ -141950,27 +141950,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #788] @ 3087b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3087bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r3, [pc, #672] @ 308778 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307fec │ │ │ │ ldr r3, [pc, #656] @ 30877c │ │ │ │ @@ -141986,27 +141986,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #652] @ 3087c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3087c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fec │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307e80 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 3082f0 │ │ │ │ ldr r3, [pc, #508] @ 308778 │ │ │ │ @@ -142026,162 +142026,162 @@ │ │ │ │ beq 308684 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #500] @ 3087c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3087cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307f84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 3087d0 │ │ │ │ ldr r0, [pc, #452] @ 3087d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307f08 │ │ │ │ ldr r0, [pc, #428] @ 3087d8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3082d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 3087dc │ │ │ │ ldr r0, [pc, #404] @ 3087e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 3087e4 │ │ │ │ ldr r0, [pc, #376] @ 3087e8 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 3087ec │ │ │ │ ldr r0, [pc, #348] @ 3087f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307f84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 3087f4 │ │ │ │ ldr r0, [pc, #320] @ 3087f8 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ ldr r3, [pc, #296] @ 3087fc │ │ │ │ ldr r0, [pc, #296] @ 308800 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 308804 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 308808 │ │ │ │ ldr r0, [pc, #256] @ 30880c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 308810 │ │ │ │ ldr r0, [pc, #228] @ 308814 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 307fb8 │ │ │ │ @ instruction: 0x011011b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, asr r1 │ │ │ │ - addeq r6, fp, r8, lsr #16 │ │ │ │ - addeq r6, fp, ip, ror #15 │ │ │ │ - umullseq pc, r8, r8, lr @ │ │ │ │ + ldrdeq r6, [fp], r8 │ │ │ │ + umulleq r6, fp, ip, r7 │ │ │ │ + addseq pc, r8, r8, asr #28 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x00987ad8 │ │ │ │ - @ instruction: 0x009952f4 │ │ │ │ + addseq r7, r8, r8, lsl #21 │ │ │ │ + addseq r5, r9, r4, lsr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ @ instruction: 0x01100ed4 │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r6, [fp], r0 │ │ │ │ - addeq r4, fp, r4, ror lr │ │ │ │ - @ instruction: 0x008b63b8 │ │ │ │ - addeq r4, fp, ip, ror sp │ │ │ │ - addeq r6, fp, r0, asr #5 │ │ │ │ - addeq r4, fp, ip, ror #25 │ │ │ │ + addeq r6, fp, r0, lsr #9 │ │ │ │ + addeq r4, fp, r4, lsr #28 │ │ │ │ + addeq r6, fp, r8, ror #6 │ │ │ │ + addeq r4, fp, ip, lsr #26 │ │ │ │ + addeq r6, fp, r0, ror r2 │ │ │ │ + umulleq r4, fp, ip, ip │ │ │ │ andeq r5, r0, r0, lsl r7 │ │ │ │ - addeq r6, fp, r4, ror #5 │ │ │ │ - @ instruction: 0x009875b8 │ │ │ │ - ldrdeq r6, [fp], ip │ │ │ │ - @ instruction: 0x008b4bb8 │ │ │ │ - addeq r6, fp, r4, lsl #3 │ │ │ │ - addeq r4, fp, r8, lsr #22 │ │ │ │ - umulleq r6, fp, r0, r0 │ │ │ │ - addeq r4, fp, r0, ror sl │ │ │ │ - addeq r5, fp, ip, asr #31 │ │ │ │ - addeq r4, fp, r0, ror #19 │ │ │ │ - addeq r5, fp, r4, asr #30 │ │ │ │ - addeq r4, fp, r0, asr #18 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addeq r4, fp, ip, lsl #19 │ │ │ │ - ldrdeq r5, [fp], r0 │ │ │ │ - @ instruction: 0x008b5eb8 │ │ │ │ - addeq r4, fp, r4, asr r9 │ │ │ │ - addeq r5, fp, r0, lsl #30 │ │ │ │ - addeq r4, fp, r0, lsr r9 │ │ │ │ + umulleq r6, fp, r4, r2 │ │ │ │ + addseq r7, r8, r8, ror #10 │ │ │ │ + addeq r6, fp, ip, lsl #5 │ │ │ │ + addeq r4, fp, r8, ror #22 │ │ │ │ + addeq r6, fp, r4, lsr r1 │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + addeq r6, fp, r0, asr #32 │ │ │ │ + addeq r4, fp, r0, lsr #20 │ │ │ │ + addeq r5, fp, ip, ror pc │ │ │ │ + umulleq r4, fp, r0, r9 │ │ │ │ + strdeq r5, [fp], r4 │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + addeq r5, fp, ip, lsl #29 │ │ │ │ + addeq r4, fp, ip, lsr r9 │ │ │ │ + addeq r5, fp, r0, lsl #31 │ │ │ │ + addeq r5, fp, r8, ror #28 │ │ │ │ + addeq r4, fp, r4, lsl #18 │ │ │ │ + @ instruction: 0x008b5eb0 │ │ │ │ + addeq r4, fp, r0, ror #17 │ │ │ │ + addeq r5, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x008b48bc │ │ │ │ addeq r5, fp, r8, lsl #29 │ │ │ │ - addeq r4, fp, ip, lsl #18 │ │ │ │ + umulleq r4, fp, r8, r8 │ │ │ │ + addseq r7, r8, r8, ror #3 │ │ │ │ + addeq r4, fp, ip, ror #16 │ │ │ │ + addeq r5, fp, ip, lsl #30 │ │ │ │ ldrdeq r5, [fp], r8 │ │ │ │ - addeq r4, fp, r8, ror #17 │ │ │ │ - addseq r7, r8, r8, lsr r2 │ │ │ │ - @ instruction: 0x008b48bc │ │ │ │ - addeq r5, fp, ip, asr pc │ │ │ │ - addeq r5, fp, r8, lsr #28 │ │ │ │ - umulleq r4, fp, r4, r8 │ │ │ │ - addeq r5, fp, r0, lsr #28 │ │ │ │ - addeq r4, fp, r0, ror r8 │ │ │ │ + addeq r4, fp, r4, asr #16 │ │ │ │ + ldrdeq r5, [fp], r0 │ │ │ │ + addeq r4, fp, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -142224,15 +142224,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 3088ec │ │ │ │ cmp r4, #0 │ │ │ │ beq 3088e4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b64f54 │ │ │ │ + b b64f04 │ │ │ │ pop {r4, lr} │ │ │ │ b 27f154 │ │ │ │ bl 27ee78 │ │ │ │ b 3088d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -142330,18 +142330,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 308960 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, ror #9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, lsl #9 │ │ │ │ - addeq r5, fp, r4, lsr #25 │ │ │ │ - umulleq r5, fp, r4, ip │ │ │ │ - addeq r5, fp, r0, lsl #25 │ │ │ │ - addeq r5, fp, r0, ror ip │ │ │ │ + addeq r5, fp, r4, asr ip │ │ │ │ + addeq r5, fp, r4, asr #24 │ │ │ │ + addeq r5, fp, r0, lsr ip │ │ │ │ + addeq r5, fp, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 308c30 │ │ │ │ ldr r3, [pc, #380] @ 308c34 │ │ │ │ @@ -142439,18 +142439,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 308ae0 │ │ │ │ b 308b10 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011002dc │ │ │ │ - addeq r5, fp, ip, lsl #22 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addeq r5, fp, ip, lsr #21 │ │ │ │ - addeq r5, fp, ip, asr #20 │ │ │ │ + @ instruction: 0x008b5abc │ │ │ │ + addeq r5, fp, ip, lsl #21 │ │ │ │ + addeq r5, fp, ip, asr sl │ │ │ │ + strdeq r5, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -142535,25 +142535,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 309174 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ ldr r1, [pc, #944] @ 309178 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ ldr r1, [pc, #928] @ 30917c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3090ac │ │ │ │ ldr r1, [pc, #900] @ 309180 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ @@ -142591,32 +142591,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 308f9c │ │ │ │ ldr r1, [pc, #764] @ 30918c │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ ldr r7, [pc, #744] @ 309190 │ │ │ │ ldr r1, [pc, #744] @ 309194 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl b78e0c │ │ │ │ + bl b78dbc │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #684] @ 309198 │ │ │ │ ldr r3, [pc, #632] @ 309168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142658,33 +142658,33 @@ │ │ │ │ bne 308e20 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 308e58 │ │ │ │ ldr r1, [pc, #516] @ 3091a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78a80 │ │ │ │ + bl b78a30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309040 │ │ │ │ ldr r1, [pc, #496] @ 3091ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78a80 │ │ │ │ + bl b78a30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 308ecc │ │ │ │ ldr ip, [pc, #476] @ 3091b0 │ │ │ │ ldr r3, [pc, #476] @ 3091b4 │ │ │ │ ldr r1, [pc, #476] @ 3091b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r6, #0 │ │ │ │ b 308ed8 │ │ │ │ ldr r1, [pc, #440] @ 3091bc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142705,125 +142705,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 3091cc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 3091d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 308ff4 │ │ │ │ ldr r1, [pc, #352] @ 3091d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74938 │ │ │ │ + bl b748e8 │ │ │ │ b 308ff4 │ │ │ │ ldr ip, [pc, #336] @ 3091d8 │ │ │ │ ldr r3, [pc, #336] @ 3091dc │ │ │ │ ldr r1, [pc, #336] @ 3091e0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 3091e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 308ff4 │ │ │ │ ldr r0, [pc, #308] @ 3091e8 │ │ │ │ ldr r3, [pc, #308] @ 3091ec │ │ │ │ ldr r1, [pc, #308] @ 3091f0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [pc, #280] @ 3091f4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ b 308ff4 │ │ │ │ ldr r1, [pc, #264] @ 3091f8 │ │ │ │ ldr r3, [pc, #264] @ 3091fc │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 309200 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 309204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [pc, #240] @ 309208 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ b 308ff4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 30920c │ │ │ │ ldr r3, [pc, #220] @ 309210 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 309214 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 309218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [pc, #196] @ 30921c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ b 308ff4 │ │ │ │ tsteq r0, ip, lsl #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, rrx │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - umullseq r5, r4, r0, r8 │ │ │ │ - addeq r5, fp, r0, ror #17 │ │ │ │ - addseq r5, r4, ip, asr r6 │ │ │ │ - addeq r5, fp, ip, ror #18 │ │ │ │ - addeq r5, fp, ip, asr r9 │ │ │ │ - umulleq r5, fp, r0, r9 │ │ │ │ + addeq r5, fp, r8, lsr #17 │ │ │ │ + addseq r5, r4, r0, asr #16 │ │ │ │ + umulleq r5, fp, r0, r8 │ │ │ │ + addseq r5, r4, ip, lsl #12 │ │ │ │ + addeq r5, fp, ip, lsl r9 │ │ │ │ + addeq r5, fp, ip, lsl #18 │ │ │ │ + addeq r5, fp, r0, asr #18 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, fp, r0, lsl #19 │ │ │ │ + addeq r5, fp, r0, lsr r9 │ │ │ │ tstpeq pc, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - addeq r5, fp, r8, lsl r8 │ │ │ │ - addeq r5, fp, r8, lsl #16 │ │ │ │ - addeq r3, ip, r4, lsl ip │ │ │ │ - addeq r5, fp, r0, lsl #17 │ │ │ │ - addeq r5, fp, r0, ror r8 │ │ │ │ - addeq r5, fp, ip, lsl #17 │ │ │ │ - adceq r3, r3, ip, ror r9 │ │ │ │ - addeq r5, fp, r4, ror #13 │ │ │ │ - addeq r5, fp, r0, lsr #15 │ │ │ │ - addeq r5, fp, ip, lsr r7 │ │ │ │ - addeq r5, fp, r8, ror #15 │ │ │ │ - adceq r3, r3, r4, lsl #18 │ │ │ │ - addeq r5, fp, ip, ror #12 │ │ │ │ + addeq r5, fp, r8, asr #15 │ │ │ │ + @ instruction: 0x008b57b8 │ │ │ │ + addeq r3, ip, r4, asr #23 │ │ │ │ + addeq r5, fp, r0, lsr r8 │ │ │ │ + addeq r5, fp, r0, lsr #16 │ │ │ │ + addeq r5, fp, ip, lsr r8 │ │ │ │ + adceq r3, r3, ip, lsr #18 │ │ │ │ + umulleq r5, fp, r4, r6 │ │ │ │ + addeq r5, fp, r0, asr r7 │ │ │ │ + addeq r5, fp, ip, ror #13 │ │ │ │ + umulleq r5, fp, r8, r7 │ │ │ │ + @ instruction: 0x00a338b4 │ │ │ │ + addeq r5, fp, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r5, fp, ip, lsl #15 │ │ │ │ - addseq r3, r4, r0, lsl #25 │ │ │ │ - adceq r3, r3, r4, asr #17 │ │ │ │ - addeq r5, fp, ip, lsr #12 │ │ │ │ + addeq r5, fp, ip, lsr r7 │ │ │ │ + addseq r3, r4, r0, lsr ip │ │ │ │ + adceq r3, r3, r4, ror r8 │ │ │ │ + ldrdeq r5, [fp], ip │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - addeq r5, fp, r0, lsr #12 │ │ │ │ - umlaleq r3, r3, r8, r8 @ │ │ │ │ - strdeq r5, [fp], ip │ │ │ │ - addeq r5, fp, ip, lsl r6 │ │ │ │ - @ instruction: 0x008b56bc │ │ │ │ - adceq r3, r3, r4, asr r8 │ │ │ │ - @ instruction: 0x008b55bc │ │ │ │ + ldrdeq r5, [fp], r0 │ │ │ │ + adceq r3, r3, r8, asr #16 │ │ │ │ + addeq r5, fp, ip, lsr #11 │ │ │ │ + addeq r5, fp, ip, asr #11 │ │ │ │ + addeq r5, fp, ip, ror #12 │ │ │ │ + adceq r3, r3, r4, lsl #16 │ │ │ │ + addeq r5, fp, ip, ror #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008b56b4 │ │ │ │ - addeq r5, fp, ip, lsr r6 │ │ │ │ - adceq r3, r3, r4, lsl r8 │ │ │ │ - addeq r5, fp, ip, ror r5 │ │ │ │ + addeq r5, fp, r4, ror #12 │ │ │ │ + addeq r5, fp, ip, ror #11 │ │ │ │ + adceq r3, r3, r4, asr #15 │ │ │ │ + addeq r5, fp, ip, lsr #10 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - addeq r5, fp, r0, lsr #11 │ │ │ │ + addeq r5, fp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 309444 │ │ │ │ ldr r3, [pc, #524] @ 309448 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142928,15 +142928,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 309480 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ mvn r0, #0 │ │ │ │ b 30930c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 309484 │ │ │ │ ldr r3, [pc, #132] @ 309488 │ │ │ │ @@ -142948,15 +142948,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27db04 │ │ │ │ b 3093e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ffbbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq pc, ip, fp, pc @ │ │ │ │ @@ -142965,21 +142965,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r5, r0, ip, asr #32 │ │ │ │ smlatteq pc, r0, sl, pc @ │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, ip, asr sp │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - addeq r5, fp, r0, lsl #10 │ │ │ │ - umlaleq r3, r3, r8, r5 @ │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - addeq r5, fp, r4, asr #9 │ │ │ │ - adceq r3, r3, r4, asr #10 │ │ │ │ + @ instruction: 0x008b54b0 │ │ │ │ + adceq r3, r3, r8, asr #10 │ │ │ │ addeq r5, fp, r8, lsr #5 │ │ │ │ + andeq r0, r0, r6, lsr #11 │ │ │ │ + addeq r5, fp, r4, ror r4 │ │ │ │ + strdeq r3, [r3], r4 @ │ │ │ │ + addeq r5, fp, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -143133,27 +143133,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 309744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r5, fp, r8, lsr #8 │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - addseq fp, r5, ip, lsr #20 │ │ │ │ - addseq r5, r9, r8, lsl #30 │ │ │ │ - addseq sp, r5, ip, lsl #15 │ │ │ │ - addeq r5, fp, ip, ror #4 │ │ │ │ - adceq r3, r3, r0, lsl #5 │ │ │ │ - addeq r4, fp, r4, ror #31 │ │ │ │ - addeq r5, fp, r0, lsr r2 │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ + addeq r5, fp, r8, lsr #7 │ │ │ │ + @ instruction: 0x0095b9dc │ │ │ │ + @ instruction: 0x00995eb8 │ │ │ │ + addseq sp, r5, ip, lsr r7 │ │ │ │ + addeq r5, fp, ip, lsl r2 │ │ │ │ + adceq r3, r3, r0, lsr r2 │ │ │ │ + umulleq r4, fp, r4, pc @ │ │ │ │ + addeq r5, fp, r0, ror #3 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - adceq r3, r3, ip, asr r2 │ │ │ │ - addeq r4, fp, r4, asr #31 │ │ │ │ - addeq r5, fp, r0, lsl r2 │ │ │ │ + adceq r3, r3, ip, lsl #4 │ │ │ │ + addeq r4, fp, r4, ror pc │ │ │ │ + addeq r5, fp, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 3097fc │ │ │ │ ldr r9, [pc, #156] @ 309800 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -143191,16 +143191,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r5, fp, r8, lsl #3 │ │ │ │ - umulleq r5, fp, r8, r1 │ │ │ │ + addeq r5, fp, r8, lsr r1 │ │ │ │ + addeq r5, fp, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -143267,16 +143267,16 @@ │ │ │ │ bl 27db04 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 309830 │ │ │ │ b 3098b4 │ │ │ │ - strheq r5, [fp], r0 │ │ │ │ - strdeq r4, [fp], r4 @ │ │ │ │ + addeq r5, fp, r0, rrx │ │ │ │ + addeq r4, fp, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 309ab0 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -143356,29 +143356,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 308818 │ │ │ │ b 309998 │ │ │ │ ldr r1, [pc, #64] @ 309ac8 │ │ │ │ ldr r0, [pc, #64] @ 309acc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mov r0, r5 │ │ │ │ bl 27db04 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 309998 │ │ │ │ bl 27fa14 │ │ │ │ smlatbeq pc, r0, r4, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ tstpeq pc, r0, asr r4 @ p-variant is OBSOLETE @ │ │ │ │ - addeq r4, fp, r8, lsr #29 │ │ │ │ + addeq r4, fp, r8, asr lr │ │ │ │ tsteq lr, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -143661,38 +143661,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 309fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ mrseq pc, SP_hyp @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, lr, r8, lsr sp │ │ │ │ - addeq r4, fp, r8, lsr #27 │ │ │ │ - addeq r4, fp, r0, lsr #28 │ │ │ │ - addeq r4, fp, r8, lsr #28 │ │ │ │ - addeq r4, fp, r8, lsl #28 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ - addseq fp, lr, r4, ror #7 │ │ │ │ - @ instruction: 0x008b4cb0 │ │ │ │ - addeq r4, fp, r0, lsr #25 │ │ │ │ - umulleq r4, fp, r0, ip │ │ │ │ - addeq r4, fp, r0, lsl #25 │ │ │ │ + addeq r2, lr, r8, ror #25 │ │ │ │ + addeq r4, fp, r8, asr sp │ │ │ │ + ldrdeq r4, [fp], r0 │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + @ instruction: 0x008b4db8 │ │ │ │ + addeq r4, fp, ip, lsl #27 │ │ │ │ + umullseq fp, lr, r4, r3 │ │ │ │ + addeq r4, fp, r0, ror #24 │ │ │ │ + addeq r4, fp, r0, asr ip │ │ │ │ + addeq r4, fp, r0, asr #24 │ │ │ │ + addeq r4, fp, r0, lsr ip │ │ │ │ tstpeq pc, r4, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ - addseq fp, lr, r8, asr #4 │ │ │ │ - @ instruction: 0x008b4abc │ │ │ │ - umulleq r4, fp, r0, sl │ │ │ │ - addeq r4, fp, r4, ror #20 │ │ │ │ - addeq r2, lr, r4, ror #19 │ │ │ │ - @ instruction: 0x009eb1b4 │ │ │ │ - adceq r2, r3, r8, asr #20 │ │ │ │ - @ instruction: 0x008b47b0 │ │ │ │ - @ instruction: 0x008b4abc │ │ │ │ - adceq r2, r3, r4, lsr #20 │ │ │ │ - addeq r4, fp, r8, lsl #15 │ │ │ │ - addeq r4, fp, r4, lsr #21 │ │ │ │ + @ instruction: 0x009eb1f8 │ │ │ │ + addeq r4, fp, ip, ror #20 │ │ │ │ + addeq r4, fp, r0, asr #20 │ │ │ │ + addeq r4, fp, r4, lsl sl │ │ │ │ + umulleq r2, lr, r4, r9 │ │ │ │ + addseq fp, lr, r4, ror #2 │ │ │ │ + strdeq r2, [r3], r8 @ │ │ │ │ + addeq r4, fp, r0, ror #14 │ │ │ │ + addeq r4, fp, ip, ror #20 │ │ │ │ + ldrdeq r2, [r3], r4 @ │ │ │ │ + addeq r4, fp, r8, lsr r7 │ │ │ │ + addeq r4, fp, r4, asr sl │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 30a128 │ │ │ │ @@ -143782,15 +143782,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 30a04c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x010fed9c │ │ │ │ - addeq r4, fp, r8, asr r9 │ │ │ │ + addeq r4, fp, r8, lsl #18 │ │ │ │ │ │ │ │ 0030a13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -143869,15 +143869,15 @@ │ │ │ │ beq 30a2fc │ │ │ │ mov r5, r8 │ │ │ │ b 30a1b4 │ │ │ │ ldr r1, [pc, #360] @ 30a3ec │ │ │ │ ldr r0, [pc, #360] @ 30a3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27db04 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -143957,23 +143957,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bl 27fa14 │ │ │ │ @ instruction: 0x010fec98 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, fp, ip, lsr #13 │ │ │ │ + addeq r4, fp, ip, asr r6 │ │ │ │ tsteq lr, ip, lsr #16 │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ - @ instruction: 0x00a325b4 │ │ │ │ - addeq r4, fp, ip, lsl r3 │ │ │ │ - addeq r4, fp, ip, lsr #13 │ │ │ │ - umlaleq r2, r3, r0, r5 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - addeq r4, fp, r4, ror r6 │ │ │ │ + adceq r2, r3, r4, ror #10 │ │ │ │ + addeq r4, fp, ip, asr #5 │ │ │ │ + addeq r4, fp, ip, asr r6 │ │ │ │ + adceq r2, r3, r0, asr #10 │ │ │ │ + addeq r4, fp, r8, lsr #5 │ │ │ │ + addeq r4, fp, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -144149,16 +144149,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x008b42bc │ │ │ │ - addeq r4, fp, ip, lsl #5 │ │ │ │ + addeq r4, fp, ip, ror #4 │ │ │ │ + addeq r4, fp, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -144317,18 +144317,18 @@ │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27db04 │ │ │ │ str r5, [r4] │ │ │ │ b 30a780 │ │ │ │ - @ instruction: 0x008b41b8 │ │ │ │ - @ instruction: 0x008b41b0 │ │ │ │ - umulleq r4, fp, r8, r0 │ │ │ │ - addeq r4, fp, ip, asr #32 │ │ │ │ + addeq r4, fp, r8, ror #2 │ │ │ │ + addeq r4, fp, r0, ror #2 │ │ │ │ + addeq r4, fp, r8, asr #32 │ │ │ │ + strdeq r3, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 30aac0 │ │ │ │ ldr r3, [pc, #264] @ 30aac4 │ │ │ │ @@ -144524,16 +144524,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f808 │ │ │ │ str r8, [r4] │ │ │ │ b 30aba0 │ │ │ │ bl 309ad0 │ │ │ │ mov r5, r0 │ │ │ │ b 30ac30 │ │ │ │ - addeq r3, fp, r4, ror #27 │ │ │ │ - @ instruction: 0x008b3db0 │ │ │ │ + umulleq r3, fp, r4, sp │ │ │ │ + addeq r3, fp, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 30b0cc │ │ │ │ mov r4, r3 │ │ │ │ @@ -144759,15 +144759,15 @@ │ │ │ │ beq 30ae6c │ │ │ │ b 30aff4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 30b0e0 │ │ │ │ ldr r0, [pc, #116] @ 30b0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mov r0, r5 │ │ │ │ bl 27db04 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144783,20 +144783,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 30b0e8 │ │ │ │ ldr r0, [pc, #40] @ 30b0ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30b074 │ │ │ │ tsteq pc, r4, lsl #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008b3bb8 │ │ │ │ + addeq r3, fp, r8, ror #22 │ │ │ │ swpeq lr, ip, [pc] @ │ │ │ │ - addeq r3, fp, r0, ror #22 │ │ │ │ - addeq r3, fp, r4, asr #17 │ │ │ │ + addeq r3, fp, r0, lsl fp │ │ │ │ + addeq r3, fp, r4, ror r8 │ │ │ │ tsteq lr, r4, asr #20 │ │ │ │ - addeq r3, fp, r0, ror r8 │ │ │ │ + addeq r3, fp, r0, lsr #16 │ │ │ │ @ instruction: 0x011ea9f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144986,18 +144986,18 @@ │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27db04 │ │ │ │ str r5, [r4] │ │ │ │ b 30b1dc │ │ │ │ - addeq r3, fp, r8, lsr #14 │ │ │ │ - addeq r3, fp, r4, ror #13 │ │ │ │ - addeq r3, fp, r0, lsr #12 │ │ │ │ ldrdeq r3, [fp], r8 │ │ │ │ + umulleq r3, fp, r4, r6 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ + addeq r3, fp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 30b760 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -145184,15 +145184,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 30b664 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 30b778 │ │ │ │ ldr r0, [pc, #104] @ 30b77c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mov r0, r5 │ │ │ │ bl 27db04 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145204,19 +145204,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 30b52c │ │ │ │ bl 27fa14 │ │ │ │ @ instruction: 0x010fd9bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, fp, ip, ror r4 │ │ │ │ + addeq r3, fp, ip, lsr #8 │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ - addeq r3, fp, r4, lsr #8 │ │ │ │ + ldrdeq r3, [fp], r4 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - addeq r3, fp, r0, lsr #4 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ tsteq lr, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 30b8c4 │ │ │ │ @@ -145469,16 +145469,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f808 │ │ │ │ str r8, [r4] │ │ │ │ b 30ba58 │ │ │ │ bl 309ad0 │ │ │ │ mov r5, r0 │ │ │ │ b 30baf0 │ │ │ │ - addeq r2, fp, ip, lsr #30 │ │ │ │ - strdeq r2, [fp], r8 │ │ │ │ + ldrdeq r2, [fp], ip │ │ │ │ + addeq r2, fp, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -145933,47 +145933,47 @@ │ │ │ │ b 30c128 │ │ │ │ mov r6, r0 │ │ │ │ b 30bfbc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [pc, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ - addeq r2, fp, r8, asr #12 │ │ │ │ - addeq r2, fp, r0, lsr #12 │ │ │ │ - addeq r2, fp, r4, lsl #12 │ │ │ │ - addeq r2, fp, ip, ror #11 │ │ │ │ - addeq r0, lr, r4, ror r7 │ │ │ │ - addeq r2, fp, r4, ror #15 │ │ │ │ - addeq r2, fp, r4, ror #16 │ │ │ │ - addeq r2, fp, ip, ror #16 │ │ │ │ - addeq r2, fp, ip, asr #16 │ │ │ │ - addeq r2, fp, ip, lsr #16 │ │ │ │ - addeq r2, fp, r8, lsl #13 │ │ │ │ - addeq r0, lr, r8, lsl #12 │ │ │ │ + strdeq r2, [fp], r8 │ │ │ │ + ldrdeq r2, [fp], r0 │ │ │ │ + @ instruction: 0x008b25b4 │ │ │ │ + umulleq r2, fp, ip, r5 │ │ │ │ + addeq r0, lr, r4, lsr #14 │ │ │ │ + umulleq r2, fp, r4, r7 │ │ │ │ + addeq r2, fp, r4, lsl r8 │ │ │ │ + addeq r2, fp, ip, lsl r8 │ │ │ │ + strdeq r2, [fp], ip │ │ │ │ + ldrdeq r2, [fp], ip │ │ │ │ + addeq r2, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0x008e05b8 │ │ │ │ │ │ │ │ 0030c2fc : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 30a13c │ │ │ │ ldr r2, [pc, #4] @ 30c314 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e53c │ │ │ │ - addeq r2, fp, ip, asr r7 │ │ │ │ + addeq r2, fp, ip, lsl #14 │ │ │ │ ldr r2, [pc, #4] @ 30c324 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e53c │ │ │ │ - addeq r2, fp, r0, ror r7 │ │ │ │ + addeq r2, fp, r0, lsr #14 │ │ │ │ ldr r2, [pc, #4] @ 30c334 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e478 │ │ │ │ - addeq r2, fp, ip, lsr r7 │ │ │ │ + addeq r2, fp, ip, ror #13 │ │ │ │ ldr r2, [pc, #4] @ 30c344 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e478 │ │ │ │ - addeq r2, fp, r0, asr r7 │ │ │ │ + addeq r2, fp, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e608 │ │ │ │ @@ -145989,15 +145989,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, r0, lsr r7 │ │ │ │ + addeq r2, fp, r0, ror #13 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c3f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146027,15 +146027,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, r4, asr #13 │ │ │ │ + addeq r2, fp, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c49c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e608 │ │ │ │ @@ -146051,15 +146051,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, r4, lsl r6 │ │ │ │ + addeq r2, fp, r4, asr #11 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c4f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146089,15 +146089,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, r8, lsr #11 │ │ │ │ + addeq r2, fp, r8, asr r5 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146167,28 +146167,28 @@ │ │ │ │ @ instruction: 0x011e94b4 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 30c670 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d044 │ │ │ │ - addeq r9, sl, ip, asr #32 │ │ │ │ + b b6cff4 │ │ │ │ + strdeq r8, [sl], ip │ │ │ │ ldr r3, [pc, #28] @ 30c698 │ │ │ │ ldr r2, [pc, #28] @ 30c69c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 30c6a0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r9, sl, r4, lsr #32 │ │ │ │ + ldrdeq r8, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -146246,18 +146246,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -146622,51 +146622,51 @@ │ │ │ │ beq 30ce48 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ceec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 30ce74 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cdb4 │ │ │ │ ldr r3, [pc, #384] @ 30cf28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 30cdd8 │ │ │ │ b 30cdec │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cdec │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cdc8 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cf18 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 30ce2c │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cef8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30ce84 │ │ │ │ @@ -146719,15 +146719,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 30cd80 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 30cf34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 30ce2c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27fa54 │ │ │ │ smlabteq pc, r8, r0, ip @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strheq ip, [pc, -r0] │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ @@ -146850,41 +146850,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r9, [pc, #408] @ 30d2bc │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30d14c │ │ │ │ ldr r3, [pc, #384] @ 30d2c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30d180 │ │ │ │ mov r3, #0 │ │ │ │ b 30d170 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30d180 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 30d160 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 30d2b8 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -146920,27 +146920,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str sl, [fp] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 30d1a4 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 30d2c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 30d1a4 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -146958,17 +146958,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27fa54 │ │ │ │ ldrdeq fp, [pc, -r4] │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ - adceq pc, r2, r0, asr r7 @ │ │ │ │ - addeq r1, fp, r0, ror #16 │ │ │ │ - addeq r1, fp, r8, asr #16 │ │ │ │ + adceq pc, r2, r0, lsl #14 │ │ │ │ + addeq r1, fp, r0, lsl r8 │ │ │ │ + strdeq r1, [fp], r8 │ │ │ │ │ │ │ │ 0030d2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -147061,18 +147061,18 @@ │ │ │ │ b 30d414 │ │ │ │ mvn r5, #10 │ │ │ │ b 30d414 │ │ │ │ tsteq lr, r8, asr #15 │ │ │ │ strdeq fp, [pc, -ip] │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ - addeq r8, sl, r4, ror #6 │ │ │ │ + addeq r8, sl, r4, lsl r3 │ │ │ │ tsteq lr, ip, lsl r7 │ │ │ │ - addeq r1, fp, ip, ror r7 │ │ │ │ - addseq r9, r5, r4, ror #19 │ │ │ │ + addeq r1, fp, ip, lsr #14 │ │ │ │ + umullseq r9, r5, r4, r9 │ │ │ │ @ instruction: 0x011e86b0 │ │ │ │ @ instruction: 0x0110c5b0 │ │ │ │ │ │ │ │ 0030d474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147141,18 +147141,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 30d618 │ │ │ │ @@ -147172,15 +147172,15 @@ │ │ │ │ b 30d5cc │ │ │ │ mvn r4, #10 │ │ │ │ b 30d5cc │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ tsteq pc, ip, asr r9 @ │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @ instruction: 0x011e85d4 │ │ │ │ - addeq r8, sl, r8, asr #3 │ │ │ │ + addeq r8, sl, r8, ror r1 │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ @ instruction: 0x011e84f8 │ │ │ │ @ instruction: 0x0110c3fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -147196,15 +147196,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 30d94c │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 30c754 │ │ │ │ @@ -147379,50 +147379,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x010fb7b8 │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0110c394 │ │ │ │ - addeq r1, fp, r8, asr #9 │ │ │ │ - addseq r9, r5, r8, lsr r7 │ │ │ │ + addeq r1, fp, r8, ror r4 │ │ │ │ + addseq r9, r5, r8, ror #13 │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - addeq r1, fp, r8, ror #8 │ │ │ │ addeq r1, fp, r8, lsl r4 │ │ │ │ + addeq r1, fp, r8, asr #7 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - addeq pc, ip, r0, ror #6 │ │ │ │ + addeq pc, ip, r0, lsl r3 @ │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrdeq r1, [fp], r0 │ │ │ │ - @ instruction: 0x008b13b8 │ │ │ │ - addeq r1, fp, r4, lsr #7 │ │ │ │ + addeq r1, fp, r0, lsl #7 │ │ │ │ + addeq r1, fp, r8, ror #6 │ │ │ │ + addeq r1, fp, r4, asr r3 │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ - adceq pc, r2, r8, ror r1 @ │ │ │ │ - addeq r1, fp, r0, ror r2 │ │ │ │ - addeq r1, fp, ip, lsr #32 │ │ │ │ + adceq pc, r2, r8, lsr #2 │ │ │ │ + addeq r1, fp, r0, lsr #4 │ │ │ │ + ldrdeq r0, [fp], ip │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - adceq pc, r2, r4, asr r1 @ │ │ │ │ - addeq r1, fp, ip, asr #4 │ │ │ │ - addeq r1, fp, r8 │ │ │ │ + adceq pc, r2, r4, lsl #2 │ │ │ │ + strdeq r1, [fp], ip │ │ │ │ + @ instruction: 0x008b0fb8 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - adceq pc, r2, r0, lsr r1 @ │ │ │ │ - addeq r1, fp, r8, lsr #4 │ │ │ │ - addeq r0, fp, r4, ror #31 │ │ │ │ + adceq pc, r2, r0, ror #1 │ │ │ │ + ldrdeq r1, [fp], r8 │ │ │ │ + umulleq r0, fp, r4, pc @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq pc, r2, ip, lsl #2 │ │ │ │ - addeq r1, fp, r4, lsl #4 │ │ │ │ - addeq r0, fp, r0, asr #31 │ │ │ │ + strheq pc, [r2], ip @ │ │ │ │ + @ instruction: 0x008b11b4 │ │ │ │ + addeq r0, fp, r0, ror pc │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - adceq pc, r2, r8, ror #1 │ │ │ │ - addeq r1, fp, r0, ror #3 │ │ │ │ - umulleq r0, fp, ip, pc @ │ │ │ │ + umlaleq pc, r2, r8, r0 @ │ │ │ │ + umulleq r1, fp, r0, r1 │ │ │ │ + addeq r0, fp, ip, asr #30 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - adceq pc, r2, r4, asr #1 │ │ │ │ - @ instruction: 0x008b11bc │ │ │ │ - addeq r0, fp, r8, ror pc │ │ │ │ + adceq pc, r2, r4, ror r0 @ │ │ │ │ + addeq r1, fp, ip, ror #2 │ │ │ │ + addeq r0, fp, r8, lsr #30 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0030d9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147604,51 +147604,51 @@ │ │ │ │ bne 30db24 │ │ │ │ ldr ip, [pc, #156] @ 30dd54 │ │ │ │ add ip, pc, ip │ │ │ │ b 30db2c │ │ │ │ ldr r0, [pc, #148] @ 30dd58 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30da14 │ │ │ │ - addeq r1, fp, r0, ror r1 │ │ │ │ - addeq r1, fp, r4, ror r1 │ │ │ │ - addeq r1, fp, ip, ror #2 │ │ │ │ - addeq r1, fp, r4, ror #2 │ │ │ │ - addeq r1, fp, ip, asr r1 │ │ │ │ - addeq r1, fp, r0, asr r1 │ │ │ │ - addeq r1, fp, r4, asr #2 │ │ │ │ - addeq r1, fp, ip, lsr r1 │ │ │ │ - addeq r1, fp, r0, lsr r1 │ │ │ │ - addeq r1, fp, r8, lsr #2 │ │ │ │ - addeq r1, fp, r4, lsr #2 │ │ │ │ addeq r1, fp, r0, lsr #2 │ │ │ │ + addeq r1, fp, r4, lsr #2 │ │ │ │ addeq r1, fp, ip, lsl r1 │ │ │ │ - andseq r1, r0, r0 │ │ │ │ addeq r1, fp, r4, lsl r1 │ │ │ │ - addseq r1, r8, r4, lsl #28 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ - addeq r1, fp, r4, lsl #2 │ │ │ │ + addeq r1, fp, ip, lsl #2 │ │ │ │ addeq r1, fp, r0, lsl #2 │ │ │ │ - strdeq r0, [fp], r0 @ │ │ │ │ - addseq r1, r8, ip, asr sp │ │ │ │ - addseq r1, r8, ip, asr #26 │ │ │ │ - addseq r1, r8, ip, lsr sp │ │ │ │ - addseq r1, r8, ip, lsr #26 │ │ │ │ - addseq r1, r8, r8, lsl sp │ │ │ │ - addseq r1, r8, r4, lsl #26 │ │ │ │ - @ instruction: 0x00981cf0 │ │ │ │ + strdeq r1, [fp], r4 │ │ │ │ + addeq r1, fp, ip, ror #1 │ │ │ │ + addeq r1, fp, r0, ror #1 │ │ │ │ + ldrdeq r1, [fp], r8 │ │ │ │ + ldrdeq r1, [fp], r4 │ │ │ │ + ldrdeq r1, [fp], r0 │ │ │ │ + addeq r1, fp, ip, asr #1 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ + addeq r1, fp, r4, asr #1 │ │ │ │ + @ instruction: 0x00981db4 │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + strheq r1, [fp], r4 │ │ │ │ + strheq r1, [fp], r0 │ │ │ │ + addeq r0, fp, r0, lsr #31 │ │ │ │ + addseq r1, r8, ip, lsl #26 │ │ │ │ + @ instruction: 0x00981cfc │ │ │ │ + addseq r1, r8, ip, ror #25 │ │ │ │ @ instruction: 0x00981cdc │ │ │ │ - addseq r1, r8, ip, asr #25 │ │ │ │ - @ instruction: 0x00981cbc │ │ │ │ - addseq r1, r8, ip, lsr #25 │ │ │ │ - umullseq r1, r8, ip, ip │ │ │ │ - addseq r1, r8, r8, lsl #25 │ │ │ │ - addeq r0, fp, r4, lsl #31 │ │ │ │ - addseq r1, r8, r4, ror #24 │ │ │ │ - addseq r1, r8, r8, asr ip │ │ │ │ - addeq r0, fp, r8, asr #29 │ │ │ │ + addseq r1, r8, r8, asr #25 │ │ │ │ + @ instruction: 0x00981cb4 │ │ │ │ + addseq r1, r8, r0, lsr #25 │ │ │ │ + addseq r1, r8, ip, lsl #25 │ │ │ │ + addseq r1, r8, ip, ror ip │ │ │ │ + addseq r1, r8, ip, ror #24 │ │ │ │ + addseq r1, r8, ip, asr ip │ │ │ │ + addseq r1, r8, ip, asr #24 │ │ │ │ + addseq r1, r8, r8, lsr ip │ │ │ │ + addeq r0, fp, r4, lsr pc │ │ │ │ + addseq r1, r8, r4, lsl ip │ │ │ │ + addseq r1, r8, r8, lsl #24 │ │ │ │ + addeq r0, fp, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -147688,16 +147688,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 30dde8 │ │ │ │ - @ instruction: 0x008b0eb0 │ │ │ │ - umulleq r0, fp, ip, lr │ │ │ │ + addeq r0, fp, r0, ror #28 │ │ │ │ + addeq r0, fp, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30de9c │ │ │ │ mov r4, r2 │ │ │ │ @@ -147721,15 +147721,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r0, [fp], r0 @ │ │ │ │ + addeq r0, fp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30df1c │ │ │ │ mov r4, r2 │ │ │ │ @@ -147753,15 +147753,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, fp, r0, ror sp │ │ │ │ + addeq r0, fp, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 30df94 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147783,15 +147783,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r0, [fp], r8 │ │ │ │ + addeq r0, fp, r8, lsr #25 │ │ │ │ │ │ │ │ 0030df98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148371,15 +148371,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r2, r8, asr r2 │ │ │ │ + adceq lr, r2, r8, lsl #4 │ │ │ │ smlatteq pc, ip, r5, sl │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -148612,17 +148612,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ec18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 30ec1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq sp, r2, ip, lsl lr │ │ │ │ - addeq r0, fp, ip, rrx │ │ │ │ - addeq r0, fp, r8, ror r0 │ │ │ │ + adceq sp, r2, ip, asr #27 │ │ │ │ + addeq r0, fp, ip, lsl r0 │ │ │ │ + addeq r0, fp, r8, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 30ed24 │ │ │ │ @@ -148654,23 +148654,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl b9883c │ │ │ │ + bl b987ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b987f4 │ │ │ │ + bl b987a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98a78 │ │ │ │ + bl b98a28 │ │ │ │ ldr r2, [pc, #72] @ 30ed2c │ │ │ │ ldr r3, [pc, #64] @ 30ed28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -148802,17 +148802,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ef10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq sp, r2, r4, lsr #22 │ │ │ │ - addeq pc, sl, r8, ror sp @ │ │ │ │ - umulleq pc, sl, r4, sp @ │ │ │ │ + ldrdeq sp, [r2], r4 @ │ │ │ │ + addeq pc, sl, r8, lsr #26 │ │ │ │ + addeq pc, sl, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 30f0cc │ │ │ │ @@ -149100,30 +149100,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 30f3bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65f01c │ │ │ │ b 30f2c4 │ │ │ │ - addseq r5, r5, r4, lsl #26 │ │ │ │ - addeq pc, sl, r4, lsr r9 @ │ │ │ │ - addeq pc, sl, ip, lsl #18 │ │ │ │ - addeq pc, sl, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x00955cb4 │ │ │ │ + addeq pc, sl, r4, ror #17 │ │ │ │ + @ instruction: 0x008af8bc │ │ │ │ + addeq pc, sl, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb2d34 │ │ │ │ + bl bb2ce4 │ │ │ │ bl 27e65c │ │ │ │ - bl bb337c │ │ │ │ + bl bb332c │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 30f564 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -149240,21 +149240,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 27ec8c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f648 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f660 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -149267,31 +149267,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30f690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl b8b920 │ │ │ │ + bl b8b8d0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f5f4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b8b920 │ │ │ │ + bl b8b8d0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq sp, r2, r4, ror #7 │ │ │ │ - addeq pc, sl, r4, lsr r6 @ │ │ │ │ - addeq pc, sl, r0, asr #12 │ │ │ │ + umlaleq sp, r2, r4, r3 │ │ │ │ + addeq pc, sl, r4, ror #11 │ │ │ │ + strdeq pc, [sl], r0 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 30f768 │ │ │ │ @@ -149316,15 +149316,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30f720 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30f720 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 30f770 │ │ │ │ ldr r3, [pc, #64] @ 30f76c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -149375,15 +149375,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 30fd20 │ │ │ │ ldr r0, [pc, #1400] @ 30fd68 │ │ │ │ ldr r1, [pc, #1400] @ 30fd6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27dbb8 │ │ │ │ @@ -149433,15 +149433,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl b7fbb8 │ │ │ │ + bl b7fb68 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fbbc │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -149495,15 +149495,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7fbb8 │ │ │ │ + bl b7fb68 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 30fa24 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -149543,23 +149543,23 @@ │ │ │ │ bl 30f3c0 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7fbc0 │ │ │ │ + bl b7fb70 │ │ │ │ b 30f9e8 │ │ │ │ ldr r3, [pc, #740] @ 30fd90 │ │ │ │ ldr r1, [pc, #740] @ 30fd94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 30fd78 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 30fd7c │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -149609,15 +149609,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl b7fbb8 │ │ │ │ + bl b7fb68 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fc30 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 30f81c │ │ │ │ mov r0, #16 │ │ │ │ bl 27cda8 │ │ │ │ @@ -149634,15 +149634,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl b7fbc0 │ │ │ │ + bl b7fb70 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -149702,50 +149702,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b7fbc0 │ │ │ │ + bl b7fb70 │ │ │ │ b 30fbb0 │ │ │ │ ldr r0, [pc, #116] @ 30fd9c │ │ │ │ ldr r1, [pc, #116] @ 30fda0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mvn r0, #18 │ │ │ │ b 30f868 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 30fda4 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b75fc4 │ │ │ │ + bl b75f74 │ │ │ │ mvn r0, #22 │ │ │ │ b 30f868 │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, ip, ror #5 │ │ │ │ - strdeq pc, [sl], r4 │ │ │ │ + addeq pc, sl, r4, lsr #11 │ │ │ │ smlabbeq pc, r4, r5, r9 @ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ - addeq pc, sl, r0, lsl r2 @ │ │ │ │ + addeq pc, sl, r0, asr #3 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ @ instruction: 0x011e5db4 │ │ │ │ - addeq pc, sl, r4, lsl r0 @ │ │ │ │ - addeq lr, sl, r8, lsr #31 │ │ │ │ + addeq lr, sl, r4, asr #31 │ │ │ │ + addeq lr, sl, r8, asr pc │ │ │ │ │ │ │ │ 0030fda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -150047,16 +150047,16 @@ │ │ │ │ b 310044 │ │ │ │ mvn r6, #1 │ │ │ │ b 310058 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010f8d94 │ │ │ │ - @ instruction: 0x009529f4 │ │ │ │ - addseq r4, r5, r0, lsr #28 │ │ │ │ + addseq r2, r5, r4, lsr #19 │ │ │ │ + @ instruction: 0x00954dd0 │ │ │ │ │ │ │ │ 00310254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150185,30 +150185,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 31053c │ │ │ │ cmp r2, #2 │ │ │ │ beq 310568 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 3103f8 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 3105b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 3105b8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r5, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r5 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 310594 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -150223,15 +150223,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3104b4 │ │ │ │ mov r5, r1 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r2, [pc, #188] @ 3105bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150263,24 +150263,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 310450 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ b 31052c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, ip, sl, r8 @ │ │ │ │ @ instruction: 0x010f8ab0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq pc, ip, asr sl @ │ │ │ │ @ instruction: 0x011e56f0 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq lr, sl, r4, ror #20 │ │ │ │ + addeq lr, sl, r4, lsl sl │ │ │ │ tsteq lr, r0, ror #11 │ │ │ │ │ │ │ │ 003105c0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150349,17 +150349,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 3106e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - adceq ip, r2, r8, asr r3 │ │ │ │ - addeq lr, sl, ip, lsr #16 │ │ │ │ - addeq lr, sl, r4, lsr #11 │ │ │ │ + adceq ip, r2, r8, lsl #6 │ │ │ │ + ldrdeq lr, [sl], ip │ │ │ │ + addeq lr, sl, r4, asr r5 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 310a58 │ │ │ │ ldr r3, [pc, #852] @ 310a5c │ │ │ │ @@ -150441,15 +150441,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8b7b0 │ │ │ │ + bl b8b760 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3108a8 │ │ │ │ ldr r2, [pc, #532] @ 310a74 │ │ │ │ ldr r3, [pc, #504] @ 310a5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -150513,22 +150513,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 310a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 310804 │ │ │ │ ldr r3, [pc, #240] @ 310a8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 310904 │ │ │ │ @@ -150546,57 +150546,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 310a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 310904 │ │ │ │ ldr r0, [pc, #116] @ 310a94 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 310804 │ │ │ │ ldr r0, [pc, #88] @ 310a98 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 310904 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [pc, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010f86bc │ │ │ │ - addseq r7, fp, r0, asr r2 │ │ │ │ - addseq r7, r4, r4, ror pc │ │ │ │ + addseq r7, fp, r0, lsl #4 │ │ │ │ + addseq r7, r4, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq lr, sl, r8, lsl #15 │ │ │ │ + addeq lr, sl, r8, lsr r7 │ │ │ │ @ instruction: 0x010f8594 │ │ │ │ tsteq pc, r4, asr #10 │ │ │ │ andeq r6, r0, r4, lsl fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008ae5bc │ │ │ │ + addeq lr, sl, ip, ror #10 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ - strdeq lr, [sl], r4 │ │ │ │ - addeq lr, sl, r8, asr #10 │ │ │ │ - addeq lr, sl, r4, ror #9 │ │ │ │ + addeq lr, sl, r4, lsr #9 │ │ │ │ + strdeq lr, [sl], r8 │ │ │ │ + umulleq lr, sl, r4, r4 │ │ │ │ mvn r1, #29 │ │ │ │ b 3106ec │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 3106ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -150887,30 +150887,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 31104c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310b7c │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 310fec │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -150927,42 +150927,42 @@ │ │ │ │ b 310c70 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 310d78 │ │ │ │ b 310de8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 310fc0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 310f98 │ │ │ │ ldr r0, [pc, #76] @ 311050 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310b7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq lr, sl, ip, ror #8 │ │ │ │ + addeq lr, sl, ip, lsl r4 │ │ │ │ @ instruction: 0x010f829c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, lsr r1 @ │ │ │ │ movshi r0, #0 │ │ │ │ andeq r5, r0, ip, ror #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, sl, r0, lsr #32 │ │ │ │ - addeq sp, sl, r0, ror #31 │ │ │ │ + ldrdeq sp, [sl], r0 │ │ │ │ + umulleq sp, sl, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 3113f4 │ │ │ │ ldr r3, [pc, #900] @ 3113f8 │ │ │ │ @@ -151112,25 +151112,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 31141c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 3110f8 │ │ │ │ ldr r3, [pc, #284] @ 311420 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311228 │ │ │ │ @@ -151155,61 +151155,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 311424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311228 │ │ │ │ ldr r0, [pc, #116] @ 311428 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 3110f8 │ │ │ │ ldr r0, [pc, #92] @ 31142c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311228 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r0, sp, r7 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r4, r8, ror r6 │ │ │ │ + addseq r7, r4, r8, lsr #12 │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, ip, ror #24 │ │ │ │ - addeq sp, sl, r0, lsl #29 │ │ │ │ + addeq sp, sl, r0, lsr lr │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, sl, r4, asr #26 │ │ │ │ + strdeq sp, [sl], r4 │ │ │ │ andeq r3, r0, r0, ror #15 │ │ │ │ - addeq sp, sl, r0, ror #25 │ │ │ │ - addeq sp, sl, r4, lsr #25 │ │ │ │ - strdeq sp, [sl], ip │ │ │ │ + umulleq sp, sl, r0, ip │ │ │ │ + addeq sp, sl, r4, asr ip │ │ │ │ + addeq sp, sl, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 311640 │ │ │ │ ldr r1, [pc, #504] @ 311644 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151313,46 +151313,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3114a8 │ │ │ │ ldr r0, [pc, #68] @ 311668 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3114a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, ip, r9, r7 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009472d0 │ │ │ │ + addseq r7, r4, r0, lsl #5 │ │ │ │ tsteq pc, r0, ror r9 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, r4, r8, r7 @ │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, sl, ip, lsl fp │ │ │ │ - addeq sp, sl, r4, lsr fp │ │ │ │ + addeq sp, sl, ip, asr #21 │ │ │ │ + addeq sp, sl, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 311834 │ │ │ │ ldr r1, [pc, #432] @ 311838 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151438,46 +151438,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3116e8 │ │ │ │ ldr r0, [pc, #68] @ 31185c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3116e8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r4, ip, lsl #1 │ │ │ │ + addseq r7, r4, ip, lsr r0 │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010f76b0 │ │ │ │ andeq r5, r0, r4, lsl lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, sl, ip, ror r9 │ │ │ │ - addeq sp, sl, ip, lsl #19 │ │ │ │ + addeq sp, sl, ip, lsr #18 │ │ │ │ + addeq sp, sl, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 311d74 │ │ │ │ @@ -151544,15 +151544,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 311b6c │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ mov r0, r8 │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106ec │ │ │ │ ldr r2, [pc, #1000] @ 311d88 │ │ │ │ ldr r3, [pc, #980] @ 311d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151570,15 +151570,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 311974 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b987f4 │ │ │ │ + bl b987a4 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 311a34 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -151588,21 +151588,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 311a98 │ │ │ │ mov r0, r7 │ │ │ │ - bl b98f64 │ │ │ │ + bl b98f14 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b98a78 │ │ │ │ + bl b98a28 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 31b14c │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -151610,15 +151610,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 311a88 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311a54 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ b 311978 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 311d8c │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -151652,26 +151652,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 311d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311a8c │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -151756,69 +151756,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 311da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311948 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 311dac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311948 │ │ │ │ mvn r4, #27 │ │ │ │ b 311978 │ │ │ │ ldr r0, [pc, #84] @ 311db0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311a8c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, sl, r4, lsr #18 │ │ │ │ + ldrdeq sp, [sl], r4 │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, asr r4 @ │ │ │ │ - umullseq r6, r4, r0, ip │ │ │ │ + addseq r6, r4, r0, asr #24 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq sp, [sl], r4 │ │ │ │ - addseq r6, r4, r4, lsl #23 │ │ │ │ + addeq sp, sl, r4, lsr #13 │ │ │ │ + addseq r6, r4, r4, lsr fp │ │ │ │ andeq r4, r0, ip, asr fp │ │ │ │ - addeq sp, sl, r0, asr #9 │ │ │ │ - addeq sp, sl, r0, ror #9 │ │ │ │ - addeq sp, sl, r4, lsr r5 │ │ │ │ + addeq sp, sl, r0, ror r4 │ │ │ │ + umulleq sp, sl, r0, r4 │ │ │ │ + addeq sp, sl, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 312628 │ │ │ │ ldr r1, [pc, #2140] @ 31262c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151937,15 +151937,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 65e58c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 311e94 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 312408 │ │ │ │ @@ -152038,15 +152038,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312448 │ │ │ │ ldr r1, [pc, #1308] @ 312654 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 27d0c0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 311ea4 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 311ea4 │ │ │ │ @@ -152084,15 +152084,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 31225c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 31251c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65efe0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 65efe0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -152107,18 +152107,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 312068 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8b92c │ │ │ │ + bl b8b8dc │ │ │ │ b 31209c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8be48 │ │ │ │ + bl b8bdf8 │ │ │ │ b 3121fc │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -152133,35 +152133,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 30ec20 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl b987f4 │ │ │ │ + bl b987a4 │ │ │ │ b 3122f0 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 312454 │ │ │ │ mov r0, sl │ │ │ │ - bl b98f64 │ │ │ │ + bl b98f14 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl b98a78 │ │ │ │ + bl b98a28 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b238 │ │ │ │ @@ -152169,17 +152169,17 @@ │ │ │ │ bge 3122c4 │ │ │ │ cmn r4, #4 │ │ │ │ bne 312348 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312310 │ │ │ │ mov r0, sl │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ mov r0, fp │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ b 311e94 │ │ │ │ ldr r3, [pc, #760] @ 31265c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 311e58 │ │ │ │ ldr r3, [pc, #744] @ 312660 │ │ │ │ @@ -152201,47 +152201,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 312668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311e58 │ │ │ │ ldr r0, [pc, #604] @ 31266c │ │ │ │ ldr r1, [pc, #604] @ 312670 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 311ea4 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 311f44 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8be48 │ │ │ │ + bl b8bdf8 │ │ │ │ b 312144 │ │ │ │ ldr r2, [pc, #536] @ 312674 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 30e93c │ │ │ │ @@ -152273,25 +152273,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 31267c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311ea4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31a074 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -152310,15 +152310,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312618 │ │ │ │ ldr r1, [pc, #264] @ 312680 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31a074 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65efe0 │ │ │ │ @@ -152337,54 +152337,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 312684 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311e58 │ │ │ │ ldr r0, [pc, #136] @ 312688 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 311ea4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8be48 │ │ │ │ + bl b8bdf8 │ │ │ │ b 312584 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, sl, r0, asr #7 │ │ │ │ + addeq sp, sl, r0, ror r3 │ │ │ │ smlabteq pc, r4, pc, r6 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ - addseq r6, r4, r8, ror #15 │ │ │ │ - addeq sp, sl, r0, ror #6 │ │ │ │ - @ instruction: 0x009a56fc │ │ │ │ - addeq sp, sl, r8, asr #6 │ │ │ │ + umullseq r6, r4, r8, r7 │ │ │ │ + addeq sp, sl, r0, lsl r3 │ │ │ │ + addseq r5, sl, ip, lsr #13 │ │ │ │ + strdeq sp, [sl], r8 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sp, sl, r8, ror #4 │ │ │ │ - @ instruction: 0x009465d0 │ │ │ │ + addeq sp, sl, r8, lsl r2 │ │ │ │ + addseq r6, r4, r0, lsl #11 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq ip, [sl], r0 │ │ │ │ + addeq ip, sl, r0, lsl #29 │ │ │ │ tsteq lr, ip, asr #13 │ │ │ │ - addeq ip, sl, r0, lsr pc │ │ │ │ - @ instruction: 0x009462dc │ │ │ │ + addeq ip, sl, r0, ror #29 │ │ │ │ + addseq r6, r4, ip, lsl #5 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - addeq ip, sl, r0, lsr #29 │ │ │ │ - addeq ip, sl, r8, lsr #28 │ │ │ │ - addeq ip, sl, r4, lsr #26 │ │ │ │ - addeq ip, sl, r8, ror #27 │ │ │ │ + addeq ip, sl, r0, asr lr │ │ │ │ + ldrdeq ip, [sl], r8 │ │ │ │ + ldrdeq ip, [sl], r4 │ │ │ │ + umulleq ip, sl, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 312fb4 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -152625,15 +152625,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -152641,15 +152641,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 312fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 312794 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -152785,15 +152785,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 312fe4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 312794 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 30e748 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -152874,40 +152874,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31295c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31295c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 312928 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 312b54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 312b20 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 312c68 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 312c34 │ │ │ │ ldr r3, [pc, #300] @ 312ff0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3129c4 │ │ │ │ ldr r3, [pc, #252] @ 312fd4 │ │ │ │ @@ -152930,65 +152930,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 312ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3129c4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 312e28 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 312ff8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3129c4 │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq ip, [sl], r4 │ │ │ │ + addeq ip, sl, r4, lsr #25 │ │ │ │ smlabbeq pc, r8, r6, r6 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, lsr #12 │ │ │ │ - addeq ip, sl, r8, lsl fp │ │ │ │ + addeq ip, sl, r8, asr #21 │ │ │ │ @ instruction: 0x000039b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, sl, r0, lsl #19 │ │ │ │ - strdeq fp, [sl], r4 │ │ │ │ - addeq ip, sl, ip, lsl #15 │ │ │ │ + addeq ip, sl, r0, lsr r9 │ │ │ │ + addeq fp, sl, r4, lsr #31 │ │ │ │ + addeq ip, sl, ip, lsr r7 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq ip, sl, r0, asr r5 │ │ │ │ - addeq ip, sl, r4, ror #10 │ │ │ │ + addeq ip, sl, r0, lsl #10 │ │ │ │ + addeq ip, sl, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 313e18 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -153170,30 +153170,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 27f3e8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #2872] @ 313e34 │ │ │ │ ldr r2, [pc, #2872] @ 313e38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 313520 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -153310,15 +153310,15 @@ │ │ │ │ b 31328c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 3131c4 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -153365,34 +153365,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #2112] @ 313e48 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 313e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3131dc │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ cmp r7, #0 │ │ │ │ bne 313528 │ │ │ │ cmn r4, #4 │ │ │ │ beq 313838 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -153505,15 +153505,15 @@ │ │ │ │ bne 313710 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313788 │ │ │ │ b 313710 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ cmp sl, #0 │ │ │ │ beq 313524 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ mvn r4, #3 │ │ │ │ b 313534 │ │ │ │ @@ -153539,15 +153539,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #1424] @ 313e50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -153555,15 +153555,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 313e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31328c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ @@ -153697,25 +153697,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 313e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 313a54 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 30f56c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 313bc8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -153801,28 +153801,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 313e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 31328c │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 313a44 │ │ │ │ ldr r0, [pc, #336] @ 313e74 │ │ │ │ @@ -153831,96 +153831,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 313e78 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3131dc │ │ │ │ ldr r0, [pc, #296] @ 313e7c │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 313e80 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov fp, r4 │ │ │ │ b 3138f8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 313954 │ │ │ │ b 313528 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 3139bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 313984 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 31365c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 313e84 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 313a54 │ │ │ │ ldr r0, [pc, #144] @ 313e88 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 31328c │ │ │ │ smlatteq pc, r0, sp, r5 │ │ │ │ smlabteq pc, ip, sp, r5 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008ac4b8 │ │ │ │ - addseq r4, fp, ip, lsl #17 │ │ │ │ + addeq ip, sl, r8, ror #8 │ │ │ │ + addseq r4, fp, ip, lsr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [pc, -r8] │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - ldrdeq fp, [sl], ip │ │ │ │ + addeq fp, sl, ip, lsl #23 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, sl, r0, rrx │ │ │ │ - addeq fp, sl, r0, asr #30 │ │ │ │ - addseq ip, r7, ip, asr #32 │ │ │ │ - addeq fp, sl, r4, ror ip │ │ │ │ - @ instruction: 0x009e16bc │ │ │ │ - addeq r2, pc, r4, ror sl @ │ │ │ │ - @ instruction: 0x009e15f0 │ │ │ │ + addeq ip, sl, r0, lsl r0 │ │ │ │ + strdeq fp, [sl], r0 │ │ │ │ + @ instruction: 0x0097bffc │ │ │ │ + addeq fp, sl, r4, lsr #24 │ │ │ │ + addseq r1, lr, ip, ror #12 │ │ │ │ + addeq r2, pc, r4, lsr #20 │ │ │ │ + addseq r1, lr, r0, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl #20 │ │ │ │ - addeq fp, sl, r4, lsr #21 │ │ │ │ - addeq fp, sl, r4, lsr #18 │ │ │ │ - addeq fp, sl, r8, ror #16 │ │ │ │ - addeq fp, sl, r4, asr #18 │ │ │ │ - addeq fp, sl, ip, ror r8 │ │ │ │ - @ instruction: 0x0097bbb8 │ │ │ │ - addeq fp, sl, ip, asr #16 │ │ │ │ - addeq fp, sl, r0, asr r8 │ │ │ │ - @ instruction: 0x008ab7b8 │ │ │ │ + addeq fp, sl, r4, asr sl │ │ │ │ + ldrdeq fp, [sl], r4 │ │ │ │ + addeq fp, sl, r8, lsl r8 │ │ │ │ + strdeq fp, [sl], r4 │ │ │ │ + addeq fp, sl, ip, lsr #16 │ │ │ │ + addseq fp, r7, r8, ror #22 │ │ │ │ + strdeq fp, [sl], ip │ │ │ │ + addeq fp, sl, r0, lsl #16 │ │ │ │ + addeq fp, sl, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 314394 │ │ │ │ @@ -154082,15 +154082,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 6ac38c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 314264 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -154124,15 +154124,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -154141,15 +154141,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3143cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313f7c │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27eef0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -154199,70 +154199,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3143d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 314048 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 3143dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313f7c │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 3143e0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 314048 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, sl, r8, asr #14 │ │ │ │ + strdeq fp, [sl], r8 │ │ │ │ smlatbeq pc, r0, lr, r4 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009a32b8 │ │ │ │ - addeq r2, pc, r8, ror #8 │ │ │ │ + addseq r3, sl, r8, ror #4 │ │ │ │ + addeq r2, pc, r8, lsl r4 @ │ │ │ │ tsteq pc, ip, ror sp @ │ │ │ │ - strdeq r8, [r2], ip @ │ │ │ │ - addeq fp, sl, r4, ror #11 │ │ │ │ - addeq sl, sl, r8, asr #22 │ │ │ │ + adceq r8, r2, ip, lsr #17 │ │ │ │ + umulleq fp, sl, r4, r5 │ │ │ │ + strdeq sl, [sl], r8 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq fp, sl, ip, asr r4 │ │ │ │ - strdeq r3, [sl], ip │ │ │ │ + addeq fp, sl, ip, lsl #8 │ │ │ │ + addeq r3, sl, ip, lsr #21 │ │ │ │ andeq r4, r0, r8, lsr #3 │ │ │ │ - addeq fp, sl, ip, lsr #8 │ │ │ │ - addeq fp, sl, r4, ror #6 │ │ │ │ - addeq fp, sl, r0, lsr #8 │ │ │ │ + ldrdeq fp, [sl], ip │ │ │ │ + addeq fp, sl, r4, lsl r3 │ │ │ │ + ldrdeq fp, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 314728 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 31472c │ │ │ │ @@ -154356,22 +154356,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 3144bc │ │ │ │ ldr r0, [pc, #472] @ 31474c │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 314500 │ │ │ │ ldr r0, [pc, #456] @ 314750 │ │ │ │ ldr r1, [pc, #456] @ 314754 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 3144d0 │ │ │ │ ldr r1, [pc, #432] @ 314758 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65f01c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154400,26 +154400,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 314768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 31446c │ │ │ │ ldr r3, [pc, #264] @ 31476c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314500 │ │ │ │ ldr r3, [pc, #232] @ 314760 │ │ │ │ @@ -154439,60 +154439,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 314770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 314500 │ │ │ │ ldr r0, [pc, #132] @ 314774 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 31446c │ │ │ │ ldr r0, [pc, #108] @ 314778 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 314500 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, ip, r8, asr #17 │ │ │ │ + addeq r7, ip, r8, ror r8 │ │ │ │ smlatbeq pc, r8, r9, r4 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrdeq fp, [sl], r4 │ │ │ │ - addeq fp, sl, r4, asr #7 │ │ │ │ - addeq r7, ip, ip, lsl r8 │ │ │ │ + addeq fp, sl, r4, lsl #7 │ │ │ │ + addeq fp, sl, r4, ror r3 │ │ │ │ + addeq r7, ip, ip, asr #15 │ │ │ │ ldrdeq r4, [pc, -r8] │ │ │ │ - strdeq fp, [sl], r4 │ │ │ │ + addeq fp, sl, r4, lsr #5 │ │ │ │ tsteq lr, r4, asr r5 │ │ │ │ - addeq fp, sl, r8, lsr #6 │ │ │ │ - addseq sp, ip, r0, ror #20 │ │ │ │ + ldrdeq fp, [sl], r8 │ │ │ │ + addseq sp, ip, r0, lsl sl │ │ │ │ andeq r4, r0, ip, lsr r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq fp, sl, r4, r1 │ │ │ │ + addeq fp, sl, r4, asr #2 │ │ │ │ andeq r5, r0, r4, asr #31 │ │ │ │ - umulleq fp, sl, r4, r2 │ │ │ │ - addeq fp, sl, r8, lsr #2 │ │ │ │ - addeq fp, sl, r0, lsr #5 │ │ │ │ + addeq fp, sl, r4, asr #4 │ │ │ │ + ldrdeq fp, [sl], r8 │ │ │ │ + addeq fp, sl, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 31496c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 314970 │ │ │ │ @@ -154611,15 +154611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 314810 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, sl, r4, lsl #4 │ │ │ │ + @ instruction: 0x008ab1b4 │ │ │ │ smlabteq pc, r8, r5, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -154796,28 +154796,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30ed30 │ │ │ │ cmp r9, #0 │ │ │ │ beq 314bbc │ │ │ │ b 314bb0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 314b30 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ed30 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ed30 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 314a28 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 314bc8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -154912,26 +154912,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30ed30 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 314a24 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 314a24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 314a24 │ │ │ │ b 314e20 │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq sl, [sl], r8 │ │ │ │ + addeq sl, sl, r8, lsr #31 │ │ │ │ smlatbeq pc, r8, r3, r4 @ │ │ │ │ - addseq sp, r4, ip, lsr #27 │ │ │ │ + addseq sp, r4, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 315254 │ │ │ │ ldr r3, [pc, #992] @ 315258 │ │ │ │ @@ -155081,28 +155081,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 31527c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ b 314f38 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 314fcc │ │ │ │ @@ -155138,15 +155138,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -155155,53 +155155,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 315284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314f28 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 315288 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314f28 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 31528c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 315104 │ │ │ │ tsteq pc, ip, ror pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, sl, r4, lsr #22 │ │ │ │ + ldrdeq sl, [sl], r4 │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, r0, lr, r3 @ │ │ │ │ - addeq r1, pc, r4, asr #8 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ andeq r6, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, sl, r0, lsl #19 │ │ │ │ + addeq sl, sl, r0, lsr r9 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - addeq sl, sl, r0, lsl r8 │ │ │ │ - addeq sl, sl, r8, lsr #16 │ │ │ │ - umulleq sl, sl, r4, r8 @ │ │ │ │ + addeq sl, sl, r0, asr #15 │ │ │ │ + ldrdeq sl, [sl], r8 │ │ │ │ + addeq sl, sl, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 31550c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 315510 │ │ │ │ @@ -155330,48 +155330,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 315530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315328 │ │ │ │ ldr r0, [pc, #76] @ 315534 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315328 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, asr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, r5, r8, lsl #14 │ │ │ │ + @ instruction: 0x0095f6b8 │ │ │ │ strdeq r3, [pc, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, r0, sl, r3 @ │ │ │ │ andeq r5, r0, ip, ror fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, sl, r0, asr r6 │ │ │ │ - addeq sl, sl, ip, ror #12 │ │ │ │ + addeq sl, sl, r0, lsl #12 │ │ │ │ + addeq sl, sl, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 3158c8 │ │ │ │ ldr r3, [pc, #888] @ 3158cc │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -155503,15 +155503,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -155519,15 +155519,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3158f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 315604 │ │ │ │ ldr r3, [pc, #316] @ 3158f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315684 │ │ │ │ @@ -155553,68 +155553,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3158f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 315684 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 3158fc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 315604 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 315900 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 315684 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, r0, r8, r3 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq sl, [sl], r8 │ │ │ │ + addeq sl, sl, r8, lsl #11 │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrdeq sl, [sl], ip │ │ │ │ + addeq sl, sl, ip, lsl #11 │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ andeq r6, r0, ip, ror r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq sl, [sl], ip │ │ │ │ + addeq sl, sl, ip, lsr #7 │ │ │ │ andeq r6, r0, r8, lsr ip │ │ │ │ - ldrdeq sl, [sl], r8 │ │ │ │ - addeq sl, sl, r0, ror #6 │ │ │ │ - addeq sl, sl, r0, ror #7 │ │ │ │ + addeq sl, sl, r8, lsl #7 │ │ │ │ + addeq sl, sl, r0, lsl r3 │ │ │ │ + umulleq sl, sl, r0, r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 315c44 │ │ │ │ ldr r3, [pc, #808] @ 315c48 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -155745,30 +155745,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 315c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3159d4 │ │ │ │ ldr r3, [pc, #248] @ 315c70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315a9c │ │ │ │ ldr r3, [pc, #216] @ 315c64 │ │ │ │ @@ -155787,57 +155787,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 315c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 315a9c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 315c78 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3159d4 │ │ │ │ ldr r0, [pc, #76] @ 315c7c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 315a9c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [pc, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, sl, ip, asr #6 │ │ │ │ + strdeq sl, [sl], ip │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [pc, -r4] │ │ │ │ - addseq r1, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0x009015dc │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, sl, r4, lsl #3 │ │ │ │ + addeq sl, sl, r4, lsr r1 │ │ │ │ andeq r4, r0, r4, ror #17 │ │ │ │ - addeq sl, sl, r4, lsl #3 │ │ │ │ - addeq sl, sl, r8, lsl r1 │ │ │ │ - addeq sl, sl, r8, ror r1 │ │ │ │ + addeq sl, sl, r4, lsr r1 │ │ │ │ + addeq sl, sl, r8, asr #1 │ │ │ │ + addeq sl, sl, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 315e4c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 315e50 │ │ │ │ @@ -155923,47 +155923,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315d04 │ │ │ │ ldr r0, [pc, #72] @ 315e74 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315d04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, sl, ip, ror #31 │ │ │ │ + umulleq r2, sl, ip, pc @ │ │ │ │ tsteq pc, r4, lsl r1 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, r0, r0, r3 @ │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, sl, r4, asr #31 │ │ │ │ - addeq r9, sl, r0, ror #31 │ │ │ │ + addeq r9, sl, r4, ror pc │ │ │ │ + umulleq r9, sl, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -156107,15 +156107,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 316028 │ │ │ │ ldr r0, [pc, #796] @ 3163e4 │ │ │ │ ldr r1, [pc, #796] @ 3163e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106ec │ │ │ │ @@ -156138,22 +156138,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 3163f0 │ │ │ │ ldr r1, [pc, #688] @ 3163f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ b 315f28 │ │ │ │ ldr r0, [pc, #664] @ 3163f8 │ │ │ │ ldr r1, [pc, #664] @ 3163fc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl b760bc │ │ │ │ + bl b7606c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 30ed30 │ │ │ │ b 3160e8 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -156210,25 +156210,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 316410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3160dc │ │ │ │ ldr r3, [pc, #364] @ 316414 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 315f18 │ │ │ │ ldr r3, [pc, #332] @ 316408 │ │ │ │ @@ -156250,28 +156250,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 316418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315f18 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -156282,51 +156282,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 31618c │ │ │ │ ldr r0, [pc, #152] @ 31641c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315f18 │ │ │ │ mov r6, r4 │ │ │ │ b 3161d4 │ │ │ │ ldr r0, [pc, #116] @ 316420 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3160dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, asr pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r9, [sl], ip │ │ │ │ + addeq r9, sl, ip, lsr #5 │ │ │ │ tsteq pc, r4, lsl #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq lr, r4, ip, ror #31 │ │ │ │ - addeq r9, sl, r8, lsl #31 │ │ │ │ + umullseq lr, r4, ip, pc @ │ │ │ │ + addeq r9, sl, r8, lsr pc │ │ │ │ tstpeq sp, r4, lsl sl @ p-variant is OBSOLETE │ │ │ │ - addeq r9, sl, ip, lsr #28 │ │ │ │ + ldrdeq r9, [sl], ip │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ @ instruction: 0x011df99c │ │ │ │ - addeq r9, sl, r0, lsl #27 │ │ │ │ + addeq r9, sl, r0, lsr sp │ │ │ │ tstpeq sp, ip, ror r9 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, sl, r8, asr #27 │ │ │ │ - addseq r2, r4, ip, asr r5 │ │ │ │ + addeq r9, sl, r8, ror sp │ │ │ │ + addseq r2, r4, ip, lsl #10 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, r0, lsr #25 │ │ │ │ andeq r3, r0, r4, lsr sl │ │ │ │ - addeq r9, sl, r0, lsl #22 │ │ │ │ - addeq r9, sl, r0, lsl #22 │ │ │ │ - addeq r9, sl, r4, lsl ip │ │ │ │ + @ instruction: 0x008a9ab0 │ │ │ │ + @ instruction: 0x008a9ab0 │ │ │ │ + addeq r9, sl, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 3166b8 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -156456,53 +156456,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3166dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3164d0 │ │ │ │ ldr r0, [pc, #76] @ 3166e0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3164d0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, r8, r9, r2 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, sl, r0, lsl #23 │ │ │ │ + addeq r9, sl, r0, lsr fp │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r0, r8, r2 │ │ │ │ @ instruction: 0x00006db4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, sl, ip, lsl #19 │ │ │ │ - @ instruction: 0x008a99b8 │ │ │ │ + addeq r9, sl, ip, lsr r9 │ │ │ │ + addeq r9, sl, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 316bd0 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 316bd4 │ │ │ │ @@ -156716,28 +156716,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 316bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 316784 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27eef0 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -156771,69 +156771,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 316c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ b 3168a0 │ │ │ │ ldr r0, [pc, #140] @ 316c08 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 316784 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 316c0c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ b 3168a0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [pc, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x0095e2bc │ │ │ │ + addseq lr, r5, ip, ror #4 │ │ │ │ @ instruction: 0x010f2698 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq r6, sp, r0, lsr #32 │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ tsteq pc, ip, lsr #10 │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ + addeq r5, sp, r8, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, sl, r4, lsl r6 │ │ │ │ + addeq r9, sl, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ - @ instruction: 0x008a95bc │ │ │ │ - addeq r9, sl, ip, asr r5 │ │ │ │ - addeq r9, sl, r4, lsr #11 │ │ │ │ + addeq r9, sl, ip, ror #10 │ │ │ │ + addeq r9, sl, ip, lsl #10 │ │ │ │ + addeq r9, sl, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 317034 │ │ │ │ ldr r3, [pc, #1032] @ 317038 │ │ │ │ @@ -157010,15 +157010,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -157032,15 +157032,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 317058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316ca4 │ │ │ │ ldr r3, [pc, #256] @ 31705c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316d9c │ │ │ │ @@ -157059,60 +157059,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 317060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 316d9c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 317064 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316ca4 │ │ │ │ ldr r0, [pc, #72] @ 317068 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 316d9c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r4, r1, r2 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, sl, ip, lsl r5 │ │ │ │ + addeq r9, sl, ip, asr #9 │ │ │ │ tsteq pc, r4, ror r1 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, lsr r0 @ │ │ │ │ andeq r3, r0, r0, lsr #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, sl, r4, asr #4 │ │ │ │ + strdeq r9, [sl], r4 │ │ │ │ andeq r6, r0, r8, ror #9 │ │ │ │ - addeq r9, sl, r0, lsr #5 │ │ │ │ - strdeq r9, [sl], ip │ │ │ │ - addeq r9, sl, ip, ror r2 │ │ │ │ + addeq r9, sl, r0, asr r2 │ │ │ │ + addeq r9, sl, ip, lsr #3 │ │ │ │ + addeq r9, sl, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 317520 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 317524 │ │ │ │ @@ -157230,15 +157230,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 317270 │ │ │ │ mov r0, sl │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -157328,28 +157328,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 31754c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 31717c │ │ │ │ ldr r3, [pc, #292] @ 317550 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 317128 │ │ │ │ @@ -157371,65 +157371,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 317554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 317128 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 317558 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 317128 │ │ │ │ ldr r0, [pc, #96] @ 31755c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 31717c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ tsteq pc, r4, ror #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, r0, lsl #3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, asr ip @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r6, r5, ip, ror r5 │ │ │ │ + addseq r6, r5, ip, lsr #10 │ │ │ │ andeq r5, r0, ip, lsr #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, sl, r4, lsr #30 │ │ │ │ + ldrdeq r8, [sl], r4 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - addeq r8, sl, r4, lsl #28 │ │ │ │ - addeq r8, sl, r4, lsr #28 │ │ │ │ - umulleq r8, sl, r8, lr │ │ │ │ + @ instruction: 0x008a8db4 │ │ │ │ + ldrdeq r8, [sl], r4 │ │ │ │ + addeq r8, sl, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 317808 │ │ │ │ ldr r3, [pc, #656] @ 31780c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157531,23 +157531,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 317830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3175e4 │ │ │ │ ldr r3, [pc, #236] @ 317834 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317650 │ │ │ │ @@ -157567,54 +157567,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 317650 │ │ │ │ ldr r0, [pc, #108] @ 31783c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3175e4 │ │ │ │ ldr r0, [pc, #80] @ 317840 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 317650 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, ror r8 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r1, r4, ip, r1 │ │ │ │ + addseq r1, r4, ip, asr #2 │ │ │ │ tsteq pc, r4, lsr r8 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r0, fp, r0, asr #7 │ │ │ │ + addseq r0, fp, r0, ror r3 │ │ │ │ tsteq pc, ip, ror r7 @ │ │ │ │ andeq r4, r0, ip, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, sl, r0, asr #25 │ │ │ │ + addeq r8, sl, r0, ror ip │ │ │ │ andeq r6, r0, r8, lsl r7 │ │ │ │ - addeq r8, sl, r8, lsl #25 │ │ │ │ - addeq r8, sl, r8, asr #24 │ │ │ │ - addeq r8, sl, r4, lsl #25 │ │ │ │ + addeq r8, sl, r8, lsr ip │ │ │ │ + strdeq r8, [sl], r8 @ │ │ │ │ + addeq r8, sl, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 317a2c │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 317a30 │ │ │ │ @@ -157722,24 +157722,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 317a18 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 3179a0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 3179d8 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 3179fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f1590 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq sp, r5, r4, asr #2 │ │ │ │ + ldrsheq sp, [r5], r4 │ │ │ │ tsteq pc, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 317e7c │ │ │ │ @@ -157910,27 +157910,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 317eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ed30 │ │ │ │ b 317b34 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 317bc8 │ │ │ │ @@ -157967,15 +157967,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157984,52 +157984,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 317eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 317b20 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 317eb8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 317b20 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 317ebc │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 317d34 │ │ │ │ @ instruction: 0x010f1398 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, sl, ip, asr #19 │ │ │ │ + addeq r8, sl, ip, ror r9 │ │ │ │ strdeq r1, [pc, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, r4, r2, r1 @ │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - addeq lr, lr, r4, lsl r8 │ │ │ │ + addeq lr, lr, r4, asr #15 │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, sl, r8, lsl #16 │ │ │ │ + @ instruction: 0x008a87b8 │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ - addeq r8, sl, ip, lsl #13 │ │ │ │ - @ instruction: 0x008a86b4 │ │ │ │ - addeq r8, sl, r8, lsl r7 │ │ │ │ + addeq r8, sl, ip, lsr r6 │ │ │ │ + addeq r8, sl, r4, ror #12 │ │ │ │ + addeq r8, sl, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 3182c8 │ │ │ │ ldr r3, [pc, #1004] @ 3182cc │ │ │ │ @@ -158183,26 +158183,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3182f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30ed30 │ │ │ │ b 317fa8 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 318044 │ │ │ │ @@ -158238,15 +158238,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -158255,54 +158255,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 3182f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317f98 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 3182fc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317f98 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 318300 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 318174 │ │ │ │ tsteq pc, r4, lsl pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, sl, ip, lsl #13 │ │ │ │ + addeq r8, sl, ip, lsr r6 │ │ │ │ smlabbeq pc, r4, lr, r0 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ - ldrdeq lr, [lr], r0 │ │ │ │ + addeq lr, lr, r0, lsl #7 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, sl, ip, ror #9 │ │ │ │ + umulleq r8, sl, ip, r4 │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - addeq r8, sl, r0, ror r3 │ │ │ │ - umulleq r8, sl, r0, r3 │ │ │ │ - strdeq r8, [sl], r0 │ │ │ │ + addeq r8, sl, r0, lsr #6 │ │ │ │ + addeq r8, sl, r0, asr #6 │ │ │ │ + addeq r8, sl, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 318764 │ │ │ │ ldr r3, [pc, #1092] @ 318768 │ │ │ │ @@ -158444,15 +158444,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -158461,15 +158461,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 318788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3183dc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 30e78c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -158540,64 +158540,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 318794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3184a8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 318798 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3183dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 31879c │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3184a8 │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, sl, r0, ror r3 │ │ │ │ + addeq r8, sl, r0, lsr #6 │ │ │ │ tsteq pc, ip, lsr sl @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r8, r9, r0 │ │ │ │ andeq r3, r0, r8, lsr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, sl, r4, ror #2 │ │ │ │ - addeq r6, sl, ip, ror #28 │ │ │ │ + addeq r8, sl, r4, lsl r1 │ │ │ │ + addeq r6, sl, ip, lsl lr │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - addeq r8, sl, r0, lsl #1 │ │ │ │ - addeq r8, sl, r4, lsr #32 │ │ │ │ - addeq r8, sl, r8, lsl #1 │ │ │ │ + addeq r8, sl, r0, lsr r0 │ │ │ │ + ldrdeq r7, [sl], r4 │ │ │ │ + addeq r8, sl, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 318c90 │ │ │ │ ldr r3, [pc, #1236] @ 318c94 │ │ │ │ @@ -158774,27 +158774,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 318cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3188a4 │ │ │ │ ldr r2, [pc, #512] @ 318cc0 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158842,28 +158842,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 318cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 31887c │ │ │ │ mov r0, r5 │ │ │ │ bl 30e78c │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 318970 │ │ │ │ @@ -158894,44 +158894,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 318cd0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3188a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318cd4 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 31887c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsr r6 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq pc, r0, r5, r0 │ │ │ │ - addseq fp, ip, r4, lsr pc │ │ │ │ + addseq fp, ip, r4, ror #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrdeq r6, [sl], r4 │ │ │ │ + addeq r6, sl, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, sl, r4, ror #27 │ │ │ │ - addeq r0, sl, r8, ror #3 │ │ │ │ + umulleq r7, sl, r4, sp │ │ │ │ + umulleq r0, sl, r8, r1 │ │ │ │ andeq r1, r0, r4, asr r1 │ │ │ │ - addeq r7, sl, ip, ror #24 │ │ │ │ - addeq r6, sl, r4, lsr #17 │ │ │ │ - umulleq r7, sl, r4, ip │ │ │ │ - addeq r7, sl, r8, ror #23 │ │ │ │ + addeq r7, sl, ip, lsl ip │ │ │ │ + addeq r6, sl, r4, asr r8 │ │ │ │ + addeq r7, sl, r4, asr #24 │ │ │ │ + umulleq r7, sl, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 318e90 │ │ │ │ ldr r3, [pc, #412] @ 318e94 │ │ │ │ @@ -158968,15 +158968,15 @@ │ │ │ │ bl 31b4b4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 318e30 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 318e9c │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158989,25 +158989,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -159036,16 +159036,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [pc, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, r3, ip, lsl #20 │ │ │ │ - umulleq r7, sl, ip, fp │ │ │ │ + @ instruction: 0x0093f9bc │ │ │ │ + addeq r7, sl, ip, asr #22 │ │ │ │ smlatbeq lr, r4, pc, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 3190f4 │ │ │ │ ldr r1, [pc, #568] @ 3190f8 │ │ │ │ @@ -159089,17 +159089,17 @@ │ │ │ │ bne 318f3c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b8b628 │ │ │ │ + bl b8b5d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8b7b0 │ │ │ │ + bl b8b760 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318fd0 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106ec │ │ │ │ ldr r2, [pc, #372] @ 319108 │ │ │ │ ldr r3, [pc, #352] @ 3190f8 │ │ │ │ @@ -159137,15 +159137,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 318f84 │ │ │ │ ldr r0, [pc, #224] @ 31910c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ mov r1, #7 │ │ │ │ b 318f84 │ │ │ │ ldr r2, [pc, #208] @ 319110 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 318f24 │ │ │ │ @@ -159164,49 +159164,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31911c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318f24 │ │ │ │ ldr r0, [pc, #72] @ 319120 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318f24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq lr, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, sp, r0, lsr #3 │ │ │ │ + addseq ip, sp, r0, asr r1 │ │ │ │ strdeq pc, [lr, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq lr, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ - addeq r7, sl, r8, ror r9 │ │ │ │ + addeq r7, sl, r8, lsr #18 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, sl, r8, lsl #17 │ │ │ │ - umulleq r7, sl, ip, r8 │ │ │ │ + addeq r7, sl, r8, lsr r8 │ │ │ │ + addeq r7, sl, ip, asr #16 │ │ │ │ │ │ │ │ 00319124 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00319130 : │ │ │ │ @@ -159257,20 +159257,20 @@ │ │ │ │ bne 3191f8 │ │ │ │ ldr r5, [pc, #168] @ 319294 │ │ │ │ add r5, pc, r5 │ │ │ │ b 3191f8 │ │ │ │ ldr r5, [pc, #160] @ 319298 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8b610 │ │ │ │ + bl b8b5c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8acc8 │ │ │ │ + bl b8ac78 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8b318 │ │ │ │ + b b8b2c8 │ │ │ │ ldr r5, [pc, #128] @ 31929c │ │ │ │ add r5, pc, r5 │ │ │ │ b 3191f8 │ │ │ │ ldr r3, [pc, #120] @ 3192a0 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -159342,41 +159342,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 3193e0 │ │ │ │ ldr r1, [pc, #192] @ 319400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b80100 │ │ │ │ + bl b800b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f810 │ │ │ │ + bl b7f7c0 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 3193f4 │ │ │ │ ldr r1, [pc, #148] @ 319404 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b80100 │ │ │ │ + bl b800b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f810 │ │ │ │ + bl b7f7c0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3193b4 │ │ │ │ ldr r1, [pc, #104] @ 319408 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b80100 │ │ │ │ + bl b800b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f810 │ │ │ │ + bl b7f7c0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -159492,15 +159492,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 27e608 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c2fc │ │ │ │ + bl b8c2ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 319840 │ │ │ │ @@ -159530,29 +159530,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 3198d8 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7f70c │ │ │ │ + bl b7f6bc │ │ │ │ ldr r1, [pc, #672] @ 3198dc │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl b7f70c │ │ │ │ + bl b7f6bc │ │ │ │ ldr r1, [pc, #648] @ 3198e0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7f70c │ │ │ │ + bl b7f6bc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -159566,15 +159566,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #536] @ 3198e4 │ │ │ │ ldr r3, [pc, #504] @ 3198c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159596,15 +159596,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 3198f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ bl 3192bc │ │ │ │ mov r7, #1 │ │ │ │ b 3196a4 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d450 │ │ │ │ @@ -159615,15 +159615,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 319904 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 31973c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 319890 │ │ │ │ ldr r3, [pc, #360] @ 319908 │ │ │ │ ldr r2, [pc, #360] @ 31990c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -159631,64 +159631,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 319914 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 31973c │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 319918 │ │ │ │ ldr r2, [pc, #316] @ 31991c │ │ │ │ ldr r1, [pc, #316] @ 319920 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 319924 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 31973c │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 319928 │ │ │ │ ldr r2, [pc, #276] @ 31992c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 319930 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 319934 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 31973c │ │ │ │ ldr r1, [pc, #240] @ 319938 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74938 │ │ │ │ + bl b748e8 │ │ │ │ b 31973c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 31993c │ │ │ │ ldr r2, [pc, #216] @ 319940 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 319944 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 319948 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 31973c │ │ │ │ ldr r1, [pc, #180] @ 31994c │ │ │ │ add r1, pc, r1 │ │ │ │ b 319798 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 319950 │ │ │ │ ldr r1, [pc, #168] @ 319954 │ │ │ │ @@ -159699,48 +159699,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq pc, [lr, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq lr, r4, r9, pc @ │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - umullseq sp, r9, r8, ip │ │ │ │ + addseq sp, r9, r8, asr #24 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ tstpeq lr, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - strdeq r3, [r2], r4 @ │ │ │ │ - addeq r7, sl, r8, asr #7 │ │ │ │ - addeq r5, sl, r8, lsr r5 │ │ │ │ + adceq r3, r2, r4, lsr #5 │ │ │ │ + addeq r7, sl, r8, ror r3 │ │ │ │ + addeq r5, sl, r8, ror #9 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - adceq r3, r2, ip, lsr #5 │ │ │ │ - addeq r7, sl, ip, lsr r3 │ │ │ │ - strdeq r5, [sl], r8 │ │ │ │ + adceq r3, r2, ip, asr r2 │ │ │ │ + addeq r7, sl, ip, ror #5 │ │ │ │ + addeq r5, sl, r8, lsr #9 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - adceq r3, r2, r8, ror #4 │ │ │ │ - addeq r7, sl, ip, lsr r2 │ │ │ │ - addeq r5, sl, ip, lsr #9 │ │ │ │ + adceq r3, r2, r8, lsl r2 │ │ │ │ + addeq r7, sl, ip, ror #3 │ │ │ │ + addeq r5, sl, ip, asr r4 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - adceq r3, r2, r0, lsr r2 │ │ │ │ - addeq r7, sl, r4, ror #4 │ │ │ │ - addeq r5, sl, r0, ror r4 │ │ │ │ + adceq r3, r2, r0, ror #3 │ │ │ │ + addeq r7, sl, r4, lsl r2 │ │ │ │ + addeq r5, sl, r0, lsr #8 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - strdeq r3, [r2], r4 @ │ │ │ │ - addeq r7, sl, r8, lsr #5 │ │ │ │ - addeq r5, sl, r8, lsr r4 │ │ │ │ - andeq r1, r0, r3, ror #1 │ │ │ │ - addeq r7, sl, r8, lsr r2 │ │ │ │ adceq r3, r2, r4, lsr #3 │ │ │ │ - addeq r7, sl, ip, lsr #3 │ │ │ │ + addeq r7, sl, r8, asr r2 │ │ │ │ addeq r5, sl, r8, ror #7 │ │ │ │ + andeq r1, r0, r3, ror #1 │ │ │ │ + addeq r7, sl, r8, ror #3 │ │ │ │ + adceq r3, r2, r4, asr r1 │ │ │ │ + addeq r7, sl, ip, asr r1 │ │ │ │ + umulleq r5, sl, r8, r3 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - addeq lr, r9, r4, asr #9 │ │ │ │ - adceq r3, r2, r8, ror #2 │ │ │ │ - @ instruction: 0x008a53b8 │ │ │ │ - addeq r7, sl, ip, lsl r1 │ │ │ │ + addeq lr, r9, r4, ror r4 │ │ │ │ + adceq r3, r2, r8, lsl r1 │ │ │ │ + addeq r5, sl, r8, ror #6 │ │ │ │ + addeq r7, sl, ip, asr #1 │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 00319960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -159758,31 +159758,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 3199d0 │ │ │ │ - bl b8a230 │ │ │ │ + bl b8a1e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl b68684 │ │ │ │ + bl b68634 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3199b8 │ │ │ │ ldr r0, [pc, #128] @ 319a58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8acc8 │ │ │ │ - bl b8b318 │ │ │ │ + bl b8ac78 │ │ │ │ + bl b8b2c8 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 319a08 │ │ │ │ - bl b8a230 │ │ │ │ + bl b8a1e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl b68684 │ │ │ │ + bl b68634 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3199f0 │ │ │ │ ldr r2, [pc, #76] @ 319a5c │ │ │ │ ldr r3, [pc, #64] @ 319a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159815,43 +159815,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 319b40 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #172] @ 319b4c │ │ │ │ ldr r2, [pc, #172] @ 319b50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 319b24 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159862,15 +159862,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 319b04 │ │ │ │ mvn r4, #3 │ │ │ │ b 319b08 │ │ │ │ tstpeq lr, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r5, sl, r4, lsr r4 │ │ │ │ + addeq r5, sl, r4, ror #7 │ │ │ │ │ │ │ │ 00319b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -159890,28 +159890,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 319f54 │ │ │ │ mov r9, r0 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #960] @ 319f84 │ │ │ │ ldr r2, [pc, #960] @ 319f88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r7 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -160064,22 +160064,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 319f08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 319f98 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6d044 │ │ │ │ + bl b6cff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 30fea0 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r2, [pc, #260] @ 319f9c │ │ │ │ ldr r3, [pc, #224] @ 319f7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -160104,19 +160104,19 @@ │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 319d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8be48 │ │ │ │ + bl b8bdf8 │ │ │ │ b 319e74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8b92c │ │ │ │ + bl b8b8dc │ │ │ │ b 319c64 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 319e34 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -160134,19 +160134,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 319e34 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq lr, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq lr, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r5, sl, r4, lsl r3 │ │ │ │ + addeq r5, sl, r4, asr #5 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r5, sl, ip, asr #14 │ │ │ │ - @ instruction: 0x0094b2f4 │ │ │ │ - addeq r5, sl, r4, lsr r5 │ │ │ │ + strdeq r5, [sl], ip │ │ │ │ + addseq fp, r4, r4, lsr #5 │ │ │ │ + addeq r5, sl, r4, ror #9 │ │ │ │ tsteq lr, ip, asr pc │ │ │ │ │ │ │ │ 00319fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160154,55 +160154,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 31a068 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31a05c │ │ │ │ mov r6, r1 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #144] @ 31a06c │ │ │ │ ldr r2, [pc, #144] @ 31a070 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 31a03c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 31a040 │ │ │ │ tsteq lr, r4, lsr lr │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - strdeq r4, [sl], r4 @ │ │ │ │ + addeq r4, sl, r4, lsr #29 │ │ │ │ │ │ │ │ 0031a074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160218,42 +160218,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #92] @ 31a130 │ │ │ │ ldr r2, [pc, #92] @ 31a134 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b8b378 │ │ │ │ + b b8b328 │ │ │ │ tsteq lr, r4, ror #26 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - strdeq r4, [sl], ip │ │ │ │ + addeq r4, sl, ip, lsr #27 │ │ │ │ │ │ │ │ 0031a138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160267,40 +160267,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #84] @ 31a1e4 │ │ │ │ ldr r2, [pc, #84] @ 31a1e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8b378 │ │ │ │ + b b8b328 │ │ │ │ @ instruction: 0x010eec9c │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r4, sl, r0, asr #26 │ │ │ │ + strdeq r4, [sl], r0 │ │ │ │ │ │ │ │ 0031a1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160338,43 +160338,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 31a3c8 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #348] @ 31a400 │ │ │ │ ldr r2, [pc, #348] @ 31a404 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r9 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31a35c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a3b8 │ │ │ │ ldr r2, [pc, #228] @ 31a408 │ │ │ │ ldr r3, [pc, #208] @ 31a3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160406,38 +160406,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a3d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fea0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a31c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31a31c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31a298 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31a3a0 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a31c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq lr, r8, fp, lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010eeb98 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r4, sl, r0, lsr ip │ │ │ │ + addeq r4, sl, r0, ror #23 │ │ │ │ ldrdeq lr, [lr, -r0] │ │ │ │ │ │ │ │ 0031a40c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160449,37 +160449,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 31a57c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 31a54c │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [pc, #304] @ 31a588 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 31a58c │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31a4fc │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a55c │ │ │ │ ldr r3, [pc, #212] @ 31a590 │ │ │ │ ldr r2, [pc, #212] @ 31a594 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160495,15 +160495,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a56c │ │ │ │ cmp r8, #0 │ │ │ │ beq 31a4b4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160515,28 +160515,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 31030c │ │ │ │ b 31a4dc │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31a44c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31a4b4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31a518 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a4e0 │ │ │ │ smlabteq lr, r8, r9, lr │ │ │ │ - addeq r4, sl, r0, lsl #21 │ │ │ │ + addeq r4, sl, r0, lsr sl │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ │ │ │ │ 0031a598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160546,40 +160546,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31a670 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31a668 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [pc, #160] @ 31a674 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31a678 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a62c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31a64c │ │ │ │ ldr r3, [pc, #60] @ 31a67c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160589,15 +160589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a64c │ │ │ │ tsteq lr, ip, lsr r8 │ │ │ │ - addeq r4, sl, r8, lsl #18 │ │ │ │ + @ instruction: 0x008a48b8 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ │ │ │ │ 0031a680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160615,76 +160615,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 31a740 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a77c │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #228] @ 31a7c4 │ │ │ │ ldr r2, [pc, #228] @ 31a7c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a75c │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a78c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a740 │ │ │ │ b 31a78c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31a6d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a740 │ │ │ │ tsteq lr, r4, asr r7 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - strdeq r4, [sl], r4 @ │ │ │ │ + addeq r4, sl, r4, lsr #15 │ │ │ │ │ │ │ │ 0031a7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160695,71 +160695,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31a8dc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a8a0 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #208] @ 31a8e8 │ │ │ │ ldr r2, [pc, #208] @ 31a8ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a874 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a8b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31a80c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a884 │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x008a46bc │ │ │ │ + addeq r4, sl, ip, ror #12 │ │ │ │ │ │ │ │ 0031a8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160768,49 +160768,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 31a9e4 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #188] @ 31a9f0 │ │ │ │ ldr r2, [pc, #188] @ 31a9f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a9a8 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 31a98c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 31a7cc │ │ │ │ @@ -160819,15 +160819,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 31a98c │ │ │ │ mvn r4, #3 │ │ │ │ b 31a98c │ │ │ │ smlatteq lr, r8, r4, lr │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - umulleq r4, sl, ip, r5 │ │ │ │ + addeq r4, sl, ip, asr #10 │ │ │ │ │ │ │ │ 0031a9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160839,38 +160839,38 @@ │ │ │ │ bne 31ab70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 31ab50 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [pc, #308] @ 31ab7c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 31ab80 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r9 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 31ab00 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31aaf0 │ │ │ │ ldr r3, [pc, #212] @ 31ab84 │ │ │ │ ldr r2, [pc, #212] @ 31ab88 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160886,19 +160886,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31aaa8 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31ab60 │ │ │ │ cmp r7, #0 │ │ │ │ beq 31aaa8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160910,24 +160910,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 31030c │ │ │ │ b 31aad0 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31aa3c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31ab1c │ │ │ │ mvn r6, #3 │ │ │ │ b 31aad4 │ │ │ │ smlatteq lr, r0, r3, lr │ │ │ │ - umulleq r4, sl, r0, r4 │ │ │ │ + addeq r4, sl, r0, asr #8 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ │ │ │ │ 0031ab8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -160972,28 +160972,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31add4 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [pc, #508] @ 31ae50 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 31ae54 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov sl, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, sl │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -161003,15 +161003,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ad48 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31adc4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 31ad08 │ │ │ │ ldr r3, [pc, #368] @ 31ae58 │ │ │ │ @@ -161063,54 +161063,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fea0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31acd8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31acd8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c5dc │ │ │ │ + bl b8c58c │ │ │ │ b 31ac48 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fea0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ad08 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31ad08 │ │ │ │ mov r0, r6 │ │ │ │ bl 31030c │ │ │ │ b 31ad08 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 310254 │ │ │ │ b 31adac │ │ │ │ mvn r7, #3 │ │ │ │ b 31ad08 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r4, lsl r2 │ │ │ │ - addeq r4, sl, r4, lsl #5 │ │ │ │ + addeq r4, sl, r4, lsr r2 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ smlatteq lr, r4, r0, lr │ │ │ │ │ │ │ │ 0031ae64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -161121,40 +161121,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31af3c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31af34 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r2, [pc, #160] @ 31af40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31af44 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31aef8 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31af18 │ │ │ │ ldr r3, [pc, #60] @ 31af48 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -161164,15 +161164,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31af18 │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ - addeq r4, sl, ip, lsr r0 │ │ │ │ + addeq r3, sl, ip, ror #31 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ │ │ │ │ 0031af4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161182,54 +161182,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b00c │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #140] @ 31b018 │ │ │ │ ldr r2, [pc, #140] @ 31b01c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31afec │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31aff0 │ │ │ │ smlabbeq lr, r8, lr, sp │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r4, asr #30 │ │ │ │ + strdeq r3, [sl], r4 │ │ │ │ │ │ │ │ 0031b020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -161241,72 +161241,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31b138 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b0fc │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #212] @ 31b144 │ │ │ │ ldr r2, [pc, #212] @ 31b148 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b0d0 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b10c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b064 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b0e0 │ │ │ │ @ instruction: 0x010eddb4 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r4, ror #28 │ │ │ │ + addeq r3, sl, r4, lsl lr │ │ │ │ │ │ │ │ 0031b14c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161318,56 +161318,56 @@ │ │ │ │ bne 31b224 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e334 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #148] @ 31b230 │ │ │ │ ldr r2, [pc, #148] @ 31b234 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r6 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b204 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b208 │ │ │ │ smlabbeq lr, r4, ip, sp │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r4, lsr sp │ │ │ │ + addeq r3, sl, r4, ror #25 │ │ │ │ │ │ │ │ 0031b238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161379,56 +161379,56 @@ │ │ │ │ bne 31b310 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e334 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #148] @ 31b31c │ │ │ │ ldr r2, [pc, #148] @ 31b320 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r6 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b2f0 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b2f4 │ │ │ │ @ instruction: 0x010edb98 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r8, asr #24 │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ │ │ │ 0031b324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161439,31 +161439,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b4a0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 31b478 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #316] @ 31b4ac │ │ │ │ ldr r2, [pc, #316] @ 31b4b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 27f5e0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -161474,15 +161474,15 @@ │ │ │ │ blt 31b41c │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 31b488 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b44c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -161492,45 +161492,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31b400 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b364 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27f5e0 │ │ │ │ mov r2, r0 │ │ │ │ b 31b3b4 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b400 │ │ │ │ @ instruction: 0x010edab0 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r4, ror #22 │ │ │ │ + addeq r3, sl, r4, lsl fp │ │ │ │ │ │ │ │ 0031b4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161541,71 +161541,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b5c4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b588 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #208] @ 31b5d0 │ │ │ │ ldr r2, [pc, #208] @ 31b5d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b55c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b598 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b4f4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b56c │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - ldrdeq r3, [sl], r4 │ │ │ │ + addeq r3, sl, r4, lsl #19 │ │ │ │ │ │ │ │ 0031b5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161634,41 +161634,41 @@ │ │ │ │ bne 31b738 │ │ │ │ mov r0, r4 │ │ │ │ bl 30fe5c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b718 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #228] @ 31b750 │ │ │ │ ldr r2, [pc, #228] @ 31b754 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r7 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b6c8 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b728 │ │ │ │ ldr r2, [pc, #120] @ 31b758 │ │ │ │ ldr r3, [pc, #100] @ 31b748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161682,28 +161682,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b660 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31b6d8 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b6d8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [lr, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010ed7b8 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r8, ror #16 │ │ │ │ + addeq r3, sl, r8, lsl r8 │ │ │ │ tsteq lr, r4, lsl r7 │ │ │ │ │ │ │ │ 0031b75c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161715,71 +161715,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b86c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b830 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #208] @ 31b878 │ │ │ │ ldr r2, [pc, #208] @ 31b87c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b804 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b840 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b79c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b814 │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, ip, lsr #14 │ │ │ │ + ldrdeq r3, [sl], ip │ │ │ │ │ │ │ │ 0031b880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161810,41 +161810,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 30fe5c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 31b9c8 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #228] @ 31ba00 │ │ │ │ ldr r2, [pc, #228] @ 31ba04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r6 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b978 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b9d8 │ │ │ │ ldr r2, [pc, #120] @ 31ba08 │ │ │ │ ldr r3, [pc, #100] @ 31b9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161858,28 +161858,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31b910 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31b988 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b988 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, asr r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x008a35b8 │ │ │ │ + addeq r3, sl, r8, ror #10 │ │ │ │ tsteq lr, r4, ror #8 │ │ │ │ │ │ │ │ 0031ba0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161892,72 +161892,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bb24 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bae8 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #212] @ 31bb30 │ │ │ │ ldr r2, [pc, #212] @ 31bb34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31babc │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31baf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31ba50 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bacc │ │ │ │ smlabteq lr, r8, r3, sp │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, r8, ror r4 │ │ │ │ + addeq r3, sl, r8, lsr #8 │ │ │ │ │ │ │ │ 0031bb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161997,43 +161997,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bd1c │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #348] @ 31bd54 │ │ │ │ ldr r2, [pc, #348] @ 31bd58 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r9 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31bcb0 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bd0c │ │ │ │ ldr r2, [pc, #228] @ 31bd5c │ │ │ │ ldr r3, [pc, #208] @ 31bd4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162065,38 +162065,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31bd2c │ │ │ │ mov r0, r6 │ │ │ │ bl 30fea0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31bc70 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31bc70 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31bbec │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31bcf4 │ │ │ │ mvn r4, #3 │ │ │ │ b 31bc70 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ed29c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, ip, asr #4 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - ldrdeq r3, [sl], ip │ │ │ │ + addeq r3, sl, ip, lsl #5 │ │ │ │ tsteq lr, ip, ror r1 │ │ │ │ │ │ │ │ 0031bd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162107,69 +162107,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31be64 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 31be28 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr ip, [pc, #200] @ 31be70 │ │ │ │ ldr r2, [pc, #200] @ 31be74 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bdfc │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31be38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31bd9c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31be0c │ │ │ │ tsteq lr, r4, ror r0 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, ip, lsr #2 │ │ │ │ + ldrdeq r3, [sl], ip │ │ │ │ │ │ │ │ 0031be78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162181,72 +162181,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bf90 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bf54 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #212] @ 31bf9c │ │ │ │ ldr r2, [pc, #212] @ 31bfa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bf28 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bf64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31bebc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bf38 │ │ │ │ tsteq lr, ip, asr pc │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r3, sl, ip │ │ │ │ + @ instruction: 0x008a2fbc │ │ │ │ │ │ │ │ 0031bfa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -162254,53 +162254,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31c060 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #136] @ 31c06c │ │ │ │ ldr r2, [pc, #136] @ 31c070 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c040 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c044 │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, ip, ror #29 │ │ │ │ + umulleq r2, sl, ip, lr │ │ │ │ │ │ │ │ 0031c074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -162309,29 +162309,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 31c144 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #152] @ 31c150 │ │ │ │ ldr r2, [pc, #152] @ 31c154 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r7 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -162339,27 +162339,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c124 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c128 │ │ │ │ tsteq lr, r4, ror #26 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, r8, lsl lr │ │ │ │ + addeq r2, sl, r8, asr #27 │ │ │ │ │ │ │ │ 0031c158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162398,44 +162398,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31c33c │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #356] @ 31c378 │ │ │ │ ldr r2, [pc, #356] @ 31c37c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov sl, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, sl │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c2d0 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31c32c │ │ │ │ ldr r2, [pc, #232] @ 31c380 │ │ │ │ ldr r3, [pc, #208] @ 31c36c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162467,39 +162467,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31c34c │ │ │ │ mov r0, r6 │ │ │ │ bl 30fea0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31c290 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ b 31c290 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31c208 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31c314 │ │ │ │ mvn r4, #3 │ │ │ │ b 31c290 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, ip, lsr #24 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, r0, asr #25 │ │ │ │ + addeq r2, sl, r0, ror ip │ │ │ │ tsteq lr, ip, asr fp │ │ │ │ │ │ │ │ 0031c384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162525,42 +162525,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 31c4b8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #188] @ 31c4c4 │ │ │ │ ldr r2, [pc, #188] @ 31c4c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r6 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c468 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162576,34 +162576,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c3c8 │ │ │ │ tsteq lr, ip, asr #20 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, r8, asr #21 │ │ │ │ - b b8b318 │ │ │ │ + addeq r2, sl, r8, ror sl │ │ │ │ + b b8b2c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl b8b318 │ │ │ │ + bl b8b2c8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0031c4f4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 31c510 │ │ │ │ ldr r0, [pc, #16] @ 31c514 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b b8d72c │ │ │ │ + b b8d6dc │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0031c518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -162617,72 +162617,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31c630 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c5f4 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #212] @ 31c63c │ │ │ │ ldr r2, [pc, #212] @ 31c640 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c5c8 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c604 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31c55c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c5d8 │ │ │ │ @ instruction: 0x010ec8bc │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, ip, ror #18 │ │ │ │ + addeq r2, sl, ip, lsl r9 │ │ │ │ │ │ │ │ 0031c644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162694,74 +162694,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c764 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c728 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #220] @ 31c770 │ │ │ │ ldr r2, [pc, #220] @ 31c774 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c6fc │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c738 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31c688 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c70c │ │ │ │ @ instruction: 0x010ec790 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, r0, asr #16 │ │ │ │ + strdeq r2, [sl], r0 │ │ │ │ │ │ │ │ 0031c778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162773,29 +162773,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c8a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c864 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #228] @ 31c8ac │ │ │ │ ldr r2, [pc, #228] @ 31c8b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r8 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -162804,45 +162804,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c838 │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c874 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31c7bc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c848 │ │ │ │ tsteq lr, ip, asr r6 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - addeq r2, sl, ip, lsl #14 │ │ │ │ + @ instruction: 0x008a26bc │ │ │ │ │ │ │ │ 0031c8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -162853,71 +162853,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31c9c4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c988 │ │ │ │ - bl b8ce58 │ │ │ │ + bl b8ce08 │ │ │ │ ldr r3, [pc, #208] @ 31c9d0 │ │ │ │ ldr r2, [pc, #208] @ 31c9d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b89320 │ │ │ │ - bl b8b378 │ │ │ │ + bl b892d0 │ │ │ │ + bl b8b328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c95c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8b378 │ │ │ │ + bl b8b328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c998 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c34c │ │ │ │ + bl b8c2fc │ │ │ │ b 31c8f4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c4a4 │ │ │ │ + bl b8c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c96c │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ andeq r6, r0, ip, ror #15 │ │ │ │ - ldrdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r4, lsl #11 │ │ │ │ │ │ │ │ 0031c9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162939,15 +162939,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, sl, r8, lsr r1 │ │ │ │ + addeq r4, sl, r8, ror #1 │ │ │ │ │ │ │ │ 0031ca48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162968,15 +162968,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, sl, r8, asr #1 │ │ │ │ + addeq r4, sl, r8, ror r0 │ │ │ │ │ │ │ │ 0031cab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162995,15 +162995,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, sl, ip, asr r0 │ │ │ │ + addeq r4, sl, ip │ │ │ │ │ │ │ │ 0031cb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -163028,82 +163028,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r3, [sl], r0 │ │ │ │ + addeq r3, sl, r0, lsr #31 │ │ │ │ │ │ │ │ 0031cb94 : │ │ │ │ b 27e908 │ │ │ │ │ │ │ │ 0031cb98 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31cbc8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrdeq r9, [ip], ip @ │ │ │ │ │ │ │ │ 0031cbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 31cc78 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 31cc7c │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #132] @ 31cc80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cc58 │ │ │ │ ldr r2, [pc, #92] @ 31cc84 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, sl, r0, ror pc │ │ │ │ - strdeq pc, [r1], r4 @ │ │ │ │ - addeq r3, sl, ip, lsr pc │ │ │ │ - addeq r3, sl, r8, asr #30 │ │ │ │ + addeq r3, sl, r0, lsr #30 │ │ │ │ + adceq pc, r1, r4, lsr #29 │ │ │ │ + addeq r3, sl, ip, ror #29 │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ │ │ │ 0031cc88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -163118,59 +163118,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 31cd80 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #160] @ 31cd84 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cd50 │ │ │ │ ldr sl, [pc, #136] @ 31cd88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 31cd50 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ccc0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq pc, r1, ip, lsr lr @ │ │ │ │ - addeq r8, r9, ip, lsl #8 │ │ │ │ - addeq r7, ip, r4, asr #10 │ │ │ │ - @ instruction: 0x008a3ebc │ │ │ │ - @ instruction: 0x008a3eb0 │ │ │ │ + adceq pc, r1, ip, ror #27 │ │ │ │ + @ instruction: 0x008983bc │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ + addeq r3, sl, ip, ror #28 │ │ │ │ + addeq r3, sl, r0, ror #28 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -163337,21 +163337,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 31d058 │ │ │ │ ldr r0, [pc, #40] @ 31d05c │ │ │ │ ldr r2, [pc, #40] @ 31d060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq pc, r1, r8, asr #22 │ │ │ │ - addeq r3, sl, r4, asr #23 │ │ │ │ - ldrdeq r3, [sl], r4 │ │ │ │ + strdeq pc, [r1], r8 @ │ │ │ │ + addeq r3, sl, r4, ror fp │ │ │ │ + addeq r3, sl, r4, lsl #23 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - adceq pc, r1, r8, lsr #22 │ │ │ │ - addeq r3, sl, r4, lsr #23 │ │ │ │ - addeq r3, sl, r0, asr #23 │ │ │ │ + ldrdeq pc, [r1], r8 @ │ │ │ │ + addeq r3, sl, r4, asr fp │ │ │ │ + addeq r3, sl, r0, ror fp │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -163375,18 +163375,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 31d0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r3, sl, r4, ror fp │ │ │ │ - umlaleq pc, r1, r8, sl @ │ │ │ │ - addeq r3, sl, r4, lsl fp │ │ │ │ - addeq r3, sl, ip, lsr fp │ │ │ │ + addeq r3, sl, r4, lsr #22 │ │ │ │ + adceq pc, r1, r8, asr #20 │ │ │ │ + addeq r3, sl, r4, asr #21 │ │ │ │ + addeq r3, sl, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 31d2e8 │ │ │ │ @@ -163508,19 +163508,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatteq lr, r0, ip, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r9, r4, ip, ip │ │ │ │ + addseq r9, r4, ip, asr #24 │ │ │ │ strdeq fp, [lr, -r4] │ │ │ │ - adceq pc, r1, ip, lsl #17 │ │ │ │ - addeq r3, sl, r8, lsl #18 │ │ │ │ - addeq r3, sl, r0, asr r9 │ │ │ │ + adceq pc, r1, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x008a38b8 │ │ │ │ + addeq r3, sl, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 31d398 │ │ │ │ ldr r3, [pc, #120] @ 31d39c │ │ │ │ @@ -163552,15 +163552,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [lr, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r7, r4, ip, ip │ │ │ │ + addseq r7, r4, ip, asr #24 │ │ │ │ smlatbeq lr, r0, sl, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 31d4a8 │ │ │ │ @@ -163621,17 +163621,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010eb9b8 │ │ │ │ - ldrdeq pc, [r1], r8 @ │ │ │ │ - addeq r3, sl, r4, asr #15 │ │ │ │ - addeq r3, sl, r0, asr r7 │ │ │ │ + adceq pc, r1, r8, lsl #13 │ │ │ │ + addeq r3, sl, r4, ror r7 │ │ │ │ + addeq r3, sl, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 31d624 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164362,17 +164362,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ strdeq sl, [lr, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ - adceq lr, r1, r0, ror fp │ │ │ │ - addeq r2, sl, r8, ror #23 │ │ │ │ - addeq r2, sl, r4, ror #24 │ │ │ │ + adceq lr, r1, r0, lsr #22 │ │ │ │ + umulleq r2, sl, r8, fp │ │ │ │ + addeq r2, sl, r4, lsl ip │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 0031e020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164409,17 +164409,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31e0d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq sp, r0, asr #21 │ │ │ │ - @ instruction: 0x00a1eab4 │ │ │ │ - addeq r2, sl, ip, lsr #22 │ │ │ │ - addeq r2, sl, r4, asr #23 │ │ │ │ + adceq lr, r1, r4, ror #20 │ │ │ │ + ldrdeq r2, [sl], ip │ │ │ │ + addeq r2, sl, r4, ror fp │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 0031e0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164576,18 +164576,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 31e360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ smlatbeq lr, r4, ip, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00a1e9bc │ │ │ │ + adceq lr, r1, ip, ror #18 │ │ │ │ smlabteq lr, ip, fp, sl │ │ │ │ - adceq lr, r1, r0, lsr r8 │ │ │ │ - addeq r2, sl, r4, lsr #17 │ │ │ │ + adceq lr, r1, r0, ror #15 │ │ │ │ + addeq r2, sl, r4, asr r8 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 31e470 │ │ │ │ @@ -165405,15 +165405,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r8, asr fp │ │ │ │ - @ instruction: 0x00945ffc │ │ │ │ + addseq r5, r4, ip, lsr #31 │ │ │ │ │ │ │ │ 0031f018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -165450,17 +165450,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31f0cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x011d6ab0 │ │ │ │ - @ instruction: 0x00a1dab8 │ │ │ │ - addeq r1, sl, r0, lsr fp │ │ │ │ - ldrdeq r1, [sl], r4 │ │ │ │ + adceq sp, r1, r8, ror #20 │ │ │ │ + addeq r1, sl, r0, ror #21 │ │ │ │ + addeq r1, sl, r4, lsl #23 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 0031f0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166236,15 +166236,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r8, ror #29 │ │ │ │ - umullseq r5, r4, r4, r3 │ │ │ │ + addseq r5, r4, r4, asr #6 │ │ │ │ │ │ │ │ 0031fc6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166274,15 +166274,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r4, ror #28 │ │ │ │ - addseq r5, r4, r0, lsl r3 │ │ │ │ + addseq r5, r4, r0, asr #5 │ │ │ │ │ │ │ │ 0031fcfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -166316,15 +166316,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5dd0 │ │ │ │ - addseq r5, r4, ip, ror r2 │ │ │ │ + addseq r5, r4, ip, lsr #4 │ │ │ │ │ │ │ │ 0031fd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166361,15 +166361,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, lsr #26 │ │ │ │ - @ instruction: 0x009451dc │ │ │ │ + addseq r5, r4, ip, lsl #3 │ │ │ │ │ │ │ │ 0031fe48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166409,15 +166409,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ - addseq r5, r4, r0, lsr r1 │ │ │ │ + addseq r5, r4, r0, ror #1 │ │ │ │ │ │ │ │ 0031ff00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166460,15 +166460,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ - addseq r5, r4, r8, ror r0 │ │ │ │ + addseq r5, r4, r8, lsr #32 │ │ │ │ │ │ │ │ 0031ffc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166514,15 +166514,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5afc │ │ │ │ - @ instruction: 0x00944fb4 │ │ │ │ + addseq r4, r4, r4, ror #30 │ │ │ │ │ │ │ │ 00320094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -166791,19 +166791,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011d59dc │ │ │ │ - addseq r4, r4, r8, lsr #23 │ │ │ │ + addseq r4, r4, r8, asr fp │ │ │ │ smlabbeq lr, r8, r9, r8 │ │ │ │ - adceq ip, r1, r4, lsr #13 │ │ │ │ - addeq r0, sl, ip, lsl r7 │ │ │ │ - addeq r0, sl, ip, asr #15 │ │ │ │ + adceq ip, r1, r4, asr r6 │ │ │ │ + addeq r0, sl, ip, asr #13 │ │ │ │ + addeq r0, sl, ip, ror r7 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 003204f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167041,17 +167041,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011d53b0 │ │ │ │ @ instruction: 0x010e85b4 │ │ │ │ - ldrdeq ip, [r1], r0 @ │ │ │ │ - addeq r0, sl, r8, asr #6 │ │ │ │ - addeq r0, sl, r0, lsl r4 │ │ │ │ + adceq ip, r1, r0, lsl #5 │ │ │ │ + strdeq r0, [sl], r8 │ │ │ │ + addeq r0, sl, r0, asr #7 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 003208c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167224,17 +167224,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e839c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, r4, ror r0 │ │ │ │ smlatteq lr, r8, r2, r8 │ │ │ │ - adceq ip, r1, r4 │ │ │ │ - addeq r0, sl, ip, ror r0 │ │ │ │ - addeq r0, sl, r4, asr r1 │ │ │ │ + @ instruction: 0x00a1bfb4 │ │ │ │ + addeq r0, sl, ip, lsr #32 │ │ │ │ + addeq r0, sl, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 00320b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167591,19 +167591,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011d4adc │ │ │ │ - addseq r3, r4, ip, ror #30 │ │ │ │ + addseq r3, r4, ip, lsl pc │ │ │ │ tsteq lr, r8, ror #26 │ │ │ │ - adceq fp, r1, r4, lsl #21 │ │ │ │ - strdeq pc, [r9], ip │ │ │ │ - addeq pc, r9, r0, ror #23 │ │ │ │ + adceq fp, r1, r4, lsr sl │ │ │ │ + addeq pc, r9, ip, lsr #21 │ │ │ │ + umulleq pc, r9, r0, fp @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00321114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167918,15 +167918,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, r8, ror #11 │ │ │ │ - addseq r3, r4, ip, ror #20 │ │ │ │ + addseq r3, r4, ip, lsl sl │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ │ │ │ │ 003215f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168107,15 +168107,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011d42d0 │ │ │ │ - addseq r3, r4, r8, ror r7 │ │ │ │ + addseq r3, r4, r8, lsr #14 │ │ │ │ tsteq lr, r4, ror r5 │ │ │ │ │ │ │ │ 003218d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168187,15 +168187,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, r8, asr #3 │ │ │ │ - addseq r3, r4, r8, lsr #12 │ │ │ │ + @ instruction: 0x009435d8 │ │ │ │ tsteq lr, ip, lsr r4 │ │ │ │ │ │ │ │ 00321a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168235,15 +168235,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ - addseq r3, r4, ip, lsr r5 │ │ │ │ + addseq r3, r4, ip, ror #9 │ │ │ │ │ │ │ │ 00321ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -168282,15 +168282,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip │ │ │ │ - addseq r3, r4, r8, lsl #9 │ │ │ │ + addseq r3, r4, r8, lsr r4 │ │ │ │ │ │ │ │ 00321b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168396,17 +168396,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq sp, r8, asr #28 │ │ │ │ - adceq sl, r1, r0, asr lr │ │ │ │ - addeq lr, r9, r8, asr #29 │ │ │ │ - @ instruction: 0x0089efbc │ │ │ │ + adceq sl, r1, r0, lsl #28 │ │ │ │ + addeq lr, r9, r8, ror lr │ │ │ │ + addeq lr, r9, ip, ror #30 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 00321d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168665,17 +168665,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq lr, r0, lr, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x011d3b94 │ │ │ │ tsteq lr, ip, lsr #26 │ │ │ │ - adceq sl, r1, ip, asr #20 │ │ │ │ - addeq lr, r9, ip, asr #23 │ │ │ │ - addeq lr, r9, r0, asr #21 │ │ │ │ + strdeq sl, [r1], ip @ │ │ │ │ + addeq lr, r9, ip, ror fp │ │ │ │ + addeq lr, r9, r0, ror sl │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 00322154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168889,17 +168889,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabbeq lr, ip, sl, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ ldrdeq r6, [lr, -r4] │ │ │ │ - strdeq sl, [r1], r0 @ │ │ │ │ - addeq lr, r9, r8, ror #14 │ │ │ │ - addeq lr, r9, ip, ror r8 │ │ │ │ + adceq sl, r1, r0, lsr #13 │ │ │ │ + addeq lr, r9, r8, lsl r7 │ │ │ │ + addeq lr, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 003224a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169237,33 +169237,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ strdeq r6, [lr, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, ip, asr #9 │ │ │ │ tsteq lr, r4, lsl #10 │ │ │ │ - adceq sl, r1, r0, lsr #4 │ │ │ │ - umulleq lr, r9, r8, r2 │ │ │ │ - strdeq lr, [r9], ip │ │ │ │ + ldrdeq sl, [r1], r0 @ │ │ │ │ + addeq lr, r9, r8, asr #4 │ │ │ │ + addeq lr, r9, ip, lsr #7 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - strdeq sl, [r1], ip @ │ │ │ │ - addeq lr, r9, r4, ror r2 │ │ │ │ - addeq lr, r9, r8, asr #7 │ │ │ │ + adceq sl, r1, ip, lsr #3 │ │ │ │ + addeq lr, r9, r4, lsr #4 │ │ │ │ + addeq lr, r9, r8, ror r3 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - ldrdeq sl, [r1], r8 @ │ │ │ │ - addeq lr, r9, r0, asr r2 │ │ │ │ - umulleq lr, r9, r4, r3 │ │ │ │ + adceq sl, r1, r8, lsl #3 │ │ │ │ + addeq lr, r9, r0, lsl #4 │ │ │ │ + addeq lr, r9, r4, asr #6 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - @ instruction: 0x00a1a1b4 │ │ │ │ - addeq lr, r9, ip, lsr #4 │ │ │ │ - addeq lr, r9, r0, ror #6 │ │ │ │ + adceq sl, r1, r4, ror #2 │ │ │ │ + ldrdeq lr, [r9], ip │ │ │ │ + addeq lr, r9, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - umlaleq sl, r1, r0, r1 │ │ │ │ - addeq lr, r9, r8, lsl #4 │ │ │ │ - addeq lr, r9, r8, lsr #6 │ │ │ │ + adceq sl, r1, r0, asr #2 │ │ │ │ + @ instruction: 0x0089e1b8 │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 00322a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169524,19 +169524,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r6, [lr, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, ip, lsr #27 │ │ │ │ - addseq r2, r4, r4, lsr #4 │ │ │ │ + @ instruction: 0x009421d4 │ │ │ │ tsteq lr, ip, lsl r0 │ │ │ │ - adceq r9, r1, r8, lsr sp │ │ │ │ - @ instruction: 0x0089ddb0 │ │ │ │ - addeq sp, r9, r4, lsr #30 │ │ │ │ + adceq r9, r1, r8, ror #25 │ │ │ │ + addeq sp, r9, r0, ror #26 │ │ │ │ + ldrdeq sp, [r9], r4 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 00322e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169723,15 +169723,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ - addseq r1, r4, r0, lsl pc │ │ │ │ + addseq r1, r4, r0, asr #29 │ │ │ │ │ │ │ │ 00323150 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 31e364 │ │ │ │ @@ -169880,19 +169880,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, r9, r8, lsl #21 │ │ │ │ + addeq sp, r9, r8, lsr sl │ │ │ │ smlabteq lr, r0, sl, r5 │ │ │ │ - adceq r9, r1, r0, ror #15 │ │ │ │ - addeq sp, r9, ip, ror #19 │ │ │ │ - addeq sp, r9, r4, asr r8 │ │ │ │ + umlaleq r9, r1, r0, r7 │ │ │ │ + umulleq sp, r9, ip, r9 │ │ │ │ + addeq sp, r9, r4, lsl #16 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 003233c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169940,15 +169940,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, r9, r0, ror #18 │ │ │ │ + addeq sp, r9, r0, lsl r9 │ │ │ │ smlatbeq lr, ip, r9, r5 │ │ │ │ │ │ │ │ 00323498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169984,17 +169984,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323538 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32353c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r9, r1, r4, asr #12 │ │ │ │ - @ instruction: 0x0089d6bc │ │ │ │ - addeq sp, r9, ip, ror r8 │ │ │ │ + strdeq r9, [r1], r4 @ │ │ │ │ + addeq sp, r9, ip, ror #12 │ │ │ │ + addeq sp, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00323540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170290,33 +170290,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x0089d6b4 │ │ │ │ - addeq sp, r9, r8, lsr #13 │ │ │ │ - umulleq sp, r9, ip, r5 │ │ │ │ - addeq sp, r9, r4, lsl #12 │ │ │ │ - addeq sp, r9, r4, ror #11 │ │ │ │ - addeq sp, r9, r8, ror #10 │ │ │ │ - strdeq sp, [r9], r4 │ │ │ │ - addeq sp, r9, r0, lsl r5 │ │ │ │ + addeq sp, r9, r4, ror #12 │ │ │ │ + addeq sp, r9, r8, asr r6 │ │ │ │ + addeq sp, r9, ip, asr #10 │ │ │ │ + @ instruction: 0x0089d5b4 │ │ │ │ + umulleq sp, r9, r4, r5 │ │ │ │ + addeq sp, r9, r8, lsl r5 │ │ │ │ + addeq sp, r9, r4, lsr #9 │ │ │ │ + addeq sp, r9, r0, asr #9 │ │ │ │ smlatteq lr, r4, r4, r5 │ │ │ │ - strdeq r9, [r1], r8 @ │ │ │ │ - addeq sp, r9, r0, ror #8 │ │ │ │ - addeq sp, r9, ip, ror #4 │ │ │ │ + adceq r9, r1, r8, lsr #3 │ │ │ │ + addeq sp, r9, r0, lsl r4 │ │ │ │ + addeq sp, r9, ip, lsl r2 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - ldrdeq r9, [r1], r4 @ │ │ │ │ - addeq sp, r9, r8, asr #4 │ │ │ │ + adceq r9, r1, r4, lsl #3 │ │ │ │ + strdeq sp, [r9], r8 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - adceq r9, r1, ip, lsr #3 │ │ │ │ - addeq sp, r9, r0, lsr r4 │ │ │ │ - addeq sp, r9, r0, lsr #4 │ │ │ │ + adceq r9, r1, ip, asr r1 │ │ │ │ + addeq sp, r9, r0, ror #7 │ │ │ │ + ldrdeq sp, [r9], r0 │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 00323a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170403,16 +170403,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq lr, r8, r3, r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq sp, r9, r8, r3 │ │ │ │ - ldrdeq sp, [r9], r0 │ │ │ │ + addeq sp, r9, r8, asr #6 │ │ │ │ + addeq sp, r9, r0, lsl #5 │ │ │ │ smlatbeq lr, r8, r2, r5 │ │ │ │ │ │ │ │ 00323ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170499,16 +170499,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, r9, r8, lsr #4 │ │ │ │ - addeq sp, r9, r8, asr r1 │ │ │ │ + ldrdeq sp, [r9], r8 │ │ │ │ + addeq sp, r9, r8, lsl #2 │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ │ │ │ │ 00323d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170908,17 +170908,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabbeq lr, ip, ip, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, ip, lsl #22 │ │ │ │ - adceq r8, r1, r8, lsr #16 │ │ │ │ - addeq ip, r9, r0, lsr #17 │ │ │ │ - addeq ip, r9, ip, ror #21 │ │ │ │ + ldrdeq r8, [r1], r8 @ │ │ │ │ + addeq ip, r9, r0, asr r8 │ │ │ │ + umulleq ip, r9, ip, sl │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00324368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -171017,19 +171017,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 324518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r9, r4, ror sl │ │ │ │ + addeq ip, r9, r4, lsr #20 │ │ │ │ tsteq lr, ip, asr r9 │ │ │ │ - adceq r8, r1, r8, ror r6 │ │ │ │ - strdeq ip, [r9], r0 │ │ │ │ - addeq ip, r9, r8, asr r9 │ │ │ │ + adceq r8, r1, r8, lsr #12 │ │ │ │ + addeq ip, r9, r0, lsr #13 │ │ │ │ + addeq ip, r9, r8, lsl #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 0032451c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -171292,15 +171292,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e7d0 │ │ │ │ b 324818 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e48b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r9, ip, ror #17 │ │ │ │ + umulleq ip, r9, ip, r8 │ │ │ │ smlabteq lr, r8, r5, r4 │ │ │ │ │ │ │ │ 00324950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -171315,25 +171315,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #792] @ 324cc0 │ │ │ │ ldr r2, [pc, #792] @ 324cc4 │ │ │ │ ldr r1, [pc, #792] @ 324cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -171516,30 +171516,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 324d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, ip, ror r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00a181b0 │ │ │ │ - strdeq r0, [r9], r8 │ │ │ │ - addseq r4, r4, r4, asr r8 │ │ │ │ - addeq ip, r9, r0, lsl #9 │ │ │ │ + adceq r8, r1, r0, ror #2 │ │ │ │ + addeq r0, r9, r8, lsr #13 │ │ │ │ + addseq r4, r4, r4, lsl #16 │ │ │ │ + addeq ip, r9, r0, lsr r4 │ │ │ │ smlatteq lr, r8, r1, r4 │ │ │ │ - adceq r7, r1, r4, lsl #30 │ │ │ │ - addeq fp, r9, ip, ror pc │ │ │ │ - addeq ip, r9, r4, ror r2 │ │ │ │ - muleq r0, r9, r8 │ │ │ │ - adceq r7, r1, r0, ror #29 │ │ │ │ - addeq fp, r9, r8, asr pc │ │ │ │ + @ instruction: 0x00a17eb4 │ │ │ │ + addeq fp, r9, ip, lsr #30 │ │ │ │ addeq ip, r9, r4, lsr #4 │ │ │ │ - andeq r0, r0, r6, lsl #17 │ │ │ │ - @ instruction: 0x00a17ebc │ │ │ │ - addeq fp, r9, r4, lsr pc │ │ │ │ + muleq r0, r9, r8 │ │ │ │ + umlaleq r7, r1, r0, lr │ │ │ │ + addeq fp, r9, r8, lsl #30 │ │ │ │ ldrdeq ip, [r9], r4 │ │ │ │ + andeq r0, r0, r6, lsl #17 │ │ │ │ + adceq r7, r1, ip, ror #28 │ │ │ │ + addeq fp, r9, r4, ror #29 │ │ │ │ + addeq ip, r9, r4, lsl #3 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00324d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -172138,23 +172138,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 325694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r4, [lr, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r9, r0, lsr #3 │ │ │ │ - addeq fp, r9, ip, asr #31 │ │ │ │ - addeq fp, r9, r4, ror pc │ │ │ │ - @ instruction: 0x0089b9bc │ │ │ │ - addseq fp, r6, ip, asr #11 │ │ │ │ + addeq ip, r9, r0, asr r1 │ │ │ │ + addeq fp, r9, ip, ror pc │ │ │ │ + addeq fp, r9, r4, lsr #30 │ │ │ │ + addeq fp, r9, ip, ror #18 │ │ │ │ + addseq fp, r6, ip, ror r5 │ │ │ │ tsteq lr, r4, asr #16 │ │ │ │ - adceq r7, r1, ip, lsl #10 │ │ │ │ - addeq fp, r9, r4, lsl #11 │ │ │ │ - addeq fp, r9, ip, lsr #17 │ │ │ │ + @ instruction: 0x00a174bc │ │ │ │ + addeq fp, r9, r4, lsr r5 │ │ │ │ + addeq fp, r9, ip, asr r8 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00325698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -172181,22 +172181,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ ldr r2, [pc, #676] @ 3259c4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [pc, #632] @ 3259c8 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -172229,15 +172229,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 27e7d0 │ │ │ │ ldr r1, [pc, #508] @ 3259cc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, r6 │ │ │ │ beq 325954 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -172328,21 +172328,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3259e0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3257e0 │ │ │ │ ldr r1, [pc, #112] @ 3259e4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 325998 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3259e8 │ │ │ │ b 3257ec │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @@ -172350,28 +172350,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3259f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq lr, ip, lsr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, r9, r0, asr #16 │ │ │ │ - addseq sl, r6, r8, lsl r2 │ │ │ │ - adceq r7, r1, r8, asr r4 │ │ │ │ - strdeq fp, [r9], r8 │ │ │ │ - addeq fp, r9, r4, ror #15 │ │ │ │ - addeq fp, r9, ip, ror #14 │ │ │ │ - @ instruction: 0x0089b6b4 │ │ │ │ - addeq fp, r9, r4, ror r6 │ │ │ │ - addeq fp, r9, r0, lsr #9 │ │ │ │ + strdeq fp, [r9], r0 │ │ │ │ + addseq sl, r6, r8, asr #3 │ │ │ │ + adceq r7, r1, r8, lsl #8 │ │ │ │ + addeq fp, r9, r8, lsr #15 │ │ │ │ + umulleq fp, r9, r4, r7 │ │ │ │ + addeq fp, r9, ip, lsl r7 │ │ │ │ + addeq fp, r9, r4, ror #12 │ │ │ │ + addeq fp, r9, r4, lsr #12 │ │ │ │ + addeq fp, r9, r0, asr r4 │ │ │ │ ldrdeq r3, [lr, -ip] │ │ │ │ - addeq fp, r9, r8, ror #11 │ │ │ │ - addeq fp, r9, r0, ror #11 │ │ │ │ + umulleq fp, r9, r8, r5 │ │ │ │ + umulleq fp, r9, r0, r5 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - addeq fp, r9, ip, lsr r2 │ │ │ │ + addeq fp, r9, ip, ror #3 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003259f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -172843,17 +172843,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 326170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrheq r0, [sp, -r0] │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - adceq r6, r1, r8, lsl sl │ │ │ │ - umulleq sl, r9, r0, sl │ │ │ │ - addeq sl, r9, r8, lsl lr │ │ │ │ + adceq r6, r1, r8, asr #19 │ │ │ │ + addeq sl, r9, r0, asr #20 │ │ │ │ + addeq sl, r9, r8, asr #27 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00326174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -173183,20 +173183,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatteq lr, ip, r8, r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r2, [lr, -r4] │ │ │ │ - ldrdeq r6, [r1], ip @ │ │ │ │ - addeq sl, r9, r8, ror #18 │ │ │ │ - addeq sl, r9, r4, lsl #19 │ │ │ │ - @ instruction: 0x00a166bc │ │ │ │ - addeq sl, r9, r8, asr #18 │ │ │ │ - addeq sl, r9, r8, lsl #19 │ │ │ │ + adceq r6, r1, ip, lsl #13 │ │ │ │ + addeq sl, r9, r8, lsl r9 │ │ │ │ + addeq sl, r9, r4, lsr r9 │ │ │ │ + adceq r6, r1, ip, ror #12 │ │ │ │ + strdeq sl, [r9], r8 │ │ │ │ + addeq sl, r9, r8, lsr r9 │ │ │ │ │ │ │ │ 003266a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -173327,29 +173327,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ - adceq r6, r1, r8, lsl r5 │ │ │ │ - addeq sl, r9, r4, lsr #15 │ │ │ │ - addeq sl, r9, r8, ror r8 │ │ │ │ - strdeq r6, [r1], r4 @ │ │ │ │ - addeq sl, r9, r0, lsl #15 │ │ │ │ - addeq sl, r9, r4, lsr r8 │ │ │ │ - ldrdeq r6, [r1], r0 @ │ │ │ │ - addeq sl, r9, ip, asr r7 │ │ │ │ - addeq sl, r9, r8, ror #15 │ │ │ │ - adceq r6, r1, ip, lsr #9 │ │ │ │ - addeq sl, r9, r8, lsr r7 │ │ │ │ - addeq sl, r9, r4, lsr #15 │ │ │ │ - adceq r6, r1, r8, lsl #9 │ │ │ │ - addeq sl, r9, r4, lsl r7 │ │ │ │ - addseq r8, r8, r8, lsr sl │ │ │ │ + adceq r6, r1, r8, asr #9 │ │ │ │ + addeq sl, r9, r4, asr r7 │ │ │ │ + addeq sl, r9, r8, lsr #16 │ │ │ │ + adceq r6, r1, r4, lsr #9 │ │ │ │ + addeq sl, r9, r0, lsr r7 │ │ │ │ + addeq sl, r9, r4, ror #15 │ │ │ │ + adceq r6, r1, r0, lsl #9 │ │ │ │ + addeq sl, r9, ip, lsl #14 │ │ │ │ + umulleq sl, r9, r8, r7 │ │ │ │ + adceq r6, r1, ip, asr r4 │ │ │ │ + addeq sl, r9, r8, ror #13 │ │ │ │ + addeq sl, r9, r4, asr r7 │ │ │ │ + adceq r6, r1, r8, lsr r4 │ │ │ │ + addeq sl, r9, r4, asr #13 │ │ │ │ + addseq r8, r8, r8, ror #19 │ │ │ │ │ │ │ │ 00326900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -173528,36 +173528,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r2, [lr, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ - adceq r6, r1, ip, lsr #4 │ │ │ │ - @ instruction: 0x0089a4b4 │ │ │ │ - addeq sl, r9, r0, asr #11 │ │ │ │ + ldrdeq r6, [r1], ip @ │ │ │ │ + addeq sl, r9, r4, ror #8 │ │ │ │ + addeq sl, r9, r0, ror r5 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - strdeq r6, [r1], ip @ │ │ │ │ - addeq sl, r9, r4, lsl #9 │ │ │ │ - addeq sl, r9, r4, lsl #11 │ │ │ │ + adceq r6, r1, ip, lsr #3 │ │ │ │ + addeq sl, r9, r4, lsr r4 │ │ │ │ + addeq sl, r9, r4, lsr r5 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - ldrdeq r6, [r1], r8 @ │ │ │ │ - addeq sl, r9, r0, ror #8 │ │ │ │ - addeq sl, r9, r8, ror r5 │ │ │ │ + adceq r6, r1, r8, lsl #3 │ │ │ │ + addeq sl, r9, r0, lsl r4 │ │ │ │ + addeq sl, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - @ instruction: 0x00a161b4 │ │ │ │ - addeq sl, r9, r0, asr #8 │ │ │ │ - addeq sl, r9, r4, lsl #11 │ │ │ │ - umlaleq r6, r1, r0, r1 │ │ │ │ - addeq sl, r9, r8, lsl r4 │ │ │ │ - umulleq sl, r9, ip, r5 │ │ │ │ + adceq r6, r1, r4, ror #2 │ │ │ │ + strdeq sl, [r9], r0 │ │ │ │ + addeq sl, r9, r4, lsr r5 │ │ │ │ + adceq r6, r1, r0, asr #2 │ │ │ │ + addeq sl, r9, r8, asr #7 │ │ │ │ + addeq sl, r9, ip, asr #10 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - adceq r6, r1, ip, ror #2 │ │ │ │ - strdeq sl, [r9], r4 │ │ │ │ - umulleq sl, r9, ip, r5 │ │ │ │ + adceq r6, r1, ip, lsl r1 │ │ │ │ + addeq sl, r9, r4, lsr #7 │ │ │ │ + addeq sl, r9, ip, asr #10 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00326c3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173674,37 +173674,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e2194 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq lr, ip, r0, r2 │ │ │ │ - adceq r5, r1, r4, ror pc │ │ │ │ - strdeq sl, [r9], ip │ │ │ │ - addeq sl, r9, r4, lsr #7 │ │ │ │ + adceq r5, r1, r4, lsr #30 │ │ │ │ + addeq sl, r9, ip, lsr #3 │ │ │ │ + addeq sl, r9, r4, asr r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - adceq r5, r1, r0, asr pc │ │ │ │ - ldrdeq sl, [r9], r8 │ │ │ │ - addeq sl, r9, ip, asr r3 │ │ │ │ + adceq r5, r1, r0, lsl #30 │ │ │ │ + addeq sl, r9, r8, lsl #3 │ │ │ │ + addeq sl, r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - adceq r5, r1, ip, lsr #30 │ │ │ │ - @ instruction: 0x0089a1b8 │ │ │ │ - addeq sl, r9, r4, asr #5 │ │ │ │ + ldrdeq r5, [r1], ip @ │ │ │ │ + addeq sl, r9, r8, ror #2 │ │ │ │ + addeq sl, r9, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 326e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76ef8 │ │ │ │ + b b76ea8 │ │ │ │ smlabbeq pc, r0, sp, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173741,15 +173741,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl b25e10 │ │ │ │ + bl b25dc0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 679398 │ │ │ │ pop {r4, lr} │ │ │ │ b 679050 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173784,30 +173784,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [pc, #92] @ 327040 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -173840,22 +173840,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl b515d0 │ │ │ │ + bl b51580 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl b34300 │ │ │ │ + bl b342b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53950 │ │ │ │ + bl b53900 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 327560 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -173910,23 +173910,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, fp │ │ │ │ bl 27db04 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f7cc │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl b33ec0 │ │ │ │ + bl b33e70 │ │ │ │ ldr r2, [pc, #1276] @ 3276e8 │ │ │ │ ldr r3, [pc, #1252] @ 3276d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -174055,15 +174055,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 327408 │ │ │ │ ldr r0, [pc, #760] @ 3276f8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -174141,29 +174141,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 327704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 327708 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 3271cc │ │ │ │ ldr r3, [pc, #408] @ 32770c │ │ │ │ ldr r2, [pc, #408] @ 327710 │ │ │ │ ldr r1, [pc, #408] @ 327714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 327718 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, #0 │ │ │ │ b 3271cc │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -174176,30 +174176,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3271cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3274c0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3274dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 327500 │ │ │ │ ldr r0, [pc, #260] @ 327728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ b 327500 │ │ │ │ ldr fp, [pc, #248] @ 32772c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3272b0 │ │ │ │ ldr r3, [pc, #232] @ 327730 │ │ │ │ @@ -174211,15 +174211,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3271cc │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 27cda8 │ │ │ │ str r0, [r7] │ │ │ │ b 3272d0 │ │ │ │ ldr r3, [pc, #168] @ 327740 │ │ │ │ @@ -174231,48 +174231,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3271cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r2, ip, ror sp │ │ │ │ - adceq r5, r1, r8, lsl #24 │ │ │ │ - strheq sl, [r9], r0 │ │ │ │ - addeq sl, r9, ip, lsl r0 │ │ │ │ + addseq r7, r2, ip, lsr #26 │ │ │ │ + @ instruction: 0x00a15bb8 │ │ │ │ + addeq sl, r9, r0, rrx │ │ │ │ + addeq r9, r9, ip, asr #31 │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ tsteq ip, r4, lsr #16 │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ - addeq r9, r9, r0, ror #29 │ │ │ │ - umulleq r9, r9, ip, ip @ │ │ │ │ - adceq r5, r1, r0, ror #16 │ │ │ │ - addeq r9, r9, r0, ror ip │ │ │ │ + umulleq r9, r9, r0, lr @ │ │ │ │ + addeq r9, r9, ip, asr #24 │ │ │ │ + adceq r5, r1, r0, lsl r8 │ │ │ │ + addeq r9, r9, r0, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r5, r1, ip, lsr #16 │ │ │ │ - umulleq r9, r9, r0, ip @ │ │ │ │ - addeq r9, r9, r8, lsr ip │ │ │ │ + ldrdeq r5, [r1], ip @ │ │ │ │ + addeq r9, r9, r0, asr #24 │ │ │ │ + addeq r9, r9, r8, ror #23 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r9, r9, r4, ror ip │ │ │ │ - strdeq r9, [r9], ip │ │ │ │ - ldrdeq r5, [r1], r8 @ │ │ │ │ - addeq r9, r9, r4, lsl #26 │ │ │ │ - adceq r5, r1, r4, ror r7 │ │ │ │ - addeq r9, r9, ip, ror #24 │ │ │ │ - addeq r9, r9, r0, ror #22 │ │ │ │ - adceq r5, r1, r0, asr r7 │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ - addeq r9, r9, ip, asr #23 │ │ │ │ + addeq r9, r9, r4, lsr #24 │ │ │ │ + addeq r9, r9, ip, lsr #23 │ │ │ │ + adceq r5, r1, r8, lsl #15 │ │ │ │ + @ instruction: 0x00899cb4 │ │ │ │ + adceq r5, r1, r4, lsr #14 │ │ │ │ + addeq r9, r9, ip, lsl ip │ │ │ │ addeq r9, r9, r0, lsl fp │ │ │ │ adceq r5, r1, r0, lsl #14 │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ + addeq r9, r9, ip, ror fp │ │ │ │ + addeq r9, r9, r0, asr #21 │ │ │ │ + @ instruction: 0x00a156b0 │ │ │ │ │ │ │ │ 0032774c : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -174376,34 +174376,34 @@ │ │ │ │ 003278c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 327968 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174475,42 +174475,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 8ddaf0 │ │ │ │ + bl 8ddaa0 │ │ │ │ ldr r2, [pc, #96] @ 327ac0 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 327ac4 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - strdeq r9, [r9], r4 │ │ │ │ + addeq r9, r9, r4, lsr #17 │ │ │ │ adceq lr, fp, ip, ror r8 │ │ │ │ │ │ │ │ 00327ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174522,58 +174522,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9da358 <__bss_end__@@Base+0xfd4bc440> │ │ │ │ │ │ │ │ 00327b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [pc, #120] @ 327bf0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -174650,55 +174650,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ddaf0 │ │ │ │ + bl 8ddaa0 │ │ │ │ ldr r2, [pc, #92] @ 327d6c │ │ │ │ ldr r3, [pc, #92] @ 327d70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ adceq lr, fp, r4, ror #11 │ │ │ │ - addeq r9, r9, ip, asr #12 │ │ │ │ + strdeq r9, [r9], ip │ │ │ │ │ │ │ │ 00327d74 : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ │ │ │ │ 00327d94 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 327dcc │ │ │ │ @@ -174745,34 +174745,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 327f60 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 679308 │ │ │ │ bl 679320 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ddaf0 │ │ │ │ + bl 8ddaa0 │ │ │ │ ldr r2, [pc, #252] @ 327f64 │ │ │ │ ldr r3, [pc, #252] @ 327f68 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ bl 50e218 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 327f10 │ │ │ │ ldr r3, [pc, #172] @ 327f6c │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -174812,17 +174812,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [lr, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ adceq lr, fp, r4, lsl #9 │ │ │ │ - addeq r9, r9, r0, lsl #10 │ │ │ │ - adceq r4, r1, r8, ror #29 │ │ │ │ - addeq r9, r9, r8, ror r4 │ │ │ │ + @ instruction: 0x008994b0 │ │ │ │ + umlaleq r4, r1, r8, lr │ │ │ │ + addeq r9, r9, r8, lsr #8 │ │ │ │ ldrdeq r0, [lr, -ip] │ │ │ │ │ │ │ │ 00327f78 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -174943,22 +174943,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 32824c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3280b8 │ │ │ │ ldr r3, [pc, #208] @ 328250 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32807c │ │ │ │ ldr r3, [pc, #176] @ 328244 │ │ │ │ @@ -174975,49 +174975,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 328254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32807c │ │ │ │ ldr r0, [pc, #88] @ 328258 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3280b8 │ │ │ │ ldr r0, [pc, #68] @ 32825c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32807c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ smlabteq lr, r0, sp, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010e0d9c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r9, r9, r4, r2 @ │ │ │ │ + addeq r9, r9, r4, asr #4 │ │ │ │ andeq r1, r0, r4, lsl #23 │ │ │ │ - addeq r9, r9, r0, lsr #3 │ │ │ │ - addeq r9, r9, ip, lsr r2 │ │ │ │ - @ instruction: 0x008991b4 │ │ │ │ + addeq r9, r9, r0, asr r1 │ │ │ │ + addeq r9, r9, ip, ror #3 │ │ │ │ + addeq r9, r9, r4, ror #2 │ │ │ │ │ │ │ │ 00328260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 328458 │ │ │ │ @@ -175088,15 +175088,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 328478 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32840c │ │ │ │ ldr r3, [pc, #208] @ 32847c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -175115,50 +175115,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 328480 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3282c8 │ │ │ │ ldr r0, [pc, #92] @ 328484 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3282c8 │ │ │ │ ldr r0, [pc, #72] @ 328488 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3282c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq lr, r4, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r9, ip, asr #2 │ │ │ │ + strdeq r9, [r9], ip │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - addeq r9, r9, ip, rrx │ │ │ │ - addeq r9, r9, ip, lsl #1 │ │ │ │ - addeq r9, r9, r8, ror #1 │ │ │ │ + addeq r9, r9, ip, lsl r0 │ │ │ │ + addeq r9, r9, ip, lsr r0 │ │ │ │ + umulleq r9, r9, r8, r0 @ │ │ │ │ │ │ │ │ 0032848c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -175176,15 +175176,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 327ac8 │ │ │ │ @@ -175275,22 +175275,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 328680 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addeq r8, r9, r4, asr r8 │ │ │ │ - strdeq r8, [r9], ip │ │ │ │ - addeq r8, r9, r4, lsl #17 │ │ │ │ - addeq r8, r9, ip, asr pc │ │ │ │ - adceq r4, r1, ip, asr #15 │ │ │ │ - addeq r8, r9, r4, asr #30 │ │ │ │ - adceq r4, r1, r8, lsr #15 │ │ │ │ - addeq r8, r9, r0, lsr #30 │ │ │ │ + addeq r8, r9, r4, lsl #16 │ │ │ │ + addeq r8, r9, ip, lsr #31 │ │ │ │ + addeq r8, r9, r4, lsr r8 │ │ │ │ + addeq r8, r9, ip, lsl #30 │ │ │ │ + adceq r4, r1, ip, ror r7 │ │ │ │ + strdeq r8, [r9], r4 │ │ │ │ + adceq r4, r1, r8, asr r7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ │ │ │ │ 00328684 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00328688 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -175328,15 +175328,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328760 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ ldrhi r0, [r5, #184] @ 0xb8 │ │ │ │ @@ -175355,43 +175355,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ mov r0, #0 │ │ │ │ b 328720 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr ip, [pc, #76] @ 3287cc │ │ │ │ ldr r3, [pc, #76] @ 3287d0 │ │ │ │ ldr r1, [pc, #76] @ 3287d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ b 328768 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, lr, r4, asr r2 │ │ │ │ + addeq r2, lr, r4, lsl #4 │ │ │ │ smlabteq lr, ip, r6, r0 │ │ │ │ - addeq r8, r9, ip, lsr lr │ │ │ │ - adceq r4, r1, r4, ror #13 │ │ │ │ - addeq r8, r9, r8, lsl lr │ │ │ │ + addeq r8, r9, ip, ror #27 │ │ │ │ + umlaleq r4, r1, r4, r6 │ │ │ │ + addeq r8, r9, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -175420,31 +175420,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, r6 │ │ │ │ beq 328880 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r7, r4, lsl r9 │ │ │ │ - adceq r4, r1, r0, lsr #12 │ │ │ │ - addeq ip, r8, r0, ror r8 │ │ │ │ - @ instruction: 0x008bb9b4 │ │ │ │ + addseq r6, r7, r4, asr #17 │ │ │ │ + ldrdeq r4, [r1], r0 @ │ │ │ │ + addeq ip, r8, r0, lsr #16 │ │ │ │ + addeq fp, fp, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1928] @ 32904c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1924] @ 329050 │ │ │ │ @@ -175523,22 +175523,22 @@ │ │ │ │ beq 328f08 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 32906c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ and r3, r6, #2 │ │ │ │ orrs r0, r3, #0 │ │ │ │ add r0, r2, r7, lsl #4 │ │ │ │ bne 328cdc │ │ │ │ and r1, r6, #4 │ │ │ │ @@ -175573,22 +175573,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 329074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #1376] @ 329058 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 328958 │ │ │ │ ldr r3, [pc, #1388] @ 329078 │ │ │ │ @@ -175608,39 +175608,39 @@ │ │ │ │ beq 328f38 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1288] @ 32907c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ add r7, r3, r7, lsl #4 │ │ │ │ ldr r3, [pc, #1228] @ 329058 │ │ │ │ str r6, [r7, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328dec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3287d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b348d8 │ │ │ │ + bl b34888 │ │ │ │ mov r0, r4 │ │ │ │ - bl b33f1c │ │ │ │ + bl b33ecc │ │ │ │ b 328958 │ │ │ │ ldr r2, [pc, #1168] @ 329058 │ │ │ │ strb r3, [r0, #6] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328958 │ │ │ │ @@ -175663,22 +175663,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 329084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #1064] @ 329088 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328958 │ │ │ │ ldr r3, [pc, #1008] @ 329064 │ │ │ │ @@ -175695,23 +175695,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ 32908c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #884] @ 329058 │ │ │ │ strb r1, [r0, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328958 │ │ │ │ @@ -175734,34 +175734,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 329094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #796] @ 329098 │ │ │ │ ldr r0, [r2, r7, lsl #4] │ │ │ │ ldr r1, [pc, #792] @ 32909c │ │ │ │ ldr r2, [pc, #792] @ 3290a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ bl 37d5fc │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ bl 36d02c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -175769,17 +175769,17 @@ │ │ │ │ ldr r3, [pc, #656] @ 329058 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328f64 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r1, [r6, #24] │ │ │ │ - bl b3a8b8 │ │ │ │ + bl b3a868 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #688] @ 3290a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328ba0 │ │ │ │ ldr r3, [pc, #604] @ 329064 │ │ │ │ @@ -175794,27 +175794,27 @@ │ │ │ │ beq 328f1c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 3290a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328ba0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #476] @ 329058 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328958 │ │ │ │ ldr r3, [pc, #540] @ 3290ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175835,45 +175835,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3290b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #420] @ 3290b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #404] @ 3290b8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328ba0 │ │ │ │ ldr r0, [pc, #380] @ 3290bc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #364] @ 3290c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r3, [pc, #344] @ 3290c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328dd4 │ │ │ │ ldr r3, [pc, #228] @ 329064 │ │ │ │ @@ -175890,86 +175890,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3290c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328dd4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 3290cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #204] @ 3290d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #188] @ 3290d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328dd4 │ │ │ │ ldr r0, [pc, #172] @ 3290d8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ ldr r0, [pc, #156] @ 3290dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 328958 │ │ │ │ tsteq lr, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq lr, r4, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010e0494 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r9, r8, asr #24 │ │ │ │ + strdeq r8, [r9], r8 @ │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ - ldrdeq r8, [r9], ip │ │ │ │ + addeq r8, r9, ip, lsl #27 │ │ │ │ andeq r2, r0, r4, lsl sl │ │ │ │ - umulleq r8, r9, r8, sl │ │ │ │ + addeq r8, r9, r8, asr #20 │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - strdeq r8, [r9], r0 │ │ │ │ + addeq r8, r9, r0, lsr #23 │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ - strdeq r8, [r9], r8 @ │ │ │ │ + addeq r8, r9, r8, lsr #19 │ │ │ │ andeq r6, r0, r8, ror #3 │ │ │ │ - addeq r8, r9, r0, asr sl │ │ │ │ - adceq r4, r1, r8, ror #1 │ │ │ │ - addeq fp, fp, ip, ror r4 │ │ │ │ - addeq ip, r8, r8, lsr r3 │ │ │ │ + addeq r8, r9, r0, lsl #20 │ │ │ │ + umlaleq r4, r1, r8, r0 │ │ │ │ + addeq fp, fp, ip, lsr #8 │ │ │ │ + addeq ip, r8, r8, ror #5 │ │ │ │ andeq r1, r0, r4, asr sp │ │ │ │ - addeq r8, r9, r0, ror #17 │ │ │ │ + umulleq r8, r9, r0, r8 │ │ │ │ andeq r2, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x00898ab4 │ │ │ │ - addeq r8, r9, ip, lsl #15 │ │ │ │ - addeq r8, r9, ip, asr r8 │ │ │ │ - strdeq r8, [r9], ip │ │ │ │ - @ instruction: 0x008987b4 │ │ │ │ + addeq r8, r9, r4, ror #20 │ │ │ │ + addeq r8, r9, ip, lsr r7 │ │ │ │ + addeq r8, r9, ip, lsl #16 │ │ │ │ + addeq r8, r9, ip, lsr #13 │ │ │ │ + addeq r8, r9, r4, ror #14 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - addeq r8, r9, r4, asr #18 │ │ │ │ - addeq r8, r9, r0, lsl r8 │ │ │ │ - addeq r8, r9, r0, lsl #17 │ │ │ │ - addeq r8, r9, r4, asr r9 │ │ │ │ - addeq r8, r9, r8, asr #17 │ │ │ │ - @ instruction: 0x008989b4 │ │ │ │ + strdeq r8, [r9], r4 │ │ │ │ + addeq r8, r9, r0, asr #15 │ │ │ │ + addeq r8, r9, r0, lsr r8 │ │ │ │ + addeq r8, r9, r4, lsl #18 │ │ │ │ + addeq r8, r9, r8, ror r8 │ │ │ │ + addeq r8, r9, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [r0, #180] @ 0xb4 │ │ │ │ ldr r7, [r0, #176] @ 0xb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -176055,30 +176055,30 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 329774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295f0 │ │ │ │ ldr r1, [pc, #1260] @ 329778 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #1208] @ 329764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176103,25 +176103,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 329780 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3295d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329620 │ │ │ │ ldr r1, [pc, #1100] @ 329784 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #1036] @ 329764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176146,25 +176146,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #956] @ 32978c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3295d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329610 │ │ │ │ ldr r1, [pc, #940] @ 329790 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #864] @ 329764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176189,25 +176189,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 329798 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3295d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329630 │ │ │ │ ldr r1, [pc, #780] @ 32979c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #692] @ 329764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176232,25 +176232,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3297a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3295d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329600 │ │ │ │ ldr r1, [pc, #620] @ 3297a8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #520] @ 329764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176275,24 +176275,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3297b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ b 3292a4 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -176328,94 +176328,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3297b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3291c0 │ │ │ │ ldr r0, [pc, #248] @ 3297bc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3291c0 │ │ │ │ ldr r0, [pc, #232] @ 3297c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ ldr r0, [pc, #216] @ 3297c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ ldr r0, [pc, #196] @ 3297c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ ldr r0, [pc, #180] @ 3297cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ ldr r0, [pc, #164] @ 3297d0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ ldr r0, [pc, #148] @ 3297d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32914c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, ip, ip, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq pc, [sp, -ip] │ │ │ │ smlatbeq sp, r0, ip, pc @ │ │ │ │ - @ instruction: 0x00a13cb0 │ │ │ │ + adceq r3, r1, r0, ror #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r9, r8, ror #19 │ │ │ │ - addseq r3, r8, r0, ror #7 │ │ │ │ + umulleq r8, r9, r8, r9 │ │ │ │ + umullseq r3, r8, r0, r3 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ - addeq r8, r9, ip, asr #17 │ │ │ │ - addseq r2, r6, r4, lsl r5 │ │ │ │ + addeq r8, r9, ip, ror r8 │ │ │ │ + addseq r2, r6, r4, asr #9 │ │ │ │ andeq r1, r0, r0, ror ip │ │ │ │ - @ instruction: 0x008987b0 │ │ │ │ - addseq r2, r6, r8, ror #8 │ │ │ │ + addeq r8, r9, r0, ror #14 │ │ │ │ + addseq r2, r6, r8, lsl r4 │ │ │ │ andeq r3, r0, r8, ror r7 │ │ │ │ - umulleq r8, r9, r4, r6 │ │ │ │ - addeq ip, fp, ip, asr #24 │ │ │ │ + addeq r8, r9, r4, asr #12 │ │ │ │ + strdeq ip, [fp], ip @ │ │ │ │ andeq r6, r0, r4, ror #7 │ │ │ │ - addeq r8, r9, r8, lsl #10 │ │ │ │ - addeq ip, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x008984b8 │ │ │ │ + addeq ip, fp, r0, asr fp │ │ │ │ muleq r0, r8, r7 │ │ │ │ - addeq r8, r9, ip, asr #9 │ │ │ │ - andeq r2, r0, r4, lsl sl │ │ │ │ - addeq r7, r9, r8, asr pc │ │ │ │ - addeq r7, r9, r8, ror pc │ │ │ │ - addeq r8, r9, r4, lsl #8 │ │ │ │ - addeq r8, r9, r8, lsr #11 │ │ │ │ - addeq r8, r9, r8, ror #6 │ │ │ │ - addeq r8, r9, r0, lsl r5 │ │ │ │ - addeq r8, r9, r0, lsr #8 │ │ │ │ addeq r8, r9, ip, ror r4 │ │ │ │ + andeq r2, r0, r4, lsl sl │ │ │ │ + addeq r7, r9, r8, lsl #30 │ │ │ │ + addeq r7, r9, r8, lsr #30 │ │ │ │ + @ instruction: 0x008983b4 │ │ │ │ + addeq r8, r9, r8, asr r5 │ │ │ │ + addeq r8, r9, r8, lsl r3 │ │ │ │ + addeq r8, r9, r0, asr #9 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + addeq r8, r9, ip, lsr #8 │ │ │ │ │ │ │ │ 003297d8 : │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -176457,25 +176457,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r3, [pc, #172] @ 329944 │ │ │ │ ldr r2, [pc, #172] @ 329948 │ │ │ │ ldr r1, [pc, #172] @ 32994c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str r0, [r4, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3298e8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176495,26 +176495,26 @@ │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 8e4094 │ │ │ │ - ldrdeq r3, [r1], r0 @ │ │ │ │ - addeq fp, r8, r4, lsl #16 │ │ │ │ - addseq pc, r3, r0, ror #18 │ │ │ │ - addeq r8, r9, r4, asr #7 │ │ │ │ + b 8e4044 │ │ │ │ + adceq r3, r1, r0, lsl #11 │ │ │ │ + @ instruction: 0x0088b7b4 │ │ │ │ + addseq pc, r3, r0, lsl r9 @ │ │ │ │ + addeq r8, r9, r4, ror r3 │ │ │ │ adceq ip, fp, r8, ror sl │ │ │ │ │ │ │ │ 00329958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -176525,22 +176525,22 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3299e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176563,22 +176563,22 @@ │ │ │ │ add r8, r8, #24 │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31cbcc │ │ │ │ - strdeq r3, [r1], r0 @ │ │ │ │ - addeq fp, r8, r4, lsr r7 │ │ │ │ - addeq sl, fp, r4, ror r8 │ │ │ │ + adceq r3, r1, r0, lsr #9 │ │ │ │ + addeq fp, r8, r4, ror #13 │ │ │ │ + addeq sl, fp, r4, lsr #16 │ │ │ │ │ │ │ │ 00329a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -176598,29 +176598,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31cbcc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r3, [r1], r8 @ │ │ │ │ - addeq sl, fp, ip, ror #14 │ │ │ │ - addeq fp, r8, r8, lsr #12 │ │ │ │ + adceq r3, r1, r8, lsl #7 │ │ │ │ + addeq sl, fp, ip, lsl r7 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ │ │ │ │ 00329aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #264] @ 329c0c │ │ │ │ @@ -176636,15 +176636,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 329bb4 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bls 329bc0 │ │ │ │ @@ -176666,42 +176666,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 329b70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr ip, [pc, #76] @ 329c1c │ │ │ │ ldr r3, [pc, #76] @ 329c20 │ │ │ │ ldr r1, [pc, #76] @ 329c24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ b 329b70 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, ip, r2, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, lr, ip, lsl #28 │ │ │ │ + @ instruction: 0x008e0dbc │ │ │ │ tstpeq sp, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ - addeq r7, r9, ip, ror #19 │ │ │ │ - umlaleq r3, r1, r4, r2 │ │ │ │ - addeq r7, r9, r8, asr #19 │ │ │ │ + umulleq r7, r9, ip, r9 │ │ │ │ + adceq r3, r1, r4, asr #4 │ │ │ │ + addeq r7, r9, r8, ror r9 │ │ │ │ │ │ │ │ 00329c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -177721,83 +177721,83 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 321114 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #208] @ 32acf4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ b 32ad44 │ │ │ │ - addeq r8, r9, ip, lsl #1 │ │ │ │ - addseq fp, r3, ip, asr r3 │ │ │ │ - addeq r8, r9, r8, asr r0 │ │ │ │ - addeq r8, r9, r0, asr r0 │ │ │ │ - addeq r8, r9, r0, asr #32 │ │ │ │ - addeq r8, r9, ip, asr #32 │ │ │ │ - addeq r8, r9, ip │ │ │ │ - addeq r8, r9, ip │ │ │ │ - ldrdeq r7, [r9], ip │ │ │ │ + addeq r8, r9, ip, lsr r0 │ │ │ │ + addseq fp, r3, ip, lsl #6 │ │ │ │ + addeq r8, r9, r8 │ │ │ │ + addeq r8, r9, r0 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + strdeq r7, [r9], ip │ │ │ │ @ instruction: 0x00897fbc │ │ │ │ @ instruction: 0x00897fbc │ │ │ │ - addeq r7, r9, r8, ror pc │ │ │ │ - addeq r7, r9, ip, asr pc │ │ │ │ - addeq r7, r9, r4, ror #29 │ │ │ │ - ldrdeq r7, [r9], ip │ │ │ │ - addeq r7, r9, ip, lsr #30 │ │ │ │ - ldrdeq r7, [r9], r8 │ │ │ │ - addeq r7, r9, r4, ror #29 │ │ │ │ - addeq r7, r9, r4, asr #29 │ │ │ │ - addeq r7, r9, r8, lsr #29 │ │ │ │ + addeq r7, r9, ip, lsl #31 │ │ │ │ + addeq r7, r9, ip, ror #30 │ │ │ │ + addeq r7, r9, ip, ror #30 │ │ │ │ + addeq r7, r9, r8, lsr #30 │ │ │ │ + addeq r7, r9, ip, lsl #30 │ │ │ │ + umulleq r7, r9, r4, lr │ │ │ │ addeq r7, r9, ip, lsl #29 │ │ │ │ - addeq r7, r9, r0, ror lr │ │ │ │ - addeq r7, r9, r4, lsr lr │ │ │ │ - addeq r7, r9, ip, lsl #28 │ │ │ │ ldrdeq r7, [r9], ip │ │ │ │ - addeq r7, r9, r0, asr #27 │ │ │ │ - addeq r7, r9, r4, ror #26 │ │ │ │ - addeq r7, r9, r8, asr #26 │ │ │ │ - addeq r3, pc, ip, lsr r7 @ │ │ │ │ - addeq r7, r9, r0, lsl #25 │ │ │ │ + addeq r7, r9, r8, lsl #29 │ │ │ │ + umulleq r7, r9, r4, lr │ │ │ │ + addeq r7, r9, r4, ror lr │ │ │ │ + addeq r7, r9, r8, asr lr │ │ │ │ + addeq r7, r9, ip, lsr lr │ │ │ │ + addeq r7, r9, r0, lsr #28 │ │ │ │ + addeq r7, r9, r4, ror #27 │ │ │ │ + @ instruction: 0x00897dbc │ │ │ │ + addeq r7, r9, ip, lsl #27 │ │ │ │ + addeq r7, r9, r0, ror sp │ │ │ │ + addeq r7, r9, r4, lsl sp │ │ │ │ + strdeq r7, [r9], r8 │ │ │ │ + addeq r3, pc, ip, ror #13 │ │ │ │ + addeq r7, r9, r0, lsr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - umulleq r7, r9, r0, fp │ │ │ │ - addeq r7, r9, ip, ror sl │ │ │ │ - umulleq r7, r9, r0, r9 │ │ │ │ - addeq r7, r9, r8, lsl #19 │ │ │ │ - addeq r7, r9, r8, ror r9 │ │ │ │ - addeq r7, r9, r0, ror #18 │ │ │ │ - addeq r7, r9, r0, asr r9 │ │ │ │ + addeq r7, r9, r0, asr #22 │ │ │ │ + addeq r7, r9, ip, lsr #20 │ │ │ │ addeq r7, r9, r0, asr #18 │ │ │ │ - addeq r7, r9, r0, lsr r9 │ │ │ │ - addeq r7, r9, r0, lsr #18 │ │ │ │ + addeq r7, r9, r8, lsr r9 │ │ │ │ + addeq r7, r9, r8, lsr #18 │ │ │ │ addeq r7, r9, r0, lsl r9 │ │ │ │ - addeq pc, sp, ip, lsr r1 @ │ │ │ │ - ldrsheq fp, [r3], r0 │ │ │ │ - addseq r3, r3, r8, lsr #20 │ │ │ │ - addeq r7, r9, r4, lsr r4 │ │ │ │ - umulleq r7, r9, r0, r3 │ │ │ │ - ldrdeq r7, [r9], r8 │ │ │ │ - addeq r7, r9, r8, asr #4 │ │ │ │ - addeq r7, r9, r4, asr #4 │ │ │ │ - addeq r7, r9, r4, ror #1 │ │ │ │ - addeq r7, r9, r4, ror #1 │ │ │ │ - addeq r6, r9, r8, ror #30 │ │ │ │ - addeq r6, r9, r4, ror pc │ │ │ │ - addeq r7, r9, r8, lsr #32 │ │ │ │ - addeq r2, pc, ip, lsl #20 │ │ │ │ - ldrdeq r6, [r9], r4 │ │ │ │ - addeq r7, r9, r4, lsr #32 │ │ │ │ + addeq r7, r9, r0, lsl #18 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r0, ror #17 │ │ │ │ + ldrdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r0, asr #17 │ │ │ │ + addeq pc, sp, ip, ror #1 │ │ │ │ + addseq fp, r3, r0, lsr #1 │ │ │ │ + @ instruction: 0x009339d8 │ │ │ │ + addeq r7, r9, r4, ror #7 │ │ │ │ + addeq r7, r9, r0, asr #6 │ │ │ │ + addeq r7, r9, r8, lsl #5 │ │ │ │ + strdeq r7, [r9], r8 │ │ │ │ + strdeq r7, [r9], r4 │ │ │ │ + umulleq r7, r9, r4, r0 │ │ │ │ + umulleq r7, r9, r4, r0 │ │ │ │ + addeq r6, r9, r8, lsl pc │ │ │ │ + addeq r6, r9, r4, lsr #30 │ │ │ │ ldrdeq r6, [r9], r8 │ │ │ │ - addeq r6, r9, r0, ror #31 │ │ │ │ - addeq r6, r9, r4, ror #30 │ │ │ │ - addeq r6, r9, r0, ror pc │ │ │ │ + @ instruction: 0x008f29bc │ │ │ │ + addeq r6, r9, r4, lsl #31 │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + addeq r6, r9, r8, lsl #31 │ │ │ │ + umulleq r6, r9, r0, pc @ │ │ │ │ addeq r6, r9, r4, lsl pc │ │ │ │ - addeq r6, r9, ip, ror #28 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ - addeq r6, r9, r0, lsr lr │ │ │ │ - adceq r1, r1, r0, lsr #27 │ │ │ │ - ldrdeq r6, [r9], r0 │ │ │ │ - addeq r6, r9, r4, lsl #25 │ │ │ │ + addeq r6, r9, r0, lsr #30 │ │ │ │ + addeq r6, r9, r4, asr #29 │ │ │ │ + addeq r6, r9, ip, lsl lr │ │ │ │ + addeq r6, r9, r4, lsr #29 │ │ │ │ + addeq r6, r9, r0, ror #27 │ │ │ │ + adceq r1, r1, r0, asr sp │ │ │ │ + addeq r6, r9, r0, lsl #9 │ │ │ │ + addeq r6, r9, r4, lsr ip │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 321b74 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ef78 │ │ │ │ @@ -178080,37 +178080,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 32b21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b130 │ │ │ │ ldr r0, [pc, #48] @ 32b220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b130 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [sp, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq sp, r4, ip, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010ddcbc │ │ │ │ andeq r3, r0, ip, asr ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r9, r0, lsr #26 │ │ │ │ - addeq r6, r9, ip, asr sp │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #152] @ 32b2d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178148,16 +178148,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31e138 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31e138 │ │ │ │ - addeq r9, sp, r0, ror pc │ │ │ │ - ldrdeq r6, [r9], r8 │ │ │ │ + addeq r9, sp, r0, lsr #30 │ │ │ │ + addeq r6, r9, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #700] @ 32b5b4 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #696] @ 32b5b8 │ │ │ │ @@ -178231,25 +178231,25 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 32b5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ ldr r3, [pc, #364] @ 32b5c8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b3a8 │ │ │ │ ldr r3, [pc, #364] @ 32b5dc │ │ │ │ @@ -178271,23 +178271,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 32b5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ ldr r3, [pc, #240] @ 32b5e4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b3a8 │ │ │ │ ldr r3, [pc, #200] @ 32b5d0 │ │ │ │ @@ -178304,58 +178304,58 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 32b5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ ldr r0, [pc, #116] @ 32b5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ ldr r0, [pc, #104] @ 32b5f0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ ldr r0, [pc, #84] @ 32b5f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b3a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [sp, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq sp, [sp, -r8] │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ @ instruction: 0x010dda94 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, r8, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r6, r9, r8, ror #23 │ │ │ │ + umulleq r6, r9, r8, fp │ │ │ │ andeq r1, r0, r8, ror r4 │ │ │ │ - addeq r6, r9, r8, lsr #20 │ │ │ │ - addeq r6, r9, r8, ror #20 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ - addeq r6, r9, r4, lsl #23 │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, r8, lsl sl │ │ │ │ + addeq r6, r9, r4, lsr #21 │ │ │ │ + addeq r6, r9, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #3336] @ 32c318 │ │ │ │ ldr r2, [pc, #3336] @ 32c31c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178380,15 +178380,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ ldrb r5, [r4] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -178405,29 +178405,29 @@ │ │ │ │ bne 32b924 │ │ │ │ cmp r6, #1 │ │ │ │ bne 32b814 │ │ │ │ cmp r5, #65536 @ 0x10000 │ │ │ │ beq 32bac4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32b784 │ │ │ │ - bl b99788 │ │ │ │ + bl b99738 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32b84c │ │ │ │ ldr r8, [pc, #3128] @ 32c328 │ │ │ │ mov sl, fp │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b704 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ cmp sl, #0 │ │ │ │ beq 32b848 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 32b6f8 │ │ │ │ mov r0, fp │ │ │ │ bl 27e128 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ @@ -178465,15 +178465,15 @@ │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr r2, [pc, #2900] @ 32c32c │ │ │ │ ldr r3, [pc, #2880] @ 32c31c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178482,27 +178482,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [pc, #2852] @ 32c330 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ b 32b7d0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e128 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -178516,15 +178516,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ b 32b7d0 │ │ │ │ ldr r3, [pc, #2700] @ 32c334 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b650 │ │ │ │ ldr r3, [pc, #2684] @ 32c338 │ │ │ │ @@ -178541,23 +178541,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 32c340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b650 │ │ │ │ ldr r3, [pc, #2584] @ 32c344 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, sl │ │ │ │ beq 32ba04 │ │ │ │ ldr r3, [pc, #2552] @ 32c338 │ │ │ │ @@ -178581,23 +178581,23 @@ │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 32c348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb fp, [r4, #4] │ │ │ │ orr fp, fp, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr fp, fp, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr fp, fp, r3, lsl #24 │ │ │ │ @@ -178632,22 +178632,22 @@ │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2252] @ 32c350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b818 │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b870 │ │ │ │ cmp r3, #5 │ │ │ │ beq 32bd28 │ │ │ │ cmp r3, #6 │ │ │ │ beq 32bc04 │ │ │ │ @@ -178731,33 +178731,33 @@ │ │ │ │ bl 27dbb8 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ b 32b7d0 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32babc │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1848] @ 32c35c │ │ │ │ ldr r2, [pc, #1848] @ 32c360 │ │ │ │ ldr r1, [pc, #1848] @ 32c364 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ @@ -178806,31 +178806,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ b 32b7d0 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32babc │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1568] @ 32c368 │ │ │ │ ldr r2, [pc, #1568] @ 32c36c │ │ │ │ ldr r1, [pc, #1568] @ 32c370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ @@ -178900,15 +178900,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ asr r3, r5, #31 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d0c0 │ │ │ │ b 32b7d0 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ b 32b768 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178927,33 +178927,33 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #1152] @ 32c374 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ b 32b7d0 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #3 │ │ │ │ b 32b7ac │ │ │ │ ldr sl, [pc, #1112] @ 32c378 │ │ │ │ add sl, pc, sl │ │ │ │ b 32bb24 │ │ │ │ ldr r0, [pc, #1104] @ 32c37c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b9c0 │ │ │ │ ldr r0, [pc, #1080] @ 32c380 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32b650 │ │ │ │ mov r9, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r9 │ │ │ │ mov sl, #3 │ │ │ │ mov fp, r8 │ │ │ │ b 32bb68 │ │ │ │ @@ -178988,23 +178988,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r5, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 32c388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldr fp, [r6, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -179042,22 +179042,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 32c390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ @@ -179087,24 +179087,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #484] @ 32c374 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 32c398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32bed4 │ │ │ │ ldr r3, [pc, #484] @ 32c39c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bdac │ │ │ │ ldr r3, [pc, #364] @ 32c338 │ │ │ │ @@ -179120,23 +179120,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ @@ -179150,33 +179150,33 @@ │ │ │ │ b 32bdac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #304] @ 32c3a4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32c01c │ │ │ │ ldr r0, [pc, #280] @ 32c3a8 │ │ │ │ ldr r2, [pc, #224] @ 32c374 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32bed4 │ │ │ │ ldr r0, [pc, #260] @ 32c3ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32c22c │ │ │ │ ldr r0, [pc, #240] @ 32c3b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 32c0f0 │ │ │ │ ldr r3, [pc, #220] @ 32c3b4 │ │ │ │ ldr r1, [pc, #220] @ 32c3b8 │ │ │ │ ldr r0, [pc, #220] @ 32c3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #216] @ 32c3c0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -179192,68 +179192,68 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #728 @ 0x2d8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatteq sp, r4, r7, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq sp, r4, r7, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq pc, sp, ip, asr #4 │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ tsteq sp, ip, lsl r6 │ │ │ │ - addeq r6, r9, r8, asr #21 │ │ │ │ + addeq r6, r9, r8, ror sl │ │ │ │ andeq r6, r0, r8, asr #3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r9, r0, ror #16 │ │ │ │ + addeq r6, r9, r0, lsl r8 │ │ │ │ andeq r2, r0, r0, lsl #13 │ │ │ │ - addeq r6, r9, r8, lsr r8 │ │ │ │ + addeq r6, r9, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, r0, asr r6 │ │ │ │ + addeq r6, r9, ip, lsr #15 │ │ │ │ + addeq r6, r9, r0, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - umlaleq r1, r1, ip, r2 @ │ │ │ │ - addeq r6, r9, r0, lsl #16 │ │ │ │ - addeq r6, r9, r4, lsl r8 │ │ │ │ - adceq r1, r1, r8, ror r1 │ │ │ │ - addeq r6, r9, r0, ror #13 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ + adceq r1, r1, ip, asr #4 │ │ │ │ + @ instruction: 0x008967b0 │ │ │ │ + addeq r6, r9, r4, asr #15 │ │ │ │ + adceq r1, r1, r8, lsr #2 │ │ │ │ + umulleq r6, r9, r0, r6 │ │ │ │ + addeq r6, r9, r4, lsr #13 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addeq r6, r9, r8, asr r2 │ │ │ │ - addeq r6, r9, r8, lsl #6 │ │ │ │ - addeq r6, r9, r4, ror r2 │ │ │ │ + addeq r6, r9, r8, lsl #4 │ │ │ │ + @ instruction: 0x008962b8 │ │ │ │ + addeq r6, r9, r4, lsr #4 │ │ │ │ andeq r3, r0, r0, lsr #17 │ │ │ │ - addeq r6, r9, ip, lsl #6 │ │ │ │ + @ instruction: 0x008962bc │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ - addeq r6, r9, r4, lsr r4 │ │ │ │ + addeq r6, r9, r4, ror #7 │ │ │ │ andeq r6, r0, ip, lsl ip │ │ │ │ - addeq r6, r9, r0, lsl r2 │ │ │ │ + addeq r6, r9, r0, asr #3 │ │ │ │ andeq r2, r0, r4, lsl #11 │ │ │ │ - addeq r6, r9, r0, lsr r2 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ - addeq r6, r9, r8, ror #2 │ │ │ │ - strdeq r6, [r9], r8 │ │ │ │ - addeq r6, r9, r8, lsr #5 │ │ │ │ - adceq r0, r1, r8, ror #23 │ │ │ │ - addeq r6, r9, r4, lsl #4 │ │ │ │ - addeq r6, r9, r8, asr #5 │ │ │ │ + addeq r6, r9, r0, ror #3 │ │ │ │ + addeq r6, r9, r4, lsr #1 │ │ │ │ + addeq r6, r9, r8, lsl r1 │ │ │ │ + addeq r6, r9, r8, lsr #3 │ │ │ │ + addeq r6, r9, r8, asr r2 │ │ │ │ + umlaleq r0, r1, r8, fp │ │ │ │ + @ instruction: 0x008961b4 │ │ │ │ + addeq r6, r9, r8, ror r2 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r0, r1, r4, asr #23 │ │ │ │ - addeq r6, r9, r4, ror #3 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ + adceq r0, r1, r4, ror fp │ │ │ │ + umulleq r6, r9, r4, r1 │ │ │ │ + addeq r6, r9, r4, lsr #3 │ │ │ │ │ │ │ │ 0032c3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 27cb80 │ │ │ │ - bl b99788 │ │ │ │ + bl b99738 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bl 27f28c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -179269,38 +179269,38 @@ │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [pc, #1068] @ 32c874 │ │ │ │ ldr r6, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r3, [pc, #1048] @ 32c878 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1008] @ 32c87c │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #992] @ 32c880 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323498 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r5, r5, #17 │ │ │ │ @@ -179371,26 +179371,26 @@ │ │ │ │ strb fp, [r4, #55] @ 0x37 │ │ │ │ strb sl, [r4, #35] @ 0x23 │ │ │ │ strb r9, [r4, #39] @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323498 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r3, #1 │ │ │ │ lsl r2, r8, #17 │ │ │ │ @@ -179448,15 +179448,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r0, #44] @ 0x2c │ │ │ │ strb r2, [r0, #45] @ 0x2d │ │ │ │ ldr r1, [pc, #376] @ 32c890 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323498 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -179532,23 +179532,23 @@ │ │ │ │ strb r4, [r0, #8] │ │ │ │ strb r3, [r0, #9] │ │ │ │ lsr r3, r4, #16 │ │ │ │ lsr r4, r4, #24 │ │ │ │ strb r3, [r0, #10] │ │ │ │ strb r4, [r0, #11] │ │ │ │ b 32c7ec │ │ │ │ - adceq r0, r1, r0, lsr #21 │ │ │ │ - umulleq r9, fp, r0, ip │ │ │ │ - addseq pc, r5, ip, ror #7 │ │ │ │ - addseq r0, r8, r0, ror #3 │ │ │ │ - umulleq lr, sp, ip, r4 │ │ │ │ - addeq r6, r9, r4, asr #2 │ │ │ │ - addeq r5, r9, r4, asr lr │ │ │ │ - addeq r5, r9, r8, ror #28 │ │ │ │ - addeq lr, sp, r4, lsr #4 │ │ │ │ + adceq r0, r1, r0, asr sl │ │ │ │ + addeq r9, fp, r0, asr #24 │ │ │ │ + umullseq pc, r5, ip, r3 @ │ │ │ │ + umullseq r0, r8, r0, r1 │ │ │ │ + addeq lr, sp, ip, asr #8 │ │ │ │ + strdeq r6, [r9], r4 │ │ │ │ + addeq r5, r9, r4, lsl #28 │ │ │ │ + addeq r5, r9, r8, lsl lr │ │ │ │ + ldrdeq lr, [sp], r4 │ │ │ │ andseq r3, r2, r6, asr r4 │ │ │ │ │ │ │ │ 0032c898 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179565,22 +179565,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31cbcc │ │ │ │ - strdeq r0, [r1], r4 @ │ │ │ │ - addeq r8, r8, r8, ror #15 │ │ │ │ - addeq r7, fp, ip, lsr #18 │ │ │ │ + adceq r0, r1, r4, lsr #11 │ │ │ │ + umulleq r8, r8, r8, r7 @ │ │ │ │ + ldrdeq r7, [fp], ip │ │ │ │ │ │ │ │ 0032c90c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179602,19 +179602,19 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r2, [pc, #144] @ 32c9fc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f28c │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 323498 │ │ │ │ @@ -179634,26 +179634,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r5, r9, ip, ror #25 │ │ │ │ + umulleq r5, r9, ip, ip │ │ │ │ adceq r9, fp, r8, lsr #21 │ │ │ │ - addeq r5, r9, r8, lsl #25 │ │ │ │ + addeq r5, r9, r8, lsr ip │ │ │ │ │ │ │ │ 0032ca04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r9, r0 │ │ │ │ - bl b99788 │ │ │ │ + bl b99738 │ │ │ │ ldr r4, [pc, #200] @ 32caf0 │ │ │ │ add r4, pc, r4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 32cae0 │ │ │ │ ldr r3, [pc, #188] @ 32caf4 │ │ │ │ ldr fp, [pc, #188] @ 32caf8 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ @@ -179668,26 +179668,26 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r1, #5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -179700,17 +179700,17 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27e128 │ │ │ │ ldrdeq ip, [sp, -r0] │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq pc, r7, ip, lsr #24 │ │ │ │ - umulleq r9, fp, r8, r6 │ │ │ │ - @ instruction: 0x0095edf8 │ │ │ │ + @ instruction: 0x0097fbdc │ │ │ │ + addeq r9, fp, r8, asr #12 │ │ │ │ + addseq lr, r5, r8, lsr #27 │ │ │ │ │ │ │ │ 0032cb04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -179749,56 +179749,56 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ smlabteq sp, r8, r2, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq sp, r4, r2, ip │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - ldrdeq r5, [r9], r4 │ │ │ │ - ldrdeq r5, [r9], r0 │ │ │ │ - addeq r5, r9, r4, ror #19 │ │ │ │ - umulleq r5, r9, ip, r9 │ │ │ │ - umulleq r5, r9, r4, r9 │ │ │ │ addeq r5, r9, ip, lsl #19 │ │ │ │ - addeq r4, r9, ip, ror #31 │ │ │ │ - addeq r5, r9, ip, ror #4 │ │ │ │ - addeq r5, r9, r8, lsl #18 │ │ │ │ - ldrdeq r5, [r9], r4 │ │ │ │ + addeq r5, r9, r4, lsl #19 │ │ │ │ + addeq r5, r9, r0, lsl #19 │ │ │ │ + umulleq r5, r9, r4, r9 │ │ │ │ + addeq r5, r9, ip, asr #18 │ │ │ │ + addeq r5, r9, r4, asr #18 │ │ │ │ + addeq r5, r9, ip, lsr r9 │ │ │ │ + umulleq r4, r9, ip, pc @ │ │ │ │ + addeq r5, r9, ip, lsl r2 │ │ │ │ + @ instruction: 0x008958b8 │ │ │ │ addeq r5, r9, r4, lsl #17 │ │ │ │ - addeq r5, r9, r8, lsl #17 │ │ │ │ - addeq r5, r9, r8, lsl r8 │ │ │ │ - strdeq r5, [r9], ip │ │ │ │ + addeq r5, r9, r4, lsr r8 │ │ │ │ + addeq r5, r9, r8, lsr r8 │ │ │ │ + addeq r5, r9, r8, asr #15 │ │ │ │ + addeq r5, r9, ip, lsr #15 │ │ │ │ andeq r7, r0, r0, lsr #31 │ │ │ │ - addeq r5, r9, r0, asr #15 │ │ │ │ - addeq r5, r9, r0, lsr #15 │ │ │ │ + addeq r5, r9, r0, ror r7 │ │ │ │ + addeq r5, r9, r0, asr r7 │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ - addeq r5, r9, ip, lsr #14 │ │ │ │ - addeq r5, r9, r0, lsl #14 │ │ │ │ - addeq r5, r9, r8, ror #13 │ │ │ │ - addeq r5, r9, ip, asr #12 │ │ │ │ - addeq r5, r9, r4, lsl #7 │ │ │ │ - addeq r5, r9, ip, asr #6 │ │ │ │ - addeq r5, r9, ip, lsl r3 │ │ │ │ - addeq r5, r9, r4, lsr #4 │ │ │ │ - addeq r5, r9, r0, ror #2 │ │ │ │ + ldrdeq r5, [r9], ip │ │ │ │ + @ instruction: 0x008956b0 │ │ │ │ + umulleq r5, r9, r8, r6 │ │ │ │ + strdeq r5, [r9], ip │ │ │ │ + addeq r5, r9, r4, lsr r3 │ │ │ │ + strdeq r5, [r9], ip │ │ │ │ + addeq r5, r9, ip, asr #5 │ │ │ │ ldrdeq r5, [r9], r4 │ │ │ │ - umulleq r4, r9, r4, pc @ │ │ │ │ - @ instruction: 0x00894dbc │ │ │ │ - umulleq r4, r9, ip, sp │ │ │ │ - addeq r4, r9, r4, lsl #27 │ │ │ │ - addeq r4, r9, r0, lsl #26 │ │ │ │ - addseq r0, r3, ip, lsr #17 │ │ │ │ - strdeq r4, [r9], ip │ │ │ │ - strdeq r4, [r9], ip │ │ │ │ - addeq r4, r9, r0, lsl #26 │ │ │ │ - addeq r4, r9, r0, lsl #26 │ │ │ │ - @ instruction: 0x00894bbc │ │ │ │ - ldrdeq r4, [r9], r8 │ │ │ │ - addeq r4, r9, ip, lsl #23 │ │ │ │ + addeq r5, r9, r0, lsl r1 │ │ │ │ + addeq r5, r9, r4, lsl #1 │ │ │ │ + addeq r4, r9, r4, asr #30 │ │ │ │ + addeq r4, r9, ip, ror #26 │ │ │ │ + addeq r4, r9, ip, asr #26 │ │ │ │ + addeq r4, r9, r4, lsr sp │ │ │ │ + @ instruction: 0x00894cb0 │ │ │ │ + addseq r0, r3, ip, asr r8 │ │ │ │ + addeq r4, r9, ip, lsr #9 │ │ │ │ + addeq r4, r9, ip, lsr #25 │ │ │ │ + @ instruction: 0x00894cb0 │ │ │ │ + @ instruction: 0x00894cb0 │ │ │ │ + addeq r4, r9, ip, ror #22 │ │ │ │ + addeq r4, r9, r8, lsl #23 │ │ │ │ + addeq r4, r9, ip, lsr fp │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #-196] @ 32cbb4 │ │ │ │ mov fp, #1 │ │ │ │ @@ -181223,15 +181223,15 @@ │ │ │ │ bl 326900 │ │ │ │ mov r6, r8 │ │ │ │ bl 31e0d4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 3233c0 │ │ │ │ - bl b99788 │ │ │ │ + bl b99738 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32cb68 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #109 @ 0x6d │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -181272,182 +181272,182 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 32e37c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27e128 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r9, ip, ror #18 │ │ │ │ - addeq r4, r9, r8, ror #18 │ │ │ │ - ldrdeq r4, [r9], ip │ │ │ │ - addeq r4, r9, r4, ror r8 │ │ │ │ + addeq r4, r9, ip, lsl r9 │ │ │ │ + addeq r4, r9, r8, lsl r9 │ │ │ │ + addeq r4, r9, ip, lsl #17 │ │ │ │ + addeq r4, r9, r4, lsr #16 │ │ │ │ + umulleq r4, r9, r0, r3 │ │ │ │ addeq r4, r9, r0, ror #7 │ │ │ │ - addeq r4, r9, r0, lsr r4 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ - strdeq r4, [r9], r4 @ │ │ │ │ + addeq r2, r9, ip, lsr #21 │ │ │ │ + addeq r4, r9, r4, lsr #9 │ │ │ │ smlatbeq sp, r4, sl, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldr r0, [pc, #4] @ 32e3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r8, fp, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 32e3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ umlaleq r8, fp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e460 │ │ │ │ ldr r3, [pc, #124] @ 32e464 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #96] @ 32e468 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r5, [pc, #80] @ 32e46c │ │ │ │ ldr r0, [pc, #80] @ 32e470 │ │ │ │ ldr r2, [pc, #80] @ 32e474 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #44] @ 32e478 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9363c4 │ │ │ │ - addeq r4, r9, r8, lsl #8 │ │ │ │ + b 936374 │ │ │ │ + @ instruction: 0x008943b8 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - addeq r4, r9, r8, ror #7 │ │ │ │ - addseq lr, r7, r8, asr #4 │ │ │ │ + umulleq r4, r9, r8, r3 │ │ │ │ + @ instruction: 0x0097e1f8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addeq r5, sl, r4, ror pc │ │ │ │ - ldrdeq r4, [r9], r0 │ │ │ │ + addeq r5, sl, r4, lsr #30 │ │ │ │ + addeq r4, r9, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e510 │ │ │ │ ldr r3, [pc, #124] @ 32e514 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #96] @ 32e518 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r5, [pc, #80] @ 32e51c │ │ │ │ ldr r0, [pc, #80] @ 32e520 │ │ │ │ ldr r2, [pc, #80] @ 32e524 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #44] @ 32e528 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9363c4 │ │ │ │ - @ instruction: 0x008943b4 │ │ │ │ + b 936374 │ │ │ │ + addeq r4, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - umulleq r4, r9, r4, r3 │ │ │ │ - umullseq lr, r7, r8, r1 │ │ │ │ + addeq r4, r9, r4, asr #6 │ │ │ │ + addseq lr, r7, r8, asr #2 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - addeq r5, sl, r4, asr #29 │ │ │ │ - umulleq r4, r9, ip, r3 │ │ │ │ + addeq r5, sl, r4, ror lr │ │ │ │ + addeq r4, r9, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 32e6ac │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r2, [pc, #344] @ 32e6b0 │ │ │ │ ldr r1, [pc, #344] @ 32e6b4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r9, [pc, #320] @ 32e6b8 │ │ │ │ ldr sl, [pc, #320] @ 32e6bc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e644 │ │ │ │ ldr r8, [pc, #288] @ 32e6c0 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e664 │ │ │ │ ldr r1, [pc, #232] @ 32e6c4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32e67c │ │ │ │ ldr r3, [pc, #208] @ 32e6c8 │ │ │ │ ldr r1, [pc, #208] @ 32e6cc │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #192] @ 32e6d0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 32e694 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181460,97 +181460,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 32e6d4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #84] @ 32e6d8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #64] @ 32e6dc │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq lr, r0, r8, asr #19 │ │ │ │ - addeq r6, r8, r0, asr fp │ │ │ │ - addseq sl, r3, ip, lsr #25 │ │ │ │ - addeq r4, r9, r8, ror #6 │ │ │ │ + adceq lr, r0, r8, ror r9 │ │ │ │ + addeq r6, r8, r0, lsl #22 │ │ │ │ + addseq sl, r3, ip, asr ip │ │ │ │ + addeq r4, r9, r8, lsl r3 │ │ │ │ tsteq sp, r4, ror r8 │ │ │ │ - addeq r4, r9, r8, asr r3 │ │ │ │ - addeq ip, r8, r0, lsr #14 │ │ │ │ + addeq r4, r9, r8, lsl #6 │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r4, r9, ip, asr r3 │ │ │ │ - addeq r7, fp, ip, asr #21 │ │ │ │ - umulleq r4, r9, ip, r2 │ │ │ │ - addeq r4, r9, r8, lsr #5 │ │ │ │ - addeq r4, r9, r4, asr #5 │ │ │ │ + addeq r4, r9, ip, lsl #6 │ │ │ │ + addeq r7, fp, ip, ror sl │ │ │ │ + addeq r4, r9, ip, asr #4 │ │ │ │ + addeq r4, r9, r8, asr r2 │ │ │ │ + addeq r4, r9, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 32e824 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r2, [pc, #284] @ 32e828 │ │ │ │ ldr r1, [pc, #284] @ 32e82c │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #260] @ 32e830 │ │ │ │ ldr r9, [pc, #260] @ 32e834 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e7d4 │ │ │ │ ldr r2, [pc, #228] @ 32e838 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e7f4 │ │ │ │ ldr r1, [pc, #176] @ 32e83c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e80c │ │ │ │ ldr r3, [pc, #152] @ 32e840 │ │ │ │ ldr r1, [pc, #152] @ 32e844 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r2, [pc, #132] @ 32e848 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 324148 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181560,139 +181560,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 32e84c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #60] @ 32e850 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ - adceq lr, r0, r4, lsl r8 │ │ │ │ - umulleq r6, r8, ip, r9 │ │ │ │ - @ instruction: 0x0093aaf8 │ │ │ │ - addeq r4, r9, r8, asr r2 │ │ │ │ + adceq lr, r0, r4, asr #15 │ │ │ │ + addeq r6, r8, ip, asr #18 │ │ │ │ + addseq sl, r3, r8, lsr #21 │ │ │ │ + addeq r4, r9, r8, lsl #4 │ │ │ │ smlabteq sp, r0, r6, sl │ │ │ │ - addeq r4, r9, r0, lsr #3 │ │ │ │ - addeq r4, r9, r4, lsr #4 │ │ │ │ + addeq r4, r9, r0, asr r1 │ │ │ │ + ldrdeq r4, [r9], r4 @ │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r4, r9, ip, lsr r2 │ │ │ │ - addeq r4, r9, r0, lsr r2 │ │ │ │ - umulleq r4, r9, ip, r1 │ │ │ │ - addeq r4, r9, ip, lsr #3 │ │ │ │ + addeq r4, r9, ip, ror #3 │ │ │ │ + addeq r4, r9, r0, ror #3 │ │ │ │ + addeq r4, r9, ip, asr #2 │ │ │ │ + addeq r4, r9, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e8c0 │ │ │ │ ldr r2, [pc, #84] @ 32e8c4 │ │ │ │ ldr r1, [pc, #84] @ 32e8c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00a0e6b0 │ │ │ │ - addeq r4, r9, ip, ror r0 │ │ │ │ - addeq r4, r9, r0, rrx │ │ │ │ + adceq lr, r0, r0, ror #12 │ │ │ │ + addeq r4, r9, ip, lsr #32 │ │ │ │ + addeq r4, r9, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e938 │ │ │ │ ldr r2, [pc, #84] @ 32e93c │ │ │ │ ldr r1, [pc, #84] @ 32e940 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq lr, r0, r8, lsr r6 │ │ │ │ - addeq r4, r9, r4 │ │ │ │ - addeq r4, r9, ip, lsl #1 │ │ │ │ + adceq lr, r0, r8, ror #11 │ │ │ │ + @ instruction: 0x00893fb4 │ │ │ │ + addeq r4, r9, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e990 │ │ │ │ ldr r2, [pc, #52] @ 32e994 │ │ │ │ ldr r1, [pc, #52] @ 32e998 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d0c0 │ │ │ │ - adceq lr, r0, r0, asr #11 │ │ │ │ - addeq r3, r9, ip, lsl #31 │ │ │ │ - addeq r3, r9, r0, ror pc │ │ │ │ + adceq lr, r0, r0, ror r5 │ │ │ │ + addeq r3, r9, ip, lsr pc │ │ │ │ + addeq r3, r9, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e9e8 │ │ │ │ ldr r2, [pc, #52] @ 32e9ec │ │ │ │ ldr r1, [pc, #52] @ 32e9f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d0c0 │ │ │ │ - adceq lr, r0, r8, ror #10 │ │ │ │ - addeq r3, r9, r4, lsr pc │ │ │ │ - @ instruction: 0x00893fbc │ │ │ │ + adceq lr, r0, r8, lsl r5 │ │ │ │ + addeq r3, r9, r4, ror #29 │ │ │ │ + addeq r3, r9, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 32eaf0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -181709,23 +181709,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b555cc │ │ │ │ + bl b5557c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ea90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 32ead4 │ │ │ │ ldr r2, [pc, #108] @ 32eb04 │ │ │ │ @@ -181745,25 +181745,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 32eb08 │ │ │ │ ldr r0, [pc, #44] @ 32eb0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ - adceq lr, r0, r4, lsl r5 │ │ │ │ + adceq lr, r0, r4, asr #9 │ │ │ │ ldrdeq sl, [sp, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, r9, ip, asr #30 │ │ │ │ - @ instruction: 0x00893ebc │ │ │ │ + strdeq r3, [r9], ip │ │ │ │ + addeq r3, r9, ip, ror #28 │ │ │ │ tsteq sp, ip, asr r3 │ │ │ │ - addeq r3, r9, r4, lsl #28 │ │ │ │ - addeq r3, r9, r0, lsr #30 │ │ │ │ + @ instruction: 0x00893db4 │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32eb80 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32eb84 │ │ │ │ @@ -181771,30 +181771,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq lr, [r0], r0 @ │ │ │ │ - @ instruction: 0x00893dbc │ │ │ │ - addeq r3, r9, r0, lsr #27 │ │ │ │ + adceq lr, r0, r0, lsr #7 │ │ │ │ + addeq r3, r9, ip, ror #26 │ │ │ │ + addeq r3, r9, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32ebfc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32ec00 │ │ │ │ @@ -181802,30 +181802,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r0, r4, ror r3 │ │ │ │ - addeq r3, r9, r0, asr #26 │ │ │ │ - addeq r3, r9, r8, asr #27 │ │ │ │ + adceq lr, r0, r4, lsr #6 │ │ │ │ + strdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 32ed44 │ │ │ │ ldr r3, [pc, #288] @ 32ed48 │ │ │ │ @@ -181843,32 +181843,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r2, [pc, #216] @ 32ed58 │ │ │ │ ldr r1, [pc, #216] @ 32ed5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b555cc │ │ │ │ + bl b5557c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ece4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 32ed2c │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -181894,26 +181894,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 32ed64 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldrdeq sl, [sp, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq lr, r0, r8, ror #5 │ │ │ │ - umulleq r3, r9, r4, ip │ │ │ │ - addeq r3, r9, r4, lsr #25 │ │ │ │ - addeq r6, r8, ip, lsr #8 │ │ │ │ - addseq sl, r3, r8, lsl #11 │ │ │ │ + umlaleq lr, r0, r8, r2 │ │ │ │ + addeq r3, r9, r4, asr #24 │ │ │ │ + addeq r3, r9, r4, asr ip │ │ │ │ + ldrdeq r6, [r8], ip │ │ │ │ + addseq sl, r3, r8, lsr r5 │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ - addeq r3, r9, ip, asr #25 │ │ │ │ + addeq r3, r9, ip, ror ip │ │ │ │ │ │ │ │ 0032ed68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -181998,79 +181998,79 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, rrx │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, r9, r8, asr ip │ │ │ │ + addeq r3, r9, r8, lsl #24 │ │ │ │ tsteq sp, ip, ror #30 │ │ │ │ │ │ │ │ 0032eed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #32] @ 32ef18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9312f8 │ │ │ │ - bl 933e54 │ │ │ │ + bl 9312a8 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #16] @ 32ef1c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9312f8 │ │ │ │ + b 9312a8 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #384] @ 32f0b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f098 │ │ │ │ ldr r5, [pc, #352] @ 32f0bc │ │ │ │ ldr r2, [pc, #352] @ 32f0c0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ ldr r4, [r4] │ │ │ │ mov r6, r2 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #316] @ 32f0c4 │ │ │ │ add ip, r5, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #280] @ 32f0c8 │ │ │ │ ldr r1, [pc, #280] @ 32f0cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #1756] @ 0x6dc │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 31dcf4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182108,34 +182108,34 @@ │ │ │ │ adds r2, r2, r1 │ │ │ │ mov r6, #8 │ │ │ │ adc r3, r0, r3 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 31dcf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 31dcf4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ - adceq lr, r0, r8, lsl r0 │ │ │ │ - ldrdeq r3, [r9], r4 │ │ │ │ - addeq r3, r9, r4, asr #21 │ │ │ │ - addeq r3, r9, r8, lsr #21 │ │ │ │ - @ instruction: 0x00893abc │ │ │ │ + addeq r3, r9, r4, lsr #21 │ │ │ │ + adceq sp, r0, r8, asr #31 │ │ │ │ + addeq r3, r9, r4, lsl #21 │ │ │ │ + addeq r3, r9, r4, ror sl │ │ │ │ + addeq r3, r9, r8, asr sl │ │ │ │ + addeq r3, r9, ip, ror #20 │ │ │ │ │ │ │ │ 0032f0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #428] @ 32f294 │ │ │ │ @@ -182245,16 +182245,16 @@ │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 31e138 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strheq r6, [sp], r4 │ │ │ │ - addeq r3, r9, r8, asr #18 │ │ │ │ + addeq r6, sp, r4, rrx │ │ │ │ + strdeq r3, [r9], r8 │ │ │ │ @ instruction: 0x010d9b94 │ │ │ │ │ │ │ │ 0032f2a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182288,19 +182288,19 @@ │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 323540 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3231ec │ │ │ │ bl 31e020 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #600] @ 32f5a4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9312f8 │ │ │ │ + bl 9312a8 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ ldr sl, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ beq 32f50c │ │ │ │ ldr r9, [pc, #572] @ 32f5a8 │ │ │ │ ldr r3, [pc, #572] @ 32f5ac │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -182385,15 +182385,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f56c │ │ │ │ ldr r1, [pc, #248] @ 32f5b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #4 │ │ │ │ add r6, r6, #1 │ │ │ │ ldrb r2, [r0, #1744] @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ bl 31dcf4 │ │ │ │ @@ -182440,23 +182440,23 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, r9, r0, lsr #15 │ │ │ │ + addeq r3, r9, r0, asr r7 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - adceq sp, r0, r8, lsl #24 │ │ │ │ - addeq r3, r9, r4, asr #13 │ │ │ │ - umulleq r3, r9, ip, r5 │ │ │ │ + @ instruction: 0x00a0dbb8 │ │ │ │ + addeq r3, r9, r4, ror r6 │ │ │ │ + addeq r3, r9, ip, asr #10 │ │ │ │ smlabteq sp, r4, r8, r9 │ │ │ │ - strdeq sp, [r0], ip @ │ │ │ │ - addeq r3, r9, r4, asr #10 │ │ │ │ - addeq r3, r9, r0, lsr r5 │ │ │ │ + adceq sp, r0, ip, lsr #19 │ │ │ │ + strdeq r3, [r9], r4 │ │ │ │ + addeq r3, r9, r0, ror #9 │ │ │ │ │ │ │ │ 0032f5c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182804,26 +182804,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 31e138 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e138 │ │ │ │ - addeq r3, r9, r4, ror #9 │ │ │ │ - strdeq r3, [r9], ip │ │ │ │ - @ instruction: 0x008934b8 │ │ │ │ - umulleq r3, r9, r0, r4 │ │ │ │ + umulleq r3, r9, r4, r4 │ │ │ │ + addeq r3, r9, ip, lsr #9 │ │ │ │ addeq r3, r9, r8, ror #8 │ │ │ │ - addeq r3, r9, r4, lsr r4 │ │ │ │ - addeq r3, r9, ip, ror #7 │ │ │ │ - strdeq r3, [r9], r0 │ │ │ │ - addeq r3, r9, r8, asr #7 │ │ │ │ - @ instruction: 0x008933b4 │ │ │ │ - addeq r3, r9, r0, ror r2 │ │ │ │ - @ instruction: 0x008931b0 │ │ │ │ + addeq r3, r9, r0, asr #8 │ │ │ │ + addeq r3, r9, r8, lsl r4 │ │ │ │ + addeq r3, r9, r4, ror #7 │ │ │ │ + umulleq r3, r9, ip, r3 │ │ │ │ + addeq r3, r9, r0, lsr #7 │ │ │ │ + addeq r3, r9, r8, ror r3 │ │ │ │ + addeq r3, r9, r4, ror #6 │ │ │ │ + addeq r3, r9, r0, lsr #4 │ │ │ │ + addeq r3, r9, r0, ror #2 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldreq r0, [r0, #336] @ 0x150 │ │ │ │ movne r0, #0 │ │ │ │ streq r2, [r3, #336] @ 0x150 │ │ │ │ @@ -182840,43 +182840,43 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32fbdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r6, fp, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 92a3d4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 92a384 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #60] @ 32fc40 │ │ │ │ ldr r2, [pc, #60] @ 32fc44 │ │ │ │ ldr r1, [pc, #60] @ 32fc48 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq sp, r0, ip, lsr #7 │ │ │ │ - addeq r5, r8, r0, lsr #9 │ │ │ │ - @ instruction: 0x009395fc │ │ │ │ + adceq sp, r0, ip, asr r3 │ │ │ │ + addeq r5, r8, r0, asr r4 │ │ │ │ + addseq r9, r3, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #272] @ 32fd74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182884,46 +182884,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 32fd78 │ │ │ │ ldr r1, [pc, #256] @ 32fd7c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #236] @ 32fd80 │ │ │ │ ldr r1, [pc, #236] @ 32fd84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #204] @ 32fd88 │ │ │ │ ldr r1, [pc, #204] @ 32fd8c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #172] @ 32fd90 │ │ │ │ ldr r1, [pc, #172] @ 32fd94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #156] @ 32fd98 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #140] @ 32fd9c │ │ │ │ ldr lr, [pc, #140] @ 32fda0 │ │ │ │ ldr ip, [pc, #140] @ 32fda4 │ │ │ │ ldr r0, [pc, #140] @ 32fda8 │ │ │ │ ldr r1, [pc, #140] @ 32fdac │ │ │ │ ldr r2, [pc, #140] @ 32fdb0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182943,22 +182943,22 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq sp, r0, r0, asr r3 │ │ │ │ - addeq r5, r8, ip, asr #8 │ │ │ │ - addeq r4, fp, ip, lsl #11 │ │ │ │ - addeq r2, r9, r0, ror #29 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - addeq r0, r9, ip, ror lr │ │ │ │ - umulleq r0, r9, ip, lr │ │ │ │ - @ instruction: 0x00892eb8 │ │ │ │ + adceq sp, r0, r0, lsl #6 │ │ │ │ + strdeq r5, [r8], ip │ │ │ │ + addeq r4, fp, ip, lsr r5 │ │ │ │ + umulleq r2, r9, r0, lr │ │ │ │ + addeq r2, r9, r4, lsr #29 │ │ │ │ + addeq r0, r9, ip, lsr #28 │ │ │ │ + addeq r0, r9, ip, asr #28 │ │ │ │ + addeq r2, r9, r8, ror #28 │ │ │ │ ldrdeq lr, [r8, -r4] │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ umlaleq r6, fp, r4, r7 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -183009,28 +183009,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3297d8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 328690 │ │ │ │ - adceq sp, r0, r4, asr r1 │ │ │ │ - addeq r2, r9, ip, asr #26 │ │ │ │ - addeq r2, r9, ip, ror #26 │ │ │ │ + adceq sp, r0, r4, lsl #2 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + addeq r2, r9, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ 32ff78 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #168] @ 32ff7c │ │ │ │ @@ -183038,52 +183038,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ tst r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ bne 32ff4c │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ beq 32ff3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r3, #1800] @ 0x708 │ │ │ │ ldr r4, [r3, #1812] @ 0x714 │ │ │ │ orr r2, r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1800] @ 0x708 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ tst r4, #16 │ │ │ │ beq 32ff54 │ │ │ │ mov r1, #4 │ │ │ │ b 32ff0c │ │ │ │ mov r1, #1 │ │ │ │ b 32ff0c │ │ │ │ tst r4, #4 │ │ │ │ movne r1, #8 │ │ │ │ bne 32ff0c │ │ │ │ ldr r0, [pc, #28] @ 32ff84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b75c80 │ │ │ │ - adceq sp, r0, r0, ror #1 │ │ │ │ - ldrdeq r2, [r9], r4 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r8, lsl #25 │ │ │ │ + b b75c30 │ │ │ │ + umlaleq sp, r0, r0, r0 │ │ │ │ + addeq r2, r9, r4, lsl #25 │ │ │ │ + addeq r2, r9, ip, lsr #25 │ │ │ │ + addeq r2, r9, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 330080 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -183092,67 +183092,67 @@ │ │ │ │ ldr r2, [pc, #212] @ 330088 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #184] @ 33008c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330000 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329aec │ │ │ │ ldr r1, [pc, #136] @ 330090 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330034 │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 32869c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr ip, [pc, #80] @ 330094 │ │ │ │ ldr r1, [pc, #80] @ 330098 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 33009c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #96 @ 0x60 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq sp, r0, r4, lsl r0 │ │ │ │ - addeq r2, r9, r8, lsr #24 │ │ │ │ - addeq r2, r9, r0, lsl #24 │ │ │ │ - addeq r2, r9, ip, asr #24 │ │ │ │ - umullseq sl, r3, r4, r0 │ │ │ │ - addeq r2, r9, r0, lsl #24 │ │ │ │ + adceq ip, r0, r4, asr #31 │ │ │ │ ldrdeq r2, [r9], r8 │ │ │ │ + @ instruction: 0x00892bb0 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + addseq sl, r3, r4, asr #32 │ │ │ │ + @ instruction: 0x00892bb0 │ │ │ │ + addeq r2, r9, r8, lsl #23 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #268] @ 3301c4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -183163,79 +183163,79 @@ │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #224] @ 3301d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33011c │ │ │ │ ldr r1, [pc, #200] @ 3301d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3301a8 │ │ │ │ ldr r1, [pc, #180] @ 3301d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330154 │ │ │ │ add r1, r5, #1104 @ 0x450 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3286a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #120] @ 3301dc │ │ │ │ ldr ip, [pc, #120] @ 3301e0 │ │ │ │ ldr r1, [pc, #120] @ 3301e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329a4c │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ - addeq r2, r9, ip, lsl #22 │ │ │ │ - addeq r2, r9, r4, ror #21 │ │ │ │ - addeq r2, r9, r0, lsr fp │ │ │ │ - addeq r2, r9, r0, asr #6 │ │ │ │ - addseq r9, r3, r8, ror pc │ │ │ │ - adceq ip, r0, r8, asr #28 │ │ │ │ - addeq r2, r9, r0, lsl fp │ │ │ │ - @ instruction: 0x00892ab4 │ │ │ │ + adceq ip, r0, ip, lsr #29 │ │ │ │ + @ instruction: 0x00892abc │ │ │ │ + umulleq r2, r9, r4, sl │ │ │ │ + addeq r2, r9, r0, ror #21 │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + addseq r9, r3, r8, lsr #30 │ │ │ │ + strdeq ip, [r0], r8 @ │ │ │ │ + addeq r2, r9, r0, asr #21 │ │ │ │ + addeq r2, r9, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #280] @ 330318 │ │ │ │ mov r4, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183245,26 +183245,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #236] @ 330324 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330294 │ │ │ │ ldr r1, [pc, #212] @ 330328 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330278 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32c898 │ │ │ │ @@ -183274,52 +183274,52 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 329958 │ │ │ │ ldr r1, [pc, #144] @ 33032c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3302cc │ │ │ │ add r1, r6, #1104 @ 0x450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 328694 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr ip, [pc, #84] @ 330330 │ │ │ │ ldr r1, [pc, #84] @ 330334 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #244 @ 0xf4 │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00a0cdb4 │ │ │ │ - addeq r2, r9, r8, asr #19 │ │ │ │ - addeq r2, r9, r0, lsr #19 │ │ │ │ - addeq r2, r9, r8, ror #19 │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ - addseq r9, r3, r0, lsl #28 │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ - addeq r2, r9, r4, asr #18 │ │ │ │ + adceq ip, r0, r4, ror #26 │ │ │ │ + addeq r2, r9, r8, ror r9 │ │ │ │ + addeq r2, r9, r0, asr r9 │ │ │ │ + umulleq r2, r9, r8, r9 │ │ │ │ + addeq r2, r9, r8, lsr #3 │ │ │ │ + @ instruction: 0x00939db0 │ │ │ │ + addeq r2, r9, r8, lsl #19 │ │ │ │ + strdeq r2, [r9], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #344] @ 3304a8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183327,29 +183327,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #328] @ 3304ac │ │ │ │ ldr r1, [pc, #328] @ 3304b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #308] @ 3304b4 │ │ │ │ ldr r1, [pc, #308] @ 3304b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [r0, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 330478 │ │ │ │ add r5, r5, #184 @ 0xb8 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ mov r6, r0 │ │ │ │ ands r2, r2, r8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -183377,15 +183377,15 @@ │ │ │ │ add fp, sl, #1296 @ 0x510 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ bl 38158c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sl, #1104 @ 0x450 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -183402,23 +183402,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 3304c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ bl 27f028 │ │ │ │ - adceq ip, r0, r4, ror #24 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - addeq r2, r9, r4, lsl #14 │ │ │ │ - addeq r2, r9, r8, lsr r8 │ │ │ │ - addeq r2, r9, r0, ror #16 │ │ │ │ - addeq r2, r9, r0, asr #17 │ │ │ │ - addeq r2, r9, r4, ror #16 │ │ │ │ + adceq ip, r0, r4, lsl ip │ │ │ │ + addeq r2, r9, r4, lsr #13 │ │ │ │ + @ instruction: 0x008926b4 │ │ │ │ + addeq r2, r9, r8, ror #15 │ │ │ │ + addeq r2, r9, r0, lsl r8 │ │ │ │ + addeq r2, r9, r0, ror r8 │ │ │ │ + addeq r2, r9, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #364] @ 330648 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183426,51 +183426,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #348] @ 33064c │ │ │ │ ldr r1, [pc, #348] @ 330650 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #328] @ 330654 │ │ │ │ ldr r2, [pc, #328] @ 330658 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ ldr sl, [pc, #300] @ 33065c │ │ │ │ mov r8, #4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #280] @ 330660 │ │ │ │ ldr r1, [pc, #280] @ 330664 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #1456 @ 0x5b0 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1808 @ 0x710 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 38148c │ │ │ │ @@ -183479,15 +183479,15 @@ │ │ │ │ strb r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ mov r0, r3 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 38158c │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r8, #0 │ │ │ │ @@ -183502,30 +183502,30 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38158c │ │ │ │ - ldrdeq ip, [r0], r8 @ │ │ │ │ - ldrdeq r4, [r8], r4 @ │ │ │ │ - addeq r3, fp, r4, lsl sp │ │ │ │ - ldrdeq r2, [r9], r4 │ │ │ │ - umulleq r2, r9, ip, r6 │ │ │ │ + adceq ip, r0, r8, lsl #21 │ │ │ │ + addeq r4, r8, r4, lsl #23 │ │ │ │ + addeq r3, fp, r4, asr #25 │ │ │ │ + addeq r2, r9, r4, lsl #13 │ │ │ │ + addeq r2, r9, ip, asr #12 │ │ │ │ adceq r5, fp, r4, lsl #31 │ │ │ │ - addeq r2, r9, ip, lsl #10 │ │ │ │ - addeq r2, r9, r0, lsr #10 │ │ │ │ - addeq r2, r9, r8, asr r7 │ │ │ │ - addeq r2, r9, r4, lsr #14 │ │ │ │ + @ instruction: 0x008924bc │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, r8, lsl #14 │ │ │ │ + ldrdeq r2, [r9], r4 │ │ │ │ │ │ │ │ 00330670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #896] @ 330a08 │ │ │ │ @@ -183539,15 +183539,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #844] @ 330a14 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ bl 321208 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183631,15 +183631,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 320fd0 │ │ │ │ ldr r4, [r9, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f4f8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 31e138 │ │ │ │ @@ -183748,36 +183748,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ ldr r0, [pc, #84] @ 330a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ bl 27f028 │ │ │ │ - adceq ip, r0, r8, lsl r9 │ │ │ │ - addeq r2, r9, r8, lsr r5 │ │ │ │ - addeq r2, r9, r0, lsl r5 │ │ │ │ - addeq r2, r9, ip, ror r6 │ │ │ │ - @ instruction: 0x009348f0 │ │ │ │ - addeq r2, r9, r0, lsl r6 │ │ │ │ - umulleq r1, r9, ip, r5 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - umulleq r1, r9, r8, r5 │ │ │ │ - addeq r1, r9, r4, lsl #11 │ │ │ │ + adceq ip, r0, r8, asr #17 │ │ │ │ + addeq r2, r9, r8, ror #9 │ │ │ │ + addeq r2, r9, r0, asr #9 │ │ │ │ + addeq r2, r9, ip, lsr #12 │ │ │ │ + addseq r4, r3, r0, lsr #17 │ │ │ │ addeq r2, r9, r0, asr #11 │ │ │ │ - addeq r2, r9, r8, asr #10 │ │ │ │ - addeq r2, r9, r4, lsr #10 │ │ │ │ - adceq ip, r0, ip, lsr r7 │ │ │ │ - addeq r2, r9, ip, lsl #10 │ │ │ │ - addeq r2, r9, ip, ror r4 │ │ │ │ - addeq r1, r9, r4, asr #9 │ │ │ │ - ldrdeq ip, [r0], r8 @ │ │ │ │ - addeq r2, r9, r0, asr #4 │ │ │ │ - addeq r2, r9, r4, lsl #6 │ │ │ │ + addeq r1, r9, ip, asr #10 │ │ │ │ + addeq r2, r9, r4, lsr #11 │ │ │ │ + addeq r1, r9, r8, asr #10 │ │ │ │ + addeq r1, r9, r4, lsr r5 │ │ │ │ + addeq r2, r9, r0, ror r5 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + ldrdeq r2, [r9], r4 │ │ │ │ + adceq ip, r0, ip, ror #13 │ │ │ │ + @ instruction: 0x008924bc │ │ │ │ + addeq r2, r9, ip, lsr #8 │ │ │ │ + addeq r1, r9, r4, ror r4 │ │ │ │ + adceq ip, r0, r8, lsl #11 │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + @ instruction: 0x008922b4 │ │ │ │ │ │ │ │ 00330a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -183805,18 +183805,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e138 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e138 │ │ │ │ - addeq r2, r9, r8, lsl #6 │ │ │ │ - addeq r2, r9, ip, lsl #6 │ │ │ │ - addeq r1, r9, r4, asr r2 │ │ │ │ - addeq r1, r9, r0, asr r2 │ │ │ │ + @ instruction: 0x008922b8 │ │ │ │ + @ instruction: 0x008922bc │ │ │ │ + addeq r1, r9, r4, lsl #4 │ │ │ │ + addeq r1, r9, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2976] @ 0xba0 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ @@ -184080,15 +184080,15 @@ │ │ │ │ add r3, r3, r6, lsl #4 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ ldrb r5, [r3, #1] │ │ │ │ ldr r2, [r2, #564] @ 0x234 │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ mla r5, r2, r8, r5 │ │ │ │ ldrd r2, [r7, #16] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ lsl r5, r5, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ strh r0, [sl, r5] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc 330f04 │ │ │ │ @@ -184241,17 +184241,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r8, [sp, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r7, [sp, -r0] │ │ │ │ - adceq fp, r0, r8, lsl #30 │ │ │ │ - umulleq r1, r9, r8, ip │ │ │ │ - addeq r1, r9, r4, lsr #25 │ │ │ │ + @ instruction: 0x00a0beb8 │ │ │ │ + addeq r1, r9, r8, asr #24 │ │ │ │ + addeq r1, r9, r4, asr ip │ │ │ │ │ │ │ │ 003311b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184303,15 +184303,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r9, r0, asr #24 │ │ │ │ + strdeq r1, [r9], r0 │ │ │ │ smlatbeq sp, r0, fp, r7 │ │ │ │ │ │ │ │ 003312a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -184552,19 +184552,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, lsr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r9, ip, asr fp │ │ │ │ addeq r1, r9, ip, lsl #22 │ │ │ │ - ldrdeq r1, [r9], ip │ │ │ │ + @ instruction: 0x00891abc │ │ │ │ + addeq r1, r9, ip, lsl #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r0, lsl #17 │ │ │ │ smlabteq sp, r4, r7, r7 │ │ │ │ │ │ │ │ 00331690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184591,16 +184591,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r1, r9, ip, lsr #15 │ │ │ │ - addeq r1, r9, r0, lsr #15 │ │ │ │ + addeq r1, r9, ip, asr r7 │ │ │ │ + addeq r1, r9, r0, asr r7 │ │ │ │ │ │ │ │ 00331714 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov sl, r2 │ │ │ │ @@ -184751,23 +184751,23 @@ │ │ │ │ ldr r8, [pc, #568] @ 331ba8 │ │ │ │ ldr r0, [pc, #568] @ 331bac │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #564] @ 331bb0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #544] @ 331bb4 │ │ │ │ add r3, r9, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331b60 │ │ │ │ ldr sl, [r3, #1816] @ 0x718 │ │ │ │ ldr fp, [r3, #1820] @ 0x71c │ │ │ │ orrs r3, sl, fp │ │ │ │ bne 331aa0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -184779,35 +184779,35 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 331b34 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #1 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cb80 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne 331b88 │ │ │ │ ldr r2, [pc, #336] @ 331bb8 │ │ │ │ @@ -184829,15 +184829,15 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds sl, sl, #8 │ │ │ │ adc fp, fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 3319d0 │ │ │ │ b 331b08 │ │ │ │ @@ -184846,111 +184846,111 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #208] @ 331bc4 │ │ │ │ ldr r2, [pc, #208] @ 331bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 331a48 │ │ │ │ ldr r0, [pc, #188] @ 331bcc │ │ │ │ ldr r3, [pc, #188] @ 331bd0 │ │ │ │ ldr r1, [pc, #188] @ 331bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #180] @ 331bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 331a48 │ │ │ │ ldr r0, [pc, #160] @ 331bdc │ │ │ │ ldr r3, [pc, #160] @ 331be0 │ │ │ │ ldr r1, [pc, #160] @ 331be4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #152] @ 331be8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 331a48 │ │ │ │ ldr r0, [pc, #132] @ 331bec │ │ │ │ ldr r1, [pc, #132] @ 331bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 331a48 │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ mvn r0, #0 │ │ │ │ b 331a60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r0, r6, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r9, r4, lsr #16 │ │ │ │ + ldrdeq r1, [r9], r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - addeq r1, r9, r4, ror r2 │ │ │ │ - addseq sp, r5, ip, lsl #31 │ │ │ │ - adceq fp, r0, ip, lsl r7 │ │ │ │ - addeq r1, r9, r0, lsr #4 │ │ │ │ - smlabbeq sp, ip, r3, r7 │ │ │ │ - addeq r1, r9, r0, asr #7 │ │ │ │ - @ instruction: 0x00a0b5b0 │ │ │ │ - umulleq r1, r9, ip, r3 │ │ │ │ - muleq r0, r1, r1 │ │ │ │ + addeq r1, r9, r4, lsr #4 │ │ │ │ + addseq sp, r5, ip, lsr pc │ │ │ │ + adceq fp, r0, ip, asr #13 │ │ │ │ ldrdeq r1, [r9], r0 │ │ │ │ - adceq fp, r0, r4, lsl #11 │ │ │ │ + smlabbeq sp, ip, r3, r7 │ │ │ │ addeq r1, r9, r0, ror r3 │ │ │ │ + adceq fp, r0, r0, ror #10 │ │ │ │ + addeq r1, r9, ip, asr #6 │ │ │ │ + muleq r0, r1, r1 │ │ │ │ + addeq r1, r9, r0, lsl #7 │ │ │ │ + adceq fp, r0, r4, lsr r5 │ │ │ │ + addeq r1, r9, r0, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ - addeq r1, r9, ip, asr #7 │ │ │ │ - adceq fp, r0, r8, asr r5 │ │ │ │ - addeq r1, r9, r4, asr #6 │ │ │ │ + addeq r1, r9, ip, ror r3 │ │ │ │ + adceq fp, r0, r8, lsl #10 │ │ │ │ + strdeq r1, [r9], r4 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addeq r1, r9, r0, ror #6 │ │ │ │ - addeq r1, r9, r4, lsr #6 │ │ │ │ + addeq r1, r9, r0, lsl r3 │ │ │ │ + ldrdeq r1, [r9], r4 │ │ │ │ │ │ │ │ 00331bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 331c6c │ │ │ │ ldr r0, [pc, #96] @ 331c70 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ ldr ip, [pc, #72] @ 331c74 │ │ │ │ ldr r2, [pc, #72] @ 331c78 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r0, [r0, #1824] @ 0x720 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - @ instruction: 0x0095dcf0 │ │ │ │ - adceq fp, r0, r8, ror r4 │ │ │ │ - addeq r0, r9, r4, lsl #31 │ │ │ │ + addeq r0, r9, r8, lsl #31 │ │ │ │ + addseq sp, r5, r0, lsr #25 │ │ │ │ + adceq fp, r0, r8, lsr #8 │ │ │ │ + addeq r0, r9, r4, lsr pc │ │ │ │ │ │ │ │ 00331c7c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331c80 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -184997,26 +184997,26 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331d68 │ │ │ │ ldr ip, [pc, #200] @ 331df8 │ │ │ │ ldr r2, [pc, #200] @ 331dfc │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 331d68 │ │ │ │ mov r0, r4 │ │ │ │ bl 516a60 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331dac │ │ │ │ @@ -185050,18 +185050,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e7d0 │ │ │ │ b 331d68 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ mrseq r7, (UNDEF: 29) │ │ │ │ - addeq r1, r9, r0, lsl #5 │ │ │ │ + addeq r1, r9, r0, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq fp, r0, ip, asr #7 │ │ │ │ - addeq r1, r9, r4, asr r2 │ │ │ │ + adceq fp, r0, ip, ror r3 │ │ │ │ + addeq r1, r9, r4, lsl #4 │ │ │ │ smlabbeq sp, r4, r0, r7 │ │ │ │ │ │ │ │ 00331e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -185097,15 +185097,15 @@ │ │ │ │ add fp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #8 │ │ │ │ mov sl, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9312f8 │ │ │ │ + bl 9312a8 │ │ │ │ ldr r1, [pc, #596] @ 332104 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27df00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 3231ec │ │ │ │ @@ -185247,15 +185247,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r8, pc, r6 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r9, r8, asr #2 │ │ │ │ + strdeq r1, [r9], r8 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ tsteq sp, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185271,15 +185271,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 3323f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #656] @ 3323f8 │ │ │ │ ldr r3, [pc, #656] @ 3323fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185336,22 +185336,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 332410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -185400,22 +185400,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 332418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3321a8 │ │ │ │ ldr r2, [pc, #144] @ 33241c │ │ │ │ ldr r3, [pc, #88] @ 3323e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -185423,41 +185423,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3323dc │ │ │ │ ldr r0, [pc, #112] @ 332420 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #92] @ 332424 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 332288 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq fp, r0, r0, lsr r0 │ │ │ │ + adceq sl, r0, r0, ror #31 │ │ │ │ smlabteq sp, r0, ip, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, r9, r8, ror #28 │ │ │ │ - addeq r0, r9, r4, ror lr │ │ │ │ + addeq r0, r9, r8, lsl lr │ │ │ │ + addeq r0, r9, r4, lsr #28 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ smlabbeq sp, ip, ip, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sp, r4, asr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r9, r4, asr sp │ │ │ │ + addeq r0, r9, r4, lsl #26 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r0, r9, ip, lsr #25 │ │ │ │ + addeq r0, r9, ip, asr ip │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ - addeq r0, r9, r8, lsr #25 │ │ │ │ - addeq r0, r9, r8, lsr ip │ │ │ │ + addeq r0, r9, r8, asr ip │ │ │ │ + addeq r0, r9, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 3325f0 │ │ │ │ ldr ip, [pc, #432] @ 3325f4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185541,51 +185541,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 332614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332488 │ │ │ │ ldr r0, [pc, #64] @ 332618 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332488 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010d69b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010d699c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sp, r4, ror #18 │ │ │ │ - adceq sl, r0, r0, asr #24 │ │ │ │ + strdeq sl, [r0], r0 @ │ │ │ │ andeq r1, r0, r4, lsr lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x00890abc │ │ │ │ - strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, ip, ror #20 │ │ │ │ + addeq r0, r9, r4, lsr #21 │ │ │ │ ldr r0, [pc, #4] @ 332628 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r4, fp, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 332c80 │ │ │ │ mov r4, r1 │ │ │ │ @@ -185612,15 +185612,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 332c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1508] @ 332ca0 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3329dc │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -185632,22 +185632,22 @@ │ │ │ │ bne 332764 │ │ │ │ bl 68b0d0 │ │ │ │ ldr r1, [pc, #1456] @ 332ca4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 33279c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #1408] @ 332ca8 │ │ │ │ ldr r3, [pc, #1368] @ 332c84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185657,30 +185657,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ ldr r3, [pc, #1340] @ 332cac │ │ │ │ ldr ip, [pc, #1340] @ 332cb0 │ │ │ │ ldr r1, [pc, #1340] @ 332cb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 332cb8 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 332714 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 332c54 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -185716,15 +185716,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 332cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 332714 │ │ │ │ ldr r2, [pc, #1124] @ 332ccc │ │ │ │ ldr r3, [pc, #1124] @ 332cd0 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185733,15 +185733,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 519340 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -185757,15 +185757,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 8e5bf8 │ │ │ │ + bl 8e5ba8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 332714 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -185794,34 +185794,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 332ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332714 │ │ │ │ ldr r3, [pc, #820] @ 332ce8 │ │ │ │ ldr ip, [pc, #820] @ 332cec │ │ │ │ ldr r1, [pc, #820] @ 332cf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 332714 │ │ │ │ ldr r3, [pc, #784] @ 332cf4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326cc │ │ │ │ ldr r3, [pc, #740] @ 332cdc │ │ │ │ @@ -185837,21 +185837,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 332cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3326cc │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 332cfc │ │ │ │ @@ -185872,15 +185872,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 332bfc │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -185888,15 +185888,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 332bfc │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 332854 │ │ │ │ ldr r3, [pc, #484] @ 332d04 │ │ │ │ ldr r2, [pc, #484] @ 332d08 │ │ │ │ @@ -185905,15 +185905,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 332854 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -185936,20 +185936,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -185961,25 +185961,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 332d1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 332854 │ │ │ │ ldr r0, [pc, #236] @ 332d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3326cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 332d24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332714 │ │ │ │ ldr r3, [pc, #204] @ 332d28 │ │ │ │ ldr ip, [pc, #204] @ 332d2c │ │ │ │ ldr r1, [pc, #204] @ 332d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 332d34 │ │ │ │ @@ -185988,55 +185988,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ smlatbeq sp, ip, r7, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq sp, ip, r7, r6 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r0, r9, r0, lsr #18 │ │ │ │ - adceq sl, r0, r4, asr #21 │ │ │ │ + ldrdeq r0, [r9], r0 @ │ │ │ │ + adceq sl, r0, r4, ror sl │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - addeq r0, r9, ip, lsl #18 │ │ │ │ + @ instruction: 0x008908bc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r9, r5, r8, asr r1 │ │ │ │ + addseq r9, r5, r8, lsl #2 │ │ │ │ smlabteq sp, ip, r6, r6 │ │ │ │ - ldrdeq sl, [r0], ip @ │ │ │ │ - strdeq r0, [r9], ip │ │ │ │ - addeq r0, r9, ip, lsr #16 │ │ │ │ + adceq sl, r0, ip, lsl #19 │ │ │ │ + addeq r0, r9, ip, lsr #19 │ │ │ │ + ldrdeq r0, [r9], ip │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - adceq sl, r0, r0, lsr #18 │ │ │ │ - umulleq r0, r9, r4, r9 │ │ │ │ - addeq r0, r9, ip, ror #14 │ │ │ │ + ldrdeq sl, [r0], r0 @ │ │ │ │ + addeq r0, r9, r4, asr #18 │ │ │ │ + addeq r0, r9, ip, lsl r7 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ adceq r3, fp, r0, lsl #30 │ │ │ │ - addeq r0, r9, r4, asr r7 │ │ │ │ - addeq r0, r9, ip, ror #18 │ │ │ │ + addeq r0, r9, r4, lsl #14 │ │ │ │ + addeq r0, r9, ip, lsl r9 │ │ │ │ andeq r6, r0, ip, lsr r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r9, r0, asr #17 │ │ │ │ - umlaleq sl, r0, r8, r7 │ │ │ │ - umulleq r0, r9, r8, r7 │ │ │ │ - strdeq r0, [r9], r0 @ │ │ │ │ + addeq r0, r9, r0, ror r8 │ │ │ │ + adceq sl, r0, r8, asr #14 │ │ │ │ + addeq r0, r9, r8, asr #14 │ │ │ │ + addeq r0, r9, r0, lsr #11 │ │ │ │ andeq r6, r0, r0, asr r1 │ │ │ │ - addeq r0, r9, r4, asr #13 │ │ │ │ + addeq r0, r9, r4, ror r6 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - adceq sl, r0, ip, lsr #12 │ │ │ │ - addeq r0, r9, r8, ror #13 │ │ │ │ - addeq r0, r9, ip, ror r4 │ │ │ │ - adceq sl, r0, r8, asr #10 │ │ │ │ - ldrdeq r0, [r9], ip │ │ │ │ - umulleq r0, r9, r4, r3 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - addeq r0, r9, r4, lsl #10 │ │ │ │ - addeq r0, r9, r8, asr r6 │ │ │ │ - strdeq sl, [r0], r4 @ │ │ │ │ - addeq r0, r9, r0, lsr r5 │ │ │ │ + ldrdeq sl, [r0], ip @ │ │ │ │ + umulleq r0, r9, r8, r6 │ │ │ │ + addeq r0, r9, ip, lsr #8 │ │ │ │ + strdeq sl, [r0], r8 @ │ │ │ │ + addeq r0, r9, ip, lsl #11 │ │ │ │ addeq r0, r9, r4, asr #6 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + @ instruction: 0x008904b4 │ │ │ │ + addeq r0, r9, r8, lsl #12 │ │ │ │ + adceq sl, r0, r4, lsr #9 │ │ │ │ + addeq r0, r9, r0, ror #9 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 332fe0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -186052,27 +186052,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 332ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #600] @ 332ff4 │ │ │ │ ldr r1, [pc, #600] @ 332ff8 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 332ffc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #564] @ 333000 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332ea4 │ │ │ │ ldr r3, [pc, #544] @ 333004 │ │ │ │ @@ -186083,26 +186083,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #504] @ 333010 │ │ │ │ ldr r1, [pc, #504] @ 333014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #468] @ 333018 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -186143,21 +186143,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 33302c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332ddc │ │ │ │ ldr r3, [pc, #268] @ 333030 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 332e60 │ │ │ │ ldr r3, [pc, #236] @ 333024 │ │ │ │ @@ -186173,66 +186173,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 333034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332e60 │ │ │ │ ldr r2, [pc, #156] @ 333038 │ │ │ │ ldr r3, [pc, #72] @ 332fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 332fdc │ │ │ │ ldr r0, [pc, #124] @ 33303c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #108] @ 333040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 332ddc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - adceq sl, r0, r4, lsl #8 │ │ │ │ + @ instruction: 0x00a0a3b4 │ │ │ │ swpeq r6, r0, [sp] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, r8, r4, asr #6 │ │ │ │ - addeq r1, fp, r4, lsl #9 │ │ │ │ - addeq r0, r9, ip, lsr #10 │ │ │ │ - addeq r7, r8, r0, asr pc │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + addeq r1, fp, r4, lsr r4 │ │ │ │ + ldrdeq r0, [r9], ip │ │ │ │ + addeq r7, r8, r0, lsl #30 │ │ │ │ tsteq sp, r0, asr #32 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ adceq r3, fp, r8, asr r9 │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ - strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r4, lsr #9 │ │ │ │ smlabbeq sp, ip, pc, r5 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r9, r4, ror #7 │ │ │ │ + umulleq r0, r9, r4, r3 │ │ │ │ andeq r3, r0, r4, lsr #5 │ │ │ │ - addeq r0, r9, r4, ror #7 │ │ │ │ + umulleq r0, r9, r4, r3 │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - addeq r0, r9, ip, asr #6 │ │ │ │ + addeq r0, r9, r8, lsl #7 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 333084 │ │ │ │ ldr ip, [pc, #40] @ 333088 │ │ │ │ ldr r1, [pc, #40] @ 33308c │ │ │ │ @@ -186241,17 +186241,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 333090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - strdeq sl, [r0], r0 @ │ │ │ │ - addeq r0, r9, r8, asr #6 │ │ │ │ - addeq pc, r8, r0, asr #30 │ │ │ │ + adceq sl, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r9], r8 │ │ │ │ + strdeq pc, [r8], r0 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -186413,15 +186413,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 33344c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r3, [pc, #288] @ 333460 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333398 │ │ │ │ @@ -186467,42 +186467,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 333474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 333354 │ │ │ │ ldr r0, [pc, #60] @ 333478 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 333354 │ │ │ │ bl 333044 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, ip, sl, r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r5, [sp, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010d5a98 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, r8, r4, lsr #31 │ │ │ │ - addeq pc, r8, ip, asr #31 │ │ │ │ + addeq pc, r8, r4, asr pc @ │ │ │ │ + addeq pc, r8, ip, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 333ea4 │ │ │ │ ldr r1, [pc, #2576] @ 333ea8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186595,26 +186595,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 333ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3334dc │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 3334f4 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 3334f4 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -186671,15 +186671,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #1 │ │ │ │ bl 517b14 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 3334f4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186714,22 +186714,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 333c24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186837,15 +186837,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333ea0 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333c24 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -186954,15 +186954,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 333c2c │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 333cb4 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -186983,15 +186983,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3337b0 │ │ │ │ ldr r0, [pc, #716] @ 333edc │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3334dc │ │ │ │ mov r3, #3 │ │ │ │ b 333c00 │ │ │ │ mov r3, #4 │ │ │ │ b 333c00 │ │ │ │ cmp ip, #0 │ │ │ │ beq 333b70 │ │ │ │ @@ -187079,15 +187079,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 333d1c │ │ │ │ cmp r5, #0 │ │ │ │ beq 333be8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -187095,15 +187095,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 333ea0 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -187127,15 +187127,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333ea0 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333c24 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -187150,24 +187150,24 @@ │ │ │ │ b 333c00 │ │ │ │ bl 333044 │ │ │ │ tsteq sp, r0, ror #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r5, [sp, -r8] │ │ │ │ - ldrdeq r9, [r0], r6 @ │ │ │ │ + adceq r9, r0, r6, lsl #23 │ │ │ │ andeq r6, r0, r8, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, r8, r4, lsl #28 │ │ │ │ - ldrdeq r9, [r0], r0 @ │ │ │ │ - adceq r9, r0, r4, lsr sl │ │ │ │ - addeq pc, r8, ip, lsr #23 │ │ │ │ - ldrdeq r7, [r8], r0 │ │ │ │ - addeq pc, r8, r4, ror r8 @ │ │ │ │ + @ instruction: 0x0088fdb4 │ │ │ │ + adceq r9, r0, r0, lsl #21 │ │ │ │ + adceq r9, r0, r4, ror #19 │ │ │ │ + addeq pc, r8, ip, asr fp @ │ │ │ │ + addeq r7, r8, r0, lsl #11 │ │ │ │ + addeq pc, r8, r4, lsr #16 │ │ │ │ │ │ │ │ 00333ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -187196,15 +187196,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 334460 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ bl 517b14 │ │ │ │ ldr r3, [pc, #1256] @ 334464 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 334468 │ │ │ │ @@ -187481,29 +187481,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 33448c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 334098 │ │ │ │ ldr r0, [pc, #132] @ 334490 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 334098 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 334494 │ │ │ │ ldr ip, [pc, #108] @ 334498 │ │ │ │ ldr r1, [pc, #108] @ 33449c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187511,33 +187511,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ strdeq r4, [sp, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r9, r0, r4, lsl r2 │ │ │ │ - addeq pc, r8, ip, lsl #7 │ │ │ │ - @ instruction: 0x00886db0 │ │ │ │ + adceq r9, r0, r4, asr #3 │ │ │ │ + addeq pc, r8, ip, lsr r3 @ │ │ │ │ + addeq r6, r8, r0, ror #26 │ │ │ │ @ instruction: 0x010d4e98 │ │ │ │ - addeq pc, r8, r8, asr #10 │ │ │ │ + strdeq pc, [r8], r8 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq sp, ip, sl, r4 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ - strdeq pc, [r8], r0 │ │ │ │ - adceq r8, r0, r8, lsr #26 │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ - addeq lr, r8, r8, ror fp │ │ │ │ + addeq pc, r8, r4, lsl #1 │ │ │ │ + addeq pc, r8, r0, lsr #1 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ + addeq pc, r8, r8, lsr #1 │ │ │ │ + addeq lr, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 003344a4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003344a8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -187562,15 +187562,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 334564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ cmp r0, #0 │ │ │ │ bne 334578 │ │ │ │ ldr r2, [pc, #76] @ 334568 │ │ │ │ ldr r3, [pc, #56] @ 334558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -187585,19 +187585,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sp, r4, lsl #18 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - umulleq lr, lr, r8, ip @ │ │ │ │ + addeq lr, lr, r8, asr #24 │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ - addeq pc, r8, r0, asr r0 @ │ │ │ │ - addeq pc, r8, ip, rrx │ │ │ │ - addeq pc, r8, ip, rrx │ │ │ │ + addeq pc, r8, r0 │ │ │ │ + addeq pc, r8, ip, lsl r0 @ │ │ │ │ + addeq pc, r8, ip, lsl r0 @ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 31ee18 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 33456c │ │ │ │ ldr r7, [pc, #-36] @ 334570 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -187872,29 +187872,29 @@ │ │ │ │ b 334a24 │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq lr, r8, ip, asr #31 │ │ │ │ - @ instruction: 0x0088efb8 │ │ │ │ - addeq lr, r8, r4, lsr #31 │ │ │ │ + addeq lr, r8, ip, ror pc │ │ │ │ addeq lr, r8, r8, ror #30 │ │ │ │ - addeq lr, r8, ip, lsr pc │ │ │ │ - addeq lr, r8, r8, ror #29 │ │ │ │ - @ instruction: 0x0088eebc │ │ │ │ - addeq lr, r8, r0, asr #28 │ │ │ │ - addeq lr, r8, ip, lsr lr │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ - addeq lr, r8, ip, ror sp │ │ │ │ - umulleq r0, sp, r0, r8 │ │ │ │ - addeq lr, r8, r0, asr #25 │ │ │ │ - addeq lr, r8, r4, lsl #24 │ │ │ │ - addeq lr, r8, r4, ror #11 │ │ │ │ + addeq lr, r8, r4, asr pc │ │ │ │ + addeq lr, r8, r8, lsl pc │ │ │ │ + addeq lr, r8, ip, ror #29 │ │ │ │ + umulleq lr, r8, r8, lr │ │ │ │ + addeq lr, r8, ip, ror #28 │ │ │ │ + strdeq lr, [r8], r0 │ │ │ │ + addeq lr, r8, ip, ror #27 │ │ │ │ + addeq ip, r8, r0, lsl #13 │ │ │ │ + addeq lr, r8, ip, lsr #26 │ │ │ │ + addeq r0, sp, r0, asr #16 │ │ │ │ + addeq lr, r8, r0, ror ip │ │ │ │ + @ instruction: 0x0088ebb4 │ │ │ │ + umulleq lr, r8, r4, r5 │ │ │ │ tsteq sp, r4, ror ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 321280 │ │ │ │ @@ -188399,35 +188399,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3352b8 │ │ │ │ ldr r4, [pc, #212] @ 3352fc │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #208] @ 335300 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #184] @ 335304 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 335308 │ │ │ │ ldr r3, [pc, #112] @ 3352f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188450,65 +188450,65 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 335274 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, r8, r0, lsl #19 │ │ │ │ - addseq sl, r5, r8, lsl #14 │ │ │ │ - @ instruction: 0x00a07fb4 │ │ │ │ - addeq fp, r8, ip, lsl #18 │ │ │ │ - addeq lr, r8, r8, asr #8 │ │ │ │ + addeq fp, r8, r0, lsr r9 │ │ │ │ + @ instruction: 0x0095a6b8 │ │ │ │ + adceq r7, r0, r4, ror #30 │ │ │ │ + @ instruction: 0x0088b8bc │ │ │ │ + strdeq lr, [r8], r8 │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ - adceq r7, r0, r8, lsl pc │ │ │ │ - strdeq lr, [r8], r0 │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ + adceq r7, r0, r8, asr #29 │ │ │ │ + addeq lr, r8, r0, lsr #7 │ │ │ │ + addeq lr, r8, r0, lsl #7 │ │ │ │ ldr r0, [pc, #4] @ 335324 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r1, fp, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3353a0 │ │ │ │ ldr r2, [pc, #96] @ 3353a4 │ │ │ │ ldr r1, [pc, #96] @ 3353a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #68] @ 3353ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 3353b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r7, [r0], ip @ │ │ │ │ - addeq pc, r7, r8, ror sp @ │ │ │ │ - @ instruction: 0x008aeeb4 │ │ │ │ + adceq r7, r0, ip, lsr #29 │ │ │ │ + addeq pc, r7, r8, lsr #26 │ │ │ │ + addeq lr, sl, r4, ror #28 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ umlaleq r1, fp, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -188535,15 +188535,15 @@ │ │ │ │ ldr r0, [pc, #788] @ 335734 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ cmp r4, #37 @ 0x25 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335478 │ │ │ │ cmp r4, #16 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 3354d0 │ │ │ │ cmp r4, #13 │ │ │ │ @@ -188613,15 +188613,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #480] @ 335740 │ │ │ │ ldr r0, [pc, #480] @ 335744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r6] │ │ │ │ b 3353f8 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -188658,15 +188658,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #312] @ 335748 │ │ │ │ ldr r0, [pc, #312] @ 33574c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r1, [pc, #256] @ 33572c │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -188726,23 +188726,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, ip, lsl sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - adceq r7, r0, r8, lsr #28 │ │ │ │ - addeq lr, r8, r8, lsr r3 │ │ │ │ + ldrdeq r7, [r0], r8 @ │ │ │ │ + addeq lr, r8, r8, ror #5 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - adceq r7, r0, r4, ror #25 │ │ │ │ - addeq lr, r8, r0, lsl #3 │ │ │ │ - adceq r7, r0, r4, lsr ip │ │ │ │ - strdeq lr, [r8], r4 │ │ │ │ - adceq r7, r0, r8, lsl #23 │ │ │ │ + umlaleq r7, r0, r4, ip │ │ │ │ + addeq lr, r8, r0, lsr r1 │ │ │ │ + adceq r7, r0, r4, ror #23 │ │ │ │ + addeq lr, r8, r4, lsr #1 │ │ │ │ + adceq r7, r0, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -188844,15 +188844,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ b 3357a0 │ │ │ │ ldr r1, [pc, #384] @ 335a7c │ │ │ │ ldr r0, [pc, #384] @ 335a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r6] │ │ │ │ b 335794 │ │ │ │ ldr r0, [r0, #972] @ 0x3cc │ │ │ │ b 3357a0 │ │ │ │ ldr r2, [pc, #328] @ 335a6c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -188906,71 +188906,71 @@ │ │ │ │ ldr r1, [pc, #156] @ 335a88 │ │ │ │ ldr r0, [pc, #156] @ 335a8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33579c │ │ │ │ ldr r1, [pc, #128] @ 335a90 │ │ │ │ ldr r0, [pc, #128] @ 335a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335930 │ │ │ │ ldr r1, [pc, #108] @ 335a98 │ │ │ │ ldr r0, [pc, #108] @ 335a9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33598c │ │ │ │ ldr r1, [pc, #88] @ 335aa0 │ │ │ │ ldr r0, [pc, #88] @ 335aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33594c │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r3, r3, #22 │ │ │ │ b 3358dc │ │ │ │ tsteq sp, ip, ror r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - adceq r7, r0, r8, asr #18 │ │ │ │ - addeq sp, r8, r4, ror #27 │ │ │ │ - umlaleq r7, r0, r2, r8 │ │ │ │ - adceq r7, r0, r8, asr r8 │ │ │ │ - addeq sp, r8, r0, ror sp │ │ │ │ - adceq r7, r0, r4, lsr r8 │ │ │ │ - strdeq sp, [r8], r8 │ │ │ │ - adceq r7, r0, r8, lsl r8 │ │ │ │ - ldrdeq sp, [r8], ip │ │ │ │ - strdeq r7, [r0], ip @ │ │ │ │ - addeq sp, r8, r0, asr #25 │ │ │ │ + strdeq r7, [r0], r8 @ │ │ │ │ + umulleq sp, r8, r4, sp │ │ │ │ + adceq r7, r0, r2, asr #16 │ │ │ │ + adceq r7, r0, r8, lsl #16 │ │ │ │ + addeq sp, r8, r0, lsr #26 │ │ │ │ + adceq r7, r0, r4, ror #15 │ │ │ │ + addeq sp, r8, r8, lsr #25 │ │ │ │ + adceq r7, r0, r8, asr #15 │ │ │ │ + addeq sp, r8, ip, lsl #25 │ │ │ │ + adceq r7, r0, ip, lsr #15 │ │ │ │ + addeq sp, r8, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 335b50 │ │ │ │ ldr r2, [pc, #144] @ 335b54 │ │ │ │ ldr r1, [pc, #144] @ 335b58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #112] @ 335b5c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ add ip, r0, #928 @ 0x3a0 │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ strd r2, [ip, #-8] │ │ │ │ @@ -188990,17 +188990,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r7, r0, r0, lsl #15 │ │ │ │ - addeq sp, r8, r4, lsr #25 │ │ │ │ - addeq sp, r8, r4, asr #25 │ │ │ │ + adceq r7, r0, r0, lsr r7 │ │ │ │ + addeq sp, r8, r4, asr ip │ │ │ │ + addeq sp, r8, r4, ror ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #188] @ 335c34 │ │ │ │ ldr r8, [pc, #188] @ 335c38 │ │ │ │ @@ -189010,105 +189010,105 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #148] @ 335c40 │ │ │ │ ldr r7, [pc, #148] @ 335c44 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r6, #1000 @ 0x3e8 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #96] @ 335c48 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38158c │ │ │ │ - adceq r7, r0, ip, asr #13 │ │ │ │ - addeq sp, r8, r8, lsl ip │ │ │ │ - addeq sp, r8, r4, ror #23 │ │ │ │ - addeq ip, r8, ip, lsr #29 │ │ │ │ - addeq ip, r8, r0, asr #29 │ │ │ │ + adceq r7, r0, ip, ror r6 │ │ │ │ + addeq sp, r8, r8, asr #23 │ │ │ │ + umulleq sp, r8, r4, fp │ │ │ │ + addeq ip, r8, ip, asr lr │ │ │ │ + addeq ip, r8, r0, ror lr │ │ │ │ adceq r0, fp, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 335ca0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r0, fp, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 335d48 │ │ │ │ ldr r2, [pc, #140] @ 335d4c │ │ │ │ ldr r1, [pc, #140] @ 335d50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #112] @ 335d54 │ │ │ │ ldr r1, [pc, #112] @ 335d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #92] @ 335d5c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #76] @ 335d60 │ │ │ │ ldr r2, [pc, #76] @ 335d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -189116,22 +189116,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r7, r0, ip, lsr r6 │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ - addeq lr, sl, ip, lsr r5 │ │ │ │ + adceq r7, r0, ip, ror #11 │ │ │ │ + addeq pc, r7, r8, lsr #7 │ │ │ │ + addeq lr, sl, ip, ror #9 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ smlatteq r8, r0, r9, r8 │ │ │ │ adceq r0, fp, ip, lsl #23 │ │ │ │ - addeq sp, r8, r0, lsr #22 │ │ │ │ + ldrdeq sp, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #936] @ 336128 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189147,15 +189147,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #896] @ 336134 │ │ │ │ ldr r1, [pc, #896] @ 336138 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #876] @ 33613c │ │ │ │ lsr r1, r5, #2 │ │ │ │ orr r1, r1, r6, lsl #30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #860] @ 336140 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -189210,15 +189210,15 @@ │ │ │ │ sub r3, r1, #12 │ │ │ │ ldr r1, [pc, #672] @ 336150 │ │ │ │ ldr r0, [pc, #672] @ 336154 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e78 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ cmp r3, #8 │ │ │ │ bhi 335f10 │ │ │ │ ldr r3, [pc, #624] @ 33614c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -189227,15 +189227,15 @@ │ │ │ │ sub r3, r1, #4 │ │ │ │ ldr r1, [pc, #612] @ 336158 │ │ │ │ ldr r0, [pc, #612] @ 33615c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e78 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ bls 336104 │ │ │ │ add r0, r4, r1, lsl #2 │ │ │ │ @@ -189269,15 +189269,15 @@ │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r1, r1, #4 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ and r9, r5, #2 │ │ │ │ orrs r3, r9, #0 │ │ │ │ moveq r8, sl │ │ │ │ beq 335e04 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3360e0 │ │ │ │ @@ -189291,15 +189291,15 @@ │ │ │ │ ldr r1, [pc, #372] @ 336164 │ │ │ │ ldr r0, [pc, #372] @ 336168 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e78 │ │ │ │ ldr r3, [pc, #344] @ 33616c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335e18 │ │ │ │ ldr r3, [pc, #292] @ 33614c │ │ │ │ @@ -189316,42 +189316,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 336174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e18 │ │ │ │ ldr r0, [pc, #216] @ 336178 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e18 │ │ │ │ sub r3, r1, #28 │ │ │ │ ldr r1, [pc, #184] @ 33617c │ │ │ │ ldr r0, [pc, #184] @ 336180 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 335e78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 336184 │ │ │ │ ldr r1, [pc, #156] @ 336188 │ │ │ │ ldr r0, [pc, #156] @ 33618c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189364,43 +189364,43 @@ │ │ │ │ ldr r0, [pc, #132] @ 336198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r7, r0, r0, lsl #11 │ │ │ │ + adceq r7, r0, r0, lsr r5 │ │ │ │ tsteq sp, r0, rrx │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq sp, r8, ip, sl │ │ │ │ - addeq sp, r8, r0, asr #21 │ │ │ │ + addeq sp, r8, ip, asr #20 │ │ │ │ + addeq sp, r8, r0, ror sl │ │ │ │ tsteq sp, r0, lsr #32 │ │ │ │ - @ instruction: 0x00a074bc │ │ │ │ + adceq r7, r0, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r2, [sp, -r4] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - adceq r7, r0, r0, asr r4 │ │ │ │ - ldrdeq sp, [r8], r0 │ │ │ │ - adceq r7, r0, ip, lsl #8 │ │ │ │ - addeq sp, r8, r0, lsl sl │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - adceq r7, r0, r0, lsl r3 │ │ │ │ + adceq r7, r0, r0, lsl #8 │ │ │ │ + addeq sp, r8, r0, lsl #19 │ │ │ │ + @ instruction: 0x00a073bc │ │ │ │ addeq sp, r8, r0, asr #19 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + adceq r7, r0, r0, asr #5 │ │ │ │ + addeq sp, r8, r0, ror r9 │ │ │ │ andeq r4, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r8, r8, asr #18 │ │ │ │ - addeq sp, r8, ip, ror #18 │ │ │ │ - adceq r7, r0, ip, lsr r2 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ - adceq r7, r0, r4, lsl r2 │ │ │ │ - addeq sp, r8, ip, asr r8 │ │ │ │ - @ instruction: 0x0088d8bc │ │ │ │ - strdeq r7, [r0], r0 @ │ │ │ │ - addeq sp, r8, r8, lsr r8 │ │ │ │ - addeq sp, r8, r8, asr #16 │ │ │ │ + strdeq sp, [r8], r8 │ │ │ │ + addeq sp, r8, ip, lsl r9 │ │ │ │ + adceq r7, r0, ip, ror #3 │ │ │ │ + addeq sp, r8, ip, lsr #15 │ │ │ │ + adceq r7, r0, r4, asr #3 │ │ │ │ + addeq sp, r8, ip, lsl #16 │ │ │ │ + addeq sp, r8, ip, ror #16 │ │ │ │ + adceq r7, r0, r0, lsr #3 │ │ │ │ + addeq sp, r8, r8, ror #15 │ │ │ │ + strdeq sp, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #540] @ 3363d0 │ │ │ │ ldr r6, [pc, #540] @ 3363d4 │ │ │ │ ldr r5, [pc, #540] @ 3363d8 │ │ │ │ @@ -189412,49 +189412,49 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #488] @ 3363dc │ │ │ │ ldr r1, [pc, #488] @ 3363e0 │ │ │ │ mov sl, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r1, sl, #132 @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #22 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r6, sl │ │ │ │ ldr r2, [pc, #404] @ 3363e4 │ │ │ │ ldr r1, [pc, #404] @ 3363e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #368] @ 3363ec │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ bl 36c774 │ │ │ │ @@ -189465,15 +189465,15 @@ │ │ │ │ add r3, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 38158c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3363b0 │ │ │ │ mov fp, #0 │ │ │ │ @@ -189481,102 +189481,102 @@ │ │ │ │ mov r7, fp │ │ │ │ mov r5, fp │ │ │ │ b 33637c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #232] @ 3363f0 │ │ │ │ ldr r1, [pc, #232] @ 3363f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ bl 36caa8 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3811cc │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ adds fp, fp, #256 @ 0x100 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ bls 3363b0 │ │ │ │ ldr r6, [pc, #116] @ 3363f8 │ │ │ │ mov r3, #19 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 381968 │ │ │ │ mov r3, #19 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3362ec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r7, r0, r8, asr #2 │ │ │ │ - umulleq sp, r8, r4, r6 │ │ │ │ - addeq sp, r8, r8, lsl #17 │ │ │ │ - addeq ip, r8, r0, ror #16 │ │ │ │ - addeq ip, r8, r0, ror r8 │ │ │ │ - addeq lr, r7, r4, ror lr │ │ │ │ - @ instruction: 0x008adfb8 │ │ │ │ + strdeq r7, [r0], r8 @ │ │ │ │ + addeq sp, r8, r4, asr #12 │ │ │ │ + addeq sp, r8, r8, lsr r8 │ │ │ │ + addeq ip, r8, r0, lsl r8 │ │ │ │ + addeq ip, r8, r0, lsr #16 │ │ │ │ + addeq lr, r7, r4, lsr #28 │ │ │ │ + addeq sp, sl, r8, ror #30 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x0087edb8 │ │ │ │ - strdeq sp, [sl], ip │ │ │ │ - addeq ip, r8, ip, ror #13 │ │ │ │ + addeq lr, r7, r8, ror #26 │ │ │ │ + addeq sp, sl, ip, lsr #29 │ │ │ │ + umulleq ip, r8, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 336450 │ │ │ │ ldr r2, [pc, #60] @ 336454 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #56] @ 336458 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, r4, #164 @ 0xa4 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27dbb8 │ │ │ │ - adceq r6, r0, ip, ror #29 │ │ │ │ - addeq sp, r8, r4, lsr r4 │ │ │ │ - addeq sp, r8, r0, asr r4 │ │ │ │ + umlaleq r6, r0, ip, lr │ │ │ │ + addeq sp, r8, r4, ror #7 │ │ │ │ + addeq sp, r8, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ 33655c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189584,25 +189584,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #216] @ 336560 │ │ │ │ ldr r1, [pc, #216] @ 336564 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #196] @ 336568 │ │ │ │ ldr r1, [pc, #196] @ 33656c │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #156] @ 336570 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -189618,38 +189618,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r2, #416 @ 0x1a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 38158c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r1, [pc, #48] @ 336578 │ │ │ │ ldr r0, [pc, #48] @ 33657c │ │ │ │ ldr r2, [pc, #48] @ 336580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #372 @ 0x174 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - adceq r6, r0, ip, lsl #29 │ │ │ │ - ldrdeq sp, [r8], r0 │ │ │ │ - addeq sp, r8, r8, ror #7 │ │ │ │ - @ instruction: 0x0088c5b0 │ │ │ │ - addeq ip, r8, r4, asr #11 │ │ │ │ - addeq sp, r8, r4, lsl #11 │ │ │ │ + adceq r6, r0, ip, lsr lr │ │ │ │ + addeq sp, r8, r0, lsl #7 │ │ │ │ + umulleq sp, r8, r8, r3 │ │ │ │ + addeq ip, r8, r0, ror #10 │ │ │ │ + addeq ip, r8, r4, ror r5 │ │ │ │ + addeq sp, r8, r4, lsr r5 │ │ │ │ umlaleq r0, fp, ip, r3 │ │ │ │ - addeq sp, r8, r0, lsl #8 │ │ │ │ - addeq sp, r8, ip, lsl r5 │ │ │ │ + @ instruction: 0x0088d3b0 │ │ │ │ + addeq sp, r8, ip, asr #9 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 33661c │ │ │ │ ldr r2, [pc, #128] @ 336620 │ │ │ │ @@ -189657,157 +189657,157 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #96] @ 336628 │ │ │ │ ldr r1, [pc, #96] @ 33662c │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #64] @ 336630 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, ip, asr sp │ │ │ │ - addeq lr, r7, r8, lsl fp │ │ │ │ - addeq sp, sl, ip, asr ip │ │ │ │ - addeq sp, r8, ip, lsl #5 │ │ │ │ - addeq sp, r8, r8, ror r4 │ │ │ │ - umulleq sp, r8, r0, r4 │ │ │ │ + adceq r6, r0, ip, lsl #26 │ │ │ │ + addeq lr, r7, r8, asr #21 │ │ │ │ + addeq sp, sl, ip, lsl #24 │ │ │ │ + addeq sp, r8, ip, lsr r2 │ │ │ │ + addeq sp, r8, r8, lsr #8 │ │ │ │ + addeq sp, r8, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 3366cc │ │ │ │ ldr r2, [pc, #128] @ 3366d0 │ │ │ │ ldr r1, [pc, #128] @ 3366d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #96] @ 3366d8 │ │ │ │ ldr r1, [pc, #96] @ 3366dc │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #64] @ 3366e0 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, ip, lsr #25 │ │ │ │ - addeq lr, r7, r8, ror #20 │ │ │ │ - addeq sp, sl, ip, lsr #23 │ │ │ │ - ldrdeq sp, [r8], ip │ │ │ │ - addeq sp, r8, r8, asr #7 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ + adceq r6, r0, ip, asr ip │ │ │ │ + addeq lr, r7, r8, lsl sl │ │ │ │ + addeq sp, sl, ip, asr fp │ │ │ │ + addeq sp, r8, ip, lsl #3 │ │ │ │ + addeq sp, r8, r8, ror r3 │ │ │ │ + addeq sp, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 33677c │ │ │ │ ldr r2, [pc, #128] @ 336780 │ │ │ │ ldr r1, [pc, #128] @ 336784 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #96] @ 336788 │ │ │ │ ldr r1, [pc, #96] @ 33678c │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #64] @ 336790 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r6, [r0], ip @ │ │ │ │ - @ instruction: 0x0087e9b8 │ │ │ │ - strdeq sp, [sl], ip │ │ │ │ - addeq sp, r8, ip, lsr #2 │ │ │ │ + adceq r6, r0, ip, lsr #23 │ │ │ │ + addeq lr, r7, r8, ror #18 │ │ │ │ + addeq sp, sl, ip, lsr #21 │ │ │ │ + ldrdeq sp, [r8], ip │ │ │ │ + addeq sp, r8, r8, asr #5 │ │ │ │ addeq sp, r8, r8, lsl r3 │ │ │ │ - addeq sp, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 336838 │ │ │ │ ldr r2, [pc, #140] @ 33683c │ │ │ │ ldr r1, [pc, #140] @ 336840 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #108] @ 336844 │ │ │ │ ldr r1, [pc, #108] @ 336848 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #76] @ 33684c │ │ │ │ ldr r3, [pc, #76] @ 336850 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -189816,38 +189816,38 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, ip, asr #22 │ │ │ │ - addeq lr, r7, r8, lsl #18 │ │ │ │ - addeq sp, sl, ip, asr #20 │ │ │ │ - addeq sp, r8, ip, ror r0 │ │ │ │ - addeq sp, r8, r8, ror #4 │ │ │ │ + strdeq r6, [r0], ip @ │ │ │ │ + @ instruction: 0x0087e8b8 │ │ │ │ + strdeq sp, [sl], ip │ │ │ │ + addeq sp, r8, ip, lsr #32 │ │ │ │ + addeq sp, r8, r8, lsl r2 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - ldrdeq sp, [r8], r0 │ │ │ │ + addeq sp, r8, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #112] @ 3368e8 │ │ │ │ ldr r2, [pc, #112] @ 3368ec │ │ │ │ ldr r1, [pc, #112] @ 3368f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3368d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r2 │ │ │ │ ldrb lr, [r3, #1864] @ 0x748 │ │ │ │ @@ -189859,18 +189859,18 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bne 3368b0 │ │ │ │ subs r1, r0, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ - adceq r6, r0, r4, lsl #21 │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ - addeq sp, r8, r4, asr #3 │ │ │ │ + b 92c734 │ │ │ │ + adceq r6, r0, r4, lsr sl │ │ │ │ + addeq ip, r8, r0, lsl #31 │ │ │ │ + addeq sp, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #828] @ 336c4c │ │ │ │ mov r7, r3 │ │ │ │ @@ -189888,15 +189888,15 @@ │ │ │ │ ldr r2, [pc, #788] @ 336c58 │ │ │ │ ldr r1, [pc, #788] @ 336c5c │ │ │ │ mov r3, #25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #764] @ 336c60 │ │ │ │ ldr r3, [pc, #764] @ 336c64 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ lsr r4, r8, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r7, lsl #30 │ │ │ │ @@ -189975,15 +189975,15 @@ │ │ │ │ ldr r2, [r5, #924] @ 0x39c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3369bc │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ b 3369b4 │ │ │ │ and r6, r6, #15 │ │ │ │ b 3369b4 │ │ │ │ and r3, r6, #1 │ │ │ │ @@ -190010,26 +190010,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 336c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 336984 │ │ │ │ ldr r3, [pc, #244] @ 336c70 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3369bc │ │ │ │ ldr r2, [pc, #260] @ 336c94 │ │ │ │ @@ -190046,15 +190046,15 @@ │ │ │ │ ldr r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r4, #4 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #148] @ 336c70 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3369bc │ │ │ │ ldr r2, [pc, #176] @ 336ca0 │ │ │ │ ldr r3, [pc, #96] @ 336c54 │ │ │ │ @@ -190074,42 +190074,42 @@ │ │ │ │ b 336bc4 │ │ │ │ ldr r0, [pc, #124] @ 336cac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 336984 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [sp, -ip] │ │ │ │ - adceq r6, r0, r0, ror #19 │ │ │ │ + umlaleq r6, r0, r0, r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r8, r0, lsl pc │ │ │ │ - addeq ip, r8, ip, lsr #30 │ │ │ │ + addeq ip, r8, r0, asr #29 │ │ │ │ + ldrdeq ip, [r8], ip @ │ │ │ │ @ instruction: 0x010d2490 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r6, r0, r6, asr #18 │ │ │ │ + strdeq r6, [r0], r6 @ │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x010d23b4 │ │ │ │ - umlaleq r6, r0, r8, r8 │ │ │ │ - addeq ip, r8, r0, lsr #28 │ │ │ │ - adceq r6, r0, ip, ror #16 │ │ │ │ - ldrdeq sp, [r8], r0 │ │ │ │ + adceq r6, r0, r8, asr #16 │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ + adceq r6, r0, ip, lsl r8 │ │ │ │ + addeq sp, r8, r0, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq ip, r8, r0, pc @ │ │ │ │ + addeq ip, r8, r0, asr #30 │ │ │ │ tsteq sp, r4, ror #4 │ │ │ │ - adceq r6, r0, r8, asr #14 │ │ │ │ - addeq ip, r8, r4, asr sp │ │ │ │ + strdeq r6, [r0], r8 @ │ │ │ │ + addeq ip, r8, r4, lsl #26 │ │ │ │ tsteq sp, r4, lsl #4 │ │ │ │ - adceq r6, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x0088ccb0 │ │ │ │ - addeq ip, r8, r8, lsl #30 │ │ │ │ + umlaleq r6, r0, r8, r6 │ │ │ │ + addeq ip, r8, r0, ror #24 │ │ │ │ + @ instruction: 0x0088ceb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #324] @ 336e0c │ │ │ │ ldr r6, [pc, #324] @ 336e10 │ │ │ │ ldr r5, [pc, #324] @ 336e14 │ │ │ │ @@ -190119,29 +190119,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r8, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov fp, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r8, #132 @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #16 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r5, #0 │ │ │ │ beq 336dec │ │ │ │ ldr r3, [pc, #216] @ 336e18 │ │ │ │ ldr sl, [pc, #216] @ 336e1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ add r8, r8, #156 @ 0x9c │ │ │ │ @@ -190154,62 +190154,62 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #184] @ 336e28 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #136] @ 336e2c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #100] @ 336e30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ cmp r3, r7 │ │ │ │ add r4, r4, #8 │ │ │ │ bhi 336d5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r6, r0, r4, lsr r6 │ │ │ │ - addeq ip, r8, r0, lsl #23 │ │ │ │ - addeq ip, r8, r4, ror sp │ │ │ │ - addeq ip, r8, ip, asr #28 │ │ │ │ - addeq ip, r8, ip, lsr #22 │ │ │ │ - addeq lr, r7, r0, asr r3 │ │ │ │ - umulleq sp, sl, r4, r4 │ │ │ │ + adceq r6, r0, r4, ror #11 │ │ │ │ + addeq ip, r8, r0, lsr fp │ │ │ │ + addeq ip, r8, r4, lsr #26 │ │ │ │ + strdeq ip, [r8], ip @ │ │ │ │ + ldrdeq ip, [r8], ip @ │ │ │ │ + addeq lr, r7, r0, lsl #6 │ │ │ │ + addeq sp, sl, r4, asr #8 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - strdeq ip, [r8], r4 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ + addeq ip, r8, r4, lsr #27 │ │ │ │ + addeq ip, r8, r8, lsl #27 │ │ │ │ ldr r0, [pc, #4] @ 336e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq pc, sl, r8, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 336ef4 │ │ │ │ ldr r2, [pc, #152] @ 336ef8 │ │ │ │ @@ -190217,25 +190217,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 336f00 │ │ │ │ ldr r1, [pc, #120] @ 336f04 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #88] @ 336f08 │ │ │ │ ldr r1, [pc, #88] @ 336f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 336f10 │ │ │ │ mov r2, #1 │ │ │ │ @@ -190246,22 +190246,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 336f18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - adceq r6, r0, r8, asr r6 │ │ │ │ - addeq lr, r7, r4, ror r2 │ │ │ │ - addeq lr, r7, ip, lsl #5 │ │ │ │ - addeq lr, r7, r8, lsr r2 │ │ │ │ - addeq sp, sl, ip, ror r3 │ │ │ │ + b 928510 │ │ │ │ + adceq r6, r0, r8, lsl #12 │ │ │ │ + addeq lr, r7, r4, lsr #4 │ │ │ │ + addeq lr, r7, ip, lsr r2 │ │ │ │ + addeq lr, r7, r8, ror #3 │ │ │ │ + addeq sp, sl, ip, lsr #6 │ │ │ │ adceq pc, sl, r0, asr #23 │ │ │ │ - addeq ip, r8, r0, ror #26 │ │ │ │ + addeq ip, r8, r0, lsl sp │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ ldrdeq r7, [r8, -r8] │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190276,15 +190276,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r2, #15 │ │ │ │ bne 336fc4 │ │ │ │ add r2, r2, #242 @ 0xf2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r2, lsl #2] │ │ │ │ lsl r0, r0, #10 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r3, [pc, #148] @ 337008 │ │ │ │ cmp r0, r3 │ │ │ │ movcs r0, r3 │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ bne 336fa8 │ │ │ │ bic r5, r5, #8192 @ 0x2000 │ │ │ │ @@ -190296,15 +190296,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orr r5, r5, #262144 @ 0x40000 │ │ │ │ str r5, [r4, #956] @ 0x3bc │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r5, [r4, #956] @ 0x3bc │ │ │ │ b 336f84 │ │ │ │ ldr r1, [pc, #64] @ 33700c │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190314,20 +190314,20 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 337010 │ │ │ │ ldr r0, [pc, #32] @ 337014 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ smlatbeq sp, r8, lr, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - adceq r6, r0, ip, asr #9 │ │ │ │ - addeq ip, r8, r0, lsr ip │ │ │ │ + adceq r6, r0, ip, ror r4 │ │ │ │ + addeq ip, r8, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #876] @ 3373a0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -190346,15 +190346,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #836] @ 3373b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #812] @ 3373b8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337260 │ │ │ │ @@ -190404,15 +190404,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ ldr r4, [r6, #956] @ 0x3bc │ │ │ │ bne 33724c │ │ │ │ tst r4, #262144 @ 0x40000 │ │ │ │ orrne r9, r8, #262144 @ 0x40000 │ │ │ │ tst r9, #65536 @ 0x10000 │ │ │ │ str r9, [r6, #956] @ 0x3bc │ │ │ │ @@ -190421,15 +190421,15 @@ │ │ │ │ beq 3370c8 │ │ │ │ tst r9, #8192 @ 0x2000 │ │ │ │ beq 337308 │ │ │ │ tst r4, #8192 @ 0x2000 │ │ │ │ bne 3370c8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #964] @ 0x3c4 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [pc, #536] @ 3373d0 │ │ │ │ mov r2, #20 │ │ │ │ and r3, r3, r9 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ @@ -190438,15 +190438,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ smull r0, r1, r3, r2 │ │ │ │ ldrd r2, [r7, #24] │ │ │ │ strd r0, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, sp, #24 │ │ │ │ strd r8, [sp, #32] │ │ │ │ - bl b7124c │ │ │ │ + bl b711fc │ │ │ │ ldr r0, [pc, #472] @ 3373d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #416] @ 3373a4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ @@ -190460,19 +190460,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ bne 33739c │ │ │ │ adds r2, r2, r4 │ │ │ │ adc r3, r5, r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldr r0, [r6, #952] @ 0x3b8 │ │ │ │ mov r1, #0 │ │ │ │ bic r9, r8, #262144 @ 0x40000 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 337180 │ │ │ │ ldr r3, [pc, #368] @ 3373d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3370a0 │ │ │ │ ldr r3, [pc, #320] @ 3373bc │ │ │ │ @@ -190489,28 +190489,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3373e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3370a0 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r2, [pc, #232] @ 3373e4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r6, #956] @ 0x3bc │ │ │ │ str r3, [r6, #960] @ 0x3c0 │ │ │ │ b 3370c8 │ │ │ │ ldr r2, [pc, #216] @ 3373e8 │ │ │ │ ldr r3, [pc, #144] @ 3373a4 │ │ │ │ @@ -190520,15 +190520,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33739c │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ ldr r2, [pc, #168] @ 3373ec │ │ │ │ ldr r3, [pc, #92] @ 3373a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190543,96 +190543,96 @@ │ │ │ │ b 33715c │ │ │ │ ldr r0, [pc, #116] @ 3373f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3370a0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010d1dbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r6, r0, r4, ror #8 │ │ │ │ - umulleq sp, sl, r8, r1 │ │ │ │ - addeq lr, r7, r4, asr r0 │ │ │ │ + adceq r6, r0, r4, lsl r4 │ │ │ │ + addeq sp, sl, r8, asr #2 │ │ │ │ + addeq lr, r7, r4 │ │ │ │ tsteq sp, ip, ror #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq sp, r4, lsr #26 │ │ │ │ smlabteq sp, ip, ip, r1 │ │ │ │ - adceq r6, r0, r0, ror r3 │ │ │ │ - umulleq ip, r8, r0, fp │ │ │ │ + adceq r6, r0, r0, lsr #6 │ │ │ │ + addeq ip, r8, r0, asr #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, r8, r0, ror #18 │ │ │ │ + addeq ip, r8, r0, lsl r9 │ │ │ │ andeq r0, ip, r1 │ │ │ │ smlatteq sp, r4, sl, r1 │ │ │ │ @ instruction: 0x010d1ab0 │ │ │ │ - adceq r6, r0, r4, asr r1 │ │ │ │ - addeq ip, r8, ip, asr #18 │ │ │ │ - addeq ip, r8, r0, lsl #18 │ │ │ │ + adceq r6, r0, r4, lsl #2 │ │ │ │ + strdeq ip, [r8], ip @ │ │ │ │ + @ instruction: 0x0088c8b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 33744c │ │ │ │ ldr r2, [pc, #56] @ 337450 │ │ │ │ ldr r1, [pc, #56] @ 337454 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c784 │ │ │ │ - adceq r6, r0, r4, lsr #1 │ │ │ │ - ldrdeq ip, [r8], ip @ │ │ │ │ - strdeq ip, [r8], r8 │ │ │ │ + b 92c734 │ │ │ │ + adceq r6, r0, r4, asr r0 │ │ │ │ + addeq ip, r8, ip, lsl #17 │ │ │ │ + addeq ip, r8, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3374d0 │ │ │ │ ldr r2, [pc, #96] @ 3374d4 │ │ │ │ ldr r1, [pc, #96] @ 3374d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r2, [pc, #52] @ 3374dc │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r6, r0, r8, asr #32 │ │ │ │ - addeq ip, r8, r0, lsl #17 │ │ │ │ - umulleq ip, r8, ip, r8 │ │ │ │ + strdeq r5, [r0], r8 @ │ │ │ │ + addeq ip, r8, r0, lsr r8 │ │ │ │ + addeq ip, r8, ip, asr #16 │ │ │ │ andeq r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #448] @ 3376bc │ │ │ │ @@ -190660,15 +190660,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #352] @ 3376d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3375f0 │ │ │ │ ldr r2, [pc, #336] @ 3376d8 │ │ │ │ ldr r3, [pc, #308] @ 3376c0 │ │ │ │ @@ -190717,57 +190717,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3376e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 337580 │ │ │ │ ldr r1, [pc, #104] @ 3376ec │ │ │ │ ldr r0, [pc, #104] @ 3376f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3375d8 │ │ │ │ ldr r0, [pc, #84] @ 3376f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 337580 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [sp, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r1, [sp, -r0] │ │ │ │ - adceq r5, r0, r0, ror pc │ │ │ │ - addeq sp, r7, r4, ror #22 │ │ │ │ - addeq ip, sl, r8, lsr #25 │ │ │ │ + adceq r5, r0, r0, lsr #30 │ │ │ │ + addeq sp, r7, r4, lsl fp │ │ │ │ + addeq ip, sl, r8, asr ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sp, ip, ror #16 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0088c6bc │ │ │ │ - adceq r5, r0, r8, lsr lr │ │ │ │ - addeq ip, r8, r4, asr r6 │ │ │ │ - addeq ip, r8, r8, asr #13 │ │ │ │ + addeq ip, r8, ip, ror #12 │ │ │ │ + adceq r5, r0, r8, ror #27 │ │ │ │ + addeq ip, r8, r4, lsl #12 │ │ │ │ + addeq ip, r8, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #428] @ 3378bc │ │ │ │ ldr r7, [pc, #428] @ 3378c0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190776,156 +190776,156 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #388] @ 3378c8 │ │ │ │ ldr r1, [pc, #388] @ 3378cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov fp, r0 │ │ │ │ bl 38148c │ │ │ │ ldr r3, [pc, #328] @ 3378d0 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ str sl, [sp] │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r2, [pc, #296] @ 3378d4 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 38158c │ │ │ │ ldr r2, [pc, #248] @ 3378d8 │ │ │ │ ldr r1, [pc, #248] @ 3378dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #224] @ 3378e0 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 92df10 │ │ │ │ + bl 92dec0 │ │ │ │ ldr r8, [pc, #204] @ 3378e4 │ │ │ │ add r4, r5, #968 @ 0x3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #1000 @ 0x3e8 │ │ │ │ str r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 935fd0 │ │ │ │ + bl 935f80 │ │ │ │ cmp r4, r7 │ │ │ │ bne 337824 │ │ │ │ ldr r1, [pc, #156] @ 3378e8 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935fd0 │ │ │ │ + bl 935f80 │ │ │ │ ldr r6, [r5, #1004] @ 0x3ec │ │ │ │ ldr r0, [pc, #132] @ 3378ec │ │ │ │ mov r1, r6 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r4, [pc, #124] @ 3378f0 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r4 │ │ │ │ movcc r3, r0 │ │ │ │ movcs r3, r4 │ │ │ │ strh r3, [r5] │ │ │ │ ldr r0, [pc, #100] @ 3378f4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ cmp r0, r4 │ │ │ │ movcs r0, r4 │ │ │ │ strh r0, [r5, #2] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r5, r0, ip, lsr #27 │ │ │ │ - addeq ip, r8, r4, lsl #12 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - addeq fp, r8, r4, lsl r3 │ │ │ │ - addeq fp, r8, r4, lsr #6 │ │ │ │ + adceq r5, r0, ip, asr sp │ │ │ │ + @ instruction: 0x0088c5b4 │ │ │ │ + addeq ip, r8, r8, lsl #11 │ │ │ │ + addeq fp, r8, r4, asr #5 │ │ │ │ + ldrdeq fp, [r8], r4 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ adceq pc, sl, r4, asr #5 │ │ │ │ - addeq sp, r7, r4, ror #17 │ │ │ │ - addeq ip, sl, r4, lsr #20 │ │ │ │ - strdeq r1, [fp], ip │ │ │ │ - addeq ip, r8, ip, lsl #11 │ │ │ │ - addeq ip, r8, ip, asr r5 │ │ │ │ + umulleq sp, r7, r4, r8 │ │ │ │ + ldrdeq ip, [sl], r4 │ │ │ │ + addeq r1, fp, ip, lsr #23 │ │ │ │ + addeq ip, r8, ip, lsr r5 │ │ │ │ + addeq ip, r8, ip, lsl #10 │ │ │ │ cdpne 0, 8, cr8, cr4, cr0, {0} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ blpl fe6978fc <__bss_end__@@Base+0xfd1799e4> │ │ │ │ ldr r0, [pc, #4] @ 337904 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq pc, sl, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337964 │ │ │ │ ldr r2, [pc, #68] @ 337968 │ │ │ │ ldr r1, [pc, #68] @ 33796c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #40] @ 337970 │ │ │ │ ldr r1, [pc, #40] @ 337974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a304 │ │ │ │ - adceq r5, r0, r0, lsr ip │ │ │ │ - umulleq sp, r7, r8, r7 │ │ │ │ - ldrdeq ip, [sl], ip @ │ │ │ │ + b 92a2b4 │ │ │ │ + adceq r5, r0, r0, ror #23 │ │ │ │ + addeq sp, r7, r8, asr #14 │ │ │ │ + addeq ip, sl, ip, lsl #17 │ │ │ │ adceq pc, sl, r0, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #176] @ 337a40 │ │ │ │ @@ -190935,71 +190935,71 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 337a44 │ │ │ │ ldr r1, [pc, #160] @ 337a48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #140] @ 337a4c │ │ │ │ ldr r1, [pc, #140] @ 337a50 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #100] @ 337a54 │ │ │ │ ldr r3, [pc, #100] @ 337a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1232 @ 0x4d0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38148c │ │ │ │ - adceq r5, r0, r8, asr #23 │ │ │ │ - strheq fp, [r8], r4 │ │ │ │ - addeq fp, r8, r4, asr #1 │ │ │ │ - addeq ip, r8, r0, lsr #8 │ │ │ │ - addeq ip, r8, ip, lsr r4 │ │ │ │ + adceq r5, r0, r8, ror fp │ │ │ │ + addeq fp, r8, r4, rrx │ │ │ │ + addeq fp, r8, r4, ror r0 │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ + addeq ip, r8, ip, ror #7 │ │ │ │ adceq pc, sl, r8, lsl r1 @ │ │ │ │ - addeq ip, r8, r4, lsr #8 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 337b0c │ │ │ │ ldr r2, [pc, #152] @ 337b10 │ │ │ │ ldr r1, [pc, #152] @ 337b14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [pc, #104] @ 337b18 │ │ │ │ strd r0, [r2, #-8] │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -191020,18 +191020,18 @@ │ │ │ │ bl 27ec2c │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1232 @ 0x4d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ - adceq r5, r0, r0, ror #21 │ │ │ │ - addeq ip, r8, r0, ror #6 │ │ │ │ - addeq ip, r8, ip, ror r3 │ │ │ │ + b 92c734 │ │ │ │ + umlaleq r5, r0, r0, sl │ │ │ │ + addeq ip, r8, r0, lsl r3 │ │ │ │ + addeq ip, r8, ip, lsr #6 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr ip, [pc, #384] @ 337cb8 │ │ │ │ @@ -191093,15 +191093,15 @@ │ │ │ │ orr r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ bics r2, r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -191126,20 +191126,20 @@ │ │ │ │ cmp r3, r6 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ orrcc r2, r1, #768 @ 0x300 │ │ │ │ strcc r2, [r4, #924] @ 0x39c │ │ │ │ b 337c18 │ │ │ │ ldr r0, [pc, #20] @ 337cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 337b64 │ │ │ │ @ instruction: 0x010d12b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x00a059bc │ │ │ │ - addeq ip, r8, r8, ror r1 │ │ │ │ + adceq r5, r0, ip, ror #18 │ │ │ │ + addeq ip, r8, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ ldr lr, [pc, #728] @ 337fbc │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -191166,15 +191166,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #636] @ 337fc8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #16 │ │ │ │ beq 337e28 │ │ │ │ ldr r3, [pc, #604] @ 337fc4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -191192,15 +191192,15 @@ │ │ │ │ orrhi r2, r0, #768 @ 0x300 │ │ │ │ strhi r2, [r4, #924] @ 0x39c │ │ │ │ bics r2, r2, ip │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ bic r0, r0, r1 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ b 337d84 │ │ │ │ lsl ip, r1, #22 │ │ │ │ @@ -191267,28 +191267,28 @@ │ │ │ │ bics ip, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r2, #8] │ │ │ │ movne r1, #1 │ │ │ │ str r0, [r4, #924] @ 0x39c │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337d84 │ │ │ │ ldr r3, [pc, #196] @ 337fc4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 337d74 │ │ │ │ ldr r0, [pc, #188] @ 337fd0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 337d74 │ │ │ │ ldr r0, [pc, #172] @ 337fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337f18 │ │ │ │ add r2, r6, #476 @ 0x1dc │ │ │ │ lsl r2, r2, #1 │ │ │ │ strh r1, [r4, r2] │ │ │ │ @@ -191316,26 +191316,26 @@ │ │ │ │ orrhi r3, r0, #768 @ 0x300 │ │ │ │ bics ip, r3, ip │ │ │ │ strh r1, [r2, #8] │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337d84 │ │ │ │ tsteq sp, ip, lsl #2 │ │ │ │ - adceq r5, r0, r3, asr #16 │ │ │ │ + strdeq r5, [r0], r3 @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq ip, r8, r8, lsl #2 │ │ │ │ + strheq ip, [r8], r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0088bfb4 │ │ │ │ - addeq fp, r8, r0, ror #30 │ │ │ │ + addeq fp, r8, r4, ror #30 │ │ │ │ + addeq fp, r8, r0, lsl pc │ │ │ │ │ │ │ │ 00337fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 338058 │ │ │ │ @@ -191363,17 +191363,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq fp, r4, lsl fp │ │ │ │ - adceq r5, r0, r0, asr #10 │ │ │ │ - addeq fp, r8, ip, ror #29 │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ + strdeq r5, [r0], r0 @ │ │ │ │ + umulleq fp, r8, ip, lr │ │ │ │ + addeq fp, r8, ip, lsr #29 │ │ │ │ │ │ │ │ 00338068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 3380e4 │ │ │ │ @@ -191400,17 +191400,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq fp, r4, lsl #21 │ │ │ │ - @ instruction: 0x00a054b8 │ │ │ │ - addeq fp, r8, r4, ror #28 │ │ │ │ - addeq fp, r8, r4, ror lr │ │ │ │ + adceq r5, r0, r8, ror #8 │ │ │ │ + addeq fp, r8, r4, lsl lr │ │ │ │ + addeq fp, r8, r4, lsr #28 │ │ │ │ │ │ │ │ 003380f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 338198 │ │ │ │ @@ -191447,17 +191447,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 3381a4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d5dc │ │ │ │ @ instruction: 0x011bd9f8 │ │ │ │ - addeq fp, r8, r4, asr lr │ │ │ │ - addeq fp, r8, r0, asr lr │ │ │ │ - addeq fp, r8, r8, lsl lr │ │ │ │ + addeq fp, r8, r4, lsl #28 │ │ │ │ + addeq fp, r8, r0, lsl #28 │ │ │ │ + addeq fp, r8, r8, asr #27 │ │ │ │ │ │ │ │ 003381a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 33825c │ │ │ │ @@ -191488,27 +191488,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 338264 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ bl 3380f4 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #24] @ 338268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ tsteq fp, r4, asr #18 │ │ │ │ @ instruction: 0x011bd8f8 │ │ │ │ - addeq fp, r8, r0, lsl #28 │ │ │ │ - addeq fp, r8, r4, asr #27 │ │ │ │ + @ instruction: 0x0088bdb0 │ │ │ │ + addeq fp, r8, r4, ror sp │ │ │ │ │ │ │ │ 0033826c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 338448 │ │ │ │ @@ -191517,23 +191517,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ ldr r1, [pc, #420] @ 338454 │ │ │ │ ldr r7, [pc, #420] @ 338458 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3383d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 338364 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -191543,49 +191543,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 338464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 338468 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3383a8 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r3, [pc, #320] @ 33846c │ │ │ │ ldr r1, [pc, #320] @ 338470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f38 │ │ │ │ + bl 927ee8 │ │ │ │ ldr r3, [pc, #300] @ 338474 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929d68 │ │ │ │ + b 929d18 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3383f4 │ │ │ │ ldr r3, [pc, #260] @ 338478 │ │ │ │ ldr r2, [pc, #260] @ 33847c │ │ │ │ ldr r1, [pc, #260] @ 338480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 338468 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 338320 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 338424 │ │ │ │ @@ -191604,53 +191604,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 338488 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #120] @ 33848c │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r3, [pc, #100] @ 338490 │ │ │ │ ldr r1, [pc, #100] @ 338494 │ │ │ │ ldr r0, [pc, #100] @ 338498 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r4, lsl #13 │ │ │ │ + addseq r7, r5, r4, lsr r6 │ │ │ │ tsteq fp, r4, ror r8 │ │ │ │ - addeq fp, r8, r0, asr #27 │ │ │ │ - addeq r7, ip, ip, lsr r9 │ │ │ │ + addeq fp, r8, r0, ror sp │ │ │ │ + addeq r7, ip, ip, ror #17 │ │ │ │ tsteq sp, ip, lsr fp │ │ │ │ - umlaleq r5, r0, r0, r2 │ │ │ │ - addeq ip, r7, r4, asr #27 │ │ │ │ - addeq r4, sp, r8, lsr r1 │ │ │ │ + adceq r5, r0, r0, asr #4 │ │ │ │ + addeq ip, r7, r4, ror sp │ │ │ │ + addeq r4, sp, r8, ror #1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x011bd7d4 │ │ │ │ - addeq r5, r8, r8, ror #7 │ │ │ │ + umulleq r5, r8, r8, r3 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - adceq r5, r0, ip, lsl #4 │ │ │ │ - addeq ip, r7, ip, lsr sp │ │ │ │ - strheq r4, [sp], r0 │ │ │ │ + @ instruction: 0x00a051bc │ │ │ │ + addeq ip, r7, ip, ror #25 │ │ │ │ + addeq r4, sp, r0, rrx │ │ │ │ tsteq fp, r4, asr #14 │ │ │ │ - addeq fp, r8, ip, asr ip │ │ │ │ - addeq fp, r8, r4, ror #24 │ │ │ │ - adceq r5, r0, r4, asr r1 │ │ │ │ - addeq fp, r8, r0, lsl #22 │ │ │ │ - addeq fp, r8, r0, ror #24 │ │ │ │ + addeq fp, r8, ip, lsl #24 │ │ │ │ + addeq fp, r8, r4, lsl ip │ │ │ │ + adceq r5, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x0088bab0 │ │ │ │ + addeq fp, r8, r0, lsl ip │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191659,15 +191659,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 338504 │ │ │ │ cmp r5, #2 │ │ │ │ beq 3385c4 │ │ │ │ cmp r5, #4 │ │ │ │ beq 338540 │ │ │ │ @@ -191857,39 +191857,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, r4, lsr #1 │ │ │ │ + adceq r5, r0, r4, asr r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - adceq r5, r0, r1, lsr r0 │ │ │ │ + adceq r4, r0, r1, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 338848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ ldr r3, [pc, #32] @ 33884c │ │ │ │ ldr r1, [pc, #32] @ 338850 │ │ │ │ ldr r0, [pc, #32] @ 338854 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 338068 │ │ │ │ adceq lr, sl, r4, lsl #7 │ │ │ │ - addeq fp, r8, ip, ror #16 │ │ │ │ - addeq fp, r8, r0, ror r8 │ │ │ │ - addeq fp, r8, r8, lsl #17 │ │ │ │ + addeq fp, r8, ip, lsl r8 │ │ │ │ + addeq fp, r8, r0, lsr #16 │ │ │ │ + addeq fp, r8, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 338a14 │ │ │ │ mov r3, r2 │ │ │ │ @@ -191995,15 +191995,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 338954 │ │ │ │ b 3389c0 │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - adceq r4, r0, ip, lsl #27 │ │ │ │ + adceq r4, r0, ip, lsr sp │ │ │ │ smlatteq sp, r8, r4, r0 │ │ │ │ tsteq sp, r0, ror #8 │ │ │ │ tsteq sp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192105,20 +192105,20 @@ │ │ │ │ bl 6540a8 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 338acc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq sp, ip, r3, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq fp, r8, r8, lsr #12 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - addeq fp, r8, ip, ror r5 │ │ │ │ + addeq fp, r8, ip, lsr #10 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - addeq fp, r8, r4, asr r5 │ │ │ │ + addeq fp, r8, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192154,25 +192154,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 338d48 │ │ │ │ ldr r1, [pc, #192] @ 338d4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 338d50 │ │ │ │ ldr r1, [pc, #172] @ 338d54 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #140] @ 338d58 │ │ │ │ ldr r1, [pc, #140] @ 338d5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 338d60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192190,29 +192190,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 338d70 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #64] @ 338d74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a304 │ │ │ │ - adceq r4, r0, ip, lsr #19 │ │ │ │ - addeq ip, r7, ip, lsr r4 │ │ │ │ - addeq fp, sl, ip, ror r5 │ │ │ │ - addeq sl, r8, ip, lsr #12 │ │ │ │ - addeq r2, r8, r0, asr r0 │ │ │ │ + b 92a2b4 │ │ │ │ + adceq r4, r0, ip, asr r9 │ │ │ │ + addeq ip, r7, ip, ror #7 │ │ │ │ + addeq fp, sl, ip, lsr #10 │ │ │ │ + ldrdeq sl, [r8], ip │ │ │ │ + addeq r2, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - addeq fp, r8, ip, asr #7 │ │ │ │ + addeq fp, r8, ip, ror r3 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq sp, sl, r0, lsr #29 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192221,15 +192221,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 338dcc │ │ │ │ cmp r6, #2 │ │ │ │ beq 338e0c │ │ │ │ cmp r6, #4 │ │ │ │ beq 338de8 │ │ │ │ @@ -192284,16 +192284,16 @@ │ │ │ │ b 656880 │ │ │ │ ldr r1, [pc, #16] @ 338ea0 │ │ │ │ ldr r0, [pc, #16] @ 338ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 652b8c │ │ │ │ - addeq fp, r8, r4, asr r2 │ │ │ │ - addeq fp, r8, r0, lsr r2 │ │ │ │ + addeq fp, r8, r4, lsl #4 │ │ │ │ + addeq fp, r8, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -192350,29 +192350,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 339050 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -192404,15 +192404,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192721,15 +192721,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -192737,15 +192737,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 33952c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -192829,30 +192829,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 65622c │ │ │ │ cmp r0, #0 │ │ │ │ beq 339804 │ │ │ │ @@ -193115,16 +193115,16 @@ │ │ │ │ bl 27ec2c │ │ │ │ b 339a8c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, r4, r5, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq ip, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - addeq sl, r8, r8, lsl #12 │ │ │ │ @ instruction: 0x0088a5b8 │ │ │ │ + addeq sl, r8, r8, ror #10 │ │ │ │ smlatbeq ip, ip, r2, pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 33982c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 33982c │ │ │ │ @@ -193199,15 +193199,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 655b58 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -193215,17 +193215,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 655b58 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 6570f8 │ │ │ │ - adceq r3, r0, r0, asr r9 │ │ │ │ - addeq sl, r8, r8, ror #8 │ │ │ │ - @ instruction: 0x0088a3b8 │ │ │ │ + adceq r3, r0, r0, lsl #18 │ │ │ │ + addeq sl, r8, r8, lsl r4 │ │ │ │ + addeq sl, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 339e5c │ │ │ │ ldr r3, [pc, #268] @ 339e60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -193313,32 +193313,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 338ea8 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 338ea8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 338ea8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 339d38 │ │ │ │ - adceq r3, r0, r8, lsl #15 │ │ │ │ - addeq sl, r8, r0, lsr #5 │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ + adceq r3, r0, r8, lsr r7 │ │ │ │ + addeq sl, r8, r0, asr r2 │ │ │ │ + addeq sl, r8, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 33a090 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 33a094 │ │ │ │ @@ -193346,15 +193346,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 33a09c │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 657044 │ │ │ │ @@ -193397,27 +193397,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #152] @ 33a0a8 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519340 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -193428,27 +193428,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 33a0b0 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 339e7c │ │ │ │ - adceq r3, r0, r4, lsl #14 │ │ │ │ - addeq sl, r8, ip, lsl r2 │ │ │ │ - addeq sl, r8, r0, ror r1 │ │ │ │ - addeq sl, r8, r4, ror r1 │ │ │ │ + @ instruction: 0x00a036b4 │ │ │ │ + addeq sl, r8, ip, asr #3 │ │ │ │ + addeq sl, r8, r0, lsr #2 │ │ │ │ + addeq sl, r8, r4, lsr #2 │ │ │ │ adceq ip, sl, r4, asr #23 │ │ │ │ - addeq sl, r8, r4, ror r1 │ │ │ │ - addeq sl, r8, r0, asr r1 │ │ │ │ - addeq fp, r7, r8, asr r0 │ │ │ │ - umulleq sl, sl, ip, r1 @ │ │ │ │ + addeq sl, r8, r4, lsr #2 │ │ │ │ + addeq sl, r8, r0, lsl #2 │ │ │ │ + addeq fp, r7, r8 │ │ │ │ + addeq sl, sl, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 33a1e4 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 33a1e8 │ │ │ │ @@ -193541,15 +193541,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 33a270 │ │ │ │ cmp r5, #2 │ │ │ │ beq 33a2c0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -193854,20 +193854,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ tsteq ip, ip, asr #18 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ tsteq ip, r0, lsl #18 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - addeq r9, r8, r8, asr #22 │ │ │ │ + strdeq r9, [r8], r8 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strdeq r9, [r8], r4 │ │ │ │ + addeq r9, r8, r4, lsr #21 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - addeq r9, r8, r0, asr #21 │ │ │ │ + addeq r9, r8, r0, ror sl │ │ │ │ @ instruction: 0x010ce790 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ tsteq ip, r4, asr r7 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 33a790 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -193880,33 +193880,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r2, r0, r8, lsl #31 │ │ │ │ + adceq r2, r0, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33a7fc │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 33a800 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 33a800 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -193915,28 +193915,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 33a844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ ldr r3, [pc, #32] @ 33a848 │ │ │ │ ldr r1, [pc, #32] @ 33a84c │ │ │ │ ldr r0, [pc, #32] @ 33a850 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 338068 │ │ │ │ adceq ip, sl, r4, lsl #9 │ │ │ │ - @ instruction: 0x008899b8 │ │ │ │ - @ instruction: 0x008899bc │ │ │ │ - ldrdeq r9, [r8], r0 │ │ │ │ + addeq r9, r8, r8, ror #18 │ │ │ │ + addeq r9, r8, ip, ror #18 │ │ │ │ + addeq r9, r8, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -194169,28 +194169,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33acf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33aa20 │ │ │ │ ldr r3, [pc, #156] @ 33acf8 │ │ │ │ ldr r2, [pc, #156] @ 33acfc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -194204,39 +194204,39 @@ │ │ │ │ b 33aa8c │ │ │ │ ldr r0, [pc, #112] @ 33ad00 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33aa20 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [ip, -r0] │ │ │ │ ldrdeq lr, [ip, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ adceq ip, sl, r0, ror #6 │ │ │ │ - ldrdeq r9, [r8], r8 │ │ │ │ - addeq r9, r8, r0, asr #17 │ │ │ │ - addseq sl, r3, r4, lsr #28 │ │ │ │ - strdeq ip, [sp], ip @ │ │ │ │ + addeq r9, r8, r8, lsl #17 │ │ │ │ + addeq r9, r8, r0, ror r8 │ │ │ │ + @ instruction: 0x0093add4 │ │ │ │ + addeq ip, sp, ip, lsr #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x008897b4 │ │ │ │ + addeq r9, r8, r4, ror #14 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ - addeq r9, r8, r8, lsl #13 │ │ │ │ + addeq r9, r8, r8, lsr r6 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r5, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r9, [r8], r4 │ │ │ │ + addeq r9, r8, r4, lsr #11 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - addeq r9, r8, r0, asr #12 │ │ │ │ - addeq r9, r8, r8, ror #11 │ │ │ │ + strdeq r9, [r8], r0 │ │ │ │ + umulleq r9, r8, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194370,24 +194370,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 33b21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ae2c │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 33b20c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -194436,24 +194436,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 33b224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ae2c │ │ │ │ ldr r3, [pc, #432] @ 33b228 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -194509,69 +194509,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33b230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33af88 │ │ │ │ ldr r0, [pc, #156] @ 33b234 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ae2c │ │ │ │ ldr r0, [pc, #128] @ 33b238 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33af88 │ │ │ │ ldr r0, [pc, #104] @ 33b23c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ae2c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, lsl r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, r8 │ │ │ │ - adceq r2, r0, r0, asr r8 │ │ │ │ + adceq r2, r0, r0, lsl #16 │ │ │ │ smlabteq ip, r0, pc, sp @ │ │ │ │ - adceq r2, r0, r2, lsl #16 │ │ │ │ + @ instruction: 0x00a027b2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r8, r4, ror #7 │ │ │ │ + umulleq r9, r8, r4, r3 │ │ │ │ andeq r3, r0, ip, lsl #25 │ │ │ │ - addeq r9, r8, r8, asr r2 │ │ │ │ + addeq r9, r8, r8, lsl #4 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq r9, r8, r4, lsr r2 │ │ │ │ - addeq r9, r8, r8, ror #3 │ │ │ │ - addeq r9, r8, r4, lsr r2 │ │ │ │ - addeq r9, r8, ip, lsr #2 │ │ │ │ + addeq r9, r8, r4, ror #3 │ │ │ │ + umulleq r9, r8, r8, r1 │ │ │ │ + addeq r9, r8, r4, ror #3 │ │ │ │ + ldrdeq r9, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 33b33c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 33b340 │ │ │ │ @@ -194579,15 +194579,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #192] @ 33b348 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -194617,28 +194617,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519340 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33a854 │ │ │ │ - adceq r2, r0, r4, lsl #9 │ │ │ │ - addeq r9, r8, ip, lsr #3 │ │ │ │ - addeq r8, r8, r8, ror pc │ │ │ │ - addeq r8, r8, r0, lsl #31 │ │ │ │ + adceq r2, r0, r4, lsr r4 │ │ │ │ + addeq r9, r8, ip, asr r1 │ │ │ │ + addeq r8, r8, r8, lsr #30 │ │ │ │ + addeq r8, r8, r0, lsr pc │ │ │ │ adceq fp, sl, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 33b43c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -194647,25 +194647,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 33b440 │ │ │ │ ldr r1, [pc, #196] @ 33b444 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #176] @ 33b448 │ │ │ │ ldr r1, [pc, #176] @ 33b44c │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #144] @ 33b450 │ │ │ │ ldr r2, [pc, #144] @ 33b454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 33b458 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 33b45c │ │ │ │ @@ -194683,34 +194683,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #72] @ 33b470 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - adceq r2, r0, ip, ror r3 │ │ │ │ - addeq r9, r7, r8, asr #26 │ │ │ │ - addeq r8, sl, r8, lsl #29 │ │ │ │ - addeq r7, r8, r8, lsr pc │ │ │ │ - addeq pc, r7, ip, asr r9 @ │ │ │ │ + b 928510 │ │ │ │ + adceq r2, r0, ip, lsr #6 │ │ │ │ + strdeq r9, [r7], r8 │ │ │ │ + addeq r8, sl, r8, lsr lr │ │ │ │ + addeq r7, r8, r8, ror #29 │ │ │ │ + addeq pc, r7, ip, lsl #18 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq fp, sl, r4, lsr #17 │ │ │ │ - addeq r8, r8, ip, ror #27 │ │ │ │ + umulleq r8, r8, ip, sp @ │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ tsteq r8, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -194811,29 +194811,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 65622c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33b5d8 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -194913,15 +194913,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -194929,15 +194929,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 33b82c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -194997,23 +194997,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33ba54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33b85c │ │ │ │ ldr r3, [pc, #292] @ 33ba58 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b718 │ │ │ │ @@ -195036,64 +195036,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 33ba5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33b718 │ │ │ │ mov r9, r4 │ │ │ │ b 33b680 │ │ │ │ ldr r0, [pc, #112] @ 33ba60 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33b718 │ │ │ │ ldr r0, [pc, #72] @ 33ba64 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33b85c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, ip, lsl #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq sp, [ip, -r4] │ │ │ │ - addeq r8, r8, ip, lsl ip │ │ │ │ - addeq r8, r8, ip, lsr #24 │ │ │ │ + addeq r8, r8, ip, asr #23 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r8, ip, lsl #22 │ │ │ │ + @ instruction: 0x00888abc │ │ │ │ andeq r6, r0, r0, lsl r9 │ │ │ │ - addeq r8, r8, r4, ror #21 │ │ │ │ - addeq r8, r8, r0, lsr fp │ │ │ │ - addeq r8, r8, ip, asr #20 │ │ │ │ + umulleq r8, r8, r4, sl @ │ │ │ │ + addeq r8, r8, r0, ror #21 │ │ │ │ + strdeq r8, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 33bbf4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 33bbf8 │ │ │ │ @@ -195214,36 +195214,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a854 │ │ │ │ - umlaleq r1, r0, r8, sl │ │ │ │ - addeq r8, r8, r0, asr #15 │ │ │ │ - addeq r8, r8, ip, lsl #11 │ │ │ │ + adceq r1, r0, r8, asr #20 │ │ │ │ + addeq r8, r8, r0, ror r7 │ │ │ │ + addeq r8, r8, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33bcfc │ │ │ │ ldr r2, [pc, #96] @ 33bd00 │ │ │ │ ldr r1, [pc, #96] @ 33bd04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 6540a8 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -195251,17 +195251,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 655b58 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 6570f8 │ │ │ │ - adceq r1, r0, r4, asr #20 │ │ │ │ - addeq r8, r8, ip, ror #14 │ │ │ │ - addeq r8, r8, r0, lsr r5 │ │ │ │ + strdeq r1, [r0], r4 @ │ │ │ │ + addeq r8, r8, ip, lsl r7 │ │ │ │ + addeq r8, r8, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 33c2d0 │ │ │ │ @@ -195363,24 +195363,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 33c300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33bdbc │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -195449,23 +195449,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 33c310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33bdbc │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 33c0b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195563,23 +195563,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 33c320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33bdbc │ │ │ │ cmp ip, #0 │ │ │ │ beq 33c064 │ │ │ │ b 33c11c │ │ │ │ ldr r2, [pc, #268] @ 33c324 │ │ │ │ ldr r3, [pc, #184] @ 33c2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195591,15 +195591,15 @@ │ │ │ │ bne 33c148 │ │ │ │ ldr r0, [pc, #236] @ 33c328 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #212] @ 33c32c │ │ │ │ ldr r3, [pc, #120] @ 33c2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195608,15 +195608,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 33c330 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #152] @ 33c334 │ │ │ │ ldr r3, [pc, #52] @ 33c2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195627,128 +195627,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 33c288 │ │ │ │ smlabteq ip, r8, r0, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strheq sp, [ip, -r4] │ │ │ │ - adceq r1, r0, r0, asr #18 │ │ │ │ + strdeq r1, [r0], r0 @ │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ - adceq r1, r0, r9, asr #17 │ │ │ │ + adceq r1, r0, r9, ror r8 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r8, r8, r8, r7 @ │ │ │ │ + addeq r8, r8, r8, asr #14 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00003db8 │ │ │ │ - addeq r8, r8, ip, asr r5 │ │ │ │ + addeq r8, r8, ip, lsl #10 │ │ │ │ tsteq ip, ip, ror #26 │ │ │ │ ldrdeq ip, [ip, -r0] │ │ │ │ andeq r4, r0, r8, ror r1 │ │ │ │ - addeq r8, r8, r8, lsl r4 │ │ │ │ + addeq r8, r8, r8, asr #7 │ │ │ │ ldrdeq ip, [ip, -ip] │ │ │ │ - addeq r8, r8, ip, lsl #8 │ │ │ │ + @ instruction: 0x008883bc │ │ │ │ @ instruction: 0x010ccb9c │ │ │ │ - addeq r8, r8, ip, lsr r4 │ │ │ │ + addeq r8, r8, ip, ror #7 │ │ │ │ tsteq ip, r8, asr fp │ │ │ │ - addeq r8, r8, r4, lsl r3 │ │ │ │ + addeq r8, r8, r4, asr #5 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 33c3b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ ldr r2, [pc, #28] @ 33c3bc │ │ │ │ ldr r1, [pc, #28] @ 33c3c0 │ │ │ │ ldr r0, [pc, #28] @ 33c3c4 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337fd8 │ │ │ │ adceq sl, sl, ip, asr sl │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - addeq r8, r8, ip, lsl #7 │ │ │ │ - umulleq r8, r8, r8, r3 @ │ │ │ │ + addeq r8, r8, ip, lsr r3 │ │ │ │ + addeq r8, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 33c490 │ │ │ │ ldr r2, [pc, #176] @ 33c494 │ │ │ │ ldr r1, [pc, #176] @ 33c498 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #144] @ 33c49c │ │ │ │ ldr r1, [pc, #144] @ 33c4a0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #112] @ 33c4a4 │ │ │ │ ldr r2, [pc, #112] @ 33c4a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 33c4ac │ │ │ │ ldr ip, [pc, #108] @ 33c4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 33c4b4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #76] @ 33c4b8 │ │ │ │ ldr r1, [pc, #76] @ 33c4bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - adceq r1, r0, r8, lsr r3 │ │ │ │ - ldrdeq r8, [r7], r4 │ │ │ │ - addeq r7, sl, r8, lsl lr │ │ │ │ - addeq r6, r8, r4, asr #29 │ │ │ │ - addeq lr, r7, r8, ror #17 │ │ │ │ + b 928510 │ │ │ │ + adceq r1, r0, r8, ror #5 │ │ │ │ + addeq r8, r7, r4, lsl #25 │ │ │ │ + addeq r7, sl, r8, asr #27 │ │ │ │ + addeq r6, r8, r4, ror lr │ │ │ │ + umulleq lr, r7, r8, r8 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ adceq sl, sl, ip, asr r9 │ │ │ │ tsteq r8, ip, asr #28 │ │ │ │ @@ -195881,47 +195881,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33c608 │ │ │ │ smlatteq ip, r8, r8, ip │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r8, r8, ip, asr #3 │ │ │ │ - addeq r8, r8, r4, lsr #3 │ │ │ │ - adceq r1, r0, r8, asr r1 │ │ │ │ addeq r8, r8, ip, ror r1 │ │ │ │ - strdeq r1, [r0], r0 @ │ │ │ │ - addeq r0, sp, r0, ror r2 │ │ │ │ - addeq r8, r8, r4, lsl r1 │ │ │ │ - addeq r8, r8, r8, ror #1 │ │ │ │ - strdeq r0, [sp], r8 │ │ │ │ - adceq r1, r0, ip, rrx │ │ │ │ - umulleq r8, r8, r0, r0 @ │ │ │ │ + addeq r8, r8, r4, asr r1 │ │ │ │ + adceq r1, r0, r8, lsl #2 │ │ │ │ + addeq r8, r8, ip, lsr #2 │ │ │ │ + adceq r1, r0, r0, lsr #1 │ │ │ │ + addeq r0, sp, r0, lsr #4 │ │ │ │ + addeq r8, r8, r4, asr #1 │ │ │ │ + umulleq r8, r8, r8, r0 @ │ │ │ │ + addeq r0, sp, r8, lsr #3 │ │ │ │ + adceq r1, r0, ip, lsl r0 │ │ │ │ + addeq r8, r8, r0, asr #32 │ │ │ │ b 33c4c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -195946,20 +195946,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 33c864 │ │ │ │ @@ -195980,61 +195980,61 @@ │ │ │ │ bne 33c9dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c860 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ca24 │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 33ca5c │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r2, [pc, #460] @ 33ca60 │ │ │ │ ldr r3, [pc, #460] @ 33ca64 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 33ca68 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519340 │ │ │ │ ldr ip, [pc, #308] @ 33ca6c │ │ │ │ ldr r2, [pc, #308] @ 33ca70 │ │ │ │ @@ -196042,24 +196042,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #276] @ 33ca78 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r2, [pc, #244] @ 33ca7c │ │ │ │ ldr r3, [pc, #244] @ 33ca80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 33ca84 │ │ │ │ @@ -196081,18 +196081,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 33c848 │ │ │ │ ldr r1, [pc, #152] @ 33ca88 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 33c998 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 33ca8c │ │ │ │ ldr r2, [pc, #120] @ 33ca90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -196102,36 +196102,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 33ca9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 33caa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umlaleq r0, r0, r0, pc @ │ │ │ │ + adceq r0, r0, r0, asr #30 │ │ │ │ tsteq ip, r0, asr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00887fb8 │ │ │ │ - addeq r7, r8, r0, asr #31 │ │ │ │ - addeq r7, r8, r4, lsr #31 │ │ │ │ + addeq r7, r8, r8, ror #30 │ │ │ │ + addeq r7, r8, r0, ror pc │ │ │ │ + addeq r7, r8, r4, asr pc │ │ │ │ adceq sl, sl, r4, lsr #10 │ │ │ │ - umulleq r7, r8, r4, pc @ │ │ │ │ - addeq r7, r8, ip, asr #30 │ │ │ │ - adceq r0, r0, r4, ror #27 │ │ │ │ - addeq r8, r7, r0, lsl #15 │ │ │ │ - addeq r7, sl, r4, asr #17 │ │ │ │ - addeq r7, r8, ip, ror #29 │ │ │ │ + addeq r7, r8, r4, asr #30 │ │ │ │ + strdeq r7, [r8], ip │ │ │ │ + umlaleq r0, r0, r4, sp @ │ │ │ │ + addeq r8, r7, r0, lsr r7 │ │ │ │ + addeq r7, sl, r4, ror r8 │ │ │ │ + umulleq r7, r8, ip, lr │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ tsteq ip, r4, asr r4 │ │ │ │ - addeq r7, r8, r4, asr #27 │ │ │ │ - addeq r7, r8, r8, lsl #27 │ │ │ │ - andeq r0, r0, r4, asr r4 │ │ │ │ - strdeq r0, [r0], r0 @ │ │ │ │ + addeq r7, r8, r4, ror sp │ │ │ │ addeq r7, r8, r8, lsr sp │ │ │ │ - addeq r7, r8, r0, asr #27 │ │ │ │ + andeq r0, r0, r4, asr r4 │ │ │ │ + adceq r0, r0, r0, lsr #25 │ │ │ │ + addeq r7, r8, r8, ror #25 │ │ │ │ + addeq r7, r8, r0, ror sp │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 33c4c0 │ │ │ │ b 33c4c0 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -196148,42 +196148,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c34 │ │ │ │ - adceq r0, r0, ip, lsr ip │ │ │ │ - ldrdeq r8, [r7], r4 │ │ │ │ - addeq r7, sl, r8, lsl r7 │ │ │ │ + b 929be4 │ │ │ │ + adceq r0, r0, ip, ror #23 │ │ │ │ + addeq r8, r7, r4, lsl #11 │ │ │ │ + addeq r7, sl, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 33cb64 │ │ │ │ ldr r2, [pc, #48] @ 33cb68 │ │ │ │ ldr r1, [pc, #48] @ 33cb6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 511e44 │ │ │ │ - adceq r0, r0, r8, ror #23 │ │ │ │ - addeq r7, r8, ip, lsr #24 │ │ │ │ - addeq r7, r8, r0, asr #24 │ │ │ │ + umlaleq r0, r0, r8, fp @ │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + strdeq r7, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 33ce8c │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -196334,15 +196334,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33cd24 │ │ │ │ ldr r0, [pc, #212] @ 33ceb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 33cd10 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196379,26 +196379,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq ip, ip, asr r2 │ │ │ │ @ instruction: 0x00aaa3b4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r7, r8, ip, lsr #21 │ │ │ │ - addeq r7, r8, r4, lsl #23 │ │ │ │ - addeq r7, r8, r4, lsl sl │ │ │ │ - addeq r7, r8, r8, lsl fp │ │ │ │ + addeq r7, r8, ip, asr sl │ │ │ │ + addeq r7, r8, r4, lsr fp │ │ │ │ addeq r7, r8, r4, asr #19 │ │ │ │ - strdeq r7, [r8], r8 │ │ │ │ - umulleq r7, r8, r8, sl │ │ │ │ - addeq r7, r8, r0, asr #18 │ │ │ │ - addeq r7, r8, ip, asr #20 │ │ │ │ - adceq r0, r0, ip, lsr #17 │ │ │ │ - strdeq r7, [r8], r4 │ │ │ │ - addeq r7, r8, r4, asr sl │ │ │ │ + addeq r7, r8, r8, asr #21 │ │ │ │ + addeq r7, r8, r4, ror r9 │ │ │ │ + addeq r7, r8, r8, lsr #21 │ │ │ │ + addeq r7, r8, r8, asr #20 │ │ │ │ + strdeq r7, [r8], r0 │ │ │ │ + strdeq r7, [r8], ip │ │ │ │ + adceq r0, r0, ip, asr r8 │ │ │ │ + addeq r7, r8, r4, lsr #17 │ │ │ │ + addeq r7, r8, r4, lsl #20 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 33cf8c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -196411,49 +196411,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 33cf98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #116] @ 33cf9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 33cfa0 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #96] @ 33cfa4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927f38 │ │ │ │ + bl 927ee8 │ │ │ │ ldr r3, [pc, #80] @ 33cfa8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r8, r8, asr #18 │ │ │ │ - adceq r0, r0, ip, lsl r8 │ │ │ │ - @ instruction: 0x008781b4 │ │ │ │ - strdeq r7, [sl], r8 │ │ │ │ + strdeq r7, [r8], r8 │ │ │ │ + adceq r0, r0, ip, asr #15 │ │ │ │ + addeq r8, r7, r4, ror #2 │ │ │ │ + addeq r7, sl, r8, lsr #5 │ │ │ │ ldrdeq fp, [ip, -r0] │ │ │ │ - @ instruction: 0x008879b4 │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ + addeq r7, r8, r4, ror #18 │ │ │ │ + addeq r0, r8, r8, lsl #15 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 33d26c │ │ │ │ @@ -196626,37 +196626,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 33d05c │ │ │ │ tsteq ip, r4, lsr #28 │ │ │ │ adceq r9, sl, r0, lsl #31 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ + addeq r7, r8, r8, asr r6 │ │ │ │ + addeq r7, r8, r8, asr #15 │ │ │ │ + addeq r7, r8, r4, lsr #11 │ │ │ │ addeq r7, r8, r8, lsr #13 │ │ │ │ - addeq r7, r8, r8, lsl r8 │ │ │ │ - strdeq r7, [r8], r4 │ │ │ │ + addeq r7, r8, r4, asr r5 │ │ │ │ + addeq r7, r8, r8, lsr #12 │ │ │ │ + addeq r7, r8, ip, ror #9 │ │ │ │ strdeq r7, [r8], r8 │ │ │ │ - addeq r7, r8, r4, lsr #11 │ │ │ │ - addeq r7, r8, r8, ror r6 │ │ │ │ - addeq r7, r8, ip, lsr r5 │ │ │ │ - addeq r7, r8, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 33d390 │ │ │ │ ldr r2, [pc, #224] @ 33d394 │ │ │ │ ldr r1, [pc, #224] @ 33d398 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #192] @ 33d39c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -196665,15 +196665,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 33d2e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33d380 │ │ │ │ ldr r6, [pc, #108] @ 33d3a0 │ │ │ │ ldr r8, [pc, #108] @ 33d3a4 │ │ │ │ @@ -196683,48 +196683,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 33d348 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33c4c0 │ │ │ │ - adceq r0, r0, ip, ror #8 │ │ │ │ - addeq r7, r8, r8, lsr #9 │ │ │ │ - @ instruction: 0x008874bc │ │ │ │ + adceq r0, r0, ip, lsl r4 │ │ │ │ + addeq r7, r8, r8, asr r4 │ │ │ │ + addeq r7, r8, ip, ror #8 │ │ │ │ adceq r9, sl, ip, lsl #25 │ │ │ │ - adceq r0, r0, r8, ror #7 │ │ │ │ - ldrdeq r7, [r8], r0 │ │ │ │ - addeq r7, r8, r4, ror #11 │ │ │ │ + umlaleq r0, r0, r8, r3 @ │ │ │ │ + addeq r7, r8, r0, lsl #11 │ │ │ │ + umulleq r7, r8, r4, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 33d430 │ │ │ │ ldr r2, [pc, #108] @ 33d434 │ │ │ │ ldr r1, [pc, #108] @ 33d438 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [pc, #80] @ 33d43c │ │ │ │ ldr r1, [pc, #80] @ 33d440 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 33d444 │ │ │ │ @@ -196735,47 +196735,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - adceq r0, r0, r4, asr r3 │ │ │ │ - strdeq r7, [r7], r0 │ │ │ │ - addeq r6, sl, r4, lsr lr │ │ │ │ + b 928510 │ │ │ │ + adceq r0, r0, r4, lsl #6 │ │ │ │ + addeq r7, r7, r0, lsr #25 │ │ │ │ + addeq r6, sl, r4, ror #27 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ ldrdeq r1, [r8, -r0] │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - addeq r7, r8, ip, lsr r4 │ │ │ │ + addeq r7, r8, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d4f8 │ │ │ │ ldr r2, [pc, #148] @ 33d4fc │ │ │ │ ldr r1, [pc, #148] @ 33d500 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #116] @ 33d504 │ │ │ │ ldr r1, [pc, #116] @ 33d508 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #84] @ 33d50c │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d510 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196786,46 +196786,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00a002b4 │ │ │ │ - addeq r7, r7, r0, asr ip │ │ │ │ - umulleq r6, sl, r4, sp │ │ │ │ - addeq r5, r8, r0, asr #28 │ │ │ │ - addeq sp, r7, r4, ror #16 │ │ │ │ + adceq r0, r0, r4, ror #4 │ │ │ │ + addeq r7, r7, r0, lsl #24 │ │ │ │ + addeq r6, sl, r4, asr #26 │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ + addeq sp, r7, r4, lsl r8 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - addeq r7, r8, r8, ror #8 │ │ │ │ + addeq r7, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d5c0 │ │ │ │ ldr r2, [pc, #148] @ 33d5c4 │ │ │ │ ldr r1, [pc, #148] @ 33d5c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #116] @ 33d5cc │ │ │ │ ldr r1, [pc, #116] @ 33d5d0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #84] @ 33d5d4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d5d8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196836,21 +196836,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r0, r0, ip, ror #3 │ │ │ │ - addeq r7, r7, r8, lsl #23 │ │ │ │ - addeq r6, sl, ip, asr #25 │ │ │ │ - addeq r5, r8, r8, ror sp │ │ │ │ - umulleq sp, r7, ip, r7 │ │ │ │ + umlaleq r0, r0, ip, r1 @ │ │ │ │ + addeq r7, r7, r8, lsr fp │ │ │ │ + addeq r6, sl, ip, ror ip │ │ │ │ + addeq r5, r8, r8, lsr #26 │ │ │ │ + addeq sp, r7, ip, asr #14 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - addeq r7, r8, r4, asr #7 │ │ │ │ + addeq r7, r8, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 33d848 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -196916,30 +196916,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -197001,16 +197001,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [ip, -ip] │ │ │ │ smlatteq ip, ip, r7, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, r8, r8, ror #1 │ │ │ │ - addeq r7, r8, r8, ror #5 │ │ │ │ + umulleq r7, r8, r8, r0 │ │ │ │ + umulleq r7, r8, r8, r2 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ smlatteq ip, r8, r5, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -197060,17 +197060,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33d88c │ │ │ │ tsteq ip, r0, ror r5 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r6, r8, r0, ror #28 │ │ │ │ - addseq pc, pc, r4, lsl #28 │ │ │ │ - addeq ip, pc, r0, lsr #10 │ │ │ │ + addeq r6, r8, r0, lsl lr │ │ │ │ + @ instruction: 0x009ffdb4 │ │ │ │ + ldrdeq ip, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -197085,23 +197085,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 33da18 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 33d9e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -197112,17 +197112,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, pc, ip, lsr #27 │ │ │ │ - addeq r6, r8, ip, lsl #31 │ │ │ │ - umulleq r6, r8, r4, pc @ │ │ │ │ + addseq pc, pc, ip, asr sp @ │ │ │ │ + addeq r6, r8, ip, lsr pc │ │ │ │ + addeq r6, r8, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197233,20 +197233,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33daec │ │ │ │ @ instruction: 0x010cb398 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r6, r8, r0, asr #24 │ │ │ │ - addeq r6, r8, ip, asr #28 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ - addeq r6, r8, r8, lsr lr │ │ │ │ - @ instruction: 0x00886bb4 │ │ │ │ - addeq r6, r8, ip, asr #27 │ │ │ │ + strdeq r6, [r8], r0 │ │ │ │ + strdeq r6, [r8], ip │ │ │ │ + addeq r6, r8, r4, lsr #23 │ │ │ │ + addeq r6, r8, r8, ror #27 │ │ │ │ + addeq r6, r8, r4, ror #22 │ │ │ │ + addeq r6, r8, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 33dcac │ │ │ │ ldr r6, [pc, #136] @ 33dcb0 │ │ │ │ ldr r5, [pc, #136] @ 33dcb4 │ │ │ │ @@ -197255,23 +197255,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dc8c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -197279,17 +197279,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009ffaf8 │ │ │ │ - ldrdeq r6, [r8], r8 │ │ │ │ - addeq r6, r8, ip, ror #25 │ │ │ │ + addseq pc, pc, r8, lsr #21 │ │ │ │ + addeq r6, r8, r8, lsl #25 │ │ │ │ + umulleq r6, r8, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -197317,15 +197317,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -197400,15 +197400,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -197417,15 +197417,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -197546,47 +197546,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 33df64 │ │ │ │ b 33e018 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsl r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq ip, r4, r0, fp │ │ │ │ - addseq pc, pc, r0, lsr #20 │ │ │ │ - addeq r6, r8, r0, lsr #22 │ │ │ │ - addeq r6, r8, ip, ror #23 │ │ │ │ + @ instruction: 0x009ff9d0 │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + umulleq r6, r8, ip, fp │ │ │ │ tsteq ip, r8, rrx │ │ │ │ - addeq r6, r8, r4, lsl #19 │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r4, lsr r9 │ │ │ │ + addeq r6, r8, r0, lsr #23 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r6, r8, r8, lsr r7 │ │ │ │ - @ instruction: 0x008869bc │ │ │ │ + addeq r6, r8, r8, ror #13 │ │ │ │ + addeq r6, r8, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 33e274 │ │ │ │ ldr r5, [pc, #256] @ 33e278 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -197597,33 +197597,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r9, [pc, #208] @ 33e280 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 33e228 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -197640,30 +197640,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq pc, pc, ip, lsr #11 │ │ │ │ - addeq r6, r8, r8, lsl #15 │ │ │ │ - @ instruction: 0x008866bc │ │ │ │ - addeq r6, r8, r4, ror r7 │ │ │ │ - addseq pc, pc, r8, ror #9 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r4, lsr r5 │ │ │ │ + addseq pc, pc, ip, asr r5 @ │ │ │ │ + addeq r6, r8, r8, lsr r7 │ │ │ │ + addeq r6, r8, ip, ror #12 │ │ │ │ + addeq r6, r8, r4, lsr #14 │ │ │ │ + umullseq pc, pc, r8, r4 @ │ │ │ │ + addeq r6, r8, ip, lsl #15 │ │ │ │ + addeq r6, r8, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 33e7c8 │ │ │ │ @@ -197687,15 +197687,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 33e5f0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -197729,15 +197729,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -197752,29 +197752,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -197783,15 +197783,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 33e4a8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 33e70c │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -197993,34 +197993,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33c4c0 │ │ │ │ tsteq ip, r8, lsr fp │ │ │ │ tsteq ip, r4, lsr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, pc, r0, asr #8 │ │ │ │ - addeq r6, r8, r0, lsl r6 │ │ │ │ - addeq r6, r8, ip, asr #10 │ │ │ │ + @ instruction: 0x009ff3f0 │ │ │ │ + addeq r6, r8, r0, asr #11 │ │ │ │ + strdeq r6, [r8], ip │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - umulleq r6, r8, r4, r2 │ │ │ │ - addseq pc, pc, r0, lsr r2 @ │ │ │ │ - addeq r6, r8, r0, lsl #11 │ │ │ │ + addeq r6, r8, r4, asr #4 │ │ │ │ + addseq pc, pc, r0, ror #3 │ │ │ │ + addeq r6, r8, r0, lsr r5 │ │ │ │ @ instruction: 0x010ca8b4 │ │ │ │ - addeq r6, r8, r8, asr #3 │ │ │ │ + addeq r6, r8, r8, ror r1 │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ - addeq r6, r8, ip, ror r4 │ │ │ │ - addeq r6, r8, r4, lsr r1 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - ldrdeq r6, [r8], r8 │ │ │ │ - addseq pc, pc, r4, ror r0 @ │ │ │ │ - addeq r6, r8, r0, lsl r4 │ │ │ │ + addeq r6, r8, ip, lsr #8 │ │ │ │ + addeq r6, r8, r4, ror #1 │ │ │ │ + addeq r6, r8, ip, lsl #7 │ │ │ │ + addeq r6, r8, r8, lsl #1 │ │ │ │ + addseq pc, pc, r4, lsr #32 │ │ │ │ + addeq r6, r8, r0, asr #7 │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ - addeq r6, r8, r0, lsr #32 │ │ │ │ - addseq lr, pc, r0, asr #31 │ │ │ │ - addeq r6, r8, r0, asr #6 │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ + addseq lr, pc, r0, ror pc @ │ │ │ │ + strdeq r6, [r8], r0 │ │ │ │ tsteq ip, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 33e9c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -198050,27 +198050,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 33e908 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 33e898 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -198118,24 +198118,24 @@ │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 33e9e8 │ │ │ │ ldr r2, [pc, #48] @ 33e9ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e968 │ │ │ │ @ instruction: 0x010ca5b0 │ │ │ │ - addseq lr, pc, r8, lsr #29 │ │ │ │ - addeq r6, r8, ip, lsl #1 │ │ │ │ - addeq r6, r8, r0, lsr #1 │ │ │ │ + addseq lr, pc, r8, asr lr @ │ │ │ │ + addeq r6, r8, ip, lsr r0 │ │ │ │ + addeq r6, r8, r0, asr r0 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r5, r8, ip, lsl lr │ │ │ │ - addseq lr, pc, r0, asr #27 │ │ │ │ - @ instruction: 0x008861b4 │ │ │ │ - addeq r5, r8, r4, asr #27 │ │ │ │ - addseq lr, pc, r8, ror #26 │ │ │ │ - addeq r6, r8, r0, lsr r1 │ │ │ │ + addeq r5, r8, ip, asr #27 │ │ │ │ + addseq lr, pc, r0, ror sp @ │ │ │ │ + addeq r6, r8, r4, ror #2 │ │ │ │ + addeq r5, r8, r4, ror sp │ │ │ │ + addseq lr, pc, r8, lsl sp @ │ │ │ │ + addeq r6, r8, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 33ed34 │ │ │ │ tst r2, #1 │ │ │ │ @@ -198183,30 +198183,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 33eb60 │ │ │ │ ldr r2, [pc, #544] @ 33ed44 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -198340,31 +198340,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33eb98 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, r4, r3, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ - @ instruction: 0x009fecd0 │ │ │ │ + addseq lr, pc, r0, lsl #25 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r5, r8, r8, lsr ip │ │ │ │ - addeq r6, r8, r8, asr #32 │ │ │ │ + addeq r5, r8, r8, ror #23 │ │ │ │ + strdeq r5, [r8], r8 │ │ │ │ tsteq ip, r4, asr r2 │ │ │ │ - addeq r5, r8, r4, asr fp │ │ │ │ - @ instruction: 0x009feaf8 │ │ │ │ - addeq r5, r8, r4, lsr #30 │ │ │ │ addeq r5, r8, r4, lsl #22 │ │ │ │ addseq lr, pc, r8, lsr #21 │ │ │ │ - strdeq r5, [r8], r8 │ │ │ │ - addeq r5, r8, r0, asr #21 │ │ │ │ - addseq lr, pc, r0, ror #20 │ │ │ │ - addeq r5, r8, r4, ror lr │ │ │ │ - addeq r5, r8, r8, ror #20 │ │ │ │ - addseq lr, pc, ip, lsl #20 │ │ │ │ - addeq r5, r8, r4, asr #28 │ │ │ │ + ldrdeq r5, [r8], r4 │ │ │ │ + @ instruction: 0x00885ab4 │ │ │ │ + addseq lr, pc, r8, asr sl @ │ │ │ │ + addeq r5, r8, r8, lsr #29 │ │ │ │ + addeq r5, r8, r0, ror sl │ │ │ │ + addseq lr, pc, r0, lsl sl @ │ │ │ │ + addeq r5, r8, r4, lsr #28 │ │ │ │ + addeq r5, r8, r8, lsl sl │ │ │ │ + @ instruction: 0x009fe9bc │ │ │ │ + strdeq r5, [r8], r4 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 33e9f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198406,27 +198406,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 33ee70 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r8, ip, lsl sl │ │ │ │ + addeq r5, r8, ip, asr #19 │ │ │ │ │ │ │ │ 0033ee74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -198446,15 +198446,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 33ef04 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 33eeb8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -198464,17 +198464,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, pc, r0, lsl #17 │ │ │ │ - addeq r5, r8, r4, ror #20 │ │ │ │ - addeq r5, r8, r8, ror sl │ │ │ │ + addseq lr, pc, r0, lsr r8 @ │ │ │ │ + addeq r5, r8, r4, lsl sl │ │ │ │ + addeq r5, r8, r8, lsr #20 │ │ │ │ │ │ │ │ 0033ef2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 33ef94 │ │ │ │ @@ -198487,25 +198487,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x009fe7d0 │ │ │ │ - addeq r5, r8, r4, ror #17 │ │ │ │ - addeq r5, r8, r4, lsr #19 │ │ │ │ + addseq lr, pc, r0, lsl #15 │ │ │ │ + umulleq r5, r8, r4, r8 │ │ │ │ + addeq r5, r8, r4, asr r9 │ │ │ │ │ │ │ │ 0033efa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198520,48 +198520,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addseq lr, pc, r8, asr r7 @ │ │ │ │ - addeq r5, r8, r0, ror r8 │ │ │ │ - addeq r5, r8, r0, lsr r9 │ │ │ │ + addseq lr, pc, r8, lsl #14 │ │ │ │ + addeq r5, r8, r0, lsr #16 │ │ │ │ + addeq r5, r8, r0, ror #17 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 33f078 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ umlaleq fp, sl, ip, sl │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198695,21 +198695,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 655c38 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 33f224 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr ip, [pc, #252] @ 33f3b4 │ │ │ │ add ip, pc, ip │ │ │ │ b 33f274 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr ip, [pc, #232] @ 33f3b8 │ │ │ │ add ip, pc, ip │ │ │ │ b 33f1f8 │ │ │ │ ldr r2, [pc, #224] @ 33f3bc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198735,31 +198735,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 33f3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33f1dc │ │ │ │ ldr r0, [pc, #84] @ 33f3d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33f1dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, ip, asr #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -198767,16 +198767,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r6, r0, ip, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ adceq fp, sl, ip, asr #15 │ │ │ │ - addeq r5, r8, r4, ror lr │ │ │ │ - umulleq r5, r8, r0, lr │ │ │ │ + addeq r5, r8, r4, lsr #28 │ │ │ │ + addeq r5, r8, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -198929,15 +198929,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 33f5ac │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #400] @ 33f7f0 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f5dc │ │ │ │ ldr r2, [pc, #388] @ 33f7fc │ │ │ │ @@ -198960,22 +198960,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 33f808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33f5dc │ │ │ │ ldr r2, [pc, #272] @ 33f80c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f5c0 │ │ │ │ ldr r2, [pc, #240] @ 33f800 │ │ │ │ @@ -198993,32 +198993,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 33f810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33f5c0 │ │ │ │ ldr r8, [pc, #144] @ 33f814 │ │ │ │ mvn r5, #0 │ │ │ │ b 33f5ac │ │ │ │ ldr r0, [pc, #136] @ 33f818 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33f5c0 │ │ │ │ ldr r2, [pc, #116] @ 33f81c │ │ │ │ ldr r3, [pc, #56] @ 33f7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -199026,58 +199026,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 33f7dc │ │ │ │ ldr r0, [pc, #84] @ 33f820 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r9, [ip, -ip] │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r8, r8, asr fp │ │ │ │ + addeq r5, r8, r8, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - addeq r5, r8, r4, lsl fp │ │ │ │ + addeq r5, r8, r4, asr #21 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r5, r8, r0, lsr #22 │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ tsteq ip, ip, asr #12 │ │ │ │ - umulleq r5, r8, ip, sl │ │ │ │ + addeq r5, r8, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 33f8f4 │ │ │ │ ldr r2, [pc, #184] @ 33f8f8 │ │ │ │ ldr r1, [pc, #184] @ 33f8fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #152] @ 33f900 │ │ │ │ ldr r1, [pc, #152] @ 33f904 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #120] @ 33f908 │ │ │ │ ldr r2, [pc, #120] @ 33f90c │ │ │ │ ldr r3, [pc, #120] @ 33f910 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -199085,31 +199085,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 33f914 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #72] @ 33f918 │ │ │ │ ldr r1, [pc, #72] @ 33f91c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq lr, pc, r4, asr #32 │ │ │ │ - addeq r5, r7, r8, ror r8 │ │ │ │ - @ instruction: 0x008a49bc │ │ │ │ - addeq r5, r8, r0, lsr #1 │ │ │ │ - strheq r5, [r8], r4 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x009fdff4 │ │ │ │ + addeq r5, r7, r8, lsr #16 │ │ │ │ + addeq r4, sl, ip, ror #18 │ │ │ │ + addeq r5, r8, r0, asr r0 │ │ │ │ + addeq r5, r8, r4, rrx │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ adceq fp, sl, ip, lsl r2 │ │ │ │ strdeq r0, [r8, -r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199188,28 +199188,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33fa98 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33fb4c │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 33fc14 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl b8ea08 │ │ │ │ + bl b8e9b8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 33fadc │ │ │ │ ldr r2, [pc, #356] @ 33fc18 │ │ │ │ ldr r3, [pc, #336] @ 33fc08 │ │ │ │ @@ -199249,15 +199249,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ b 33fa98 │ │ │ │ ldr r2, [pc, #192] @ 33fc24 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33fa40 │ │ │ │ ldr r2, [pc, #176] @ 33fc28 │ │ │ │ @@ -199275,45 +199275,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33fc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33fa40 │ │ │ │ ldr r0, [pc, #72] @ 33fc34 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 33fa40 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq ip, ip, r3, r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq ip, r0, asr #6 │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ smlatteq ip, r0, r2, r9 │ │ │ │ andeq r5, r0, r0, ror fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r5, [r8], ip │ │ │ │ - addeq r5, r8, r8, lsl r7 │ │ │ │ + addeq r5, r8, ip, lsr #13 │ │ │ │ + addeq r5, r8, r8, asr #13 │ │ │ │ ldr ip, [pc, #368] @ 33fdb0 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 33fdb4 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -199402,15 +199402,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 33fdc8 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 33fcbc │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - @ instruction: 0x009fdbbc │ │ │ │ + addseq sp, pc, ip, ror #22 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedea878 <__bss_end__@@Base+0xfd8cc960> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -199477,17 +199477,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 33fdfc │ │ │ │ tsteq ip, r4 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x008848bc │ │ │ │ - addseq sp, pc, r8, asr #19 │ │ │ │ - addeq r9, pc, ip, ror pc @ │ │ │ │ + addeq r4, r8, ip, ror #16 │ │ │ │ + addseq sp, pc, r8, ror r9 @ │ │ │ │ + addeq r9, pc, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3405f4 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -199497,15 +199497,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 340600 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -199929,55 +199929,55 @@ │ │ │ │ b 340574 │ │ │ │ ldr lr, [pc, #140] @ 340670 │ │ │ │ add lr, pc, lr │ │ │ │ b 340564 │ │ │ │ ldr ip, [pc, #132] @ 340674 │ │ │ │ add ip, pc, ip │ │ │ │ b 340554 │ │ │ │ - addseq sp, pc, r4, ror r9 @ │ │ │ │ - addeq r5, r8, ip, lsl r4 │ │ │ │ - addeq r5, r8, ip, lsr #8 │ │ │ │ + addseq sp, pc, r4, lsr #18 │ │ │ │ + addeq r5, r8, ip, asr #7 │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ @ instruction: 0x010c8e94 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r4, r8, r4, asr #14 │ │ │ │ - addeq r5, r8, r8, asr r3 │ │ │ │ - addeq r4, r8, r4, ror #13 │ │ │ │ - addseq sl, r1, r0, asr r9 │ │ │ │ - umullseq sp, pc, ip, r7 @ │ │ │ │ - umulleq r4, r8, r8, r6 │ │ │ │ - addseq sp, pc, r0, lsl #15 │ │ │ │ - addeq r5, r8, r4, asr r2 │ │ │ │ - addeq r4, r8, r4, lsr #12 │ │ │ │ - addeq r4, r8, r0, asr #8 │ │ │ │ - addseq sp, pc, r0, asr #10 │ │ │ │ - addeq r5, r8, r8, lsr #1 │ │ │ │ - umulleq r4, r8, r8, r3 │ │ │ │ - addeq r4, r8, ip, lsr #31 │ │ │ │ - addeq r4, r8, r0, asr r2 │ │ │ │ - umulleq sl, ip, ip, r6 │ │ │ │ - addseq r2, r6, ip, asr #30 │ │ │ │ - addeq r6, sp, r0, lsl #22 │ │ │ │ - addeq ip, sl, r8, lsl r3 │ │ │ │ - addeq r4, r8, ip, lsr #27 │ │ │ │ - addeq r4, r8, ip, lsr #28 │ │ │ │ - addeq r4, r8, r8, ror sp │ │ │ │ - addseq pc, r4, r4, asr #6 │ │ │ │ - addeq r4, r8, r0, ror #26 │ │ │ │ - addeq r4, r8, r4, asr sp │ │ │ │ - addeq r4, r8, r8, asr #26 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ + addeq r5, r8, r8, lsl #6 │ │ │ │ + umulleq r4, r8, r4, r6 │ │ │ │ + addseq sl, r1, r0, lsl #18 │ │ │ │ + addseq sp, pc, ip, asr #14 │ │ │ │ + addeq r4, r8, r8, asr #12 │ │ │ │ + addseq sp, pc, r0, lsr r7 @ │ │ │ │ + addeq r5, r8, r4, lsl #4 │ │ │ │ + ldrdeq r4, [r8], r4 @ │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ + @ instruction: 0x009fd4f0 │ │ │ │ + addeq r5, r8, r8, asr r0 │ │ │ │ + addeq r4, r8, r8, asr #6 │ │ │ │ + addeq r4, r8, ip, asr pc │ │ │ │ + addeq r4, r8, r0, lsl #4 │ │ │ │ + addeq sl, ip, ip, asr #12 │ │ │ │ + @ instruction: 0x00962efc │ │ │ │ + @ instruction: 0x008d6ab0 │ │ │ │ + addeq ip, sl, r8, asr #5 │ │ │ │ + addeq r4, r8, ip, asr sp │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ + addeq r4, r8, r8, lsr #26 │ │ │ │ + @ instruction: 0x0094f2f4 │ │ │ │ + addeq r4, r8, r0, lsl sp │ │ │ │ + addeq r4, r8, r4, lsl #26 │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -199995,22 +199995,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3407d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -200068,28 +200068,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8ea08 │ │ │ │ + b b8e9b8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f3030 <__bss_end__@@Base+0xfd4d5118> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -200106,22 +200106,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 34098c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -200178,15 +200178,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8ea08 │ │ │ │ + b b8e9b8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f31e8 <__bss_end__@@Base+0xfd4d52d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -200198,138 +200198,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #100] @ 340a98 │ │ │ │ ldr r1, [pc, #100] @ 340a9c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 340aa0 │ │ │ │ ldr r3, [pc, #68] @ 340aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r8, ror lr @ │ │ │ │ - addeq r4, r7, ip, lsr #13 │ │ │ │ - strdeq r3, [sl], r0 │ │ │ │ - ldrdeq r3, [r8], r4 │ │ │ │ - addeq r3, r8, r8, ror #29 │ │ │ │ + addseq ip, pc, r8, lsr #28 │ │ │ │ + addeq r4, r7, ip, asr r6 │ │ │ │ + addeq r3, sl, r0, lsr #15 │ │ │ │ + addeq r3, r8, r4, lsl #29 │ │ │ │ + umulleq r3, r8, r8, lr │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - addeq r4, r8, ip, asr #19 │ │ │ │ + addeq r4, r8, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340b44 │ │ │ │ ldr r2, [pc, #132] @ 340b48 │ │ │ │ ldr r1, [pc, #132] @ 340b4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #100] @ 340b50 │ │ │ │ ldr r1, [pc, #100] @ 340b54 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 340b58 │ │ │ │ ldr r3, [pc, #68] @ 340b5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r0, asr #27 │ │ │ │ - strdeq r4, [r7], r4 @ │ │ │ │ - addeq r3, sl, r8, lsr r7 │ │ │ │ - addeq r3, r8, ip, lsl lr │ │ │ │ - addeq r3, r8, r0, lsr lr │ │ │ │ + addseq ip, pc, r0, ror sp @ │ │ │ │ + addeq r4, r7, r4, lsr #11 │ │ │ │ + addeq r3, sl, r8, ror #13 │ │ │ │ + addeq r3, r8, ip, asr #27 │ │ │ │ + addeq r3, r8, r0, ror #27 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addeq r4, r8, ip, lsr r9 │ │ │ │ + addeq r4, r8, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340bfc │ │ │ │ ldr r2, [pc, #132] @ 340c00 │ │ │ │ ldr r1, [pc, #132] @ 340c04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #100] @ 340c08 │ │ │ │ ldr r1, [pc, #100] @ 340c0c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 340c10 │ │ │ │ ldr r3, [pc, #68] @ 340c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r8, lsl #26 │ │ │ │ - addeq r4, r7, ip, lsr r5 │ │ │ │ - addeq r3, sl, r0, lsl #13 │ │ │ │ - addeq r3, r8, r4, ror #26 │ │ │ │ - addeq r3, r8, r8, ror sp │ │ │ │ + @ instruction: 0x009fccb8 │ │ │ │ + addeq r4, r7, ip, ror #9 │ │ │ │ + addeq r3, sl, r0, lsr r6 │ │ │ │ + addeq r3, r8, r4, lsl sp │ │ │ │ + addeq r3, r8, r8, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x008848b4 │ │ │ │ + addeq r4, r8, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 340e88 │ │ │ │ @@ -200458,47 +200458,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 340eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 340d78 │ │ │ │ ldr r5, [pc, #72] @ 340eb4 │ │ │ │ mvn r4, #0 │ │ │ │ b 340d64 │ │ │ │ ldr r0, [pc, #64] @ 340eb8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 340d78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c81bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, r8, ror r1 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ qaddeq r8, r8, ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r4, r8, ip, lsr #8 │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r4, r8, ip, lsr r4 │ │ │ │ + addeq r4, r8, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 340f88 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200508,15 +200508,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -200542,32 +200542,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq ip, pc, r8, lsr #19 │ │ │ │ - addeq r4, r8, r0, ror #8 │ │ │ │ - addeq r4, r8, r0, asr r4 │ │ │ │ + addseq ip, pc, r8, asr r9 @ │ │ │ │ + addeq r4, r8, r0, lsl r4 │ │ │ │ + addeq r4, r8, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 341078 │ │ │ │ ldr r2, [pc, #204] @ 34107c │ │ │ │ ldr r1, [pc, #204] @ 341080 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #172] @ 341084 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34103c │ │ │ │ @@ -200602,36 +200602,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 341090 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 340fec │ │ │ │ - @ instruction: 0x009fc8d8 │ │ │ │ - addeq r4, r8, r0, lsl #7 │ │ │ │ - umulleq r4, r8, r4, r3 │ │ │ │ + addseq ip, pc, r8, lsl #17 │ │ │ │ + addeq r4, r8, r0, lsr r3 │ │ │ │ + addeq r4, r8, r4, asr #6 │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r3, r8, r8, lsl r7 │ │ │ │ - addeq r8, pc, r0, ror #27 │ │ │ │ + addeq r3, r8, r8, asr #13 │ │ │ │ + umulleq r8, pc, r0, sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 3411a8 │ │ │ │ ldr r2, [pc, #252] @ 3411ac │ │ │ │ ldr r1, [pc, #252] @ 3411b0 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #220] @ 3411b4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34116c │ │ │ │ @@ -200642,15 +200642,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34113c │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 341124 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 341164 │ │ │ │ @@ -200678,22 +200678,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 3411c4 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 27ef80 <__fprintf_chk@plt> │ │ │ │ b 3410ec │ │ │ │ - @ instruction: 0x009fc7d8 │ │ │ │ - addeq r4, r8, r0, lsl #5 │ │ │ │ - umulleq r4, r8, r4, r2 │ │ │ │ + addseq ip, pc, r8, lsl #15 │ │ │ │ + addeq r4, r8, r0, lsr r2 │ │ │ │ + addeq r4, r8, r4, asr #4 │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r3, r8, r8, ror #11 │ │ │ │ - @ instruction: 0x008f8cb0 │ │ │ │ + umulleq r3, r8, r8, r5 │ │ │ │ + addeq r8, pc, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 34144c │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -200702,15 +200702,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 341454 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 341458 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 34145c │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -200723,15 +200723,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3413e4 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -200787,15 +200787,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -200819,15 +200819,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ b 341360 │ │ │ │ ldr r2, [pc, #128] @ 34146c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 341470 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200847,28 +200847,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 341480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 341484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq ip, pc, r8, lsr #13 │ │ │ │ - addeq r4, r8, r8, asr #2 │ │ │ │ - addeq r4, r8, ip, asr r1 │ │ │ │ + addseq ip, pc, r8, asr r6 @ │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ + addeq r4, r8, ip, lsl #2 │ │ │ │ smlatteq ip, r0, fp, r7 │ │ │ │ - addeq r3, r8, r4, lsr #10 │ │ │ │ + ldrdeq r3, [r8], r4 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r3, r8, r0, ror r3 │ │ │ │ - addeq r4, r8, r0, lsr #1 │ │ │ │ - addseq ip, pc, r4, asr r4 @ │ │ │ │ - addeq r3, r8, r4, lsl #30 │ │ │ │ - addeq r4, r8, ip, ror r0 │ │ │ │ + addeq r3, r8, r0, lsr #6 │ │ │ │ + addeq r4, r8, r0, asr r0 │ │ │ │ + addseq ip, pc, r4, lsl #8 │ │ │ │ + @ instruction: 0x00883eb4 │ │ │ │ + addeq r4, r8, ip, lsr #32 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 34150c │ │ │ │ ldr r2, [pc, #108] @ 341510 │ │ │ │ @@ -200878,15 +200878,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3414fc │ │ │ │ ldr r3, [pc, #52] @ 341518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -200895,17 +200895,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3411c8 │ │ │ │ ldr r3, [pc, #24] @ 34151c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3414e8 │ │ │ │ - addseq ip, pc, r8, ror #7 │ │ │ │ - addeq r3, r8, r8, lsl #29 │ │ │ │ - umulleq r3, r8, r8, lr │ │ │ │ + umullseq ip, pc, r8, r3 @ │ │ │ │ + addeq r3, r8, r8, lsr lr │ │ │ │ + addeq r3, r8, r8, asr #28 │ │ │ │ adceq r9, sl, ip, lsl #12 │ │ │ │ adceq r9, sl, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3415a4 │ │ │ │ @@ -200916,15 +200916,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341594 │ │ │ │ ldr r3, [pc, #52] @ 3415b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -200933,17 +200933,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3411c8 │ │ │ │ ldr r3, [pc, #24] @ 3415b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 341580 │ │ │ │ - addseq ip, pc, r0, asr r3 @ │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ - addeq r3, r8, r0, lsl #28 │ │ │ │ + addseq ip, pc, r0, lsl #6 │ │ │ │ + addeq r3, r8, r0, lsr #27 │ │ │ │ + @ instruction: 0x00883db0 │ │ │ │ adceq r9, sl, r4, ror r5 │ │ │ │ adceq r9, sl, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 34163c │ │ │ │ @@ -200954,15 +200954,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34162c │ │ │ │ ldr r3, [pc, #52] @ 341648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -200971,17 +200971,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3411c8 │ │ │ │ ldr r3, [pc, #24] @ 34164c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 341618 │ │ │ │ - @ instruction: 0x009fc2b8 │ │ │ │ - addeq r3, r8, r8, asr sp │ │ │ │ - addeq r3, r8, r8, ror #26 │ │ │ │ + addseq ip, pc, r8, ror #4 │ │ │ │ + addeq r3, r8, r8, lsl #26 │ │ │ │ + addeq r3, r8, r8, lsl sp │ │ │ │ ldrdeq r9, [sl], ip @ │ │ │ │ @ instruction: 0x00aa94bc │ │ │ │ sub r1, r2, #32 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3416d8 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -201022,15 +201022,15 @@ │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 34170c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrdeq r9, [sl], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201092,15 +201092,15 @@ │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ mov sl, #0 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ tst r9, #1 │ │ │ │ and r9, r9, #16384 @ 0x4000 │ │ │ │ beq 3418c0 │ │ │ │ cmp r9, sl │ │ │ │ beq 341950 │ │ │ │ @@ -201130,15 +201130,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ str r5, [r4, #952] @ 0x3b8 │ │ │ │ str r7, [r4, #948] @ 0x3b4 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ beq 3417ac │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3417ac │ │ │ │ cmp r9, #0 │ │ │ │ beq 341908 │ │ │ │ mov r1, r7 │ │ │ │ bl 343f20 │ │ │ │ cmp r7, #0 │ │ │ │ beq 341874 │ │ │ │ @@ -201191,39 +201191,39 @@ │ │ │ │ ldr r1, [pc, #116] @ 341a0c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #88] @ 341a10 │ │ │ │ ldr r1, [pc, #88] @ 341a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #68] @ 341a18 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq ip, pc, r8, r3 @ │ │ │ │ - addeq r3, r7, r8, lsr #14 │ │ │ │ - addeq r2, sl, r8, ror #16 │ │ │ │ + addseq ip, pc, r8, asr #6 │ │ │ │ + ldrdeq r3, [r7], r8 │ │ │ │ + addeq r2, sl, r8, lsl r8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r9, sl, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -201234,28 +201234,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 341b2c │ │ │ │ ldr r1, [pc, #228] @ 341b30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #208] @ 341b34 │ │ │ │ ldr r1, [pc, #208] @ 341b38 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #180] @ 341b3c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #152] @ 341b40 │ │ │ │ ldr r3, [pc, #152] @ 341b44 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ @@ -201263,72 +201263,72 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ ldr r3, [pc, #100] @ 341b48 │ │ │ │ ldr r2, [pc, #100] @ 341b4c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 934530 │ │ │ │ + bl 9344e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009fc2fc │ │ │ │ - addeq r1, r8, r0, lsl r0 │ │ │ │ - addeq r1, r8, r0, lsr #32 │ │ │ │ - umulleq r3, r8, r8, fp │ │ │ │ - addeq r3, r8, r8, lsr #23 │ │ │ │ + addseq ip, pc, ip, lsr #5 │ │ │ │ + addeq r0, r8, r0, asr #31 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + addeq r3, r8, r8, asr #22 │ │ │ │ + addeq r3, r8, r8, asr fp │ │ │ │ tsteq ip, r0, ror r3 │ │ │ │ adceq r9, sl, r8, lsr #12 │ │ │ │ - @ instruction: 0x008838b0 │ │ │ │ + addeq r3, r8, r0, ror #16 │ │ │ │ andeq r6, r0, r4, lsr #21 │ │ │ │ - addeq r3, r8, r0, asr #22 │ │ │ │ + strdeq r3, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 341ba8 │ │ │ │ ldr r2, [pc, #64] @ 341bac │ │ │ │ ldr r1, [pc, #64] @ 341bb0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #32] @ 341bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 343de0 │ │ │ │ - addseq ip, pc, r4, asr #3 │ │ │ │ - addeq r3, r8, r8, lsl #21 │ │ │ │ - addeq r3, r8, r0, lsr #21 │ │ │ │ + addseq ip, pc, r4, ror r1 @ │ │ │ │ + addeq r3, r8, r8, lsr sl │ │ │ │ + addeq r3, r8, r0, asr sl │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 341c30 │ │ │ │ ldr r2, [pc, #96] @ 341c34 │ │ │ │ @@ -201336,15 +201336,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -201352,17 +201352,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq ip, pc, ip, asr r1 @ │ │ │ │ - addeq r3, r8, r0, lsr #20 │ │ │ │ - addeq r3, r8, r8, lsr sl │ │ │ │ + addseq ip, pc, ip, lsl #2 │ │ │ │ + ldrdeq r3, [r8], r0 │ │ │ │ + addeq r3, r8, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -201427,15 +201427,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ bic r3, r3, ip │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201449,15 +201449,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [pc, #104] @ 341e0c │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r2 │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ pop {r4, lr} │ │ │ │ b 34408c │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ beq 341de4 │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ @@ -201469,20 +201469,20 @@ │ │ │ │ ldrb r1, [r4, #957] @ 0x3bd │ │ │ │ tst ip, #512 @ 0x200 │ │ │ │ ldr r0, [pc, #20] @ 341e0c │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r3 │ │ │ │ str ip, [r4, #924] @ 0x39c │ │ │ │ b 341db4 │ │ │ │ - addseq ip, pc, ip, rrx │ │ │ │ + addseq ip, pc, ip, lsl r0 @ │ │ │ │ andeq sp, r5, r0, lsl #24 │ │ │ │ andeq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 341e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r9, sl, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #196] @ 341efc │ │ │ │ ldr r2, [pc, #196] @ 341f00 │ │ │ │ @@ -201490,15 +201490,15 @@ │ │ │ │ ldr r1, [pc, #192] @ 341f04 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #164] @ 341f08 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ beq 341e94 │ │ │ │ bhi 341eb0 │ │ │ │ @@ -201525,27 +201525,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 341e94 │ │ │ │ ldr r0, [pc, #52] @ 341f14 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b 341e94 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne 341ec4 │ │ │ │ b 341e94 │ │ │ │ - addseq fp, pc, ip, lsl pc @ │ │ │ │ - addeq r3, r8, ip, lsr r8 │ │ │ │ - addeq r3, r8, ip, asr #16 │ │ │ │ + addseq fp, pc, ip, asr #29 │ │ │ │ + addeq r3, r8, ip, ror #15 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ @ instruction: 0x010c6f94 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r3, r8, r0, asr #15 │ │ │ │ + addeq r3, r8, r0, ror r7 │ │ │ │ ldr r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr r3, [r0, #940] @ 0x3ac │ │ │ │ tst r1, #512 @ 0x200 │ │ │ │ orrne r3, r3, #32 │ │ │ │ biceq r3, r3, #32 │ │ │ │ tst r1, #8 │ │ │ │ and r1, r1, #130 @ 0x82 │ │ │ │ @@ -201557,54 +201557,54 @@ │ │ │ │ bicne r3, r3, #1 │ │ │ │ mov r2, r0 │ │ │ │ tst r3, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #940] @ 0x3ac │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 341ff8 │ │ │ │ ldr r2, [pc, #120] @ 341ffc │ │ │ │ ldr r1, [pc, #120] @ 342000 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #88] @ 342004 │ │ │ │ ldr r1, [pc, #88] @ 342008 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 34200c │ │ │ │ ldr r1, [pc, #56] @ 342010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x009fbddc │ │ │ │ - addeq r3, r7, r0, lsr r1 │ │ │ │ - addeq r2, sl, r4, ror r2 │ │ │ │ + b 928510 │ │ │ │ + addseq fp, pc, ip, lsl #27 │ │ │ │ + addeq r3, r7, r0, ror #1 │ │ │ │ + addeq r2, sl, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ umlaleq r9, sl, ip, r1 │ │ │ │ tsteq r7, r4, asr #6 │ │ │ │ ldr r3, [r0, #1200] @ 0x4b0 │ │ │ │ lsrs r3, r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202005,15 +202005,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #25 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addseq fp, pc, r8, ror #15 │ │ │ │ + umullseq fp, pc, r8, r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 342720 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -202021,50 +202021,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 342724 │ │ │ │ ldr r1, [pc, #144] @ 342728 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #124] @ 34272c │ │ │ │ ldr r2, [pc, #124] @ 342730 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #96] @ 342734 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38148c │ │ │ │ - addseq fp, pc, r0, ror #13 │ │ │ │ - addeq r0, r8, r4, asr #7 │ │ │ │ - ldrdeq r0, [r8], r4 │ │ │ │ - addeq r2, r8, r8, ror #31 │ │ │ │ - addeq r2, r8, r8, asr #31 │ │ │ │ + umullseq fp, pc, r0, r6 @ │ │ │ │ + addeq r0, r8, r4, ror r3 │ │ │ │ + addeq r0, r8, r4, lsl #7 │ │ │ │ + umulleq r2, r8, r8, pc @ │ │ │ │ + addeq r2, r8, r8, ror pc │ │ │ │ umlaleq r8, sl, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #1204] @ 0x4b4 │ │ │ │ @@ -202091,15 +202091,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 342804 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ bl 27ec2c │ │ │ │ mov r0, #2688 @ 0xa80 │ │ │ │ mov r3, #11 │ │ │ │ @@ -202107,17 +202107,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ ldr r2, [pc, #24] @ 342808 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ec2c │ │ │ │ - @ instruction: 0x009fb5b8 │ │ │ │ - ldrdeq r2, [r8], r0 │ │ │ │ - addeq r2, r8, r0, ror #29 │ │ │ │ + addseq fp, pc, r8, ror #10 │ │ │ │ + addeq r2, r8, r0, lsl #29 │ │ │ │ + umulleq r2, r8, r0, lr │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -202255,15 +202255,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3428b0 │ │ │ │ b 3429e8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ tsteq ip, ip, ror #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, r8, r4, lsr #31 │ │ │ │ + addeq r2, r8, r4, asr pc │ │ │ │ tsteq ip, r4, lsl #8 │ │ │ │ │ │ │ │ 00342a54 : │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 342a80 │ │ │ │ lsl r2, r2, #1 │ │ │ │ @@ -202282,17 +202282,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 342ab4 │ │ │ │ ldr r0, [pc, #24] @ 342ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009fb2f4 │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ - addeq r2, r8, r4, ror #29 │ │ │ │ + addseq fp, pc, r4, lsr #5 │ │ │ │ + addeq r2, r8, r4, lsl #29 │ │ │ │ + umulleq r2, r8, r4, lr │ │ │ │ │ │ │ │ 00342abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #504] @ 342ccc │ │ │ │ @@ -202429,18 +202429,18 @@ │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - addeq r2, r8, r0, ror #25 │ │ │ │ - ldrsbeq fp, [pc], ip │ │ │ │ - @ instruction: 0x00882cbc │ │ │ │ - addeq r2, r8, ip, asr #25 │ │ │ │ + umulleq r2, r8, r0, ip │ │ │ │ + addseq fp, pc, ip, lsl #1 │ │ │ │ + addeq r2, r8, ip, ror #24 │ │ │ │ + addeq r2, r8, ip, ror ip │ │ │ │ │ │ │ │ 00342d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #128] @ 342d9c │ │ │ │ @@ -202588,24 +202588,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00882bbc │ │ │ │ + addeq r2, r8, ip, ror #22 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - umulleq r2, r8, ip, sl │ │ │ │ + addeq r2, r8, ip, asr #20 │ │ │ │ ldrdeq r5, [ip, -ip] │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr ip, [r3, #176] @ 0xb0 │ │ │ │ str r1, [r3, #168] @ 0xa8 │ │ │ │ asr r2, r1, #2 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ asr r1, ip, #2 │ │ │ │ @@ -202621,27 +202621,27 @@ │ │ │ │ asr r3, r3, #4 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r2, #236] @ 0xec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, pc, r4, asr #28 │ │ │ │ + @ instruction: 0x009fadf4 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r2, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #28] @ 343014 │ │ │ │ and r2, r2, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ str r3, [r0, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, pc, ip, lsl #28 │ │ │ │ + @ instruction: 0x009fadbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #212] @ 0xd4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -202774,20 +202774,20 @@ │ │ │ │ sub ip, ip, lr, asr #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ ldrb r3, [r3, #512] @ 0x200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 657634 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - @ instruction: 0x009facf0 │ │ │ │ - @ instruction: 0x009facbc │ │ │ │ - addseq sl, pc, ip, ror ip @ │ │ │ │ - addseq sl, pc, r8, asr #24 │ │ │ │ - addseq sl, pc, r8, lsl #24 │ │ │ │ - @ instruction: 0x009fabd4 │ │ │ │ + addseq sl, pc, r0, lsr #25 │ │ │ │ + addseq sl, pc, ip, ror #24 │ │ │ │ + addseq sl, pc, ip, lsr #24 │ │ │ │ + @ instruction: 0x009fabf8 │ │ │ │ + @ instruction: 0x009fabb8 │ │ │ │ + addseq sl, pc, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [pc, #736] @ 343560 │ │ │ │ @@ -202976,21 +202976,21 @@ │ │ │ │ bl 656880 │ │ │ │ b 3433b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, r8, lsr sl │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0x008825b4 │ │ │ │ - addeq r2, r8, r0, lsr #11 │ │ │ │ - addeq r2, r8, ip, lsl #11 │ │ │ │ - muleq r0, r8, r8 │ │ │ │ - addeq r2, r8, ip, asr #10 │ │ │ │ - addeq r2, r8, r8, asr #10 │ │ │ │ + addeq r2, r8, r4, ror #10 │ │ │ │ + addeq r2, r8, r0, asr r5 │ │ │ │ addeq r2, r8, ip, lsr r5 │ │ │ │ + muleq r0, r8, r8 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ + strdeq r2, [r8], r8 │ │ │ │ + addeq r2, r8, ip, ror #9 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3435cc │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str ip, [r3, #244] @ 0xf4 │ │ │ │ @@ -203025,15 +203025,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 343260 │ │ │ │ ldr r0, [pc, #4] @ 343638 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r7, sl, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 343700 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -203042,27 +203042,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 343704 │ │ │ │ ldr r1, [pc, #156] @ 343708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 34370c │ │ │ │ ldr r1, [pc, #136] @ 343710 │ │ │ │ add r4, r4, #572 @ 0x23c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr r4, [pc, #116] @ 343714 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [pc, #100] @ 343718 │ │ │ │ ldr r3, [pc, #100] @ 34371c │ │ │ │ ldr lr, [pc, #100] @ 343720 │ │ │ │ ldr ip, [pc, #100] @ 343724 │ │ │ │ ldr r1, [pc, #100] @ 343728 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -203075,20 +203075,20 @@ │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ str lr, [r0, #100] @ 0x64 │ │ │ │ str ip, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x009fa7b0 │ │ │ │ - addeq r1, r7, ip, asr sl │ │ │ │ - umulleq r0, sl, ip, fp │ │ │ │ - @ instruction: 0x008823b0 │ │ │ │ - addeq r2, r8, r4, asr #7 │ │ │ │ + b 928510 │ │ │ │ + addseq sl, pc, r0, ror #14 │ │ │ │ + addeq r1, r7, ip, lsl #20 │ │ │ │ + addeq r0, sl, ip, asr #22 │ │ │ │ + addeq r2, r8, r0, ror #6 │ │ │ │ + addeq r2, r8, r4, ror r3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ adceq r7, sl, ip, lsl #24 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ swpeq lr, r0, [r7] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203102,44 +203102,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009fa6b8 │ │ │ │ - addeq r2, r8, r4, lsl #6 │ │ │ │ - addeq r1, r8, ip, asr #29 │ │ │ │ + addseq sl, pc, r8, ror #12 │ │ │ │ + @ instruction: 0x008822b4 │ │ │ │ + addeq r1, r8, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #200] @ 343884 │ │ │ │ ldr r2, [pc, #200] @ 343888 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #196] @ 34388c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r7, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ str r7, [r4, #232] @ 0xe8 │ │ │ │ str r5, [r0, #152] @ 0x98 │ │ │ │ mov r6, r0 │ │ │ │ bl 34358c │ │ │ │ @@ -203173,17 +203173,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, pc, r8, asr #12 │ │ │ │ - umulleq r2, r8, r0, r2 │ │ │ │ - addeq r1, r8, r4, asr lr │ │ │ │ + @ instruction: 0x009fa5f8 │ │ │ │ + addeq r2, r8, r0, asr #4 │ │ │ │ + addeq r1, r8, r4, lsl #28 │ │ │ │ bicgt r1, r3, #6029312 @ 0x5c0000 │ │ │ │ ldmdbvc r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbseq r7, r9, r9, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203194,15 +203194,15 @@ │ │ │ │ ldr r1, [pc, #912] @ 343c54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ movgt r0, #1 │ │ │ │ bgt 343908 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -203302,15 +203302,15 @@ │ │ │ │ ldr r1, [pc, #500] @ 343c68 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 3437a4 │ │ │ │ b 343904 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r0, #220] @ 0xdc │ │ │ │ b 343904 │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -203415,22 +203415,22 @@ │ │ │ │ bl 343018 │ │ │ │ b 343904 │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, #193] @ 0xc1 │ │ │ │ bl 343018 │ │ │ │ b 343904 │ │ │ │ - addseq sl, pc, r0, asr r5 @ │ │ │ │ - umulleq r2, r8, r4, r1 │ │ │ │ - addeq r1, r8, ip, asr sp │ │ │ │ - addseq sl, pc, r0, ror r4 @ │ │ │ │ - addseq sl, pc, r0, ror #7 │ │ │ │ - umullseq sl, pc, r4, r3 @ │ │ │ │ - addeq r1, r8, r4, asr #31 │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ + addseq sl, pc, r0, lsl #10 │ │ │ │ + addeq r2, r8, r4, asr #2 │ │ │ │ + addeq r1, r8, ip, lsl #26 │ │ │ │ + addseq sl, pc, r0, lsr #8 │ │ │ │ + umullseq sl, pc, r0, r3 @ │ │ │ │ + addseq sl, pc, r4, asr #6 │ │ │ │ + addeq r1, r8, r4, ror pc │ │ │ │ + addeq r1, r8, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 343d1c │ │ │ │ ldr r4, [pc, #152] @ 343d20 │ │ │ │ ldr r2, [pc, #152] @ 343d24 │ │ │ │ @@ -203439,15 +203439,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r7, #588 @ 0x24c │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r0, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 657044 │ │ │ │ cmp r0, #0 │ │ │ │ bne 343cec │ │ │ │ @@ -203463,23 +203463,23 @@ │ │ │ │ ldr r1, [pc, #52] @ 343d2c │ │ │ │ add r7, r7, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3437a4 │ │ │ │ - addseq sl, pc, ip, ror r1 @ │ │ │ │ - umulleq r1, r8, ip, r9 │ │ │ │ - addeq r1, r8, r4, asr #27 │ │ │ │ - addeq r1, r8, r4, asr #26 │ │ │ │ - addeq r1, r8, r8, asr sp │ │ │ │ + addseq sl, pc, ip, lsr #2 │ │ │ │ + addeq r1, r8, ip, asr #18 │ │ │ │ + addeq r1, r8, r4, ror sp │ │ │ │ + strdeq r1, [r8], r4 │ │ │ │ + addeq r1, r8, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ @@ -203534,28 +203534,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r5, [r0, #156] @ 0x9c │ │ │ │ str r4, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, pc, r0 │ │ │ │ - addeq r1, r8, r4, lsl r8 │ │ │ │ - addeq r1, r8, ip, asr #24 │ │ │ │ + @ instruction: 0x009f9fb0 │ │ │ │ + addeq r1, r8, r4, asr #15 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ │ │ │ │ 00343e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -203788,48 +203788,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 34421c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addseq r9, pc, ip, asr pc @ │ │ │ │ - addeq r1, r8, r4, ror #19 │ │ │ │ - addeq r1, r8, r0, ror sl │ │ │ │ - addeq r1, r8, r8, asr #20 │ │ │ │ - addeq r1, r8, r0, lsl #20 │ │ │ │ - addeq r1, r8, ip, lsl #20 │ │ │ │ - addeq r1, r8, r4, asr #19 │ │ │ │ - addeq r1, r8, ip, ror #18 │ │ │ │ + addseq r9, pc, ip, lsl #30 │ │ │ │ + umulleq r1, r8, r4, r9 │ │ │ │ addeq r1, r8, r0, lsr #20 │ │ │ │ - addeq r1, r8, r8, lsr #20 │ │ │ │ - addeq r1, r8, r8, lsl sl │ │ │ │ - addeq r1, r8, r4, asr r9 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + @ instruction: 0x008819b0 │ │ │ │ + @ instruction: 0x008819bc │ │ │ │ + addeq r1, r8, r4, ror r9 │ │ │ │ + addeq r1, r8, ip, lsl r9 │ │ │ │ + ldrdeq r1, [r8], r0 │ │ │ │ + ldrdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r8, asr #19 │ │ │ │ + addeq r1, r8, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 344230 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq r7, sl, r8, lsl r1 │ │ │ │ ldr r1, [pc, #8] @ 344244 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d044 │ │ │ │ - addeq r1, r7, r8, ror r4 │ │ │ │ + b b6cff4 │ │ │ │ + addeq r1, r7, r8, lsr #8 │ │ │ │ ldr r3, [pc, #28] @ 34426c │ │ │ │ ldr r2, [pc, #28] @ 344270 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 344274 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ smlatbeq ip, r4, fp, r4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r1, r7, r0, asr r4 │ │ │ │ + addeq r1, r7, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3443e8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -203845,15 +203845,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3443f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3443fc │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #288] @ 344400 │ │ │ │ ldr r3, [pc, #288] @ 344404 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -203896,46 +203896,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 344418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 344304 │ │ │ │ ldr r0, [pc, #76] @ 34441c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 344304 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, asr fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r9, pc, r4, asr #27 │ │ │ │ - addeq r1, r8, r8, asr #18 │ │ │ │ - addeq r1, r8, r8, lsr r9 │ │ │ │ + addseq r9, pc, r4, ror sp @ │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r8, ror #17 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ tsteq ip, r4, lsl fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq ip, r8, sl, r4 │ │ │ │ andeq r2, r0, ip, asr r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r8, r8, ror #16 │ │ │ │ - umulleq r1, r8, r0, r8 │ │ │ │ + addeq r1, r8, r8, lsl r8 │ │ │ │ + addeq r1, r8, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 34457c │ │ │ │ ldr r2, [pc, #324] @ 344580 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203970,15 +203970,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 344594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34446c │ │ │ │ ldr r3, [pc, #192] @ 344598 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344480 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -203992,49 +203992,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3445a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 344480 │ │ │ │ ldr r2, [pc, #92] @ 3445a4 │ │ │ │ ldr r3, [pc, #52] @ 344580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344578 │ │ │ │ ldr r0, [pc, #60] @ 3445a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c49bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq ip, r8, r9, r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, ip, ror #18 │ │ │ │ - ldrdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, ip, lsl #15 │ │ │ │ andeq r6, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r1, r8, r8, r7 │ │ │ │ + addeq r1, r8, r8, asr #14 │ │ │ │ smlatbeq ip, ip, r8, r4 │ │ │ │ - addeq r1, r8, r8, lsr #15 │ │ │ │ + addeq r1, r8, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 3447a0 │ │ │ │ ldr r0, [pc, #476] @ 3447a4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -204087,21 +204087,21 @@ │ │ │ │ beq 34476c │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3447c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 344600 │ │ │ │ ldr r3, [pc, #256] @ 3447c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344600 │ │ │ │ ldr r3, [pc, #224] @ 3447b8 │ │ │ │ @@ -204117,36 +204117,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3447c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 344600 │ │ │ │ ldr r2, [pc, #144] @ 3447cc │ │ │ │ ldr r3, [pc, #100] @ 3447a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 34479c │ │ │ │ ldr r0, [pc, #112] @ 3447d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #96] @ 3447d4 │ │ │ │ ldr r3, [pc, #44] @ 3447a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204160,21 +204160,21 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq ip, ip, r7, r4 │ │ │ │ andeq r4, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r8, r4, lsl #14 │ │ │ │ + @ instruction: 0x008816b4 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ - addeq r1, r8, r0, lsr #12 │ │ │ │ + ldrdeq r1, [r8], r0 │ │ │ │ @ instruction: 0x010c46b8 │ │ │ │ - addeq r1, r8, r8, lsr #12 │ │ │ │ + ldrdeq r1, [r8], r8 │ │ │ │ smlabbeq ip, r0, r6, r4 │ │ │ │ - addeq r1, r8, ip, asr r6 │ │ │ │ + addeq r1, r8, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 344950 │ │ │ │ ldr lr, [pc, #348] @ 344954 │ │ │ │ ldr ip, [pc, #348] @ 344958 │ │ │ │ @@ -204190,15 +204190,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #288] @ 344964 │ │ │ │ ldr r3, [pc, #288] @ 344968 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -204239,48 +204239,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 34497c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34485c │ │ │ │ ldr r0, [pc, #76] @ 344980 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34485c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, pc, r8, lsl #17 │ │ │ │ + addseq r9, pc, r8, lsr r8 @ │ │ │ │ strdeq r4, [ip, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ - addeq r1, r8, ip, ror #7 │ │ │ │ + addeq r1, r8, r8, lsl #7 │ │ │ │ + umulleq r1, r8, ip, r3 │ │ │ │ @ instruction: 0x010c45b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010c4590 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r8, r0, lsl #10 │ │ │ │ - addeq r1, r8, ip, lsr r5 │ │ │ │ + @ instruction: 0x008814b0 │ │ │ │ + addeq r1, r8, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 344c6c │ │ │ │ @@ -204428,15 +204428,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 344a10 │ │ │ │ @@ -204461,30 +204461,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 344cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq ip, r4, lsr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r9, pc, r1, asr #12 │ │ │ │ + @ instruction: 0x009f95f1 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatbeq ip, r4, r3, r4 │ │ │ │ - @ instruction: 0x009f95d8 │ │ │ │ + addseq r9, pc, r8, lsl #11 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - addeq r1, r8, r4, lsl #7 │ │ │ │ + addeq r1, r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - addeq r1, r8, ip, lsr #6 │ │ │ │ - addseq r9, pc, r8, ror #8 │ │ │ │ - ldrdeq r0, [r8], r4 │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + addseq r9, pc, r8, lsl r4 @ │ │ │ │ + addeq r0, r8, r4, lsl #31 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addseq r9, pc, r0, lsr r4 @ │ │ │ │ - umulleq r0, r8, ip, pc @ │ │ │ │ + addseq r9, pc, r0, ror #7 │ │ │ │ + addeq r0, r8, ip, asr #30 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 344dc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -204493,34 +204493,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 344dc8 │ │ │ │ ldr r1, [pc, #228] @ 344dcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #208] @ 344dd0 │ │ │ │ ldr r1, [pc, #208] @ 344dd4 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 344dd8 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #144] @ 344ddc │ │ │ │ ldr r2, [pc, #144] @ 344de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -204545,19 +204545,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009f93b0 │ │ │ │ - addeq r0, r7, r0, ror #7 │ │ │ │ - addeq pc, r9, r0, lsr #10 │ │ │ │ - ldrdeq r1, [r8], ip │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ + addseq r9, pc, r0, ror #6 │ │ │ │ + umulleq r0, r7, r0, r3 │ │ │ │ + ldrdeq pc, [r9], r0 │ │ │ │ + addeq r1, r8, ip, lsl #3 │ │ │ │ + addeq r1, r8, r8, lsr #3 │ │ │ │ smlatbeq r7, r8, pc, ip @ │ │ │ │ strdeq r6, [sl], r4 @ │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -204584,15 +204584,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 344fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 344fa0 │ │ │ │ ldr r8, [pc, #356] @ 344fdc │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -204616,34 +204616,34 @@ │ │ │ │ beq 344ed4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 344f10 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 344e84 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27dbb8 │ │ │ │ b 344ee4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r2, [pc, #168] @ 344fe0 │ │ │ │ ldr r3, [pc, #144] @ 344fcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204673,27 +204673,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, pc, r0, ror r2 @ │ │ │ │ + addseq r9, pc, r0, lsr #4 │ │ │ │ ldrdeq r3, [ip, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, r8, r4, asr #27 │ │ │ │ - addeq r0, r8, r4, asr #27 │ │ │ │ + addeq r0, r8, r4, ror sp │ │ │ │ + addeq r0, r8, r4, ror sp │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x010c3ebc │ │ │ │ - addseq r9, pc, r0, lsl #2 │ │ │ │ - @ instruction: 0x00880fb0 │ │ │ │ - addeq r0, r8, ip, ror #24 │ │ │ │ + ldrheq r9, [pc], r0 │ │ │ │ + addeq r0, r8, r0, ror #30 │ │ │ │ + addeq r0, r8, ip, lsl ip │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - addeq r0, r8, ip, ror #30 │ │ │ │ + addeq r0, r8, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -204717,32 +204717,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345144 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr ip, [pc, #236] @ 34517c │ │ │ │ ldr r2, [pc, #236] @ 345180 │ │ │ │ ldr r1, [pc, #236] @ 345184 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345158 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3450c8 │ │ │ │ @@ -204783,17 +204783,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 3450e8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, ip, sp, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r8, pc, ip, ror #31 │ │ │ │ - addeq r0, r8, r0, asr #28 │ │ │ │ - addeq r0, r8, ip, asr lr │ │ │ │ + umullseq r8, pc, ip, pc @ │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ + addeq r0, r8, ip, lsl #28 │ │ │ │ smlatteq ip, ip, ip, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -204840,15 +204840,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 345300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r0, [pc, #152] @ 345304 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -204858,45 +204858,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 345310 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #96] @ 345314 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b7194 │ │ │ │ + bl 8b7144 │ │ │ │ ldr r0, [pc, #88] @ 345318 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 34531c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 345264 │ │ │ │ ldr r0, [pc, #48] @ 345320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 345264 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - addeq r0, r8, r8, lsr sp │ │ │ │ + addeq r0, r8, r8, ror #25 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - @ instruction: 0x009f8df0 │ │ │ │ - addeq r0, r8, ip, asr #24 │ │ │ │ - addeq r0, r8, r0, ror #24 │ │ │ │ - umulleq r0, r8, r8, ip │ │ │ │ + addseq r8, pc, r0, lsr #27 │ │ │ │ + strdeq r0, [r8], ip │ │ │ │ + addeq r0, r8, r0, lsl ip │ │ │ │ + addeq r0, r8, r8, asr #24 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ - addeq r0, r8, r0, lsl #25 │ │ │ │ + addeq r0, r8, r8, lsl #25 │ │ │ │ + addeq r0, r8, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 3454cc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 3454d0 │ │ │ │ @@ -204913,15 +204913,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3453b8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204929,33 +204929,33 @@ │ │ │ │ bhi 3453b8 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3454b0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr ip, [pc, #240] @ 3454d4 │ │ │ │ ldr r2, [pc, #240] @ 3454d8 │ │ │ │ ldr r1, [pc, #240] @ 3454dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345498 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 34541c │ │ │ │ @@ -204997,17 +204997,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 27dbb8 │ │ │ │ b 3453c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c3ab4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r8, pc, r8, ip @ │ │ │ │ - addeq r0, r8, ip, ror #21 │ │ │ │ - addeq r0, r8, r8, lsl #22 │ │ │ │ + addseq r8, pc, r8, asr #24 │ │ │ │ + umulleq r0, r8, ip, sl │ │ │ │ + @ instruction: 0x00880ab8 │ │ │ │ @ instruction: 0x010c3998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 3455e0 │ │ │ │ ldr r7, [pc, #228] @ 3455e4 │ │ │ │ @@ -205016,15 +205016,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 3455ec │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #196] @ 3455f0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3455c0 │ │ │ │ ldr r3, [pc, #180] @ 3455f4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -205064,22 +205064,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 345600 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq r8, pc, r0, lsl #23 │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ + addseq r8, pc, r0, lsr fp @ │ │ │ │ + addeq r0, r8, r0, lsr #13 │ │ │ │ + addeq r0, r8, r8, lsr #13 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ smlabteq ip, ip, r8, r3 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r0, r7, r0, ror #2 │ │ │ │ - addeq r0, r8, ip, lsl #20 │ │ │ │ + addeq r0, r7, r0, lsl r1 │ │ │ │ + @ instruction: 0x008809bc │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 34571c │ │ │ │ ldr r2, [pc, #256] @ 345720 │ │ │ │ @@ -205094,15 +205094,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 345688 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345688 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 345694 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -205113,15 +205113,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 344234 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b98304 │ │ │ │ + bl b982b4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 3456f8 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -205145,15 +205145,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 345324 │ │ │ │ cmp r4, #0 │ │ │ │ bne 345648 │ │ │ │ b 345688 │ │ │ │ ldrdeq r3, [ip, -r8] │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r0, r7, r8, ror r0 │ │ │ │ + addeq r0, r7, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 345b0c │ │ │ │ @@ -205175,15 +205175,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345858 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ ldr r9, [pc, #888] @ 345b20 │ │ │ │ ldr r8, [pc, #888] @ 345b24 │ │ │ │ ldr sl, [pc, #888] @ 345b28 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -205250,29 +205250,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345aa0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr r2, [pc, #588] @ 345b30 │ │ │ │ ldr r1, [pc, #588] @ 345b34 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345a80 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345910 │ │ │ │ @@ -205286,15 +205286,15 @@ │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345858 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3457c8 │ │ │ │ ldr r2, [pc, #460] @ 345b38 │ │ │ │ ldr r3, [pc, #416] @ 345b10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205314,28 +205314,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345ad4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr r1, [pc, #344] @ 345b3c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345ab4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345a0c │ │ │ │ @@ -205355,15 +205355,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 3457e8 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205399,26 +205399,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatbeq ip, r8, r6, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010c3694 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq pc, r6, r4, lsr pc @ │ │ │ │ - @ instruction: 0x009f88d4 │ │ │ │ - @ instruction: 0x009f88d0 │ │ │ │ - addeq r0, r8, r8, lsr #14 │ │ │ │ + addeq pc, r6, r4, ror #29 │ │ │ │ + addseq r8, pc, r4, lsl #17 │ │ │ │ + addseq r8, pc, r0, lsl #17 │ │ │ │ + ldrdeq r0, [r8], r8 │ │ │ │ @ instruction: 0x010c3594 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ - addeq r0, r8, r4, lsl r6 │ │ │ │ + addeq r0, r8, r8, lsr #11 │ │ │ │ + addeq r0, r8, r4, asr #11 │ │ │ │ smlabbeq ip, r8, r4, r3 │ │ │ │ - addeq r0, r8, r0, lsr #10 │ │ │ │ - addseq r8, pc, ip, lsl #11 │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ - strdeq r0, [r8], r4 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + addseq r8, pc, ip, lsr r5 @ │ │ │ │ + addeq r0, r8, ip, lsr #1 │ │ │ │ + addeq r0, r8, r4, lsr #9 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 345dd4 │ │ │ │ @@ -205444,15 +205444,15 @@ │ │ │ │ beq 345bc4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345c40 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 345c50 │ │ │ │ ldr r3, [pc, #504] @ 345de0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -205522,25 +205522,25 @@ │ │ │ │ b 345bfc │ │ │ │ ldr r9, [pc, #260] @ 345dfc │ │ │ │ add r9, pc, r9 │ │ │ │ b 345c6c │ │ │ │ ldr r0, [pc, #252] @ 345e00 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 345bf4 │ │ │ │ bl 656880 │ │ │ │ b 345ce8 │ │ │ │ ldr r1, [pc, #228] @ 345e04 │ │ │ │ ldr r0, [pc, #228] @ 345e08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 345bf4 │ │ │ │ ldr r3, [pc, #204] @ 345e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 345c80 │ │ │ │ ldr r3, [pc, #140] @ 345de0 │ │ │ │ @@ -205556,49 +205556,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 345e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 345c80 │ │ │ │ ldr r0, [pc, #88] @ 345e18 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 345c80 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r8, r0, r1 │ │ │ │ strdeq r3, [ip, -r0] │ │ │ │ - addeq pc, r7, r0, asr pc @ │ │ │ │ + addeq pc, r7, r0, lsl #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - addeq pc, r7, ip, lsr #29 │ │ │ │ - addeq r0, r8, r0, ror #7 │ │ │ │ - addseq r8, pc, r0, ror #6 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ + addeq pc, r6, ip, lsr #19 │ │ │ │ + addeq pc, r7, ip, asr lr @ │ │ │ │ + umulleq r0, r8, r0, r3 │ │ │ │ + addseq r8, pc, r0, lsl r3 @ │ │ │ │ + addeq r0, r8, r8, lsr #5 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008802b4 │ │ │ │ - addeq r0, r8, r8, ror #5 │ │ │ │ + addeq r0, r8, r4, ror #4 │ │ │ │ + umulleq r0, r8, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 3460e4 │ │ │ │ ldr lr, [pc, #688] @ 3460e8 │ │ │ │ ldr ip, [pc, #688] @ 3460ec │ │ │ │ @@ -205614,22 +205614,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 3460f8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ cmp r0, r4 │ │ │ │ bne 345ee0 │ │ │ │ ldr r2, [pc, #596] @ 3460fc │ │ │ │ ldr r3, [pc, #576] @ 3460ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205658,29 +205658,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 346040 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 345f50 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34602c │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, #4 │ │ │ │ bne 345f00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 345f00 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -205700,15 +205700,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl b98304 │ │ │ │ + bl b982b4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 27cda8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -205756,42 +205756,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 346118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 345ef4 │ │ │ │ ldr r0, [pc, #68] @ 34611c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 345ef4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r8, pc, r8, asr #4 │ │ │ │ + @ instruction: 0x009f81f8 │ │ │ │ @ instruction: 0x010c2fb4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq pc, r7, ip, sp @ │ │ │ │ - @ instruction: 0x0087fdb0 │ │ │ │ + addeq pc, r7, ip, asr #26 │ │ │ │ + addeq pc, r7, r0, ror #26 │ │ │ │ tsteq ip, ip, ror #30 │ │ │ │ tsteq ip, ip, asr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ + addeq pc, r6, r8, lsr #13 │ │ │ │ andeq r6, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r8, r8, lsr r0 │ │ │ │ - addeq r0, r8, ip, rrx │ │ │ │ + addeq pc, r7, r8, ror #31 │ │ │ │ + addeq r0, r8, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 346e04 │ │ │ │ ldr r3, [pc, #3276] @ 346e08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205834,15 +205834,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 34625c │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, r7 │ │ │ │ beq 346290 │ │ │ │ ldr r3, [pc, #3116] @ 346e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346588 │ │ │ │ @@ -205912,30 +205912,30 @@ │ │ │ │ beq 346314 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 346574 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ ldr r1, [pc, #2800] @ 346e34 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ b 346208 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -206028,15 +206028,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 346784 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, r4 │ │ │ │ beq 346794 │ │ │ │ ldr r3, [pc, #2340] @ 346e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3468b0 │ │ │ │ @@ -206071,15 +206071,15 @@ │ │ │ │ bl 27dbb8 │ │ │ │ b 346324 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 346e44 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346208 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 34666c │ │ │ │ ldr r3, [pc, #2160] @ 346e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -206115,26 +206115,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 346e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3465c4 │ │ │ │ ldr r0, [pc, #2020] @ 346e58 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 346510 │ │ │ │ ldr r3, [pc, #2004] @ 346e5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3462ac │ │ │ │ ldr r3, [pc, #1932] @ 346e28 │ │ │ │ @@ -206153,49 +206153,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 346e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3462ac │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, sl │ │ │ │ beq 3463a4 │ │ │ │ ldr r3, [pc, #1784] @ 346e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346510 │ │ │ │ ldr r1, [pc, #1824] @ 346e64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 346e68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346510 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 346e3c │ │ │ │ bne 346490 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 346488 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -206212,29 +206212,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3462f0 │ │ │ │ ldr r7, [pc, #1700] @ 346e6c │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r3, [pc, #1684] @ 346e70 │ │ │ │ ldr r2, [pc, #1684] @ 346e74 │ │ │ │ ldr r1, [pc, #1684] @ 346e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8b7194 │ │ │ │ + bl 8b7144 │ │ │ │ b 346510 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3469ec │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3469d0 │ │ │ │ @@ -206258,32 +206258,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 344234 │ │ │ │ b 346434 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 346e84 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3462ac │ │ │ │ ldr r0, [pc, #1520] @ 346e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3465c4 │ │ │ │ ldr r0, [pc, #1508] @ 346e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3465f0 │ │ │ │ ldr r1, [pc, #1496] @ 346e90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 346e94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346510 │ │ │ │ ldr r3, [pc, #1468] @ 346e98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3467a4 │ │ │ │ ldr r3, [pc, #1336] @ 346e28 │ │ │ │ @@ -206299,22 +206299,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 346e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3467a4 │ │ │ │ ldr r3, [pc, #1352] @ 346ea0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3463b4 │ │ │ │ ldr r3, [pc, #1212] @ 346e28 │ │ │ │ @@ -206330,30 +206330,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 346ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3463b4 │ │ │ │ ldr r7, [pc, #1232] @ 346ea8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 346830 │ │ │ │ ldr r0, [pc, #1224] @ 346eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3465c4 │ │ │ │ ldr r3, [pc, #1212] @ 346eb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34681c │ │ │ │ ldr r3, [pc, #1056] @ 346e28 │ │ │ │ @@ -206369,38 +206369,38 @@ │ │ │ │ beq 346a94 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 346eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34681c │ │ │ │ ldr r0, [pc, #1096] @ 346eb8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3467a4 │ │ │ │ ldr r0, [pc, #1080] @ 346ebc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3463b4 │ │ │ │ ldr r0, [pc, #1060] @ 346ec0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34681c │ │ │ │ ldr r2, [pc, #1044] @ 346ec4 │ │ │ │ ldr r3, [pc, #852] @ 346e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -206436,44 +206436,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 346b94 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 346ba4 │ │ │ │ ldr r3, [pc, #704] @ 346e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346d3c │ │ │ │ ldr r1, [pc, #844] @ 346ec8 │ │ │ │ ldr r0, [pc, #844] @ 346ecc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346d3c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 27dbb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b98304 │ │ │ │ + bl b982b4 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 346d14 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cf58 │ │ │ │ @@ -206545,28 +206545,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ mov r0, sl │ │ │ │ bl 27d0c0 │ │ │ │ b 3462f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b98304 │ │ │ │ + bl b982b4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 346ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 346e3c │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 27d0c0 │ │ │ │ b 3462f0 │ │ │ │ @@ -206589,90 +206589,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346c4c │ │ │ │ ldr r0, [pc, #260] @ 346ee0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 346d40 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346c4c │ │ │ │ @ instruction: 0x010c2cbc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq ip, ip, ip, r2 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq pc, r6, ip, lsr #10 │ │ │ │ - @ instruction: 0x009f7ed0 │ │ │ │ - addeq pc, r7, ip, lsl sp @ │ │ │ │ - addseq r7, pc, r0, asr #29 │ │ │ │ + ldrdeq pc, [r6], ip │ │ │ │ + addseq r7, pc, r0, lsl #29 │ │ │ │ + addeq pc, r7, ip, asr #25 │ │ │ │ + addseq r7, pc, r0, ror lr @ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009f7db6 │ │ │ │ - addeq pc, r7, r0, asr #23 │ │ │ │ - addeq pc, r6, ip, asr #5 │ │ │ │ + addseq r7, pc, r6, ror #26 │ │ │ │ + addeq pc, r7, r0, ror fp @ │ │ │ │ + addeq pc, r6, ip, ror r2 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatbeq ip, ip, r8, r2 │ │ │ │ - addeq pc, r7, r4, lsl #21 │ │ │ │ + addeq pc, r7, r4, lsr sl @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r3, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0087feb0 │ │ │ │ - addeq pc, r7, r0, lsr #30 │ │ │ │ + addeq pc, r7, r0, ror #28 │ │ │ │ + ldrdeq pc, [r7], r0 │ │ │ │ andeq r6, r0, r8, lsr r7 │ │ │ │ - addeq pc, r7, r4, ror sl @ │ │ │ │ - addseq r7, pc, r8, lsr r9 @ │ │ │ │ - addeq pc, r7, r8, asr #17 │ │ │ │ - addeq pc, r7, r4, lsl #25 │ │ │ │ - addseq r7, pc, r0, lsr #17 │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ - addeq pc, r7, r4, lsl r7 @ │ │ │ │ - @ instruction: 0xffffe7c4 │ │ │ │ - addeq lr, r6, r4, ror lr │ │ │ │ - addeq pc, r7, r4, lsr r9 @ │ │ │ │ - addeq pc, r7, ip, asr r9 @ │ │ │ │ + addeq pc, r7, r4, lsr #20 │ │ │ │ + addseq r7, pc, r8, ror #17 │ │ │ │ + addeq pc, r7, r8, ror r8 @ │ │ │ │ addeq pc, r7, r4, lsr ip @ │ │ │ │ - addseq r7, pc, r4, asr #15 │ │ │ │ - addeq pc, r7, r4, asr r7 @ │ │ │ │ + addseq r7, pc, r0, asr r8 @ │ │ │ │ + addeq pc, r7, r8, lsr #13 │ │ │ │ + addeq pc, r7, r4, asr #13 │ │ │ │ + @ instruction: 0xffffe7c4 │ │ │ │ + addeq lr, r6, r4, lsr #28 │ │ │ │ + addeq pc, r7, r4, ror #17 │ │ │ │ + addeq pc, r7, ip, lsl #18 │ │ │ │ + addeq pc, r7, r4, ror #23 │ │ │ │ + addseq r7, pc, r4, ror r7 @ │ │ │ │ + addeq pc, r7, r4, lsl #14 │ │ │ │ andeq r1, r0, r8, asr #18 │ │ │ │ - @ instruction: 0x0087f9b0 │ │ │ │ + addeq pc, r7, r0, ror #18 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r7, r8, ror #19 │ │ │ │ + umulleq pc, r7, r8, r9 @ │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - addeq pc, r7, r8, ror fp @ │ │ │ │ + addeq pc, r7, r8, lsr #22 │ │ │ │ andeq r2, r0, r8, ror r1 │ │ │ │ - addeq pc, r7, ip, lsl #20 │ │ │ │ - addeq pc, r7, r4, ror #17 │ │ │ │ - addeq pc, r7, ip, ror r9 @ │ │ │ │ - addeq pc, r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x0087f9bc │ │ │ │ + umulleq pc, r7, r4, r8 @ │ │ │ │ + addeq pc, r7, ip, lsr #18 │ │ │ │ + @ instruction: 0x0087f9bc │ │ │ │ tsteq ip, r4, asr #6 │ │ │ │ - addseq r7, pc, r4, lsl #10 │ │ │ │ - umulleq pc, r7, r4, r4 @ │ │ │ │ - @ instruction: 0x0087f6b4 │ │ │ │ - addeq pc, r7, r0, asr r6 @ │ │ │ │ - strdeq pc, [r7], r0 │ │ │ │ + @ instruction: 0x009f74b4 │ │ │ │ + addeq pc, r7, r4, asr #8 │ │ │ │ + addeq pc, r7, r4, ror #12 │ │ │ │ + addeq pc, r7, r0, lsl #12 │ │ │ │ + addeq pc, r7, r0, lsr #9 │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ - addeq pc, r7, r8, lsl #6 │ │ │ │ + @ instruction: 0x0087f2b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 3471dc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206687,27 +206687,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 3471ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #680] @ 3471f0 │ │ │ │ ldr r1, [pc, #680] @ 3471f4 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 3471f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 3471fc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 678a8c │ │ │ │ ldr r3, [pc, #636] @ 347200 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206760,15 +206760,15 @@ │ │ │ │ bl 344234 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 34710c │ │ │ │ cmp r5, #1 │ │ │ │ beq 347128 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6cba8 │ │ │ │ + bl b6cb58 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -206781,36 +206781,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 6570f8 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl b6cba8 │ │ │ │ + bl b6cb58 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ ldr r2, [pc, #308] @ 347214 │ │ │ │ ldr r3, [pc, #256] @ 3471e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3471d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8b64b0 │ │ │ │ + b 8b6460 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 6540a8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 34705c │ │ │ │ @@ -206840,49 +206840,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 347224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346f90 │ │ │ │ ldr r0, [pc, #92] @ 347228 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 346f90 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, pc, r4, lsl #3 │ │ │ │ + addseq r7, pc, r4, lsr r1 @ │ │ │ │ smlatteq ip, r4, lr, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x0087efb8 │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ - addeq lr, r7, r8, lsr #25 │ │ │ │ - @ instruction: 0x0087ecbc │ │ │ │ + addeq lr, r7, r8, ror #30 │ │ │ │ + addeq lr, r7, r0, lsl #31 │ │ │ │ + addeq lr, r7, r8, asr ip │ │ │ │ + addeq lr, r7, ip, ror #24 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ @ instruction: 0x010c1e94 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - strdeq lr, [r6], r0 │ │ │ │ + addeq lr, r6, r0, lsr #13 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ tsteq ip, r4, lsl sp │ │ │ │ andeq r6, r0, r4, ror r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, r7, r4, lsl #8 │ │ │ │ - addeq pc, r7, r8, lsr #8 │ │ │ │ + @ instruction: 0x0087f3b4 │ │ │ │ + ldrdeq pc, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 3476b0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 3476b4 │ │ │ │ @@ -206908,26 +206908,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 3476cc │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #1044] @ 3476d0 │ │ │ │ ldr r1, [pc, #1044] @ 3476d4 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1008] @ 3476d8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -206972,15 +206972,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 27cf58 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b652c │ │ │ │ + bl 8b64dc │ │ │ │ ldr r3, [pc, #808] @ 3476e4 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 3476e8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -206988,37 +206988,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ ldr r2, [pc, #752] @ 3476ec │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ ldr r2, [pc, #732] @ 3476f0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ ldr r2, [pc, #712] @ 3476f4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -207048,36 +207048,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 347704 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r7 │ │ │ │ bl 346ee4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 347538 │ │ │ │ ldr r3, [pc, #516] @ 347708 │ │ │ │ ldr ip, [pc, #516] @ 34770c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 347710 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 347714 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #472] @ 347718 │ │ │ │ ldr r3, [pc, #368] @ 3476b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207098,28 +207098,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 347728 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 34752c │ │ │ │ ldr r3, [pc, #372] @ 34772c │ │ │ │ ldr ip, [pc, #372] @ 347730 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 347734 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 347738 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 34752c │ │ │ │ ldr r3, [pc, #336] @ 34773c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 347314 │ │ │ │ ldr r3, [pc, #320] @ 347740 │ │ │ │ @@ -207134,89 +207134,89 @@ │ │ │ │ beq 347698 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 347748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 347314 │ │ │ │ ldr r1, [pc, #232] @ 34774c │ │ │ │ ldr r3, [pc, #232] @ 347750 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 347754 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 347758 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 34775c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3474e4 │ │ │ │ ldr r0, [pc, #192] @ 347760 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 347314 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, ip, fp, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq ip, ip, fp, r1 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq r6, pc, r0, lsl #28 │ │ │ │ - addeq lr, r7, r4, ror r9 │ │ │ │ - addeq lr, r7, r0, ror #18 │ │ │ │ + @ instruction: 0x009f6db0 │ │ │ │ + addeq lr, r7, r4, lsr #18 │ │ │ │ + addeq lr, r7, r0, lsl r9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addeq lr, r7, r8, lsl ip │ │ │ │ - addeq lr, r7, r4, asr #24 │ │ │ │ + addeq lr, r7, r8, asr #23 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - umulleq pc, r7, r0, r3 @ │ │ │ │ + addeq pc, r7, r0, asr #6 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addseq r6, pc, r0, asr #23 │ │ │ │ - addeq pc, r7, r0, lsr #4 │ │ │ │ - addeq lr, r7, r8, lsr #14 │ │ │ │ - andeq r0, r0, r7, asr #8 │ │ │ │ - addseq r6, pc, r4, ror fp @ │ │ │ │ - addeq pc, r7, r0, lsr #3 │ │ │ │ + addseq r6, pc, r0, ror fp @ │ │ │ │ + ldrdeq pc, [r7], r0 │ │ │ │ ldrdeq lr, [r7], r8 │ │ │ │ + andeq r0, r0, r7, asr #8 │ │ │ │ + addseq r6, pc, r4, lsr #22 │ │ │ │ + addeq pc, r7, r0, asr r1 @ │ │ │ │ + addeq lr, r7, r8, lsl #13 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ @ instruction: 0x010c18b4 │ │ │ │ - @ instruction: 0x009f6af0 │ │ │ │ - addeq pc, r7, r8, ror #1 │ │ │ │ - addeq lr, r7, r8, asr r6 │ │ │ │ + addseq r6, pc, r0, lsr #21 │ │ │ │ + umulleq pc, r7, r8, r0 @ │ │ │ │ + addeq lr, r7, r8, lsl #12 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - @ instruction: 0x009f6abc │ │ │ │ - ldrdeq pc, [r7], r0 │ │ │ │ - addeq lr, r7, r4, lsr #12 │ │ │ │ + addseq r6, pc, ip, ror #20 │ │ │ │ + addeq pc, r7, r0, lsl #1 │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r6, r0, r0, lsr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, r7, ip, asr #31 │ │ │ │ - addeq lr, r7, r4, lsl #11 │ │ │ │ - addseq r6, pc, r8, lsl #20 │ │ │ │ - addeq pc, r7, ip, lsr #1 │ │ │ │ - addeq lr, r7, ip, ror #10 │ │ │ │ + addeq lr, r7, ip, ror pc │ │ │ │ + addeq lr, r7, r4, lsr r5 │ │ │ │ + @ instruction: 0x009f69b8 │ │ │ │ + addeq pc, r7, ip, asr r0 @ │ │ │ │ + addeq lr, r7, ip, lsl r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - @ instruction: 0x0087efb0 │ │ │ │ + addeq lr, r7, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 347964 │ │ │ │ ldr ip, [pc, #488] @ 347968 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207232,25 +207232,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 347974 │ │ │ │ ldr r3, [pc, #448] @ 347978 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #432] @ 34797c │ │ │ │ ldr r3, [pc, #432] @ 347980 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3478c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 347838 │ │ │ │ ldr r2, [pc, #392] @ 347984 │ │ │ │ ldr r3, [pc, #364] @ 34796c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207264,15 +207264,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 347894 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cda8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -207282,15 +207282,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 347854 │ │ │ │ ldr r2, [pc, #236] @ 347988 │ │ │ │ ldr r3, [pc, #204] @ 34796c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207320,46 +207320,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 347998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3477e4 │ │ │ │ ldr r0, [pc, #76] @ 34799c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3477e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, r4, lsl #18 │ │ │ │ + @ instruction: 0x009f68b4 │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq lr, r7, r4, asr #8 │ │ │ │ - addeq lr, r7, r8, asr r4 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r8, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r1, [ip, -r8] │ │ │ │ tsteq ip, r8, asr r5 │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, r7, r8, lsl lr │ │ │ │ - addeq lr, r7, r0, asr lr │ │ │ │ + addeq lr, r7, r8, asr #27 │ │ │ │ + addeq lr, r7, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 347c4c │ │ │ │ ldr ip, [pc, #660] @ 347c50 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207375,22 +207375,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 347c5c │ │ │ │ ldr r3, [pc, #620] @ 347c60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 347c64 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b3574 │ │ │ │ + bl 8b3524 │ │ │ │ cmp r0, r4 │ │ │ │ bne 347a68 │ │ │ │ ldr r2, [pc, #572] @ 347c68 │ │ │ │ ldr r3, [pc, #548] @ 347c54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207420,29 +207420,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 347ba8 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 347ad8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 347b94 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ cmp r0, #4 │ │ │ │ bne 347a88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 347a88 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -207460,15 +207460,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 347c74 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b98304 │ │ │ │ + bl b982b4 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 27cda8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -207510,43 +207510,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 347c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 347a7c │ │ │ │ ldr r0, [pc, #72] @ 347c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 347a7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, r4, asr #13 │ │ │ │ + addseq r6, pc, r4, ror r6 @ │ │ │ │ tsteq ip, ip, lsr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq lr, r7, r8, lsl #4 │ │ │ │ - addeq lr, r7, ip, lsl r2 │ │ │ │ + @ instruction: 0x0087e1b8 │ │ │ │ + addeq lr, r7, ip, asr #3 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ smlatteq ip, r8, r3, r1 │ │ │ │ smlabteq ip, r8, r3, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq sp, r6, r8, ror fp │ │ │ │ + addeq sp, r6, r8, lsr #22 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0087ebb4 │ │ │ │ - addeq lr, r7, r8, ror #23 │ │ │ │ + addeq lr, r7, r4, ror #22 │ │ │ │ + umulleq lr, r7, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 347cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 61edec │ │ │ │ @@ -207556,70 +207556,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337fd8 │ │ │ │ adceq r3, sl, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0087ebb4 │ │ │ │ - ldrdeq ip, [lr], ip @ │ │ │ │ + addeq lr, r7, r4, ror #22 │ │ │ │ + addeq ip, lr, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 347df0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r7, [pc, #232] @ 347df4 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 347dd0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 347df8 │ │ │ │ ldr r2, [pc, #216] @ 347dfc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #192] @ 347e00 │ │ │ │ ldr r1, [pc, #192] @ 347e04 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #152] @ 347e08 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927f38 │ │ │ │ + bl 927ee8 │ │ │ │ ldr r1, [pc, #140] @ 347e0c │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 347e10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #120] @ 347e14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -207628,27 +207628,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 347e1c │ │ │ │ ldr r0, [pc, #64] @ 347e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umulleq lr, r7, r0, fp │ │ │ │ + addeq lr, r7, r0, asr #22 │ │ │ │ smlatteq ip, ip, r0, r1 │ │ │ │ - addseq r6, pc, r8, ror r5 @ │ │ │ │ - addeq lr, r7, r8, ror #22 │ │ │ │ - addeq sp, r6, r0, lsl #7 │ │ │ │ - @ instruction: 0x0089c4b8 │ │ │ │ - addeq r5, r7, ip, lsr #19 │ │ │ │ - @ instruction: 0x008c46bc │ │ │ │ + addseq r6, pc, r8, lsr #10 │ │ │ │ + addeq lr, r7, r8, lsl fp │ │ │ │ + addeq sp, r6, r0, lsr r3 │ │ │ │ + addeq ip, r9, r8, ror #8 │ │ │ │ + addeq r5, r7, ip, asr r9 │ │ │ │ + addeq r4, ip, ip, ror #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - @ instruction: 0x009f64bc │ │ │ │ - @ instruction: 0x0087eab4 │ │ │ │ - addseq r5, r0, r8, lsl #5 │ │ │ │ + addseq r6, pc, ip, ror #8 │ │ │ │ + addeq lr, r7, r4, ror #20 │ │ │ │ + addseq r5, r0, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 347f18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207656,41 +207656,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 347f1c │ │ │ │ ldr r1, [pc, #204] @ 347f20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #184] @ 347f24 │ │ │ │ ldr r1, [pc, #184] @ 347f28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #152] @ 347f2c │ │ │ │ ldr r1, [pc, #152] @ 347f30 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #120] @ 347f34 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 347f38 │ │ │ │ ldr r3, [pc, #96] @ 347f3c │ │ │ │ ldr r0, [pc, #96] @ 347f40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -207702,23 +207702,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, pc, ip, asr r4 @ │ │ │ │ - addeq sp, r6, r4, ror r2 │ │ │ │ - @ instruction: 0x0089c3b4 │ │ │ │ - addeq lr, r7, r4, asr #20 │ │ │ │ - addeq lr, r7, r4, ror #20 │ │ │ │ - addeq fp, r7, r4, lsr r4 │ │ │ │ - addeq r2, r7, r8, asr lr │ │ │ │ + addseq r6, pc, ip, lsl #8 │ │ │ │ + addeq sp, r6, r4, lsr #4 │ │ │ │ + addeq ip, r9, r4, ror #6 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r4, lsl sl │ │ │ │ + addeq fp, r7, r4, ror #7 │ │ │ │ + addeq r2, r7, r8, lsl #28 │ │ │ │ tsteq r7, ip, asr #30 │ │ │ │ - umulleq lr, r7, r4, r9 │ │ │ │ + addeq lr, r7, r4, asr #18 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 347fa8 │ │ │ │ @@ -207728,28 +207728,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #40] @ 347fb4 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8b64b8 │ │ │ │ - addseq r6, pc, r8, lsr r3 @ │ │ │ │ - addeq lr, r7, r8, lsr #18 │ │ │ │ - addeq lr, r7, r0, lsl r9 │ │ │ │ - addeq sp, r7, r4, lsl #25 │ │ │ │ + b 8b6468 │ │ │ │ + addseq r6, pc, r8, ror #5 │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, r0, asr #17 │ │ │ │ + addeq sp, r7, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 348078 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207758,52 +207758,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #128] @ 348084 │ │ │ │ ldr r1, [pc, #128] @ 348088 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 34808c │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 348090 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 929c40 │ │ │ │ - addseq r6, pc, r8, asr #5 │ │ │ │ - addeq lr, r7, ip, lsr #17 │ │ │ │ - umulleq lr, r7, r0, r8 │ │ │ │ - strheq sp, [r6], ip │ │ │ │ - strdeq ip, [r9], r8 │ │ │ │ - strdeq r4, [ip], r4 @ │ │ │ │ + b 929bf0 │ │ │ │ + addseq r6, pc, r8, ror r2 @ │ │ │ │ + addeq lr, r7, ip, asr r8 │ │ │ │ + addeq lr, r7, r0, asr #16 │ │ │ │ + addeq sp, r6, ip, rrx │ │ │ │ + addeq ip, r9, r8, lsr #3 │ │ │ │ + addeq r4, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00348094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -207843,15 +207843,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl a869e4 │ │ │ │ + bl a86994 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 34834c │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3482dc │ │ │ │ ldr r3, [pc, #600] @ 3483c0 │ │ │ │ @@ -207859,15 +207859,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 348390 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 9ec934 │ │ │ │ + bl 9ec8e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 3480ec │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -207901,68 +207901,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl a82eac │ │ │ │ + bl a82e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 348270 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 3481c0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3481c0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 92ac54 │ │ │ │ + bl 92ac04 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #284] @ 3483c4 │ │ │ │ ldr r1, [pc, #284] @ 3483c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 3483cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ b 3480f4 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 92ac54 │ │ │ │ + bl 92ac04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ ldr r3, [pc, #196] @ 3483d0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3483d4 │ │ │ │ ldr r3, [pc, #180] @ 3483d8 │ │ │ │ @@ -207971,31 +207971,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3480f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ ldr ip, [pc, #128] @ 3483dc │ │ │ │ ldr r3, [pc, #128] @ 3483e0 │ │ │ │ ldr r1, [pc, #128] @ 3483e4 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ b 3480f4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3483e8 │ │ │ │ ldr r1, [pc, #80] @ 3483ec │ │ │ │ ldr r0, [pc, #80] @ 3483f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208003,26 +208003,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [ip, -r0] │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - addeq lr, r7, r8, ror #13 │ │ │ │ - addeq lr, r7, r8, lsr r6 │ │ │ │ - addseq r6, pc, r8, asr #32 │ │ │ │ - addeq lr, r7, r8, lsl r6 │ │ │ │ - addeq lr, r7, r4, asr #11 │ │ │ │ - @ instruction: 0x009f5fdc │ │ │ │ - addeq lr, r7, r0, lsr #11 │ │ │ │ - umullseq r5, pc, r8, pc @ │ │ │ │ - addeq lr, r7, r0, lsl #11 │ │ │ │ - addseq r5, pc, r4, ror #30 │ │ │ │ - addeq lr, r7, ip, asr #10 │ │ │ │ - addeq lr, r7, ip, asr #11 │ │ │ │ + umulleq lr, r7, r8, r6 │ │ │ │ + addeq lr, r7, r8, ror #11 │ │ │ │ + @ instruction: 0x009f5ff8 │ │ │ │ + addeq lr, r7, r8, asr #11 │ │ │ │ + addeq lr, r7, r4, ror r5 │ │ │ │ + addseq r5, pc, ip, lsl #31 │ │ │ │ + addeq lr, r7, r0, asr r5 │ │ │ │ + addseq r5, pc, r8, asr #30 │ │ │ │ + addeq lr, r7, r0, lsr r5 │ │ │ │ + addseq r5, pc, r4, lsl pc @ │ │ │ │ + strdeq lr, [r7], ip │ │ │ │ + addeq lr, r7, ip, ror r5 │ │ │ │ │ │ │ │ 003483f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 348758 │ │ │ │ @@ -208054,29 +208054,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 348604 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r1, #0 │ │ │ │ bne 348670 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 3486a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3486d4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 3484cc │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r1, #0 │ │ │ │ bne 348704 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 348760 │ │ │ │ ldr r3, [pc, #640] @ 34875c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208091,15 +208091,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 348754 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0ad8 │ │ │ │ + bl 9f0a88 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 348654 │ │ │ │ cmp r0, #0 │ │ │ │ bne 348554 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -208115,18 +208115,18 @@ │ │ │ │ bne 348478 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 348480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0ad8 │ │ │ │ + bl 9f0a88 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec934 │ │ │ │ + bl 9ec8e4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348638 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3485b4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -208159,15 +208159,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ b 3484d0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 348734 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -208186,81 +208186,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348630 │ │ │ │ ldr r3, [pc, #212] @ 34877c │ │ │ │ ldr ip, [pc, #212] @ 348780 │ │ │ │ ldr lr, [pc, #212] @ 348784 │ │ │ │ ldr r1, [pc, #212] @ 348788 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348630 │ │ │ │ ldr r3, [pc, #176] @ 34878c │ │ │ │ ldr ip, [pc, #176] @ 348790 │ │ │ │ ldr r1, [pc, #176] @ 348794 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348630 │ │ │ │ ldr r3, [pc, #140] @ 348798 │ │ │ │ ldr ip, [pc, #140] @ 34879c │ │ │ │ ldr r1, [pc, #140] @ 3487a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348630 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 3485b4 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 3485b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ smlatteq ip, r0, r9, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq ip, ip, lsl r9 │ │ │ │ - @ instruction: 0x009f5cf0 │ │ │ │ - addeq lr, r7, ip, lsr #7 │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ - addseq r5, pc, r0, lsl #25 │ │ │ │ - addeq lr, r7, ip, ror r3 │ │ │ │ - addeq lr, r7, r8, ror #4 │ │ │ │ - addseq r5, pc, ip, asr #24 │ │ │ │ - addeq lr, r7, r0, lsl #7 │ │ │ │ + addseq r5, pc, r0, lsr #25 │ │ │ │ + addeq lr, r7, ip, asr r3 │ │ │ │ + addeq lr, r7, r4, lsl #5 │ │ │ │ + addseq r5, pc, r0, lsr ip @ │ │ │ │ + addeq lr, r7, ip, lsr #6 │ │ │ │ + addeq lr, r7, r8, lsl r2 │ │ │ │ + @ instruction: 0x009f5bfc │ │ │ │ + addeq lr, r7, r0, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq lr, r7, r4, lsr r2 │ │ │ │ - addseq r5, pc, ip, lsl ip @ │ │ │ │ - addeq lr, r7, r0, lsl #7 │ │ │ │ - addeq lr, r7, r4, lsl #4 │ │ │ │ - addseq r5, pc, ip, ror #23 │ │ │ │ - addeq lr, r7, r8, lsl #7 │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r4, ror #3 │ │ │ │ + addseq r5, pc, ip, asr #23 │ │ │ │ + addeq lr, r7, r0, lsr r3 │ │ │ │ + @ instruction: 0x0087e1b4 │ │ │ │ + umullseq r5, pc, ip, fp @ │ │ │ │ + addeq lr, r7, r8, lsr r3 │ │ │ │ + addeq lr, r7, r4, lsl #3 │ │ │ │ │ │ │ │ 003487a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -208280,67 +208280,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9ecefc │ │ │ │ + bl 9eceac │ │ │ │ cmp r0, r5 │ │ │ │ blt 3488e4 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3488a4 │ │ │ │ cmp r3, #2 │ │ │ │ beq 34883c │ │ │ │ cmp r3, r5 │ │ │ │ bne 348904 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9eecec │ │ │ │ + bl 9eec9c │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 3488b4 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 3488d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9eecf4 │ │ │ │ + bl 9eeca4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee9a4 │ │ │ │ + bl 9ee954 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 9e4da4 │ │ │ │ + bl 9e4d54 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 348848 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9eea20 │ │ │ │ + bl 9ee9d0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 348854 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9eea20 │ │ │ │ + bl 9ee9d0 │ │ │ │ mov r8, r0 │ │ │ │ b 348854 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208406,27 +208406,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 348ad8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348a2c │ │ │ │ ldr r3, [pc, #212] @ 348adc │ │ │ │ ldr r0, [pc, #212] @ 348ae0 │ │ │ │ ldr r1, [pc, #212] @ 348ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 348ae8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -208457,27 +208457,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 348af8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 348a2c │ │ │ │ - addseq r5, pc, r0, lsr #18 │ │ │ │ - addeq lr, r7, ip, lsr r1 │ │ │ │ - addeq sp, r7, r0, lsl #30 │ │ │ │ + @ instruction: 0x009f58d0 │ │ │ │ + addeq lr, r7, ip, ror #1 │ │ │ │ + @ instruction: 0x0087deb0 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - @ instruction: 0x009f58f0 │ │ │ │ - addeq lr, r7, ip, asr #1 │ │ │ │ - addeq sp, r7, ip, asr #29 │ │ │ │ + addseq r5, pc, r0, lsr #17 │ │ │ │ + addeq lr, r7, ip, ror r0 │ │ │ │ + addeq sp, r7, ip, ror lr │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addseq r5, pc, r4, asr r8 @ │ │ │ │ - addeq lr, r7, r0, asr r0 │ │ │ │ - addeq sp, r7, r0, lsr lr │ │ │ │ + addseq r5, pc, r4, lsl #16 │ │ │ │ + addeq lr, r7, r0 │ │ │ │ + addeq sp, r7, r0, ror #27 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00348afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208772,25 +208772,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 27ec2c │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ ldr fp, [pc, #440] @ 34918c │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 34905c │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 34905c │ │ │ │ @@ -208811,15 +208811,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 349050 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r3, [pc, #328] @ 349190 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 3490a0 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 349004 │ │ │ │ @@ -208872,46 +208872,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3491a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3490cc │ │ │ │ ldr r0, [pc, #64] @ 3491ac │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3490cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010bfe9c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq fp, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ smlabbeq fp, ip, sp, pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, ip, ror r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r7, r0, ror #19 │ │ │ │ - addeq sp, r7, r8, lsl #20 │ │ │ │ + umulleq sp, r7, r0, r9 │ │ │ │ + @ instruction: 0x0087d9b8 │ │ │ │ │ │ │ │ 003491b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -208931,15 +208931,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 9f0b88 │ │ │ │ + bl 9f0b38 │ │ │ │ ldr r8, [pc, #800] @ 349540 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3492b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -208993,15 +208993,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 349240 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209061,32 +209061,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 349568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34926c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209129,31 +209129,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 34956c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34926c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq pc, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq fp, r0, fp, pc @ │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r7, r4, ror #14 │ │ │ │ - addeq sp, r7, r4, asr #13 │ │ │ │ + addeq sp, r7, r4, lsl r7 │ │ │ │ + addeq sp, r7, r4, ror r6 │ │ │ │ │ │ │ │ 00349570 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -209161,15 +209161,15 @@ │ │ │ │ andls r1, r1, #1 │ │ │ │ rsb r0, r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3495a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r1, sl, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ lsr r6, r2, #8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ @@ -209213,15 +209213,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349768 │ │ │ │ add r3, r7, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #504 @ 0x1f8 │ │ │ │ add r3, r3, r8 │ │ │ │ @@ -209240,15 +209240,15 @@ │ │ │ │ bic r2, r7, #508 @ 0x1fc │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ bic r2, r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349798 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ and r0, r3, #256 @ 0x100 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -209298,18 +209298,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 3496ec │ │ │ │ - umulleq sp, r7, r0, r4 │ │ │ │ - addseq r4, pc, r8, ror #23 │ │ │ │ - @ instruction: 0x009f4bbc │ │ │ │ - addeq sp, r7, r4, ror #8 │ │ │ │ + addeq sp, r7, r0, asr #8 │ │ │ │ + umullseq r4, pc, r8, fp @ │ │ │ │ + addseq r4, pc, ip, ror #22 │ │ │ │ + addeq sp, r7, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r7, r2, #8 │ │ │ │ orr r7, r7, r3, lsl #24 │ │ │ │ @@ -209351,15 +209351,15 @@ │ │ │ │ add r5, r4, #141 @ 0x8d │ │ │ │ mov r8, #1536 @ 0x600 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349978 │ │ │ │ lsl r3, r7, #4 │ │ │ │ and r3, r3, #496 @ 0x1f0 │ │ │ │ add r3, r3, r6 │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209376,15 +209376,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3499ac │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -209429,18 +209429,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #20 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34990c │ │ │ │ - @ instruction: 0x009f49d8 │ │ │ │ - addeq sp, r7, ip, ror r2 │ │ │ │ - @ instruction: 0x009f49b4 │ │ │ │ - addeq sp, r7, ip, asr r2 │ │ │ │ + addseq r4, pc, r8, lsl #19 │ │ │ │ + addeq sp, r7, ip, lsr #4 │ │ │ │ + addseq r4, pc, r4, ror #18 │ │ │ │ + addeq sp, r7, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r5, r2, #16 │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ @@ -209482,15 +209482,15 @@ │ │ │ │ mov r8, #3072 @ 0xc00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str ip, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349b90 │ │ │ │ lsl r5, r5, #6 │ │ │ │ and r5, r5, #448 @ 0x1c0 │ │ │ │ add r5, r5, r6 │ │ │ │ add r7, r7, r5 │ │ │ │ str r7, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209510,15 +209510,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, sl, lsr #23 │ │ │ │ lsl r2, sl, #9 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349bc4 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -209563,18 +209563,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 349b24 │ │ │ │ - addseq r4, pc, r0, asr #15 │ │ │ │ - addeq sp, r7, r4, rrx │ │ │ │ - umullseq r4, pc, ip, r7 @ │ │ │ │ - addeq sp, r7, r4, asr #32 │ │ │ │ + addseq r4, pc, r0, ror r7 @ │ │ │ │ + addeq sp, r7, r4, lsl r0 │ │ │ │ + addseq r4, pc, ip, asr #14 │ │ │ │ + strdeq ip, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ ldr ip, [pc, #996] @ 349ff8 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #992] @ 349ffc │ │ │ │ @@ -209621,15 +209621,15 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr fp, fp, r3, lsl #23 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ and r5, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349fc8 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r6, #256 @ 0x100 │ │ │ │ @@ -209680,15 +209680,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 349df4 │ │ │ │ ldr r2, [pc, #556] @ 34a000 │ │ │ │ ldr r1, [pc, #556] @ 34a004 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209736,15 +209736,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349f9c │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -209763,15 +209763,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 349df4 │ │ │ │ ldr r2, [pc, #236] @ 34a00c │ │ │ │ ldr r1, [pc, #236] @ 34a010 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209824,23 +209824,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 349dfc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [fp, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r4, pc, r0, r5 @ │ │ │ │ - addeq ip, r7, r8, asr lr │ │ │ │ + addseq r4, pc, r0, asr #10 │ │ │ │ + addeq ip, r7, r8, lsl #28 │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ - addseq r4, pc, r4, asr #8 │ │ │ │ - addeq ip, r7, ip, lsl #26 │ │ │ │ - addseq r4, pc, r0, asr #7 │ │ │ │ - addeq ip, r7, r8, ror #24 │ │ │ │ - umullseq r4, pc, r4, r3 @ │ │ │ │ - addeq ip, r7, ip, lsr ip │ │ │ │ + @ instruction: 0x009f43f4 │ │ │ │ + @ instruction: 0x0087ccbc │ │ │ │ + addseq r4, pc, r0, ror r3 @ │ │ │ │ + addeq ip, r7, r8, lsl ip │ │ │ │ + addseq r4, pc, r4, asr #6 │ │ │ │ + addeq ip, r7, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2488] @ 0x9b8 │ │ │ │ ldr ip, [pc, #976] @ 34a40c │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #972] @ 34a410 │ │ │ │ @@ -209884,15 +209884,15 @@ │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ lsl r2, r7, #9 │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a3e0 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #512 @ 0x200 │ │ │ │ rsc r1, fp, #0 │ │ │ │ @@ -209943,15 +209943,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a20c │ │ │ │ ldr r2, [pc, #548] @ 34a414 │ │ │ │ ldr r1, [pc, #548] @ 34a418 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ @@ -209998,15 +209998,15 @@ │ │ │ │ lsl r7, r3, #23 │ │ │ │ lsr r1, r6, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r7, r7, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a3b4 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r7, #1 │ │ │ │ @@ -210025,15 +210025,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a20c │ │ │ │ ldr r2, [pc, #232] @ 34a420 │ │ │ │ ldr r1, [pc, #232] @ 34a424 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210085,23 +210085,23 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34a214 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010bedb0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, pc, r8, ror r1 @ │ │ │ │ - addeq ip, r7, r0, asr #20 │ │ │ │ + addseq r4, pc, r8, lsr #2 │ │ │ │ + strdeq ip, [r7], r0 │ │ │ │ ldrdeq lr, [fp, -r8] │ │ │ │ - addseq r4, pc, ip, lsr #32 │ │ │ │ - strdeq ip, [r7], r4 │ │ │ │ - addseq r3, pc, r8, lsr #31 │ │ │ │ - addeq ip, r7, r0, asr r8 │ │ │ │ - addseq r3, pc, r0, lsl #31 │ │ │ │ - addeq ip, r7, r8, lsr #16 │ │ │ │ + @ instruction: 0x009f3fdc │ │ │ │ + addeq ip, r7, r4, lsr #17 │ │ │ │ + addseq r3, pc, r8, asr pc @ │ │ │ │ + addeq ip, r7, r0, lsl #16 │ │ │ │ + addseq r3, pc, r0, lsr pc @ │ │ │ │ + ldrdeq ip, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #952] @ 0x3b8 │ │ │ │ ldr ip, [pc, #1004] @ 34a83c │ │ │ │ sub sp, sp, #3104 @ 0xc20 │ │ │ │ ldr r3, [pc, #1000] @ 34a840 │ │ │ │ @@ -210150,15 +210150,15 @@ │ │ │ │ lsl r2, r6, #9 │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a80c │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #2048 @ 0x800 │ │ │ │ rsc r3, r7, #0 │ │ │ │ asr r9, r8, #31 │ │ │ │ @@ -210208,15 +210208,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a634 │ │ │ │ ldr r2, [pc, #560] @ 34a844 │ │ │ │ ldr r1, [pc, #560] @ 34a848 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210264,15 +210264,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a7e0 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -210291,15 +210291,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a634 │ │ │ │ ldr r2, [pc, #240] @ 34a850 │ │ │ │ ldr r1, [pc, #240] @ 34a854 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210353,68 +210353,68 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34a63c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010be99c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r3, pc, r0, asr sp @ │ │ │ │ - addeq ip, r7, r8, lsl r6 │ │ │ │ + addseq r3, pc, r0, lsl #26 │ │ │ │ + addeq ip, r7, r8, asr #11 │ │ │ │ @ instruction: 0x010be7b0 │ │ │ │ - addseq r3, pc, r4, lsl #24 │ │ │ │ - addeq ip, r7, ip, asr #9 │ │ │ │ - addseq r3, pc, ip, ror fp @ │ │ │ │ - addeq ip, r7, r4, lsr #8 │ │ │ │ - addseq r3, pc, r0, asr fp @ │ │ │ │ - strdeq ip, [r7], r8 │ │ │ │ + @ instruction: 0x009f3bb4 │ │ │ │ + addeq ip, r7, ip, ror r4 │ │ │ │ + addseq r3, pc, ip, lsr #22 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + addseq r3, pc, r0, lsl #22 │ │ │ │ + addeq ip, r7, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 34a910 │ │ │ │ ldr r2, [pc, #144] @ 34a914 │ │ │ │ ldr r1, [pc, #144] @ 34a918 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #112] @ 34a91c │ │ │ │ ldr r1, [pc, #112] @ 34a920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #92] @ 34a924 │ │ │ │ ldr r1, [pc, #92] @ 34a928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, pc, r4, ror #21 │ │ │ │ - addeq sl, r6, r0, lsr r8 │ │ │ │ - addeq r9, r9, r4, ror r9 │ │ │ │ + umullseq r3, pc, r4, sl @ │ │ │ │ + addeq sl, r6, r0, ror #15 │ │ │ │ + addeq r9, r9, r4, lsr #18 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ adceq r0, sl, r0, asr #22 │ │ │ │ @ instruction: 0x01077594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210451,17 +210451,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a9d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009f39b4 │ │ │ │ - umulleq ip, r7, r8, r2 │ │ │ │ - addeq ip, r7, r4, lsr #5 │ │ │ │ + addseq r3, pc, r4, ror #18 │ │ │ │ + addeq ip, r7, r8, asr #4 │ │ │ │ + addeq ip, r7, r4, asr r2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34ae58 │ │ │ │ ldr r3, [pc, #1124] @ 34ae5c │ │ │ │ @@ -210517,15 +210517,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ae2c │ │ │ │ ldr r0, [pc, #888] @ 34ae64 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -210537,15 +210537,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ae04 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210574,15 +210574,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ab88 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34ae6c │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -210599,15 +210599,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34add8 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210620,15 +210620,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ad8c │ │ │ │ ldr r2, [pc, #492] @ 34ae70 │ │ │ │ ldr r3, [pc, #468] @ 34ae5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210681,15 +210681,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ad30 │ │ │ │ ldr r1, [pc, #256] @ 34ae78 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -210744,29 +210744,29 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34aae4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r7, r8, ror #4 │ │ │ │ + addeq ip, r7, r8, lsl r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x009f37f4 │ │ │ │ - addeq ip, r7, r8, asr r0 │ │ │ │ + addseq r3, pc, r4, lsr #15 │ │ │ │ + addeq ip, r7, r8 │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ - addseq r3, pc, ip, asr #12 │ │ │ │ - @ instruction: 0x0087bebc │ │ │ │ - @ instruction: 0x009f35d0 │ │ │ │ - umulleq fp, r7, r8, lr │ │ │ │ - addseq r3, pc, r4, lsl #11 │ │ │ │ - addeq fp, r7, r8, lsr #28 │ │ │ │ - addseq r3, pc, r8, asr r5 @ │ │ │ │ - addeq fp, r7, ip, lsl lr │ │ │ │ - addseq r3, pc, r0, lsr r5 @ │ │ │ │ - ldrdeq fp, [r7], r4 │ │ │ │ + @ instruction: 0x009f35fc │ │ │ │ + addeq fp, r7, ip, ror #28 │ │ │ │ + addseq r3, pc, r0, lsl #11 │ │ │ │ + addeq fp, r7, r8, asr #28 │ │ │ │ + addseq r3, pc, r4, lsr r5 @ │ │ │ │ + ldrdeq fp, [r7], r8 │ │ │ │ + addseq r3, pc, r8, lsl #10 │ │ │ │ + addeq fp, r7, ip, asr #27 │ │ │ │ + addseq r3, pc, r0, ror #9 │ │ │ │ + addeq fp, r7, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1112] @ 34b30c │ │ │ │ ldr r3, [pc, #1112] @ 34b310 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ @@ -210821,15 +210821,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr sl, r5, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b2e0 │ │ │ │ ldr r0, [pc, #876] @ 34b318 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r7 │ │ │ │ and r0, r0, r7 │ │ │ │ @@ -210841,15 +210841,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b2b8 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210878,15 +210878,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b048 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, sl, lsl #23 │ │ │ │ ldr r1, [pc, #652] @ 34b320 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, sl, #9 │ │ │ │ @@ -210903,15 +210903,15 @@ │ │ │ │ lsr r1, sl, #9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr r5, r4, #9 │ │ │ │ orr r5, r5, sl, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b28c │ │ │ │ sub r2, r7, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210924,15 +210924,15 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b240 │ │ │ │ ldr r2, [pc, #480] @ 34b324 │ │ │ │ ldr r3, [pc, #456] @ 34b310 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210982,15 +210982,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b1e4 │ │ │ │ ldr r1, [pc, #256] @ 34b32c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211045,29 +211045,29 @@ │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34afa4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, r7, r8, lsr #27 │ │ │ │ + addeq fp, r7, r8, asr sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r3, pc, r4, lsr r3 @ │ │ │ │ - umulleq fp, r7, r8, fp │ │ │ │ + addseq r3, pc, r4, ror #5 │ │ │ │ + addeq fp, r7, r8, asr #22 │ │ │ │ @ instruction: 0x010bdcb0 │ │ │ │ - umullseq r3, pc, r8, r1 @ │ │ │ │ - addeq fp, r7, r8, lsl #20 │ │ │ │ - addseq r3, pc, ip, lsl r1 @ │ │ │ │ - addeq fp, r7, r4, ror #19 │ │ │ │ - ldrsbeq r3, [pc], r0 │ │ │ │ - addeq fp, r7, r4, ror r9 │ │ │ │ - addseq r3, pc, r4, lsr #1 │ │ │ │ - addeq fp, r7, r8, ror #18 │ │ │ │ - addseq r3, pc, ip, ror r0 @ │ │ │ │ - addeq fp, r7, r0, lsr #18 │ │ │ │ + addseq r3, pc, r8, asr #2 │ │ │ │ + @ instruction: 0x0087b9b8 │ │ │ │ + addseq r3, pc, ip, asr #1 │ │ │ │ + umulleq fp, r7, r4, r9 │ │ │ │ + addseq r3, pc, r0, lsl #1 │ │ │ │ + addeq fp, r7, r4, lsr #18 │ │ │ │ + addseq r3, pc, r4, asr r0 @ │ │ │ │ + addeq fp, r7, r8, lsl r9 │ │ │ │ + addseq r3, pc, ip, lsr #32 │ │ │ │ + ldrdeq fp, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34b7cc │ │ │ │ ldr r3, [pc, #1124] @ 34b7d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211122,15 +211122,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b7a0 │ │ │ │ ldr r0, [pc, #888] @ 34b7d8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -211142,15 +211142,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b778 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -211179,15 +211179,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b4fc │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34b7e0 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -211204,15 +211204,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b74c │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -211225,15 +211225,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b700 │ │ │ │ ldr r2, [pc, #492] @ 34b7e4 │ │ │ │ ldr r3, [pc, #468] @ 34b7d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -211286,15 +211286,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b6a4 │ │ │ │ ldr r1, [pc, #256] @ 34b7ec │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211349,74 +211349,74 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 34b458 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, ip, sl, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq fp, [r7], r4 │ │ │ │ + addeq fp, r7, r4, lsr #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r2, pc, r0, lsl #29 │ │ │ │ - addeq fp, r7, r4, ror #13 │ │ │ │ + addseq r2, pc, r0, lsr lr @ │ │ │ │ + umulleq fp, r7, r4, r6 │ │ │ │ strdeq sp, [fp, -ip] │ │ │ │ - @ instruction: 0x009f2cd8 │ │ │ │ - addeq fp, r7, r8, asr #10 │ │ │ │ - addseq r2, pc, ip, asr ip @ │ │ │ │ - addeq fp, r7, r4, lsr #10 │ │ │ │ - addseq r2, pc, r0, lsl ip @ │ │ │ │ - @ instruction: 0x0087b4b4 │ │ │ │ - addseq r2, pc, r4, ror #23 │ │ │ │ - addeq fp, r7, r8, lsr #9 │ │ │ │ - @ instruction: 0x009f2bbc │ │ │ │ - addeq fp, r7, r0, ror #8 │ │ │ │ + addseq r2, pc, r8, lsl #25 │ │ │ │ + strdeq fp, [r7], r8 │ │ │ │ + addseq r2, pc, ip, lsl #24 │ │ │ │ + ldrdeq fp, [r7], r4 │ │ │ │ + addseq r2, pc, r0, asr #23 │ │ │ │ + addeq fp, r7, r4, ror #8 │ │ │ │ + umullseq r2, pc, r4, fp @ │ │ │ │ + addeq fp, r7, r8, asr r4 │ │ │ │ + addseq r2, pc, ip, ror #22 │ │ │ │ + addeq fp, r7, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 34b87c │ │ │ │ ldr r2, [pc, #84] @ 34b880 │ │ │ │ ldr r1, [pc, #84] @ 34b884 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #3280] @ 0xcd0 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r0, #3328] @ 0xd00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, pc, ip, lsr fp @ │ │ │ │ - addeq fp, r7, ip, lsl r4 │ │ │ │ - addeq fp, r7, ip, lsr r6 │ │ │ │ + addseq r2, pc, ip, ror #21 │ │ │ │ + addeq fp, r7, ip, asr #7 │ │ │ │ + addeq fp, r7, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 34b900 │ │ │ │ ldr r2, [pc, #96] @ 34b904 │ │ │ │ ldr r1, [pc, #96] @ 34b908 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #3328] @ 0xd00 │ │ │ │ cmp r1, #3136 @ 0xc40 │ │ │ │ movls r3, r0 │ │ │ │ addls r2, r3, #141 @ 0x8d │ │ │ │ addls r2, r2, r1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #21 │ │ │ │ @@ -211424,32 +211424,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, pc, r4, asr #21 │ │ │ │ - addeq fp, r7, r4, lsr #7 │ │ │ │ - addeq fp, r7, r0, asr #11 │ │ │ │ + addseq r2, pc, r4, ror sl @ │ │ │ │ + addeq fp, r7, r4, asr r3 │ │ │ │ + addeq fp, r7, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34b99c │ │ │ │ ldr r2, [pc, #120] @ 34b9a0 │ │ │ │ ldr r1, [pc, #120] @ 34b9a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #3296 @ 0xce0 │ │ │ │ str r2, [r0, #3288] @ 0xcd8 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ @@ -211463,17 +211463,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, pc, r0, asr #20 │ │ │ │ - addeq fp, r7, r0, lsr #6 │ │ │ │ - addeq fp, r7, r0, asr #10 │ │ │ │ + @ instruction: 0x009f29f0 │ │ │ │ + ldrdeq fp, [r7], r0 │ │ │ │ + strdeq fp, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #668] @ 34bc5c │ │ │ │ ldr r8, [pc, #668] @ 34bc60 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211482,15 +211482,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #628] @ 34bc68 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r2, r1, r3, lsl #2 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ @@ -211545,29 +211545,29 @@ │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r4, #112] @ 0x70 │ │ │ │ str ip, [r4, #120] @ 0x78 │ │ │ │ str r1, [r4, #3316] @ 0xcf4 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ beq 34bb80 │ │ │ │ - bl 9eeb7c │ │ │ │ + bl 9eeb2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 34bc10 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ecefc │ │ │ │ + bl 9eceac │ │ │ │ cmp r0, #0 │ │ │ │ blt 34bba8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl a869e4 │ │ │ │ + bl a86994 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ ldr ip, [r4, #108] @ 0x6c │ │ │ │ lsl r2, r3, r2 │ │ │ │ add r2, r2, r3, lsl ip │ │ │ │ cmp r0, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ @@ -211611,15 +211611,15 @@ │ │ │ │ lsl ip, ip, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ ldr r2, [pc, #172] @ 34bc94 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -211630,41 +211630,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, pc, r8, lsr #19 │ │ │ │ - addeq fp, r7, r0, lsl #5 │ │ │ │ - addeq fp, r7, r0, lsr #9 │ │ │ │ - addseq r2, pc, r8, lsl #21 │ │ │ │ + addseq r2, pc, r8, asr r9 @ │ │ │ │ + addeq fp, r7, r0, lsr r2 │ │ │ │ + addeq fp, r7, r0, asr r4 │ │ │ │ + addseq r2, pc, r8, lsr sl @ │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffdf84 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - addeq fp, r7, ip, lsr #5 │ │ │ │ + addeq fp, r7, ip, asr r2 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - addseq r2, pc, r8, asr #14 │ │ │ │ - addeq fp, r7, r4, lsl #5 │ │ │ │ - addeq fp, r7, r0, lsr r0 │ │ │ │ + @ instruction: 0x009f26f8 │ │ │ │ + addeq fp, r7, r4, lsr r2 │ │ │ │ + addeq sl, r7, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ @@ -211697,15 +211697,15 @@ │ │ │ │ ldr r1, [pc, #916] @ 34c0c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #236 @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34b90c │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #3280] @ 0xcd0 │ │ │ │ str r3, [r4, #3284] @ 0xcd4 │ │ │ │ @@ -211919,23 +211919,23 @@ │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ str r0, [r4, #3284] @ 0xcd4 │ │ │ │ strb ip, [r1, r2] │ │ │ │ bne 34c090 │ │ │ │ b 34bd64 │ │ │ │ mov r0, #2 │ │ │ │ b 34be4c │ │ │ │ - addseq r2, pc, ip, lsr r6 @ │ │ │ │ - umulleq r9, r6, r0, r3 │ │ │ │ - ldrdeq r8, [r9], r4 │ │ │ │ - umullseq r2, pc, r4, r5 @ │ │ │ │ - addseq r2, pc, r4, lsl r5 @ │ │ │ │ - @ instruction: 0x009f24bc │ │ │ │ - addseq r2, pc, r0, asr #6 │ │ │ │ - umulleq sl, r7, r0, lr │ │ │ │ - addseq r2, pc, r8, lsr #8 │ │ │ │ + addseq r2, pc, ip, ror #11 │ │ │ │ + addeq r9, r6, r0, asr #6 │ │ │ │ + addeq r8, r9, r4, lsl #9 │ │ │ │ + addseq r2, pc, r4, asr #10 │ │ │ │ + addseq r2, pc, r4, asr #9 │ │ │ │ + addseq r2, pc, ip, ror #8 │ │ │ │ + @ instruction: 0x009f22f0 │ │ │ │ + addeq sl, r7, r0, asr #28 │ │ │ │ + @ instruction: 0x009f23d8 │ │ │ │ │ │ │ │ 0034c0e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orr r4, r1, r2, lsl #8 │ │ │ │ @@ -211948,15 +211948,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 34c174 │ │ │ │ orr r4, r4, r3, lsl #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ ldrb r5, [sp, #24] │ │ │ │ ldrb r6, [sp, #28] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #0 │ │ │ │ orr r4, r4, r5, lsl #24 │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ str r4, [r0, #136] @ 0x88 │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ biceq r3, r3, #128 @ 0x80 │ │ │ │ strb r6, [r0, #140] @ 0x8c │ │ │ │ @@ -211965,17 +211965,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, pc, ip, ror #4 │ │ │ │ - addeq sl, r7, r0, ror #26 │ │ │ │ - addeq sl, r7, r0, asr #22 │ │ │ │ + addseq r2, pc, ip, lsl r2 @ │ │ │ │ + addeq sl, r7, r0, lsl sp │ │ │ │ + strdeq sl, [r7], r0 │ │ │ │ │ │ │ │ 0034c178 : │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -211992,15 +211992,15 @@ │ │ │ │ ldr r1, [pc, #1008] @ 34c5a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #138] @ 0x8a │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c250 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c250 │ │ │ │ @@ -212237,22 +212237,22 @@ │ │ │ │ cmp r5, #53 @ 0x35 │ │ │ │ beq 34c3f4 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ beq 34c3f4 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ beq 34c3f4 │ │ │ │ b 34c23c │ │ │ │ - addseq r2, pc, r4, asr #3 │ │ │ │ - umulleq sl, r7, r8, sl │ │ │ │ - @ instruction: 0x0087acb8 │ │ │ │ - addseq r2, pc, r4, lsl #5 │ │ │ │ - ldrheq r2, [pc], ip │ │ │ │ - addseq r2, pc, r4, asr r0 @ │ │ │ │ - addseq r2, pc, r8 │ │ │ │ - @ instruction: 0x009f1fd4 │ │ │ │ + addseq r2, pc, r4, ror r1 @ │ │ │ │ + addeq sl, r7, r8, asr #20 │ │ │ │ + addeq sl, r7, r8, ror #24 │ │ │ │ + addseq r2, pc, r4, lsr r2 @ │ │ │ │ + addseq r2, pc, ip, rrx │ │ │ │ + addseq r2, pc, r4 │ │ │ │ + @ instruction: 0x009f1fb8 │ │ │ │ + addseq r1, pc, r4, lsl #31 │ │ │ │ │ │ │ │ 0034c5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 34c6f8 │ │ │ │ @@ -212261,15 +212261,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #3284] @ 0xcd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c658 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c634 │ │ │ │ @@ -212326,17 +212326,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, lr │ │ │ │ b 34c6a0 │ │ │ │ - umullseq r1, pc, r0, sp @ │ │ │ │ - addeq sl, r7, ip, ror #12 │ │ │ │ - addeq sl, r7, ip, lsl #17 │ │ │ │ + addseq r1, pc, r0, asr #26 │ │ │ │ + addeq sl, r7, ip, lsl r6 │ │ │ │ + addeq sl, r7, ip, lsr r8 │ │ │ │ │ │ │ │ 0034c704 : │ │ │ │ ldrb r0, [r0, #98] @ 0x62 │ │ │ │ lsl r0, r0, #3 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034c710 : │ │ │ │ @@ -212353,39 +212353,39 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 34c7dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #172] @ 34c7fc │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #160] @ 34c800 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r1, [pc, #144] @ 34c804 │ │ │ │ and r2, r5, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [pc, #124] @ 34c808 │ │ │ │ beq 34c7d4 │ │ │ │ ldr r1, [pc, #120] @ 34c80c │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 38000c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929c40 │ │ │ │ + bl 929bf0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -212393,31 +212393,31 @@ │ │ │ │ b 34c7a8 │ │ │ │ ldr r1, [pc, #44] @ 34c810 │ │ │ │ ldr r0, [pc, #44] @ 34c814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ bl 66a64c │ │ │ │ - addseq r1, pc, r0, asr sp @ │ │ │ │ + addseq r1, pc, r0, lsl #26 │ │ │ │ @ instruction: 0x010bc6b8 │ │ │ │ - addeq sl, r7, r8, lsr #14 │ │ │ │ - addeq sl, r7, r0, lsr #15 │ │ │ │ - umulleq sl, r7, ip, r7 │ │ │ │ + ldrdeq sl, [r7], r8 │ │ │ │ + addeq sl, r7, r0, asr r7 │ │ │ │ + addeq sl, r7, ip, asr #14 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq ip, r5, ip, lsl #24 │ │ │ │ - addseq r1, pc, r4, lsl #23 │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ + @ instruction: 0x0095cbbc │ │ │ │ + addseq r1, pc, r4, lsr fp @ │ │ │ │ + addeq sl, r7, r8, lsr #13 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 34c838 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq lr, r9, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -212436,15 +212436,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34c8c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -212453,17 +212453,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d450 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 34c8ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b75be0 │ │ │ │ + b b75b90 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq sl, r7, r8, ror #12 │ │ │ │ + addeq sl, r7, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 34ca28 │ │ │ │ ldr r3, [pc, #288] @ 34ca2c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212519,65 +212519,65 @@ │ │ │ │ beq 34ca10 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 34ca48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34c950 │ │ │ │ ldr r0, [pc, #52] @ 34ca4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34c950 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, ip, r4, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq fp, r0, r4, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010bc49c │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, r7, r8, asr r5 │ │ │ │ - addeq sl, r7, r8, ror r5 │ │ │ │ + addeq sl, r7, r8, lsl #10 │ │ │ │ + addeq sl, r7, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 34caf4 │ │ │ │ ldr r2, [pc, #140] @ 34caf8 │ │ │ │ ldr r1, [pc, #140] @ 34cafc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #112] @ 34cb00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #100] @ 34cb04 │ │ │ │ ldr r1, [pc, #100] @ 34cb08 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r2, [pc, #76] @ 34cb0c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -212585,17 +212585,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, pc, ip, lsr #28 │ │ │ │ - addeq r8, r6, ip, asr #12 │ │ │ │ - addeq r7, r9, ip, lsl #15 │ │ │ │ + @ instruction: 0x009f2ddc │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ + addeq r7, r9, ip, lsr r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ @ instruction: 0x00a9e9b0 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34cb30 │ │ │ │ @@ -212801,27 +212801,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 34cfbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ccc4 │ │ │ │ ldr ip, [pc, #300] @ 34cfc0 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 34cc54 │ │ │ │ ldr ip, [pc, #268] @ 34cfb4 │ │ │ │ @@ -212841,69 +212841,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 34cfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34cc54 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 34cfc8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34cc54 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 34cfcc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ccc4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, ror #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ smlatteq fp, ip, r1, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r2, pc, r0, lsl #24 │ │ │ │ - addseq r2, pc, r8, ror #23 │ │ │ │ - addseq r2, pc, r4, ror #21 │ │ │ │ - umulleq sl, r7, ip, r3 │ │ │ │ - addseq r2, pc, r0, asr #21 │ │ │ │ - addeq sl, r7, r4, ror r3 │ │ │ │ + @ instruction: 0x009f2bb0 │ │ │ │ + umullseq r2, pc, r8, fp @ │ │ │ │ + umullseq r2, pc, r4, sl @ │ │ │ │ + addeq sl, r7, ip, asr #6 │ │ │ │ + addseq r2, pc, r0, ror sl @ │ │ │ │ + addeq sl, r7, r4, lsr #6 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r6, r0, ip, asr #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, r7, r8, asr #4 │ │ │ │ + strdeq sl, [r7], r8 │ │ │ │ andeq r6, r0, r8, lsl r2 │ │ │ │ - addeq sl, r7, r0, ror #1 │ │ │ │ - addeq sl, r7, r8, lsr #2 │ │ │ │ - addeq sl, r7, ip, lsr #3 │ │ │ │ + umulleq sl, r7, r0, r0 │ │ │ │ + ldrdeq sl, [r7], r8 │ │ │ │ + addeq sl, r7, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 34d434 │ │ │ │ ldr ip, [pc, #1100] @ 34d438 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -212929,15 +212929,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 34d120 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -212957,21 +212957,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 34d450 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 8e5df8 │ │ │ │ + bl 8e5da8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34d148 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #876] @ 34d454 │ │ │ │ ldr r3, [pc, #844] @ 34d438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212988,47 +212988,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 34d45c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 34d460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 34d0d4 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r2, [pc, #780] @ 34d464 │ │ │ │ ldr r1, [pc, #780] @ 34d468 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, fp │ │ │ │ bl 38158c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d3d4 │ │ │ │ - bl 9eeb7c │ │ │ │ + bl 9eeb2c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ecefc │ │ │ │ + bl 9eceac │ │ │ │ cmp r0, #0 │ │ │ │ blt 34d0d4 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d1fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -213050,28 +213050,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 34d24c │ │ │ │ mov r0, sl │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 34d3dc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -213131,89 +213131,89 @@ │ │ │ │ bl 27f5e0 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 34d0e0 │ │ │ │ ldr ip, [pc, #248] @ 34d484 │ │ │ │ ldr r1, [pc, #248] @ 34d488 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 34d48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 34d0d4 │ │ │ │ ldr ip, [pc, #220] @ 34d490 │ │ │ │ ldr r1, [pc, #220] @ 34d494 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 34d498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 34d0d4 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 34d1fc │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r6, r0 │ │ │ │ b 34d274 │ │ │ │ ldr ip, [pc, #160] @ 34d49c │ │ │ │ ldr r2, [pc, #160] @ 34d4a0 │ │ │ │ ldr r1, [pc, #160] @ 34d4a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 6c74c4 │ │ │ │ b 34d0d4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq fp, r8, sp, fp │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq r2, pc, r8, ror r8 @ │ │ │ │ - addeq sl, r7, r8, lsr r1 │ │ │ │ - addeq sl, r7, r0, asr r1 │ │ │ │ + addseq r2, pc, r8, lsr #16 │ │ │ │ + addeq sl, r7, r8, ror #1 │ │ │ │ + addeq sl, r7, r0, lsl #2 │ │ │ │ adceq lr, r9, r0, asr #7 │ │ │ │ tsteq fp, ip, lsl #26 │ │ │ │ - umulleq sl, r7, r0, r0 │ │ │ │ - addeq sl, r7, r0, ror r0 │ │ │ │ + addeq sl, r7, r0, asr #32 │ │ │ │ + addeq sl, r7, r0, lsr #32 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ - addeq r5, r7, r0, lsl r9 │ │ │ │ + addeq r5, r7, ip, lsr #17 │ │ │ │ + addeq r5, r7, r0, asr #17 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - addeq r9, r7, r0, ror #28 │ │ │ │ - addeq r9, r7, ip, lsl #28 │ │ │ │ + addeq r9, r7, r0, lsl lr │ │ │ │ + @ instruction: 0x00879dbc │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r9, r7, r8, ror #28 │ │ │ │ - addeq r9, r7, r4, ror #27 │ │ │ │ + addeq r9, r7, r8, lsl lr │ │ │ │ + umulleq r9, r7, r4, sp │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - umullseq r2, pc, ip, r4 @ │ │ │ │ - @ instruction: 0x00867cbc │ │ │ │ - addeq r6, r9, r0, lsl #28 │ │ │ │ + addseq r2, pc, ip, asr #8 │ │ │ │ + addeq r7, r6, ip, ror #24 │ │ │ │ + @ instruction: 0x00896db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 34d740 │ │ │ │ mov r8, r3 │ │ │ │ @@ -213331,26 +213331,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 34d768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34d55c │ │ │ │ ldr r3, [pc, #148] @ 34d76c │ │ │ │ ldr r1, [pc, #148] @ 34d770 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -213369,34 +213369,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 34d780 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34d55c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r4, lsl #18 │ │ │ │ - addseq r2, pc, ip, ror r3 @ │ │ │ │ - addseq r2, pc, r4, ror #6 │ │ │ │ + addseq r2, pc, ip, lsr #6 │ │ │ │ + addseq r2, pc, r4, lsl r3 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010bb890 │ │ │ │ andeq r7, r0, r4, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r7, r8, ror fp │ │ │ │ - addseq r2, pc, r4, asr #3 │ │ │ │ - addeq r9, r7, ip, ror sl │ │ │ │ - addseq r2, pc, r0, lsr #3 │ │ │ │ - addeq r9, r7, r4, asr sl │ │ │ │ + addeq r9, r7, r8, lsr #22 │ │ │ │ + addseq r2, pc, r4, ror r1 @ │ │ │ │ + addeq r9, r7, ip, lsr #20 │ │ │ │ + addseq r2, pc, r0, asr r1 @ │ │ │ │ + addeq r9, r7, r4, lsl #20 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r9, r7, r4, ror #22 │ │ │ │ + addeq r9, r7, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 34d900 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213410,29 +213410,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #304] @ 34d914 │ │ │ │ ldr r3, [pc, #304] @ 34d918 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 34d868 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e331c │ │ │ │ + bl 8e32cc │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 34d91c │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 34d908 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213469,42 +213469,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 34d92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34d7fc │ │ │ │ ldr r0, [pc, #64] @ 34d930 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34d7fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r2, pc, r0, lsl #2 │ │ │ │ + ldrheq r2, [pc], r0 │ │ │ │ tsteq fp, r4, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008799b0 │ │ │ │ - addeq r9, r7, r8, asr #19 │ │ │ │ + addeq r9, r7, r0, ror #18 │ │ │ │ + addeq r9, r7, r8, ror r9 │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq fp, r8, r5, fp │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r9, [r7], r0 │ │ │ │ - addeq r9, r7, r4, lsl #20 │ │ │ │ + addeq r9, r7, r0, lsr #19 │ │ │ │ + @ instruction: 0x008799b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 34e844 │ │ │ │ ldr r1, [pc, #3828] @ 34e848 │ │ │ │ @@ -213578,23 +213578,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 34e864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 34dc90 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e110 │ │ │ │ @@ -213764,15 +213764,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -213780,15 +213780,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 34e870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34dc48 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -213964,23 +213964,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 34e878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dfb4 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 34ddd0 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -214082,28 +214082,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 34e880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -214157,23 +214157,23 @@ │ │ │ │ beq 34e7fc │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 34e884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 34e854 │ │ │ │ mov r9, r6 │ │ │ │ @@ -214200,25 +214200,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 34e88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34dde8 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 34de4c │ │ │ │ b 34dbd4 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -214249,23 +214249,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 34e894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ mov r0, r2 │ │ │ │ b 34de44 │ │ │ │ ldr r3, [pc, #864] @ 34e890 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -214285,23 +214285,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 34e898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dfb4 │ │ │ │ ldr r2, [pc, #704] @ 34e87c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -214323,25 +214323,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 34e89c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34deb4 │ │ │ │ ldr r3, [pc, #512] @ 34e854 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -214364,22 +214364,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 34e8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34dcb4 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 34de44 │ │ │ │ ldr r0, [pc, #424] @ 34e8a8 │ │ │ │ @@ -214387,123 +214387,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34dc48 │ │ │ │ ldr r0, [pc, #384] @ 34e8ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dfb4 │ │ │ │ ldr r0, [pc, #356] @ 34e8b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dfb4 │ │ │ │ ldr r0, [pc, #328] @ 34e8b4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34deb4 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 34dd00 │ │ │ │ ldr r0, [pc, #288] @ 34e8b8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ ldr r0, [pc, #264] @ 34e8bc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34dcb4 │ │ │ │ ldr r0, [pc, #240] @ 34e8c0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34dde8 │ │ │ │ ldr r0, [pc, #220] @ 34e8c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ ldr r0, [pc, #196] @ 34e8c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcf0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 34e8cc │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 34dcf0 │ │ │ │ smlatbeq fp, r0, r4, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, ip, asr #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ + addeq r9, r7, ip, lsr #17 │ │ │ │ smlatbeq fp, r4, r1, fp │ │ │ │ andeq r5, r0, r8, ror #11 │ │ │ │ - addeq r9, r7, r0, asr #17 │ │ │ │ + addeq r9, r7, r0, ror r8 │ │ │ │ andeq r3, r0, r4, asr #31 │ │ │ │ - ldrdeq r9, [r7], r0 │ │ │ │ + addeq r9, r7, r0, lsl #7 │ │ │ │ andeq r5, r0, r0, lsr fp │ │ │ │ - addeq r9, r7, r0, asr r2 │ │ │ │ - addeq r9, r7, ip, asr #1 │ │ │ │ + addeq r9, r7, r0, lsl #4 │ │ │ │ + addeq r9, r7, ip, ror r0 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r9, r7, r4, lsl r1 │ │ │ │ + addeq r9, r7, r4, asr #1 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - ldrdeq r8, [r7], r8 @ │ │ │ │ + addeq r8, r7, r8, lsl #29 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ addeq r8, r7, r8, asr #28 │ │ │ │ - umulleq r8, r7, r8, lr │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ - addeq r8, r7, r4, lsr ip │ │ │ │ - addeq r8, r7, r8, lsr #31 │ │ │ │ - addeq r8, r7, r0, lsl #26 │ │ │ │ - addeq r8, r7, r8, asr sp │ │ │ │ - @ instruction: 0x00878db4 │ │ │ │ - addeq r8, r7, ip, lsr #24 │ │ │ │ - umulleq r8, r7, ip, fp │ │ │ │ - addeq r8, r7, r4, lsl lr │ │ │ │ - addeq r8, r7, r4, asr #24 │ │ │ │ - addeq r8, r7, r0, lsr #25 │ │ │ │ - addeq r8, r7, r0, lsl #26 │ │ │ │ + addeq r8, r7, r4, ror #23 │ │ │ │ + addeq r8, r7, r8, asr pc │ │ │ │ + @ instruction: 0x00878cb0 │ │ │ │ + addeq r8, r7, r8, lsl #26 │ │ │ │ + addeq r8, r7, r4, ror #26 │ │ │ │ + ldrdeq r8, [r7], ip │ │ │ │ + addeq r8, r7, ip, asr #22 │ │ │ │ + addeq r8, r7, r4, asr #27 │ │ │ │ + strdeq r8, [r7], r4 │ │ │ │ + addeq r8, r7, r0, asr ip │ │ │ │ + @ instruction: 0x00878cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 34f884 │ │ │ │ mov r6, r3 │ │ │ │ @@ -214555,15 +214555,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34ef04 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e331c │ │ │ │ + bl 8e32cc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e998 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 34f340 │ │ │ │ bhi 34ebc8 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 34f234 │ │ │ │ @@ -214597,15 +214597,15 @@ │ │ │ │ bne 34ee5c │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ef3c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e331c │ │ │ │ + bl 8e32cc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 34e934 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -214668,30 +214668,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 34f8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e990 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 34ee3c │ │ │ │ bhi 34efb8 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 34f2d4 │ │ │ │ @@ -214773,25 +214773,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #2932] @ 34f8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 34f8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebf0 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 34f17c │ │ │ │ @@ -214831,25 +214831,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #2708] @ 34f8ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 34f8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ea74 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 34f77c │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -214873,22 +214873,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 34f8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea4c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34f4a4 │ │ │ │ ldr r3, [pc, #2648] @ 34f94c │ │ │ │ @@ -214929,22 +214929,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 34f8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ea5c │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 34f358 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 34e9f8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214968,25 +214968,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #2184] @ 34f8c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 34f8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 34e9f8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215030,25 +215030,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #1944] @ 34f8cc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 34f8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -215095,15 +215095,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 34f8d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ea10 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ebf0 │ │ │ │ ldr r2, [pc, #1776] @ 34f938 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -215123,15 +215123,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #1588] @ 34f8dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 34f8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34ed3c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -215196,25 +215196,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #1304] @ 34f8e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 34f8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -215231,15 +215231,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e990 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -215251,15 +215251,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34c83c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 34f090 │ │ │ │ ldr r0, [pc, #1112] @ 34f8f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ea5c │ │ │ │ ldr r3, [pc, #1032] @ 34f8b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 34f94c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -215277,22 +215277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 34f8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34eef8 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 27ec2c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -215319,22 +215319,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 34f8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ec64 │ │ │ │ ldr r3, [pc, #860] @ 34f938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f07c │ │ │ │ @@ -215352,25 +215352,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #708] @ 34f900 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 34f904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f07c │ │ │ │ ldr r3, [pc, #720] @ 34f938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ed8c │ │ │ │ ldr r3, [pc, #720] @ 34f94c │ │ │ │ @@ -215387,25 +215387,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #576] @ 34f908 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 34f90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ed8c │ │ │ │ ldr r2, [pc, #580] @ 34f938 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f2c8 │ │ │ │ ldr r2, [pc, #580] @ 34f94c │ │ │ │ @@ -215421,25 +215421,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #448] @ 34f910 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 34f914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f2c8 │ │ │ │ ldr r2, [pc, #436] @ 34f938 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215458,25 +215458,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #308] @ 34f918 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 34f91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ee48 │ │ │ │ ldr r2, [pc, #292] @ 34f938 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ebf0 │ │ │ │ @@ -215494,112 +215494,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #172] @ 34f920 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 34f924 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34ed3c │ │ │ │ tsteq fp, r4, lsl #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq fp, ip, r4, sl │ │ │ │ @ instruction: 0x010ba4b8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009f0efc │ │ │ │ + addseq r0, pc, ip, lsr #29 │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ - addeq r8, r7, r0, asr fp │ │ │ │ - addeq r8, r7, r8, ror fp │ │ │ │ - addeq r8, r7, r8, ror #20 │ │ │ │ - addeq r8, r7, r0, asr #22 │ │ │ │ - addeq r8, r7, r0, ror r9 │ │ │ │ + addeq r8, r7, r0, lsl #22 │ │ │ │ + addeq r8, r7, r8, lsr #22 │ │ │ │ + addeq r8, r7, r8, lsl sl │ │ │ │ + strdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r0, lsr #18 │ │ │ │ andeq r6, r0, r0, ror lr │ │ │ │ - addeq r8, r7, r8, asr #23 │ │ │ │ + addeq r8, r7, r8, ror fp │ │ │ │ andeq r4, r0, ip, ror r0 │ │ │ │ - addeq r8, r7, r4, asr #23 │ │ │ │ - ldrdeq r8, [r7], r8 @ │ │ │ │ - addeq r8, r7, ip, asr #14 │ │ │ │ - addeq r8, r7, r8, lsl #16 │ │ │ │ - addeq r8, r7, r4, asr r6 │ │ │ │ - addseq r0, pc, r4, lsl #13 │ │ │ │ - strdeq r8, [r7], r0 │ │ │ │ - addeq r8, r7, r0, lsr #10 │ │ │ │ - strdeq r8, [r7], r0 │ │ │ │ - addeq r8, r7, r4, lsr r5 │ │ │ │ - @ instruction: 0x008783bc │ │ │ │ - addeq r8, r7, r0, lsr #6 │ │ │ │ - addeq r8, r7, r4, lsl r7 │ │ │ │ - addeq r8, r7, r8, ror r5 │ │ │ │ + addeq r8, r7, r4, ror fp │ │ │ │ + addeq r8, r7, r8, lsl #17 │ │ │ │ + strdeq r8, [r7], ip │ │ │ │ + @ instruction: 0x008787b8 │ │ │ │ + addeq r8, r7, r4, lsl #12 │ │ │ │ + addseq r0, pc, r4, lsr r6 @ │ │ │ │ + addeq r8, r7, r0, lsr #17 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r0, lsr #9 │ │ │ │ + addeq r8, r7, r4, ror #9 │ │ │ │ + addeq r8, r7, ip, ror #6 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r4, asr #13 │ │ │ │ + addeq r8, r7, r8, lsr #10 │ │ │ │ andeq r6, r0, r8, asr r8 │ │ │ │ - addeq r8, r7, r0, ror #8 │ │ │ │ - addeq r8, r7, r8, ror #5 │ │ │ │ - addeq r8, r7, ip, asr #2 │ │ │ │ - addeq r8, r7, ip, lsr #6 │ │ │ │ - addeq r8, r7, r0, asr #1 │ │ │ │ - addeq r8, r7, r0, asr #2 │ │ │ │ - addeq r8, r7, r8, lsr r0 │ │ │ │ - addeq r8, r7, ip, lsl #2 │ │ │ │ - addeq r7, r7, r4, lsr #31 │ │ │ │ - addeq r8, r7, r4, ror r0 │ │ │ │ - addeq r7, r7, r4, lsr #30 │ │ │ │ + addeq r8, r7, r0, lsl r4 │ │ │ │ + umulleq r8, r7, r8, r2 │ │ │ │ + strdeq r8, [r7], ip │ │ │ │ + ldrdeq r8, [r7], ip │ │ │ │ + addeq r8, r7, r0, ror r0 │ │ │ │ + strdeq r8, [r7], r0 │ │ │ │ + addeq r7, r7, r8, ror #31 │ │ │ │ + strheq r8, [r7], ip │ │ │ │ + addeq r7, r7, r4, asr pc │ │ │ │ + addeq r8, r7, r4, lsr #32 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ - addeq r7, r7, ip, ror sp │ │ │ │ - addeq r7, r7, r8, asr #27 │ │ │ │ - umulleq r7, r7, ip, ip @ │ │ │ │ + addeq r7, r7, ip, lsr #26 │ │ │ │ + addeq r7, r7, r8, ror sp │ │ │ │ + addeq r7, r7, ip, asr #24 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - addeq r7, r7, r4, asr sp │ │ │ │ - addeq r7, r7, r0, lsl ip │ │ │ │ - addeq r7, r7, r0, lsr pc │ │ │ │ + addeq r7, r7, r4, lsl #26 │ │ │ │ + addeq r7, r7, r0, asr #23 │ │ │ │ + addeq r7, r7, r0, ror #29 │ │ │ │ andeq r2, r0, r4, asr r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r7, r7, ip, lsr #26 │ │ │ │ - addeq r7, r7, ip, ror lr │ │ │ │ - @ instruction: 0x00877cb0 │ │ │ │ - addeq r7, r7, r4, ror #22 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - @ instruction: 0x00877cb4 │ │ │ │ - addeq r7, r7, r4, lsr fp │ │ │ │ - addeq r7, r7, r4, lsr sp │ │ │ │ - addeq r7, r7, r8, lsl fp │ │ │ │ - @ instruction: 0x00877bb0 │ │ │ │ - strdeq r7, [r7], r8 │ │ │ │ - addeq r7, r7, r8, lsr ip │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - @ instruction: 0x00877ab0 │ │ │ │ - umulleq r7, r7, ip, fp @ │ │ │ │ - umulleq r7, r7, r0, sl @ │ │ │ │ - addeq r7, r7, r0, asr ip │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, ip, lsr #28 │ │ │ │ + addeq r7, r7, r0, ror #24 │ │ │ │ + addeq r7, r7, r4, lsl fp │ │ │ │ + addeq r7, r7, r8, lsl #27 │ │ │ │ + addeq r7, r7, r4, ror #24 │ │ │ │ + addeq r7, r7, r4, ror #21 │ │ │ │ + addeq r7, r7, r4, ror #25 │ │ │ │ + addeq r7, r7, r8, asr #21 │ │ │ │ + addeq r7, r7, r0, ror #22 │ │ │ │ + addeq r7, r7, r8, lsr #21 │ │ │ │ + addeq r7, r7, r8, ror #23 │ │ │ │ + addeq r7, r7, r4, lsl #21 │ │ │ │ + addeq r7, r7, r8, lsl #23 │ │ │ │ + addeq r7, r7, r0, ror #20 │ │ │ │ addeq r7, r7, ip, asr #22 │ │ │ │ - addeq r7, r7, r8, asr sl │ │ │ │ - addeq r7, r7, r8, lsl #22 │ │ │ │ - addeq r7, r7, ip, lsr sl │ │ │ │ + addeq r7, r7, r0, asr #20 │ │ │ │ + addeq r7, r7, r0, lsl #24 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ addeq r7, r7, r8, lsl #20 │ │ │ │ - addeq r7, r7, ip, lsl sl │ │ │ │ - addeq r7, r7, r4, lsr fp │ │ │ │ + @ instruction: 0x00877ab8 │ │ │ │ + addeq r7, r7, ip, ror #19 │ │ │ │ + @ instruction: 0x008779b8 │ │ │ │ + addeq r7, r7, ip, asr #19 │ │ │ │ + addeq r7, r7, r4, ror #21 │ │ │ │ + addeq r7, r7, r8, lsr #19 │ │ │ │ strdeq r7, [r7], r8 │ │ │ │ - addeq r7, r7, r8, asr #20 │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ - @ instruction: 0x008779bc │ │ │ │ - addeq r7, r7, r8, ror sl │ │ │ │ - umulleq r7, r7, ip, r9 @ │ │ │ │ - addseq pc, lr, r0, asr #20 │ │ │ │ - addeq r7, r7, ip, lsr #23 │ │ │ │ - addeq r7, r7, r8, lsr r3 │ │ │ │ + addeq r7, r7, r4, lsl #21 │ │ │ │ + addeq r7, r7, ip, ror #18 │ │ │ │ + addeq r7, r7, r8, lsr #20 │ │ │ │ + addeq r7, r7, ip, asr #18 │ │ │ │ + @ instruction: 0x009ef9f0 │ │ │ │ + addeq r7, r7, ip, asr fp │ │ │ │ + addeq r7, r7, r8, ror #5 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, r7, r8, asr #24 │ │ │ │ - addeq r7, r7, ip, asr #17 │ │ │ │ - addeq r7, r7, r0, lsl ip │ │ │ │ - addeq r7, r7, r4, ror #17 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ + addeq r7, r7, ip, ror r8 │ │ │ │ + addeq r7, r7, r0, asr #23 │ │ │ │ + umulleq r7, r7, r4, r8 @ │ │ │ │ ldr r2, [pc, #-208] @ 34f928 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f318 │ │ │ │ ldr r2, [pc, #-192] @ 34f94c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -215616,26 +215616,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 34f92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f318 │ │ │ │ ldr r3, [pc, #-340] @ 34f938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f34c │ │ │ │ ldr r3, [pc, #-340] @ 34f94c │ │ │ │ @@ -215652,25 +215652,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-444] @ 34f930 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 34f934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f34c │ │ │ │ ldr r3, [pc, #-480] @ 34f938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f2e0 │ │ │ │ ldr r3, [pc, #-480] @ 34f94c │ │ │ │ @@ -215687,30 +215687,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-572] @ 34f93c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 34f940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f2e0 │ │ │ │ ldr r0, [pc, #-608] @ 34f944 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea4c │ │ │ │ ldr r1, [pc, #-632] @ 34f948 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -215731,154 +215731,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 34f950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34f194 │ │ │ │ ldr r0, [pc, #-772] @ 34f954 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34eef8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 34f958 │ │ │ │ ldr r0, [pc, #-792] @ 34f95c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f07c │ │ │ │ ldr r0, [pc, #-812] @ 34f960 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ec64 │ │ │ │ ldr r2, [pc, #-832] @ 34f964 │ │ │ │ ldr r0, [pc, #-832] @ 34f968 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ea74 │ │ │ │ ldr r2, [pc, #-852] @ 34f96c │ │ │ │ ldr r0, [pc, #-852] @ 34f970 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34ed8c │ │ │ │ ldr r2, [pc, #-872] @ 34f974 │ │ │ │ ldr r0, [pc, #-872] @ 34f978 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f2c8 │ │ │ │ ldr r2, [pc, #-900] @ 34f97c │ │ │ │ ldr r0, [pc, #-900] @ 34f980 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldr r2, [pc, #-928] @ 34f984 │ │ │ │ ldr r0, [pc, #-928] @ 34f988 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldr r2, [pc, #-956] @ 34f98c │ │ │ │ ldr r0, [pc, #-956] @ 34f990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebf0 │ │ │ │ ldr r0, [pc, #-980] @ 34f994 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34f194 │ │ │ │ ldr r2, [pc, #-1000] @ 34f998 │ │ │ │ ldr r0, [pc, #-1000] @ 34f99c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f2e0 │ │ │ │ ldr r2, [pc, #-1020] @ 34f9a0 │ │ │ │ ldr r0, [pc, #-1020] @ 34f9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebf0 │ │ │ │ ldr r2, [pc, #-1044] @ 34f9a8 │ │ │ │ ldr r0, [pc, #-1044] @ 34f9ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebf0 │ │ │ │ ldr r2, [pc, #-1068] @ 34f9b0 │ │ │ │ ldr r0, [pc, #-1068] @ 34f9b4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldr r0, [pc, #-1096] @ 34f9b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f318 │ │ │ │ ldr r2, [pc, #-1120] @ 34f9bc │ │ │ │ ldr r0, [pc, #-1120] @ 34f9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ee48 │ │ │ │ ldr r2, [pc, #-1144] @ 34f9c4 │ │ │ │ ldr r0, [pc, #-1144] @ 34f9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 34f34c │ │ │ │ ldr r3, [pc, #-1164] @ 34f9cc │ │ │ │ ldr lr, [pc, #-1164] @ 34f9d0 │ │ │ │ ldr r1, [pc, #-1164] @ 34f9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 34f9d8 │ │ │ │ @@ -215896,34 +215896,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-1244] @ 34f9e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 34f9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ ldr r2, [pc, #-1288] @ 34f9e8 │ │ │ │ ldr r0, [pc, #-1288] @ 34f9ec │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea54 │ │ │ │ │ │ │ │ 0034ff0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -215943,146 +215943,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 350124 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 34ff8c │ │ │ │ ldr r1, [pc, #416] @ 350128 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380098 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3500fc │ │ │ │ ldr r1, [pc, #384] @ 35012c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #368] @ 350130 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ee8 │ │ │ │ + bl 927e98 │ │ │ │ ldr r1, [pc, #348] @ 350134 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r1, [pc, #332] @ 350138 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d64 │ │ │ │ + bl 927d14 │ │ │ │ ldr r1, [pc, #312] @ 35013c │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #296] @ 350140 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #280] @ 350144 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #264] @ 350148 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 35014c │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r8, [pc, #248] @ 350150 │ │ │ │ ldr r1, [pc, #248] @ 350154 │ │ │ │ ldr r7, [pc, #248] @ 350158 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927f38 │ │ │ │ + bl 927ee8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #192] @ 35015c │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 3812c4 │ │ │ │ ldr r2, [pc, #132] @ 350160 │ │ │ │ ldr r1, [pc, #132] @ 350164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9309b4 │ │ │ │ + b 930964 │ │ │ │ ldr r3, [pc, #100] @ 350168 │ │ │ │ ldr r1, [pc, #100] @ 35016c │ │ │ │ ldr r0, [pc, #100] @ 350170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 350174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r7, r7, ip, asr r2 │ │ │ │ + addeq r7, r7, ip, lsl #4 │ │ │ │ smlabbeq fp, r0, lr, r8 │ │ │ │ - addseq r9, r5, ip, lsl r4 │ │ │ │ - addeq r7, r7, r0, asr ip │ │ │ │ - addeq r7, r7, r0, asr #24 │ │ │ │ - addeq ip, ip, r0, ror #2 │ │ │ │ - addeq r7, r7, r4, lsr #24 │ │ │ │ - addeq r3, ip, ip, lsr #18 │ │ │ │ - addeq r3, ip, r0, lsr #18 │ │ │ │ - strdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, r4, ror #23 │ │ │ │ - addseq pc, lr, r0, asr #16 │ │ │ │ - addeq r2, r7, ip, ror #19 │ │ │ │ - ldrsbeq r1, [r4], r4 │ │ │ │ - addeq r2, r7, r0, lsl #20 │ │ │ │ + addseq r9, r5, ip, asr #7 │ │ │ │ + addeq r7, r7, r0, lsl #24 │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + addeq ip, ip, r0, lsl r1 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ + ldrdeq r3, [ip], ip │ │ │ │ + ldrdeq r3, [ip], r0 │ │ │ │ + addeq r7, r7, r4, lsr #23 │ │ │ │ + umulleq r7, r7, r4, fp @ │ │ │ │ + @ instruction: 0x009ef7f0 │ │ │ │ + umulleq r2, r7, ip, r9 │ │ │ │ + addseq r1, r4, r4, lsl #1 │ │ │ │ + @ instruction: 0x008729b0 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - umulleq r7, r7, r8, r0 @ │ │ │ │ - strheq r7, [r7], r0 │ │ │ │ - umullseq pc, lr, r4, r7 @ │ │ │ │ - umulleq r7, r7, r0, r0 @ │ │ │ │ - addeq r7, r7, r4, asr #21 │ │ │ │ + addeq r7, r7, r8, asr #32 │ │ │ │ + addeq r7, r7, r0, rrx │ │ │ │ + addseq pc, lr, r4, asr #14 │ │ │ │ + addeq r7, r7, r0, asr #32 │ │ │ │ + addeq r7, r7, r4, ror sl │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 00350178 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00350180 : │ │ │ │ @@ -216110,44 +216110,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 350260 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b75930 │ │ │ │ + bl b758e0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl b79ac4 │ │ │ │ + bl b79a74 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3502a4 │ │ │ │ ldr r3, [pc, #188] @ 3502c4 │ │ │ │ ldr r2, [pc, #188] @ 3502c8 │ │ │ │ ldr r1, [pc, #188] @ 3502cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ecbc8 │ │ │ │ + bl 9ecb78 │ │ │ │ ldr r3, [pc, #144] @ 3502d0 │ │ │ │ ldr r1, [pc, #144] @ 3502d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38000c │ │ │ │ mov r0, r4 │ │ │ │ - bl b75964 │ │ │ │ + bl b75914 │ │ │ │ ldr r2, [pc, #112] @ 3502d8 │ │ │ │ ldr r3, [pc, #80] @ 3502bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216159,30 +216159,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3502dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, ip, lsr #24 │ │ │ │ - umullseq pc, lr, r0, r6 @ │ │ │ │ - @ instruction: 0x00864eb0 │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ + addseq pc, lr, r0, asr #12 │ │ │ │ + addeq r4, r6, r0, ror #28 │ │ │ │ + addeq r3, r9, r4, lsr #31 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq r9, r5, ip, asr r1 │ │ │ │ + addseq r9, r5, ip, lsl #2 │ │ │ │ smlabbeq fp, ip, fp, r8 │ │ │ │ - addeq r7, r7, r4, lsl #19 │ │ │ │ + addeq r7, r7, r4, lsr r9 │ │ │ │ ldr r0, [pc, #4] @ 3502ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq fp, r9, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [r1, #800] @ 0x320 │ │ │ │ mov r9, r2 │ │ │ │ @@ -216214,15 +216214,15 @@ │ │ │ │ cmp r9, ip │ │ │ │ sbcs fp, r3, r5 │ │ │ │ bcs 35033c │ │ │ │ subs r0, r9, r0 │ │ │ │ sbc r1, r3, r1 │ │ │ │ str r2, [r8] │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ add r7, r7, r0 │ │ │ │ str r7, [r8, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216233,17 +216233,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3503dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ - @ instruction: 0x009ef5f4 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, r0, lsl r9 │ │ │ │ + addseq pc, lr, r4, lsr #11 │ │ │ │ + addeq r7, r7, ip, lsr #17 │ │ │ │ + addeq r7, r7, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -216261,15 +216261,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a872cc │ │ │ │ + bl a8727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 35046c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216278,17 +216278,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d450 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 350490 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b75be0 │ │ │ │ + b b75b90 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r6, r7, r4, asr #21 │ │ │ │ + addeq r6, r7, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #504] @ 3506a8 │ │ │ │ ldr r1, [pc, #504] @ 3506ac │ │ │ │ @@ -216328,15 +216328,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #1296] @ 0x510 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, r0, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [pc, #336] @ 3506ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #340] @ 3506b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -216345,15 +216345,15 @@ │ │ │ │ bne 3506a4 │ │ │ │ ldr r3, [pc, #312] @ 3506bc │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldr r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ec2c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -216388,95 +216388,95 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3506cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35050c │ │ │ │ ldr r0, [pc, #76] @ 3506d0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35050c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, asr #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010b8894 │ │ │ │ andeq ip, r0, r0, asr r3 │ │ │ │ andeq r6, r0, r8, ror #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, r7, ip, ror r6 │ │ │ │ - @ instruction: 0x008776bc │ │ │ │ + addeq r7, r7, ip, lsr #12 │ │ │ │ + addeq r7, r7, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 350778 │ │ │ │ ldr r2, [pc, #140] @ 35077c │ │ │ │ ldr r1, [pc, #140] @ 350780 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #108] @ 350784 │ │ │ │ ldr r1, [pc, #108] @ 350788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #88] @ 35078c │ │ │ │ ldr r1, [pc, #88] @ 350790 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, lr, r0, asr #5 │ │ │ │ - addeq r4, r6, r4, asr #19 │ │ │ │ - addeq r3, r9, r8, lsl #22 │ │ │ │ + addseq pc, lr, r0, ror r2 @ │ │ │ │ + addeq r4, r6, r4, ror r9 │ │ │ │ + @ instruction: 0x00893ab8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ tsteq r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216487,32 +216487,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq pc, lr, r0, lsl #4 │ │ │ │ - addeq r6, r7, r4, lsr #19 │ │ │ │ + @ instruction: 0x009ef1b0 │ │ │ │ + addeq r6, r7, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 35080c │ │ │ │ ldr r1, [pc, #32] @ 350810 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 350814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq pc, lr, r0, asr #3 │ │ │ │ - addeq r6, r7, r0, ror #18 │ │ │ │ + addseq pc, lr, r0, ror r1 @ │ │ │ │ + addeq r6, r7, r0, lsl r9 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 350870 │ │ │ │ ldr r2, [pc, #64] @ 350874 │ │ │ │ @@ -216520,25 +216520,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #912 @ 0x390 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ - addseq pc, lr, ip, ror r1 @ │ │ │ │ - addeq r6, r7, r4, lsr r9 │ │ │ │ - addeq r7, r7, r8, asr #10 │ │ │ │ + addseq pc, lr, ip, lsr #2 │ │ │ │ + addeq r6, r7, r4, ror #17 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #1808] @ 350fa4 │ │ │ │ ldr ip, [pc, #1808] @ 350fa8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -216565,15 +216565,15 @@ │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r5, sp, #60 @ 0x3c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr lr, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ bne 350924 │ │ │ │ ldr r3, [r0, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350b00 │ │ │ │ @@ -216637,21 +216637,21 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8e5df8 │ │ │ │ + bl 8e5da8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 350b28 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #1404] @ 350fc4 │ │ │ │ ldr r3, [pc, #1372] @ 350fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216674,15 +216674,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1320] @ 350fd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ ldr r3, [pc, #1296] @ 350fd8 │ │ │ │ ldr ip, [pc, #1296] @ 350fdc │ │ │ │ ldr r1, [pc, #1296] @ 350fe0 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -216690,46 +216690,46 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ ldr ip, [pc, #1244] @ 350fe4 │ │ │ │ ldr r1, [pc, #1244] @ 350fe8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #1240] @ 350fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ str r0, [r4, #1320] @ 0x528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350ec4 │ │ │ │ - bl 9eeb7c │ │ │ │ + bl 9eeb2c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #816] @ 0x330 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ecefc │ │ │ │ + bl 9eceac │ │ │ │ cmp r0, #0 │ │ │ │ blt 350a34 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350bb4 │ │ │ │ ldr r2, [r4, #1320] @ 0x528 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -216758,15 +216758,15 @@ │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #1288] @ 0x508 │ │ │ │ str r0, [r4, #1312] @ 0x520 │ │ │ │ bls 350efc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ ldrb lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #980] @ 350ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ mov r8, ip │ │ │ │ @@ -216775,15 +216775,15 @@ │ │ │ │ umull ip, r3, lr, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r5 │ │ │ │ mla r8, lr, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldrb r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ bl 27d3a8 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ beq 350d1c │ │ │ │ @@ -216809,23 +216809,23 @@ │ │ │ │ add r0, r0, r5, lsl #3 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ ldr r3, [r4, #1112] @ 0x458 │ │ │ │ lsl r5, r5, #3 │ │ │ │ add r3, r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ adds r6, r7, r6 │ │ │ │ add r9, r9, #1 │ │ │ │ adc sl, sl, fp │ │ │ │ cmp r9, r3 │ │ │ │ bcc 350ca4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -216837,27 +216837,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 38158c │ │ │ │ ldr r3, [pc, #688] @ 351008 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ str r5, [sp] │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r8, [pc, #652] @ 35100c │ │ │ │ mov r3, #13 │ │ │ │ add lr, r4, #848 @ 0x350 │ │ │ │ strb r5, [r4, #821] @ 0x335 │ │ │ │ strh r8, [lr, #2] │ │ │ │ strb r3, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ @@ -216907,15 +216907,15 @@ │ │ │ │ add r2, r4, #908 @ 0x38c │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r1, [r4, #904] @ 0x388 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strb r3, [r4, #910] @ 0x38e │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 350a40 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ umull r3, r0, r8, lr │ │ │ │ bne 3509d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -216931,123 +216931,123 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #388] @ 351034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ str r0, [r4, #816] @ 0x330 │ │ │ │ b 350bb4 │ │ │ │ ldr r3, [pc, #356] @ 351038 │ │ │ │ ldr ip, [pc, #356] @ 35103c │ │ │ │ ldr r1, [pc, #356] @ 351040 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 351044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ ldr r3, [pc, #324] @ 351048 │ │ │ │ ldr r2, [pc, #324] @ 35104c │ │ │ │ ldr r1, [pc, #324] @ 351050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 38158c │ │ │ │ b 350d50 │ │ │ │ ldr r1, [pc, #280] @ 351054 │ │ │ │ ldr r3, [pc, #280] @ 351058 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #272] @ 35105c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 351060 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 350a34 │ │ │ │ ldr ip, [pc, #248] @ 351064 │ │ │ │ ldr r2, [pc, #248] @ 351068 │ │ │ │ ldr r1, [pc, #248] @ 35106c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 6c74c4 │ │ │ │ b 350a34 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, ip, lsr r5 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq pc, lr, r0, ror #1 │ │ │ │ - addeq r6, r7, r0, lsl #17 │ │ │ │ - umulleq r7, r7, r0, r4 @ │ │ │ │ + umullseq pc, lr, r0, r0 @ │ │ │ │ + addeq r6, r7, r0, lsr r8 │ │ │ │ + addeq r7, r7, r0, asr #8 │ │ │ │ adceq sl, r9, r4, asr #22 │ │ │ │ smlatbeq fp, ip, r3, r8 │ │ │ │ - addseq lr, lr, r0, lsl pc │ │ │ │ - addeq r6, r7, r0, asr r7 │ │ │ │ - addeq r7, r7, r4, lsl r2 │ │ │ │ + addseq lr, lr, r0, asr #29 │ │ │ │ + addeq r6, r7, r0, lsl #14 │ │ │ │ + addeq r7, r7, r4, asr #3 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - @ instruction: 0x009eeedc │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ - @ instruction: 0x008766b0 │ │ │ │ - addeq r7, r7, ip, lsr #3 │ │ │ │ + addseq lr, lr, ip, lsl #29 │ │ │ │ + addeq r7, r7, r0, lsl #5 │ │ │ │ + addeq r7, r7, r4, lsl #3 │ │ │ │ + addeq r6, r7, r0, ror #12 │ │ │ │ + addeq r7, r7, ip, asr r1 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r7, r8, ror r2 │ │ │ │ addeq r7, r7, r8, lsr #4 │ │ │ │ - addseq lr, lr, r8, lsl #25 │ │ │ │ - addeq r1, r7, ip, lsl sp │ │ │ │ - addeq r1, r7, r0, asr #26 │ │ │ │ + ldrdeq r7, [r7], r8 │ │ │ │ + addseq lr, lr, r8, lsr ip │ │ │ │ + addeq r1, r7, ip, asr #25 │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r5, r0, r1, asr r2 │ │ │ │ beq 351448 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ eorseq r2, r6, r0, lsl #14 │ │ │ │ stmdbeq r0, {r8, r9, sl} │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ eorseq r3, r0, r9, asr #2 │ │ │ │ - addseq lr, lr, ip, lsl #22 │ │ │ │ - addeq r6, r7, ip, ror r3 │ │ │ │ - addeq r6, r7, r0, lsl lr │ │ │ │ + @ instruction: 0x009eeabc │ │ │ │ + addeq r6, r7, ip, lsr #6 │ │ │ │ + addeq r6, r7, r0, asr #27 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ - @ instruction: 0x009eead4 │ │ │ │ - addeq r6, r7, r8, asr #30 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ + addseq lr, lr, r4, lsl #21 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, r8, lsl #27 │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ - addseq lr, lr, r8, lsr #21 │ │ │ │ - addeq r1, r7, r0, asr #22 │ │ │ │ - addeq r1, r7, r4, asr fp │ │ │ │ - addeq r6, r7, r0, lsr #29 │ │ │ │ - addseq lr, lr, r8, ror #20 │ │ │ │ - addeq r6, r7, r4, ror #26 │ │ │ │ + addseq lr, lr, r8, asr sl │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ + addeq r1, r7, r4, lsl #22 │ │ │ │ + addeq r6, r7, r0, asr lr │ │ │ │ + addseq lr, lr, r8, lsl sl │ │ │ │ + addeq r6, r7, r4, lsl sp │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ - addseq lr, lr, r0, asr #20 │ │ │ │ - addeq r4, r6, ip, asr #2 │ │ │ │ - umulleq r3, r9, r0, r2 │ │ │ │ + @ instruction: 0x009ee9f0 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ + addeq r3, r9, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #648] @ 351310 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #644] @ 351314 │ │ │ │ @@ -217184,50 +217184,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35112c │ │ │ │ bl 350794 │ │ │ │ bl 3507d4 │ │ │ │ ldr r0, [pc, #72] @ 35133c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35112c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, ip, lsr sp │ │ │ │ - addseq lr, lr, r0, lsr #17 │ │ │ │ - addseq lr, lr, r8, lsl #17 │ │ │ │ + addseq lr, lr, r0, asr r8 │ │ │ │ + addseq lr, lr, r8, lsr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq fp, r0, ip, r7 │ │ │ │ andeq r7, r0, r4, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r7, r4, ror #30 │ │ │ │ - umulleq r5, r7, r0, pc @ │ │ │ │ + addeq r5, r7, r4, lsl pc │ │ │ │ + addeq r5, r7, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 35149c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217241,15 +217241,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #272] @ 3514b0 │ │ │ │ ldr r3, [pc, #272] @ 3514b4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217292,42 +217292,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3514c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3513b8 │ │ │ │ ldr r0, [pc, #64] @ 3514cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3513b8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq lr, lr, r8, asr r6 │ │ │ │ + addseq lr, lr, r8, lsl #12 │ │ │ │ smlabbeq fp, r8, sl, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r5, [r7], r4 │ │ │ │ - addeq r6, r7, r8, lsl #20 │ │ │ │ + addeq r5, r7, r4, lsr #27 │ │ │ │ + @ instruction: 0x008769b8 │ │ │ │ tsteq fp, r4, asr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r7, r4, asr lr │ │ │ │ - addeq r5, r7, r8, ror #28 │ │ │ │ + addeq r5, r7, r4, lsl #28 │ │ │ │ + addeq r5, r7, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #436] @ 35169c │ │ │ │ ldr r2, [pc, #436] @ 3516a0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217357,15 +217357,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 351698 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e331c │ │ │ │ + b 8e32cc │ │ │ │ ldr r3, [pc, #320] @ 3516b0 │ │ │ │ ldr r7, [r0, #1316] @ 0x524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3515f4 │ │ │ │ ldr r3, [pc, #300] @ 3516b4 │ │ │ │ @@ -217381,22 +217381,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3516bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351520 │ │ │ │ ldr r3, [pc, #196] @ 3516c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -217415,47 +217415,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3516c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351520 │ │ │ │ ldr r0, [pc, #80] @ 3516c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351520 │ │ │ │ ldr r0, [pc, #64] @ 3516cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3515e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq fp, ip, r8, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq fp, r0, r8, r7 │ │ │ │ andeq r4, r0, ip, ror r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r6, r7, r4, r5 │ │ │ │ + addeq r6, r7, r4, asr #10 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - addeq r5, r7, r8, ror #24 │ │ │ │ - addeq r5, r7, ip, ror ip │ │ │ │ - addeq r6, r7, r0, lsr #10 │ │ │ │ + addeq r5, r7, r8, lsl ip │ │ │ │ + addeq r5, r7, ip, lsr #24 │ │ │ │ + ldrdeq r6, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #964] @ 351aac │ │ │ │ ldr r2, [pc, #964] @ 351ab0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217558,19 +217558,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc r3, r3, r0 │ │ │ │ lsl r9, r3, #3 │ │ │ │ mov r0, #1 │ │ │ │ orr r9, r9, r2, lsr #29 │ │ │ │ lsl r8, r2, #3 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ adds r2, r0, r8 │ │ │ │ adc r3, r9, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351758 │ │ │ │ ldr r3, [pc, #532] @ 351ac4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217590,23 +217590,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 351ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351758 │ │ │ │ ldr r3, [pc, #412] @ 351ad4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351724 │ │ │ │ ldr r3, [pc, #380] @ 351ac8 │ │ │ │ @@ -217623,23 +217623,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 351ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 351724 │ │ │ │ ldr r3, [pc, #284] @ 351adc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3517ac │ │ │ │ @@ -217657,34 +217657,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 351ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3517ac │ │ │ │ ldr r0, [pc, #164] @ 351ae4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 351724 │ │ │ │ ldr r0, [pc, #140] @ 351ae8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3517ac │ │ │ │ ldr r2, [pc, #124] @ 351aec │ │ │ │ ldr r3, [pc, #60] @ 351ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217693,34 +217693,34 @@ │ │ │ │ bne 351aa8 │ │ │ │ ldr r0, [pc, #92] @ 351af0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq fp, ip, r6, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010b7694 │ │ │ │ tsteq fp, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r6, [r7], r4 │ │ │ │ + addeq r6, r7, r4, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl #30 │ │ │ │ - addeq r6, r7, r4, lsl #10 │ │ │ │ + @ instruction: 0x008764b4 │ │ │ │ andeq r5, r0, r0, lsr sp │ │ │ │ - addeq r6, r7, r0, lsl #11 │ │ │ │ - addeq r6, r7, r4, lsr #9 │ │ │ │ - umulleq r6, r7, r0, r5 │ │ │ │ + addeq r6, r7, r0, lsr r5 │ │ │ │ + addeq r6, r7, r4, asr r4 │ │ │ │ + addeq r6, r7, r0, asr #10 │ │ │ │ smlabbeq fp, r4, r3, r7 │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ + addeq r6, r7, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldrb r3, [r0, #1288] @ 0x508 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1852] @ 352250 │ │ │ │ @@ -217848,15 +217848,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -217865,15 +217865,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1308] @ 352270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351be8 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 351ddc │ │ │ │ ldr r3, [pc, #1264] @ 35225c │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -217949,27 +217949,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 352278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ subs r3, r8, #14 │ │ │ │ sbc r2, r2, r2 │ │ │ │ cmp r3, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 351f14 │ │ │ │ @@ -218018,23 +218018,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 352280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ ldr r3, [pc, #656] @ 35227c │ │ │ │ ldr r8, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218054,23 +218054,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 352284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ ldrb r2, [r4, #820] @ 0x334 │ │ │ │ ldr r1, [r4, #808] @ 0x328 │ │ │ │ mov r3, r2 │ │ │ │ b 351cb0 │ │ │ │ ldr r3, [pc, #508] @ 352288 │ │ │ │ @@ -218093,24 +218093,24 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 35228c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r6, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351df0 │ │ │ │ ldr r3, [pc, #364] @ 352290 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218129,93 +218129,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 352294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351df0 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #240] @ 352298 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351be8 │ │ │ │ ldr r0, [pc, #200] @ 35229c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ ldr r0, [pc, #176] @ 3522a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35210c │ │ │ │ ldr r0, [pc, #160] @ 3522a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ ldr r0, [pc, #132] @ 3522a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 351df0 │ │ │ │ ldr r0, [pc, #116] @ 3522ac │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c98 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [fp, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq fp, ip, r2, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r4, lsl #4 │ │ │ │ andeq r5, r0, r8, ror #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r7, ip, lsl #18 │ │ │ │ + @ instruction: 0x008758bc │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r6, r7, r0, asr r1 │ │ │ │ + addeq r6, r7, r0, lsl #2 │ │ │ │ andeq r6, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x008753bc │ │ │ │ - addeq r5, r7, ip, lsr #6 │ │ │ │ + addeq r5, r7, ip, ror #6 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ - addeq r5, r7, r8, lsl #4 │ │ │ │ + @ instruction: 0x008751b8 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - addeq r5, r7, r0, asr #2 │ │ │ │ - addeq r5, r7, r0, lsl #10 │ │ │ │ strdeq r5, [r7], r0 │ │ │ │ - addeq r5, r7, r4, ror #2 │ │ │ │ - addeq r5, r7, r0, asr lr │ │ │ │ - ldrdeq r5, [r7], r0 │ │ │ │ - addeq r5, r7, ip, lsl #3 │ │ │ │ + @ instruction: 0x008754b0 │ │ │ │ + addeq r5, r7, r0, lsr #3 │ │ │ │ + addeq r5, r7, r4, lsl r1 │ │ │ │ + addeq r5, r7, r0, lsl #28 │ │ │ │ + addeq r5, r7, r0, lsl #1 │ │ │ │ + addeq r5, r7, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #3860] @ 3531dc │ │ │ │ ldr r1, [pc, #3860] @ 3531e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -218332,26 +218332,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3372] @ 3531f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ cmp r1, #0 │ │ │ │ bne 352500 │ │ │ │ @@ -218403,23 +218403,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 353200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldrb r3, [r4, #1288] @ 0x508 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352ce4 │ │ │ │ @@ -218467,27 +218467,27 @@ │ │ │ │ beq 353818 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2844] @ 353208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #812] @ 0x32c │ │ │ │ beq 3523b8 │ │ │ │ @@ -218509,22 +218509,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2700] @ 35320c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3523b8 │ │ │ │ cmp r8, #16 │ │ │ │ beq 3523c4 │ │ │ │ cmp r8, #48 @ 0x30 │ │ │ │ beq 352a64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218549,25 +218549,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 353214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ cmp r8, #144 @ 0x90 │ │ │ │ beq 352ea4 │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ @@ -218597,23 +218597,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2360] @ 35321c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3526f0 │ │ │ │ cmp r8, #128 @ 0x80 │ │ │ │ beq 352404 │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ beq 3523c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218638,25 +218638,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 353220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r1, [pc, #2168] @ 353224 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -218678,28 +218678,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 353228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352320 │ │ │ │ cmp r0, #8 │ │ │ │ bne 3526f0 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #111 @ 0x6f │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ @@ -218753,23 +218753,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 353234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ add r3, r4, #828 @ 0x33c │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ mov r1, #0 │ │ │ │ @@ -218800,24 +218800,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1576] @ 35323c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218840,39 +218840,39 @@ │ │ │ │ beq 3538c8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 353244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ mov r2, #7 │ │ │ │ mvn r3, #103 @ 0x67 │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ strb r3, [r4, #820] @ 0x334 │ │ │ │ b 3523c4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ strb r1, [r4, #1288] @ 0x508 │ │ │ │ - bl 8e331c │ │ │ │ + bl 8e32cc │ │ │ │ mov r2, #0 │ │ │ │ b 3525fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3523b4 │ │ │ │ ldr r3, [pc, #1412] @ 353298 │ │ │ │ @@ -218896,21 +218896,21 @@ │ │ │ │ b 3523c4 │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ add r5, r4, #1312 @ 0x520 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3526f0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ ldr r3, [r4, #1308] @ 0x51c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r3, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r2, #6 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ orr r3, r3, #8 │ │ │ │ @@ -218942,22 +218942,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 35324c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d4c │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352efc │ │ │ │ mov r2, r5 │ │ │ │ @@ -219106,39 +219106,39 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #424] @ 353254 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352320 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3536b0 │ │ │ │ ldr r5, [r4, #816] @ 0x330 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3534e0 │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldrb ip, [r4, #868] @ 0x364 │ │ │ │ ldr lr, [pc, #352] @ 353258 │ │ │ │ sub r3, ip, #32 │ │ │ │ lsl r3, lr, r3 │ │ │ │ lsl r2, lr, ip │ │ │ │ rsb ip, ip, #32 │ │ │ │ orr r3, r3, lr, lsr ip │ │ │ │ mov r5, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ b 352ef0 │ │ │ │ ldr r3, [pc, #368] @ 353298 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352d3c │ │ │ │ @@ -219155,110 +219155,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #212] @ 35325c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 353260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 353730 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d4c │ │ │ │ ldr r0, [pc, #148] @ 353264 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3523b8 │ │ │ │ tsteq fp, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sp, lr, r4, lsl #12 │ │ │ │ + @ instruction: 0x009ed5b4 │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, lsl #22 │ │ │ │ - addeq r5, r7, r0, ror #24 │ │ │ │ + addeq r5, r7, r0, lsl ip │ │ │ │ andeq r1, r0, ip, lsr #31 │ │ │ │ - addeq r5, r7, r8, ror #30 │ │ │ │ + addeq r5, r7, r8, lsl pc │ │ │ │ @ instruction: 0x000068b0 │ │ │ │ - umulleq r5, r7, ip, r9 │ │ │ │ - addeq r4, r7, r0, asr fp │ │ │ │ + addeq r5, r7, ip, asr #18 │ │ │ │ + addeq r4, r7, r0, lsl #22 │ │ │ │ andeq r2, r0, r8, asr #23 │ │ │ │ - addeq r5, r7, ip, ror fp │ │ │ │ + addeq r5, r7, ip, lsr #22 │ │ │ │ andeq r4, r0, r0, ror #15 │ │ │ │ - addeq r5, r7, r0, asr #20 │ │ │ │ - addeq r5, r7, r8, lsl sl │ │ │ │ + strdeq r5, [r7], r0 │ │ │ │ + addeq r5, r7, r8, asr #19 │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ - ldrdeq r4, [r7], r0 │ │ │ │ + addeq r4, r7, r0, lsl #25 │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ - addeq r5, r7, ip, asr r7 │ │ │ │ + addeq r5, r7, ip, lsl #14 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ - addeq r5, r7, r0, lsr r8 │ │ │ │ + addeq r5, r7, r0, ror #15 │ │ │ │ andeq r2, r0, r8, ror sl │ │ │ │ - addeq r5, r7, r8, lsl #10 │ │ │ │ + @ instruction: 0x008754b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ - addseq ip, lr, r2, ror #20 │ │ │ │ - @ instruction: 0x008746b0 │ │ │ │ + addeq r5, r7, ip, lsr #7 │ │ │ │ + addseq ip, lr, r2, lsl sl │ │ │ │ + addeq r4, r7, r0, ror #12 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r5, r7, r8, asr #8 │ │ │ │ - addeq r4, r7, r0, lsl #12 │ │ │ │ - addeq r4, r7, r4, lsr #2 │ │ │ │ + strdeq r5, [r7], r8 │ │ │ │ + @ instruction: 0x008745b0 │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - addseq ip, lr, lr, lsl #11 │ │ │ │ - addeq r4, r7, r8, asr #24 │ │ │ │ - addeq r4, r7, r4, lsr r2 │ │ │ │ + addeq r3, r7, r0, lsl #29 │ │ │ │ + addseq ip, lr, lr, lsr r5 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + addeq r4, r7, r4, ror #3 │ │ │ │ andeq r6, r0, ip, asr #4 │ │ │ │ - addeq r3, r7, r4, ror sl │ │ │ │ - addeq r4, r7, r4, lsl #22 │ │ │ │ - addeq r4, r7, ip, lsr pc │ │ │ │ - addeq r4, r7, r4, asr #2 │ │ │ │ + addeq r3, r7, r4, lsr #20 │ │ │ │ + @ instruction: 0x00874ab4 │ │ │ │ + addeq r4, r7, ip, ror #29 │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x00874db0 │ │ │ │ + addeq r4, r7, r0, ror #26 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r4, r7, r0, lsl #19 │ │ │ │ - addeq r4, r7, r4 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - addeq r4, r7, ip, lsr #32 │ │ │ │ - addeq r4, r7, r4, lsr #24 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - addeq r4, r7, ip, lsr #17 │ │ │ │ - addeq r4, r7, r8, lsl fp │ │ │ │ - addeq r4, r7, r8, ror sl │ │ │ │ - addeq r4, r7, r8, ror #19 │ │ │ │ - addeq r4, r7, r0, ror #25 │ │ │ │ addeq r4, r7, r0, lsr r9 │ │ │ │ - addeq r3, r7, r8, lsl r8 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - addeq r4, r7, r0, ror #15 │ │ │ │ - addeq r3, r7, r8, lsr #29 │ │ │ │ - addeq r4, r7, ip, lsr fp │ │ │ │ - umulleq r4, r7, ip, fp │ │ │ │ - andeq r4, r0, r8, rrx │ │ │ │ - addeq r4, r7, r4, lsr ip │ │ │ │ - addeq r3, r7, ip, asr #27 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - addeq r3, r7, r0, ror #27 │ │ │ │ + @ instruction: 0x00873fb4 │ │ │ │ + addeq r4, r7, ip, lsr #19 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + addeq r4, r7, ip, lsr #23 │ │ │ │ + addeq r4, r7, ip, asr r8 │ │ │ │ + addeq r4, r7, r8, asr #21 │ │ │ │ + addeq r4, r7, r8, lsr #20 │ │ │ │ + umulleq r4, r7, r8, r9 │ │ │ │ + umulleq r4, r7, r0, ip │ │ │ │ + addeq r4, r7, r0, ror #17 │ │ │ │ + addeq r3, r7, r8, asr #15 │ │ │ │ + addeq r3, r7, r8, lsl #19 │ │ │ │ + umulleq r4, r7, r0, r7 │ │ │ │ + addeq r3, r7, r8, asr lr │ │ │ │ + addeq r4, r7, ip, ror #21 │ │ │ │ + addeq r4, r7, ip, asr #22 │ │ │ │ + andeq r4, r0, r8, rrx │ │ │ │ + addeq r4, r7, r4, ror #23 │ │ │ │ + addeq r3, r7, ip, ror sp │ │ │ │ + addeq r4, r7, ip, lsr #23 │ │ │ │ + umulleq r3, r7, r0, sp │ │ │ │ cmp r3, #0 │ │ │ │ bne 353588 │ │ │ │ ldr r0, [r4, #1296] @ 0x510 │ │ │ │ ldrb r1, [r4, #867] @ 0x363 │ │ │ │ asr r3, r0, #31 │ │ │ │ lsl r3, r3, r1 │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -219281,15 +219281,15 @@ │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ lsl r1, r1, #3 │ │ │ │ str r3, [r4, #1308] @ 0x51c │ │ │ │ str r1, [r4, #1304] @ 0x518 │ │ │ │ bic r3, r2, #8 │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3523b8 │ │ │ │ ldr r3, [pc, #-296] @ 353268 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219309,22 +219309,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-404] @ 35326c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3523b8 │ │ │ │ ldr r2, [pc, #-416] @ 353270 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #7 │ │ │ │ bhi 353430 │ │ │ │ @@ -219402,33 +219402,33 @@ │ │ │ │ beq 3537a4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-752] @ 353274 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-760] @ 353278 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3531c0 │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8f80c │ │ │ │ + bl b8f7bc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r2, r7, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -219454,44 +219454,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-984] @ 353280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 352f0c │ │ │ │ ldr r0, [pc, #-996] @ 353284 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r2, [pc, #-1032] @ 353288 │ │ │ │ ldr r0, [pc, #-1032] @ 35328c │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r3, [pc, #-1064] @ 353290 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219511,22 +219511,22 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1172] @ 353294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3530cc │ │ │ │ ldr r2, [pc, #-1184] @ 353298 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3531c0 │ │ │ │ ldr r2, [pc, #-1200] @ 35329c │ │ │ │ @@ -219542,173 +219542,173 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-1268] @ 3532a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1276] @ 3532a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353570 │ │ │ │ ldr r2, [pc, #-1284] @ 3532a8 │ │ │ │ ldr r0, [pc, #-1284] @ 3532ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d4c │ │ │ │ ldr r0, [pc, #-1308] @ 3532b0 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1344] @ 3532b4 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1384] @ 3532b8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1424] @ 3532bc │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1456] @ 3532c0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1488] @ 3532c4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3531c0 │ │ │ │ ldr r0, [pc, #-1508] @ 3532c8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1540] @ 3532cc │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1576] @ 3532d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 352f0c │ │ │ │ ldr r0, [pc, #-1608] @ 3532d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3523b8 │ │ │ │ ldr r2, [pc, #-1624] @ 3532d8 │ │ │ │ ldr r0, [pc, #-1624] @ 3532dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d4c │ │ │ │ ldr r0, [pc, #-1648] @ 3532e0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r0, [pc, #-1680] @ 3532e4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3530cc │ │ │ │ ldr r3, [pc, #-1696] @ 3532e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3539ec │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [pc, #-1744] @ 3532ec │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1768] @ 3532f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526fc │ │ │ │ ldr r2, [pc, #-1792] @ 3532f4 │ │ │ │ ldr r0, [pc, #-1792] @ 3532f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3526f0 │ │ │ │ │ │ │ │ 00353a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219731,163 +219731,163 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldm r6, {r6, r7, fp} │ │ │ │ ldrh r9, [sp, #112] @ 0x70 │ │ │ │ ldrh r8, [sp, #128] @ 0x80 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #488] @ 353c6c │ │ │ │ cmp r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ beq 353a9c │ │ │ │ ldr r1, [pc, #472] @ 353c70 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380098 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 353c44 │ │ │ │ ldr r1, [pc, #440] @ 353c74 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #424] @ 353c78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #408] @ 353c7c │ │ │ │ and r2, fp, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r1, [pc, #392] @ 353c80 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r1, [pc, #376] @ 353c84 │ │ │ │ subs r2, sl, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r1, [pc, #356] @ 353c88 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #340] @ 353c8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #324] @ 353c90 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #308] @ 353c94 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #292] @ 353c98 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r1, [pc, #276] @ 353c9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 353ca0 │ │ │ │ - bl 927de4 │ │ │ │ + bl 927d94 │ │ │ │ ldr r8, [pc, #260] @ 353ca4 │ │ │ │ ldr r1, [pc, #260] @ 353ca8 │ │ │ │ ldr r7, [pc, #260] @ 353cac │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927f38 │ │ │ │ + bl 927ee8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #204] @ 353cb0 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ bl 3812c4 │ │ │ │ ldr r2, [pc, #144] @ 353cb4 │ │ │ │ ldr r1, [pc, #144] @ 353cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9309b4 │ │ │ │ + b 930964 │ │ │ │ ldr r3, [pc, #112] @ 353cbc │ │ │ │ ldr r1, [pc, #112] @ 353cc0 │ │ │ │ ldr r0, [pc, #112] @ 353cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 353cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r4, r7, r0, asr #6 │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ - addseq r5, r5, ip, lsl #18 │ │ │ │ - addeq r4, r7, r0, asr #2 │ │ │ │ - addeq r4, r7, r4, lsr r1 │ │ │ │ - addeq r8, ip, r4, asr r6 │ │ │ │ - umullseq r3, sl, ip, r5 │ │ │ │ - addeq r4, r7, r4, lsl #2 │ │ │ │ - addeq pc, fp, ip, lsl #28 │ │ │ │ - addeq pc, fp, r0, lsl #28 │ │ │ │ - ldrdeq r4, [r7], r4 @ │ │ │ │ - addeq r4, r7, r4, asr #1 │ │ │ │ - umulleq r4, r7, r4, sl │ │ │ │ - umulleq r4, r7, r0, sl │ │ │ │ - addseq fp, lr, ip, lsl #28 │ │ │ │ - addeq lr, r6, r4, lsr #29 │ │ │ │ - addseq sp, r3, ip, lsl #11 │ │ │ │ - @ instruction: 0x0086eeb8 │ │ │ │ + @ instruction: 0x009558bc │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ + addeq r4, r7, r4, ror #1 │ │ │ │ + addeq r8, ip, r4, lsl #12 │ │ │ │ + addseq r3, sl, ip, asr #10 │ │ │ │ + strheq r4, [r7], r4 @ │ │ │ │ + @ instruction: 0x008bfdbc │ │ │ │ + @ instruction: 0x008bfdb0 │ │ │ │ + addeq r4, r7, r4, lsl #1 │ │ │ │ + addeq r4, r7, r4, ror r0 │ │ │ │ + addeq r4, r7, r4, asr #20 │ │ │ │ + addeq r4, r7, r0, asr #20 │ │ │ │ + @ instruction: 0x009ebdbc │ │ │ │ + addeq lr, r6, r4, asr lr │ │ │ │ + addseq sp, r3, ip, lsr r5 │ │ │ │ + addeq lr, r6, r8, ror #28 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r3, r7, r0, asr r5 │ │ │ │ - addeq r4, r7, r4, ror #2 │ │ │ │ - addseq fp, lr, r0, ror #26 │ │ │ │ - addeq r4, r7, r4, rrx │ │ │ │ - addeq r3, r7, ip, ror pc │ │ │ │ + addeq r3, r7, r0, lsl #10 │ │ │ │ + addeq r4, r7, r4, lsl r1 │ │ │ │ + addseq fp, lr, r0, lsl sp │ │ │ │ + addeq r4, r7, r4, lsl r0 │ │ │ │ + addeq r3, r7, ip, lsr #30 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ @@ -219922,15 +219922,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 353e1c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ ldr r4, [pc, #164] @ 353e20 │ │ │ │ ldr r9, [pc, #164] @ 353e24 │ │ │ │ ldr r8, [pc, #164] @ 353e28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -219942,15 +219942,15 @@ │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ cmp r4, r7 │ │ │ │ bne 353d98 │ │ │ │ ldr r2, [pc, #88] @ 353e2c │ │ │ │ ldr r3, [pc, #64] @ 353e18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219967,75 +219967,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r4, r0, r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ adceq r7, r9, r8, asr #16 │ │ │ │ tstpeq r6, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - addeq r4, r7, r8, lsl r9 │ │ │ │ + addeq r4, r7, r8, asr #17 │ │ │ │ muleq r0, r4, r5 │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353e64 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9eec40 │ │ │ │ + bl 9eebf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353e80 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 27f5e0 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b987f4 │ │ │ │ + bl b987a4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl b9888c │ │ │ │ + bl b9883c │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 353efc │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9edf44 │ │ │ │ + bl 9edef4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b98f28 │ │ │ │ + bl b98ed8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -220085,15 +220085,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3542a8 │ │ │ │ ldr r0, [pc, #760] @ 3542ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 354014 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 35401c │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -220118,40 +220118,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3540e8 │ │ │ │ - bl 9eec40 │ │ │ │ + bl 9eebf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3540e8 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3542ac │ │ │ │ mov r0, #20 │ │ │ │ bl 27f5e0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl b987f4 │ │ │ │ + bl b987a4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl b9888c │ │ │ │ + bl b9883c │ │ │ │ ldr r3, [pc, #548] @ 3542f0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9edf44 │ │ │ │ + bl 9edef4 │ │ │ │ ldr r2, [pc, #516] @ 3542f4 │ │ │ │ ldr r3, [pc, #480] @ 3542d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220189,29 +220189,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 354300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 354030 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 354208 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r3, [pc, #256] @ 3542e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -220236,15 +220236,15 @@ │ │ │ │ bne 3542a8 │ │ │ │ ldr r0, [pc, #192] @ 354308 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353ff4 │ │ │ │ ldr r0, [pc, #184] @ 35430c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 353fa8 │ │ │ │ ldr r3, [pc, #144] @ 3542f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 354030 │ │ │ │ ldr r3, [pc, #104] @ 3542e4 │ │ │ │ @@ -220254,46 +220254,46 @@ │ │ │ │ beq 354030 │ │ │ │ b 35416c │ │ │ │ ldr r0, [pc, #124] @ 354310 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 354030 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 354314 │ │ │ │ ldr r1, [pc, #96] @ 354318 │ │ │ │ ldr r0, [pc, #96] @ 35431c │ │ │ │ ldr r2, [pc, #96] @ 354320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ @ instruction: 0x010b4eb4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq fp, r0, lr, r4 │ │ │ │ - @ instruction: 0x009ebad0 │ │ │ │ + addseq fp, lr, r0, lsl #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq fp, r4, lsr #28 │ │ │ │ - umulleq r4, r7, r0, r7 │ │ │ │ + addeq r4, r7, r0, asr #14 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ tsteq fp, r4, lsl #26 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r4, r7, r8, lsr #10 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ ldrdeq r4, [fp, -r0] │ │ │ │ - addeq r4, r7, r8, ror #8 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - addeq r4, r7, r8, lsl #9 │ │ │ │ - umullseq fp, lr, r8, sl │ │ │ │ - addeq r4, r7, r4, ror #9 │ │ │ │ - strdeq r4, [r7], r4 @ │ │ │ │ + addeq r4, r7, r8, lsl r4 │ │ │ │ + addeq r4, r7, ip, lsr #9 │ │ │ │ + addeq r4, r7, r8, lsr r4 │ │ │ │ + addseq fp, lr, r8, asr #20 │ │ │ │ + umulleq r4, r7, r4, r4 │ │ │ │ + addeq r4, r7, r4, lsr #9 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 354458 │ │ │ │ mov r8, r1 │ │ │ │ @@ -220303,35 +220303,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #244] @ 354464 │ │ │ │ ldr r1, [pc, #244] @ 354468 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #212] @ 35446c │ │ │ │ ldr r1, [pc, #212] @ 354470 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 354474 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #184] @ 354478 │ │ │ │ ldr r1, [pc, #184] @ 35447c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 354480 │ │ │ │ ldr r2, [pc, #176] @ 354484 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220344,19 +220344,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #120] @ 35448c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 354490 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -220364,29 +220364,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, lr, r8, lsl sl │ │ │ │ - addeq r0, r6, r0, ror sp │ │ │ │ - @ instruction: 0x0088feb0 │ │ │ │ - addeq r4, r7, r4, ror #8 │ │ │ │ - addeq r4, r7, r8, ror r4 │ │ │ │ - addeq r4, r7, r0, lsl #8 │ │ │ │ - strdeq r4, [r7], r4 @ │ │ │ │ + addseq fp, lr, r8, asr #19 │ │ │ │ + addeq r0, r6, r0, lsr #26 │ │ │ │ + addeq pc, r8, r0, ror #28 │ │ │ │ + addeq r4, r7, r4, lsl r4 │ │ │ │ + addeq r4, r7, r8, lsr #8 │ │ │ │ + @ instruction: 0x008743b0 │ │ │ │ + addeq r4, r7, r4, lsr #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ adceq r7, r9, r8, asr #3 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ tsteq r6, r4, ror #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - ldrdeq r4, [r7], r4 @ │ │ │ │ + addeq r4, r7, r4, lsl #7 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3544e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220422,15 +220422,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 35459c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #0 │ │ │ │ bne 354578 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -220442,19 +220442,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 3545a0 │ │ │ │ ldr r2, [pc, #32] @ 3545a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq fp, lr, ip, lsr r8 │ │ │ │ - addeq r4, r7, ip, ror r2 │ │ │ │ - addeq r4, r7, r4, ror #2 │ │ │ │ + addseq fp, lr, ip, ror #15 │ │ │ │ + addeq r4, r7, ip, lsr #4 │ │ │ │ + addeq r4, r7, r4, lsl r1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r4, r7, ip, lsl #5 │ │ │ │ + addeq r4, r7, ip, lsr r2 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 354908 │ │ │ │ ldr r3, [pc, #840] @ 35490c │ │ │ │ @@ -220472,72 +220472,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 35491c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 354920 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #756] @ 35491c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 3547ac │ │ │ │ mov r0, ip │ │ │ │ - bl 9eeb7c │ │ │ │ + bl 9eeb2c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ecefc │ │ │ │ + bl 9eceac │ │ │ │ cmp r0, #0 │ │ │ │ blt 354768 │ │ │ │ ldr r3, [pc, #640] @ 354924 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3547dc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 9f030c │ │ │ │ + bl 9f02bc │ │ │ │ ldr ip, [pc, #612] @ 354928 │ │ │ │ ldr r2, [pc, #612] @ 35492c │ │ │ │ ldr r1, [pc, #612] @ 354930 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -220551,15 +220551,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #496] @ 354940 │ │ │ │ ldr r1, [pc, #496] @ 354944 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -220583,15 +220583,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 354924 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354858 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9f030c │ │ │ │ + bl 9f02bc │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ec2c │ │ │ │ b 35471c │ │ │ │ ldr r3, [pc, #360] @ 35494c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -220611,22 +220611,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 354958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3546b0 │ │ │ │ ldr r3, [pc, #252] @ 35495c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3547c0 │ │ │ │ ldr r3, [pc, #220] @ 354950 │ │ │ │ @@ -220642,61 +220642,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 354960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3547c0 │ │ │ │ ldr r0, [pc, #132] @ 354964 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3546b0 │ │ │ │ ldr r0, [pc, #116] @ 354968 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3547c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq fp, lr, ip, ror r7 │ │ │ │ - @ instruction: 0x008741bc │ │ │ │ - addeq r4, r7, ip, lsr #1 │ │ │ │ + addseq fp, lr, ip, lsr #14 │ │ │ │ + addeq r4, r7, ip, ror #2 │ │ │ │ + addeq r4, r7, ip, asr r0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlatteq fp, r0, r7, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq fp, lr, ip, lsl #13 │ │ │ │ - strdeq r0, [r6], r0 @ │ │ │ │ - addeq pc, r8, r0, lsr fp @ │ │ │ │ - addseq fp, lr, ip, lsr #12 │ │ │ │ - umulleq r0, r6, r4, r9 │ │ │ │ - ldrdeq pc, [r8], r8 │ │ │ │ - addeq r4, r7, r8, lsr #3 │ │ │ │ + addseq fp, lr, ip, lsr r6 │ │ │ │ + addeq r0, r6, r0, lsr #19 │ │ │ │ + addeq pc, r8, r0, ror #21 │ │ │ │ + @ instruction: 0x009eb5dc │ │ │ │ + addeq r0, r6, r4, asr #18 │ │ │ │ + addeq pc, r8, r8, lsl #21 │ │ │ │ + addeq r4, r7, r8, asr r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ smlabbeq fp, r4, r6, r4 │ │ │ │ andeq r3, r0, r0, lsl #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, r7, r8, asr #31 │ │ │ │ + addeq r3, r7, r8, ror pc │ │ │ │ muleq r0, r8, r7 │ │ │ │ - @ instruction: 0x00873fb8 │ │ │ │ - addeq r3, r7, r0, ror pc │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ + addeq r3, r7, r8, ror #30 │ │ │ │ + addeq r3, r7, r0, lsr #30 │ │ │ │ + addeq r3, r7, r0, lsl #31 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 3549b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220747,17 +220747,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009eb3bc │ │ │ │ - addeq r3, r7, r4, lsl #28 │ │ │ │ - addeq r3, r7, ip, asr pc │ │ │ │ + addseq fp, lr, ip, ror #6 │ │ │ │ + @ instruction: 0x00873db4 │ │ │ │ + addeq r3, r7, ip, lsl #30 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -220862,22 +220862,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 354ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 354b00 │ │ │ │ ldr r2, [pc, #92] @ 354ca8 │ │ │ │ ldr r3, [pc, #56] @ 354c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -220885,53 +220885,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 354c80 │ │ │ │ ldr r0, [pc, #60] @ 354cac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, ip, lsr #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq fp, ip, r2, r4 │ │ │ │ andeq r3, r0, ip, lsl #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, r7, r4, ror #25 │ │ │ │ + umulleq r3, r7, r4, ip │ │ │ │ smlatbeq fp, r8, r1, r4 │ │ │ │ - addeq r3, r7, r0, ror #25 │ │ │ │ + umulleq r3, r7, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 354d0c │ │ │ │ ldr r2, [pc, #68] @ 354d10 │ │ │ │ ldr r1, [pc, #68] @ 354d14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 354d18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 354a64 │ │ │ │ - addseq fp, lr, r8, lsl #1 │ │ │ │ - addeq r3, r7, r8, asr #21 │ │ │ │ - @ instruction: 0x008739bc │ │ │ │ + addseq fp, lr, r8, lsr r0 │ │ │ │ + addeq r3, r7, r8, ror sl │ │ │ │ + addeq r3, r7, ip, ror #18 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -221213,15 +221213,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3553b8 │ │ │ │ ldr r0, [pc, #592] @ 3553e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 355070 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -221265,27 +221265,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3553f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354fbc │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 355060 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 355060 │ │ │ │ @@ -221328,15 +221328,15 @@ │ │ │ │ b 355060 │ │ │ │ ldr r0, [pc, #164] @ 3553fc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354fbc │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -221354,26 +221354,26 @@ │ │ │ │ b 355070 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r4, lsl #30 │ │ │ │ stmdacs r8, {r0} │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - umullseq sl, lr, r9, sl │ │ │ │ + addseq sl, lr, r9, asr #20 │ │ │ │ tsteq fp, ip, ror sp │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlabbeq fp, r4, ip, r3 │ │ │ │ - @ instruction: 0x008738b0 │ │ │ │ + addeq r3, r7, r0, ror #16 │ │ │ │ @ instruction: 0x000014b0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ + addeq r3, r7, ip, lsl #13 │ │ │ │ strdeq r3, [fp, -ip] │ │ │ │ - addeq r3, r7, r4, lsl #14 │ │ │ │ - addeq r3, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x008736b4 │ │ │ │ + addeq r3, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 3555c8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221388,15 +221388,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 3555d8 │ │ │ │ ldr r3, [pc, #392] @ 3555dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #380] @ 3555e0 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 355518 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -221463,47 +221463,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 355600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3554d4 │ │ │ │ ldr r0, [pc, #80] @ 355604 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3554d4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, lr, ip, lsr r9 │ │ │ │ + addseq sl, lr, ip, ror #17 │ │ │ │ smlabteq fp, r4, r9, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, r7, r4, asr r3 │ │ │ │ - addeq r3, r7, r8, asr #4 │ │ │ │ + addeq r3, r7, r4, lsl #6 │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ @ instruction: 0x010b3990 │ │ │ │ - addeq r0, r8, r8, lsr r0 │ │ │ │ + addeq pc, r7, r8, ror #31 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ - @ instruction: 0x0093a3f0 │ │ │ │ + addseq sl, r3, r0, lsr #7 │ │ │ │ andeq r5, r0, ip, lsr r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, r7, r0, ror #9 │ │ │ │ - strdeq r3, [r7], r8 │ │ │ │ + umulleq r3, r7, r0, r4 │ │ │ │ + addeq r3, r7, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 3565e8 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221518,15 +221518,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 3565f8 │ │ │ │ ldr r3, [pc, #4000] @ 3565fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #3988] @ 356600 │ │ │ │ ldr r2, [pc, #3988] @ 356604 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -221582,15 +221582,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556e0 │ │ │ │ ldr r0, [pc, #3760] @ 356610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556e0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355ebc │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -221618,30 +221618,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 355944 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 355a9c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 355944 │ │ │ │ ldr r3, [pc, #3748] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3559c4 │ │ │ │ ldr r0, [pc, #3560] @ 356614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3559c4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -221669,29 +221669,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 35661c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 356620 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 355fa4 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -221718,15 +221718,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -221769,15 +221769,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3559c4 │ │ │ │ ldr r0, [pc, #3036] @ 356628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3559c4 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -221798,15 +221798,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3559c4 │ │ │ │ ldr r0, [pc, #2924] @ 35662c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3559c4 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -221829,24 +221829,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 356634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3557a8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 356638 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -221866,24 +221866,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 35663c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355844 │ │ │ │ ldr r3, [pc, #2616] @ 356640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355a70 │ │ │ │ @@ -221900,23 +221900,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 356644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355a70 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221944,24 +221944,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 35664c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 35595c │ │ │ │ mov r0, r4 │ │ │ │ bl 353e30 │ │ │ │ @@ -221984,77 +221984,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 356654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 355794 │ │ │ │ ldr r0, [pc, #2172] @ 356658 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3558f8 │ │ │ │ ldr r0, [pc, #2140] @ 35665c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556e0 │ │ │ │ ldr r0, [pc, #2128] @ 356660 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3557a8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 356664 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 355794 │ │ │ │ ldr r0, [pc, #2072] @ 356668 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355844 │ │ │ │ ldr r0, [pc, #2044] @ 35666c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355a70 │ │ │ │ ldr r0, [pc, #2016] @ 356670 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 35595c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 356674 │ │ │ │ @@ -222085,22 +222085,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 356688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 355fb8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -222140,15 +222140,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355f7c │ │ │ │ ldr r0, [pc, #1656] @ 356690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 355f7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3556f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3556f0 │ │ │ │ @@ -222208,15 +222208,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #1392] @ 356694 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -222375,15 +222375,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #728] @ 356698 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 356e68 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -222424,15 +222424,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #532] @ 35669c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 3556f0 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35646c │ │ │ │ @@ -222471,15 +222471,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #348] @ 3566a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35656c │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -222503,92 +222503,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3566a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 356558 │ │ │ │ - addseq sl, lr, r4, lsr r7 │ │ │ │ + addseq sl, lr, r4, ror #13 │ │ │ │ @ instruction: 0x010b37bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r3, r7, ip, asr #2 │ │ │ │ - addeq r3, r7, r0, asr #32 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlabbeq fp, r8, r7, r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sl, lr, r1, lsr #9 │ │ │ │ + addseq sl, lr, r1, asr r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ - addeq r3, r7, r0, ror r6 │ │ │ │ - strdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r0, lsr #12 │ │ │ │ + addeq r3, r7, r4, lsr #7 │ │ │ │ muleq r0, r4, ip │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ - addseq sl, lr, ip, asr #4 │ │ │ │ - addseq sl, lr, r4, lsr r2 │ │ │ │ - ldrdeq r3, [r7], r4 │ │ │ │ - addeq r3, r7, r0, ror #2 │ │ │ │ + addeq r3, r7, ip, lsl #3 │ │ │ │ + @ instruction: 0x009ea1fc │ │ │ │ + addseq sl, lr, r4, ror #3 │ │ │ │ + addeq r3, r7, r4, lsl #3 │ │ │ │ + addeq r3, r7, r0, lsl r1 │ │ │ │ andeq r2, r0, r0, lsr sl │ │ │ │ - addeq r3, r7, r4, lsr r0 │ │ │ │ + addeq r2, r7, r4, ror #31 │ │ │ │ andeq r5, r0, r8, ror pc │ │ │ │ - addeq r3, r7, ip, lsl #2 │ │ │ │ + strheq r3, [r7], ip │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ - addeq r3, r7, r4, asr #3 │ │ │ │ + addeq r3, r7, r4, ror r1 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ - addeq r2, r7, r8, lsl pc │ │ │ │ + addeq r2, r7, r8, asr #29 │ │ │ │ andeq r5, r0, r0, ror #6 │ │ │ │ - addeq r3, r7, ip, ror #1 │ │ │ │ - addeq r2, r7, r8, asr sp │ │ │ │ - addeq r2, r7, r4, ror #30 │ │ │ │ - addeq r2, r7, ip, asr #27 │ │ │ │ - strheq r3, [r7], r0 │ │ │ │ - ldrdeq r2, [r7], ip │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ - addeq r2, r7, r0, lsl lr │ │ │ │ - addseq r9, lr, ip, lsl #29 │ │ │ │ - ldrdeq r2, [r7], r4 │ │ │ │ - addeq r2, r7, r8, asr #31 │ │ │ │ + umulleq r3, r7, ip, r0 │ │ │ │ + addeq r2, r7, r8, lsl #26 │ │ │ │ + addeq r2, r7, r4, lsl pc │ │ │ │ + addeq r2, r7, ip, ror sp │ │ │ │ + addeq r3, r7, r0, rrx │ │ │ │ + addeq r2, r7, ip, lsl #29 │ │ │ │ + addeq r2, r7, r8, lsr #31 │ │ │ │ + addeq r2, r7, r0, asr #27 │ │ │ │ + addseq r9, lr, ip, lsr lr │ │ │ │ + addeq r2, r7, r4, lsl #17 │ │ │ │ + addeq r2, r7, r8, ror pc │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r1, r0, ip, ror #26 │ │ │ │ - addeq r2, r7, r0, asr #31 │ │ │ │ - addseq r9, lr, r8, ror #23 │ │ │ │ - addeq r2, r7, ip, ror #30 │ │ │ │ - addeq r2, r7, r4, asr #29 │ │ │ │ - addeq r2, r7, r8, lsr #28 │ │ │ │ - addeq r2, r7, r8, ror #23 │ │ │ │ - addeq r2, r7, ip, asr ip │ │ │ │ + addeq r2, r7, r0, ror pc │ │ │ │ + umullseq r9, lr, r8, fp │ │ │ │ + addeq r2, r7, ip, lsl pc │ │ │ │ + addeq r2, r7, r4, ror lr │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + umulleq r2, r7, r8, fp │ │ │ │ + addeq r2, r7, ip, lsl #24 │ │ │ │ andeq r6, r0, r0, asr #23 │ │ │ │ - addeq r2, r7, ip, ror #22 │ │ │ │ - strdeq r2, [r7], r0 │ │ │ │ - addeq r2, r7, ip, ror #18 │ │ │ │ - addeq r2, r7, r0, ror r7 │ │ │ │ - addeq r2, r7, r4, lsl #12 │ │ │ │ + addeq r2, r7, ip, lsl fp │ │ │ │ + addeq r2, r7, r0, lsr #15 │ │ │ │ + addeq r2, r7, ip, lsl r9 │ │ │ │ + addeq r2, r7, r0, lsr #14 │ │ │ │ + @ instruction: 0x008725b4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r7, r4, ror r6 │ │ │ │ + addeq r2, r7, r4, lsr #12 │ │ │ │ andeq r5, r0, r0, lsr ip │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r7, r8, asr r5 │ │ │ │ - addeq r2, r7, r0, lsl #11 │ │ │ │ - addeq r2, r7, r8, ror r4 │ │ │ │ - addeq r2, r7, ip, lsr #8 │ │ │ │ + addeq r2, r7, r8, lsl #10 │ │ │ │ + addeq r2, r7, r0, lsr r5 │ │ │ │ + addeq r2, r7, r8, lsr #8 │ │ │ │ + ldrdeq r2, [r7], ip │ │ │ │ stmdacs r8, {r0} │ │ │ │ + addeq r2, r7, r4, ror r2 │ │ │ │ addeq r2, r7, r4, asr #5 │ │ │ │ - addeq r2, r7, r4, lsl r3 │ │ │ │ - addeq r2, r7, r8, ror r4 │ │ │ │ - addeq r2, r7, ip, lsl #3 │ │ │ │ - addeq r2, r7, r8, asr #2 │ │ │ │ + addeq r2, r7, r8, lsr #8 │ │ │ │ + addeq r2, r7, ip, lsr r1 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r7, r4, asr #6 │ │ │ │ + strdeq r2, [r7], r4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 356d38 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 356924 │ │ │ │ @@ -222645,20 +222645,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-332] @ 3566ac │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r0, [pc, #-348] @ 3566b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 356558 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 356874 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -222688,15 +222688,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-496] @ 3566b4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 356834 │ │ │ │ mov r3, #2 │ │ │ │ b 356754 │ │ │ │ @@ -222768,15 +222768,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-812] @ 3566b8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 356a74 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222814,15 +222814,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-992] @ 3566c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -222849,28 +222849,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 3566cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356a0c │ │ │ │ ldr r0, [pc, #-1164] @ 3566d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356a0c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 356264 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 356264 │ │ │ │ @@ -222878,15 +222878,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1224] @ 3566d4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 3567c4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -222897,15 +222897,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1296] @ 3566d8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 356284 │ │ │ │ bhi 356c38 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 356c50 │ │ │ │ @@ -222963,30 +222963,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1552] @ 3566e0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 356d7c │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 356d7c │ │ │ │ ldr r3, [pc, #-1576] @ 3566f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1612] @ 3566e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 3566f4 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -222995,15 +222995,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1672] @ 3566e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356d14 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -223028,21 +223028,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 3566f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355fc4 │ │ │ │ ldr r0, [pc, #-1804] @ 3566ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 355fc4 │ │ │ │ ldr r0, [pc, #-1816] @ 3566f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 355f5c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 356db0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 3556f0 │ │ │ │ @@ -223063,15 +223063,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 3566f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556f0 │ │ │ │ ldr r0, [pc, #-1932] @ 3566f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3556f0 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 356440 │ │ │ │ bhi 356ec8 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 356440 │ │ │ │ @@ -223100,141 +223100,141 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 356f40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, lr, r0, ror #28 │ │ │ │ - addeq r1, r7, r0, lsr #17 │ │ │ │ - umulleq r1, r7, r4, r7 │ │ │ │ + addseq r8, lr, r0, lsl lr │ │ │ │ + addeq r1, r7, r0, asr r8 │ │ │ │ + addeq r1, r7, r4, asr #14 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 00356f44 : │ │ │ │ ldr r3, [pc, #16] @ 356f5c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e8ed0 │ │ │ │ + addseq r8, lr, r0, lsl #29 │ │ │ │ │ │ │ │ 00356f60 : │ │ │ │ ldr r3, [pc, #20] @ 356f7c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e8eb4 │ │ │ │ + addseq r8, lr, r4, ror #28 │ │ │ │ │ │ │ │ 00356f80 : │ │ │ │ ldr r3, [pc, #20] @ 356f9c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r8, lr, r4, lr │ │ │ │ + addseq r8, lr, r4, asr #28 │ │ │ │ │ │ │ │ 00356fa0 : │ │ │ │ ldr r3, [pc, #20] @ 356fbc │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r4, ror lr │ │ │ │ + addseq r8, lr, r4, lsr #28 │ │ │ │ │ │ │ │ 00356fc0 : │ │ │ │ ldr r3, [pc, #24] @ 356fe0 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r0, asr lr │ │ │ │ + addseq r8, lr, r0, lsl #28 │ │ │ │ │ │ │ │ 00356fe4 : │ │ │ │ ldr r3, [pc, #24] @ 357004 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, lsr #28 │ │ │ │ + @ instruction: 0x009e8ddc │ │ │ │ │ │ │ │ 00357008 : │ │ │ │ ldr r3, [pc, #20] @ 357024 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, lsl #28 │ │ │ │ + @ instruction: 0x009e8dbc │ │ │ │ │ │ │ │ 00357028 : │ │ │ │ ldr r3, [pc, #20] @ 357044 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, ror #27 │ │ │ │ + umullseq r8, lr, ip, sp │ │ │ │ │ │ │ │ 00357048 : │ │ │ │ ldr r3, [pc, #20] @ 357064 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, asr #27 │ │ │ │ + addseq r8, lr, ip, ror sp │ │ │ │ │ │ │ │ 00357068 : │ │ │ │ ldr r3, [pc, #20] @ 357084 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, lsr #27 │ │ │ │ + addseq r8, lr, ip, asr sp │ │ │ │ │ │ │ │ 00357088 : │ │ │ │ ldr r3, [pc, #20] @ 3570a4 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, lsl #27 │ │ │ │ + addseq r8, lr, ip, lsr sp │ │ │ │ ldr r0, [pc, #4] @ 3570b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r4, r9, r8, asr #12 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -223262,15 +223262,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -223291,23 +223291,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 3571b8 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldr r3, [pc, #460] @ 3573ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3572f4 │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -223336,26 +223336,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3572dc │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r2, [pc, #272] @ 3573b0 │ │ │ │ ldr r3, [pc, #256] @ 3573a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223393,28 +223393,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3573c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 3571f0 │ │ │ │ ldr r0, [pc, #76] @ 3573c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 3571f0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea09b9c <__bss_end__@@Base+0xfd4ebc84> │ │ │ │ blcc fea09ba0 <__bss_end__@@Base+0xfd4ebc88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223423,40 +223423,40 @@ │ │ │ │ tsteq fp, ip, asr ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r4, asr fp │ │ │ │ blcc fea09bbc <__bss_end__@@Base+0xfd4ebca4> │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r7, ip, lsl #13 │ │ │ │ - addeq r2, r7, r4, lsr #13 │ │ │ │ + addeq r2, r7, ip, lsr r6 │ │ │ │ + addeq r2, r7, r4, asr r6 │ │ │ │ b 357144 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 92d58c │ │ │ │ + bl 92d53c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3574c4 │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 35745c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223464,26 +223464,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3574e8 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3574a0 │ │ │ │ ldr r2, [pc, #136] @ 357510 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3574c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3570b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -223521,27 +223521,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #128] @ 3575d8 │ │ │ │ ldr r1, [pc, #128] @ 3575dc │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 3575e0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3575e4 │ │ │ │ ldr lr, [pc, #92] @ 3575e8 │ │ │ │ ldr r1, [pc, #92] @ 3575ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -223552,20 +223552,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 3575f0 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r9, lr, r4, ror r5 │ │ │ │ - addeq sp, r5, r8, lsl #23 │ │ │ │ - addeq ip, r8, ip, asr #25 │ │ │ │ - addeq sp, r5, r0, lsl #23 │ │ │ │ - umulleq sp, r5, r8, fp │ │ │ │ + b 928510 │ │ │ │ + addseq r9, lr, r4, lsr #10 │ │ │ │ + addeq sp, r5, r8, lsr fp │ │ │ │ + addeq ip, r8, ip, ror ip │ │ │ │ + addeq sp, r5, r0, lsr fp │ │ │ │ + addeq sp, r5, r8, asr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ adceq r4, r9, r8, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ tsteq r6, r0, asr #28 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223645,21 +223645,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 357408 │ │ │ │ ldr r0, [pc, #28] @ 357754 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 3576ec │ │ │ │ tsteq fp, ip, lsr #14 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r7, ip, lsl #6 │ │ │ │ + @ instruction: 0x008722bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -223685,15 +223685,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3576a4 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 357784 │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 357894 │ │ │ │ @@ -223719,15 +223719,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, r4 │ │ │ │ bl 3570b8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -223749,15 +223749,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 357940 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -223771,17 +223771,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, lr, r8, ror #3 │ │ │ │ - umulleq r2, r7, r4, r1 │ │ │ │ - @ instruction: 0x008721b4 │ │ │ │ + umullseq r9, lr, r8, r1 │ │ │ │ + addeq r2, r7, r4, asr #2 │ │ │ │ + addeq r2, r7, r4, ror #2 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3579b8 │ │ │ │ ldr r2, [pc, #92] @ 3579bc │ │ │ │ @@ -223789,85 +223789,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 3570b8 │ │ │ │ - addseq r9, lr, r8, asr #2 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ - addeq r2, r7, r8, lsl r1 │ │ │ │ + ldrsheq r9, [lr], r8 │ │ │ │ + addeq r2, r7, r8, lsr #1 │ │ │ │ + addeq r2, r7, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 357a8c │ │ │ │ ldr r2, [pc, #176] @ 357a90 │ │ │ │ ldr r1, [pc, #176] @ 357a94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr ip, [pc, #128] @ 357a98 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 357a9c │ │ │ │ ldr r2, [pc, #92] @ 357aa0 │ │ │ │ ldr r1, [pc, #92] @ 357aa4 │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, lr, r8, asr #1 │ │ │ │ - addeq r2, r7, r4, ror r0 │ │ │ │ - umulleq r2, r7, r4, r0 │ │ │ │ + addseq r9, lr, r8, ror r0 │ │ │ │ + addeq r2, r7, r4, lsr #32 │ │ │ │ + addeq r2, r7, r4, asr #32 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -223879,94 +223879,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 357bfc │ │ │ │ ldr r1, [pc, #296] @ 357c00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #276] @ 357c04 │ │ │ │ ldr r1, [pc, #276] @ 357c08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #236] @ 357c0c │ │ │ │ ldr r3, [pc, #236] @ 357c10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #160] @ 357c14 │ │ │ │ ldr r1, [pc, #160] @ 357c18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #136] @ 357c1c │ │ │ │ ldr r1, [pc, #136] @ 357c20 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 92df10 │ │ │ │ + bl 92dec0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 92d58c │ │ │ │ + bl 92d53c │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq r8, lr, r8, ror #31 │ │ │ │ - addeq sl, r6, r4, lsl #31 │ │ │ │ - umulleq sl, r6, r4, pc @ │ │ │ │ - addeq r1, r7, r4, ror pc │ │ │ │ - umulleq r1, r7, r4, pc @ │ │ │ │ + umullseq r8, lr, r8, pc @ │ │ │ │ + addeq sl, r6, r4, lsr pc │ │ │ │ + addeq sl, r6, r4, asr #30 │ │ │ │ + addeq r1, r7, r4, lsr #30 │ │ │ │ + addeq r1, r7, r4, asr #30 │ │ │ │ ldrdeq r3, [r9], r4 @ │ │ │ │ - addeq r1, r7, ip, ror #30 │ │ │ │ - addeq sp, r5, r0, asr r5 │ │ │ │ - umulleq ip, r8, r4, r6 │ │ │ │ + addeq r1, r7, ip, lsl pc │ │ │ │ + addeq sp, r5, r0, lsl #10 │ │ │ │ + addeq ip, r8, r4, asr #12 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - addeq r1, r7, r0, lsl #30 │ │ │ │ + @ instruction: 0x00871eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 357d38 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -223993,16 +223993,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 357d48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c3c │ │ │ │ + bl 930964 │ │ │ │ + bl 929bec │ │ │ │ cmp r0, #0 │ │ │ │ bne 357c54 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -224026,23 +224026,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 357d4c │ │ │ │ ldr r0, [pc, #40] @ 357d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 357c68 │ │ │ │ smlatbeq fp, r8, r1, r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r8, lr, ip, lsl lr │ │ │ │ - addeq sp, r5, r8, lsr #8 │ │ │ │ - addeq ip, r8, r8, ror #10 │ │ │ │ - addseq r8, lr, r4, lsl #27 │ │ │ │ - addeq r1, r7, r8, ror sp │ │ │ │ + addseq r8, lr, ip, asr #27 │ │ │ │ + ldrdeq sp, [r5], r8 │ │ │ │ + addeq ip, r8, r8, lsl r5 │ │ │ │ + addseq r8, lr, r4, lsr sp │ │ │ │ + addeq r1, r7, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -224071,16 +224071,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c3c │ │ │ │ + bl 930964 │ │ │ │ + bl 929bec │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 357d8c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -224102,15 +224102,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 357edc │ │ │ │ ldr r0, [pc, #136] @ 357ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 357da0 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 357e24 │ │ │ │ @@ -224126,23 +224126,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 357e90 │ │ │ │ tsteq fp, r4, ror r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r8, lr, r0, ror #25 │ │ │ │ - strdeq sp, [r5], r4 │ │ │ │ - addeq ip, r8, r8, lsr r4 │ │ │ │ - addseq r8, lr, r4, asr ip │ │ │ │ - addeq r1, r7, r8, asr #24 │ │ │ │ + umullseq r8, lr, r0, ip │ │ │ │ + addeq sp, r5, r4, lsr #5 │ │ │ │ + addeq ip, r8, r8, ror #7 │ │ │ │ + addseq r8, lr, r4, lsl #24 │ │ │ │ + strdeq r1, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 35803c │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224170,26 +224170,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 35804c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c3c │ │ │ │ + bl 930964 │ │ │ │ + bl 929bec │ │ │ │ cmp r0, #0 │ │ │ │ bne 357f14 │ │ │ │ cmp r6, #0 │ │ │ │ beq 357f98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3570b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 357f88 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 35802c │ │ │ │ @@ -224205,37 +224205,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, r4 │ │ │ │ bl 3570b8 │ │ │ │ b 357f88 │ │ │ │ ldr r1, [pc, #60] @ 358050 │ │ │ │ ldr r0, [pc, #60] @ 358054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 358000 │ │ │ │ smlatteq fp, r8, lr, r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r8, lr, r8, asr fp │ │ │ │ - addeq sp, r5, r8, ror #2 │ │ │ │ - addeq ip, r8, ip, lsr #5 │ │ │ │ - umullseq r8, lr, r4, sl │ │ │ │ - addeq r1, r7, r8, lsl #21 │ │ │ │ + addseq r8, lr, r8, lsl #22 │ │ │ │ + addeq sp, r5, r8, lsl r1 │ │ │ │ + addeq ip, r8, ip, asr r2 │ │ │ │ + addseq r8, lr, r4, asr #20 │ │ │ │ + addeq r1, r7, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 358384 │ │ │ │ mov r6, r3 │ │ │ │ @@ -224280,16 +224280,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c3c │ │ │ │ + bl 930964 │ │ │ │ + bl 929bec │ │ │ │ cmp r0, #0 │ │ │ │ bne 3580ac │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -224322,15 +224322,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 3580c4 │ │ │ │ ldr r1, [pc, #484] @ 3583a8 │ │ │ │ ldr r0, [pc, #484] @ 3583ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3580c0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -224338,15 +224338,15 @@ │ │ │ │ b 3581ac │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 35834c │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 3581ac │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3581ac │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 358370 │ │ │ │ @@ -224363,15 +224363,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, r5 │ │ │ │ bl 3570b8 │ │ │ │ b 3581ac │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -224406,23 +224406,23 @@ │ │ │ │ bne 3581ac │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ b 3581ac │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 3582f4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 3581ac │ │ │ │ mov r2, #1 │ │ │ │ @@ -224436,23 +224436,23 @@ │ │ │ │ b 358278 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ - umullseq r8, lr, ip, r9 │ │ │ │ - @ instruction: 0x0085cfb0 │ │ │ │ - strdeq ip, [r8], r4 │ │ │ │ - addseq r8, lr, r0, lsr r9 │ │ │ │ - addseq r8, lr, r4, ror #17 │ │ │ │ - ldrdeq r1, [r7], r8 │ │ │ │ + addseq r8, lr, ip, asr #18 │ │ │ │ + addeq ip, r5, r0, ror #30 │ │ │ │ + addeq ip, r8, r4, lsr #1 │ │ │ │ + addseq r8, lr, r0, ror #17 │ │ │ │ + umullseq r8, lr, r4, r8 │ │ │ │ + addeq r1, r7, r8, lsl #17 │ │ │ │ ldr r0, [pc, #4] @ 3583bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrdeq r3, [r9], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ @@ -224461,36 +224461,36 @@ │ │ │ │ bic r2, r2, #12 │ │ │ │ and r3, r3, #12 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, r2 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #956] @ 0x3bc │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #964] @ 0x3c4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #348] @ 3585c8 │ │ │ │ ldr r3, [pc, #348] @ 3585cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224526,21 +224526,21 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #8 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [pc, #180] @ 3585d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3584a8 │ │ │ │ ldr r3, [pc, #164] @ 3585dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -224561,74 +224561,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3585e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3584a8 │ │ │ │ ldr r0, [pc, #52] @ 3585ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3584a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, r8, r9, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ tsteq fp, r4, asr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000059b4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r7, r4, asr r5 │ │ │ │ - umulleq r1, r7, r0, r5 │ │ │ │ + addeq r1, r7, r4, lsl #10 │ │ │ │ + addeq r1, r7, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 358670 │ │ │ │ ldr r2, [pc, #104] @ 358674 │ │ │ │ ldr r1, [pc, #104] @ 358678 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #76] @ 35867c │ │ │ │ ldr r2, [pc, #76] @ 358680 │ │ │ │ ldr r1, [pc, #76] @ 358684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #44] @ 358688 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r8, lr, r0, asr #10 │ │ │ │ - addeq ip, r5, ip, lsr #21 │ │ │ │ - strdeq fp, [r8], r0 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x009e84f0 │ │ │ │ + addeq ip, r5, ip, asr sl │ │ │ │ + addeq fp, r8, r0, lsr #23 │ │ │ │ adceq r3, r9, r8, asr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ smlatbeq r6, ip, pc, fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -224639,47 +224639,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #980] @ 0x3d4 │ │ │ │ moveq r0, r3 │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, lr, r8, lsr #9 │ │ │ │ - ldrdeq r1, [r7], r4 │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ + addseq r8, lr, r8, asr r4 │ │ │ │ + addeq r1, r7, r4, lsl #9 │ │ │ │ + addeq r1, r7, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3587a0 │ │ │ │ ldr r2, [pc, #124] @ 3587a4 │ │ │ │ ldr r1, [pc, #124] @ 3587a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 358780 │ │ │ │ mov r0, r4 │ │ │ │ bl 358454 │ │ │ │ mov r0, #0 │ │ │ │ @@ -224691,20 +224691,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #36] @ 3587ac │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ b 358758 │ │ │ │ - addseq r8, lr, r8, lsr #8 │ │ │ │ - addeq r1, r7, r0, asr r4 │ │ │ │ - addeq r1, r7, r0, ror r4 │ │ │ │ + @ instruction: 0x009e83d8 │ │ │ │ + addeq r1, r7, r0, lsl #8 │ │ │ │ + addeq r1, r7, r0, lsr #8 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #192] @ 358888 │ │ │ │ ldr r2, [pc, #192] @ 35888c │ │ │ │ @@ -224713,28 +224713,28 @@ │ │ │ │ ldr r1, [pc, #184] @ 358890 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r5, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 358844 │ │ │ │ ldr r2, [pc, #144] @ 358894 │ │ │ │ ldr r1, [pc, #144] @ 358898 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -224743,30 +224743,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3588a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, lr, r8, lsl #7 │ │ │ │ - addeq r1, r7, r8, lsr #7 │ │ │ │ - addeq r1, r7, r8, asr #7 │ │ │ │ + addseq r8, lr, r8, lsr r3 │ │ │ │ + addeq r1, r7, r8, asr r3 │ │ │ │ + addeq r1, r7, r8, ror r3 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - addeq r1, r7, ip, lsl #7 │ │ │ │ - addeq r1, r7, ip, ror #6 │ │ │ │ + addeq r1, r7, ip, lsr r3 │ │ │ │ + addeq r1, r7, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #220] @ 358998 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -224774,40 +224774,40 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 35899c │ │ │ │ ldr r1, [pc, #204] @ 3589a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #184] @ 3589a4 │ │ │ │ ldr r1, [pc, #184] @ 3589a8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #144] @ 3589ac │ │ │ │ ldr r3, [pc, #144] @ 3589b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #956 @ 0x3bc │ │ │ │ @@ -224820,21 +224820,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38148c │ │ │ │ - umullseq r8, lr, r4, r2 │ │ │ │ - addeq sl, r6, r8, lsl #3 │ │ │ │ - umulleq sl, r6, r8, r1 │ │ │ │ - umulleq r1, r7, r4, r2 │ │ │ │ - @ instruction: 0x008712b4 │ │ │ │ + addseq r8, lr, r4, asr #4 │ │ │ │ + addeq sl, r6, r8, lsr r1 │ │ │ │ + addeq sl, r6, r8, asr #2 │ │ │ │ + addeq r1, r7, r4, asr #4 │ │ │ │ + addeq r1, r7, r4, ror #4 │ │ │ │ adceq r2, r9, r0, ror lr │ │ │ │ - addeq r1, r7, r0, ror r1 │ │ │ │ + addeq r1, r7, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 358b30 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224848,15 +224848,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #304] @ 358b44 │ │ │ │ ldr r3, [pc, #304] @ 358b48 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224909,40 +224909,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 358b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358a2c │ │ │ │ ldr r0, [pc, #60] @ 358b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358a2c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r8, lr, r4, lsl #3 │ │ │ │ + addseq r8, lr, r4, lsr r1 │ │ │ │ tsteq fp, r4, lsl r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq r1, r7, r4, r1 │ │ │ │ - @ instruction: 0x008711b4 │ │ │ │ + addeq r1, r7, r4, asr #2 │ │ │ │ + addeq r1, r7, r4, ror #2 │ │ │ │ smlatteq fp, r0, r3, r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010b0398 │ │ │ │ andeq r5, r0, r4, lsr r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ - addeq r1, r7, r4, lsr #2 │ │ │ │ + addeq r1, r7, r8, lsr #1 │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #428] @ 358d28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224957,15 +224957,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #372] @ 358d3c │ │ │ │ ldr r3, [pc, #372] @ 358d40 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225033,43 +225033,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 358d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358be0 │ │ │ │ ldr r0, [pc, #68] @ 358d5c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358be0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e7fd4 │ │ │ │ + addseq r7, lr, r4, lsl #31 │ │ │ │ tsteq fp, r4, ror #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, r7, r0, ror #31 │ │ │ │ - addeq r1, r7, r0 │ │ │ │ + umulleq r0, r7, r0, pc @ │ │ │ │ + @ instruction: 0x00870fb0 │ │ │ │ tsteq fp, ip, lsr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [fp, -r4] │ │ │ │ @ instruction: 0x010b019c │ │ │ │ andeq r3, r0, r8, ror #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r7, ip, ror #30 │ │ │ │ - @ instruction: 0x00870fb0 │ │ │ │ + addeq r0, r7, ip, lsl pc │ │ │ │ + addeq r0, r7, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #572] @ 358fb4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -225085,15 +225085,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #532] @ 358fc4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #512] @ 358fc8 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 358e00 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -225160,15 +225160,15 @@ │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrb r8, [r0, #997] @ 0x3e5 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r0, #980] @ 0x3d4 │ │ │ │ bl 3583c0 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ mov r9, #0 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 358e24 │ │ │ │ ldr r3, [pc, #228] @ 358fdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358e38 │ │ │ │ ldr r3, [pc, #192] @ 358fcc │ │ │ │ @@ -225184,56 +225184,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r8, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 358fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358e38 │ │ │ │ ldr r0, [pc, #104] @ 358fe8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358df4 │ │ │ │ ldr r0, [pc, #88] @ 358fec │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 358e38 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e7dd8 │ │ │ │ + addseq r7, lr, r8, lsl #27 │ │ │ │ tsteq fp, r4, rrx │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq r0, [r7], r4 │ │ │ │ - ldrdeq r0, [r7], r8 │ │ │ │ + addeq r0, r7, r4, lsr #27 │ │ │ │ + addeq r0, r7, r8, lsl #27 │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010affb4 │ │ │ │ - addseq r7, lr, r8, lsr #25 │ │ │ │ + addseq r7, lr, r8, asr ip │ │ │ │ andeq r5, r0, ip, lsl fp │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r7, r8, asr #27 │ │ │ │ - umulleq r0, r7, r0, sp │ │ │ │ - strdeq r0, [r7], ip │ │ │ │ + addeq r0, r7, r8, ror sp │ │ │ │ + addeq r0, r7, r0, asr #26 │ │ │ │ + addeq r0, r7, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #612] @ 35926c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -225248,15 +225248,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #556] @ 359280 │ │ │ │ mov r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ str r5, [r0, #972] @ 0x3cc │ │ │ │ tst r3, #1 │ │ │ │ beq 359078 │ │ │ │ @@ -225280,15 +225280,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #920 @ 0x398 │ │ │ │ add r1, r0, #996 @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ cmp r0, r5 │ │ │ │ ble 359114 │ │ │ │ ldr r3, [pc, #428] @ 359288 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3591c4 │ │ │ │ @@ -225304,15 +225304,15 @@ │ │ │ │ bl 3583c0 │ │ │ │ b 359078 │ │ │ │ ldr r2, [pc, #368] @ 35928c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ beq 3590d4 │ │ │ │ ldr r3, [pc, #328] @ 359288 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -225335,21 +225335,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 35929c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359078 │ │ │ │ ldr r3, [pc, #212] @ 3592a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3590e8 │ │ │ │ ldr r3, [pc, #180] @ 359294 │ │ │ │ @@ -225366,50 +225366,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3592a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3590e8 │ │ │ │ ldr r0, [pc, #92] @ 3592a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3590e8 │ │ │ │ ldr r0, [pc, #76] @ 3592ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359078 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, lr, r8, asr #22 │ │ │ │ + @ instruction: 0x009e7af8 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, r7, r4, ror fp │ │ │ │ - addeq r0, r7, r4, asr fp │ │ │ │ + addeq r0, r7, r4, lsr #22 │ │ │ │ + addeq r0, r7, r4, lsl #22 │ │ │ │ smlatbeq sl, r0, sp, pc @ │ │ │ │ tstpeq sl, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r7, r4, lsr #24 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ andeq r2, r0, ip, asr #15 │ │ │ │ - addeq r0, r7, r0, asr ip │ │ │ │ - addeq r0, r7, ip, lsl #25 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ + addeq r0, r7, r0, lsl #24 │ │ │ │ + addeq r0, r7, ip, lsr ip │ │ │ │ + addeq r0, r7, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1016] @ 3596c4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -225427,15 +225427,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #952] @ 3596d8 │ │ │ │ ldr r3, [pc, #952] @ 3596dc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -225488,15 +225488,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359504 │ │ │ │ ldr r0, [pc, #752] @ 3596ec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #732] @ 3596f0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #16 │ │ │ │ bhi 359350 │ │ │ │ ldrsb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -225559,15 +225559,15 @@ │ │ │ │ ldr r3, [pc, #464] @ 3596e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3594e0 │ │ │ │ ldr r0, [pc, #476] @ 359700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3594e0 │ │ │ │ ldr r3, [r5, #980] @ 0x3d4 │ │ │ │ and r8, r8, #12 │ │ │ │ bic r3, r3, r8 │ │ │ │ ldr r2, [pc, #452] @ 359704 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #384] @ 3596c8 │ │ │ │ @@ -225616,25 +225616,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 359714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359338 │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [pc, #212] @ 359718 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #124] @ 3596c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225661,44 +225661,44 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3593fc │ │ │ │ ldr r0, [pc, #116] @ 359724 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359338 │ │ │ │ tstpeq sl, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, lr, r0, ror #16 │ │ │ │ - addeq r0, r7, r4, lsr #17 │ │ │ │ - addeq r0, r7, r8, lsl #17 │ │ │ │ + addseq r7, lr, r0, lsl r8 │ │ │ │ + addeq r0, r7, r4, asr r8 │ │ │ │ + addeq r0, r7, r8, lsr r8 │ │ │ │ ldrdeq pc, [sl, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlabbeq sl, r8, sl, pc @ │ │ │ │ tstpeq sl, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ - addeq r0, r7, r4, lsl #24 │ │ │ │ - addseq r7, lr, sp, lsr #14 │ │ │ │ + @ instruction: 0x00870bb4 │ │ │ │ + @ instruction: 0x009e76dd │ │ │ │ smlabteq sl, r0, r9, pc @ │ │ │ │ tstpeq sl, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ - addeq r0, r7, r8, lsr #21 │ │ │ │ + addeq r0, r7, r8, asr sl │ │ │ │ @ instruction: 0x010af8b0 │ │ │ │ tstpeq sl, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r0, lsr #17 │ │ │ │ smlatbeq sl, ip, r7, pc @ │ │ │ │ tstpeq sl, r4, ror r7 @ p-variant is OBSOLETE │ │ │ │ - addeq r0, r7, ip, lsl #19 │ │ │ │ - addeq r0, r7, r8, asr #17 │ │ │ │ + addeq r0, r7, ip, lsr r9 │ │ │ │ + addeq r0, r7, r8, ror r8 │ │ │ │ ldr r0, [pc, #4] @ 359734 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ strdeq r2, [r9], r8 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr lr, [r0, #968] @ 0x3c8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ands ip, r3, #8 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -225713,60 +225713,60 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ andne ip, lr, #256 @ 0x100 │ │ │ │ orrs r3, r3, ip │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 359828 │ │ │ │ ldr r2, [pc, #128] @ 35982c │ │ │ │ ldr r1, [pc, #128] @ 359830 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #100] @ 359834 │ │ │ │ ldr r2, [pc, #100] @ 359838 │ │ │ │ ldr r1, [pc, #100] @ 35983c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r0, [pc, #68] @ 359840 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ 359844 │ │ │ │ add r0, pc, r0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r7, lr, r4, ror #8 │ │ │ │ - addeq fp, r5, ip, lsl #18 │ │ │ │ - addeq sl, r8, r0, asr sl │ │ │ │ + b 928510 │ │ │ │ + addseq r7, lr, r4, lsl r4 │ │ │ │ + @ instruction: 0x0085b8bc │ │ │ │ + addeq sl, r8, r0, lsl #20 │ │ │ │ adceq r2, r9, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ - addeq r0, r7, ip, ror r8 │ │ │ │ + addeq r0, r7, ip, lsr #16 │ │ │ │ smlatteq r6, r4, pc, sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ 359908 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -225775,52 +225775,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 35990c │ │ │ │ ldr r1, [pc, #152] @ 359910 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #132] @ 359914 │ │ │ │ ldr r2, [pc, #132] @ 359918 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #96] @ 35991c │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1012 @ 0x3f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38148c │ │ │ │ - @ instruction: 0x009e73b4 │ │ │ │ - addeq r9, r6, r4, ror #3 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addeq r0, r7, r0, lsr #16 │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ + addseq r7, lr, r4, ror #6 │ │ │ │ + umulleq r9, r6, r4, r1 │ │ │ │ + addeq r9, r6, r4, lsr #3 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r0, lsr #15 │ │ │ │ adceq r1, r9, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #972] @ 359d08 │ │ │ │ @@ -225833,15 +225833,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ - bl a8997c │ │ │ │ + bl a8992c │ │ │ │ ldr r8, [pc, #920] @ 359d10 │ │ │ │ mov r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ strb r3, [sp, #31] │ │ │ │ cmp r0, #0 │ │ │ │ beq 359a34 │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ @@ -225900,15 +225900,15 @@ │ │ │ │ ldr r0, [pc, #716] @ 359d30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3599d4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #992] @ 0x3e0 │ │ │ │ b 3599d4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ @@ -225948,15 +225948,15 @@ │ │ │ │ beq 359c80 │ │ │ │ tst r6, #2 │ │ │ │ beq 359b3c │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ tst r3, #2 │ │ │ │ bne 359b3c │ │ │ │ mov r0, r9 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #980] @ 0x3d4 │ │ │ │ b 3599d4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -225966,15 +225966,15 @@ │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ strb r6, [sp, #31] │ │ │ │ tst r3, #4 │ │ │ │ beq 3599d4 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldr r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ bic r2, r2, #8192 @ 0x2000 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -226006,37 +226006,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 359d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3599a0 │ │ │ │ ldr r2, [pc, #236] @ 359d48 │ │ │ │ ldr r1, [pc, #236] @ 359d4c │ │ │ │ ldr r0, [pc, #236] @ 359d50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3599d4 │ │ │ │ ldr r2, [pc, #204] @ 359d54 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r2, [pc, #200] @ 359d58 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, #192] @ 359d5c │ │ │ │ @@ -226047,66 +226047,66 @@ │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, r4, #992 @ 0x3e0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r2, [r4, #1000] @ 0x3e8 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r4 │ │ │ │ bl 359738 │ │ │ │ orr r6, r6, #1 │ │ │ │ b 359b20 │ │ │ │ ldr r0, [pc, #120] @ 359d60 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3599a0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010af4b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq sl, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tstpeq sl, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - addseq r7, lr, ip, lsr #3 │ │ │ │ - addeq r3, sp, r8, asr #21 │ │ │ │ - @ instruction: 0x009e71b4 │ │ │ │ - addeq r0, r7, ip, asr #12 │ │ │ │ - @ instruction: 0x008706bc │ │ │ │ + addseq r7, lr, ip, asr r1 │ │ │ │ + addeq r3, sp, r8, ror sl │ │ │ │ + addseq r7, lr, r4, ror #2 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + addeq r0, r7, ip, ror #12 │ │ │ │ ldrdeq fp, [r0], -r6 │ │ │ │ @ instruction: 0x00009db0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r7, r4, ror r4 │ │ │ │ - @ instruction: 0x009e6fb4 │ │ │ │ - addeq r0, r7, ip, asr #8 │ │ │ │ - addeq r0, r7, r0, ror #9 │ │ │ │ + addeq r0, r7, r4, lsr #8 │ │ │ │ + addseq r6, lr, r4, ror #30 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + umulleq r0, r7, r0, r4 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ - addeq r0, r7, r0, lsl r4 │ │ │ │ + addeq r0, r7, r0, asr #7 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r2, r0 │ │ │ │ ands r0, r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r2, #952 @ 0x3b8 │ │ │ │ - bl b74794 │ │ │ │ + bl b74744 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -226119,23 +226119,23 @@ │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 359ddc │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 359de8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #16] @ 359e08 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e870 │ │ │ │ + b b8e820 │ │ │ │ andeq r7, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #472] @ 359ffc │ │ │ │ ldr r3, [pc, #472] @ 35a000 │ │ │ │ @@ -226144,37 +226144,37 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl a8997c │ │ │ │ + bl a8992c │ │ │ │ ldr r5, [pc, #432] @ 35a004 │ │ │ │ ldr r9, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc, r5 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq 359f54 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #408] @ 35a008 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 359f60 │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74794 │ │ │ │ + bl b74744 │ │ │ │ cmp r0, #3 │ │ │ │ bhi 359f18 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b747a8 │ │ │ │ + bl b74758 │ │ │ │ ldr r2, [r4, #972] @ 0x3cc │ │ │ │ orr r1, r2, #1 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ add r0, r0, #3 │ │ │ │ cmp r9, r0, lsr #2 │ │ │ │ ldrls r3, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -226197,24 +226197,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359ff8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 359738 │ │ │ │ mov r0, r5 │ │ │ │ - bl b747a8 │ │ │ │ + bl b74758 │ │ │ │ mov r7, #4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ orreq r8, r6, #24576 @ 0x6000 │ │ │ │ movne r8, r6 │ │ │ │ and r1, r8, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl b74254 │ │ │ │ + bl b74204 │ │ │ │ subs r7, r7, #1 │ │ │ │ lsr r8, r8, #8 │ │ │ │ bne 359f38 │ │ │ │ b 359e9c │ │ │ │ ldr r7, [pc, #180] @ 35a010 │ │ │ │ add r7, pc, r7 │ │ │ │ b 359e68 │ │ │ │ @@ -226236,42 +226236,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 35a020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359e7c │ │ │ │ ldr r0, [pc, #60] @ 35a024 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 359e7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [sl, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq sl, r0, pc, lr @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ - addeq r3, sp, r8, lsr #11 │ │ │ │ + addeq r3, sp, r8, asr r5 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r0, r7, ip, r1 │ │ │ │ - @ instruction: 0x008701b0 │ │ │ │ + addeq r0, r7, ip, asr #2 │ │ │ │ + addeq r0, r7, r0, ror #2 │ │ │ │ ldr r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #972] @ 0x3cc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ @@ -226307,15 +226307,15 @@ │ │ │ │ add r9, r0, #1016 @ 0x3f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl a8997c │ │ │ │ + bl a8992c │ │ │ │ lsr r3, r7, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ ldr r8, [pc, #740] @ 35a3cc │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsr r2, r5, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -226388,15 +226388,15 @@ │ │ │ │ b 35a11c │ │ │ │ ldr sl, [r4, #976] @ 0x3d0 │ │ │ │ mov r9, #0 │ │ │ │ b 35a11c │ │ │ │ add r3, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b74768 │ │ │ │ + bl b74718 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne fp, #0 │ │ │ │ beq 35a2e4 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 35a30c │ │ │ │ mov sl, fp │ │ │ │ @@ -226426,39 +226426,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 35a3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35a13c │ │ │ │ mov fp, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b743d0 │ │ │ │ + bl b74380 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr fp, fp, r0, lsl r3 │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, #32 │ │ │ │ bne 35a2e8 │ │ │ │ b 35a228 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b747a8 │ │ │ │ + bl b74758 │ │ │ │ and sl, sl, #63 @ 0x3f │ │ │ │ orr fp, fp, #32768 @ 0x8000 │ │ │ │ add r0, r0, #3 │ │ │ │ cmp sl, r0, lsr #2 │ │ │ │ ldrhi r1, [r4, #968] @ 0x3c8 │ │ │ │ lsr r3, r0, #2 │ │ │ │ bichi r1, r1, #512 @ 0x200 │ │ │ │ @@ -226472,52 +226472,52 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359738 │ │ │ │ mov r0, r4 │ │ │ │ bl 359db0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 35a234 │ │ │ │ ldr r2, [pc, #120] @ 35a3f0 │ │ │ │ ldr r1, [pc, #120] @ 35a3f4 │ │ │ │ ldr r0, [pc, #120] @ 35a3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35a114 │ │ │ │ ldr r0, [pc, #88] @ 35a3fc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35a13c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, asr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r4, lsl #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010aecb0 │ │ │ │ - addseq r6, lr, r2, ror #20 │ │ │ │ - addeq r3, sp, r0, asr r3 │ │ │ │ + addseq r6, lr, r2, lsl sl │ │ │ │ + addeq r3, sp, r0, lsl #6 │ │ │ │ strheq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, r6, r4, ror #29 │ │ │ │ - umullseq r6, lr, r8, r8 │ │ │ │ - addeq pc, r6, ip, lsr #26 │ │ │ │ - addeq pc, r6, r0, asr #27 │ │ │ │ - addeq pc, r6, r8, asr #28 │ │ │ │ + umulleq pc, r6, r4, lr @ │ │ │ │ + addseq r6, lr, r8, asr #16 │ │ │ │ + ldrdeq pc, [r6], ip │ │ │ │ + addeq pc, r6, r0, ror sp @ │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov r1, #22528 @ 0x5800 │ │ │ │ b 359e0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -226530,15 +226530,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #140] @ 35a4e8 │ │ │ │ ldr r1, [pc, #140] @ 35a4ec │ │ │ │ ldr r7, [pc, #140] @ 35a4f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ @@ -226550,32 +226550,32 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #976] @ 0x3d0 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq r6, lr, r0, ror #15 │ │ │ │ - addeq pc, r6, ip, asr #24 │ │ │ │ - addeq pc, r6, r8, ror #24 │ │ │ │ + umullseq r6, lr, r0, r7 │ │ │ │ + strdeq pc, [r6], ip │ │ │ │ + addeq pc, r6, r8, lsl ip @ │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226585,52 +226585,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl b74204 │ │ │ │ + bl b741b4 │ │ │ │ ldr r0, [pc, #120] @ 35a5c4 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ str r5, [sp] │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r3, [pc, #88] @ 35a5c8 │ │ │ │ ldr r2, [pc, #88] @ 35a5cc │ │ │ │ ldr r1, [pc, #88] @ 35a5d0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, lr, r4, lsl #14 │ │ │ │ - addeq pc, r6, r0, ror fp @ │ │ │ │ - addeq pc, r6, r8, lsl #23 │ │ │ │ + @ instruction: 0x009e66b4 │ │ │ │ + addeq pc, r6, r0, lsr #22 │ │ │ │ + addeq pc, r6, r8, lsr fp @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ ldr r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -226649,29 +226649,29 @@ │ │ │ │ and r1, r1, #8704 @ 0x2200 │ │ │ │ orr r3, r3, r0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ ldr r0, [r2, #1012] @ 0x3f4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r2, #968] @ 0x3c8 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 35a654 │ │ │ │ ldr r3, [pc, #32] @ 35a664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r6, lr, r8, asr r6 │ │ │ │ + addseq r6, lr, r8, lsl #12 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -226679,15 +226679,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 35a6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r1, r9, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 35a738 │ │ │ │ mov r4, r1 │ │ │ │ @@ -226697,15 +226697,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -226715,18 +226715,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 35a72c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c784 │ │ │ │ - addseq r6, lr, ip, asr #11 │ │ │ │ - @ instruction: 0x0086fbb8 │ │ │ │ - ldrdeq pc, [r6], r0 │ │ │ │ + b 92c734 │ │ │ │ + addseq r6, lr, ip, ror r5 │ │ │ │ + addeq pc, r6, r8, ror #22 │ │ │ │ + addeq pc, r6, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 35a9b0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 35a9b4 │ │ │ │ @@ -226734,15 +226734,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 35a9bc │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -226784,15 +226784,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 35a978 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a87c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -226865,27 +226865,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 35a868 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a87c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 35a868 │ │ │ │ - addseq r6, lr, r4, lsr r5 │ │ │ │ - addeq pc, r6, r4, asr #22 │ │ │ │ - addeq pc, r6, r4, ror #22 │ │ │ │ - addseq r6, lr, ip, asr #9 │ │ │ │ + addseq r6, lr, r4, ror #9 │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ + addeq pc, r6, r4, lsl fp @ │ │ │ │ + addseq r6, lr, ip, ror r4 │ │ │ │ bge fee05474 <__bss_end__@@Base+0xfd8e755c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -226955,17 +226955,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 35ab00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bge fee055a4 <__bss_end__@@Base+0xfd8e768c> │ │ │ │ - addseq r6, lr, r0, asr #3 │ │ │ │ - ldrdeq pc, [r6], ip │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ + addseq r6, lr, r0, ror r1 │ │ │ │ + addeq pc, r6, ip, lsl #15 │ │ │ │ + addeq pc, r6, ip, lsr #15 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 35ac50 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226974,25 +226974,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 35ac54 │ │ │ │ ldr r1, [pc, #292] @ 35ac58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #272] @ 35ac5c │ │ │ │ ldr r1, [pc, #272] @ 35ac60 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #240] @ 35ac64 │ │ │ │ ldr r1, [pc, #240] @ 35ac68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 35ac6c │ │ │ │ @@ -227029,44 +227029,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #112] @ 35ac98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, lr, ip, ror r1 │ │ │ │ - umulleq sl, r5, r4, r5 │ │ │ │ - ldrdeq r9, [r8], r4 │ │ │ │ - addeq pc, r6, r0, asr #14 │ │ │ │ - addeq pc, r6, r8, asr r7 @ │ │ │ │ + addseq r6, lr, ip, lsr #2 │ │ │ │ + addeq sl, r5, r4, asr #10 │ │ │ │ + addeq r9, r8, r4, lsl #13 │ │ │ │ + strdeq pc, [r6], r0 │ │ │ │ + addeq pc, r6, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq pc, r6, r4, lsl #14 │ │ │ │ + @ instruction: 0x0086f6b4 │ │ │ │ smlatteq r6, r8, lr, r9 │ │ │ │ umlaleq r0, r9, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 35adbc │ │ │ │ @@ -227152,28 +227152,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, ip, lsr #29 │ │ │ │ - ldrdeq pc, [r6], r4 │ │ │ │ - addeq pc, r6, r0, asr #9 │ │ │ │ + addseq r5, lr, ip, asr lr │ │ │ │ + addeq pc, r6, r4, lsl #9 │ │ │ │ + addeq pc, r6, r0, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 35aeac │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -227182,28 +227182,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, r4, lsr lr │ │ │ │ - addeq pc, r6, ip, asr r4 @ │ │ │ │ - addeq pc, r6, r8, asr #8 │ │ │ │ + addseq r5, lr, r4, ror #27 │ │ │ │ + addeq pc, r6, ip, lsl #8 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 35af4c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 35af50 │ │ │ │ @@ -227211,15 +227211,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 35af20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227233,32 +227233,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, r0, asr #27 │ │ │ │ - ldrdeq pc, [r6], r8 │ │ │ │ - addeq pc, r6, ip, ror #7 │ │ │ │ + addseq r5, lr, r0, ror sp │ │ │ │ + addeq pc, r6, r8, lsl #7 │ │ │ │ + umulleq pc, r6, ip, r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 35b034 │ │ │ │ ldr r2, [pc, #196] @ 35b038 │ │ │ │ ldr r1, [pc, #196] @ 35b03c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r9, [pc, #164] @ 35b040 │ │ │ │ ldr r8, [pc, #164] @ 35b044 │ │ │ │ ldr r7, [pc, #164] @ 35b048 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -227266,42 +227266,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 35afc8 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 35b014 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35afbc │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ cmp r4, r6 │ │ │ │ bne 35afc8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r5, lr, r4, lsr #26 │ │ │ │ - addeq pc, r6, ip, lsr r3 @ │ │ │ │ - addeq pc, r6, r0, asr r3 @ │ │ │ │ + @ instruction: 0x009e5cd4 │ │ │ │ + addeq pc, r6, ip, ror #5 │ │ │ │ + addeq pc, r6, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -227320,15 +227320,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 35b378 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 35b37c │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -227349,15 +227349,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 35b218 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 35b26c │ │ │ │ mov r5, r1 │ │ │ │ b 35b264 │ │ │ │ tst r5, #1 │ │ │ │ @@ -227496,26 +227496,26 @@ │ │ │ │ b 35b2b4 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 35b2b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, lr, r0, lsr ip │ │ │ │ + addseq r5, lr, r0, ror #23 │ │ │ │ tsteq sl, ip, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, r6, r0, lsr r2 @ │ │ │ │ - addeq pc, r6, ip, lsl r2 @ │ │ │ │ - @ instruction: 0x009e5bbf │ │ │ │ - addseq r5, lr, lr, lsr #21 │ │ │ │ + addeq pc, r6, r0, ror #3 │ │ │ │ + addeq pc, r6, ip, asr #3 │ │ │ │ + addseq r5, lr, pc, ror #22 │ │ │ │ + addseq r5, lr, lr, asr sl │ │ │ │ ldrdeq sp, [sl, -r4] │ │ │ │ smlabbeq sl, r0, fp, sp │ │ │ │ ldr r0, [pc, #4] @ 35b398 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ strdeq r0, [r9], ip @ │ │ │ │ ldr r1, [r0, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r0, #1260] @ 0x4ec │ │ │ │ cmp r1, #0 │ │ │ │ ldrbne r1, [r0, #1744] @ 0x6d0 │ │ │ │ lsrne r1, r1, #2 │ │ │ │ andne r1, r1, #1 │ │ │ │ @@ -227529,56 +227529,56 @@ │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #1746] @ 0x6d2 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 35b488 │ │ │ │ ldr r2, [pc, #128] @ 35b48c │ │ │ │ ldr r1, [pc, #128] @ 35b490 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #100] @ 35b494 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #88] @ 35b498 │ │ │ │ ldr r1, [pc, #88] @ 35b49c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #64] @ 35b4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, lr, ip, lsl r9 │ │ │ │ - addeq r9, r5, ip, lsr #25 │ │ │ │ - addeq r8, r8, ip, ror #27 │ │ │ │ + addseq r5, lr, ip, asr #17 │ │ │ │ + addeq r9, r5, ip, asr ip │ │ │ │ + umulleq r8, r8, ip, sp @ │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0x01069bb0 │ │ │ │ adceq r0, r9, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -227589,31 +227589,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2432] @ 0x980 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #972] @ 0x3cc │ │ │ │ moveq r0, r3 │ │ │ │ rsbne r0, r0, #6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, lr, ip, ror #16 │ │ │ │ - addeq lr, r6, r4, lsr #30 │ │ │ │ - addeq lr, r6, r0, asr #30 │ │ │ │ + addseq r5, lr, ip, lsl r8 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ + strdeq lr, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35b5a8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 35b5ac │ │ │ │ @@ -227621,15 +227621,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #0 │ │ │ │ beq 35b588 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227640,56 +227640,56 @@ │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #3 │ │ │ │ str r2, [r0, #2128] @ 0x850 │ │ │ │ str r1, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 35b39c │ │ │ │ - addseq r5, lr, ip, ror #15 │ │ │ │ - addeq lr, r6, r4, lsr #29 │ │ │ │ - addeq lr, r6, r0, asr #29 │ │ │ │ + umullseq r5, lr, ip, r7 │ │ │ │ + addeq lr, r6, r4, asr lr │ │ │ │ + addeq lr, r6, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35b644 │ │ │ │ ldr r2, [pc, #120] @ 35b648 │ │ │ │ ldr r1, [pc, #120] @ 35b64c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #88] @ 35b650 │ │ │ │ ldr r2, [pc, #88] @ 35b654 │ │ │ │ ldr r1, [pc, #88] @ 35b658 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, lr, ip, asr r7 │ │ │ │ - addeq lr, r6, r0, lsl lr │ │ │ │ - addeq lr, r6, ip, lsr #28 │ │ │ │ + addseq r5, lr, ip, lsl #14 │ │ │ │ + addeq lr, r6, r0, asr #27 │ │ │ │ + ldrdeq lr, [r6], ip │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227699,15 +227699,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2434] @ 0x982 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35b6c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227718,27 +227718,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #68] @ 35b714 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009e56b4 │ │ │ │ - addeq lr, r6, r8, ror #26 │ │ │ │ - addeq lr, r6, r4, lsl #27 │ │ │ │ + addseq r5, lr, r4, ror #12 │ │ │ │ + addeq lr, r6, r8, lsl sp │ │ │ │ + addeq lr, r6, r4, lsr sp │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 35b7d8 │ │ │ │ ldr r7, [pc, #168] @ 35b7dc │ │ │ │ @@ -227748,51 +227748,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #128] @ 35b7e4 │ │ │ │ ldr r1, [pc, #128] @ 35b7e8 │ │ │ │ add r4, r4, #28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #88] @ 35b7ec │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 38158c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38148c │ │ │ │ - @ instruction: 0x009e55fc │ │ │ │ - ldrdeq lr, [r6], r4 │ │ │ │ - addeq lr, r6, r4, lsr #25 │ │ │ │ - addeq r7, r6, ip, ror #5 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ + addseq r5, lr, ip, lsr #11 │ │ │ │ + addeq lr, r6, r4, lsl #25 │ │ │ │ + addeq lr, r6, r4, asr ip │ │ │ │ + umulleq r7, r6, ip, r2 │ │ │ │ + addeq r7, r6, ip, lsr #5 │ │ │ │ strdeq r0, [r9], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35b8fc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227808,25 +227808,25 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #920 @ 0x398 │ │ │ │ ldr r3, [r0, #2284] @ 0x8ec │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [sp, #11] │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 35b8d0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #1260] @ 0x4ec │ │ │ │ strb r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -227847,25 +227847,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 35b914 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ beq 35b87c │ │ │ │ b 35b890 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, lr, r4, lsr #10 │ │ │ │ + @ instruction: 0x009e54d4 │ │ │ │ ldrdeq sp, [sl, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - addeq lr, r6, r0, asr #23 │ │ │ │ + addeq lr, r6, ip, lsl #23 │ │ │ │ + addeq lr, r6, r0, ror fp │ │ │ │ tsteq sl, ip, asr r5 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -227886,15 +227886,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #848] @ 35bcdc │ │ │ │ ldr r3, [pc, #848] @ 35bce0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228011,23 +228011,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 35bcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35b9a4 │ │ │ │ ldr r1, [pc, #344] @ 35bcfc │ │ │ │ mov r2, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 35ba44 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -228093,33 +228093,33 @@ │ │ │ │ strbeq r2, [r3, #2432] @ 0x980 │ │ │ │ b 35ba44 │ │ │ │ ldr r0, [pc, #84] @ 35bd04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35b9a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ad4bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009e53d4 │ │ │ │ - addeq lr, r6, r0, lsr #21 │ │ │ │ - addeq lr, r6, r8, lsl #21 │ │ │ │ + addseq r5, lr, r4, lsl #7 │ │ │ │ + addeq lr, r6, r0, asr sl │ │ │ │ + addeq lr, r6, r8, lsr sl │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, ip, lsr #8 │ │ │ │ smlatbeq sl, r8, r3, sp │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq lr, r6, r0, r8 │ │ │ │ + addeq lr, r6, r0, asr #16 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - ldrsbeq r5, [lr], r0 │ │ │ │ - @ instruction: 0x0086e7b0 │ │ │ │ + addseq r5, lr, r0, lsl #1 │ │ │ │ + addeq lr, r6, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #196] @ 35bde4 │ │ │ │ mov r4, r2 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -228128,15 +228128,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 35bdec │ │ │ │ sub sp, sp, #12 │ │ │ │ add lr, lr, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #0 │ │ │ │ beq 35bdc8 │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi 35bdc8 │ │ │ │ cmp r4, #0 │ │ │ │ ble 35bdb4 │ │ │ │ @@ -228167,17 +228167,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, lr, ip │ │ │ │ - @ instruction: 0x0086e6b4 │ │ │ │ - ldrdeq lr, [r6], r0 │ │ │ │ + @ instruction: 0x009e4fbc │ │ │ │ + addeq lr, r6, r4, ror #12 │ │ │ │ + addeq lr, r6, r0, lsl #13 │ │ │ │ bge fee068a4 <__bss_end__@@Base+0xfd8e898c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 35bebc │ │ │ │ ldr r2, [pc, #176] @ 35bec0 │ │ │ │ @@ -228185,15 +228185,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, #0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ strb r6, [r5, #2434] @ 0x982 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ cmp r0, r6 │ │ │ │ bne 35beb0 │ │ │ │ @@ -228221,17 +228221,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d414 │ │ │ │ str r6, [r4, #956] @ 0x3bc │ │ │ │ b 35be4c │ │ │ │ - addseq r4, lr, ip, lsl pc │ │ │ │ - ldrdeq lr, [r6], r4 │ │ │ │ - strdeq lr, [r6], r0 │ │ │ │ + addseq r4, lr, ip, asr #29 │ │ │ │ + addeq lr, r6, r4, lsl #11 │ │ │ │ + addeq lr, r6, r0, lsr #11 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 35c128 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -228248,15 +228248,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #540] @ 35c134 │ │ │ │ ldr r1, [pc, #540] @ 35c138 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #520] @ 35c13c │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r0, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r1, #2435] @ 0x983 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, r2 │ │ │ │ beq 35bf94 │ │ │ │ @@ -228318,15 +228318,15 @@ │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ lsr r3, r3, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r3, r2, r3, lsl #1 │ │ │ │ str r3, [r0, #968] @ 0x3c8 │ │ │ │ bne 35c0f0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 35bf80 │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r6, lsl #30 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ ldr r7, [r5, r3, lsl #2] │ │ │ │ mov r9, #0 │ │ │ │ b 35bf80 │ │ │ │ @@ -228348,58 +228348,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 35c160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35bf94 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #1240] @ 0x4d8 │ │ │ │ bl 35b39c │ │ │ │ b 35c03c │ │ │ │ ldr r0, [pc, #92] @ 35c164 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35bf94 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, r8, asr #28 │ │ │ │ + @ instruction: 0x009e4df8 │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ + addeq lr, r6, r8, lsl #9 │ │ │ │ + addeq lr, r6, r4, lsr #9 │ │ │ │ smlabteq sl, r4, lr, ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ bge fee06c04 <__bss_end__@@Base+0xfd8e8cec> │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0086e3b0 │ │ │ │ - addeq lr, r6, ip, asr #7 │ │ │ │ + addeq lr, r6, r0, ror #6 │ │ │ │ + addeq lr, r6, ip, ror r3 │ │ │ │ ldr r2, [r0, #1028] @ 0x404 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 35c1d4 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 35c1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228431,18 +228431,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35c214 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq pc, r8, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #304] @ 35c360 │ │ │ │ ldr r3, [pc, #304] @ 35c364 │ │ │ │ @@ -228499,43 +228499,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 35c380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c27c │ │ │ │ ldr r0, [pc, #64] @ 35c384 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c27c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq sl, r4, fp, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq sl, r4, fp, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, r6, r8, lsl r2 │ │ │ │ - addeq lr, r6, ip, asr r2 │ │ │ │ + addeq lr, r6, r8, asr #3 │ │ │ │ + addeq lr, r6, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #420] @ 35c548 │ │ │ │ ldrd r4, [r3, #24] │ │ │ │ @@ -228576,25 +228576,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #248 @ 0xf8 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r9, r7, lsl #6 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ lsl r8, r0, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #208 @ 0xd0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ b 35c3e4 │ │ │ │ orrs r3, r4, r5 │ │ │ │ mov r8, r7 │ │ │ │ beq 35c3e4 │ │ │ │ b 35c460 │ │ │ │ @@ -228616,48 +228616,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35c568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c3f8 │ │ │ │ ldr r0, [pc, #76] @ 35c56c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c3f8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0ed4c <__bss_end__@@Base+0xfd4f0e34> │ │ │ │ tsteq sl, ip, asr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r4, lsr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq ip, [sl, -r4] │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, r6, r0, ror #1 │ │ │ │ - addeq lr, r6, ip, lsl r1 │ │ │ │ + umulleq lr, r6, r0, r0 │ │ │ │ + addeq lr, r6, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 35c6e4 │ │ │ │ ldr r1, [pc, #348] @ 35c6e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -228684,15 +228684,15 @@ │ │ │ │ add r4, r4, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ tst r3, r7 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c5e4 │ │ │ │ ldr r2, [pc, #236] @ 35c6f8 │ │ │ │ ldr r3, [pc, #216] @ 35c6e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -228728,40 +228728,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 35c708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c5cc │ │ │ │ ldr r0, [pc, #56] @ 35c70c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c5cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, ror #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, ip, asr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r4, lr, r8, lsr #15 │ │ │ │ + addseq r4, lr, r8, asr r7 │ │ │ │ smlatteq sl, r8, r7, ip │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq sp, [r6], r0 │ │ │ │ - addeq sp, r6, r8, ror #31 │ │ │ │ + addeq sp, r6, r0, lsl #31 │ │ │ │ + umulleq sp, r6, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [r0, #924] @ 0x39c │ │ │ │ ldr r5, [r0, #1032] @ 0x408 │ │ │ │ ldr r3, [r0, #1028] @ 0x404 │ │ │ │ @@ -228815,15 +228815,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #444] @ 35c9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r3, [r4, #1036] @ 0x40c │ │ │ │ cmp r3, r5 │ │ │ │ bne 35c7bc │ │ │ │ @@ -228862,24 +228862,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 35c9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c7b0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #920] @ 0x398 │ │ │ │ beq 35c810 │ │ │ │ @@ -228901,84 +228901,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35c9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ b 35c810 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c7b0 │ │ │ │ b 35c904 │ │ │ │ ldr r0, [pc, #72] @ 35c9e0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35c8e8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ac694 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ - addeq sp, r6, r8, lsr #31 │ │ │ │ + addeq sp, r6, r8, asr pc │ │ │ │ @ instruction: 0x010ac5bc │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ + addeq sp, r6, ip, lsr #27 │ │ │ │ andeq r5, r0, r8, ror #30 │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ - umulleq sp, r6, r4, sp │ │ │ │ + addeq sp, r6, ip, lsr #27 │ │ │ │ + addeq sp, r6, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 35ca68 │ │ │ │ ldr r2, [pc, #108] @ 35ca6c │ │ │ │ ldr r1, [pc, #108] @ 35ca70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #76] @ 35ca74 │ │ │ │ ldr r1, [pc, #76] @ 35ca78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 35ca7c │ │ │ │ ldr r1, [pc, #56] @ 35ca80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r4, lr, r0, lsl #7 │ │ │ │ - @ instruction: 0x008586b8 │ │ │ │ - strdeq r7, [r8], r8 │ │ │ │ + b 928510 │ │ │ │ + addseq r4, lr, r0, lsr r3 │ │ │ │ + addeq r8, r5, r8, ror #12 │ │ │ │ + addeq r7, r8, r8, lsr #15 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ adceq lr, r8, r0, ror #31 │ │ │ │ ldrdeq r8, [r6, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -228990,39 +228990,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 35cbd0 │ │ │ │ ldr r1, [pc, #288] @ 35cbd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #268] @ 35cbd8 │ │ │ │ ldr r2, [pc, #268] @ 35cbdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #224] @ 35cbe0 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 38158c │ │ │ │ add r7, r5, #1088 @ 0x440 │ │ │ │ add r4, r5, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -229037,45 +229037,45 @@ │ │ │ │ ldr r1, [pc, #132] @ 35cbec │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #104] @ 35cbf0 │ │ │ │ ldr r1, [pc, #104] @ 35cbf4 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 92df10 │ │ │ │ + bl 92dec0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str r4, [r5, #1104] @ 0x450 │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - addseq r4, lr, r4, ror #5 │ │ │ │ - addeq r5, r6, r8, lsr #31 │ │ │ │ - @ instruction: 0x00865fb8 │ │ │ │ - addeq sp, r6, r8, lsr #26 │ │ │ │ - addeq sp, r6, r0, lsl #26 │ │ │ │ + umullseq r4, lr, r4, r2 │ │ │ │ + addeq r5, r6, r8, asr pc │ │ │ │ + addeq r5, r6, r8, ror #30 │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + @ instruction: 0x0086dcb0 │ │ │ │ adceq lr, r8, r4, lsr #30 │ │ │ │ - addseq r4, lr, r4, lsr #4 │ │ │ │ - addeq r8, r5, r8, asr r5 │ │ │ │ - umulleq r7, r8, r4, r6 │ │ │ │ + @ instruction: 0x009e41d4 │ │ │ │ + addeq r8, r5, r8, lsl #10 │ │ │ │ + addeq r7, r8, r4, asr #12 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - addeq sp, r6, r8, lsl #30 │ │ │ │ + @ instruction: 0x0086deb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ ldr r1, [pc, #1292] @ 35d124 │ │ │ │ @@ -229175,15 +229175,15 @@ │ │ │ │ bne 35d074 │ │ │ │ lsr r3, r8, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r7, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #932] @ 35d144 │ │ │ │ bl 35c570 │ │ │ │ add r0, r7, #1040 @ 0x410 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ add sl, pc, sl │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r8 │ │ │ │ b 35ccbc │ │ │ │ ldr r8, [r0, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #900] @ 35d148 │ │ │ │ ldr r3, [pc, #880] @ 35d138 │ │ │ │ @@ -229316,23 +229316,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r8, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 35d188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35ccc8 │ │ │ │ ldr sl, [pc, #388] @ 35d18c │ │ │ │ add sl, pc, sl │ │ │ │ b 35ccbc │ │ │ │ subs r2, r4, #1016 @ 0x3f8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -229348,20 +229348,20 @@ │ │ │ │ mov r8, r4 │ │ │ │ b 35ccbc │ │ │ │ ldr r0, [pc, #328] @ 35d194 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35ccc8 │ │ │ │ ldr r0, [pc, #304] @ 35d198 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35cc8c │ │ │ │ ldr r3, [pc, #288] @ 35d19c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35cd8c │ │ │ │ ldr r3, [pc, #164] @ 35d134 │ │ │ │ @@ -229377,69 +229377,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 35d1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35cd8c │ │ │ │ ldr r0, [pc, #172] @ 35d1a4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35cd8c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ 35d138 │ │ │ │ mov r4, #0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ mov r7, r4 │ │ │ │ mov r8, r4 │ │ │ │ b 35ccbc │ │ │ │ smlabteq sl, ip, r1, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010ac1bc │ │ │ │ - ldrsheq r4, [lr], r8 │ │ │ │ + addseq r4, lr, r8, lsr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq sp, r6, r4, asr #22 │ │ │ │ + strdeq sp, [r6], r4 │ │ │ │ tsteq sl, r4, lsr #2 │ │ │ │ - @ instruction: 0x0088b2b0 │ │ │ │ - addeq sp, r6, ip, ror sl │ │ │ │ + addeq fp, r8, r0, ror #4 │ │ │ │ addeq sp, r6, ip, lsr #20 │ │ │ │ - addeq sp, r6, r4, lsl sl │ │ │ │ - addeq lr, r8, r4, lsr r6 │ │ │ │ ldrdeq sp, [r6], ip │ │ │ │ addeq sp, r6, r4, asr #19 │ │ │ │ - addeq sp, r6, ip, lsr #19 │ │ │ │ - addeq sp, r6, r4, lsl #19 │ │ │ │ - addeq sp, r6, ip, ror #18 │ │ │ │ - addeq sp, r6, r4, lsl r9 │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ - ldrdeq sp, [r6], r0 │ │ │ │ + addeq lr, r8, r4, ror #11 │ │ │ │ + addeq sp, r6, ip, lsl #19 │ │ │ │ + addeq sp, r6, r4, ror r9 │ │ │ │ + addeq sp, r6, ip, asr r9 │ │ │ │ + addeq sp, r6, r4, lsr r9 │ │ │ │ + addeq sp, r6, ip, lsl r9 │ │ │ │ + addeq sp, r6, r4, asr #17 │ │ │ │ + addeq sp, r6, ip, lsr #17 │ │ │ │ + addeq sp, r6, r0, lsl #17 │ │ │ │ adceq lr, r8, r0, ror #21 │ │ │ │ - addeq sp, r6, r4, lsl #17 │ │ │ │ + addeq sp, r6, r4, lsr r8 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq sp, [r6], ip │ │ │ │ - addseq r4, r3, r4, asr r5 │ │ │ │ - addseq r4, r3, r0, lsr #10 │ │ │ │ - @ instruction: 0x0086d8b8 │ │ │ │ - addeq sp, r6, r8, asr #16 │ │ │ │ + addeq sp, r6, ip, lsl #17 │ │ │ │ + addseq r4, r3, r4, lsl #10 │ │ │ │ + @ instruction: 0x009344d0 │ │ │ │ + addeq sp, r6, r8, ror #16 │ │ │ │ + strdeq sp, [r6], r8 │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ - addeq sp, r6, r8, ror #14 │ │ │ │ - addeq sp, r6, r8, lsl #15 │ │ │ │ + addeq sp, r6, r8, lsl r7 │ │ │ │ + addeq sp, r6, r8, lsr r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -229517,39 +229517,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 35d358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35d234 │ │ │ │ ldr r0, [pc, #52] @ 35d35c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35d234 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsl #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq sl, r0, fp, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq sl, r8, fp, fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r6, r4, lsr #12 │ │ │ │ - addeq sp, r6, ip, lsr r6 │ │ │ │ + ldrdeq sp, [r6], r4 │ │ │ │ + addeq sp, r6, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1360] @ 35d8c8 │ │ │ │ lsr r5, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -229652,15 +229652,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 35d638 │ │ │ │ ldr r0, [pc, #1000] @ 35d8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #980] @ 35d8fc │ │ │ │ bic r3, r3, r9 │ │ │ │ str r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #920] @ 35d8cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229783,15 +229783,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 35d8b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d740 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 35c710 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -229803,15 +229803,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 35d8e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35d718 │ │ │ │ ldr r0, [pc, #412] @ 35d910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ b 35d6fc │ │ │ │ ldr r2, [r6, #920] @ 0x398 │ │ │ │ str r1, [r6, #1032] @ 0x408 │ │ │ │ bic r2, r2, #96 @ 0x60 │ │ │ │ orr r2, r2, #144 @ 0x90 │ │ │ │ str r1, [r6, #1028] @ 0x404 │ │ │ │ @@ -229837,22 +229837,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35d91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35d3e4 │ │ │ │ ldr r2, [pc, #248] @ 35d920 │ │ │ │ ldr r3, [pc, #160] @ 35d8cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -229860,21 +229860,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35d638 │ │ │ │ ldr r0, [pc, #216] @ 35d924 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ and r3, r9, #1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35d658 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d658 │ │ │ │ mov r1, #1024 @ 0x400 │ │ │ │ @@ -229882,160 +229882,160 @@ │ │ │ │ bl 35c710 │ │ │ │ b 35d658 │ │ │ │ ldr r0, [pc, #132] @ 35d928 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35d3e4 │ │ │ │ ldr r0, [pc, #108] @ 35d92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35d718 │ │ │ │ tsteq sl, r4, ror sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r8, asr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ adceq lr, r8, ip, asr r6 │ │ │ │ - addseq r3, lr, r7, ror r9 │ │ │ │ + addseq r3, lr, r7, lsr #18 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x010ab9b8 │ │ │ │ - ldrsbeq r4, [r3], r8 │ │ │ │ - addeq sp, r6, ip, ror #6 │ │ │ │ + addseq r4, r3, r8, lsl #1 │ │ │ │ + addeq sp, r6, ip, lsl r3 │ │ │ │ andeq r4, r0, r4, lsr r3 │ │ │ │ tsteq sl, r8, lsl #18 │ │ │ │ - addeq sp, r6, r4, lsr r5 │ │ │ │ + addeq sp, r6, r4, ror #9 │ │ │ │ smlabteq sl, r4, r8, fp │ │ │ │ @ instruction: 0x010ab890 │ │ │ │ ldrdeq fp, [sl, -r8] │ │ │ │ smlabbeq sl, r4, r7, fp │ │ │ │ tsteq sl, r4, asr #14 │ │ │ │ - addeq sp, r6, r0, lsl #5 │ │ │ │ - addeq sp, r6, ip, asr r0 │ │ │ │ + addeq sp, r6, r0, lsr r2 │ │ │ │ + addeq sp, r6, ip │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r6, r0, ror r1 │ │ │ │ + addeq sp, r6, r0, lsr #2 │ │ │ │ smlabteq sl, ip, r5, fp │ │ │ │ - addeq sp, r6, r0, lsl r2 │ │ │ │ - addeq sp, r6, ip, lsl r1 │ │ │ │ - addeq sp, r6, ip, asr r1 │ │ │ │ + addeq sp, r6, r0, asr #3 │ │ │ │ + addeq sp, r6, ip, asr #1 │ │ │ │ + addeq sp, r6, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 35d994 │ │ │ │ ldr r2, [pc, #76] @ 35d998 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #72] @ 35d99c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, lr, r8, lsr r4 │ │ │ │ - addeq ip, r6, r0, lsl #29 │ │ │ │ - umulleq ip, r6, r8, lr │ │ │ │ + addseq r3, lr, r8, ror #7 │ │ │ │ + addeq ip, r6, r0, lsr lr │ │ │ │ + addeq ip, r6, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 35d9fc │ │ │ │ ldr r2, [pc, #68] @ 35da00 │ │ │ │ ldr r1, [pc, #68] @ 35da04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, lr, r4, asr #7 │ │ │ │ - addeq ip, r6, r0, lsl lr │ │ │ │ - addeq ip, r6, r8, lsr #28 │ │ │ │ + addseq r3, lr, r4, ror r3 │ │ │ │ + addeq ip, r6, r0, asr #27 │ │ │ │ + ldrdeq ip, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 35da50 │ │ │ │ ldr r2, [pc, #48] @ 35da54 │ │ │ │ ldr r1, [pc, #48] @ 35da58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35c388 │ │ │ │ - addseq r3, lr, ip, asr r3 │ │ │ │ - addeq ip, r6, r8, lsr #27 │ │ │ │ - addeq ip, r6, r0, asr #27 │ │ │ │ + addseq r3, lr, ip, lsl #6 │ │ │ │ + addeq ip, r6, r8, asr sp │ │ │ │ + addeq ip, r6, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35daec │ │ │ │ ldr r2, [pc, #120] @ 35daf0 │ │ │ │ ldr r1, [pc, #120] @ 35daf4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #88] @ 35daf8 │ │ │ │ ldr r2, [pc, #88] @ 35dafc │ │ │ │ ldr r1, [pc, #88] @ 35db00 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, lr, r8, lsl #6 │ │ │ │ - addeq ip, r6, r0, asr sp │ │ │ │ - addeq ip, r6, r8, ror #26 │ │ │ │ + @ instruction: 0x009e32b8 │ │ │ │ + addeq ip, r6, r0, lsl #26 │ │ │ │ + addeq ip, r6, r8, lsl sp │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230045,15 +230045,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1 │ │ │ │ mov r1, #768 @ 0x300 │ │ │ │ add r2, r0, #944 @ 0x3b0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ @@ -230075,44 +230075,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r3, lr, r0, ror #4 │ │ │ │ - addeq ip, r6, r8, lsr #25 │ │ │ │ - addeq ip, r6, r0, asr #25 │ │ │ │ + addseq r3, lr, r0, lsl r2 │ │ │ │ + addeq ip, r6, r8, asr ip │ │ │ │ + addeq ip, r6, r0, ror ip │ │ │ │ │ │ │ │ 0035dbc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #188] @ 35dc98 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r3, [pc, #164] @ 35dc9c │ │ │ │ ldr r2, [pc, #164] @ 35dca0 │ │ │ │ ldr r1, [pc, #164] @ 35dca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #140] @ 35dca8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #128] @ 35dcac │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 380138 │ │ │ │ ldr r3, [pc, #108] @ 35dcb0 │ │ │ │ @@ -230134,20 +230134,20 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq ip, r6, r8, lsl ip │ │ │ │ - addseq r3, lr, r4, lsl #3 │ │ │ │ - addeq r4, r6, r0, asr lr │ │ │ │ - addeq r4, r6, r0, ror #28 │ │ │ │ + addeq ip, r6, r8, asr #23 │ │ │ │ + addseq r3, lr, r4, lsr r1 │ │ │ │ + addeq r4, r6, r0, lsl #28 │ │ │ │ + addeq r4, r6, r0, lsl lr │ │ │ │ ldrdeq fp, [sl, -ip] │ │ │ │ - addseq r2, r3, r0, ror #18 │ │ │ │ + addseq r2, r3, r0, lsl r9 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 35dcf4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -230186,32 +230186,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b b8ec10 │ │ │ │ + b b8ebc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl b74768 │ │ │ │ + bl b74718 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl b74768 │ │ │ │ + bl b74718 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -230222,60 +230222,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 35ddfc │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ tst r1, #1 │ │ │ │ bne 35de2c │ │ │ │ tst r1, #2 │ │ │ │ beq 35de88 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35de88 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35de4c │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 35de04 │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 35de74 │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 35de04 │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ tst r1, #8 │ │ │ │ beq 35de9c │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 35ddec │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 35df84 │ │ │ │ @@ -230287,30 +230287,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r2, [pc, #72] @ 35df8c │ │ │ │ ldr r3, [pc, #64] @ 35df88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -230359,47 +230359,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 35e0f8 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl bb3668 │ │ │ │ + bl bb3618 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb3670 │ │ │ │ + bl bb3620 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb38b4 │ │ │ │ + bl bb3864 │ │ │ │ mov sl, r0 │ │ │ │ - bl bb3b48 │ │ │ │ + bl bb3af8 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 35e1d4 │ │ │ │ - bl bb38b4 │ │ │ │ + bl bb3864 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb3e74 │ │ │ │ + bl bb3e24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl bb3670 │ │ │ │ + bl bb3620 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb371c │ │ │ │ - bl bb3e74 │ │ │ │ + bl bb36cc │ │ │ │ + bl bb3e24 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [pc, #304] @ 35e1d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35e110 │ │ │ │ ldr r2, [pc, #288] @ 35e1dc │ │ │ │ ldr r3, [pc, #268] @ 35e1cc │ │ │ │ @@ -230442,51 +230442,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35e1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35e0b4 │ │ │ │ ldr r0, [pc, #80] @ 35e1f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35e0b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, asr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r4, lsr lr │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r4, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x0086c9b8 │ │ │ │ + addeq ip, r6, ip, lsr #18 │ │ │ │ + addeq ip, r6, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 35e344 │ │ │ │ ldr r2, [pc, #304] @ 35e348 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -230495,19 +230495,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 35e2cc │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -230553,29 +230553,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 35e2b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #32] @ 35e350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ b 35e2cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq sl, r0, fp, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 35e360 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq sp, r8, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -230593,29 +230593,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ mov r0, r6 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, r4 │ │ │ │ bl 35e1fc │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230649,21 +230649,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ mov r0, r4 │ │ │ │ bl 35df90 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 35e1fc │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -230685,15 +230685,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d414 │ │ │ │ ldr r2, [pc, #80] @ 35e578 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230716,32 +230716,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 35e5f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr lr, [pc, #60] @ 35e5f8 │ │ │ │ ldr ip, [pc, #60] @ 35e5fc │ │ │ │ ldr r1, [pc, #60] @ 35e600 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r2, lr, ip, asr #16 │ │ │ │ - addeq r6, r5, r0, lsr #22 │ │ │ │ - addeq r5, r8, r4, ror #24 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x009e27fc │ │ │ │ + ldrdeq r6, [r5], r0 │ │ │ │ + addeq r5, r8, r4, lsl ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrdeq r7, [r6, -ip] │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 35e63c │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -230776,26 +230776,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74778 │ │ │ │ + bl b74728 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 35e6c8 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35ddc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74254 │ │ │ │ + bl b74204 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 35e6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35e7e4 │ │ │ │ @@ -230804,40 +230804,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr ip, [pc, #196] @ 35e7f0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr r1, [pc, #152] @ 35e7f4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r0, [pc, #120] @ 35e7f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 380590 │ │ │ │ ldr r0, [pc, #104] @ 35e7fc │ │ │ │ ldr r3, [pc, #104] @ 35e800 │ │ │ │ @@ -230846,28 +230846,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b74204 │ │ │ │ + bl b741b4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b74204 │ │ │ │ + bl b741b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35e364 │ │ │ │ - @ instruction: 0x009e26f4 │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - addeq sp, lr, r8, lsl #10 │ │ │ │ + addseq r2, lr, r4, lsr #13 │ │ │ │ + addeq ip, r6, r8, lsl #9 │ │ │ │ + @ instruction: 0x008ed4b8 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -230881,46 +230881,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl a89f8c │ │ │ │ + bl a89f3c │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e874 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e890 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b7424c │ │ │ │ + bl b741fc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b7424c │ │ │ │ + bl b741fc │ │ │ │ ldr r0, [pc, #28] @ 35e8c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380750 │ │ │ │ - addseq r2, lr, r0, asr #11 │ │ │ │ - addeq ip, r6, r8, lsr #7 │ │ │ │ - ldrdeq sp, [lr], r8 │ │ │ │ + addseq r2, lr, r0, ror r5 │ │ │ │ + addeq ip, r6, r8, asr r3 │ │ │ │ + addeq sp, lr, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -230938,41 +230938,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 35e974 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 35ddc4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 35e914 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl b74778 │ │ │ │ + bl b74728 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e960 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74254 │ │ │ │ + bl b74204 │ │ │ │ b 35e96c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -231023,15 +231023,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35ea0c │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35eaa0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 35ea1c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -231043,15 +231043,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ebb8 │ │ │ │ ldr r2, [pc, #356] @ 35ec24 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 35ea1c │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -231059,19 +231059,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74768 │ │ │ │ + bl b74718 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35eb94 │ │ │ │ mov r0, r5 │ │ │ │ - bl b743d0 │ │ │ │ + bl b74380 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 35ea50 │ │ │ │ tst r3, #32 │ │ │ │ @@ -231081,15 +231081,15 @@ │ │ │ │ bne 35ea60 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 35ddc4 │ │ │ │ b 35ea60 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231130,26 +231130,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addseq r2, lr, r8, asr #4 │ │ │ │ - addeq ip, r6, r4, asr r0 │ │ │ │ - umulleq ip, r6, ip, r0 │ │ │ │ - addseq r2, lr, r4, lsr #4 │ │ │ │ - addeq ip, r6, r0, lsr r0 │ │ │ │ - umulleq ip, r6, r8, r0 │ │ │ │ - addseq r2, lr, r0, lsl #4 │ │ │ │ - addeq ip, r6, ip │ │ │ │ - addeq ip, r6, r8, lsr r0 │ │ │ │ - @ instruction: 0x009e21dc │ │ │ │ + @ instruction: 0x009e21f8 │ │ │ │ + addeq ip, r6, r4 │ │ │ │ + addeq ip, r6, ip, asr #32 │ │ │ │ + @ instruction: 0x009e21d4 │ │ │ │ + addeq fp, r6, r0, ror #31 │ │ │ │ + addeq ip, r6, r8, asr #32 │ │ │ │ + @ instruction: 0x009e21b0 │ │ │ │ + @ instruction: 0x0086bfbc │ │ │ │ addeq fp, r6, r8, ror #31 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ + addseq r2, lr, ip, lsl #3 │ │ │ │ + umulleq fp, r6, r8, pc @ │ │ │ │ + addeq fp, r6, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -231190,15 +231190,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ee04 │ │ │ │ ldr r2, [pc, #284] @ 35ee28 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -231227,29 +231227,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ed20 │ │ │ │ ldr r0, [pc, #128] @ 35ee2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 35ede8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed78 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed78 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed78 │ │ │ │ ldr r0, [pc, #76] @ 35ee30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231259,19 +231259,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35ee40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - addeq fp, r6, r0, lsl pc │ │ │ │ - umulleq fp, r6, r8, lr │ │ │ │ - @ instruction: 0x009e1fd8 │ │ │ │ - addeq fp, r6, r0, ror #27 │ │ │ │ + addeq fp, r6, r0, asr #29 │ │ │ │ addeq fp, r6, r8, asr #28 │ │ │ │ + addseq r1, lr, r8, lsl #31 │ │ │ │ + umulleq fp, r6, r0, sp │ │ │ │ + strdeq fp, [r6], r8 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -231422,15 +231422,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 35ef00 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ b 35ef00 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 35ef00 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -231440,15 +231440,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35ef00 │ │ │ │ mov r0, r6 │ │ │ │ bl 35deb0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #756] @ 35f400 │ │ │ │ ldr r3, [pc, #724] @ 35f3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231457,24 +231457,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ b 35eff4 │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35f2cc │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -231520,22 +231520,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 35f414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35eecc │ │ │ │ cmp r4, #0 │ │ │ │ bne 35ef98 │ │ │ │ tst r3, #15 │ │ │ │ beq 35ef00 │ │ │ │ b 35efa8 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -231553,15 +231553,15 @@ │ │ │ │ b 35f048 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl b741ec │ │ │ │ + bl b7419c │ │ │ │ b 35effc │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 35f418 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -231590,68 +231590,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 35f304 │ │ │ │ b 35efcc │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74778 │ │ │ │ + bl b74728 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f3b0 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74254 │ │ │ │ + bl b74204 │ │ │ │ b 35f18c │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 35efa8 │ │ │ │ b 35ef94 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 35f048 │ │ │ │ ldr r0, [pc, #128] @ 35f420 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35eecc │ │ │ │ mov r0, r4 │ │ │ │ - bl b743d0 │ │ │ │ + bl b74380 │ │ │ │ b 35f364 │ │ │ │ ldr r3, [pc, #96] @ 35f424 │ │ │ │ ldr r1, [pc, #96] @ 35f428 │ │ │ │ ldr r0, [pc, #96] @ 35f42c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 35f430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabbeq sl, r8, pc, r9 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, ip, asr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009e1ef4 │ │ │ │ + addseq r1, lr, r4, lsr #29 │ │ │ │ smlatteq sl, ip, lr, r9 │ │ │ │ tsteq sl, r4, asr #28 │ │ │ │ smlatbeq sl, r4, sp, r9 │ │ │ │ smlatteq sl, r8, ip, r9 │ │ │ │ tsteq sl, r8, lsr ip │ │ │ │ andeq r2, r0, r8, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0086bab8 │ │ │ │ + addeq fp, r6, r8, ror #20 │ │ │ │ tsteq sl, ip, lsl #22 │ │ │ │ smlabteq sl, r4, sl, r9 │ │ │ │ - addeq fp, r6, r8, lsr #19 │ │ │ │ - addseq r1, lr, r0, lsr #20 │ │ │ │ - addeq fp, r6, r8, lsr #16 │ │ │ │ - addeq fp, r6, r4, lsr #18 │ │ │ │ + addeq fp, r6, r8, asr r9 │ │ │ │ + @ instruction: 0x009e19d0 │ │ │ │ + ldrdeq fp, [r6], r8 │ │ │ │ + ldrdeq fp, [r6], r4 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -231768,15 +231768,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 35ddc4 │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35f4d4 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 35f4d4 │ │ │ │ ldr r3, [pc, #412] @ 35f7cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35f4e8 │ │ │ │ ldr r3, [pc, #396] @ 35f7d0 │ │ │ │ @@ -231792,22 +231792,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 35f7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35f4e8 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35f6d4 │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -231821,15 +231821,15 @@ │ │ │ │ bl 35e1fc │ │ │ │ b 35f6b0 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 35f4d4 │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74768 │ │ │ │ + bl b74718 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 35f778 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35f744 │ │ │ │ @@ -231839,31 +231839,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 35f608 │ │ │ │ ldr r0, [pc, #168] @ 35f7dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 35f4e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ b 35f720 │ │ │ │ mov r0, r7 │ │ │ │ - bl b743d0 │ │ │ │ + bl b74380 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 35f708 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 35f7e0 │ │ │ │ ldr r1, [pc, #72] @ 35f7e4 │ │ │ │ ldr r0, [pc, #72] @ 35f7e8 │ │ │ │ @@ -231872,50 +231872,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x010a9998 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ - addseq r1, lr, fp, lsr #18 │ │ │ │ + @ instruction: 0x009e18db │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r4, lsl #18 │ │ │ │ andeq r5, r0, r8, asr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq fp, [r6], ip │ │ │ │ - addeq fp, r6, r8, ror r6 │ │ │ │ - addseq r1, lr, ip, asr #12 │ │ │ │ - addeq fp, r6, r4, asr r4 │ │ │ │ - addeq fp, r6, r0, asr r5 │ │ │ │ + addeq fp, r6, ip, lsl #13 │ │ │ │ + addeq fp, r6, r8, lsr #12 │ │ │ │ + @ instruction: 0x009e15fc │ │ │ │ + addeq fp, r6, r4, lsl #8 │ │ │ │ + addeq fp, r6, r0, lsl #10 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 35f800 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq ip, r8, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35f88c │ │ │ │ ldr r2, [pc, #112] @ 35f890 │ │ │ │ ldr r1, [pc, #112] @ 35f894 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #84] @ 35f898 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #68] @ 35f89c │ │ │ │ ldr r2, [pc, #68] @ 35f8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -231923,17 +231923,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, ip, lsr r6 │ │ │ │ - umulleq r5, r5, r4, r8 @ │ │ │ │ - ldrdeq r4, [r8], r8 │ │ │ │ + addseq r1, lr, ip, ror #11 │ │ │ │ + addeq r5, r5, r4, asr #16 │ │ │ │ + addeq r4, r8, r8, lsl #19 │ │ │ │ tsteq r6, r4, lsl r5 │ │ │ │ adceq ip, r8, r4, asr #10 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231945,15 +231945,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 35f934 │ │ │ │ ldr r1, [pc, #96] @ 35f938 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #76] @ 35f93c │ │ │ │ ldr r2, [pc, #76] @ 35f940 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -231964,17 +231964,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addseq r1, lr, r4, lsr #11 │ │ │ │ - addeq fp, r6, r4, lsr r6 │ │ │ │ - addeq fp, r6, ip, asr #12 │ │ │ │ + addseq r1, lr, r4, asr r5 │ │ │ │ + addeq fp, r6, r4, ror #11 │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ tsteq sl, r4, lsl #10 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 35f9e4 │ │ │ │ @@ -231986,15 +231986,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 35f9e8 │ │ │ │ ldr r1, [pc, #116] @ 35f9ec │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #92] @ 35f9f0 │ │ │ │ ldr r2, [pc, #92] @ 35f9f4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -232009,17 +232009,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addseq r1, lr, r4, lsl #10 │ │ │ │ - umulleq fp, r6, r4, r5 │ │ │ │ - @ instruction: 0x0086b5b0 │ │ │ │ + @ instruction: 0x009e14b4 │ │ │ │ + addeq fp, r6, r4, asr #10 │ │ │ │ + addeq fp, r6, r0, ror #10 │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 35fa8c │ │ │ │ @@ -232029,42 +232029,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35fa90 │ │ │ │ ldr r1, [pc, #108] @ 35fa94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #88] @ 35fa98 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #56] @ 35fa9c │ │ │ │ ldr r1, [pc, #56] @ 35faa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9287a4 │ │ │ │ - addseq r1, lr, r0, asr r4 │ │ │ │ - addeq fp, r6, r8, ror #9 │ │ │ │ - addeq fp, r6, r0, lsl #10 │ │ │ │ - ldrdeq ip, [lr], r0 │ │ │ │ - addeq r5, r5, r0, ror #12 │ │ │ │ - addeq r4, r8, r4, lsr #15 │ │ │ │ + b 928754 │ │ │ │ + addseq r1, lr, r0, lsl #8 │ │ │ │ + umulleq fp, r6, r8, r4 │ │ │ │ + @ instruction: 0x0086b4b0 │ │ │ │ + addeq ip, lr, r0, lsl #3 │ │ │ │ + addeq r5, r5, r0, lsl r6 │ │ │ │ + addeq r4, r8, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 35fbf0 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232073,28 +232073,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #268] @ 35fbfc │ │ │ │ ldr r1, [pc, #268] @ 35fc00 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 929c40 │ │ │ │ + bl 929bf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fb44 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -232121,42 +232121,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r6 │ │ │ │ bl 38158c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38148c │ │ │ │ - addseq r1, lr, r4, lsr #7 │ │ │ │ - addeq fp, r6, ip, lsr r4 │ │ │ │ - addeq fp, r6, r8, asr r4 │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ - addeq r4, r8, r4, lsl r7 │ │ │ │ + addseq r1, lr, r4, asr r3 │ │ │ │ + addeq fp, r6, ip, ror #7 │ │ │ │ + addeq fp, r6, r8, lsl #8 │ │ │ │ + addeq r5, r5, r0, lsl #11 │ │ │ │ + addeq r4, r8, r4, asr #13 │ │ │ │ adceq ip, r8, r0, asr r2 │ │ │ │ - addeq ip, lr, r8, lsl #1 │ │ │ │ - addeq r2, r6, r8, asr #29 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ + addeq ip, lr, r8, lsr r0 │ │ │ │ + addeq r2, r6, r8, ror lr │ │ │ │ + addeq r2, r6, ip, lsl #29 │ │ │ │ │ │ │ │ 0035fc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 35fe0c │ │ │ │ @@ -232164,143 +232164,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 35fe10 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r2, [pc, #448] @ 35fe14 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #424] @ 35fe18 │ │ │ │ ldr r6, [pc, #424] @ 35fe1c │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 35fe20 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 35fe24 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #340] @ 35fe28 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #304] @ 35fe2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380138 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 929bc8 │ │ │ │ + bl 929b78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #232] @ 35fe30 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 35fe34 │ │ │ │ ldr r6, [pc, #228] @ 35fe38 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #184] @ 35fe3c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a44 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 3811cc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ bl 381610 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r6, r0, lsl #6 │ │ │ │ - addseq r1, lr, ip, lsl r2 │ │ │ │ @ instruction: 0x0086b2b0 │ │ │ │ - addeq r5, r5, r0, asr r4 │ │ │ │ - umulleq r4, r8, r4, r5 │ │ │ │ + addseq r1, lr, ip, asr #3 │ │ │ │ + addeq fp, r6, r0, ror #4 │ │ │ │ + addeq r5, r5, r0, lsl #8 │ │ │ │ + addeq r4, r8, r4, asr #10 │ │ │ │ tsteq sl, r0, ror #2 │ │ │ │ - addeq fp, r6, ip, lsl #5 │ │ │ │ - addeq fp, r6, r4, lsl #2 │ │ │ │ - umullseq r0, r3, r0, r8 │ │ │ │ - addeq r2, r6, r8, lsl #26 │ │ │ │ - addeq sp, r6, ip, asr #21 │ │ │ │ - addeq r2, r6, ip, lsl sp │ │ │ │ + addeq fp, r6, ip, lsr r2 │ │ │ │ + strheq fp, [r6], r4 │ │ │ │ + addseq r0, r3, r0, asr #16 │ │ │ │ + @ instruction: 0x00862cb8 │ │ │ │ + addeq sp, r6, ip, ror sl │ │ │ │ + addeq r2, r6, ip, asr #25 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ ldr r0, [pc, #4] @ 35fe4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq ip, r8, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 35ff4c │ │ │ │ @@ -232311,18 +232311,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 929c40 │ │ │ │ + bl 929bf0 │ │ │ │ ldr r7, [pc, #172] @ 35ff58 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fed4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232349,27 +232349,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 519340 │ │ │ │ - addseq r1, lr, ip, lsl r0 │ │ │ │ - addeq r5, r5, r4, asr #4 │ │ │ │ - addeq r4, r8, r4, lsl #7 │ │ │ │ + addseq r0, lr, ip, asr #31 │ │ │ │ + strdeq r5, [r5], r4 │ │ │ │ + addeq r4, r8, r4, lsr r3 │ │ │ │ tsteq sl, ip, asr #30 │ │ │ │ - addeq fp, lr, r4, lsl sp │ │ │ │ + addeq fp, lr, r4, asr #25 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 360048 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -232378,25 +232378,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 36004c │ │ │ │ ldr r1, [pc, #188] @ 360050 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #168] @ 360054 │ │ │ │ ldr r1, [pc, #168] @ 360058 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #136] @ 36005c │ │ │ │ ldr r3, [pc, #136] @ 360060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -232408,31 +232408,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 36006c │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, r8, lsl pc │ │ │ │ - addeq r5, r5, r4, lsr r1 │ │ │ │ - addeq r4, r8, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsr #6 │ │ │ │ - addeq sl, r5, r8, asr #26 │ │ │ │ + addseq r0, lr, r8, asr #29 │ │ │ │ + addeq r5, r5, r4, ror #1 │ │ │ │ + addeq r4, r8, r4, lsr #4 │ │ │ │ + ldrdeq r3, [r6], r4 │ │ │ │ + strdeq sl, [r5], r8 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0x00a8bebc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ tsteq r6, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -232445,23 +232445,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929da4 │ │ │ │ + bl 930964 │ │ │ │ + bl 929d54 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ca8c │ │ │ │ - addseq r0, lr, r4, lsl #28 │ │ │ │ - addeq r5, r5, ip, lsr #32 │ │ │ │ - addeq r4, r8, r0, ror r1 │ │ │ │ + b 92ca3c │ │ │ │ + @ instruction: 0x009e0db4 │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ + addeq r4, r8, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 360160 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232469,52 +232469,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 360164 │ │ │ │ ldr r1, [pc, #104] @ 360168 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #84] @ 36016c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #56] @ 360170 │ │ │ │ ldr r1, [pc, #56] @ 360174 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9287a4 │ │ │ │ - addseq r0, lr, ip, lsr #27 │ │ │ │ - addeq sl, r6, r8, asr #28 │ │ │ │ - addeq sl, r6, r8, asr lr │ │ │ │ - strdeq fp, [lr], r8 │ │ │ │ - addeq r4, r5, ip, lsl #31 │ │ │ │ - ldrdeq r4, [r8], r0 │ │ │ │ + b 928754 │ │ │ │ + addseq r0, lr, ip, asr sp │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + addeq sl, r6, r8, lsl #28 │ │ │ │ + addeq fp, lr, r8, lsr #21 │ │ │ │ + addeq r4, r5, ip, lsr pc │ │ │ │ + addeq r4, r8, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3601a4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq fp, r8, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 36028c │ │ │ │ ldr r2, [pc, #204] @ 360290 │ │ │ │ @@ -232522,25 +232522,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 360298 │ │ │ │ ldr r1, [pc, #172] @ 36029c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #140] @ 3602a0 │ │ │ │ ldr r2, [pc, #140] @ 3602a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3602a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -232553,31 +232553,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, r4, lsl #26 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - addeq r4, r8, r8, lsr r0 │ │ │ │ - addeq r3, r6, r4, ror #1 │ │ │ │ - addeq sl, r5, r8, lsl #22 │ │ │ │ + @ instruction: 0x009e0cb4 │ │ │ │ + addeq r4, r5, r4, lsr #29 │ │ │ │ + addeq r3, r8, r8, ror #31 │ │ │ │ + umulleq r3, r6, r4, r0 │ │ │ │ + @ instruction: 0x0085aab8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ ldrdeq fp, [r8], ip @ │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ @ instruction: 0x01065cb4 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -232604,16 +232604,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq r0, lr, r0, asr #23 │ │ │ │ - addeq sl, r6, ip, asr ip │ │ │ │ + addseq r0, lr, r0, ror fp │ │ │ │ + addeq sl, r6, ip, lsl #24 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -232636,19 +232636,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929da4 │ │ │ │ + bl 930964 │ │ │ │ + bl 929d54 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 360394 │ │ │ │ @@ -232656,35 +232656,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r0, lr, r0, ror #22 │ │ │ │ - addeq r4, r5, ip, asr #26 │ │ │ │ - umulleq r3, r8, r0, lr │ │ │ │ + addseq r0, lr, r0, lsl fp │ │ │ │ + strdeq r4, [r5], ip │ │ │ │ + addeq r3, r8, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #500] @ 360620 │ │ │ │ ldr r2, [pc, #500] @ 360624 │ │ │ │ ldr r1, [pc, #500] @ 360628 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr fp, [pc, #472] @ 36062c │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3605f8 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -232701,15 +232701,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 519340 │ │ │ │ ldr r3, [pc, #360] @ 360634 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -232732,18 +232732,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 929c40 │ │ │ │ + bl 929bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36060c │ │ │ │ ldr r0, [pc, #248] @ 360640 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232760,21 +232760,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -232794,23 +232794,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 360474 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 360330 │ │ │ │ bl 3602f0 │ │ │ │ - umullseq r0, lr, ip, sl │ │ │ │ - umulleq r2, r6, r8, lr │ │ │ │ - @ instruction: 0x0085a8bc │ │ │ │ + addseq r0, lr, ip, asr #20 │ │ │ │ + addeq r2, r6, r8, asr #28 │ │ │ │ + addeq sl, r5, ip, ror #16 │ │ │ │ smlatbeq sl, r4, r9, r8 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addseq r0, lr, r0, lsl #20 │ │ │ │ - addeq r4, r5, r4, ror #23 │ │ │ │ - addeq r3, r8, ip, lsl sp │ │ │ │ - addeq sl, r6, r8, asr #20 │ │ │ │ + addeq sl, r6, r0, lsr #21 │ │ │ │ + @ instruction: 0x009e09b0 │ │ │ │ + umulleq r4, r5, r4, fp │ │ │ │ + addeq r3, r8, ip, asr #25 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 360730 │ │ │ │ ldr r2, [pc, #208] @ 360734 │ │ │ │ @@ -232818,25 +232818,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #176] @ 36073c │ │ │ │ ldr r1, [pc, #176] @ 360740 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #144] @ 360744 │ │ │ │ ldr r3, [pc, #144] @ 360748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 36074c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232850,31 +232850,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, r4, ror #16 │ │ │ │ - addeq r4, r5, r4, asr sl │ │ │ │ - umulleq r3, r8, r8, fp │ │ │ │ - addeq r2, r6, r4, asr #24 │ │ │ │ - addeq sl, r5, r8, ror #12 │ │ │ │ + addseq r0, lr, r4, lsl r8 │ │ │ │ + addeq r4, r5, r4, lsl #20 │ │ │ │ + addeq r3, r8, r8, asr #22 │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ + addeq sl, r5, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ adceq fp, r8, r0, asr #16 │ │ │ │ tsteq r6, ip, lsr r8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -232889,23 +232889,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 360858 │ │ │ │ cmp r8, #4 │ │ │ │ bne 360860 │ │ │ │ ldr fp, [pc, #148] @ 360870 │ │ │ │ ldr sl, [pc, #148] @ 360874 │ │ │ │ @@ -232916,22 +232916,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 92c7ac │ │ │ │ + bl 92c75c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3607f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232939,31 +232939,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 3607d4 │ │ │ │ bl 3602f0 │ │ │ │ - addseq r0, lr, r8, asr r7 │ │ │ │ - addeq r2, r6, r4, asr fp │ │ │ │ - addeq sl, r5, r8, ror r5 │ │ │ │ + addseq r0, lr, r8, lsl #14 │ │ │ │ + addeq r2, r6, r4, lsl #22 │ │ │ │ + addeq sl, r5, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0x0086a7b8 │ │ │ │ - addeq fp, lr, r0, lsr #8 │ │ │ │ + addeq sl, r6, r8, ror #14 │ │ │ │ + ldrdeq fp, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3608a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq fp, r8, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 360978 │ │ │ │ ldr r2, [pc, #180] @ 36097c │ │ │ │ @@ -232971,25 +232971,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #148] @ 360984 │ │ │ │ ldr r1, [pc, #148] @ 360988 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #116] @ 36098c │ │ │ │ ldr r1, [pc, #116] @ 360990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 360994 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -233007,20 +233007,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r0, lr, ip, ror #12 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addeq r3, r8, r4, lsr r9 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addeq sl, r6, r0, lsl r7 │ │ │ │ + b 928510 │ │ │ │ + addseq r0, lr, ip, lsl r6 │ │ │ │ + addeq r4, r5, r0, lsr #15 │ │ │ │ + addeq r3, r8, r4, ror #17 │ │ │ │ + addeq sl, r6, r0, lsr #13 │ │ │ │ + addeq sl, r6, r0, asr #13 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ tsteq r6, r4, lsl #16 │ │ │ │ @@ -233043,15 +233043,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #416] @ 360bb0 │ │ │ │ ldr r3, [pc, #416] @ 360bb4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -233071,15 +233071,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360b98 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87b198 │ │ │ │ + b 87b148 │ │ │ │ ldr r2, [pc, #316] @ 360bbc │ │ │ │ ldr r3, [pc, #288] @ 360ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233100,15 +233100,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360b98 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87b12c │ │ │ │ + b 87b0dc │ │ │ │ bl 27d414 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 360a44 │ │ │ │ ldr r3, [pc, #192] @ 360bc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -233128,46 +233128,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 360bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 360a28 │ │ │ │ ldr r0, [pc, #76] @ 360bd4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 360a28 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r0, lr, r4, ror r5 │ │ │ │ + addseq r0, lr, r4, lsr #10 │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - addeq sl, r6, r8, lsl r6 │ │ │ │ + addeq sl, r6, r8, lsr #11 │ │ │ │ + addeq sl, r6, r8, asr #11 │ │ │ │ smlatteq sl, r4, r3, r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq sl, r8, r3, r8 │ │ │ │ tsteq sl, r4, ror r3 │ │ │ │ tsteq sl, r4, lsr r3 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, r6, r8, lsr #9 │ │ │ │ - addeq sl, r6, ip, asr #9 │ │ │ │ + addeq sl, r6, r8, asr r4 │ │ │ │ + addeq sl, r6, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 360df0 │ │ │ │ ldr r3, [pc, #508] @ 360df4 │ │ │ │ @@ -233184,21 +233184,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 360e00 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #448] @ 360e04 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360ca0 │ │ │ │ ldr r2, [pc, #420] @ 360e08 │ │ │ │ ldr r3, [pc, #396] @ 360df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -233213,52 +233213,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ ldr r3, [pc, #340] @ 360e0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 360d4c │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 360c5c │ │ │ │ mov r0, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #300] @ 360e10 │ │ │ │ ldr r2, [pc, #300] @ 360e14 │ │ │ │ ldr r1, [pc, #300] @ 360e18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 360c5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87b4ec │ │ │ │ + bl 87b49c │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360c5c │ │ │ │ ldr r2, [pc, #232] @ 360e1c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 360c5c │ │ │ │ ldr r3, [pc, #204] @ 360e20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360cc8 │ │ │ │ @@ -233276,120 +233276,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 360e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 360cc8 │ │ │ │ ldr r0, [pc, #88] @ 360e30 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 360cc8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ mrseq r8, R10_fiq │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r0, lr, r4, lsr #6 │ │ │ │ - addeq sl, r6, r8, ror r4 │ │ │ │ - addeq sl, r6, r0, ror #8 │ │ │ │ + @ instruction: 0x009e02d4 │ │ │ │ + addeq sl, r6, r8, lsr #8 │ │ │ │ + addeq sl, r6, r0, lsl r4 │ │ │ │ @ instruction: 0x010a81b4 │ │ │ │ @ instruction: 0x010a8190 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r0, lr, r0, asr r2 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addeq sl, r6, ip, lsl #6 │ │ │ │ + addseq r0, lr, r0, lsl #4 │ │ │ │ + addeq sl, r6, r0, lsr #5 │ │ │ │ + @ instruction: 0x0086a2bc │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r2, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, r6, ip, ror #5 │ │ │ │ - addeq sl, r6, r0, lsr #6 │ │ │ │ + umulleq sl, r6, ip, r2 │ │ │ │ + ldrdeq sl, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 360e98 │ │ │ │ ldr r2, [pc, #76] @ 360e9c │ │ │ │ ldr r1, [pc, #76] @ 360ea0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, lr, r8, ror #1 │ │ │ │ - addeq sl, r6, r8, lsl #3 │ │ │ │ - addeq sl, r6, r8, lsr #3 │ │ │ │ + umullseq r0, lr, r8, r0 │ │ │ │ + addeq sl, r6, r8, lsr r1 │ │ │ │ + addeq sl, r6, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 360ef0 │ │ │ │ ldr r2, [pc, #52] @ 360ef4 │ │ │ │ ldr r1, [pc, #52] @ 360ef8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b a897a4 │ │ │ │ - addseq r0, lr, r8, ror r0 │ │ │ │ - @ instruction: 0x0086a1b8 │ │ │ │ - ldrdeq sl, [r6], r0 │ │ │ │ + b a89754 │ │ │ │ + addseq r0, lr, r8, lsr #32 │ │ │ │ + addeq sl, r6, r8, ror #2 │ │ │ │ + addeq sl, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 360f44 │ │ │ │ ldr r2, [pc, #48] @ 360f48 │ │ │ │ ldr r1, [pc, #48] @ 360f4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 87b398 │ │ │ │ - addseq r0, lr, r0, lsr #32 │ │ │ │ - addeq sl, r6, r0, asr #1 │ │ │ │ - addeq sl, r6, r0, ror #1 │ │ │ │ + b 87b348 │ │ │ │ + @ instruction: 0x009dffd0 │ │ │ │ + addeq sl, r6, r0, ror r0 │ │ │ │ + umulleq sl, r6, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 360fc0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 360fc4 │ │ │ │ @@ -233399,60 +233399,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87b4ec │ │ │ │ + bl 87b49c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, sp, r8, asr #31 │ │ │ │ - addeq sl, r6, ip, ror r0 │ │ │ │ - addeq sl, r6, r4, rrx │ │ │ │ + addseq pc, sp, r8, ror pc @ │ │ │ │ + addeq sl, r6, ip, lsr #32 │ │ │ │ + addeq sl, r6, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 361040 │ │ │ │ ldr r2, [pc, #92] @ 361044 │ │ │ │ ldr r1, [pc, #92] @ 361048 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 361034 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d414 │ │ │ │ - addseq pc, sp, r0, asr pc @ │ │ │ │ - umulleq sl, r6, r0, r0 │ │ │ │ - addeq sl, r6, r8, lsr #1 │ │ │ │ + addseq pc, sp, r0, lsl #30 │ │ │ │ + addeq sl, r6, r0, asr #32 │ │ │ │ + addeq sl, r6, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 3611a8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -233468,15 +233468,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #264] @ 3611bc │ │ │ │ ldr r3, [pc, #264] @ 3611c0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -233491,15 +233491,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3611a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87b25c │ │ │ │ + b 87b20c │ │ │ │ ldr r3, [pc, #184] @ 3611c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3610cc │ │ │ │ ldr r3, [pc, #168] @ 3611cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -233515,44 +233515,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3611d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3610cc │ │ │ │ ldr r0, [pc, #68] @ 3611d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3610cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009dfed4 │ │ │ │ + addseq pc, sp, r4, lsl #29 │ │ │ │ tsteq sl, ip, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, r6, r4, ror pc │ │ │ │ - addeq r9, r6, ip, asr #30 │ │ │ │ + addeq r9, r6, r4, lsr #30 │ │ │ │ + strdeq r9, [r6], ip │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, lsr #26 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x00869fb4 │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r4, ror #30 │ │ │ │ + addeq r9, r6, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3612d4 │ │ │ │ ldr r2, [pc, #224] @ 3612d8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -233561,67 +233561,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #184] @ 3612e0 │ │ │ │ ldr r1, [pc, #184] @ 3612e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #136] @ 3612e8 │ │ │ │ ldr r1, [pc, #136] @ 3612ec │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3612c0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3612a0 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b ad9c60 │ │ │ │ + b ad9c10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl a89d20 │ │ │ │ + bl a89cd0 │ │ │ │ b 361280 │ │ │ │ - addseq pc, sp, r4, asr #26 │ │ │ │ - addeq r9, r6, ip, ror lr │ │ │ │ - umulleq r9, r6, r4, lr │ │ │ │ - umulleq r3, r5, ip, lr │ │ │ │ - addeq r2, r8, r0, ror #31 │ │ │ │ - addeq r9, r6, r0, lsl #27 │ │ │ │ - addeq r9, r6, r0, lsr #27 │ │ │ │ + @ instruction: 0x009dfcf4 │ │ │ │ + addeq r9, r6, ip, lsr #28 │ │ │ │ + addeq r9, r6, r4, asr #28 │ │ │ │ + addeq r3, r5, ip, asr #28 │ │ │ │ + umulleq r2, r8, r0, pc @ │ │ │ │ + addeq r9, r6, r0, lsr sp │ │ │ │ + addeq r9, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 36144c │ │ │ │ ldr r7, [pc, #324] @ 361450 │ │ │ │ ldr r6, [pc, #324] @ 361454 │ │ │ │ @@ -233632,21 +233632,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930964 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3613c4 │ │ │ │ ldr r1, [pc, #240] @ 361458 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -233655,15 +233655,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 361460 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36140c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233681,37 +233681,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 361470 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3613a4 │ │ │ │ bl 27d414 │ │ │ │ ldr r2, [pc, #92] @ 361474 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, sp, ip, lsr #24 │ │ │ │ - addeq r9, r6, ip, asr #25 │ │ │ │ - addeq r9, r6, ip, ror #25 │ │ │ │ + @ instruction: 0x009dfbdc │ │ │ │ + addeq r9, r6, ip, ror ip │ │ │ │ + umulleq r9, r6, ip, ip │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -233730,45 +233730,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr fp, [pc, #368] @ 36163c │ │ │ │ ldr r1, [pc, #368] @ 361640 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 361530 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3615f0 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3615d0 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 361598 │ │ │ │ ldr r1, [pc, #236] @ 361644 │ │ │ │ mov r2, #1 │ │ │ │ @@ -233779,33 +233779,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 36164c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 87b12c │ │ │ │ + b 87b0dc │ │ │ │ ldr ip, [pc, #176] @ 361650 │ │ │ │ ldr r3, [pc, #176] @ 361654 │ │ │ │ ldr r1, [pc, #176] @ 361658 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 36165c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233813,36 +233813,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 361660 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, sp, r4, lsr #21 │ │ │ │ - addeq r9, r6, r4, asr #22 │ │ │ │ - addeq r9, r6, ip, ror #22 │ │ │ │ - @ instruction: 0x00869bb8 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ + addseq pc, sp, r4, asr sl @ │ │ │ │ + strdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, ip, lsl fp │ │ │ │ + addeq r9, r6, r8, ror #22 │ │ │ │ + addeq r9, r6, r0, lsl #23 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - addeq r9, r6, r0, lsr #23 │ │ │ │ + addeq r9, r6, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 3617a0 │ │ │ │ ldr r2, [pc, #292] @ 3617a4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233851,33 +233851,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36173c │ │ │ │ cmp r4, #0 │ │ │ │ beq 36175c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #212] @ 3617ac │ │ │ │ ldr r1, [pc, #212] @ 3617b0 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 361708 │ │ │ │ ldr r3, [pc, #172] @ 3617b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233888,15 +233888,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3617c0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233905,41 +233905,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009df8bc │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addeq r9, r6, ip, lsl #20 │ │ │ │ - addeq r9, r6, r4, lsl #18 │ │ │ │ - addeq r9, r6, r4, lsr #18 │ │ │ │ + addseq pc, sp, ip, ror #16 │ │ │ │ + addeq r9, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x008699bc │ │ │ │ + @ instruction: 0x008698b4 │ │ │ │ + ldrdeq r9, [r6], r4 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3617e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq sl, r8, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -233957,17 +233957,17 @@ │ │ │ │ bne 3618a0 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3618bc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -234012,15 +234012,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3619cc │ │ │ │ ldr r3, [pc, #220] @ 361a1c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -234031,28 +234031,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #160] @ 361a20 │ │ │ │ ldr r2, [pc, #160] @ 361a24 │ │ │ │ ldr r1, [pc, #160] @ 361a28 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234061,64 +234061,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 361a30 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r6, r4, lsr #18 │ │ │ │ - @ instruction: 0x009df6b8 │ │ │ │ - strdeq r9, [r6], r8 │ │ │ │ + ldrdeq r9, [r6], r4 │ │ │ │ + addseq pc, sp, r8, ror #12 │ │ │ │ + addeq r9, r6, r8, lsr #17 │ │ │ │ adceq sl, r8, r0, asr #13 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - addeq r9, r6, r8, lsl #17 │ │ │ │ - addeq r9, r6, r8, ror #16 │ │ │ │ + addeq r9, r6, r8, lsr r8 │ │ │ │ + addeq r9, r6, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 361aa8 │ │ │ │ ldr r2, [pc, #92] @ 361aac │ │ │ │ ldr r1, [pc, #92] @ 361ab0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #60] @ 361ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #48] @ 361ab8 │ │ │ │ ldr r1, [pc, #48] @ 361abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq pc, sp, r4, ror r5 @ │ │ │ │ - addeq r3, r5, r8, ror #12 │ │ │ │ - addeq r2, r8, r4, lsr #15 │ │ │ │ + b 928510 │ │ │ │ + addseq pc, sp, r4, lsr #10 │ │ │ │ + addeq r3, r5, r8, lsl r6 │ │ │ │ + addeq r2, r8, r4, asr r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ tsteq r6, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -234128,58 +234128,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #100] @ 361b68 │ │ │ │ ldr r7, [pc, #100] @ 361b6c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 38148c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38158c │ │ │ │ - addseq pc, sp, r4, ror #9 │ │ │ │ - addeq r9, r6, r0, lsr #14 │ │ │ │ - addeq r9, r6, r0, asr #14 │ │ │ │ - addeq r0, r6, r4, asr pc │ │ │ │ - addeq r0, r6, r8, ror #30 │ │ │ │ + umullseq pc, sp, r4, r4 @ │ │ │ │ + ldrdeq r9, [r6], r0 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ + addeq r0, r6, r4, lsl #30 │ │ │ │ + addeq r0, r6, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 361bf4 │ │ │ │ ldr r2, [pc, #108] @ 361bf8 │ │ │ │ ldr r1, [pc, #108] @ 361bfc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -234191,17 +234191,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, sp, r4, lsr r4 @ │ │ │ │ - addeq r9, r6, r4, ror r6 │ │ │ │ - umulleq r9, r6, r4, r6 │ │ │ │ + addseq pc, sp, r4, ror #7 │ │ │ │ + addeq r9, r6, r4, lsr #12 │ │ │ │ + addeq r9, r6, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 361db8 │ │ │ │ ldr r1, [pc, #412] @ 361dbc │ │ │ │ @@ -234240,15 +234240,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 361d2c │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361d34 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [pc, #256] @ 361dc4 │ │ │ │ ldr r3, [pc, #244] @ 361dbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234286,39 +234286,39 @@ │ │ │ │ bne 361d98 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 361c88 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 361c88 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 361c88 │ │ │ │ ldr r1, [pc, #44] @ 361dcc │ │ │ │ ldr r0, [pc, #44] @ 361dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 361d58 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [sl, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq sl, r8, r1, r7 │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq pc, sp, r4, lsr #4 │ │ │ │ - addeq r9, r6, r4, lsl #10 │ │ │ │ + @ instruction: 0x009df1d4 │ │ │ │ + @ instruction: 0x008694b4 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 361e38 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -234335,63 +234335,63 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [pc, #4] @ 361e44 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d5dc │ │ │ │ - addeq r9, r6, r8, lsl #9 │ │ │ │ + addeq r9, r6, r8, lsr r4 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq sl, r8, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 361eec │ │ │ │ ldr r2, [pc, #104] @ 361ef0 │ │ │ │ ldr r1, [pc, #104] @ 361ef4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #76] @ 361ef8 │ │ │ │ ldr r1, [pc, #76] @ 361efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 361f00 │ │ │ │ ldr r1, [pc, #56] @ 361f04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq pc, sp, ip, lsl #3 │ │ │ │ - addeq r3, r5, r4, lsr r2 │ │ │ │ - addeq r2, r8, r4, ror r3 │ │ │ │ + b 928510 │ │ │ │ + addseq pc, sp, ip, lsr r1 @ │ │ │ │ + addeq r3, r5, r4, ror #3 │ │ │ │ + addeq r2, r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ adceq sl, r8, ip, asr #3 │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -234404,46 +234404,46 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #104] @ 361fbc │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #28 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r2, [pc, #56] @ 361fc0 │ │ │ │ ldr r1, [pc, #56] @ 361fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38158c │ │ │ │ - ldrsheq pc, [sp], r8 @ │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - addeq r9, r6, r4, lsr #7 │ │ │ │ + addseq pc, sp, r8, lsr #1 │ │ │ │ + addeq r9, r6, r4, lsl #7 │ │ │ │ + addeq r9, r6, r4, asr r3 │ │ │ │ adceq sl, r8, ip, lsr r1 │ │ │ │ - ldrdeq r0, [r6], r0 @ │ │ │ │ - addeq r0, r6, r4, ror #21 │ │ │ │ + addeq r0, r6, r0, lsl #21 │ │ │ │ + umulleq r0, r6, r4, sl │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ tst r3, #1 │ │ │ │ bne 361ffc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ ldrb r3, [r1] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ @@ -234462,17 +234462,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 362038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq pc, sp, r0 │ │ │ │ - strdeq r9, [r6], r0 │ │ │ │ - addeq r9, r6, r4, lsl #6 │ │ │ │ + @ instruction: 0x009defb0 │ │ │ │ + addeq r9, r6, r0, lsr #5 │ │ │ │ + @ instruction: 0x008692b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ strb ip, [sp, #3] │ │ │ │ @@ -234513,28 +234513,28 @@ │ │ │ │ ldr r1, [lr, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ beq 36209c │ │ │ │ ldr r0, [pc, #56] @ 362130 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36209c │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ b 36209c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r8, sp, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, ror sp │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r9, r6, r0, asr #4 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ ldr r4, [pc, #156] @ 3621f0 │ │ │ │ @@ -234572,95 +234572,95 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 3621f8 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362188 │ │ │ │ @ instruction: 0x010a6c98 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r9, r6, ip, lsl #3 │ │ │ │ + addeq r9, r6, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 362268 │ │ │ │ ldr r2, [pc, #84] @ 36226c │ │ │ │ ldr r1, [pc, #84] @ 362270 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r0, lsl #28 │ │ │ │ - strheq r9, [r6], ip │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ + @ instruction: 0x009dedb0 │ │ │ │ + addeq r9, r6, ip, rrx │ │ │ │ + addeq r9, r6, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 362304 │ │ │ │ ldr r2, [pc, #120] @ 362308 │ │ │ │ ldr r1, [pc, #120] @ 36230c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #88] @ 362310 │ │ │ │ ldr r2, [pc, #88] @ 362314 │ │ │ │ ldr r1, [pc, #88] @ 362318 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, sp, r8, lsl #27 │ │ │ │ - addeq r9, r6, r0, asr #32 │ │ │ │ - addeq r9, r6, ip, asr r0 │ │ │ │ + addseq lr, sp, r8, lsr sp │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + addeq r9, r6, ip │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36232c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r9, r8, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #496] @ 362538 │ │ │ │ ldr r3, [pc, #496] @ 36253c │ │ │ │ @@ -234688,36 +234688,36 @@ │ │ │ │ moveq sl, #78 @ 0x4e │ │ │ │ mov r3, #0 │ │ │ │ tst r4, #4 │ │ │ │ add r1, pc, #384 @ 0x180 │ │ │ │ ldrd r0, [r1] │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ and r4, r4, #3 │ │ │ │ add r9, r4, #5 │ │ │ │ add r4, r4, #6 │ │ │ │ add r4, r4, r8 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #356] @ 362548 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r0 │ │ │ │ smull r0, r1, r4, ip │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ add r4, r5, #1024 @ 0x400 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [pc, #308] @ 36254c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362464 │ │ │ │ ldr r2, [pc, #292] @ 362550 │ │ │ │ ldr r3, [pc, #268] @ 36253c │ │ │ │ @@ -234757,53 +234757,53 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r6, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 362560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362424 │ │ │ │ ldr r0, [pc, #88] @ 362564 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362424 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbeq sl, ip, sl, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010a6a94 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ blcc fea14d50 <__bss_end__@@Base+0xfd4f6e38> │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq sl, r8, r9, r6 │ │ │ │ andeq r6, r0, r0, ror #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r6, r0, asr #29 │ │ │ │ - addeq r8, r6, r8, lsl pc │ │ │ │ + addeq r8, r6, r0, ror lr │ │ │ │ + addeq r8, r6, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 3626c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #316] @ 3626c4 │ │ │ │ @@ -234868,39 +234868,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3626e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362628 │ │ │ │ ldr r0, [pc, #52] @ 3626e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362628 │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009deab4 │ │ │ │ + addseq lr, sp, r4, ror #20 │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ - addeq r8, r6, ip, lsr #28 │ │ │ │ + addeq r8, r6, r8, lsr #27 │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ mov r5, r0 │ │ │ │ @@ -234926,15 +234926,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ beq 3627cc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #492] @ 362968 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362868 │ │ │ │ ldr r2, [pc, #476] @ 36296c │ │ │ │ ldr r3, [pc, #460] @ 362960 │ │ │ │ @@ -234950,15 +234950,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #396] @ 362968 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362788 │ │ │ │ ldr r3, [pc, #384] @ 362970 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -234979,22 +234979,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 36297c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362788 │ │ │ │ ldr r3, [pc, #272] @ 362980 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362788 │ │ │ │ ldr r3, [pc, #240] @ 362974 │ │ │ │ @@ -235011,22 +235011,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 362984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362788 │ │ │ │ ldr r2, [pc, #152] @ 362988 │ │ │ │ ldr r3, [pc, #108] @ 362960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235034,15 +235034,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 362958 │ │ │ │ ldr r0, [pc, #120] @ 36298c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #100] @ 362990 │ │ │ │ ldr r3, [pc, #48] @ 362960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235057,62 +235057,62 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x010a6694 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r4, ror #12 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r6, r0, asr #26 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ andeq r5, r0, r0, lsr #28 │ │ │ │ - addeq r8, r6, r0, asr #24 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ tsteq sl, r4, lsl #10 │ │ │ │ - addeq r8, r6, r0, asr ip │ │ │ │ + addeq r8, r6, r0, lsl #24 │ │ │ │ smlabteq sl, r8, r4, r6 │ │ │ │ - addeq r8, r6, r4, lsl #25 │ │ │ │ + addeq r8, r6, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 362a30 │ │ │ │ ldr r2, [pc, #128] @ 362a34 │ │ │ │ ldr r1, [pc, #128] @ 362a38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #100] @ 362a3c │ │ │ │ ldr r1, [pc, #100] @ 362a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #80] @ 362a44 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #64] @ 362a48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009de6bc │ │ │ │ - addeq r2, r5, r4, lsl #14 │ │ │ │ - addeq r1, r8, r8, asr #16 │ │ │ │ + addseq lr, sp, ip, ror #12 │ │ │ │ + @ instruction: 0x008526b4 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ ldrdeq r3, [r6, -r4] │ │ │ │ adceq r9, r8, ip, lsr #14 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #1 │ │ │ │ beq 362a80 │ │ │ │ @@ -235142,22 +235142,22 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #1016] @ 0x3f8 │ │ │ │ lsr r4, r3, #12 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r2, #1012] @ 0x3f4 │ │ │ │ mul r4, r1, r4 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 362330 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235191,15 +235191,15 @@ │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r0, [r4, #1056] @ 0x420 │ │ │ │ bic r5, r5, r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #968] @ 0x3c8 │ │ │ │ beq 362bf0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #680] @ 362e48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362d34 │ │ │ │ ldr r2, [pc, #664] @ 362e4c │ │ │ │ ldr r3, [pc, #648] @ 362e40 │ │ │ │ @@ -235215,15 +235215,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #584] @ 362e48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362bac │ │ │ │ ldr r3, [pc, #572] @ 362e50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -235244,22 +235244,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 362e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362bac │ │ │ │ bl 3626ec │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ orr r5, r5, #1 │ │ │ │ str r5, [r4, #972] @ 0x3cc │ │ │ │ b 362b78 │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -235284,15 +235284,15 @@ │ │ │ │ bne 362d10 │ │ │ │ mov r0, r4 │ │ │ │ bl 3626ec │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ b 362b74 │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #7 │ │ │ │ add r1, r1, #1 │ │ │ │ bl 362568 │ │ │ │ @@ -235319,23 +235319,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 362e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 362bac │ │ │ │ ldr r2, [pc, #164] @ 362e68 │ │ │ │ ldr r3, [pc, #120] @ 362e40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235344,46 +235344,46 @@ │ │ │ │ bne 362e38 │ │ │ │ ldr r0, [pc, #132] @ 362e6c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #108] @ 362e70 │ │ │ │ ldr r3, [pc, #56] @ 362e40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 362e38 │ │ │ │ ldr r0, [pc, #76] @ 362e74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a62bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq sl, r4, r2, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r0, lsr #19 │ │ │ │ andeq r6, r0, ip, ror r9 │ │ │ │ - addeq r8, r6, ip, asr #16 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ - addeq r8, r6, r4, asr r8 │ │ │ │ + addeq r8, r6, r4, lsl #16 │ │ │ │ strdeq r5, [sl, -r0] │ │ │ │ - addeq r8, r6, r4, lsl #17 │ │ │ │ + addeq r8, r6, r4, lsr r8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -235392,15 +235392,15 @@ │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ldr r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr r0, [r0, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ pop {r4, lr} │ │ │ │ b 362b20 │ │ │ │ @@ -235432,15 +235432,15 @@ │ │ │ │ ble 362f68 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r6, r5 │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ bne 362f40 │ │ │ │ mov r0, r4 │ │ │ │ bl 362a98 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235533,97 +235533,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 363160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362fe8 │ │ │ │ ldr r0, [pc, #68] @ 363164 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362fe8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [sl, -r4] │ │ │ │ smlatbeq sl, r0, sp, r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ - addeq r8, r6, ip, lsl #12 │ │ │ │ + addeq r8, r6, r4, lsl #11 │ │ │ │ + @ instruction: 0x008685bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 36322c │ │ │ │ ldr r2, [pc, #172] @ 363230 │ │ │ │ ldr r1, [pc, #172] @ 363234 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr ip, [pc, #124] @ 363238 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r3, [pc, #92] @ 36323c │ │ │ │ ldr r2, [pc, #92] @ 363240 │ │ │ │ ldr r1, [pc, #92] @ 363244 │ │ │ │ mov r0, #1 │ │ │ │ str r6, [r4, #1012] @ 0x3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009ddef0 │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ + addseq sp, sp, r0, lsr #29 │ │ │ │ + addeq r8, r6, r8, lsl #11 │ │ │ │ + addeq r8, r6, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235635,42 +235635,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 363334 │ │ │ │ ldr r1, [pc, #192] @ 363338 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #172] @ 36333c │ │ │ │ ldr r2, [pc, #172] @ 363340 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ add r9, pc, #120 @ 0x78 │ │ │ │ ldrd r8, [r9] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #132] @ 363344 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add ip, r0, #1024 @ 0x400 │ │ │ │ strd r8, [ip, #-8] │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ @@ -235678,19 +235678,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 38148c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq lr, pc, r2, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq sp, sp, r4, lsl lr │ │ │ │ - addeq pc, r5, r4, ror #15 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ - addeq r8, r6, ip, asr #9 │ │ │ │ + addseq sp, sp, r4, asr #27 │ │ │ │ + umulleq pc, r5, r4, r7 @ │ │ │ │ + addeq pc, r5, r4, lsr #15 │ │ │ │ + addeq r8, r6, r8, lsr #9 │ │ │ │ + addeq r8, r6, ip, ror r4 │ │ │ │ adceq r8, r8, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #492] @ 36354c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -235705,15 +235705,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #440] @ 363560 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 363564 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r0, #152 @ 0x98 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ @@ -235786,23 +235786,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 36357c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36343c │ │ │ │ ldr r2, [pc, #112] @ 363580 │ │ │ │ ldr r3, [pc, #64] @ 363554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235811,31 +235811,31 @@ │ │ │ │ bne 363548 │ │ │ │ ldr r0, [pc, #80] @ 363584 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sp, sp, r4, lsl sp │ │ │ │ + addseq sp, sp, r4, asr #25 │ │ │ │ smlabbeq sl, r0, sl, r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, r6, r8, ror #7 │ │ │ │ - addeq r8, r6, r0, lsl #8 │ │ │ │ + umulleq r8, r6, r8, r3 │ │ │ │ + @ instruction: 0x008683b0 │ │ │ │ tsteq sl, r0, asr sl │ │ │ │ adceq r8, r8, r0, lsl #27 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010a59b0 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r8, r6, ip, r2 │ │ │ │ + addeq r8, r6, ip, asr #4 │ │ │ │ smlatteq sl, r4, r8, r5 │ │ │ │ - addeq r8, r6, r0, lsr #5 │ │ │ │ + addeq r8, r6, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1784] @ 363c9c │ │ │ │ ldr r6, [pc, #1784] @ 363ca0 │ │ │ │ @@ -235986,40 +235986,40 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 363cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363664 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r7, #976] @ 0x3d0 │ │ │ │ bl 362b20 │ │ │ │ b 363664 │ │ │ │ add r4, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ - bl a899e0 │ │ │ │ + bl a89990 │ │ │ │ cmp r0, #0 │ │ │ │ beq 363664 │ │ │ │ ldr r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r2, sl │ │ │ │ bic r3, r3, #6 │ │ │ │ str r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ strb r8, [sp, #39] @ 0x27 │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 363ba0 │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [r7, #972] @ 0x3cc │ │ │ │ orr r2, r2, #6 │ │ │ │ orr r3, r3, #4 │ │ │ │ @@ -236062,28 +236062,28 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 363cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363624 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 363a2c │ │ │ │ @@ -236114,24 +236114,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 363cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363664 │ │ │ │ ldr r2, [pc, #680] @ 363cdc │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r5, [r3, #152] @ 0x98 │ │ │ │ b 363998 │ │ │ │ @@ -236168,30 +236168,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 363ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363760 │ │ │ │ ldr r0, [pc, #484] @ 363ce8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363624 │ │ │ │ ldr r3, [pc, #456] @ 363cec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363744 │ │ │ │ ldr r3, [pc, #392] @ 363cc0 │ │ │ │ @@ -236208,23 +236208,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363744 │ │ │ │ ldr r3, [pc, #332] @ 363cf4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363874 │ │ │ │ ldr r3, [pc, #260] @ 363cc0 │ │ │ │ @@ -236242,82 +236242,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 363cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363874 │ │ │ │ ldr r0, [pc, #208] @ 363cfc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363664 │ │ │ │ ldr r0, [pc, #184] @ 363d00 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363744 │ │ │ │ ldr r0, [pc, #164] @ 363d04 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363874 │ │ │ │ ldr r0, [pc, #144] @ 363d08 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363664 │ │ │ │ ldr r0, [pc, #128] @ 363d0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 363760 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ adceq r8, r8, r8, ror fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, ip, lsl #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq sl, r8, r7, r5 │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ adceq r8, r8, r4, asr #20 │ │ │ │ andeq r6, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, ror #26 │ │ │ │ - addeq r7, r6, r4, lsr #29 │ │ │ │ + addeq r7, r6, r4, asr lr │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - addeq r8, r6, r0, lsl r0 │ │ │ │ + addeq r7, r6, r0, asr #31 │ │ │ │ strdeq r8, [r8], ip @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq r7, r6, r8, lsl #27 │ │ │ │ - addeq r7, r6, r0, asr #26 │ │ │ │ + addeq r7, r6, r8, lsr sp │ │ │ │ + strdeq r7, [r6], r0 │ │ │ │ andeq r3, r0, r0, lsr r6 │ │ │ │ - addeq r7, r6, r0, lsr #28 │ │ │ │ + ldrdeq r7, [r6], r0 │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - addeq r7, r6, r8, asr #26 │ │ │ │ - addeq r7, r6, r0, ror #28 │ │ │ │ - @ instruction: 0x00867db0 │ │ │ │ - addeq r7, r6, r0, lsr sp │ │ │ │ - @ instruction: 0x00867cb4 │ │ │ │ - addeq r7, r6, ip, lsr #24 │ │ │ │ + strdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r0, lsl lr │ │ │ │ + addeq r7, r6, r0, ror #26 │ │ │ │ + addeq r7, r6, r0, ror #25 │ │ │ │ + addeq r7, r6, r4, ror #24 │ │ │ │ + ldrdeq r7, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs ip, r2, #20 │ │ │ │ sbc r1, r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -236378,26 +236378,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2200] @ 3646e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 364184 │ │ │ │ ldr r1, [pc, #2184] @ 3646e8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp ip, #16 │ │ │ │ bhi 363d60 │ │ │ │ add ip, ip, ip │ │ │ │ @@ -236410,15 +236410,15 @@ │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [pc, #2116] @ 3646d4 │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r4, [r7, #956] @ 0x3bc │ │ │ │ ldr r8, [r5, r3] │ │ │ │ add r0, r7, #1024 @ 0x400 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ mov r0, r7 │ │ │ │ bl 3626ec │ │ │ │ ldr r2, [pc, #2104] @ 3646ec │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ @@ -236453,27 +236453,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 3646f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364184 │ │ │ │ ldr r4, [pc, #1896] @ 3646f4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -236559,26 +236559,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp, #16] │ │ │ │ stmib sp, {r3, r8} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1500] @ 3646fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 364184 │ │ │ │ ldr r2, [pc, #1484] @ 364700 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -236628,15 +236628,15 @@ │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r9, [r8] │ │ │ │ beq 3642d8 │ │ │ │ ldr r3, [r7, #980] @ 0x3d4 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r7, #988] @ 0x3dc │ │ │ │ bne 364378 │ │ │ │ cmp r6, r1 │ │ │ │ ldrcc r3, [r7, #992] @ 0x3e0 │ │ │ │ subcs r1, r6, r1 │ │ │ │ addcc r3, r6, r3 │ │ │ │ @@ -236711,22 +236711,22 @@ │ │ │ │ beq 36468c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 364724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3642e0 │ │ │ │ ldr r3, [pc, #936] @ 364728 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 364218 │ │ │ │ ldr r3, [pc, #840] @ 3646dc │ │ │ │ @@ -236742,23 +236742,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 36472c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364218 │ │ │ │ ldr r3, [pc, #720] @ 3646d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -236776,28 +236776,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #676] @ 364730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36400c │ │ │ │ ldr r3, [pc, #572] @ 3646d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 364184 │ │ │ │ ldr r3, [pc, #556] @ 3646dc │ │ │ │ @@ -236815,26 +236815,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 364734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364184 │ │ │ │ ldr r3, [pc, #520] @ 364738 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363fd8 │ │ │ │ ldr r3, [pc, #408] @ 3646dc │ │ │ │ @@ -236850,181 +236850,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #32 │ │ │ │ stm sp, {r6, r9} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 36473c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363fd8 │ │ │ │ ldr r0, [pc, #388] @ 364740 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 364184 │ │ │ │ ldr r0, [pc, #352] @ 364744 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364184 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #320] @ 364748 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 364184 │ │ │ │ ldr r0, [pc, #292] @ 36474c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364184 │ │ │ │ ldr r0, [pc, #264] @ 364750 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36400c │ │ │ │ ldr r0, [pc, #228] @ 364754 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #32 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363fd8 │ │ │ │ ldr r0, [pc, #196] @ 364758 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3642e0 │ │ │ │ ldr r0, [pc, #180] @ 36475c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364218 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strheq r5, [sl, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq sl, r8, r0, r5 │ │ │ │ adceq r8, r8, r8, asr #7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, ror pc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq r7, r6, r0, ip │ │ │ │ - @ instruction: 0x009dd1f6 │ │ │ │ + addeq r7, r6, r0, asr #24 │ │ │ │ + addseq sp, sp, r6, lsr #3 │ │ │ │ adceq r8, r8, ip, ror r2 │ │ │ │ - addeq r7, r6, r0, ror #22 │ │ │ │ + addeq r7, r6, r0, lsl fp │ │ │ │ adceq r8, r8, r4, lsr #3 │ │ │ │ strdeq r8, [r8], r4 @ │ │ │ │ - @ instruction: 0x008679bc │ │ │ │ + addeq r7, r6, ip, ror #18 │ │ │ │ strdeq r7, [r8], ip @ │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ adceq r7, r8, r0, ror #29 │ │ │ │ adceq r7, r8, r8, asr #29 │ │ │ │ @ instruction: 0x00a87eb0 │ │ │ │ umlaleq r7, r8, r8, lr │ │ │ │ adceq r7, r8, r0, lsl #29 │ │ │ │ adceq r7, r8, r8, ror #28 │ │ │ │ andeq r5, r0, r4, asr #1 │ │ │ │ - addeq r7, r6, r0, lsr r8 │ │ │ │ + addeq r7, r6, r0, ror #15 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - addeq r7, r6, ip, asr r7 │ │ │ │ - addeq r7, r6, r0, asr r6 │ │ │ │ - @ instruction: 0x008675bc │ │ │ │ + addeq r7, r6, ip, lsl #14 │ │ │ │ + addeq r7, r6, r0, lsl #12 │ │ │ │ + addeq r7, r6, ip, ror #10 │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ - addeq r7, r6, r8, asr r6 │ │ │ │ - addeq r7, r6, r4, asr r5 │ │ │ │ - addeq r7, r6, r4, lsr r5 │ │ │ │ - addeq r7, r6, r8, lsl #10 │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ - addeq r7, r6, ip, asr #9 │ │ │ │ - addeq r7, r6, r0, ror #11 │ │ │ │ - addeq r7, r6, ip, lsr r5 │ │ │ │ - ldrdeq r7, [r6], r0 │ │ │ │ + addeq r7, r6, r8, lsl #12 │ │ │ │ + addeq r7, r6, r4, lsl #10 │ │ │ │ + addeq r7, r6, r4, ror #9 │ │ │ │ + @ instruction: 0x008674b8 │ │ │ │ + addeq r7, r6, r0, lsr #9 │ │ │ │ + addeq r7, r6, ip, ror r4 │ │ │ │ + umulleq r7, r6, r0, r5 │ │ │ │ + addeq r7, r6, ip, ror #9 │ │ │ │ + addeq r7, r6, r0, lsl #9 │ │ │ │ │ │ │ │ 00364760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #256] @ 36487c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #232] @ 364880 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #224] @ 364884 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 380138 │ │ │ │ ldr r1, [pc, #212] @ 364888 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #196] @ 36488c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #180] @ 364890 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r0, [pc, #164] @ 364894 │ │ │ │ ldr r2, [pc, #164] @ 364898 │ │ │ │ ldr r1, [pc, #164] @ 36489c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #132] @ 3648a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 381a44 │ │ │ │ cmn r7, #1 │ │ │ │ @@ -237043,23 +237043,23 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r7, r6, ip │ │ │ │ - @ instruction: 0x0092bdf4 │ │ │ │ + @ instruction: 0x00866fbc │ │ │ │ + addseq fp, r2, r4, lsr #27 │ │ │ │ tsteq sl, r4, asr r6 │ │ │ │ - addeq r7, pc, r0, lsl r1 @ │ │ │ │ - ldrdeq r7, [r6], r4 │ │ │ │ - addeq r7, r6, r8, asr #9 │ │ │ │ - addseq ip, sp, r0, lsl #17 │ │ │ │ - addeq lr, r5, ip, asr r2 │ │ │ │ - addeq lr, r5, r0, ror r2 │ │ │ │ + addeq r7, pc, r0, asr #1 │ │ │ │ + addeq r7, r6, r4, lsl #9 │ │ │ │ + addeq r7, r6, r8, ror r4 │ │ │ │ + addseq ip, sp, r0, lsr r8 │ │ │ │ + addeq lr, r5, ip, lsl #4 │ │ │ │ + addeq lr, r5, r0, lsr #4 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ │ │ │ │ 003648a4 : │ │ │ │ ldr r2, [pc, #24] @ 3648c4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #188] @ 0xbc │ │ │ │ strb r3, [r0, #192] @ 0xc0 │ │ │ │ @@ -237083,15 +237083,15 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ bl 27cda8 │ │ │ │ str r4, [r0, #180] @ 0xb4 │ │ │ │ str r8, [r0, #168] @ 0xa8 │ │ │ │ str r7, [r0, #172] @ 0xac │ │ │ │ str r6, [r0, #184] @ 0xb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 45c4f0 │ │ │ │ asr ip, r1, #31 │ │ │ │ and ip, ip, #15 │ │ │ │ adds r4, ip, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -237119,24 +237119,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #20] @ 3649a8 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a96270 │ │ │ │ + bl a96220 │ │ │ │ mov sl, r0 │ │ │ │ b 36493c │ │ │ │ - addseq fp, r3, r0, lsl #8 │ │ │ │ + @ instruction: 0x0093b3b0 │ │ │ │ ldrb r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3649c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r7, r8, r8, lsr #19 │ │ │ │ ldrb r3, [r0, #966] @ 0x3c6 │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #1 │ │ │ │ strb r2, [r0, #967] @ 0x3c7 │ │ │ │ beq 3649f0 │ │ │ │ ldrb r2, [r0, #965] @ 0x3c5 │ │ │ │ @@ -237145,29 +237145,29 @@ │ │ │ │ moveq r1, r2 │ │ │ │ strbne r2, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #2 │ │ │ │ orrne r3, r1, #2 │ │ │ │ strbne r3, [r0, #967] @ 0x3c7 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 364a80 │ │ │ │ ldr r2, [pc, #96] @ 364a84 │ │ │ │ ldr r1, [pc, #96] @ 364a88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #68] @ 364a8c │ │ │ │ ldr r2, [pc, #68] @ 364a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr ip, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -237175,18 +237175,18 @@ │ │ │ │ orr ip, ip, #16 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x009dc6f8 │ │ │ │ - umulleq r0, r5, r4, r6 │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ + b 928510 │ │ │ │ + addseq ip, sp, r8, lsr #13 │ │ │ │ + addeq r0, r5, r4, asr #12 │ │ │ │ + addeq pc, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ adceq r7, r8, r8, lsl r9 │ │ │ │ smlatbeq r6, r8, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -237197,52 +237197,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 364b5c │ │ │ │ ldr r1, [pc, #152] @ 364b60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #132] @ 364b64 │ │ │ │ ldr r2, [pc, #132] @ 364b68 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #88] @ 364b6c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38148c │ │ │ │ - addseq ip, sp, r0, ror r6 │ │ │ │ - umulleq sp, r5, r4, pc @ │ │ │ │ - addeq sp, r5, r4, lsr #31 │ │ │ │ - addeq r7, r6, r0, lsl #5 │ │ │ │ - addeq r7, r6, r0, asr r2 │ │ │ │ + addseq ip, sp, r0, lsr #12 │ │ │ │ + addeq sp, r5, r4, asr #30 │ │ │ │ + addeq sp, r5, r4, asr pc │ │ │ │ + addeq r7, r6, r0, lsr r2 │ │ │ │ + addeq r7, r6, r0, lsl #4 │ │ │ │ adceq r7, r8, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #624] @ 364dfc │ │ │ │ @@ -237309,78 +237309,78 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c04 │ │ │ │ ldr r1, [pc, #396] @ 364e14 │ │ │ │ ldr r0, [pc, #396] @ 364e18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ ldr r3, [pc, #356] @ 364e08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c04 │ │ │ │ ldr r1, [pc, #356] @ 364e1c │ │ │ │ ldr r0, [pc, #356] @ 364e20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ ldr r3, [pc, #308] @ 364e08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c04 │ │ │ │ ldr r1, [pc, #316] @ 364e24 │ │ │ │ ldr r0, [pc, #316] @ 364e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ ldr r3, [pc, #260] @ 364e08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c04 │ │ │ │ ldr r1, [pc, #276] @ 364e2c │ │ │ │ ldr r0, [pc, #276] @ 364e30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ ldr r3, [pc, #212] @ 364e08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c04 │ │ │ │ ldr r1, [pc, #236] @ 364e34 │ │ │ │ ldr r0, [pc, #236] @ 364e38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ tst lr, #2 │ │ │ │ mov r3, #0 │ │ │ │ strbne r3, [r4, #965] @ 0x3c5 │ │ │ │ b 364c04 │ │ │ │ and lr, lr, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 3649c8 │ │ │ │ b 364c04 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ b 364c04 │ │ │ │ sub r3, lr, #1 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 364c04 │ │ │ │ ldr r3, [pc, #92] @ 364e08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -237389,44 +237389,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 364e3c │ │ │ │ ldr r0, [pc, #124] @ 364e40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ ldr r1, [pc, #96] @ 364e44 │ │ │ │ ldr r0, [pc, #96] @ 364e48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364c04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r4, lsr r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlatteq sl, r0, r1, r4 │ │ │ │ - addseq ip, sp, r0, asr r4 │ │ │ │ - umullseq ip, sp, r8, r4 │ │ │ │ - addeq r7, r6, r4, lsr #3 │ │ │ │ - addseq ip, sp, r8, ror #8 │ │ │ │ - addeq r7, r6, r0, asr r1 │ │ │ │ - addseq ip, sp, r8, lsr r4 │ │ │ │ + addseq ip, sp, r0, lsl #8 │ │ │ │ + addseq ip, sp, r8, asr #8 │ │ │ │ + addeq r7, r6, r4, asr r1 │ │ │ │ + addseq ip, sp, r8, lsl r4 │ │ │ │ addeq r7, r6, r0, lsl #2 │ │ │ │ - addseq ip, sp, r8, lsl #8 │ │ │ │ + addseq ip, sp, r8, ror #7 │ │ │ │ strheq r7, [r6], r0 │ │ │ │ - @ instruction: 0x009dc3d8 │ │ │ │ + @ instruction: 0x009dc3b8 │ │ │ │ addeq r7, r6, r0, rrx │ │ │ │ - addseq ip, sp, r0, ror #6 │ │ │ │ - addeq r6, r6, r8, lsr #31 │ │ │ │ - addseq ip, sp, ip, lsr r3 │ │ │ │ - addeq r7, r6, ip, rrx │ │ │ │ + addseq ip, sp, r8, lsl #7 │ │ │ │ + addeq r7, r6, r0, lsl r0 │ │ │ │ + addseq ip, sp, r0, lsl r3 │ │ │ │ + addeq r6, r6, r8, asr pc │ │ │ │ + addseq ip, sp, ip, ror #5 │ │ │ │ + addeq r7, r6, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #664] @ 365104 │ │ │ │ @@ -237466,15 +237466,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ea8 │ │ │ │ ldr r1, [pc, #532] @ 365110 │ │ │ │ ldr r0, [pc, #532] @ 365114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3650d8 │ │ │ │ cmp r3, #8 │ │ │ │ ldrls r0, [pc, #496] @ 365118 │ │ │ │ orrls r0, r0, r3, lsl #16 │ │ │ │ @@ -237494,27 +237494,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ea8 │ │ │ │ ldr r1, [pc, #444] @ 365128 │ │ │ │ ldr r0, [pc, #444] @ 36512c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ ldr r3, [pc, #384] @ 365108 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ea8 │ │ │ │ ldr r1, [pc, #404] @ 365130 │ │ │ │ ldr r0, [pc, #404] @ 365134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b 364eac │ │ │ │ ldr r3, [pc, #316] @ 365108 │ │ │ │ @@ -237523,27 +237523,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ea8 │ │ │ │ ldr r1, [pc, #344] @ 365138 │ │ │ │ ldr r0, [pc, #344] @ 36513c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ ldr r3, [pc, #268] @ 365108 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ea8 │ │ │ │ ldr r1, [pc, #304] @ 365140 │ │ │ │ ldr r0, [pc, #304] @ 365144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ ldrb r3, [r5, #967] @ 0x3c7 │ │ │ │ tst r3, #1 │ │ │ │ beq 3650c8 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #196 @ 0xc4 │ │ │ │ @@ -237562,15 +237562,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #8 │ │ │ │ sub r2, r2, #1 │ │ │ │ moveq r3, #0 │ │ │ │ strb r2, [r5, #965] @ 0x3c5 │ │ │ │ strb r3, [r5, #964] @ 0x3c4 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ mov r0, r5 │ │ │ │ bl 3649c8 │ │ │ │ mov r0, r4 │ │ │ │ b 364eac │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 3650b8 │ │ │ │ sub r0, r2, #4 │ │ │ │ @@ -237591,74 +237591,74 @@ │ │ │ │ mov r0, #3 │ │ │ │ b 364eac │ │ │ │ ldr r1, [pc, #92] @ 36514c │ │ │ │ ldr r0, [pc, #92] @ 365150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 364ea8 │ │ │ │ smlabbeq sl, ip, pc, r3 @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq ip, sp, sl, lsl #4 │ │ │ │ - addseq ip, sp, r4, lsr #4 │ │ │ │ - addeq r6, r6, r0, lsr pc │ │ │ │ + @ instruction: 0x009dc1ba │ │ │ │ + @ instruction: 0x009dc1d4 │ │ │ │ + addeq r6, r6, r0, ror #29 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - addseq ip, sp, r8, ror #3 │ │ │ │ - addeq r6, r6, r0, asr pc │ │ │ │ - addeq r6, r6, r4, ror #30 │ │ │ │ - @ instruction: 0x009dc1b4 │ │ │ │ + umullseq ip, sp, r8, r1 │ │ │ │ + addeq r6, r6, r0, lsl #30 │ │ │ │ + addeq r6, r6, r4, lsl pc │ │ │ │ + addseq ip, sp, r4, ror #2 │ │ │ │ + addeq r6, r6, ip, lsr #28 │ │ │ │ + addseq ip, sp, r4, lsr r1 │ │ │ │ addeq r6, r6, ip, ror lr │ │ │ │ - addseq ip, sp, r4, lsl #3 │ │ │ │ - addeq r6, r6, ip, asr #29 │ │ │ │ - addseq ip, sp, r0, asr #2 │ │ │ │ - addeq r6, r6, r8, ror #27 │ │ │ │ - addseq ip, sp, r0, lsl r1 │ │ │ │ + ldrsheq ip, [sp], r0 │ │ │ │ umulleq r6, r6, r8, sp @ │ │ │ │ + addseq ip, sp, r0, asr #1 │ │ │ │ + addeq r6, r6, r8, asr #26 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ - addseq ip, sp, r0, lsr r0 │ │ │ │ - addeq r6, r6, r0, ror #26 │ │ │ │ + addseq fp, sp, r0, ror #31 │ │ │ │ + addeq r6, r6, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3651e0 │ │ │ │ ldr r2, [pc, #116] @ 3651e4 │ │ │ │ ldr r1, [pc, #116] @ 3651e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #84] @ 3651ec │ │ │ │ ldr r1, [pc, #84] @ 3651f0 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009dbfb0 │ │ │ │ - addeq r6, r6, r0, asr #23 │ │ │ │ - ldrdeq r6, [r6], ip │ │ │ │ + addseq fp, sp, r0, ror #30 │ │ │ │ + addeq r6, r6, r0, ror fp │ │ │ │ + addeq r6, r6, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -237691,15 +237691,15 @@ │ │ │ │ strbne r7, [r4, #967] @ 0x3c7 │ │ │ │ orr r2, r3, #2 │ │ │ │ tst r1, #2 │ │ │ │ strbne r2, [r4, #967] @ 0x3c7 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ moveq r1, r3 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r8, r5 │ │ │ │ bne 365228 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237708,53 +237708,53 @@ │ │ │ │ ldrb r0, [r0, #920] @ 0x398 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3652d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r7, r8, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 365360 │ │ │ │ ldr r2, [pc, #112] @ 365364 │ │ │ │ ldr r1, [pc, #112] @ 365368 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #84] @ 36536c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #72] @ 365370 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #56] @ 365374 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, sp, r4, asr #29 │ │ │ │ - addeq pc, r4, r0, asr #27 │ │ │ │ - addeq lr, r7, r4, lsl #30 │ │ │ │ + addseq fp, sp, r4, ror lr │ │ │ │ + addeq pc, r4, r0, ror sp @ │ │ │ │ + @ instruction: 0x0087eeb4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237766,56 +237766,56 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #148] @ 365458 │ │ │ │ ldr r7, [pc, #148] @ 36545c │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r6, #980 @ 0x3d4 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #96] @ 365460 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38158c │ │ │ │ - addseq fp, sp, ip, lsr #28 │ │ │ │ - addeq r6, r6, r8, asr fp │ │ │ │ - addeq r6, r6, r4, lsr #22 │ │ │ │ - umulleq sp, r5, r4, r6 │ │ │ │ - addeq sp, r5, r8, lsr #13 │ │ │ │ + @ instruction: 0x009dbddc │ │ │ │ + addeq r6, r6, r8, lsl #22 │ │ │ │ + ldrdeq r6, [r6], r4 │ │ │ │ + addeq sp, r5, r4, asr #12 │ │ │ │ + addeq sp, r5, r8, asr r6 │ │ │ │ strdeq r6, [r8], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3654f0 │ │ │ │ ldr r2, [pc, #116] @ 3654f4 │ │ │ │ @@ -237823,38 +237823,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #84] @ 3654fc │ │ │ │ ldr r1, [pc, #84] @ 365500 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #948 @ 0x3b4 │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, sp, ip, lsr sp │ │ │ │ - addeq r6, r6, r0, asr #20 │ │ │ │ - addeq r6, r6, r0, ror #20 │ │ │ │ + addseq fp, sp, ip, ror #25 │ │ │ │ + strdeq r6, [r6], r0 │ │ │ │ + addeq r6, r6, r0, lsl sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 365580 │ │ │ │ @@ -237863,15 +237863,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r3, #944 @ 0x3b0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ @@ -237879,18 +237879,18 @@ │ │ │ │ str r1, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [r3, #932] @ 0x3a4 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ str r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr r0, [r3, #980] @ 0x3d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c784 │ │ │ │ - umullseq fp, sp, ip, ip │ │ │ │ - addeq r6, r6, r4, lsr #19 │ │ │ │ - addeq r6, r6, r4, asr #19 │ │ │ │ + b 92c734 │ │ │ │ + addseq fp, sp, ip, asr #24 │ │ │ │ + addeq r6, r6, r4, asr r9 │ │ │ │ + addeq r6, r6, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #636] @ 365820 │ │ │ │ ldr lr, [pc, #636] @ 365824 │ │ │ │ ldr ip, [pc, #636] @ 365828 │ │ │ │ @@ -237906,15 +237906,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #576] @ 365834 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ ldr r6, [pc, #572] @ 365838 │ │ │ │ bics r2, r2, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ beq 36565c │ │ │ │ @@ -237944,15 +237944,15 @@ │ │ │ │ orr r2, r2, #32 │ │ │ │ and r3, r3, r2 │ │ │ │ ands r1, r3, #224 @ 0xe0 │ │ │ │ ldrb r3, [r5] │ │ │ │ movne r1, #1 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ str r2, [r4, #920] @ 0x398 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #432] @ 36583c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36561c │ │ │ │ ldr r3, [pc, #420] @ 365844 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -237974,23 +237974,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 365850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36561c │ │ │ │ ldr r3, [pc, #300] @ 365854 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36561c │ │ │ │ ldr r3, [pc, #268] @ 365848 │ │ │ │ @@ -238007,22 +238007,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 365858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36561c │ │ │ │ ldr r2, [pc, #180] @ 36585c │ │ │ │ ldr r3, [pc, #124] @ 365828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238030,15 +238030,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36581c │ │ │ │ ldr r0, [pc, #148] @ 365860 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #128] @ 365864 │ │ │ │ ldr r3, [pc, #64] @ 365828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238046,35 +238046,35 @@ │ │ │ │ bne 36581c │ │ │ │ ldr r0, [pc, #96] @ 365868 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq fp, sp, r4, lsl ip │ │ │ │ + addseq fp, sp, r4, asr #23 │ │ │ │ tsteq sl, r4, asr #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - addeq lr, r7, r8, lsr ip │ │ │ │ + addeq pc, r4, r8, lsr #21 │ │ │ │ + addeq lr, r7, r8, ror #23 │ │ │ │ andeq r2, r0, r4 │ │ │ │ strdeq r3, [sl, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [sl, -r0] │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r6, ip, asr r8 │ │ │ │ + addeq r6, r6, ip, lsl #16 │ │ │ │ @ instruction: 0x00004cb4 │ │ │ │ - addeq r6, r6, r0, ror r7 │ │ │ │ + addeq r6, r6, r0, lsr #14 │ │ │ │ tsteq sl, ip, asr #12 │ │ │ │ - addeq r6, r6, r4, ror r7 │ │ │ │ + addeq r6, r6, r4, lsr #14 │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ - addeq r6, r6, r4, lsr #15 │ │ │ │ + addeq r6, r6, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #616] @ 365af0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238092,15 +238092,15 @@ │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #564] @ 365b04 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #25 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 365900 │ │ │ │ ldr r3, [pc, #540] @ 365b08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -238153,31 +238153,31 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 365928 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ mov sl, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ tst r3, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #980] @ 0x3d4 │ │ │ │ lsl r9, r9, #22 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, sl │ │ │ │ lsr r9, r9, #22 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 365928 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ ldr r9, [r4, #920] @ 0x398 │ │ │ │ mov sl, #0 │ │ │ │ - bl a897a4 │ │ │ │ + bl a89754 │ │ │ │ b 365928 │ │ │ │ ldr r3, [pc, #260] @ 365b18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36593c │ │ │ │ ldr r3, [pc, #224] @ 365b08 │ │ │ │ @@ -238194,64 +238194,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 365b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36593c │ │ │ │ ldr r1, [pc, #120] @ 365b24 │ │ │ │ ldr r0, [pc, #120] @ 365b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3658f8 │ │ │ │ ldr r0, [pc, #92] @ 365b2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36593c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq fp, sp, r0, lsl r9 │ │ │ │ - addeq lr, r7, r8, asr #18 │ │ │ │ - addeq pc, r4, r8, lsl #16 │ │ │ │ + addseq fp, sp, r0, asr #17 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + @ instruction: 0x0084f7b8 │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, sp, r0, lsl #17 │ │ │ │ + addseq fp, sp, r0, lsr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010a34b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r6, r0, asr #10 │ │ │ │ - addseq fp, sp, r0, lsl r7 │ │ │ │ - @ instruction: 0x0085dcb0 │ │ │ │ - addeq r6, r6, ip, asr #10 │ │ │ │ + strdeq r6, [r6], r0 │ │ │ │ + addseq fp, sp, r0, asr #13 │ │ │ │ + addeq sp, r5, r0, ror #24 │ │ │ │ + strdeq r6, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #640] @ 365dcc │ │ │ │ mov r6, r3 │ │ │ │ @@ -238271,15 +238271,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #596] @ 365de0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #572] @ 365de4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #31] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -238325,25 +238325,25 @@ │ │ │ │ ldr r1, [r5, #920] @ 0x398 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ and r1, r1, r7 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ str r7, [r5, #932] @ 0x3a4 │ │ │ │ beq 365c74 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 365be0 │ │ │ │ str r7, [r5, #928] @ 0x3a0 │ │ │ │ b 365be0 │ │ │ │ cmp r7, #61440 @ 0xf000 │ │ │ │ bcs 365be0 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r5, #948 @ 0x3b4 │ │ │ │ strb r7, [sp, #31] │ │ │ │ - bl a8921c │ │ │ │ + bl a891cc │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ ldr r1, [r5, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ str r3, [r5, #920] @ 0x398 │ │ │ │ @@ -238378,101 +238378,101 @@ │ │ │ │ beq 365da8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 365dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 365bc0 │ │ │ │ ldr r1, [pc, #116] @ 365e00 │ │ │ │ ldr r0, [pc, #116] @ 365e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 365be0 │ │ │ │ ldr r0, [pc, #88] @ 365e08 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 365bc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq fp, sp, ip, asr #12 │ │ │ │ - umulleq lr, r7, r0, r6 │ │ │ │ - addeq pc, r4, r8, lsr r5 @ │ │ │ │ + @ instruction: 0x009db5fc │ │ │ │ + addeq lr, r7, r0, asr #12 │ │ │ │ + addeq pc, r4, r8, ror #9 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq sl, ip, lsl #4 │ │ │ │ - addseq fp, sp, r9, ror r5 │ │ │ │ + addseq fp, sp, r9, lsr #10 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r6, r4, ror #5 │ │ │ │ - addseq fp, sp, r0, lsr r4 │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ - strdeq r6, [r6], r0 │ │ │ │ + umulleq r6, r6, r4, r2 @ │ │ │ │ + addseq fp, sp, r0, ror #7 │ │ │ │ + addeq sp, r5, r0, lsl #19 │ │ │ │ + addeq r6, r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r0, [r0, #944] @ 0x3b0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 365e34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq r6, r8, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 365e98 │ │ │ │ ldr r2, [pc, #72] @ 365e9c │ │ │ │ ldr r1, [pc, #72] @ 365ea0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, sp, r0, lsr #8 │ │ │ │ - addeq r6, r6, r4, lsl #5 │ │ │ │ - addeq r6, r6, r4, lsr #5 │ │ │ │ + @ instruction: 0x009db3d0 │ │ │ │ + addeq r6, r6, r4, lsr r2 │ │ │ │ + addeq r6, r6, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 365f68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -238480,33 +238480,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 365f6c │ │ │ │ ldr r1, [pc, #156] @ 365f70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 365f74 │ │ │ │ ldr r1, [pc, #136] @ 365f78 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #104] @ 365f7c │ │ │ │ ldr r1, [pc, #104] @ 365f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #80] @ 365f84 │ │ │ │ ldr r2, [pc, #80] @ 365f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -238514,19 +238514,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009db3bc │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - addeq lr, r7, r4, lsr r3 │ │ │ │ - strdeq pc, [r4], r0 │ │ │ │ - addeq pc, r4, r8, lsl #4 │ │ │ │ + addseq fp, sp, ip, ror #6 │ │ │ │ + addeq pc, r4, r4, lsr #3 │ │ │ │ + addeq lr, r7, r4, ror #5 │ │ │ │ + addeq pc, r4, r0, lsr #3 │ │ │ │ + @ instruction: 0x0084f1b8 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ smlatbeq r6, r8, r7, r0 │ │ │ │ adceq r6, r8, ip, lsr #10 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -238565,15 +238565,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 36606c │ │ │ │ ldr r0, [pc, #536] @ 366248 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36606c │ │ │ │ mov r4, #1 │ │ │ │ lsr r9, r2, #27 │ │ │ │ and r9, r9, #2 │ │ │ │ lsl r3, r2, #19 │ │ │ │ orr r9, r9, r3, lsr #31 │ │ │ │ cmp r9, #3 │ │ │ │ @@ -238614,30 +238614,30 @@ │ │ │ │ lsrne sl, sl, #1 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq sl, #0 │ │ │ │ beq 366108 │ │ │ │ add r1, pc, #312 @ 0x138 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r1, sl │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #324] @ 366254 │ │ │ │ add r0, r5, #960 @ 0x3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r9, lsl #2 │ │ │ │ ldr r5, [r3, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl a89460 │ │ │ │ + bl a89410 │ │ │ │ ldr r3, [pc, #280] @ 366258 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36606c │ │ │ │ ldr r3, [pc, #264] @ 36625c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -238657,66 +238657,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 366264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36606c │ │ │ │ ldr r3, [pc, #104] @ 366244 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36606c │ │ │ │ ldr r0, [pc, #120] @ 366268 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36606c │ │ │ │ ldr r0, [pc, #104] @ 36626c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36606c │ │ │ │ ldr r0, [pc, #92] @ 366270 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36606c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea18a3c <__bss_end__@@Base+0xfd4fab24> │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r6, r6, ip, ror #1 │ │ │ │ + umulleq r6, r6, ip, r0 @ │ │ │ │ smlabbeq sl, r0, sp, r2 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - addseq fp, sp, r8, ror #2 │ │ │ │ + addseq fp, sp, r8, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ - umulleq r5, r6, r4, pc @ │ │ │ │ - addeq r5, r6, r4, asr pc │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + addeq r5, r6, ip, lsl #31 │ │ │ │ + addeq r5, r6, r4, asr #30 │ │ │ │ + addeq r5, r6, r4, lsl #30 │ │ │ │ + addeq r5, r6, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 365f8c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -238741,15 +238741,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 366350 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ tst r2, #4194304 @ 0x400000 │ │ │ │ beq 366350 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #768] @ 366600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3664e0 │ │ │ │ ldr r2, [pc, #752] @ 366604 │ │ │ │ ldr r3, [pc, #736] @ 3665f8 │ │ │ │ @@ -238820,15 +238820,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 366428 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ bne 3662ec │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #452] @ 366600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36630c │ │ │ │ ldr r3, [pc, #440] @ 366608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -238848,21 +238848,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 366614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36630c │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #32 │ │ │ │ bne 3662ec │ │ │ │ b 36636c │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -238887,22 +238887,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36661c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36630c │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #16 │ │ │ │ bne 3662ec │ │ │ │ b 3663f4 │ │ │ │ tst r3, #2 │ │ │ │ beq 366414 │ │ │ │ @@ -238917,45 +238917,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3665b8 │ │ │ │ ldr r0, [pc, #124] @ 366624 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #100] @ 366628 │ │ │ │ ldr r3, [pc, #48] @ 3665f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3665b8 │ │ │ │ ldr r0, [pc, #68] @ 36662c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq sl, r4, asr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, ip, lsr #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq sl, r0, sl, r2 │ │ │ │ andeq r3, r0, r0, asr #6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r6, r0, lsr lr │ │ │ │ + addeq r5, r6, r0, ror #27 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq r5, r6, r4, lsl sp │ │ │ │ + addeq r5, r6, r4, asr #25 │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ - addeq r5, r6, r4, lsl #26 │ │ │ │ + @ instruction: 0x00865cb4 │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ - addeq r5, r6, r0, asr #26 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ mov r4, r2 │ │ │ │ @@ -239061,55 +239061,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 366888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3666ac │ │ │ │ ldr r1, [pc, #100] @ 36688c │ │ │ │ ldr r0, [pc, #100] @ 366890 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366690 │ │ │ │ ldr r0, [pc, #72] @ 366894 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3666ac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a279c │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq sl, ip, r7, r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ - addseq sl, sp, r4, lsr fp │ │ │ │ + addseq sl, sp, r4, ror #21 │ │ │ │ andeq r5, r0, r4, ror lr │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r6, r0, asr #22 │ │ │ │ - addseq sl, sp, r0, asr sl │ │ │ │ - addeq ip, r5, ip, lsr #30 │ │ │ │ - addeq r5, r6, r8, asr #22 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ + addseq sl, sp, r0, lsl #20 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + strdeq r5, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #600] @ 366b08 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239124,15 +239124,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #544] @ 366b1c │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ ldr r3, [r0, #952] @ 0x3b8 │ │ │ │ tst r1, #8 │ │ │ │ str r2, [r0, #996] @ 0x3e4 │ │ │ │ @@ -239158,15 +239158,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #960 @ 0x3c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl a89200 │ │ │ │ + bl a891b0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 3669b0 │ │ │ │ ldr r3, [pc, #408] @ 366b24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366a60 │ │ │ │ @@ -239177,15 +239177,15 @@ │ │ │ │ bl 366298 │ │ │ │ b 366928 │ │ │ │ ldr r2, [pc, #368] @ 366b28 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a8a0c8 │ │ │ │ + bl a8a078 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ beq 366984 │ │ │ │ ldr r3, [pc, #328] @ 366b24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239208,21 +239208,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 366b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366928 │ │ │ │ ldr r3, [pc, #212] @ 366b3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366998 │ │ │ │ ldr r3, [pc, #180] @ 366b30 │ │ │ │ @@ -239239,50 +239239,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 366b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366998 │ │ │ │ ldr r0, [pc, #92] @ 366b44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366998 │ │ │ │ ldr r0, [pc, #76] @ 366b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366928 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, sp, r8, asr #19 │ │ │ │ + addseq sl, sp, r8, ror r9 │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r5, r6, r8, lsr #16 │ │ │ │ - addeq r5, r6, r8, lsl #16 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ + @ instruction: 0x008657b8 │ │ │ │ strdeq r2, [sl, -r8] │ │ │ │ smlabteq sl, r4, r4, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r6, r4, ror r9 │ │ │ │ - andeq r1, r0, r0, lsl #16 │ │ │ │ - umulleq r5, r6, r0, r9 │ │ │ │ - addeq r5, r6, r4, asr #19 │ │ │ │ addeq r5, r6, r4, lsr #18 │ │ │ │ + andeq r1, r0, r0, lsl #16 │ │ │ │ + addeq r5, r6, r0, asr #18 │ │ │ │ + addeq r5, r6, r4, ror r9 │ │ │ │ + ldrdeq r5, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #984] @ 366f3c │ │ │ │ ldr r1, [pc, #984] @ 366f40 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239369,15 +239369,15 @@ │ │ │ │ ldr r1, [pc, #688] @ 366f60 │ │ │ │ ldr r0, [pc, #688] @ 366f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #660] @ 366f68 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #608] @ 366f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239494,22 +239494,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 366f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366ba8 │ │ │ │ ldr r2, [pc, #176] @ 366f94 │ │ │ │ ldr r3, [pc, #88] @ 366f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239521,46 +239521,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #112] @ 366fa0 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 366ba8 │ │ │ │ @ instruction: 0x010a2290 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq sl, r4, lsr #4 │ │ │ │ - addseq sl, sp, r1, asr #12 │ │ │ │ + @ instruction: 0x009da5f1 │ │ │ │ @ instruction: 0x010a21bc │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ - addseq sl, sp, r8, asr #11 │ │ │ │ - addeq r5, r6, r8, asr #17 │ │ │ │ + addseq sl, sp, r8, ror r5 │ │ │ │ + addeq r5, r6, r8, ror r8 │ │ │ │ tsteq sl, r8, lsl r1 │ │ │ │ ldrdeq r2, [sl, -r0] │ │ │ │ - addseq sl, sp, r0, lsr r5 │ │ │ │ - addeq r5, r6, r8, lsl r8 │ │ │ │ + addseq sl, sp, r0, ror #9 │ │ │ │ + addeq r5, r6, r8, asr #15 │ │ │ │ smlabbeq sl, r8, r0, r2 │ │ │ │ qaddeq r2, r0, sl │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ @ instruction: 0x010a1fb4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r6, r8, lsl r6 │ │ │ │ + addeq r5, r6, r8, asr #11 │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ - addseq sl, sp, r0, ror r3 │ │ │ │ - addeq ip, r5, r4, asr r8 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + addseq sl, sp, r0, lsr #6 │ │ │ │ + addeq ip, r5, r4, lsl #16 │ │ │ │ + addeq r5, r6, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #760] @ 3672b4 │ │ │ │ ldr ip, [pc, #760] @ 3672b8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239646,22 +239646,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3672d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36702c │ │ │ │ ldr r3, [pc, #408] @ 3672dc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36702c │ │ │ │ ldr r3, [pc, #376] @ 3672d0 │ │ │ │ @@ -239677,22 +239677,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3672e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36702c │ │ │ │ ldr r3, [pc, #292] @ 3672e4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367068 │ │ │ │ ldr r3, [pc, #252] @ 3672d0 │ │ │ │ @@ -239711,28 +239711,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3672e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 367068 │ │ │ │ ldr r0, [pc, #160] @ 3672ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36702c │ │ │ │ ldr r2, [pc, #144] @ 3672f0 │ │ │ │ ldr r3, [pc, #84] @ 3672b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239741,109 +239741,109 @@ │ │ │ │ bne 3672b0 │ │ │ │ ldr r0, [pc, #112] @ 3672f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #88] @ 3672f8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36702c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq sl, r0, sp, r1 │ │ │ │ smlabbeq sl, r4, sp, r1 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r5, r6, ip, lsl r5 │ │ │ │ + addeq r5, r6, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ - addeq r5, r6, ip, asr r5 │ │ │ │ + addeq r5, r6, ip, lsl #10 │ │ │ │ andeq r2, r0, r0, lsr #16 │ │ │ │ - addeq r5, r6, ip, asr r3 │ │ │ │ - addeq r5, r6, r4, lsl #10 │ │ │ │ + addeq r5, r6, ip, lsl #6 │ │ │ │ + @ instruction: 0x008654b4 │ │ │ │ @ instruction: 0x010a1b94 │ │ │ │ - addeq r5, r6, r4, ror r3 │ │ │ │ - addeq r5, r6, r0, lsl r4 │ │ │ │ + addeq r5, r6, r4, lsr #6 │ │ │ │ + addeq r5, r6, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 36735c │ │ │ │ ldr r2, [pc, #72] @ 367360 │ │ │ │ ldr r1, [pc, #72] @ 367364 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, sp, ip, asr pc │ │ │ │ - addeq r4, r6, r0, asr #27 │ │ │ │ - addeq r4, r6, r0, ror #27 │ │ │ │ + addseq r9, sp, ip, lsl #30 │ │ │ │ + addeq r4, r6, r0, ror sp │ │ │ │ + umulleq r4, r6, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3673c8 │ │ │ │ ldr r2, [pc, #72] @ 3673cc │ │ │ │ ldr r1, [pc, #72] @ 3673d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009d9ef0 │ │ │ │ - addeq r4, r6, r4, asr sp │ │ │ │ - addeq r4, r6, r4, ror sp │ │ │ │ + addseq r9, sp, r0, lsr #29 │ │ │ │ + addeq r4, r6, r4, lsl #26 │ │ │ │ + addeq r4, r6, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 367478 │ │ │ │ ldr r2, [pc, #140] @ 36747c │ │ │ │ ldr r1, [pc, #140] @ 367480 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r4, #944 @ 0x3b0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -239862,17 +239862,17 @@ │ │ │ │ b 366298 │ │ │ │ bl 27d414 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #996] @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 366298 │ │ │ │ - addseq r9, sp, r8, lsl #29 │ │ │ │ - addeq r4, r6, r4, ror #25 │ │ │ │ - addeq r4, r6, r4, lsl #26 │ │ │ │ + addseq r9, sp, r8, lsr lr │ │ │ │ + umulleq r4, r6, r4, ip │ │ │ │ + @ instruction: 0x00864cb4 │ │ │ │ andeq r0, r0, #192 @ 0xc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #300] @ 3675cc │ │ │ │ ldr ip, [pc, #300] @ 3675d0 │ │ │ │ @@ -239898,32 +239898,32 @@ │ │ │ │ ldr r1, [pc, #240] @ 3675e4 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 367594 │ │ │ │ ldr r2, [pc, #196] @ 3675e8 │ │ │ │ ldr r1, [pc, #196] @ 3675ec │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89f2c │ │ │ │ + bl a89edc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #152] @ 3675f0 │ │ │ │ ldr r3, [pc, #116] @ 3675d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239941,32 +239941,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3675f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #156 @ 0x9c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 367550 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, asr r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - umullseq r9, sp, ip, sp │ │ │ │ - addeq r4, r6, r8, ror #23 │ │ │ │ - addeq r4, r6, r4, lsl #24 │ │ │ │ + addseq r9, sp, ip, asr #26 │ │ │ │ + umulleq r4, r6, r8, fp │ │ │ │ + @ instruction: 0x00864bb4 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ @ instruction: 0x010a189c │ │ │ │ - addeq r5, r6, ip, lsl #4 │ │ │ │ - addeq r5, r6, r8, ror #3 │ │ │ │ + @ instruction: 0x008651bc │ │ │ │ + umulleq r5, r6, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #284] @ 367730 │ │ │ │ ldr r9, [pc, #284] @ 367734 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -239975,87 +239975,87 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #244] @ 36773c │ │ │ │ ldr r7, [pc, #244] @ 367740 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #1024 @ 0x400 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #188 @ 0xbc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #992 @ 0x3e0 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #184] @ 367744 │ │ │ │ str r9, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r9 │ │ │ │ bl 38158c │ │ │ │ ldr r2, [pc, #112] @ 367748 │ │ │ │ ldr r1, [pc, #112] @ 36774c │ │ │ │ add r5, r5, #204 @ 0xcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #84] @ 367750 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp] │ │ │ │ - bl 92df10 │ │ │ │ + bl 92dec0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r9, sp, r4, ror #24 │ │ │ │ - addeq r4, r6, r4, ror #21 │ │ │ │ - @ instruction: 0x00864ab0 │ │ │ │ - addeq fp, r5, r0, lsl r4 │ │ │ │ - addeq fp, r5, r4, lsr #8 │ │ │ │ + addseq r9, sp, r4, lsl ip │ │ │ │ + umulleq r4, r6, r4, sl │ │ │ │ + addeq r4, r6, r0, ror #20 │ │ │ │ + addeq fp, r5, r0, asr #7 │ │ │ │ + ldrdeq fp, [r5], r4 │ │ │ │ ldrdeq r4, [r8], r4 @ │ │ │ │ - addeq sp, r4, r8, ror #19 │ │ │ │ - addeq ip, r7, ip, lsr #22 │ │ │ │ - umulleq r3, r6, ip, r3 │ │ │ │ + umulleq sp, r4, r8, r9 │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + addeq r3, r6, ip, asr #6 │ │ │ │ ldr r0, [pc, #4] @ 367760 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r4, r8, ip, lsr lr │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 367774 │ │ │ │ add r0, pc, r0 │ │ │ │ b 380750 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -240076,15 +240076,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #1044] @ 367bf0 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240176,15 +240176,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -240199,15 +240199,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldr r3, [pc, #588] @ 367c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -240222,15 +240222,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -240259,28 +240259,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldr r3, [pc, #376] @ 367c34 │ │ │ │ ldr ip, [pc, #376] @ 367c38 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 367c3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367920 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240292,28 +240292,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 367c44 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldr r3, [pc, #264] @ 367c48 │ │ │ │ ldr ip, [pc, #264] @ 367c4c │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 367c50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -240332,110 +240332,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 367c58 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3678cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009d9bb0 │ │ │ │ + addseq r9, sp, r0, ror #22 │ │ │ │ tsteq sl, ip, asr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, pc, ip, lsr #19 │ │ │ │ - addeq r5, r6, r8, rrx │ │ │ │ + addeq sp, pc, ip, asr r9 @ │ │ │ │ + addeq r5, r6, r8, lsl r0 │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ - addseq r9, sp, r4, lsl #20 │ │ │ │ - addeq r4, r6, r4, lsr #30 │ │ │ │ - addeq r4, r6, r0, lsl #30 │ │ │ │ - addseq r9, sp, r8, lsr #19 │ │ │ │ - addeq r4, r6, r8, lsl #30 │ │ │ │ - addeq r4, r6, r4, lsr #29 │ │ │ │ + @ instruction: 0x009d99b4 │ │ │ │ + ldrdeq r4, [r6], r4 @ │ │ │ │ + @ instruction: 0x00864eb0 │ │ │ │ + addseq r9, sp, r8, asr r9 │ │ │ │ + @ instruction: 0x00864eb8 │ │ │ │ + addeq r4, r6, r4, asr lr │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - addseq r9, sp, ip, asr #18 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ - addeq r4, r6, r8, asr #28 │ │ │ │ - @ instruction: 0x009d98b8 │ │ │ │ - addeq r4, r6, r8, lsl #29 │ │ │ │ - @ instruction: 0x00864db4 │ │ │ │ - addseq r9, sp, r4, lsl #17 │ │ │ │ - addeq r4, r6, r0, lsl #30 │ │ │ │ - addeq r4, r6, r0, lsl #27 │ │ │ │ - addeq r4, r6, r8, lsr #28 │ │ │ │ + @ instruction: 0x009d98fc │ │ │ │ + addeq r4, r6, r0, lsr #29 │ │ │ │ + strdeq r4, [r6], r8 │ │ │ │ + addseq r9, sp, r8, ror #16 │ │ │ │ + addeq r4, r6, r8, lsr lr │ │ │ │ + addeq r4, r6, r4, ror #26 │ │ │ │ + addseq r9, sp, r4, lsr r8 │ │ │ │ + @ instruction: 0x00864eb0 │ │ │ │ addeq r4, r6, r0, lsr sp │ │ │ │ - addseq r9, sp, r0, lsl #16 │ │ │ │ - addeq r4, r6, r4, asr lr │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ - addeq r4, r6, r4, asr #27 │ │ │ │ - umulleq r4, r6, r0, ip │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r0, ror #25 │ │ │ │ + @ instruction: 0x009d97b0 │ │ │ │ + addeq r4, r6, r4, lsl #28 │ │ │ │ + addeq r4, r6, ip, lsr #25 │ │ │ │ + addeq r4, r6, r4, ror sp │ │ │ │ + addeq r4, r6, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 367cfc │ │ │ │ ldr r2, [pc, #136] @ 367d00 │ │ │ │ ldr r1, [pc, #136] @ 367d04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [pc, #104] @ 367d08 │ │ │ │ ldr r3, [pc, #104] @ 367d0c │ │ │ │ ldr r1, [pc, #104] @ 367d10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 367d14 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009d96d4 │ │ │ │ - addeq sp, r4, ip, lsr r4 │ │ │ │ - addeq ip, r7, r0, lsl #11 │ │ │ │ + addseq r9, sp, r4, lsl #13 │ │ │ │ + addeq sp, r4, ip, ror #7 │ │ │ │ + addeq ip, r7, r0, lsr r5 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ tsteq r5, r4, asr #20 │ │ │ │ - addeq r4, r6, r4, lsl sp │ │ │ │ + addeq r4, r6, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 367e4c │ │ │ │ ldr r2, [pc, #284] @ 367e50 │ │ │ │ ldr r1, [pc, #284] @ 367e54 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367e08 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 367de8 │ │ │ │ @@ -240452,28 +240452,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240491,23 +240491,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 367e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r9, sp, r4, lsl r6 │ │ │ │ - addeq r4, r6, r8, ror #21 │ │ │ │ - addeq sp, pc, ip, lsr #8 │ │ │ │ - addseq r9, sp, r8, lsl r5 │ │ │ │ - addeq r4, r6, r4, lsl sl │ │ │ │ - @ instruction: 0x00864bb8 │ │ │ │ + addseq r9, sp, r4, asr #11 │ │ │ │ + umulleq r4, r6, r8, sl │ │ │ │ + ldrdeq sp, [pc], ip │ │ │ │ + addseq r9, sp, r8, asr #9 │ │ │ │ + addeq r4, r6, r4, asr #19 │ │ │ │ + addeq r4, r6, r8, ror #22 │ │ │ │ ldr r0, [pc, #4] @ 367e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r4, r8, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 3682ac │ │ │ │ ldr lr, [pc, #1056] @ 3682b0 │ │ │ │ @@ -240522,15 +240522,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #1004] @ 3682c0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3680d0 │ │ │ │ @@ -240548,24 +240548,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 36eaec │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 36819c │ │ │ │ ldr r9, [pc, #916] @ 3682c8 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 3682cc │ │ │ │ ldr r1, [pc, #908] @ 3682d0 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 3682d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -240634,15 +240634,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 3682ec │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #604] @ 3682f0 │ │ │ │ ldr r3, [pc, #540] @ 3682b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240669,15 +240669,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 3682f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 367efc │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36805c │ │ │ │ @@ -240701,168 +240701,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36805c │ │ │ │ ldr r3, [pc, #360] @ 36830c │ │ │ │ ldr ip, [pc, #360] @ 368310 │ │ │ │ ldr r1, [pc, #360] @ 368314 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36808c │ │ │ │ ldr r3, [pc, #320] @ 368318 │ │ │ │ ldr ip, [pc, #320] @ 36831c │ │ │ │ ldr r1, [pc, #320] @ 368320 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36808c │ │ │ │ ldr ip, [pc, #284] @ 368324 │ │ │ │ ldr r1, [pc, #284] @ 368328 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36805c │ │ │ │ ldr ip, [pc, #252] @ 36832c │ │ │ │ ldr r1, [pc, #252] @ 368330 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36805c │ │ │ │ ldr ip, [pc, #216] @ 368334 │ │ │ │ ldr r1, [pc, #216] @ 368338 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36808c │ │ │ │ ldr ip, [pc, #184] @ 36833c │ │ │ │ ldr r1, [pc, #184] @ 368340 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36805c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, sp, r0, lsl #10 │ │ │ │ + @ instruction: 0x009d94b0 │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, r6, ip, lsl #23 │ │ │ │ - addeq r4, r6, r0, lsr #23 │ │ │ │ + addeq r4, r6, ip, lsr fp │ │ │ │ + addeq r4, r6, r0, asr fp │ │ │ │ tsteq sl, r4, lsr #30 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ - addseq r9, sp, r8, ror #8 │ │ │ │ - addeq sp, r4, r4, ror #2 │ │ │ │ - addseq r1, r0, r8, asr #5 │ │ │ │ - addeq r4, r6, ip, asr #23 │ │ │ │ - addeq sl, r8, r0, asr #21 │ │ │ │ + addseq r9, sp, r8, lsl r4 │ │ │ │ + addeq sp, r4, r4, lsl r1 │ │ │ │ + addseq r1, r0, r8, ror r2 │ │ │ │ + addeq r4, r6, ip, ror fp │ │ │ │ + addeq sl, r8, r0, ror sl │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ - addeq r4, r6, ip, ror #22 │ │ │ │ - addeq r4, r6, r0, ror #22 │ │ │ │ - addeq r4, r6, ip, lsl #20 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, ip, lsl fp │ │ │ │ + addeq r4, r6, r0, lsl fp │ │ │ │ + @ instruction: 0x008649bc │ │ │ │ + addeq r4, r6, r0, lsr #19 │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ - addeq r4, r6, ip, lsl #20 │ │ │ │ - addeq r4, r6, ip, asr r9 │ │ │ │ + @ instruction: 0x008649bc │ │ │ │ + addeq r4, r6, ip, lsl #18 │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ - addeq r4, r6, r0, lsr sl │ │ │ │ - addeq r4, r6, r4, lsl #20 │ │ │ │ - addeq r4, r6, r8, ror #17 │ │ │ │ - @ instruction: 0x009d91f0 │ │ │ │ - addeq r4, r6, ip, lsl r8 │ │ │ │ - @ instruction: 0x008648b4 │ │ │ │ - @ instruction: 0x009d91bc │ │ │ │ - addeq r4, r6, r0, lsl #18 │ │ │ │ - addeq r4, r6, r0, lsl #17 │ │ │ │ - addeq r4, r6, r0, asr #18 │ │ │ │ - addeq r4, r6, r8, asr r8 │ │ │ │ - addeq r4, r6, ip, asr #18 │ │ │ │ + addeq r4, r6, r0, ror #19 │ │ │ │ + @ instruction: 0x008649b4 │ │ │ │ + umulleq r4, r6, r8, r8 │ │ │ │ + addseq r9, sp, r0, lsr #3 │ │ │ │ + addeq r4, r6, ip, asr #15 │ │ │ │ + addeq r4, r6, r4, ror #16 │ │ │ │ + addseq r9, sp, ip, ror #2 │ │ │ │ + @ instruction: 0x008648b0 │ │ │ │ addeq r4, r6, r0, lsr r8 │ │ │ │ - addeq r4, r6, r4, asr r8 │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r8, lsl #16 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, r0, ror #15 │ │ │ │ addeq r4, r6, r4, lsl #16 │ │ │ │ - addeq r4, r6, r4, lsl r9 │ │ │ │ - ldrdeq r4, [r6], ip │ │ │ │ + @ instruction: 0x008647b4 │ │ │ │ + addeq r4, r6, r4, asr #17 │ │ │ │ + addeq r4, r6, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3683d8 │ │ │ │ ldr r2, [pc, #124] @ 3683dc │ │ │ │ ldr r1, [pc, #124] @ 3683e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3683e4 │ │ │ │ ldr r1, [pc, #92] @ 3683e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 3683ec │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, sp, ip, lsr r0 │ │ │ │ - addeq ip, r4, r4, asr sp │ │ │ │ - umulleq fp, r7, r8, lr │ │ │ │ + addseq r8, sp, ip, ror #31 │ │ │ │ + addeq ip, r4, r4, lsl #26 │ │ │ │ + addeq fp, r7, r8, asr #28 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0x0105e4b4 │ │ │ │ - addeq r4, r6, r8, lsl #16 │ │ │ │ + @ instruction: 0x008647b8 │ │ │ │ ldr r0, [pc, #4] @ 3683fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r4, r8, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 368488 │ │ │ │ mov r4, r1 │ │ │ │ @@ -240871,15 +240871,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 368490 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 368478 │ │ │ │ @@ -240889,42 +240889,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 368468 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c784 │ │ │ │ - @ instruction: 0x009d8fd0 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ - ldrdeq r4, [r6], r4 @ │ │ │ │ + b 92c734 │ │ │ │ + addseq r8, sp, r0, lsl #31 │ │ │ │ + addeq r4, r6, r4, lsr #15 │ │ │ │ + addeq r4, r6, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 368538 │ │ │ │ ldr r2, [pc, #140] @ 36853c │ │ │ │ ldr r1, [pc, #140] @ 368540 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #108] @ 368544 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #96] @ 368548 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #80] @ 36854c │ │ │ │ ldr r2, [pc, #80] @ 368550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -240934,17 +240934,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r8, sp, r8, asr #30 │ │ │ │ - addeq ip, r4, r0, lsl #24 │ │ │ │ - addeq fp, r7, r4, asr #26 │ │ │ │ + @ instruction: 0x009d8ef8 │ │ │ │ + @ instruction: 0x0084cbb0 │ │ │ │ + strdeq fp, [r7], r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ adceq r4, r8, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -240954,67 +240954,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 3685c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, r4, lsl #29 │ │ │ │ - umulleq r4, r6, r0, r6 │ │ │ │ - addeq r4, r6, r4, lsr #13 │ │ │ │ + addseq r8, sp, r4, lsr lr │ │ │ │ + addeq r4, r6, r0, asr #12 │ │ │ │ + addeq r4, r6, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 368614 │ │ │ │ ldr r2, [pc, #56] @ 368618 │ │ │ │ ldr r1, [pc, #56] @ 36861c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ec2c │ │ │ │ - addseq r8, sp, r4, lsl lr │ │ │ │ - addeq r4, r6, r0, lsr #12 │ │ │ │ - addeq r4, r6, r4, lsr r6 │ │ │ │ + addseq r8, sp, r4, asr #27 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 36869c │ │ │ │ ldr r2, [pc, #100] @ 3686a0 │ │ │ │ ldr r1, [pc, #100] @ 3686a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 368680 │ │ │ │ ldr r1, [pc, #56] @ 3686a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241023,58 +241023,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 3686ac │ │ │ │ ldr r0, [pc, #36] @ 3686b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d8db8 │ │ │ │ - addeq r4, r6, r4, asr #11 │ │ │ │ - ldrdeq r4, [r6], r8 │ │ │ │ + addseq r8, sp, r8, ror #26 │ │ │ │ + addeq r4, r6, r4, ror r5 │ │ │ │ + addeq r4, r6, r8, lsl #11 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - addeq r4, r6, r0, lsr #11 │ │ │ │ - @ instruction: 0x008645b0 │ │ │ │ + addeq r4, r6, r0, asr r5 │ │ │ │ + addeq r4, r6, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 36872c │ │ │ │ ldr r2, [pc, #96] @ 368730 │ │ │ │ ldr r1, [pc, #96] @ 368734 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #64] @ 368738 │ │ │ │ ldr r1, [pc, #64] @ 36873c │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r8, sp, r4, lsr #26 │ │ │ │ - addeq r4, r6, ip, lsr #10 │ │ │ │ - addeq r4, r6, r0, asr #10 │ │ │ │ - addeq ip, r4, r8, asr #19 │ │ │ │ - addeq fp, r7, ip, lsl #22 │ │ │ │ + @ instruction: 0x009d8cd4 │ │ │ │ + ldrdeq r4, [r6], ip │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ + addeq ip, r4, r8, ror r9 │ │ │ │ + @ instruction: 0x0087babc │ │ │ │ ldr r0, [pc, #4] @ 36874c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r3, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241104,15 +241104,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3687e4 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3687c0 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl b73188 │ │ │ │ + bl b73138 │ │ │ │ add r4, r4, #1 │ │ │ │ b 36876c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 368930 │ │ │ │ @@ -241121,36 +241121,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #268] @ 36893c │ │ │ │ ldr r1, [pc, #268] @ 368940 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #232] @ 368944 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 38158c │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -241188,20 +241188,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ec2c │ │ │ │ b 3688f8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3688f0 │ │ │ │ - addseq r8, sp, ip, lsl ip │ │ │ │ - addeq sl, r5, r8, asr #4 │ │ │ │ - addeq sl, r5, ip, asr r2 │ │ │ │ - addeq r4, r6, r4, asr #8 │ │ │ │ - addeq r4, r6, ip, asr r4 │ │ │ │ - addeq r4, r6, ip, asr #8 │ │ │ │ + addseq r8, sp, ip, asr #23 │ │ │ │ + strdeq sl, [r5], r8 │ │ │ │ + addeq sl, r5, ip, lsl #4 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ + addeq r4, r6, ip, lsl #8 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3689ac │ │ │ │ ldr r2, [pc, #72] @ 3689b0 │ │ │ │ @@ -241209,27 +241209,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #40] @ 3689b8 │ │ │ │ ldr r1, [pc, #40] @ 3689bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r8, sp, r0, asr #21 │ │ │ │ - addeq ip, r4, r0, asr r7 │ │ │ │ - umulleq fp, r7, r4, r8 │ │ │ │ + b 928510 │ │ │ │ + addseq r8, sp, r0, ror sl │ │ │ │ + addeq ip, r4, r0, lsl #14 │ │ │ │ + addeq fp, r7, r4, asr #16 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ tsteq r5, ip, ror r0 │ │ │ │ │ │ │ │ 003689c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -241272,25 +241272,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 381610 │ │ │ │ ldr r6, [pc, #120] @ 368ae4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8e4620 │ │ │ │ + bl 8e45d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368aa8 │ │ │ │ ldr r3, [pc, #100] @ 368ae8 │ │ │ │ ldr r1, [pc, #100] @ 368aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 368ac8 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -241300,19 +241300,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 368af0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9339cc │ │ │ │ + b 93397c │ │ │ │ smlabbeq sl, ip, r3, r0 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq lr, r8, r0, asr #18 │ │ │ │ - addeq sp, r7, ip, lsl #12 │ │ │ │ + @ instruction: 0x0098e8f0 │ │ │ │ + @ instruction: 0x0087d5bc │ │ │ │ │ │ │ │ 00368af4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 368d3c │ │ │ │ @@ -241333,15 +241333,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3810e0 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 368b98 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl b73de4 │ │ │ │ + bl b73d94 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 368d24 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -241365,19 +241365,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ce0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 381610 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8e4620 │ │ │ │ + bl 8e45d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368cb4 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368cc4 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -241397,45 +241397,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 368c78 │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 368cc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8e464c │ │ │ │ + bl 8e45fc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368c5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 368bb4 │ │ │ │ ldr r0, [pc, #120] @ 368d44 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r2, [pc, #96] @ 368d48 │ │ │ │ ldr r3, [pc, #84] @ 368d40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -241449,23 +241449,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 368d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq sl, r4, r2, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, r6, r0, lsl r0 │ │ │ │ + addeq r3, r6, r0, asr #31 │ │ │ │ tsteq sl, ip, lsl #2 │ │ │ │ - umulleq r3, r6, r0, pc @ │ │ │ │ + addeq r3, r6, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -241550,15 +241550,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 369104 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3690dc │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241601,15 +241601,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 368df4 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 368e8c │ │ │ │ @@ -241673,15 +241673,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 368f48 │ │ │ │ ldr r0, [pc, #116] @ 369118 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r1, [pc, #96] @ 369118 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -241697,19 +241697,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cafc │ │ │ │ b 368ebc │ │ │ │ tsteq sl, ip, rrx │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, r4, lsr #25 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x00006db8 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - addeq r3, r6, r8, asr ip │ │ │ │ + addeq r3, r6, r8, lsl #24 │ │ │ │ │ │ │ │ 00369120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -241727,15 +241727,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -241785,15 +241785,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 36926c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 3693d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 369364 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -241825,15 +241825,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 3692fc │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3691b8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -241862,15 +241862,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ b 369308 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 3692a4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -241907,17 +241907,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36944c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r8, sp, r0, lsr r0 │ │ │ │ - addeq r3, r6, ip, lsr r9 │ │ │ │ - addeq r3, r6, r0, ror #18 │ │ │ │ + addseq r7, sp, r0, ror #31 │ │ │ │ + addeq r3, r6, ip, ror #17 │ │ │ │ + addeq r3, r6, r0, lsl r9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00369454 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 369560 │ │ │ │ @@ -241983,18 +241983,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109f990 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r3, r6, r0, lsl r8 │ │ │ │ - addseq r7, sp, r4, lsl pc │ │ │ │ - addeq r3, r6, r0, lsr #16 │ │ │ │ - addeq r3, r6, r4, asr #16 │ │ │ │ + addeq r3, r6, r0, asr #15 │ │ │ │ + addseq r7, sp, r4, asr #29 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00369580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242008,15 +242008,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 369120 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -242028,17 +242028,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369620 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, sp, ip, asr lr │ │ │ │ - addeq r3, r6, ip, ror #14 │ │ │ │ - umulleq r3, r6, r0, r7 │ │ │ │ + addseq r7, sp, ip, lsl #28 │ │ │ │ + addeq r3, r6, ip, lsl r7 │ │ │ │ + addeq r3, r6, r0, asr #14 │ │ │ │ │ │ │ │ 00369624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -242069,17 +242069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3696bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3696c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r0, asr #27 │ │ │ │ - addeq r3, r6, ip, asr #13 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ + addseq r7, sp, r0, ror sp │ │ │ │ + addeq r3, r6, ip, ror r6 │ │ │ │ + addeq r3, r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 003696c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242115,17 +242115,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36976c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r0, lsl sp │ │ │ │ - addeq r3, r6, r0, lsr #12 │ │ │ │ - addeq r3, r6, r4, asr #12 │ │ │ │ + addseq r7, sp, r0, asr #25 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ │ │ │ │ 00369770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242135,21 +242135,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 369120 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242167,17 +242167,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea1c028 <__bss_end__@@Base+0xfd4fe110> │ │ │ │ ... │ │ │ │ blcc fea1c034 <__bss_end__@@Base+0xfd4fe11c> │ │ │ │ - addseq r7, sp, r8, asr ip │ │ │ │ - addeq r3, r6, r4, ror #10 │ │ │ │ - addeq r3, r6, r8, lsl #11 │ │ │ │ + addseq r7, sp, r8, lsl #24 │ │ │ │ + addeq r3, r6, r4, lsl r5 │ │ │ │ + addeq r3, r6, r8, lsr r5 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00369840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242207,17 +242207,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3698d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, sp, ip, lsr #23 │ │ │ │ - @ instruction: 0x008634bc │ │ │ │ - addeq r3, r6, r0, ror #9 │ │ │ │ + addseq r7, sp, ip, asr fp │ │ │ │ + addeq r3, r6, ip, ror #8 │ │ │ │ + umulleq r3, r6, r0, r4 │ │ │ │ │ │ │ │ 003698d4 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003698dc : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242247,15 +242247,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 369984 │ │ │ │ mov r5, #0 │ │ │ │ b 369978 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 368d50 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -242277,17 +242277,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3699d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3699d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r7, sp, ip, lsr #21 │ │ │ │ - @ instruction: 0x008633b8 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ + addseq r7, sp, ip, asr sl │ │ │ │ + addeq r3, r6, r8, ror #6 │ │ │ │ + addeq r3, r6, ip, lsl #7 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242355,15 +242355,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 369b80 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 369b5c │ │ │ │ @@ -242390,33 +242390,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addseq r7, sp, r8, lsl r9 │ │ │ │ - addeq r3, r6, r4, lsr #4 │ │ │ │ - addeq r3, r6, ip, asr r2 │ │ │ │ + addseq r7, sp, r8, asr #17 │ │ │ │ + ldrdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - @ instruction: 0x009d78f4 │ │ │ │ - addeq r3, r6, r4, lsl #4 │ │ │ │ - addeq r3, r6, r8, asr #4 │ │ │ │ + addseq r7, sp, r4, lsr #17 │ │ │ │ + @ instruction: 0x008631b4 │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ │ │ │ │ 00369ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 369bd0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d0c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -242425,15 +242425,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb r5, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ bl 27cda8 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -242448,23 +242448,23 @@ │ │ │ │ lsr r6, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r0, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ add sl, r3, r0, lsl #4 │ │ │ │ mov r0, sl │ │ │ │ - bl 931d30 │ │ │ │ + bl 931ce0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sl, #104] @ 0x68 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str r6, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #172] @ 0xac │ │ │ │ str r9, [sl, #108] @ 0x6c │ │ │ │ @@ -242477,71 +242477,71 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r6, r4, lsl r2 │ │ │ │ + addeq r3, r6, r4, asr #3 │ │ │ │ ldr r0, [pc, #4] @ 369d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r2, r8, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 369d70 │ │ │ │ ldr r2, [pc, #72] @ 369d74 │ │ │ │ ldr r1, [pc, #72] @ 369d78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, sp, r4, lsl r8 │ │ │ │ - umulleq fp, r4, r0, r3 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ + addseq r7, sp, r4, asr #15 │ │ │ │ + addeq fp, r4, r0, asr #6 │ │ │ │ + addeq sl, r7, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 369db4 │ │ │ │ ldr r1, [pc, #32] @ 369db8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq r7, sp, ip, lsr #15 │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ + addseq r7, sp, ip, asr r7 │ │ │ │ + addeq r3, r6, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 369dfc │ │ │ │ ldr ip, [pc, #40] @ 369e00 │ │ │ │ ldr r1, [pc, #40] @ 369e04 │ │ │ │ @@ -242550,17 +242550,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #25 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq r7, sp, r8, ror #14 │ │ │ │ - addeq r3, r6, r4, lsr #1 │ │ │ │ - addeq r3, r6, ip, lsl #1 │ │ │ │ + addseq r7, sp, r8, lsl r7 │ │ │ │ + addeq r3, r6, r4, asr r0 │ │ │ │ + addeq r3, r6, ip, lsr r0 │ │ │ │ │ │ │ │ 00369e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -242681,15 +242681,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #328] @ 36a138 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 369f88 │ │ │ │ str r7, [r2] │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 369fcc │ │ │ │ mov r2, r7 │ │ │ │ @@ -242725,57 +242725,57 @@ │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 369d7c │ │ │ │ ldr r0, [pc, #152] @ 36a144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 369ed4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #124] @ 36a148 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 369efc │ │ │ │ ldr r0, [pc, #100] @ 36a14c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 369dbc │ │ │ │ ldr r3, [pc, #68] @ 36a150 │ │ │ │ ldr r1, [pc, #68] @ 36a154 │ │ │ │ ldr r0, [pc, #68] @ 36a158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109efbc │ │ │ │ - addseq r7, sp, r4, lsr #13 │ │ │ │ + addseq r7, sp, r4, asr r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r7, sp, ip, lsl #11 │ │ │ │ - addeq r2, r6, r4, asr #30 │ │ │ │ - addseq r7, sp, r0, asr #9 │ │ │ │ - addeq r2, r6, r4, ror #27 │ │ │ │ - addeq r2, r6, r4, lsr #28 │ │ │ │ - addeq r2, r6, r8, lsr lr │ │ │ │ - addeq r2, r6, r8, lsr #27 │ │ │ │ - addseq r7, sp, r4, lsr r4 │ │ │ │ - addeq r2, r6, ip, asr sp │ │ │ │ - addeq r8, r8, r4, lsl #19 │ │ │ │ + addseq r7, sp, ip, lsr r5 │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ + addseq r7, sp, r0, ror r4 │ │ │ │ + umulleq r2, r6, r4, sp │ │ │ │ + ldrdeq r2, [r6], r4 │ │ │ │ + addeq r2, r6, r8, ror #27 │ │ │ │ + addeq r2, r6, r8, asr sp │ │ │ │ + addseq r7, sp, r4, ror #7 │ │ │ │ + addeq r2, r6, ip, lsl #26 │ │ │ │ + addeq r8, r8, r4, lsr r9 │ │ │ │ │ │ │ │ 0036a15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #440] @ 36a32c │ │ │ │ @@ -242841,15 +242841,15 @@ │ │ │ │ beq 36a1ec │ │ │ │ ldr r0, [pc, #208] @ 36a338 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242875,33 +242875,33 @@ │ │ │ │ strb r1, [ip] │ │ │ │ mov r1, #0 │ │ │ │ b 36a230 │ │ │ │ bl 369d7c │ │ │ │ ldr r0, [pc, #64] @ 36a33c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36a1e4 │ │ │ │ ldr r3, [pc, #48] @ 36a340 │ │ │ │ ldr r1, [pc, #48] @ 36a344 │ │ │ │ ldr r0, [pc, #48] @ 36a348 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r9, ip, ror ip │ │ │ │ - addseq r7, sp, r0, lsl #7 │ │ │ │ + addseq r7, sp, r0, lsr r3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r6, r4, lsl sp │ │ │ │ - addeq r2, r6, ip, asr ip │ │ │ │ - addseq r7, sp, r0, lsr r2 │ │ │ │ - addeq r2, r6, r8, asr fp │ │ │ │ - addeq r8, r8, r0, lsl #15 │ │ │ │ + addeq r2, r6, r4, asr #25 │ │ │ │ + addeq r2, r6, ip, lsl #24 │ │ │ │ + addseq r7, sp, r0, ror #3 │ │ │ │ + addeq r2, r6, r8, lsl #22 │ │ │ │ + addeq r8, r8, r0, lsr r7 │ │ │ │ │ │ │ │ 0036a34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -242963,20 +242963,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - @ instruction: 0x009d71b0 │ │ │ │ - addseq r7, sp, r0, lsr r1 │ │ │ │ - addeq r2, r6, r4, asr sl │ │ │ │ - addseq r7, sp, r8, lsl #2 │ │ │ │ - addeq r8, r8, ip, asr r6 │ │ │ │ - addeq r2, r6, ip, lsr #20 │ │ │ │ + addseq r7, sp, r0, ror #2 │ │ │ │ + addseq r7, sp, r0, ror #1 │ │ │ │ + addeq r2, r6, r4, lsl #20 │ │ │ │ + ldrheq r7, [sp], r8 │ │ │ │ + addeq r8, r8, ip, lsl #12 │ │ │ │ + ldrdeq r2, [r6], ip │ │ │ │ │ │ │ │ 0036a470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #168] @ 0xa8 │ │ │ │ @@ -243036,18 +243036,18 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 36a530 │ │ │ │ ldr r0, [pc, #24] @ 36a580 │ │ │ │ ldr r1, [r7, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq r9, r4, ror #18 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r6, r8, lsr sl │ │ │ │ + addeq r2, r6, r8, ror #19 │ │ │ │ │ │ │ │ 0036a584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #168] @ 0xa8 │ │ │ │ @@ -243118,31 +243118,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #56] @ 36a6e8 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36a68c │ │ │ │ ldr r3, [pc, #40] @ 36a6ec │ │ │ │ ldr r1, [pc, #40] @ 36a6f0 │ │ │ │ ldr r0, [pc, #40] @ 36a6f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 36a6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r9, ip, asr #16 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r2, r6, r8, lsr #18 │ │ │ │ - addseq r6, sp, ip, ror lr │ │ │ │ - addeq ip, r5, r8, ror #17 │ │ │ │ - addeq r2, r6, ip, lsr r9 │ │ │ │ + ldrdeq r2, [r6], r8 │ │ │ │ + addseq r6, sp, ip, lsr #28 │ │ │ │ + umulleq ip, r5, r8, r8 │ │ │ │ + addeq r2, r6, ip, ror #17 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ │ │ │ │ 0036a6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243218,23 +243218,23 @@ │ │ │ │ │ │ │ │ 0036a810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [pc, #4] @ 36a848 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ strdeq r1, [r8], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 36a900 │ │ │ │ ldr r2, [pc, #156] @ 36a904 │ │ │ │ @@ -243243,15 +243243,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 36a8b4 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -243265,63 +243265,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, sp, r8, asr #26 │ │ │ │ - addeq r2, r6, ip, asr #15 │ │ │ │ - addeq r2, r6, r8, ror #15 │ │ │ │ - addeq r2, r6, r8, asr #15 │ │ │ │ - addeq r2, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x009d6cf8 │ │ │ │ + addeq r2, r6, ip, ror r7 │ │ │ │ + umulleq r2, r6, r8, r7 │ │ │ │ + addeq r2, r6, r8, ror r7 │ │ │ │ + addeq r2, r6, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36a998 │ │ │ │ ldr r2, [pc, #108] @ 36a99c │ │ │ │ ldr r1, [pc, #108] @ 36a9a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #76] @ 36a9a4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #60] @ 36a9a8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, sp, r8, lsl #25 │ │ │ │ - addeq sl, r4, r0, lsl #15 │ │ │ │ - addeq r9, r7, r4, asr #17 │ │ │ │ + addseq r6, sp, r8, lsr ip │ │ │ │ + addeq sl, r4, r0, lsr r7 │ │ │ │ + addeq r9, r7, r4, ror r8 │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 36aa00 │ │ │ │ @@ -243330,24 +243330,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #28] @ 36aa0c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 36c89c │ │ │ │ - @ instruction: 0x009d6bf0 │ │ │ │ - strdeq sl, [r4], r0 │ │ │ │ - addeq r9, r7, r4, lsr r8 │ │ │ │ + addseq r6, sp, r0, lsr #23 │ │ │ │ + addeq sl, r4, r0, lsr #13 │ │ │ │ + addeq r9, r7, r4, ror #15 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 36aaa0 │ │ │ │ ldr r1, [pc, #120] @ 36aaa4 │ │ │ │ @@ -243355,96 +243355,96 @@ │ │ │ │ ldr r2, [pc, #116] @ 36aaa8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36aa80 │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36aa64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, sp, r4, lsl #23 │ │ │ │ - addeq r2, r6, r8, lsr #12 │ │ │ │ - addeq r2, r6, r4, lsl #12 │ │ │ │ + addseq r6, sp, r4, lsr fp │ │ │ │ + ldrdeq r2, [r6], r8 │ │ │ │ + @ instruction: 0x008625b4 │ │ │ │ ldr r0, [pc, #4] @ 36aab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r1, r8, r0, asr #25 │ │ │ │ │ │ │ │ 0036aabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #64] @ 36ab2c │ │ │ │ ldr r2, [pc, #64] @ 36ab30 │ │ │ │ ldr r1, [pc, #64] @ 36ab34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addseq r6, sp, r0, lsl #22 │ │ │ │ - addeq r2, r6, r4, asr #11 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ + @ instruction: 0x009d6ab0 │ │ │ │ + addeq r2, r6, r4, ror r5 │ │ │ │ + addeq r2, r6, r8, lsl #11 │ │ │ │ │ │ │ │ 0036ab38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #96] @ 36abc4 │ │ │ │ ldr r2, [pc, #96] @ 36abc8 │ │ │ │ ldr r1, [pc, #96] @ 36abcc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36aba4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -243454,17 +243454,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, sp, r8, lsl #21 │ │ │ │ - addeq r2, r6, ip, asr #10 │ │ │ │ - addeq r2, r6, r0, ror #10 │ │ │ │ + addseq r6, sp, r8, lsr sl │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, r0, lsl r5 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 36ad0c │ │ │ │ @@ -243538,19 +243538,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r9, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008624b8 │ │ │ │ - @ instruction: 0x008624b0 │ │ │ │ - umulleq r2, r6, r8, r4 │ │ │ │ - addeq r1, r6, r4, lsr #30 │ │ │ │ - addeq r7, r8, r4, lsl lr │ │ │ │ + addeq r2, r6, r8, ror #8 │ │ │ │ + addeq r2, r6, r0, ror #8 │ │ │ │ + addeq r2, r6, r8, asr #8 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ + addeq r7, r8, r4, asr #27 │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 36ae5c │ │ │ │ mov r3, r1 │ │ │ │ @@ -243622,18 +243622,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, r8, r0, lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, r6, r0, ror r3 │ │ │ │ - addeq r2, r6, r0, ror #6 │ │ │ │ - addeq r1, r6, ip, asr #27 │ │ │ │ - addeq r7, r8, ip, lsr #25 │ │ │ │ + addeq r2, r6, r0, lsr #6 │ │ │ │ + addeq r2, r6, r0, lsl r3 │ │ │ │ + addeq r1, r6, ip, ror sp │ │ │ │ + addeq r7, r8, ip, asr ip │ │ │ │ ldrdeq sp, [r9, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 36afb4 │ │ │ │ @@ -243676,15 +243676,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36af3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 36afa0 │ │ │ │ - bl b74ba0 │ │ │ │ + bl b74b50 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36afa8 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 36af00 │ │ │ │ @@ -243701,15 +243701,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b753f8 │ │ │ │ + bl b753a8 │ │ │ │ b 36af40 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, asr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0109de90 │ │ │ │ @@ -243808,42 +243808,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 36b1b0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 36b1b4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #60] @ 36b1b8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ tsteq r9, r4, lsl lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r9, r0, sp, sp │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r1, r6, r4, lsl fp │ │ │ │ - addeq r2, r6, r8, lsl #2 │ │ │ │ + addeq r1, r6, r4, asr #21 │ │ │ │ + strheq r2, [r6], r8 │ │ │ │ @ instruction: 0x010aeeb4 │ │ │ │ - addeq r2, r6, ip, ror #1 │ │ │ │ + umulleq r2, r6, ip, r0 │ │ │ │ strdeq sp, [r9, -r0] │ │ │ │ - addeq r1, r6, r8, ror #31 │ │ │ │ - addeq r2, r6, r4, asr #32 │ │ │ │ - addeq r1, r6, ip, ror #31 │ │ │ │ + umulleq r1, r6, r8, pc @ │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ + umulleq r1, r6, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 36b700 │ │ │ │ ldr r3, [pc, #1324] @ 36b704 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243859,15 +243859,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 36b714 │ │ │ │ @@ -244023,15 +244023,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244134,87 +244134,87 @@ │ │ │ │ bl 27f7cc │ │ │ │ ldr r1, [pc, #232] @ 36b73c │ │ │ │ ldr r0, [pc, #232] @ 36b740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ mov r3, #0 │ │ │ │ b 36b4d4 │ │ │ │ ldr r0, [pc, #196] @ 36b744 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #168] @ 36b748 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 36b74c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r1, [pc, #124] @ 36b750 │ │ │ │ ldr r0, [pc, #124] @ 36b754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, sp, r4, lsl r4 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + addseq r6, sp, r4, asr #7 │ │ │ │ + addeq r1, r6, r4, lsr #31 │ │ │ │ + addeq r1, r6, r4, lsl #31 │ │ │ │ @ instruction: 0x0109dbbc │ │ │ │ - addeq fp, pc, r8, lsl #23 │ │ │ │ - addeq r1, r6, ip, lsl #31 │ │ │ │ + addeq fp, pc, r8, lsr fp @ │ │ │ │ + addeq r1, r6, ip, lsr pc │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r1, r6, ip, lsr #31 │ │ │ │ - addeq r1, r6, r8, lsr #26 │ │ │ │ + addeq r1, r6, ip, asr pc │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ smlabbeq sl, ip, fp, lr │ │ │ │ - addeq r7, r8, r0, asr #11 │ │ │ │ - @ instruction: 0x009726bc │ │ │ │ + addeq r7, r8, r0, ror r5 │ │ │ │ + addseq r2, r7, ip, ror #12 │ │ │ │ smlatteq r9, r8, r7, sp │ │ │ │ - @ instruction: 0x009d5fb4 │ │ │ │ - @ instruction: 0x00861bbc │ │ │ │ - addeq r1, r6, r4, ror #23 │ │ │ │ - addeq r1, r6, r0, lsr #24 │ │ │ │ + addseq r5, sp, r4, ror #30 │ │ │ │ + addeq r1, r6, ip, ror #22 │ │ │ │ + umulleq r1, r6, r4, fp │ │ │ │ ldrdeq r1, [r6], r0 │ │ │ │ - addseq r5, sp, r4, lsr pc │ │ │ │ - addeq r1, r6, r0, ror #22 │ │ │ │ + addeq r1, r6, r0, lsl #23 │ │ │ │ + addseq r5, sp, r4, ror #29 │ │ │ │ + addeq r1, r6, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 36b878 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [r4] │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36b7b8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b810 │ │ │ │ @@ -244233,20 +244233,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 37d0f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 36b888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r3, [pc, #116] @ 36b88c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -244268,22 +244268,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 36b89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ adceq r1, r8, r4, lsr r0 │ │ │ │ - addseq r5, sp, r4, lsr lr │ │ │ │ - addeq r9, r4, r8, ror #17 │ │ │ │ - addeq r8, r7, ip, lsr #20 │ │ │ │ - addeq r1, r6, r4, lsl #22 │ │ │ │ + addseq r5, sp, r4, ror #27 │ │ │ │ + umulleq r9, r4, r8, r8 │ │ │ │ + ldrdeq r8, [r7], ip │ │ │ │ + @ instruction: 0x00861ab4 │ │ │ │ adceq r0, r8, ip, lsl #31 │ │ │ │ - addseq r5, sp, r8, lsr #27 │ │ │ │ - addeq r1, r6, r4, lsl #21 │ │ │ │ - addeq r3, r5, ip, lsr r0 │ │ │ │ + addseq r5, sp, r8, asr sp │ │ │ │ + addeq r1, r6, r4, lsr sl │ │ │ │ + addeq r2, r5, ip, ror #31 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 36b964 │ │ │ │ ldr r2, [pc, #172] @ 36b968 │ │ │ │ @@ -244291,15 +244291,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 36b96c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36b944 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 36b910 │ │ │ │ mov r0, r4 │ │ │ │ @@ -244326,17 +244326,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, r4, asr #26 │ │ │ │ - addeq r1, r6, r0, lsl r9 │ │ │ │ - addeq r1, r6, r0, lsr r9 │ │ │ │ + @ instruction: 0x009d5cf4 │ │ │ │ + addeq r1, r6, r0, asr #17 │ │ │ │ + addeq r1, r6, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 36bbd0 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -244348,15 +244348,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368a3c │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -244408,15 +244408,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244481,23 +244481,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r5, sp, ip, ror #24 │ │ │ │ - addeq r1, r6, r4, lsr r8 │ │ │ │ - addeq r1, r6, r0, asr r8 │ │ │ │ - addeq r1, r6, r4, lsl #14 │ │ │ │ - addeq r1, r6, ip, ror #2 │ │ │ │ - addseq r3, r2, ip, asr #29 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - @ instruction: 0x00886fbc │ │ │ │ - addseq r2, r7, r0, lsl #2 │ │ │ │ + addseq r5, sp, ip, lsl ip │ │ │ │ + addeq r1, r6, r4, ror #15 │ │ │ │ + addeq r1, r6, r0, lsl #16 │ │ │ │ + @ instruction: 0x008616b4 │ │ │ │ + addeq r1, r6, ip, lsl r1 │ │ │ │ + addseq r3, r2, ip, ror lr │ │ │ │ + addeq r1, r6, r0, lsr #17 │ │ │ │ + addeq r6, r8, ip, ror #30 │ │ │ │ + ldrheq r2, [r7], r0 │ │ │ │ │ │ │ │ 0036bbf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244593,21 +244593,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 685e0c │ │ │ │ bl 381b20 │ │ │ │ mov r1, r6 │ │ │ │ - bl 929f94 │ │ │ │ + bl 929f44 │ │ │ │ ldr r2, [pc, #204] @ 36be60 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 36be64 │ │ │ │ @@ -244638,28 +244638,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 36be70 │ │ │ │ ldr r2, [pc, #72] @ 36be74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq sp, [r9, -r8] │ │ │ │ - addseq r5, sp, r4, ror #19 │ │ │ │ + umullseq r5, sp, r4, r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ - addeq r1, r6, r0, lsr #13 │ │ │ │ addeq r1, r6, r8, lsl #13 │ │ │ │ - umulleq r7, ip, r8, fp │ │ │ │ - addeq r0, r6, r0, lsr #30 │ │ │ │ - addeq r1, r6, ip, lsl #12 │ │ │ │ - addeq r0, r6, r4, ror #29 │ │ │ │ + addeq r0, r6, r4, lsr #29 │ │ │ │ + addeq r1, r6, r0, asr r6 │ │ │ │ + addeq r1, r6, r8, lsr r6 │ │ │ │ + addeq r7, ip, r8, asr #22 │ │ │ │ + ldrdeq r0, [r6], r0 @ │ │ │ │ + @ instruction: 0x008615bc │ │ │ │ + umulleq r0, r6, r4, lr │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ - addeq r1, r6, r4, asr #9 │ │ │ │ - addeq r1, r6, r8, lsl r5 │ │ │ │ + addeq r1, r6, r4, ror r4 │ │ │ │ + addeq r1, r6, r8, asr #9 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -244705,17 +244705,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 912ed4 │ │ │ │ + bl 912e84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90bddc │ │ │ │ + bl 90bd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq ip, [r9, -r4] │ │ │ │ @@ -244760,26 +244760,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 36c038 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r6, r0, lsl r5 │ │ │ │ - addseq r5, sp, r0, lsr #13 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ + addeq r1, r6, r0, asr #9 │ │ │ │ + addseq r5, sp, r0, asr r6 │ │ │ │ + addeq r1, r6, ip, lsl #9 │ │ │ │ │ │ │ │ 0036c03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -244893,17 +244893,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36c210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d54b0 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - addeq r1, r6, ip, lsr r3 │ │ │ │ + addseq r5, sp, r0, ror #8 │ │ │ │ + addeq r1, r6, r0, lsr #5 │ │ │ │ + addeq r1, r6, ip, ror #5 │ │ │ │ │ │ │ │ 0036c214 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c22c │ │ │ │ @@ -244966,15 +244966,15 @@ │ │ │ │ 0036c2ec : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c304 │ │ │ │ bx r3 │ │ │ │ - b 8d6f4c │ │ │ │ + b 8d6efc │ │ │ │ │ │ │ │ 0036c308 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c320 │ │ │ │ @@ -244992,24 +244992,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 36c378 │ │ │ │ ldr r2, [pc, #48] @ 36c37c │ │ │ │ ldr r1, [pc, #48] @ 36c380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r1, [pc, #28] @ 36c384 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 928560 │ │ │ │ + b 928510 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - addeq r1, r6, r4, lsl #4 │ │ │ │ + @ instruction: 0x008611b4 │ │ │ │ tsteq r5, r0, lsr r9 │ │ │ │ │ │ │ │ 0036c388 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245028,28 +245028,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - @ instruction: 0x009d52d8 │ │ │ │ - umulleq r1, r6, ip, r1 │ │ │ │ - addeq r1, r6, r4, lsl r1 │ │ │ │ + addseq r5, sp, r8, lsl #5 │ │ │ │ + addeq r1, r6, ip, asr #2 │ │ │ │ + addeq r1, r6, r4, asr #1 │ │ │ │ │ │ │ │ 0036c3f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9314ec │ │ │ │ + b 93149c │ │ │ │ │ │ │ │ 0036c414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 36c4dc │ │ │ │ @@ -245059,16 +245059,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 9294b4 │ │ │ │ + bl 930964 │ │ │ │ + bl 929464 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 36c4b4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36c494 │ │ │ │ @@ -245094,17 +245094,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 6c0684 │ │ │ │ b 36c460 │ │ │ │ - addseq r5, sp, r0, ror r2 │ │ │ │ - addeq r8, r4, r4, lsl #25 │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ + addseq r5, sp, r0, lsr #4 │ │ │ │ + addeq r8, r4, r4, lsr ip │ │ │ │ + addeq r7, r7, r0, lsl #27 │ │ │ │ adceq r0, r8, ip, asr #6 │ │ │ │ │ │ │ │ 0036c4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245124,16 +245124,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 9294b4 │ │ │ │ + bl 930964 │ │ │ │ + bl 929464 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c57c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -245142,93 +245142,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 36c5a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 6c0970 │ │ │ │ - addseq r5, sp, r0, ror r1 │ │ │ │ - addeq r8, r4, ip, lsl #23 │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ + addseq r5, sp, r0, lsr #2 │ │ │ │ + addeq r8, r4, ip, lsr fp │ │ │ │ + addeq r7, r7, r0, lsl #25 │ │ │ │ umlaleq r0, r8, r0, r2 │ │ │ │ ldr r0, [pc, #4] @ 36c5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r0, r8, r4, lsl r3 │ │ │ │ │ │ │ │ 0036c5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #56] @ 36c618 │ │ │ │ ldr r2, [pc, #56] @ 36c61c │ │ │ │ ldr r1, [pc, #56] @ 36c620 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r5, sp, r0, lsl r1 │ │ │ │ - addeq r1, r6, ip, lsr #32 │ │ │ │ - addeq r1, r6, r8, asr #32 │ │ │ │ + addseq r5, sp, r0, asr #1 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ │ │ │ │ 0036c624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 36c6b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 36c698 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #84] @ 36c6b8 │ │ │ │ ldr r2, [pc, #84] @ 36c6bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ - umullseq r5, sp, r0, r0 │ │ │ │ - addeq r0, r6, r4, lsr #31 │ │ │ │ + addeq r0, r6, r8, lsr #31 │ │ │ │ + addseq r5, sp, r0, asr #32 │ │ │ │ + addeq r0, r6, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -245289,15 +245289,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 36c864 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 92c88c │ │ │ │ + bl 92c83c │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 36c858 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 36c834 │ │ │ │ @@ -245309,15 +245309,15 @@ │ │ │ │ bl 27ce20 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934504 │ │ │ │ + bl 9344b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36c7f0 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -245337,19 +245337,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 36c898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addeq r0, r6, r0, asr #29 │ │ │ │ - addeq r0, r6, ip, lsl lr │ │ │ │ - addseq r4, sp, r0, lsr #29 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ - addeq r0, r6, r0, lsl lr │ │ │ │ + addeq r0, r6, r0, ror lr │ │ │ │ + addeq r0, r6, ip, asr #27 │ │ │ │ + addseq r4, sp, r0, asr lr │ │ │ │ + addeq r0, r6, r4, lsl #27 │ │ │ │ + addeq r0, r6, r0, asr #27 │ │ │ │ │ │ │ │ 0036c89c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -245415,15 +245415,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 934530 │ │ │ │ + bl 9344e0 │ │ │ │ mov r0, sl │ │ │ │ bl 27d0c0 │ │ │ │ cmp r7, r4 │ │ │ │ bne 36c978 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -245446,22 +245446,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatteq r9, r0, r4, ip │ │ │ │ - addeq r0, r6, r0, lsl #27 │ │ │ │ + addeq r0, r6, r0, lsr sp │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ - addeq r0, r6, r8, asr #26 │ │ │ │ - strdeq pc, [ip], ip │ │ │ │ - @ instruction: 0x00860cb8 │ │ │ │ - addseq r4, sp, r0, lsl #26 │ │ │ │ - addeq r0, r6, r4, lsr ip │ │ │ │ - @ instruction: 0x00860cb0 │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ + addeq pc, ip, ip, lsr #21 │ │ │ │ + addeq r0, r6, r8, ror #24 │ │ │ │ + @ instruction: 0x009d4cb0 │ │ │ │ + addeq r0, r6, r4, ror #23 │ │ │ │ + addeq r0, r6, r0, ror #24 │ │ │ │ │ │ │ │ 0036ca4c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 36c8e4 │ │ │ │ │ │ │ │ 0036ca58 : │ │ │ │ @@ -245531,36 +245531,36 @@ │ │ │ │ beq 36cb80 │ │ │ │ ldr r3, [pc, #88] @ 36cba8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r1, [pc, #48] @ 36cbac │ │ │ │ add r1, pc, r1 │ │ │ │ b 36cb24 │ │ │ │ ldr r0, [pc, #40] @ 36cbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a434 │ │ │ │ + bl 92a3e4 │ │ │ │ ldr r1, [pc, #32] @ 36cbb4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934504 │ │ │ │ + bl 9344b4 │ │ │ │ b 36cb48 │ │ │ │ smlatteq r9, r0, r2, ip │ │ │ │ - addeq r0, r6, r0, asr #23 │ │ │ │ + addeq r0, r6, r0, ror fp │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq r0, r6, ip, lsr fp │ │ │ │ - addeq r0, r6, ip, ror #22 │ │ │ │ - addeq r0, r6, r8, ror #22 │ │ │ │ + addeq r0, r6, ip, ror #21 │ │ │ │ + addeq r0, r6, ip, lsl fp │ │ │ │ + addeq r0, r6, r8, lsl fp │ │ │ │ │ │ │ │ 0036cbb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -245569,29 +245569,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 36cc24 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 36cc28 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36cbd4 │ │ │ │ - addeq r0, r6, r0, lsl fp │ │ │ │ - umulleq r0, r6, r8, sl │ │ │ │ + addeq r0, r6, r0, asr #21 │ │ │ │ + addeq r0, r6, r8, asr #20 │ │ │ │ │ │ │ │ 0036cc2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -245604,22 +245604,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 36cc94 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 36caf8 │ │ │ │ @@ -245629,16 +245629,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 36ccdc │ │ │ │ add r1, pc, r1 │ │ │ │ b 36cc54 │ │ │ │ - addeq r0, r6, ip, lsl #21 │ │ │ │ - addeq r0, r6, r4, ror #19 │ │ │ │ + addeq r0, r6, ip, lsr sl │ │ │ │ + umulleq r0, r6, r4, r9 │ │ │ │ │ │ │ │ 0036cce0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 36caf8 │ │ │ │ │ │ │ │ @@ -245668,15 +245668,15 @@ │ │ │ │ bl 27ce20 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 936264 │ │ │ │ + bl 936214 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cd34 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245694,15 +245694,15 @@ │ │ │ │ bl 27ce20 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 936264 │ │ │ │ + bl 936214 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cd9c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245724,42 +245724,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r0, r6, r0, asr r9 │ │ │ │ - @ instruction: 0x008609bc │ │ │ │ - addeq r0, r6, r4, lsr #18 │ │ │ │ - addeq r0, r6, r4, asr r9 │ │ │ │ + addeq r0, r6, r0, lsl #18 │ │ │ │ + addeq r0, r6, ip, ror #18 │ │ │ │ + ldrdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, lsl #18 │ │ │ │ ldr r0, [pc, #4] @ 36ce60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ umlaleq pc, r7, r8, sl @ │ │ │ │ │ │ │ │ 0036ce64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #96] @ 36cef0 │ │ │ │ ldr r2, [pc, #96] @ 36cef4 │ │ │ │ ldr r1, [pc, #96] @ 36cef8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ced0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245769,37 +245769,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d48d4 │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ - addeq r5, r5, ip, ror #25 │ │ │ │ + addseq r4, sp, r4, lsl #17 │ │ │ │ + addeq r5, r5, r8, lsl #25 │ │ │ │ + umulleq r5, r5, ip, ip @ │ │ │ │ │ │ │ │ 0036cefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #96] @ 36cf88 │ │ │ │ ldr r2, [pc, #96] @ 36cf8c │ │ │ │ ldr r1, [pc, #96] @ 36cf90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cf68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245809,37 +245809,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, ip, lsr r8 │ │ │ │ - addeq r5, r5, r0, asr #24 │ │ │ │ - addeq r5, r5, r4, asr ip │ │ │ │ + addseq r4, sp, ip, ror #15 │ │ │ │ + strdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, r4, lsl #24 │ │ │ │ │ │ │ │ 0036cf94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #96] @ 36d020 │ │ │ │ ldr r2, [pc, #96] @ 36d024 │ │ │ │ ldr r1, [pc, #96] @ 36d028 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d000 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245849,37 +245849,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, r4, lsr #15 │ │ │ │ - addeq r5, r5, r8, lsr #23 │ │ │ │ - @ instruction: 0x00855bbc │ │ │ │ + addseq r4, sp, r4, asr r7 │ │ │ │ + addeq r5, r5, r8, asr fp │ │ │ │ + addeq r5, r5, ip, ror #22 │ │ │ │ │ │ │ │ 0036d02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #96] @ 36d0b8 │ │ │ │ ldr r2, [pc, #96] @ 36d0bc │ │ │ │ ldr r1, [pc, #96] @ 36d0c0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d098 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245889,17 +245889,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, ip, lsl #14 │ │ │ │ - addeq r5, r5, r0, lsl fp │ │ │ │ - addeq r5, r5, r4, lsr #22 │ │ │ │ + @ instruction: 0x009d46bc │ │ │ │ + addeq r5, r5, r0, asr #21 │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36d15c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -245937,16 +245937,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d17c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009227d4 │ │ │ │ - addseq r2, r2, ip, lsr #15 │ │ │ │ + addseq r2, r2, r4, lsl #15 │ │ │ │ + addseq r2, r2, ip, asr r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36d1a8 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246004,16 +246004,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d288 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r2, r8, asr #13 │ │ │ │ - addseq r2, r2, r0, lsr #13 │ │ │ │ + addseq r2, r2, r8, ror r6 │ │ │ │ + addseq r2, r2, r0, asr r6 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -246341,15 +246341,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a64c │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ tsteq r9, ip, lsr r7 │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ smlatbeq sl, r0, r8, ip │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - addeq pc, r5, r4, ror #30 │ │ │ │ + addeq pc, r5, r4, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -246371,22 +246371,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 36d8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 8dd188 │ │ │ │ + bl 8dd138 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e324c │ │ │ │ + bl 8e31fc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 6c74f4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mov r5, r0 │ │ │ │ bl 69d36c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d890 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246487,15 +246487,15 @@ │ │ │ │ bne 36db50 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36d9cc │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 36dba8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -246504,15 +246504,15 @@ │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36db84 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 8f05a4 │ │ │ │ + bl 8f0554 │ │ │ │ ldr r3, [pc, #556] @ 36dc8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d9cc │ │ │ │ ldr r3, [pc, #540] @ 36dc90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -246538,26 +246538,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 36dc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36d9cc │ │ │ │ ldr r2, [pc, #392] @ 36dca0 │ │ │ │ ldr r3, [pc, #360] @ 36dc84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246603,15 +246603,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 8f01f8 │ │ │ │ + bl 8f01a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -246623,15 +246623,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efe08 │ │ │ │ + bl 8efdb8 │ │ │ │ b 36da3c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 27d0c0 │ │ │ │ b 36db9c │ │ │ │ mov r0, ip │ │ │ │ bl 27d0c0 │ │ │ │ b 36db78 │ │ │ │ @@ -246639,28 +246639,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 36d9cc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, ror r6 │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r4, asr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq pc, r5, r4, lsr ip @ │ │ │ │ + addeq pc, r5, r4, ror #23 │ │ │ │ ldrdeq fp, [r9, -ip] │ │ │ │ - addeq pc, r5, r4, lsl fp @ │ │ │ │ + addeq pc, r5, r4, asr #21 │ │ │ │ │ │ │ │ 0036dca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246755,22 +246755,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 36de44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, sp, r4, ror #19 │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ - addeq pc, r5, ip, ror #19 │ │ │ │ + umullseq r3, sp, r4, r9 │ │ │ │ + addeq pc, r5, r0, lsr #19 │ │ │ │ + umulleq pc, r5, ip, r9 @ │ │ │ │ + addeq pc, r5, r0, lsr #19 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ + addeq pc, r5, r4, asr #19 │ │ │ │ + addeq pc, r5, r8, lsl #19 │ │ │ │ strdeq pc, [r5], r0 │ │ │ │ - addeq pc, r5, r8, asr #20 │ │ │ │ - addeq pc, r5, r4, lsl sl @ │ │ │ │ - ldrdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r0, asr #20 │ │ │ │ │ │ │ │ 0036de48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -246813,15 +246813,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 36e0ac │ │ │ │ ldr r2, [pc, #432] @ 36e0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ bl 27db04 │ │ │ │ ldr r2, [pc, #408] @ 36e0b4 │ │ │ │ ldr r3, [pc, #384] @ 36e0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -246846,15 +246846,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ b 36df0c │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 36dee4 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 36dee4 │ │ │ │ @@ -246891,57 +246891,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ b 36df14 │ │ │ │ ldr r2, [pc, #128] @ 36e0d0 │ │ │ │ ldr r3, [pc, #128] @ 36e0d4 │ │ │ │ ldr r1, [pc, #128] @ 36e0d8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36e0dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 36df0c │ │ │ │ bl 27d6fc <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 36e0e0 │ │ │ │ ldr r3, [pc, #96] @ 36e0e4 │ │ │ │ ldr r1, [pc, #96] @ 36e0e8 │ │ │ │ ldr r2, [pc, #96] @ 36e0ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36df78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, ip, pc, sl @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, r5, r4, asr #19 │ │ │ │ - umullseq r3, sp, r4, r8 │ │ │ │ - addeq pc, r5, r8, ror #18 │ │ │ │ + addeq pc, r5, r4, ror r9 @ │ │ │ │ + addseq r3, sp, r4, asr #16 │ │ │ │ + addeq pc, r5, r8, lsl r9 @ │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ - addeq pc, r5, r0, lsr r9 @ │ │ │ │ - addseq r3, sp, r4, lsr #16 │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ - addeq pc, r5, r8, ror #16 │ │ │ │ - addseq r3, sp, r8, ror #14 │ │ │ │ - addeq pc, r5, r0, asr #16 │ │ │ │ - addeq pc, r5, ip, ror #16 │ │ │ │ - addseq r3, sp, r4, lsr r7 │ │ │ │ - addeq pc, r5, r4, lsl #16 │ │ │ │ + addeq pc, r5, r0, ror #17 │ │ │ │ + @ instruction: 0x009d37d4 │ │ │ │ + addeq pc, r5, ip, lsr #17 │ │ │ │ + addeq pc, r5, r8, lsl r8 @ │ │ │ │ + addseq r3, sp, r8, lsl r7 │ │ │ │ + strdeq pc, [r5], r0 │ │ │ │ + addeq pc, r5, ip, lsl r8 @ │ │ │ │ + addseq r3, sp, r4, ror #13 │ │ │ │ + @ instruction: 0x0085f7b4 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - addeq pc, r5, r0, lsl r8 @ │ │ │ │ - addseq r3, sp, r4, lsl #14 │ │ │ │ - ldrdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, r0, asr #15 │ │ │ │ + @ instruction: 0x009d36b4 │ │ │ │ + addeq pc, r5, ip, lsl #15 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0036e0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247078,21 +247078,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 27eec0 <__printf_chk@plt> │ │ │ │ b 36e2c4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, r4, ip, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - addeq pc, r4, ip, asr #11 │ │ │ │ + addeq pc, r4, ip, ror r5 @ │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ smlatbeq r9, r0, fp, sl │ │ │ │ - addeq pc, r5, r8, ror r6 @ │ │ │ │ - addeq pc, r5, r4, lsl #12 │ │ │ │ - addeq pc, r5, r0, lsr r6 @ │ │ │ │ - addeq pc, r5, ip, ror #11 │ │ │ │ + addeq pc, r5, r8, lsr #12 │ │ │ │ + @ instruction: 0x0085f5b4 │ │ │ │ + addeq pc, r5, r0, ror #11 │ │ │ │ + umulleq pc, r5, ip, r5 @ │ │ │ │ │ │ │ │ 0036e340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -247184,15 +247184,15 @@ │ │ │ │ b 36e418 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109aa94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ smlabteq r9, r4, r9, sl │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ + addeq pc, r5, r0, lsl #9 │ │ │ │ │ │ │ │ 0036e4c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 36e6f8 │ │ │ │ @@ -247331,19 +247331,19 @@ │ │ │ │ bl 27d0c0 │ │ │ │ b 36e698 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, lsl r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq sl, [r9, -ip] │ │ │ │ smlabteq r9, r8, r8, sl │ │ │ │ - addeq pc, r5, r0, asr #7 │ │ │ │ + addeq pc, r5, r0, ror r3 @ │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq pc, r5, r0, ror #6 │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ - addeq pc, r5, r0, lsr r3 @ │ │ │ │ + addeq pc, r5, r0, lsl r3 @ │ │ │ │ + addeq pc, r5, ip, lsr #5 │ │ │ │ + addeq pc, r5, r0, ror #5 │ │ │ │ │ │ │ │ 0036e71c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -247361,26 +247361,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 36eab0 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 92a384 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #812] @ 36eab4 │ │ │ │ ldr r2, [pc, #812] @ 36eab8 │ │ │ │ ldr r1, [pc, #812] @ 36eabc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -247568,28 +247568,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36d90c │ │ │ │ b 36ea60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109a6b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r9, ip, r6, sl │ │ │ │ - addseq r3, sp, r4 │ │ │ │ - addeq r6, r4, r8, lsl r9 │ │ │ │ - addeq sl, pc, r4, ror sl @ │ │ │ │ + @ instruction: 0x009d2fb4 │ │ │ │ + addeq r6, r4, r8, asr #17 │ │ │ │ + addeq sl, pc, r4, lsr #20 │ │ │ │ tsteq r8, ip, asr #6 │ │ │ │ - addseq r0, r3, ip, lsr ip │ │ │ │ - addeq pc, r5, r0, asr #3 │ │ │ │ + addseq r0, r3, ip, ror #23 │ │ │ │ + addeq pc, r5, r0, ror r1 @ │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ - addeq pc, r5, ip, asr r1 @ │ │ │ │ + addeq pc, r5, ip, lsl #2 │ │ │ │ tsteq r9, r4, ror #8 │ │ │ │ tsteq r8, r0, ror #3 │ │ │ │ - umulleq pc, r5, r4, r0 @ │ │ │ │ + addeq pc, r5, r4, asr #32 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq lr, r5, ip, ror #31 │ │ │ │ - addeq pc, r5, r4 │ │ │ │ + umulleq lr, r5, ip, pc @ │ │ │ │ + @ instruction: 0x0085efb4 │ │ │ │ │ │ │ │ 0036eaec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247668,15 +247668,15 @@ │ │ │ │ bl 27f370 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27db04 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36ec7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 36ec7c │ │ │ │ cmp r4, #0 │ │ │ │ bne 36ecb0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -247695,15 +247695,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dff68 │ │ │ │ + bl 8dff18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ebf4 │ │ │ │ b 36ec7c │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -247798,25 +247798,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 92a3d4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 92a384 │ │ │ │ + bl 930e68 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 36f010 │ │ │ │ ldr r1, [pc, #464] @ 36f014 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f3b8 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -247918,25 +247918,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, sp, ip, asr r9 │ │ │ │ - addeq r6, r4, r8, ror #4 │ │ │ │ - addeq sl, pc, r4, asr #7 │ │ │ │ + addseq r2, sp, ip, lsl #18 │ │ │ │ + addeq r6, r4, r8, lsl r2 │ │ │ │ + addeq sl, pc, r4, ror r3 @ │ │ │ │ @ instruction: 0x01186cf4 │ │ │ │ - ldrdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, lsl #23 │ │ │ │ tsteq r8, r4, ror ip │ │ │ │ smlabbeq r9, r4, lr, r9 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r4, lsr #21 │ │ │ │ tsteq r8, r4, lsl #24 │ │ │ │ - ldrdeq lr, [r5], r8 │ │ │ │ - addeq lr, r5, r0, lsl #17 │ │ │ │ + addeq lr, r5, r8, lsl #21 │ │ │ │ + addeq lr, r5, r0, lsr r8 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0036f03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -247975,15 +247975,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, fp, ip, asr #7 │ │ │ │ + addeq fp, fp, ip, ror r3 │ │ │ │ │ │ │ │ 0036f0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -248504,20 +248504,20 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsr r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r9, r0, r8, r9 │ │ │ │ smlatbeq r9, r0, r8, r9 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq lr, r5, ip, ror #8 │ │ │ │ - addeq lr, r5, r0, ror #8 │ │ │ │ - addeq lr, r5, ip, ror #6 │ │ │ │ - addeq lr, r5, ip, ror #5 │ │ │ │ + addeq lr, r5, ip, lsl r4 │ │ │ │ + addeq lr, r5, r0, lsl r4 │ │ │ │ + addeq lr, r5, ip, lsl r3 │ │ │ │ + umulleq lr, r5, ip, r2 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - addeq lr, r5, ip, lsl #4 │ │ │ │ + @ instruction: 0x0085e1bc │ │ │ │ │ │ │ │ 0036f93c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -249296,15 +249296,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ cmp r0, #0 │ │ │ │ bne 37096c │ │ │ │ cmp r7, fp │ │ │ │ bcc 37091c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -249515,20 +249515,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 3705c8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 3708a4 │ │ │ │ b 3705dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -249555,15 +249555,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8efe08 │ │ │ │ + bl 8efdb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370568 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 27f640 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27d0c0 │ │ │ │ @@ -249662,29 +249662,29 @@ │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ smlabbeq r9, ip, r1, r9 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ - addeq sp, r5, r4, lsl sl │ │ │ │ - @ instruction: 0x0085d9bc │ │ │ │ - addseq r1, sp, r8, lsl #3 │ │ │ │ - ldrdeq sp, [r5], ip │ │ │ │ - addeq sp, r5, r8, lsl r6 │ │ │ │ + addeq sp, r5, r4, asr #19 │ │ │ │ + addeq sp, r5, ip, ror #18 │ │ │ │ + addseq r1, sp, r8, lsr r1 │ │ │ │ + addeq sp, r5, ip, lsl #11 │ │ │ │ + addeq sp, r5, r8, asr #11 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - addeq ip, r5, r0, ror #25 │ │ │ │ + umulleq ip, r5, r0, ip │ │ │ │ bge fee1b5dc <__bss_end__@@Base+0xfd8fd6c4> │ │ │ │ bge fee1b5e4 <__bss_end__@@Base+0xfd8fd6cc> │ │ │ │ - addseq r0, sp, r8, asr #6 │ │ │ │ - umulleq ip, r5, ip, r7 │ │ │ │ - ldrdeq ip, [r5], r8 │ │ │ │ + @ instruction: 0x009d02f8 │ │ │ │ + addeq ip, r5, ip, asr #14 │ │ │ │ + addeq ip, r5, r8, lsl #15 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq ip, r5, r4, asr #11 │ │ │ │ + addeq ip, r5, r4, ror r5 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 370cdc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 370b4c │ │ │ │ @@ -250166,15 +250166,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3718d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 371874 │ │ │ │ @@ -250491,23 +250491,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 371378 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -250541,15 +250541,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efe08 │ │ │ │ + bl 8efdb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37130c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27f640 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 27d0c0 │ │ │ │ @@ -250935,19 +250935,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 27e980 │ │ │ │ mvn fp, #0 │ │ │ │ b 36fc60 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addseq pc, ip, r8, lsr r9 @ │ │ │ │ - addeq fp, r5, r8, lsl #27 │ │ │ │ + addseq pc, ip, r8, ror #17 │ │ │ │ + addeq fp, r5, r8, lsr sp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0x009cf8d8 │ │ │ │ - addeq fp, r5, r4, lsr #26 │ │ │ │ + addseq pc, ip, r8, lsl #17 │ │ │ │ + ldrdeq fp, [r5], r4 │ │ │ │ │ │ │ │ 00371f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -251038,15 +251038,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq fp, r5, r0, lsl #24 │ │ │ │ + @ instruction: 0x0085bbb0 │ │ │ │ │ │ │ │ 00372078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -251064,15 +251064,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq fp, r5, r8, lsr #23 │ │ │ │ + addeq fp, r5, r8, asr fp │ │ │ │ │ │ │ │ 003720d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 372358 │ │ │ │ @@ -251105,29 +251105,29 @@ │ │ │ │ bne 372140 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372224 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8e464c │ │ │ │ + bl 8e45fc │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 3721a4 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 37214c │ │ │ │ cmp r9, #0 │ │ │ │ bne 37234c │ │ │ │ ldr r0, [pc, #412] @ 372364 │ │ │ │ mov r1, #0 │ │ │ │ @@ -251156,15 +251156,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 37223c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 37224c │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 372164 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -251180,49 +251180,49 @@ │ │ │ │ beq 372334 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372340 │ │ │ │ ldr r0, [pc, #216] @ 372370 │ │ │ │ ldr r9, [pc, #216] @ 372374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 372164 │ │ │ │ mov r9, #1 │ │ │ │ b 37223c │ │ │ │ ldr r0, [pc, #96] @ 372378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r0, [pc, #88] @ 37237c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b755d0 │ │ │ │ + bl b75580 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 372284 │ │ │ │ ldr r1, [pc, #68] @ 372380 │ │ │ │ add r1, pc, r1 │ │ │ │ b 372290 │ │ │ │ ldr r1, [pc, #60] @ 372384 │ │ │ │ @@ -251233,20 +251233,20 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq sl, r4, lr, r7 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ tsteq r8, ip, ror #19 │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ - addeq fp, r5, ip, lsl fp │ │ │ │ - addeq fp, r5, r0, asr #22 │ │ │ │ - addeq fp, r5, ip, asr #18 │ │ │ │ - addeq fp, r5, r4, ror #18 │ │ │ │ - addeq fp, r5, ip, lsl r9 │ │ │ │ - addeq fp, r5, r0, lsl r9 │ │ │ │ + addeq fp, r5, ip, asr #21 │ │ │ │ + strdeq fp, [r5], r0 │ │ │ │ + strdeq fp, [r5], ip │ │ │ │ + addeq fp, r5, r4, lsl r9 │ │ │ │ + addeq fp, r5, ip, asr #17 │ │ │ │ + addeq fp, r5, r0, asr #17 │ │ │ │ │ │ │ │ 00372388 : │ │ │ │ ldr r3, [pc, #16] @ 3723a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -251713,15 +251713,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3726ac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq sl, r4, lsl #20 │ │ │ │ smlatteq r9, ip, r7, r6 │ │ │ │ - addseq pc, ip, lr, lsr r1 @ │ │ │ │ + addseq pc, ip, lr, ror #1 │ │ │ │ andeq r6, r0, r0, asr #30 │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00372ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -252149,17 +252149,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 373184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq lr, ip, r0, lsr r6 │ │ │ │ - @ instruction: 0x0085acb4 │ │ │ │ - addeq sl, r5, r8, asr #25 │ │ │ │ + addseq lr, ip, r0, ror #11 │ │ │ │ + addeq sl, r5, r4, ror #24 │ │ │ │ + addeq sl, r5, r8, ror ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00373188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -252205,15 +252205,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 373344 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -252230,55 +252230,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8eb86c │ │ │ │ + bl 8eb81c │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 3732e8 │ │ │ │ ldr r1, [pc, #196] @ 373394 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8dc168 │ │ │ │ + bl 8dc118 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 373360 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 37320c │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 37320c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 373398 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 37320c │ │ │ │ ldr r3, [pc, #80] @ 37339c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ b 37326c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 3733a0 │ │ │ │ ldr r1, [pc, #56] @ 3733a4 │ │ │ │ ldr r0, [pc, #56] @ 3733a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -252289,17 +252289,17 @@ │ │ │ │ tsteq r9, ip, asr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r5, [r9, -r4] │ │ │ │ smlatteq r9, r0, fp, r5 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ - addseq lr, ip, r4, lsr #8 │ │ │ │ - addeq fp, r4, r4, asr #14 │ │ │ │ - addeq fp, r4, r8, asr r7 │ │ │ │ + @ instruction: 0x009ce3d4 │ │ │ │ + strdeq fp, [r4], r4 │ │ │ │ + addeq fp, r4, r8, lsl #14 │ │ │ │ │ │ │ │ 003733ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 3734e4 │ │ │ │ @@ -252315,15 +252315,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 3734ec │ │ │ │ ldr r8, [pc, #256] @ 3734f0 │ │ │ │ ldr r6, [pc, #256] @ 3734f4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 37342c │ │ │ │ - bl 8ddbb8 │ │ │ │ + bl 8ddb68 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d84c │ │ │ │ @@ -252343,15 +252343,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 27d84c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 37342c │ │ │ │ mov r0, r5 │ │ │ │ - bl b5bdc0 │ │ │ │ + bl b5bd70 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37348c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cc58 │ │ │ │ mov r0, r4 │ │ │ │ @@ -252372,21 +252372,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27d84c │ │ │ │ b 373420 │ │ │ │ - addseq ip, r1, r8, asr #10 │ │ │ │ + @ instruction: 0x0091c4f8 │ │ │ │ tsteq sl, r4, lsr ip │ │ │ │ - umulleq sl, r5, r4, sl │ │ │ │ - addeq sl, r5, r4, ror #20 │ │ │ │ addeq sl, r5, r4, asr #20 │ │ │ │ - umulleq r3, pc, r0, r3 @ │ │ │ │ - ldrdeq r7, [r8], r0 │ │ │ │ + addeq sl, r5, r4, lsl sl │ │ │ │ + strdeq sl, [r5], r4 │ │ │ │ + addeq r3, pc, r0, asr #6 │ │ │ │ + addeq r7, r8, r0, lsl #15 │ │ │ │ │ │ │ │ 00373500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -252456,40 +252456,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 373688 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 902130 │ │ │ │ + bl 9020e0 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 373618 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b aed510 │ │ │ │ - umulleq sl, r5, ip, r8 │ │ │ │ - addeq sl, r5, r8, lsr #17 │ │ │ │ + b aed4c0 │ │ │ │ + addeq sl, r5, ip, asr #16 │ │ │ │ + addeq sl, r5, r8, asr r8 │ │ │ │ │ │ │ │ 0037368c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 373968 │ │ │ │ @@ -252527,15 +252527,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 373974 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 373958 │ │ │ │ ldr r9, [pc, #556] @ 373978 │ │ │ │ ldr r8, [pc, #556] @ 37397c │ │ │ │ ldr sl, [pc, #556] @ 373980 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -252569,129 +252569,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 373958 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373818 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 373984 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373764 │ │ │ │ ldr r1, [pc, #328] @ 373988 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373770 │ │ │ │ ldr r1, [pc, #300] @ 37398c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37377c │ │ │ │ ldr r1, [pc, #272] @ 373990 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373788 │ │ │ │ ldr r1, [pc, #244] @ 373994 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373794 │ │ │ │ ldr r1, [pc, #216] @ 373998 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3737a0 │ │ │ │ ldr r1, [pc, #188] @ 37399c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3737ac │ │ │ │ ldr r1, [pc, #160] @ 3739a0 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3737b8 │ │ │ │ ldr r1, [pc, #132] @ 3739a4 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3737c4 │ │ │ │ ldr r1, [pc, #104] @ 3739a8 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3737d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl aede68 │ │ │ │ + bl aede18 │ │ │ │ b 3736e8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r4, lsl #14 │ │ │ │ - umulleq sl, r5, r8, r7 │ │ │ │ - umulleq sl, r5, r0, r7 │ │ │ │ - umulleq sl, r5, ip, r7 │ │ │ │ - @ instruction: 0x0085a7b0 │ │ │ │ - strdeq sl, [r5], ip │ │ │ │ - strdeq sl, [r5], r8 │ │ │ │ - strdeq sl, [r5], r0 │ │ │ │ - addeq sl, r5, r8, ror #13 │ │ │ │ - addeq sl, r5, r0, ror #13 │ │ │ │ - ldrdeq sl, [r5], r8 │ │ │ │ - addeq sl, r5, ip, asr #13 │ │ │ │ - addeq sl, r5, r4, asr #13 │ │ │ │ - @ instruction: 0x0085a6bc │ │ │ │ - @ instruction: 0x0085a6b4 │ │ │ │ + addeq sl, r5, r8, asr #14 │ │ │ │ + addeq sl, r5, r0, asr #14 │ │ │ │ + addeq sl, r5, ip, asr #14 │ │ │ │ + addeq sl, r5, r0, ror #14 │ │ │ │ + addeq sl, r5, ip, lsr #13 │ │ │ │ + addeq sl, r5, r8, lsr #13 │ │ │ │ + addeq sl, r5, r0, lsr #13 │ │ │ │ + umulleq sl, r5, r8, r6 │ │ │ │ + umulleq sl, r5, r0, r6 │ │ │ │ + addeq sl, r5, r8, lsl #13 │ │ │ │ + addeq sl, r5, ip, ror r6 │ │ │ │ + addeq sl, r5, r4, ror r6 │ │ │ │ + addeq sl, r5, ip, ror #12 │ │ │ │ + addeq sl, r5, r4, ror #12 │ │ │ │ │ │ │ │ 003739ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 373c5c │ │ │ │ @@ -252725,101 +252725,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 373b58 │ │ │ │ ldr r2, [pc, #572] @ 373c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 373c7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373bc0 │ │ │ │ ldr r2, [pc, #540] @ 373c80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 373c84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373bd8 │ │ │ │ ldr r2, [pc, #508] @ 373c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 373c8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373bcc │ │ │ │ ldr r2, [pc, #476] @ 373c90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 373c94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373afc │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373be4 │ │ │ │ ldr r2, [pc, #432] @ 373c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 373c9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r1, [pc, #400] @ 373ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53740 │ │ │ │ + bl b536f0 │ │ │ │ ldr r1, [pc, #372] @ 373ca4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53950 │ │ │ │ + bl b53900 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 373bf0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl b5bc7c │ │ │ │ + bl b5bc2c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl a9e448 │ │ │ │ + bl a9e3f8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373a34 │ │ │ │ ldr r2, [pc, #236] @ 373ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373a3c │ │ │ │ @@ -252834,17 +252834,17 @@ │ │ │ │ b 373a8c │ │ │ │ ldr r2, [pc, #204] @ 373cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373ae8 │ │ │ │ ldr r1, [pc, #196] @ 373cbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl aedd54 │ │ │ │ + bl aedd04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #164] @ 373cc0 │ │ │ │ ldr r3, [pc, #64] @ 373c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252862,99 +252862,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r5, [r9, -ip] │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq sl, r5, r4, ror #11 │ │ │ │ - strdeq sl, [r5], r4 │ │ │ │ + umulleq sl, r5, r4, r5 │ │ │ │ + addeq sl, r5, r4, lsr #11 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - @ instruction: 0x0093f5f0 │ │ │ │ - addeq sl, r5, ip, ror #11 │ │ │ │ - addseq pc, r3, r8, asr #11 │ │ │ │ - ldrdeq sl, [r5], r4 │ │ │ │ addseq pc, r3, r0, lsr #11 │ │ │ │ - @ instruction: 0x0085a5b8 │ │ │ │ + umulleq sl, r5, ip, r5 │ │ │ │ addseq pc, r3, r8, ror r5 @ │ │ │ │ - addeq sl, r5, r0, lsr #11 │ │ │ │ - addseq pc, r3, r4, asr #10 │ │ │ │ - addeq sl, r5, ip, ror r5 │ │ │ │ - addeq sl, r5, r0, ror r5 │ │ │ │ - addeq sl, r5, ip, asr r5 │ │ │ │ - addeq r6, r4, r8, asr fp │ │ │ │ - addeq r6, r4, ip, asr #22 │ │ │ │ - addeq r6, r4, r0, asr #22 │ │ │ │ - addeq r6, r4, r4, lsr fp │ │ │ │ - addeq r6, r4, r8, lsr #22 │ │ │ │ - umullseq pc, r7, r4, ip @ │ │ │ │ + addeq sl, r5, r4, lsl #11 │ │ │ │ + addseq pc, r3, r0, asr r5 @ │ │ │ │ + addeq sl, r5, r8, ror #10 │ │ │ │ + addseq pc, r3, r8, lsr #10 │ │ │ │ + addeq sl, r5, r0, asr r5 │ │ │ │ + @ instruction: 0x0093f4f4 │ │ │ │ + addeq sl, r5, ip, lsr #10 │ │ │ │ + addeq sl, r5, r0, lsr #10 │ │ │ │ + addeq sl, r5, ip, lsl #10 │ │ │ │ + addeq r6, r4, r8, lsl #22 │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ + strdeq r6, [r4], r0 │ │ │ │ + addeq r6, r4, r4, ror #21 │ │ │ │ + ldrdeq r6, [r4], r8 │ │ │ │ + addseq pc, r7, r4, asr #24 │ │ │ │ ldrdeq r5, [r9, -r8] │ │ │ │ │ │ │ │ 00373cc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375930 │ │ │ │ ldr r1, [pc, #112] @ 373d58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373d3c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373d30 │ │ │ │ ldr r2, [pc, #72] @ 373d5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 373d60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed84c │ │ │ │ + b aed7fc │ │ │ │ ldr r2, [pc, #44] @ 373d64 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373d14 │ │ │ │ ldr r1, [pc, #36] @ 373d68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed84c │ │ │ │ - @ instruction: 0x0085a3bc │ │ │ │ - umulleq r8, r4, ip, sp │ │ │ │ - addeq r6, ip, r8, lsr #2 │ │ │ │ - addseq r2, r5, ip, lsr #30 │ │ │ │ + b aed7fc │ │ │ │ addeq sl, r5, ip, ror #6 │ │ │ │ + addeq r8, r4, ip, asr #26 │ │ │ │ + ldrdeq r6, [ip], r8 │ │ │ │ + @ instruction: 0x00952edc │ │ │ │ + addeq sl, r5, ip, lsl r3 │ │ │ │ │ │ │ │ 00373d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 37599c │ │ │ │ ldr r1, [pc, #28] @ 373dac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed794 │ │ │ │ - strheq r6, [ip], r8 │ │ │ │ + b aed744 │ │ │ │ + addeq r6, ip, r8, rrx │ │ │ │ │ │ │ │ 00373db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 373e7c │ │ │ │ @@ -252979,17 +252979,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 373e84 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl aedec4 │ │ │ │ + bl aede74 │ │ │ │ ldr r2, [pc, #76] @ 373e88 │ │ │ │ ldr r3, [pc, #64] @ 373e80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253002,15 +253002,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq sl, r5, ip, r2 │ │ │ │ + addeq sl, r5, ip, asr #4 │ │ │ │ @ instruction: 0x01094fb8 │ │ │ │ │ │ │ │ 00373e8c : │ │ │ │ mov r0, #0 │ │ │ │ b 3759fc │ │ │ │ │ │ │ │ 00373e94 : │ │ │ │ @@ -253031,31 +253031,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ ldr r1, [pc, #232] @ 373fd4 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #212] @ 373fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 902130 │ │ │ │ + bl 9020e0 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 373fb0 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -253086,24 +253086,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 373fe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 373f6c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r1, r0, lsl #19 │ │ │ │ - addeq r8, sp, ip, asr #27 │ │ │ │ - addeq r2, r7, r0, asr #28 │ │ │ │ + addseq r7, r1, r0, lsr r9 │ │ │ │ + addeq r8, sp, ip, ror sp │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ smlabbeq r9, r0, lr, r4 │ │ │ │ - addeq sl, r5, r0, lsr #2 │ │ │ │ + ldrdeq sl, [r5], r0 │ │ │ │ │ │ │ │ 00373fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 3740c4 │ │ │ │ @@ -253115,25 +253115,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ ldr r1, [pc, #156] @ 3740d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e14c │ │ │ │ + bl b5e0fc │ │ │ │ ldr r1, [pc, #140] @ 3740d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 66c350 │ │ │ │ @@ -253156,17 +253156,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r9, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r1, r8, lsr r8 │ │ │ │ - addeq r8, sp, r8, lsl #25 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ + addseq r7, r1, r8, ror #15 │ │ │ │ + addeq r8, sp, r8, lsr ip │ │ │ │ + addeq r2, r7, ip, lsr #25 │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ │ │ │ │ 003740dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253265,15 +253265,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 3742d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5df54 │ │ │ │ + bl b5df04 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 669140 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9128 │ │ │ │ @@ -253293,15 +253293,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, ip, fp, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, pc, r8, lsl #16 │ │ │ │ + @ instruction: 0x008f17b8 │ │ │ │ tsteq r9, r4, ror #22 │ │ │ │ │ │ │ │ 003742e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -253339,71 +253339,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3747b0 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374750 │ │ │ │ ldr r1, [pc, #1040] @ 3747b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #1028] @ 3747b8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #1012] @ 3747bc │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #996] @ 3747c0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #980] @ 3747c4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #964] @ 3747c8 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 374714 │ │ │ │ ldr r2, [pc, #936] @ 3747cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 3747d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 374708 │ │ │ │ ldr r2, [pc, #908] @ 3747d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3747d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 374350 │ │ │ │ mov r0, r8 │ │ │ │ - bl aee4e0 │ │ │ │ + bl aee490 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #860] @ 3747dc │ │ │ │ ldr r3, [pc, #792] @ 37479c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253422,166 +253422,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3747b0 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374738 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 374720 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 374458 │ │ │ │ ldr r1, [pc, #700] @ 3747e0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 374458 │ │ │ │ ldr r2, [pc, #632] @ 3747b0 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374744 │ │ │ │ ldr r1, [pc, #640] @ 3747e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #628] @ 3747e8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #612] @ 3747ec │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #596] @ 3747f0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #580] @ 3747f4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #564] @ 3747f8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #548] @ 3747fc │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #532] @ 374800 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 374458 │ │ │ │ ldr r2, [pc, #428] @ 3747b0 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 37475c │ │ │ │ ldr r1, [pc, #468] @ 374804 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #456] @ 374808 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #440] @ 37480c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #424] @ 374810 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 374458 │ │ │ │ ldr r2, [pc, #304] @ 3747b0 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374768 │ │ │ │ ldr r1, [pc, #360] @ 374814 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #348] @ 374818 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #332] @ 37481c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #316] @ 374820 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [pc, #300] @ 374824 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 374458 │ │ │ │ ldr r2, [pc, #280] @ 374828 │ │ │ │ add r2, pc, r2 │ │ │ │ b 374448 │ │ │ │ ldr r2, [pc, #272] @ 37482c │ │ │ │ add r2, pc, r2 │ │ │ │ b 374424 │ │ │ │ ldr r1, [pc, #264] @ 374830 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 374500 │ │ │ │ ldr r3, [pc, #244] @ 374834 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3744e8 │ │ │ │ ldr r3, [pc, #236] @ 374838 │ │ │ │ add r3, pc, r3 │ │ │ │ b 37455c │ │ │ │ @@ -253602,57 +253602,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r9, ip, sl, r4 │ │ │ │ - @ instruction: 0x009cd4d4 │ │ │ │ - addeq r9, r5, r8, lsr #27 │ │ │ │ - addeq r9, r5, r0, ror #28 │ │ │ │ + addseq sp, ip, r4, lsl #9 │ │ │ │ + addeq r9, r5, r8, asr sp │ │ │ │ + addeq r9, r5, r0, lsl lr │ │ │ │ andeq r4, r0, r8, asr #29 │ │ │ │ - addeq r9, r5, r8, asr #26 │ │ │ │ - addeq r9, r5, r4, asr sp │ │ │ │ - addeq r9, r5, r0, asr sp │ │ │ │ - addeq r9, r5, ip, asr #26 │ │ │ │ - addeq r9, r5, r8, asr #26 │ │ │ │ - addeq r9, r5, r4, asr #26 │ │ │ │ - addseq lr, r3, r8, lsl #24 │ │ │ │ - addeq r9, r5, ip, lsr #26 │ │ │ │ - addseq lr, r3, r4, ror #23 │ │ │ │ - addeq r9, r5, ip, lsl sp │ │ │ │ + strdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r4, lsl #26 │ │ │ │ + addeq r9, r5, r0, lsl #26 │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ + strdeq r9, [r5], r8 │ │ │ │ + strdeq r9, [r5], r4 │ │ │ │ + @ instruction: 0x0093ebb8 │ │ │ │ + ldrdeq r9, [r5], ip │ │ │ │ + umullseq lr, r3, r4, fp │ │ │ │ + addeq r9, r5, ip, asr #25 │ │ │ │ tsteq r9, r4, ror r9 │ │ │ │ - addeq r9, r5, r4, lsr #24 │ │ │ │ - addeq r9, r5, r8, lsl #23 │ │ │ │ - addeq r9, r5, ip, lsl #24 │ │ │ │ - addeq r9, r5, r0, lsr #23 │ │ │ │ + ldrdeq r9, [r5], r4 │ │ │ │ + addeq r9, r5, r8, lsr fp │ │ │ │ + @ instruction: 0x00859bbc │ │ │ │ + addeq r9, r5, r0, asr fp │ │ │ │ + addeq r9, r5, r8, lsr #23 │ │ │ │ + addeq r9, r5, r8, lsr fp │ │ │ │ + umulleq r9, r5, r8, fp │ │ │ │ + umulleq r9, r5, r8, fp │ │ │ │ + addeq r9, r5, ip, lsl #22 │ │ │ │ + addeq r9, r5, ip, ror #20 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + umulleq r9, r5, r4, sl │ │ │ │ + umulleq r9, r5, r0, sl │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r9, r5, r4, ror sl │ │ │ │ + addeq r9, r5, r8, lsl sl │ │ │ │ + strdeq r9, [r5], r4 │ │ │ │ + addeq r9, r5, r0, lsl #20 │ │ │ │ + @ instruction: 0x00845fb4 │ │ │ │ + addeq r5, r4, r8, lsr #31 │ │ │ │ + addeq r9, r5, r8, lsl #20 │ │ │ │ + addseq fp, r1, r0, lsl #3 │ │ │ │ + addseq fp, r1, r4, ror r1 │ │ │ │ + addseq fp, r1, r8, ror #2 │ │ │ │ + addseq fp, r1, ip, asr r1 │ │ │ │ + addseq fp, r1, r0, asr r1 │ │ │ │ + addseq sp, ip, r4, asr #32 │ │ │ │ strdeq r9, [r5], r8 │ │ │ │ - addeq r9, r5, r8, lsl #23 │ │ │ │ - addeq r9, r5, r8, ror #23 │ │ │ │ - addeq r9, r5, r8, ror #23 │ │ │ │ - addeq r9, r5, ip, asr fp │ │ │ │ - @ instruction: 0x00859abc │ │ │ │ - addeq r9, r5, r0, asr #22 │ │ │ │ - addeq r9, r5, r4, ror #21 │ │ │ │ - addeq r9, r5, r0, ror #21 │ │ │ │ - addeq r9, r5, r0, asr #20 │ │ │ │ - addeq r9, r5, r4, asr #21 │ │ │ │ - addeq r9, r5, r8, ror #20 │ │ │ │ - addeq r9, r5, r4, asr #20 │ │ │ │ - addeq r9, r5, r0, asr sl │ │ │ │ - addeq r6, r4, r4 │ │ │ │ - strdeq r5, [r4], r8 │ │ │ │ - addeq r9, r5, r8, asr sl │ │ │ │ - @ instruction: 0x0091b1d0 │ │ │ │ - addseq fp, r1, r4, asr #3 │ │ │ │ - @ instruction: 0x0091b1b8 │ │ │ │ - addseq fp, r1, ip, lsr #3 │ │ │ │ - addseq fp, r1, r0, lsr #3 │ │ │ │ - umullseq sp, ip, r4, r0 │ │ │ │ - addeq r9, r5, r8, asr #20 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00374854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253671,20 +253671,20 @@ │ │ │ │ bl 375c6c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3748b4 │ │ │ │ ldr r1, [pc, #112] @ 374918 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9128 │ │ │ │ mov r0, r4 │ │ │ │ - bl aed7f0 │ │ │ │ + bl aed7a0 │ │ │ │ ldr r2, [pc, #76] @ 37491c │ │ │ │ ldr r3, [pc, #64] @ 374914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253697,15 +253697,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r8, r5, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq r5, ip, ip, r5 │ │ │ │ + addeq r5, ip, ip, asr #10 │ │ │ │ tsteq r9, r4, lsr #10 │ │ │ │ │ │ │ │ 00374920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253724,20 +253724,20 @@ │ │ │ │ bl 375a9c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 374994 │ │ │ │ ldr r1, [pc, #148] @ 374a08 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3749e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl aedf7c │ │ │ │ + bl aedf2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9128 │ │ │ │ ldr r2, [pc, #100] @ 374a0c │ │ │ │ ldr r3, [pc, #88] @ 374a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253754,22 +253754,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 374a10 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ b 37498c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010944bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, r5, ip, ror r8 │ │ │ │ + addeq r9, r5, ip, lsr #16 │ │ │ │ tsteq r9, ip, asr #8 │ │ │ │ - addeq r9, r5, r8, lsl r8 │ │ │ │ + addeq r9, r5, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 374c48 │ │ │ │ @@ -253780,94 +253780,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 374c50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr r6, [pc, #492] @ 374c54 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374bd4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ bl 27f3b8 │ │ │ │ ldr r3, [pc, #456] @ 374c58 │ │ │ │ ldr r1, [pc, #456] @ 374c5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 374c60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ ldr r1, [pc, #412] @ 374c64 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ ldr r1, [pc, #392] @ 374c68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ ldr r1, [pc, #372] @ 374c6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ ldr r1, [pc, #352] @ 374c70 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 374b40 │ │ │ │ mov r0, sp │ │ │ │ - bl b75444 │ │ │ │ + bl b753f4 │ │ │ │ ldr r2, [pc, #300] @ 374c74 │ │ │ │ ldr r1, [pc, #300] @ 374c78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933b44 │ │ │ │ + bl 933af4 │ │ │ │ ldr r1, [pc, #280] @ 374c7c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9376dc │ │ │ │ + bl 93768c │ │ │ │ mov r4, r0 │ │ │ │ - bl b58e64 │ │ │ │ + bl b58e14 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl a9e448 │ │ │ │ + bl a9e3f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b53950 │ │ │ │ + bl b53900 │ │ │ │ cmp r4, #0 │ │ │ │ beq 374bc0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374c28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253892,43 +253892,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5fdfc │ │ │ │ + bl b5fdac │ │ │ │ b 374bc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 374c84 │ │ │ │ ldr r1, [pc, #84] @ 374c88 │ │ │ │ ldr r0, [pc, #84] @ 374c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x010943bc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq lr, r4, r0, lsr #22 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ @ instruction: 0x01094390 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0x00916dbc │ │ │ │ - umulleq r9, r5, r8, fp │ │ │ │ - addeq r9, lr, r4, asr #14 │ │ │ │ - addeq r6, sp, r4, ror #23 │ │ │ │ - addeq r9, r5, ip, lsl #23 │ │ │ │ - strdeq r7, [r9], ip │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ - @ instruction: 0x00923ffc │ │ │ │ - addeq r9, r5, r8, asr #13 │ │ │ │ + addseq r6, r1, ip, ror #26 │ │ │ │ + addeq r9, r5, r8, asr #22 │ │ │ │ + strdeq r9, [lr], r4 │ │ │ │ + umulleq r6, sp, r4, fp │ │ │ │ + addeq r9, r5, ip, lsr fp │ │ │ │ + addeq r7, r9, ip, lsr #9 │ │ │ │ + addeq r9, r5, r0, lsl #13 │ │ │ │ + addseq r3, r2, ip, lsr #31 │ │ │ │ + addeq r9, r5, r8, ror r6 │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ - addseq ip, ip, r0, lsl #24 │ │ │ │ - addeq r2, r4, r4, lsr #11 │ │ │ │ - @ instruction: 0x008425bc │ │ │ │ + @ instruction: 0x009ccbb0 │ │ │ │ + addeq r2, r4, r4, asr r5 │ │ │ │ + addeq r2, r4, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 374e4c │ │ │ │ ldr r4, [pc, #420] @ 374e50 │ │ │ │ ldr r3, [pc, #420] @ 374e54 │ │ │ │ @@ -253938,37 +253938,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374d6c │ │ │ │ ldr r7, [pc, #368] @ 374e58 │ │ │ │ ldr r2, [pc, #368] @ 374e5c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 374e60 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #324] @ 374e64 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 374db0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -253994,23 +253994,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [pc, #172] @ 374e6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d84c │ │ │ │ b 374d6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [pc, #144] @ 374e70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d84c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -254033,57 +254033,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 27d84c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 374e04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ - addeq r9, r5, r4, lsl #11 │ │ │ │ + addeq r9, r5, r4, lsr r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, ip, ip, asr #22 │ │ │ │ - addeq r9, r5, ip, asr #10 │ │ │ │ + @ instruction: 0x009ccafc │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - addeq r9, r5, r8, lsr r5 │ │ │ │ + addeq r9, r5, r8, ror #9 │ │ │ │ smlabbeq r9, r0, r0, r4 │ │ │ │ - addeq r9, r5, r0, ror #9 │ │ │ │ - umulleq r9, r5, ip, r4 │ │ │ │ - umulleq r9, r5, r4, r4 │ │ │ │ + umulleq r9, r5, r0, r4 │ │ │ │ + addeq r9, r5, ip, asr #8 │ │ │ │ + addeq r9, r5, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 374f54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374f14 │ │ │ │ ldr r5, [pc, #164] @ 374f58 │ │ │ │ ldr r2, [pc, #164] @ 374f5c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #116] @ 374f60 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374f34 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -254091,26 +254091,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [pc, #32] @ 374f64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d84c │ │ │ │ b 374f14 │ │ │ │ - addeq r9, r5, r8, lsr #7 │ │ │ │ - addseq ip, ip, r0, lsl #19 │ │ │ │ - addeq r9, r5, r4, lsl #7 │ │ │ │ - addeq r9, r5, r0, ror r3 │ │ │ │ - addeq r9, r5, r4, lsl #7 │ │ │ │ + addeq r9, r5, r8, asr r3 │ │ │ │ + addseq ip, ip, r0, lsr r9 │ │ │ │ + addeq r9, r5, r4, lsr r3 │ │ │ │ + addeq r9, r5, r0, lsr #6 │ │ │ │ + addeq r9, r5, r4, lsr r3 │ │ │ │ │ │ │ │ 00374f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 375150 │ │ │ │ @@ -254123,46 +254123,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 375164 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8d6f54 │ │ │ │ + bl 8d6f04 │ │ │ │ ldr ip, [pc, #348] @ 375168 │ │ │ │ ldr r3, [pc, #348] @ 37516c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ ldr r3, [pc, #312] @ 375170 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 375108 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -254171,15 +254171,15 @@ │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254229,17 +254229,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, ror lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq ip, ip, ip, r8 @ │ │ │ │ - addeq r0, r4, r4, lsl #2 │ │ │ │ - addeq r4, pc, r0, ror #4 │ │ │ │ + addseq ip, ip, ip, asr #16 │ │ │ │ + strheq r0, [r4], r4 │ │ │ │ + addeq r4, pc, r0, lsl r2 @ │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ andeq r6, r0, ip, lsl #5 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ smlatteq r9, r4, ip, r3 │ │ │ │ │ │ │ │ 00375178 : │ │ │ │ @@ -254248,15 +254248,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 375390 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 931304 │ │ │ │ + bl 9312b4 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 375388 │ │ │ │ ldr r9, [pc, #484] @ 375394 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -254302,15 +254302,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 9320b4 │ │ │ │ + bl 932064 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 375298 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ @@ -254373,16 +254373,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 375360 │ │ │ │ - addeq r4, pc, r8, ror r0 @ │ │ │ │ - addeq ip, r4, r8, lsr #7 │ │ │ │ + addeq r4, pc, r8, lsr #32 │ │ │ │ + addeq ip, r4, r8, asr r3 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0037539c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254403,26 +254403,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 27cda8 │ │ │ │ ldr r5, [pc, #88] @ 37544c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8d6f54 │ │ │ │ + bl 8d6f04 │ │ │ │ ldr ip, [pc, #76] @ 375450 │ │ │ │ ldr r3, [pc, #76] @ 375454 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52fd0 │ │ │ │ + bl b52f80 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -254441,29 +254441,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 375528 │ │ │ │ ldr r4, [pc, #180] @ 37552c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3754e0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 378f28 │ │ │ │ @@ -254471,52 +254471,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 375534 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009cc3bc │ │ │ │ - addeq pc, r3, ip, lsr #24 │ │ │ │ - umulleq r3, pc, r0, sp @ │ │ │ │ - addeq r8, r5, r4, lsl lr │ │ │ │ - addeq r8, r5, r0, asr sp │ │ │ │ + addseq ip, ip, ip, ror #6 │ │ │ │ + ldrdeq pc, [r3], ip │ │ │ │ + addeq r3, pc, r0, asr #26 │ │ │ │ + addeq r8, r5, r4, asr #27 │ │ │ │ + addeq r8, r5, r0, lsl #26 │ │ │ │ │ │ │ │ 00375538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 92acc0 │ │ │ │ + bl 92ac70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3755a4 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr ip, [pc, #128] @ 3755f0 │ │ │ │ ldr r2, [pc, #128] @ 3755f4 │ │ │ │ ldr r1, [pc, #128] @ 3755f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37be5c │ │ │ │ ldr r3, [pc, #80] @ 3755fc │ │ │ │ ldr ip, [pc, #80] @ 375600 │ │ │ │ @@ -254524,50 +254524,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, ip, r0, asr #5 │ │ │ │ - addeq pc, r3, r0, lsr fp @ │ │ │ │ - addeq r3, pc, r8, lsl #25 │ │ │ │ - addseq ip, ip, r0, lsl #5 │ │ │ │ - addeq r8, r5, r8, ror sp │ │ │ │ - addeq r8, r5, r8, lsl #25 │ │ │ │ + addseq ip, ip, r0, ror r2 │ │ │ │ + addeq pc, r3, r0, ror #21 │ │ │ │ + addeq r3, pc, r8, lsr ip @ │ │ │ │ + addseq ip, ip, r0, lsr r2 │ │ │ │ + addeq r8, r5, r8, lsr #26 │ │ │ │ + addeq r8, r5, r8, lsr ip │ │ │ │ │ │ │ │ 00375608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 37569c │ │ │ │ ldr r3, [pc, #124] @ 3756a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 934ee8 │ │ │ │ + bl 934e98 │ │ │ │ ldr r1, [pc, #96] @ 3756a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ ldr r2, [pc, #76] @ 3756a8 │ │ │ │ ldr r3, [pc, #64] @ 3756a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -254595,25 +254595,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3758fc │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d564 │ │ │ │ ldr r4, [pc, #556] @ 375900 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr ip, [pc, #544] @ 375904 │ │ │ │ ldr r2, [pc, #544] @ 375908 │ │ │ │ ldr r1, [pc, #544] @ 37590c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3758e8 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 375910 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -254703,19 +254703,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 3757a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl aed510 │ │ │ │ + bl aed4c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5bdc0 │ │ │ │ + bl b5bd70 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3758b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cc58 │ │ │ │ mov r0, r4 │ │ │ │ @@ -254732,27 +254732,27 @@ │ │ │ │ bl 27d84c │ │ │ │ b 3757f0 │ │ │ │ ldr r1, [pc, #60] @ 37592c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d84c │ │ │ │ b 375894 │ │ │ │ - addseq sl, r1, r8, asr #4 │ │ │ │ + @ instruction: 0x0091a1f8 │ │ │ │ tsteq r9, r4, lsr #14 │ │ │ │ - addseq ip, ip, ip, asr #2 │ │ │ │ - @ instruction: 0x0083f9bc │ │ │ │ - addeq r3, pc, r4, lsl fp @ │ │ │ │ - addeq r8, r5, ip, asr #24 │ │ │ │ + ldrsheq ip, [ip], ip @ │ │ │ │ + addeq pc, r3, ip, ror #18 │ │ │ │ + addeq r3, pc, r4, asr #21 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq r8, r5, r4, lsl #24 │ │ │ │ - addeq r8, r5, r4, lsl #24 │ │ │ │ - ldrsheq lr, [r7], r8 │ │ │ │ - addeq r8, r5, r0, ror fp │ │ │ │ - addeq r8, r5, r4, asr fp │ │ │ │ - addeq r8, r5, ip, ror sl │ │ │ │ + @ instruction: 0x00858bb4 │ │ │ │ + @ instruction: 0x00858bb4 │ │ │ │ + addseq lr, r7, r8, lsr #1 │ │ │ │ + addeq r8, r5, r0, lsr #22 │ │ │ │ + addeq r8, r5, r4, lsl #22 │ │ │ │ + addeq r8, r5, ip, lsr #20 │ │ │ │ │ │ │ │ 00375930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -254762,26 +254762,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 375998 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9079c4 │ │ │ │ + bl 907974 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ smlatbeq r9, r4, r4, r3 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ - addeq r9, r6, r4, ror #13 │ │ │ │ + umulleq r9, r6, r4, r6 │ │ │ │ │ │ │ │ 0037599c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -254790,15 +254790,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3759f4 │ │ │ │ ldr r3, [pc, #52] @ 3759f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b7bbe4 │ │ │ │ + bl b7bb94 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -254833,50 +254833,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, ip, r4, ror #27 │ │ │ │ - addeq r8, r5, r8, ror r9 │ │ │ │ - addeq r8, r5, ip, ror #15 │ │ │ │ + umullseq fp, ip, r4, sp │ │ │ │ + addeq r8, r5, r8, lsr #18 │ │ │ │ + umulleq r8, r5, ip, r7 │ │ │ │ │ │ │ │ 00375a98 : │ │ │ │ b 433f34 │ │ │ │ │ │ │ │ 00375a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr ip, [pc, #104] @ 375b30 │ │ │ │ ldr r2, [pc, #104] @ 375b34 │ │ │ │ ldr r1, [pc, #104] @ 375b38 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 4340b4 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -254887,26 +254887,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, ip, r8, ror #26 │ │ │ │ - ldrdeq pc, [r3], r4 │ │ │ │ - addeq r3, pc, r0, lsr r7 @ │ │ │ │ + addseq fp, ip, r8, lsl sp │ │ │ │ + addeq pc, r3, r4, lsl #11 │ │ │ │ + addeq r3, pc, r0, ror #13 │ │ │ │ │ │ │ │ 00375b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 8ed034 │ │ │ │ + bl 8ecfe4 │ │ │ │ mov r4, r0 │ │ │ │ - bl b5bdc0 │ │ │ │ + bl b5bd70 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375b70 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc58 │ │ │ │ mov r0, r5 │ │ │ │ @@ -254920,65 +254920,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d564 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #68] @ 375bf4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9312f8 │ │ │ │ + bl 9312a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5bdc0 │ │ │ │ + bl b5bd70 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375bd8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc58 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r1, r4, ror sp │ │ │ │ + addseq r9, r1, r4, lsr #26 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00375bf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375c64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d564 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #68] @ 375c68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9312f8 │ │ │ │ + bl 9312a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5bdc0 │ │ │ │ + bl b5bd70 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375c4c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc58 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r1, r0, lsl #26 │ │ │ │ + @ instruction: 0x00919cb0 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00375c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254986,32 +254986,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 375d3c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 375d08 │ │ │ │ ldr ip, [pc, #144] @ 375d40 │ │ │ │ ldr r2, [pc, #144] @ 375d44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 27cda8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl b7bbe4 │ │ │ │ + bl b7bb94 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -255023,28 +255023,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 375d50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 375d54 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 375ce8 │ │ │ │ - addeq r8, r5, r0, ror r7 │ │ │ │ - addseq r9, r1, r8, ror ip │ │ │ │ - addseq fp, ip, r4, lsl #23 │ │ │ │ - addeq r8, r5, ip, ror #14 │ │ │ │ - strdeq r8, [r5], r0 │ │ │ │ - addseq fp, ip, r8, lsl fp │ │ │ │ - addeq r8, r5, r4, lsl r5 │ │ │ │ + addeq r8, r5, r0, lsr #14 │ │ │ │ + addseq r9, r1, r8, lsr #24 │ │ │ │ + addseq fp, ip, r4, lsr fp │ │ │ │ + addeq r8, r5, ip, lsl r7 │ │ │ │ + addeq r8, r5, r0, lsr #13 │ │ │ │ + addseq fp, ip, r8, asr #21 │ │ │ │ + addeq r8, r5, r4, asr #9 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 375d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r6, r7, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 37632c │ │ │ │ ldr r2, [pc, #1448] @ 376330 │ │ │ │ @@ -255052,15 +255052,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 376338 │ │ │ │ ldr r9, [pc, #1412] @ 37633c │ │ │ │ ldr r2, [pc, #1412] @ 376340 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -255078,524 +255078,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 376350 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1340] @ 376354 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 376358 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1324] @ 37635c │ │ │ │ ldr r2, [pc, #1324] @ 376360 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1300] @ 376364 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 376368 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1284] @ 37636c │ │ │ │ ldr r2, [pc, #1284] @ 376370 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1260] @ 376374 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 376378 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1244] @ 37637c │ │ │ │ ldr r2, [pc, #1244] @ 376380 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1220] @ 376384 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 376388 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1204] @ 37638c │ │ │ │ ldr r2, [pc, #1204] @ 376390 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1180] @ 376394 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 376398 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1164] @ 37639c │ │ │ │ ldr r2, [pc, #1164] @ 3763a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #1140] @ 3763a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1124] @ 3763a8 │ │ │ │ ldr r2, [pc, #1124] @ 3763ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 3763b0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #1084] @ 3763b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1068] @ 3763b8 │ │ │ │ ldr r6, [pc, #1068] @ 3763bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 3763c0 │ │ │ │ ldr r3, [pc, #1060] @ 3763c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #1028] @ 3763c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #1012] @ 3763cc │ │ │ │ ldr r6, [pc, #1012] @ 3763d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 3763d4 │ │ │ │ ldr r3, [pc, #1004] @ 3763d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #972] @ 3763dc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #956] @ 3763e0 │ │ │ │ ldr r6, [pc, #956] @ 3763e4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 3763e8 │ │ │ │ ldr r3, [pc, #948] @ 3763ec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #916] @ 3763f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 3763f4 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #900] @ 3763f8 │ │ │ │ ldr r2, [pc, #900] @ 3763fc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #876] @ 376400 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 376404 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #860] @ 376408 │ │ │ │ ldr r2, [pc, #860] @ 37640c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #836] @ 376410 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 376414 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #820] @ 376418 │ │ │ │ ldr r2, [pc, #820] @ 37641c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #796] @ 376420 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 376424 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #780] @ 376428 │ │ │ │ ldr r2, [pc, #780] @ 37642c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #756] @ 376430 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 376434 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #740] @ 376438 │ │ │ │ ldr r2, [pc, #740] @ 37643c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #716] @ 376440 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 376444 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #700] @ 376448 │ │ │ │ ldr r2, [pc, #700] @ 37644c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #676] @ 376450 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 376454 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #660] @ 376458 │ │ │ │ ldr r2, [pc, #660] @ 37645c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #636] @ 376460 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 376464 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #620] @ 376468 │ │ │ │ ldr r2, [pc, #620] @ 37646c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935a58 │ │ │ │ + bl 935a08 │ │ │ │ ldr r2, [pc, #596] @ 376470 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r6, [pc, #580] @ 376474 │ │ │ │ ldr r3, [pc, #580] @ 376478 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 934534 │ │ │ │ + bl 9344e4 │ │ │ │ ldr r2, [pc, #548] @ 37647c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 376480 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r3, [pc, #532] @ 376484 │ │ │ │ ldr r2, [pc, #532] @ 376488 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #508] @ 37648c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r6, [pc, #492] @ 376490 │ │ │ │ ldr r0, [pc, #492] @ 376494 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 934534 │ │ │ │ + bl 9344e4 │ │ │ │ ldr r2, [pc, #456] @ 376498 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9363c4 │ │ │ │ + bl 936374 │ │ │ │ ldr r6, [pc, #440] @ 37649c │ │ │ │ ldr r0, [pc, #440] @ 3764a0 │ │ │ │ ldr r3, [pc, #440] @ 3764a4 │ │ │ │ ldr r2, [pc, #440] @ 3764a8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr r2, [pc, #404] @ 3764ac │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9363c4 │ │ │ │ - umullseq fp, ip, r8, fp │ │ │ │ - addeq pc, r3, r8, lsl r3 @ │ │ │ │ - addeq r3, pc, r4, ror r4 @ │ │ │ │ - addeq r3, lr, r8, lsr #21 │ │ │ │ + b 936374 │ │ │ │ + addseq fp, ip, r8, asr #22 │ │ │ │ + addeq pc, r3, r8, asr #5 │ │ │ │ + addeq r3, pc, r4, lsr #8 │ │ │ │ + addeq r3, lr, r8, asr sl │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - addeq r8, r5, r4, lsr r7 │ │ │ │ + addeq r8, r5, r4, ror #13 │ │ │ │ tsteq r9, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - addeq r8, r5, r4, lsr #12 │ │ │ │ - addeq r8, r5, r8, lsr #12 │ │ │ │ + ldrdeq r8, [r5], r4 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - addeq r8, r5, ip, lsl #12 │ │ │ │ - umulleq r6, r5, r8, sp │ │ │ │ + @ instruction: 0x008585bc │ │ │ │ + addeq r6, r5, r8, asr #26 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - addeq r8, r5, r4, ror #11 │ │ │ │ - umullseq r2, r2, ip, r5 @ │ │ │ │ + umulleq r8, r5, r4, r5 │ │ │ │ + addseq r2, r2, ip, asr #10 │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - addeq r8, r5, r8, asr #11 │ │ │ │ - strdeq r8, [r5], r4 │ │ │ │ + addeq r8, r5, r8, ror r5 │ │ │ │ + addeq r8, r5, r4, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - addeq r8, r5, ip, lsr #11 │ │ │ │ - @ instruction: 0x008585b8 │ │ │ │ + addeq r8, r5, ip, asr r5 │ │ │ │ + addeq r8, r5, r8, ror #10 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - umulleq r8, r5, ip, r5 │ │ │ │ + addeq r8, r5, ip, asr #10 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - umulleq r8, r5, r8, r5 │ │ │ │ + addeq r8, r5, r8, asr #10 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - umulleq r8, r5, r4, r5 │ │ │ │ + addeq r8, r5, r4, asr #10 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - umulleq r8, r5, ip, r5 │ │ │ │ - addeq r8, r5, ip, ror r5 │ │ │ │ + addeq r8, r5, ip, asr #10 │ │ │ │ + addeq r8, r5, ip, lsr #10 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - addeq pc, r3, r8, lsl #6 │ │ │ │ + @ instruction: 0x0083f2b8 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - addeq r8, r5, r0, ror r5 │ │ │ │ - addeq r8, r5, r8, asr #10 │ │ │ │ + addeq r8, r5, r0, lsr #10 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - addeq r8, r5, r0, asr r5 │ │ │ │ + addeq r8, r5, r0, lsl #10 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq r8, r5, r8, asr r5 │ │ │ │ - addeq lr, r5, r8, ror #6 │ │ │ │ + addeq r8, r5, r8, lsl #10 │ │ │ │ + addeq lr, r5, r8, lsl r3 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r8, r5, ip, lsr r5 │ │ │ │ - addeq r8, r5, ip, asr r5 │ │ │ │ + addeq r8, r5, ip, ror #9 │ │ │ │ + addeq r8, r5, ip, lsl #10 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - addeq r8, r5, r8, asr #10 │ │ │ │ - addeq r8, r5, ip, ror #10 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ + addeq r8, r5, ip, lsl r5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - addeq r8, r5, r8, asr r5 │ │ │ │ - addeq r8, r5, r8, ror #10 │ │ │ │ + addeq r8, r5, r8, lsl #10 │ │ │ │ + addeq r8, r5, r8, lsl r5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - addeq r8, r5, r0, asr r5 │ │ │ │ - addeq r8, r5, r0, ror #10 │ │ │ │ + addeq r8, r5, r0, lsl #10 │ │ │ │ + addeq r8, r5, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - addeq r8, r5, ip, asr #10 │ │ │ │ - addeq r5, pc, ip, lsr #5 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + addeq r5, pc, ip, asr r2 @ │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - addeq r8, r5, ip, asr #10 │ │ │ │ - addeq r8, r5, ip, asr r5 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + addeq r8, r5, ip, lsl #10 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - addeq r8, r5, r4, asr #10 │ │ │ │ - addeq r8, r5, r0, ror #10 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + addeq r8, r5, r0, lsl r5 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - addeq r8, r5, r8, asr #10 │ │ │ │ - addeq r8, r5, r4, asr #10 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - addeq r8, r5, r0, lsr r5 │ │ │ │ - addeq r8, r5, ip, asr #10 │ │ │ │ + addeq r8, r5, r0, ror #9 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - addeq r8, r5, ip, lsr r5 │ │ │ │ - addeq r8, r5, r4, asr r5 │ │ │ │ + addeq r8, r5, ip, ror #9 │ │ │ │ + addeq r8, r5, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r8, r5, r4, asr #10 │ │ │ │ - addeq sp, r4, r4, asr #5 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + addeq sp, r4, r4, ror r2 │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ - addeq r8, r5, r8, lsr #10 │ │ │ │ - addeq r3, r9, ip, lsr #21 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + addeq r3, r9, ip, asr sl │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - addeq r8, r5, r8, lsr r5 │ │ │ │ - addeq r8, r5, r8, lsr r5 │ │ │ │ + addeq r8, r5, r8, ror #9 │ │ │ │ + addeq r8, r5, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 934ee8 │ │ │ │ + bl 934e98 │ │ │ │ mov r1, r4 │ │ │ │ - bl 934b9c │ │ │ │ + bl 934b4c │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 376500 │ │ │ │ ldr r1, [pc, #100] @ 376550 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9348d8 │ │ │ │ + b 934888 │ │ │ │ ldr r3, [pc, #76] @ 376554 │ │ │ │ ldr ip, [pc, #76] @ 376558 │ │ │ │ ldr r1, [pc, #76] @ 37655c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r8, r5, r0, r2 │ │ │ │ - addseq fp, ip, r4, lsl r4 │ │ │ │ - addeq r8, r5, r4, ror r3 │ │ │ │ - addeq r8, r5, r8, asr r3 │ │ │ │ + addeq r8, r5, r0, asr #4 │ │ │ │ + addseq fp, ip, r4, asr #7 │ │ │ │ + addeq r8, r5, r4, lsr #6 │ │ │ │ + addeq r8, r5, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 3766b8 │ │ │ │ ldr r2, [pc, #320] @ 3766bc │ │ │ │ ldr r1, [pc, #320] @ 3766c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930ec0 │ │ │ │ + bl 930e70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3765fc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930ed0 │ │ │ │ + bl 930e80 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 376670 │ │ │ │ bl 27e428 │ │ │ │ cmp r0, #7 │ │ │ │ bls 376694 │ │ │ │ ldr r1, [pc, #164] @ 3766c4 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -255633,41 +255633,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 3766d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3766d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq fp, ip, r4, lsr #7 │ │ │ │ - addeq lr, r3, r8, lsr #22 │ │ │ │ - addeq r2, pc, r4, lsl #25 │ │ │ │ - addeq r0, pc, ip, ror r3 @ │ │ │ │ - addeq r0, pc, r8, lsr #6 │ │ │ │ - addseq fp, ip, r4, lsl #5 │ │ │ │ - addeq r8, r5, r4, asr #3 │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ + addseq fp, ip, r4, asr r3 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + addeq r2, pc, r4, lsr ip @ │ │ │ │ + addeq r0, pc, ip, lsr #6 │ │ │ │ + ldrdeq r0, [pc], r8 │ │ │ │ + addseq fp, ip, r4, lsr r2 │ │ │ │ + addeq r8, r5, r4, ror r1 │ │ │ │ + addeq r8, r5, ip, lsr #3 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #184] @ 3767bc │ │ │ │ ldr r2, [pc, #184] @ 3767c0 │ │ │ │ ldr r1, [pc, #184] @ 3767c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27d0c0 │ │ │ │ @@ -255698,17 +255698,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, ip, ip, lsl r2 │ │ │ │ - umulleq lr, r3, ip, r9 │ │ │ │ - strdeq r2, [pc], r4 │ │ │ │ + addseq fp, ip, ip, asr #3 │ │ │ │ + addeq lr, r3, ip, asr #18 │ │ │ │ + addeq r2, pc, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37682c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376830 │ │ │ │ @@ -255716,27 +255716,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, ip, ip, lsr r1 │ │ │ │ - @ instruction: 0x0083e8b8 │ │ │ │ - addeq r2, pc, r4, lsl sl @ │ │ │ │ + addseq fp, ip, ip, ror #1 │ │ │ │ + addeq lr, r3, r8, ror #16 │ │ │ │ + addeq r2, pc, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37689c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3768a0 │ │ │ │ @@ -255744,53 +255744,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, ip, ip, asr #1 │ │ │ │ - addeq lr, r3, r8, asr #16 │ │ │ │ - addeq r2, pc, r4, lsr #19 │ │ │ │ + addseq fp, ip, ip, ror r0 │ │ │ │ + strdeq lr, [r3], r8 │ │ │ │ + addeq r2, pc, r4, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376904 │ │ │ │ ldr r2, [pc, #68] @ 376908 │ │ │ │ ldr r1, [pc, #68] @ 37690c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, ip, r0, rrx │ │ │ │ - ldrdeq lr, [r3], ip │ │ │ │ - addeq r2, pc, r8, lsr r9 @ │ │ │ │ + addseq fp, ip, r0, lsl r0 │ │ │ │ + addeq lr, r3, ip, lsl #15 │ │ │ │ + addeq r2, pc, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376974 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376978 │ │ │ │ @@ -255798,79 +255798,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009caff4 │ │ │ │ - addeq lr, r3, r0, ror r7 │ │ │ │ - addeq r2, pc, ip, asr #17 │ │ │ │ + addseq sl, ip, r4, lsr #31 │ │ │ │ + addeq lr, r3, r0, lsr #14 │ │ │ │ + addeq r2, pc, ip, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3769dc │ │ │ │ ldr r2, [pc, #68] @ 3769e0 │ │ │ │ ldr r1, [pc, #68] @ 3769e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, lsl #31 │ │ │ │ - addeq lr, r3, r4, lsl #14 │ │ │ │ - addeq r2, pc, r0, ror #16 │ │ │ │ + addseq sl, ip, r8, lsr pc │ │ │ │ + @ instruction: 0x0083e6b4 │ │ │ │ + addeq r2, pc, r0, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376a44 │ │ │ │ ldr r2, [pc, #68] @ 376a48 │ │ │ │ ldr r1, [pc, #68] @ 376a4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r0, lsr #30 │ │ │ │ - umulleq lr, r3, ip, r6 │ │ │ │ - strdeq r2, [pc], r8 │ │ │ │ + @ instruction: 0x009caed0 │ │ │ │ + addeq lr, r3, ip, asr #12 │ │ │ │ + addeq r2, pc, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376ab4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376ab8 │ │ │ │ @@ -255878,79 +255878,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009caeb4 │ │ │ │ - addeq lr, r3, r0, lsr r6 │ │ │ │ - addeq r2, pc, ip, lsl #15 │ │ │ │ + addseq sl, ip, r4, ror #28 │ │ │ │ + addeq lr, r3, r0, ror #11 │ │ │ │ + addeq r2, pc, ip, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376b1c │ │ │ │ ldr r2, [pc, #68] @ 376b20 │ │ │ │ ldr r1, [pc, #68] @ 376b24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, asr #28 │ │ │ │ - addeq lr, r3, r4, asr #11 │ │ │ │ - addeq r2, pc, r0, lsr #14 │ │ │ │ + @ instruction: 0x009cadf8 │ │ │ │ + addeq lr, r3, r4, ror r5 │ │ │ │ + ldrdeq r2, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376b84 │ │ │ │ ldr r2, [pc, #68] @ 376b88 │ │ │ │ ldr r1, [pc, #68] @ 376b8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r0, ror #27 │ │ │ │ - addeq lr, r3, ip, asr r5 │ │ │ │ - @ instruction: 0x008f26b8 │ │ │ │ + umullseq sl, ip, r0, sp │ │ │ │ + addeq lr, r3, ip, lsl #10 │ │ │ │ + addeq r2, pc, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376bf4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376bf8 │ │ │ │ @@ -255958,160 +255958,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r4, ror sp │ │ │ │ - strdeq lr, [r3], r0 │ │ │ │ - addeq r2, pc, ip, asr #12 │ │ │ │ + addseq sl, ip, r4, lsr #26 │ │ │ │ + addeq lr, r3, r0, lsr #9 │ │ │ │ + strdeq r2, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376c5c │ │ │ │ ldr r2, [pc, #68] @ 376c60 │ │ │ │ ldr r1, [pc, #68] @ 376c64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, lsl #26 │ │ │ │ - addeq lr, r3, r4, lsl #9 │ │ │ │ - addeq r2, pc, r0, ror #11 │ │ │ │ + @ instruction: 0x009cacb8 │ │ │ │ + addeq lr, r3, r4, lsr r4 │ │ │ │ + umulleq r2, pc, r0, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #332] @ 376de0 │ │ │ │ ldr r2, [pc, #332] @ 376de4 │ │ │ │ ldr r1, [pc, #332] @ 376de8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 376d70 │ │ │ │ ldr r0, [pc, #292] @ 376dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r1, [pc, #284] @ 376df0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 932f44 │ │ │ │ + bl 932ef4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 376d10 │ │ │ │ ldr r1, [pc, #256] @ 376df4 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9332f4 │ │ │ │ + bl 9332a4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 376d38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93167c │ │ │ │ + bl 93162c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 934ee8 │ │ │ │ + bl 934e98 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 934504 │ │ │ │ + bl 9344b4 │ │ │ │ ldr r1, [pc, #168] @ 376df8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 933100 │ │ │ │ + bl 9330b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376d84 │ │ │ │ mov r4, #0 │ │ │ │ b 376d10 │ │ │ │ ldr r0, [pc, #132] @ 376dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ mov r5, r0 │ │ │ │ b 376cec │ │ │ │ ldr r2, [pc, #116] @ 376e00 │ │ │ │ ldr r1, [pc, #116] @ 376e04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 376e08 │ │ │ │ ldr r3, [pc, #104] @ 376e0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r6 │ │ │ │ - bl 936528 │ │ │ │ + bl 9364d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376d68 │ │ │ │ ldr r1, [pc, #72] @ 376e10 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ mov r4, r0 │ │ │ │ b 376d10 │ │ │ │ - addseq sl, ip, ip, lsl #25 │ │ │ │ - addeq lr, r3, ip, lsl #8 │ │ │ │ - addeq r2, pc, r8, ror #10 │ │ │ │ - addeq r7, r5, r4, lsl ip │ │ │ │ - addeq r7, r5, r8, lsl ip │ │ │ │ - addseq r4, r1, r8, asr fp │ │ │ │ - @ instruction: 0x00857bb8 │ │ │ │ - addeq r7, r5, r4, lsl #23 │ │ │ │ - umullseq sl, ip, r8, fp │ │ │ │ - @ instruction: 0x008404b8 │ │ │ │ - addeq r7, r5, ip, asr #21 │ │ │ │ + addseq sl, ip, ip, lsr ip │ │ │ │ + @ instruction: 0x0083e3bc │ │ │ │ + addeq r2, pc, r8, lsl r5 @ │ │ │ │ + addeq r7, r5, r4, asr #23 │ │ │ │ + addeq r7, r5, r8, asr #23 │ │ │ │ + addseq r4, r1, r8, lsl #22 │ │ │ │ + addeq r7, r5, r8, ror #22 │ │ │ │ + addeq r7, r5, r4, lsr fp │ │ │ │ + addseq sl, ip, r8, asr #22 │ │ │ │ + addeq r0, r4, r8, ror #8 │ │ │ │ + addeq r7, r5, ip, ror sl │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - addeq ip, r4, r0, lsr #15 │ │ │ │ + addeq ip, r4, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376e7c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376e80 │ │ │ │ @@ -256119,55 +256119,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009caaf0 │ │ │ │ - addeq lr, r3, ip, ror #4 │ │ │ │ - addeq r2, pc, r8, asr #7 │ │ │ │ + addseq sl, ip, r0, lsr #21 │ │ │ │ + addeq lr, r3, ip, lsl r2 │ │ │ │ + addeq r2, pc, r8, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376ee8 │ │ │ │ ldr r2, [pc, #72] @ 376eec │ │ │ │ ldr r1, [pc, #72] @ 376ef0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r0, lsl #21 │ │ │ │ - strdeq lr, [r3], ip │ │ │ │ - addeq r2, pc, r8, asr r3 @ │ │ │ │ + addseq sl, ip, r0, lsr sl │ │ │ │ + addeq lr, r3, ip, lsr #3 │ │ │ │ + addeq r2, pc, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376f5c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376f60 │ │ │ │ @@ -256175,55 +256175,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r0, lsl sl │ │ │ │ - addeq lr, r3, ip, lsl #3 │ │ │ │ - addeq r2, pc, r8, ror #5 │ │ │ │ + addseq sl, ip, r0, asr #19 │ │ │ │ + addeq lr, r3, ip, lsr r1 │ │ │ │ + umulleq r2, pc, r8, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376fc8 │ │ │ │ ldr r2, [pc, #72] @ 376fcc │ │ │ │ ldr r1, [pc, #72] @ 376fd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r0, lsr #19 │ │ │ │ - addeq lr, r3, ip, lsl r1 │ │ │ │ - addeq r2, pc, r8, ror r2 @ │ │ │ │ + addseq sl, ip, r0, asr r9 │ │ │ │ + addeq lr, r3, ip, asr #1 │ │ │ │ + addeq r2, pc, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377040 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 377044 │ │ │ │ @@ -256231,29 +256231,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r0, lsr r9 │ │ │ │ - addeq lr, r3, ip, lsr #1 │ │ │ │ - addeq r2, pc, r8, lsl #4 │ │ │ │ + addseq sl, ip, r0, ror #17 │ │ │ │ + addeq lr, r3, ip, asr r0 │ │ │ │ + @ instruction: 0x008f21b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 37711c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256269,26 +256269,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #124] @ 377130 │ │ │ │ ldr r3, [pc, #124] @ 377134 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af559c │ │ │ │ + bl af554c │ │ │ │ ldr r2, [pc, #88] @ 377138 │ │ │ │ ldr r3, [pc, #64] @ 377124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256298,19 +256298,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r0, asr #17 │ │ │ │ + addseq sl, ip, r0, ror r8 │ │ │ │ tsteq r9, ip, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, pc, ip, ror r1 @ │ │ │ │ - addeq lr, r3, r8, lsl r0 │ │ │ │ + addeq r2, pc, ip, lsr #2 │ │ │ │ + addeq sp, r3, r8, asr #31 │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ tsteq r9, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -256330,24 +256330,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ ldr r2, [pc, #80] @ 37721c │ │ │ │ ldr r3, [pc, #64] @ 377210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256357,19 +256357,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009ca7d0 │ │ │ │ + addseq sl, ip, r0, lsl #15 │ │ │ │ smlabbeq r9, ip, ip, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, pc, ip, lsl #1 │ │ │ │ - addeq sp, r3, r8, lsr #30 │ │ │ │ + addeq r2, pc, ip, lsr r0 @ │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 3772f8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -256387,24 +256387,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ ldr r2, [pc, #92] @ 37730c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 377300 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -256417,19 +256417,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, ip, ror #13 │ │ │ │ + umullseq sl, ip, ip, r6 │ │ │ │ smlatbeq r9, r8, fp, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, pc, r8, lsr #31 │ │ │ │ - addeq sp, r3, r4, asr #28 │ │ │ │ + addeq r1, pc, r8, asr pc @ │ │ │ │ + strdeq sp, [r3], r4 │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 3773f8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -256447,31 +256447,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl aed200 │ │ │ │ + bl aed1b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3773b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 28a4e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeccb8 │ │ │ │ + bl aecc68 │ │ │ │ ldr r2, [pc, #80] @ 37740c │ │ │ │ ldr r3, [pc, #64] @ 377400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256481,19 +256481,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009ca5fc │ │ │ │ + addseq sl, ip, ip, lsr #11 │ │ │ │ @ instruction: 0x01091ab8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008f1eb8 │ │ │ │ - addeq sp, r3, r4, asr sp │ │ │ │ + addeq r1, pc, r8, ror #28 │ │ │ │ + addeq sp, r3, r4, lsl #26 │ │ │ │ tsteq r9, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37745c │ │ │ │ ldr r2, [pc, #52] @ 377460 │ │ │ │ @@ -256501,221 +256501,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - @ instruction: 0x009ca4f8 │ │ │ │ - addeq sp, r3, r4, ror ip │ │ │ │ - ldrdeq r1, [pc], r0 │ │ │ │ + addseq sl, ip, r8, lsr #9 │ │ │ │ + addeq sp, r3, r4, lsr #24 │ │ │ │ + addeq r1, pc, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774b4 │ │ │ │ ldr r2, [pc, #52] @ 3774b8 │ │ │ │ ldr r1, [pc, #52] @ 3774bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r0, lsr #9 │ │ │ │ - addeq sp, r3, ip, lsl ip │ │ │ │ - addeq r1, pc, r8, ror sp @ │ │ │ │ + addseq sl, ip, r0, asr r4 │ │ │ │ + addeq sp, r3, ip, asr #23 │ │ │ │ + addeq r1, pc, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37750c │ │ │ │ ldr r2, [pc, #52] @ 377510 │ │ │ │ ldr r1, [pc, #52] @ 377514 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r8, asr #8 │ │ │ │ - addeq sp, r3, r4, asr #23 │ │ │ │ - addeq r1, pc, r0, lsr #26 │ │ │ │ + @ instruction: 0x009ca3f8 │ │ │ │ + addeq sp, r3, r4, ror fp │ │ │ │ + ldrdeq r1, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377564 │ │ │ │ ldr r2, [pc, #52] @ 377568 │ │ │ │ ldr r1, [pc, #52] @ 37756c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - @ instruction: 0x009ca3f0 │ │ │ │ - addeq sp, r3, ip, ror #22 │ │ │ │ - addeq r1, pc, r8, asr #25 │ │ │ │ + addseq sl, ip, r0, lsr #7 │ │ │ │ + addeq sp, r3, ip, lsl fp │ │ │ │ + addeq r1, pc, r8, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3775bc │ │ │ │ ldr r2, [pc, #52] @ 3775c0 │ │ │ │ ldr r1, [pc, #52] @ 3775c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - umullseq sl, ip, r8, r3 │ │ │ │ - addeq sp, r3, r4, lsl fp │ │ │ │ - addeq r1, pc, r0, ror ip @ │ │ │ │ + addseq sl, ip, r8, asr #6 │ │ │ │ + addeq sp, r3, r4, asr #21 │ │ │ │ + addeq r1, pc, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377614 │ │ │ │ ldr r2, [pc, #52] @ 377618 │ │ │ │ ldr r1, [pc, #52] @ 37761c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r0, asr #6 │ │ │ │ - @ instruction: 0x0083dabc │ │ │ │ - addeq r1, pc, r8, lsl ip @ │ │ │ │ + @ instruction: 0x009ca2f0 │ │ │ │ + addeq sp, r3, ip, ror #20 │ │ │ │ + addeq r1, pc, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37766c │ │ │ │ ldr r2, [pc, #52] @ 377670 │ │ │ │ ldr r1, [pc, #52] @ 377674 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r8, ror #5 │ │ │ │ - addeq sp, r3, r4, ror #20 │ │ │ │ - addeq r1, pc, r0, asr #23 │ │ │ │ + umullseq sl, ip, r8, r2 │ │ │ │ + addeq sp, r3, r4, lsl sl │ │ │ │ + addeq r1, pc, r0, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3776c4 │ │ │ │ ldr r2, [pc, #52] @ 3776c8 │ │ │ │ ldr r1, [pc, #52] @ 3776cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - umullseq sl, ip, r0, r2 │ │ │ │ - addeq sp, r3, ip, lsl #20 │ │ │ │ - addeq r1, pc, r8, ror #22 │ │ │ │ + addseq sl, ip, r0, asr #4 │ │ │ │ + @ instruction: 0x0083d9bc │ │ │ │ + addeq r1, pc, r8, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37771c │ │ │ │ ldr r2, [pc, #52] @ 377720 │ │ │ │ ldr r1, [pc, #52] @ 377724 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r8, lsr r2 │ │ │ │ - @ instruction: 0x0083d9b4 │ │ │ │ - addeq r1, pc, r0, lsl fp @ │ │ │ │ + addseq sl, ip, r8, ror #3 │ │ │ │ + addeq sp, r3, r4, ror #18 │ │ │ │ + addeq r1, pc, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 377778 │ │ │ │ ldr r2, [pc, #56] @ 37777c │ │ │ │ ldr r1, [pc, #56] @ 377780 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ - addseq sl, ip, r0, ror #3 │ │ │ │ - addeq sp, r3, ip, asr r9 │ │ │ │ - @ instruction: 0x008f1ab8 │ │ │ │ + umullseq sl, ip, r0, r1 │ │ │ │ + addeq sp, r3, ip, lsl #18 │ │ │ │ + addeq r1, pc, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 377888 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256732,30 +256732,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af59b0 │ │ │ │ + bl af5960 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 377864 │ │ │ │ cmp r1, #0 │ │ │ │ beq 377824 │ │ │ │ mov r0, r1 │ │ │ │ - bl aee598 │ │ │ │ + bl aee548 │ │ │ │ ldr r2, [pc, #112] @ 37789c │ │ │ │ ldr r3, [pc, #96] @ 377890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256770,22 +256770,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 289bc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 377824 │ │ │ │ - bl aee598 │ │ │ │ + bl aee548 │ │ │ │ b 377824 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r8, lsl #3 │ │ │ │ + addseq sl, ip, r8, lsr r1 │ │ │ │ tsteq r9, r4, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, pc, r4, asr #20 │ │ │ │ - addeq sp, r3, r0, ror #17 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ + umulleq sp, r3, r0, r8 │ │ │ │ smlabteq r9, r8, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 377a08 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -256802,15 +256802,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #276] @ 377a1c │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -256851,15 +256851,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af5cbc │ │ │ │ + bl af5c6c │ │ │ │ ldr r2, [pc, #88] @ 377a24 │ │ │ │ ldr r3, [pc, #64] @ 377a10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256869,19 +256869,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, ip, rrx │ │ │ │ + addseq sl, ip, ip, lsl r0 │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, pc, r8, lsr #18 │ │ │ │ - addeq sp, r3, r4, asr #15 │ │ │ │ + ldrdeq r1, [pc], r8 │ │ │ │ + addeq sp, r3, r4, ror r7 │ │ │ │ smlatteq r9, ip, r4, r1 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -256901,15 +256901,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -256927,17 +256927,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 377aa4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aed200 │ │ │ │ + bl aed1b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeccb8 │ │ │ │ + bl aecc68 │ │ │ │ ldr r2, [pc, #84] @ 377b58 │ │ │ │ ldr r3, [pc, #68] @ 377b4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256948,19 +256948,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r4, ror #29 │ │ │ │ + umullseq r9, ip, r4, lr │ │ │ │ smlatbeq r9, r0, r3, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq r1, pc, ip, r7 @ │ │ │ │ - addeq sp, r3, r8, lsr r6 │ │ │ │ + addeq r1, pc, ip, asr #14 │ │ │ │ + addeq sp, r3, r8, ror #11 │ │ │ │ strdeq r1, [r9, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377bd0 │ │ │ │ ldr r2, [pc, #92] @ 377bd4 │ │ │ │ @@ -256968,32 +256968,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377bb4 │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, lsr #27 │ │ │ │ - addeq sp, r3, r8, lsr #10 │ │ │ │ - addeq r1, pc, r4, lsl #13 │ │ │ │ + addseq r9, ip, ip, asr sp │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ + addeq r1, pc, r4, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c54 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c58 │ │ │ │ @@ -257001,32 +257001,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r8, lsr #26 │ │ │ │ - addeq sp, r3, r4, lsr #9 │ │ │ │ - addeq r1, pc, r0, lsl #12 │ │ │ │ + @ instruction: 0x009c9cd8 │ │ │ │ + addeq sp, r3, r4, asr r4 │ │ │ │ + @ instruction: 0x008f15b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377cd8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377cdc │ │ │ │ @@ -257034,32 +257034,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r4, lsr #25 │ │ │ │ - addeq sp, r3, r0, lsr #8 │ │ │ │ - addeq r1, pc, ip, ror r5 @ │ │ │ │ + addseq r9, ip, r4, asr ip │ │ │ │ + ldrdeq sp, [r3], r0 │ │ │ │ + addeq r1, pc, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d5c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d60 │ │ │ │ @@ -257067,32 +257067,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r0, lsr #24 │ │ │ │ - umulleq sp, r3, ip, r3 │ │ │ │ - strdeq r1, [pc], r8 │ │ │ │ + @ instruction: 0x009c9bd0 │ │ │ │ + addeq sp, r3, ip, asr #6 │ │ │ │ + addeq r1, pc, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377de0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377de4 │ │ │ │ @@ -257100,32 +257100,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r9, ip, ip, fp │ │ │ │ - addeq sp, r3, r8, lsl r3 │ │ │ │ - addeq r1, pc, r4, ror r4 @ │ │ │ │ + addseq r9, ip, ip, asr #22 │ │ │ │ + addeq sp, r3, r8, asr #5 │ │ │ │ + addeq r1, pc, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377e64 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377e68 │ │ │ │ @@ -257133,32 +257133,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r8, lsl fp │ │ │ │ - umulleq sp, r3, r4, r2 │ │ │ │ - strdeq r1, [pc], r0 │ │ │ │ + addseq r9, ip, r8, asr #21 │ │ │ │ + addeq sp, r3, r4, asr #4 │ │ │ │ + addeq r1, pc, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377ee8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377eec │ │ │ │ @@ -257166,32 +257166,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r9, ip, r4, sl │ │ │ │ - addeq sp, r3, r0, lsl r2 │ │ │ │ - addeq r1, pc, ip, ror #6 │ │ │ │ + addseq r9, ip, r4, asr #20 │ │ │ │ + addeq sp, r3, r0, asr #3 │ │ │ │ + addeq r1, pc, ip, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377f6c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377f70 │ │ │ │ @@ -257199,32 +257199,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r0, lsl sl │ │ │ │ - addeq sp, r3, ip, lsl #3 │ │ │ │ - addeq r1, pc, r8, ror #5 │ │ │ │ + addseq r9, ip, r0, asr #19 │ │ │ │ + addeq sp, r3, ip, lsr r1 │ │ │ │ + umulleq r1, pc, r8, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377ff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377ff4 │ │ │ │ @@ -257232,32 +257232,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, ip, lsl #19 │ │ │ │ - addeq sp, r3, r8, lsl #2 │ │ │ │ - addeq r1, pc, r4, ror #4 │ │ │ │ + addseq r9, ip, ip, lsr r9 │ │ │ │ + strheq sp, [r3], r8 │ │ │ │ + addeq r1, pc, r4, lsl r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 37808c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -257266,15 +257266,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 658478 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37806c │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -257286,32 +257286,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, ip, r4, lsl #18 │ │ │ │ - ldrdeq r1, [pc], r8 │ │ │ │ - addeq sp, r3, ip, ror r0 │ │ │ │ + @ instruction: 0x009c98b4 │ │ │ │ + addeq r1, pc, r8, lsl #3 │ │ │ │ + addeq sp, r3, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 378150 │ │ │ │ ldr r2, [pc, #160] @ 378154 │ │ │ │ ldr r1, [pc, #160] @ 378158 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27d0c0 │ │ │ │ @@ -257335,17 +257335,17 @@ │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ - addseq r9, ip, r0, ror r8 │ │ │ │ - addeq ip, r3, ip, ror #31 │ │ │ │ - addeq r1, pc, r8, asr #2 │ │ │ │ + addseq r9, ip, r0, lsr #16 │ │ │ │ + umulleq ip, r3, ip, pc @ │ │ │ │ + strdeq r1, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 378260 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257354,15 +257354,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 378268 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #196] @ 37826c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378210 │ │ │ │ @@ -257394,30 +257394,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009c97b0 │ │ │ │ - addeq r1, pc, ip, ror r0 @ │ │ │ │ - addeq ip, r3, r0, lsr #30 │ │ │ │ - strdeq r1, [pc], r8 │ │ │ │ - addeq r6, r5, r8, lsl r8 │ │ │ │ - addeq r6, r5, r4, lsl r7 │ │ │ │ - addeq r6, r5, r8, asr #12 │ │ │ │ + addseq r9, ip, r0, ror #14 │ │ │ │ + addeq r1, pc, ip, lsr #32 │ │ │ │ + ldrdeq ip, [r3], r0 │ │ │ │ + addeq r1, pc, r8, lsr #29 │ │ │ │ + addeq r6, r5, r8, asr #15 │ │ │ │ + addeq r6, r5, r4, asr #13 │ │ │ │ + strdeq r6, [r5], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 3783f8 │ │ │ │ ldr ip, [pc, #356] @ 3783fc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257444,39 +257444,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl af559c │ │ │ │ + bl af554c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3783a4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378370 │ │ │ │ mov r1, r4 │ │ │ │ bl 66951c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37836c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aee53c │ │ │ │ + bl aee4ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 3783b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378394 │ │ │ │ mov r1, r4 │ │ │ │ bl 66951c │ │ │ │ @@ -257486,15 +257486,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 3766dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27dabc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #92] @ 378414 │ │ │ │ ldr r3, [pc, #64] @ 3783fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257509,17 +257509,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - @ instruction: 0x0083cdbc │ │ │ │ - addseq r9, ip, ip, lsr r6 │ │ │ │ - addeq r0, pc, r8, lsl pc @ │ │ │ │ + addeq ip, r3, ip, ror #26 │ │ │ │ + addseq r9, ip, ip, ror #11 │ │ │ │ + addeq r0, pc, r8, asr #29 │ │ │ │ tsteq r9, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 3786ac │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -257536,15 +257536,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -257660,15 +257660,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af59b0 │ │ │ │ + bl af5960 │ │ │ │ ldr r2, [pc, #88] @ 3786c8 │ │ │ │ ldr r3, [pc, #64] @ 3786b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257678,19 +257678,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c94f4 │ │ │ │ + addseq r9, ip, r4, lsr #9 │ │ │ │ @ instruction: 0x010909b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x008f0db0 │ │ │ │ - addeq ip, r3, ip, asr #24 │ │ │ │ + addeq r0, pc, r0, ror #26 │ │ │ │ + strdeq ip, [r3], ip @ │ │ │ │ tsteq r9, ip, lsr #18 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ smlabbeq r9, r4, r7, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -257710,24 +257710,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 378944 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f5e0 │ │ │ │ @@ -257753,20 +257753,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 378954 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93598c │ │ │ │ + bl 93593c │ │ │ │ ldr r2, [pc, #372] @ 378958 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9361f0 │ │ │ │ + bl 9361a0 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -257817,56 +257817,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 378968 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 93598c │ │ │ │ + bl 93593c │ │ │ │ ldr r2, [pc, #136] @ 37896c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 378970 │ │ │ │ - bl 9361f0 │ │ │ │ + bl 9361a0 │ │ │ │ ldr r3, [pc, #120] @ 378974 │ │ │ │ ldr r2, [pc, #120] @ 378978 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935818 │ │ │ │ + bl 9357c8 │ │ │ │ ldr r2, [pc, #96] @ 37897c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9361f0 │ │ │ │ + bl 9361a0 │ │ │ │ b 378794 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r0, asr #4 │ │ │ │ + @ instruction: 0x009c91f0 │ │ │ │ strdeq r0, [r9, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, r3, r4, lsr #19 │ │ │ │ - addeq r0, pc, r0, lsl #22 │ │ │ │ + addeq ip, r3, r4, asr r9 │ │ │ │ + @ instruction: 0x008f0ab0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - addeq r6, r5, r8, lsr #4 │ │ │ │ + ldrdeq r6, [r5], r8 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - addeq r6, r5, ip, lsl #4 │ │ │ │ + @ instruction: 0x008561bc │ │ │ │ smlabbeq r9, r4, r5, r0 │ │ │ │ - addeq r9, r4, ip, lsl #23 │ │ │ │ + addeq r9, r4, ip, lsr fp │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - addeq r6, r5, r0, lsl #1 │ │ │ │ - addeq r6, r5, r0, lsr #1 │ │ │ │ + addeq r6, r5, r0, lsr r0 │ │ │ │ + addeq r6, r5, r0, asr r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - umulleq r6, r5, r4, r0 │ │ │ │ + addeq r6, r5, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 378d2c │ │ │ │ ldr ip, [pc, #916] @ 378d30 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257896,32 +257896,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl af5cbc │ │ │ │ + bl af5c6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 378b20 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 378d48 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -257962,18 +257962,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 378b18 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl aee5f4 │ │ │ │ + bl aee5a4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #536] @ 378d4c │ │ │ │ ldr r3, [pc, #504] @ 378d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258025,15 +258025,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 378d5c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378b1c │ │ │ │ ldr r1, [pc, #308] @ 378d60 │ │ │ │ ldr r3, [pc, #308] @ 378d64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 378d68 │ │ │ │ @@ -258043,28 +258043,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 378d6c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378b1c │ │ │ │ ldr r3, [pc, #252] @ 378d70 │ │ │ │ ldr ip, [pc, #252] @ 378d74 │ │ │ │ ldr r1, [pc, #252] @ 378d78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 378d7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378b1c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 378d80 │ │ │ │ ldr r1, [pc, #212] @ 378d84 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258073,15 +258073,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 378d8c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378b1c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 378d90 │ │ │ │ ldr r1, [pc, #160] @ 378d94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258090,46 +258090,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 378d9c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378b1c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, asr r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r9, r4, lsr r4 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq r8, ip, r0, asr #30 │ │ │ │ - @ instruction: 0x0083c6bc │ │ │ │ - addeq r0, pc, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x009c8ef0 │ │ │ │ + addeq ip, r3, ip, ror #12 │ │ │ │ + addeq r0, pc, r4, asr #15 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ smlabteq r9, r0, r2, r0 │ │ │ │ - addeq r5, r5, r0, asr lr │ │ │ │ - addseq r8, ip, r0, lsr sp │ │ │ │ - addeq r5, r5, r0, ror #24 │ │ │ │ + addeq r5, r5, r0, lsl #28 │ │ │ │ + addseq r8, ip, r0, ror #25 │ │ │ │ + addeq r5, r5, r0, lsl ip │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - addeq r5, r5, r4, lsl lr │ │ │ │ - addseq r8, ip, ip, ror #25 │ │ │ │ - addeq r5, r5, r8, lsl ip │ │ │ │ + addeq r5, r5, r4, asr #27 │ │ │ │ + umullseq r8, ip, ip, ip │ │ │ │ + addeq r5, r5, r8, asr #23 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - addseq r8, ip, r8, lsr #25 │ │ │ │ - addeq r5, r5, r4, ror #29 │ │ │ │ - addeq r5, r5, r4, ror #23 │ │ │ │ + addseq r8, ip, r8, asr ip │ │ │ │ + umulleq r5, r5, r4, lr @ │ │ │ │ + umulleq r5, r5, r4, fp @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addeq r5, r5, r4, asr #27 │ │ │ │ - addeq r5, r5, r8, lsr #23 │ │ │ │ - addseq r8, ip, r8, ror #24 │ │ │ │ + addeq r5, r5, r4, ror sp │ │ │ │ + addeq r5, r5, r8, asr fp │ │ │ │ + addseq r8, ip, r8, lsl ip │ │ │ │ muleq r0, r3, r2 │ │ │ │ - addeq r5, r5, r8, ror #27 │ │ │ │ - addeq r5, r5, r4, ror #22 │ │ │ │ - addseq r8, ip, r4, lsr #24 │ │ │ │ + umulleq r5, r5, r8, sp @ │ │ │ │ + addeq r5, r5, r4, lsl fp │ │ │ │ + @ instruction: 0x009c8bd4 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00378da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258157,27 +258157,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 378e9c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378e84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ea4 │ │ │ │ - bl 930ee0 │ │ │ │ + bl 930e54 │ │ │ │ + bl 930e90 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 378e84 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9306c8 │ │ │ │ + bl 930678 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378e40 │ │ │ │ @@ -258190,31 +258190,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r4, r0, ror #24 │ │ │ │ + addeq r9, r4, r0, lsl ip │ │ │ │ │ │ │ │ 00378ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 930ee0 │ │ │ │ + bl 930e90 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378f10 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9306c8 │ │ │ │ + bl 930678 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378ecc │ │ │ │ @@ -258235,25 +258235,25 @@ │ │ │ │ 00378f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #300] @ 379078 │ │ │ │ ldr r2, [pc, #300] @ 37907c │ │ │ │ ldr r1, [pc, #300] @ 379080 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 379054 │ │ │ │ @@ -258282,15 +258282,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 27f3e8 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 379004 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 27f5e0 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -258313,38 +258313,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009c89d4 │ │ │ │ - addeq ip, r3, r4, asr r1 │ │ │ │ - @ instruction: 0x008f02b0 │ │ │ │ + addseq r8, ip, r4, lsl #19 │ │ │ │ + addeq ip, r3, r4, lsl #2 │ │ │ │ + addeq r0, pc, r0, ror #4 │ │ │ │ │ │ │ │ 00379084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 3796e4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #1584] @ 3796e8 │ │ │ │ ldr r1, [pc, #1584] @ 3796ec │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 379664 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3796c8 │ │ │ │ @@ -258560,40 +258560,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3796fc │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3793ec │ │ │ │ ldr r3, [pc, #676] @ 379700 │ │ │ │ ldr ip, [pc, #676] @ 379704 │ │ │ │ ldr r1, [pc, #676] @ 379708 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 37970c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3793ec │ │ │ │ ldr r3, [pc, #644] @ 379710 │ │ │ │ ldr ip, [pc, #644] @ 379714 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 379718 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258605,15 +258605,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 379728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258625,15 +258625,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 379738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258645,15 +258645,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 379748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258665,15 +258665,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258685,15 +258685,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 379764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258702,80 +258702,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 37976c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 379770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3793ec │ │ │ │ ldr r3, [pc, #224] @ 379774 │ │ │ │ ldr r4, [pc, #224] @ 379778 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 37977c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 379780 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3793ec │ │ │ │ ldr r1, [pc, #180] @ 379784 │ │ │ │ ldr r0, [pc, #180] @ 379788 │ │ │ │ ldr r2, [pc, #180] @ 37978c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r8, ip, ip, ror r8 │ │ │ │ - addeq fp, r3, ip, ror #31 │ │ │ │ - addeq r0, pc, r4, asr #2 │ │ │ │ - @ instruction: 0x009c84f8 │ │ │ │ - addeq r5, r5, r8, ror r8 │ │ │ │ - addeq r5, r5, ip, lsr #8 │ │ │ │ + addseq r8, ip, ip, lsr #16 │ │ │ │ + umulleq fp, r3, ip, pc @ │ │ │ │ + strdeq r0, [pc], r4 │ │ │ │ + addseq r8, ip, r8, lsr #9 │ │ │ │ + addeq r5, r5, r8, lsr #16 │ │ │ │ + ldrdeq r5, [r5], ip │ │ │ │ muleq r0, r2, r3 │ │ │ │ - addseq r8, ip, r0, asr #9 │ │ │ │ - addeq r5, r5, r0, ror #14 │ │ │ │ - addeq r5, r5, r0, lsl #8 │ │ │ │ + addseq r8, ip, r0, ror r4 │ │ │ │ + addeq r5, r5, r0, lsl r7 │ │ │ │ + @ instruction: 0x008553b0 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - addseq r8, ip, ip, lsl #9 │ │ │ │ - addeq r5, r5, ip, lsr r7 │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ addseq r8, ip, ip, lsr r4 │ │ │ │ - addeq r5, r5, r8, lsl #14 │ │ │ │ - addeq r5, r5, ip, ror r3 │ │ │ │ - andeq r0, r0, sp, asr #6 │ │ │ │ + addeq r5, r5, ip, ror #13 │ │ │ │ + addeq r5, r5, r0, lsl #7 │ │ │ │ addseq r8, ip, ip, ror #7 │ │ │ │ - ldrdeq r5, [r5], r4 │ │ │ │ + @ instruction: 0x008556b8 │ │ │ │ addeq r5, r5, ip, lsr #6 │ │ │ │ - andeq r0, r0, r2, asr r3 │ │ │ │ + andeq r0, r0, sp, asr #6 │ │ │ │ umullseq r8, ip, ip, r3 │ │ │ │ - addeq r5, r5, r0, lsr #13 │ │ │ │ + addeq r5, r5, r4, lsl #13 │ │ │ │ ldrdeq r5, [r5], ip │ │ │ │ - andeq r0, r0, r7, asr r3 │ │ │ │ + andeq r0, r0, r2, asr r3 │ │ │ │ addseq r8, ip, ip, asr #6 │ │ │ │ - addeq r5, r5, ip, ror #12 │ │ │ │ - umulleq r5, r5, r0, r2 @ │ │ │ │ + addeq r5, r5, r0, asr r6 │ │ │ │ + addeq r5, r5, ip, lsl #5 │ │ │ │ + andeq r0, r0, r7, asr r3 │ │ │ │ @ instruction: 0x009c82fc │ │ │ │ - addeq r5, r5, r8, lsr r6 │ │ │ │ - addeq r5, r5, ip, lsr r2 │ │ │ │ + addeq r5, r5, ip, lsl r6 │ │ │ │ + addeq r5, r5, r0, asr #4 │ │ │ │ + addseq r8, ip, ip, lsr #5 │ │ │ │ + addeq r5, r5, r8, ror #11 │ │ │ │ + addeq r5, r5, ip, ror #3 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r5, r5, r0, lsl r5 │ │ │ │ - strdeq r5, [r5], r8 │ │ │ │ + addeq r5, r5, r0, asr #9 │ │ │ │ + addeq r5, r5, r8, lsr #3 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - addseq r8, ip, r4, lsl #5 │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ - @ instruction: 0x008551bc │ │ │ │ + addseq r8, ip, r4, lsr r2 │ │ │ │ + addeq r5, r5, r8, lsl #11 │ │ │ │ + addeq r5, r5, ip, ror #2 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - umulleq r5, r5, r8, r1 @ │ │ │ │ - ldrdeq r5, [r5], r4 │ │ │ │ + addeq r5, r5, r8, asr #2 │ │ │ │ + addeq r5, r5, r4, lsl #9 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00379790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258783,25 +258783,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3797e0 │ │ │ │ ldr r2, [pc, #52] @ 3797e4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9358e4 │ │ │ │ + bl 935894 │ │ │ │ ldr r2, [pc, #28] @ 3797e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9363c4 │ │ │ │ - addeq r3, r4, r0, ror pc │ │ │ │ + b 936374 │ │ │ │ + addeq r3, r4, r0, lsr #30 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - addeq r5, r5, r0, lsl r5 │ │ │ │ + addeq r5, r5, r0, asr #9 │ │ │ │ │ │ │ │ 003797ec : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003797f4 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -258841,22 +258841,22 @@ │ │ │ │ bl 6c74f4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 93466c │ │ │ │ + bl 93461c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 379894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ - addeq r5, r5, r8, lsl #9 │ │ │ │ + addeq r5, r5, r8, lsr r4 │ │ │ │ │ │ │ │ 00379898 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3798b0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -258895,23 +258895,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #2840] @ 37a464 │ │ │ │ ldr r1, [pc, #2840] @ 37a468 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 701af0 │ │ │ │ ldr r3, [pc, #2804] @ 37a46c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258925,15 +258925,15 @@ │ │ │ │ beq 379bfc │ │ │ │ ldr r3, [pc, #2764] @ 37a474 │ │ │ │ ldr r1, [pc, #2764] @ 37a478 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 379ca8 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -258946,42 +258946,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 379c58 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379ae4 │ │ │ │ ldr r7, [pc, #2672] @ 37a47c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 37a480 │ │ │ │ ldr r1, [pc, #2660] @ 37a484 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 930ee0 │ │ │ │ + bl 930e90 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 379a94 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 379a74 │ │ │ │ b 37a418 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37a1f0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9306c8 │ │ │ │ + bl 930678 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379a64 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a1f0 │ │ │ │ ldr r5, [pc, #2540] @ 37a488 │ │ │ │ @@ -258990,77 +258990,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a434 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 379ae4 │ │ │ │ ldr r0, [pc, #2488] @ 37a494 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379b64 │ │ │ │ ldr r0, [pc, #2464] @ 37a498 │ │ │ │ ldr r2, [pc, #2464] @ 37a49c │ │ │ │ ldr r1, [pc, #2464] @ 37a4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 37a4a4 │ │ │ │ ldr r1, [pc, #2428] @ 37a4a8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 37a4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93039c │ │ │ │ + bl 93034c │ │ │ │ ldr r1, [pc, #2400] @ 37a4b0 │ │ │ │ ldr r0, [pc, #2400] @ 37a4b4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93039c │ │ │ │ + bl 93034c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #2372] @ 37a4b8 │ │ │ │ ldr r2, [pc, #2372] @ 37a4bc │ │ │ │ ldr r1, [pc, #2372] @ 37a4c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 37a4c4 │ │ │ │ - bl 930c10 │ │ │ │ - bl 907ac4 │ │ │ │ + bl 930bc0 │ │ │ │ + bl 907a74 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 92ace4 │ │ │ │ + bl 92ac94 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #2312] @ 37a4c8 │ │ │ │ ldr r3, [pc, #2192] @ 37a454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259079,17 +259079,17 @@ │ │ │ │ beq 3799c8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799c8 │ │ │ │ bl 37b110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3799c8 │ │ │ │ - bl 934ee8 │ │ │ │ + bl 934e98 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 932294 │ │ │ │ + bl 932244 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a2dc │ │ │ │ ldr r3, [pc, #2192] @ 37a4cc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -259108,46 +259108,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 37a4d4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 37a4d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 379bb8 │ │ │ │ ldr r3, [pc, #2092] @ 37a4dc │ │ │ │ ldr ip, [pc, #2092] @ 37a4e0 │ │ │ │ ldr r1, [pc, #2092] @ 37a4e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 37a4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 379c98 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d564 │ │ │ │ ldr r7, [pc, #2052] @ 37a4ec │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #2036] @ 37a4f0 │ │ │ │ ldr r1, [pc, #2036] @ 37a4f4 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -259310,25 +259310,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 27cc58 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1364] @ 37a51c │ │ │ │ ldr r2, [pc, #1364] @ 37a520 │ │ │ │ ldr r1, [pc, #1364] @ 37a524 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 37a518 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -259393,18 +259393,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d84c │ │ │ │ b 379e5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 37a52c │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r0, [pc, #1052] @ 37a530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ b 379fa0 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 379f7c │ │ │ │ mov r1, #0 │ │ │ │ b 37a150 │ │ │ │ @@ -259423,15 +259423,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 37a134 │ │ │ │ ldr r0, [pc, #952] @ 37a534 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r1, [pc, #932] @ 37a538 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d84c │ │ │ │ b 379f24 │ │ │ │ @@ -259452,69 +259452,69 @@ │ │ │ │ b 379ea0 │ │ │ │ ldr r1, [pc, #868] @ 37a548 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d84c │ │ │ │ b 379e74 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 8d69e0 │ │ │ │ + bl 8d6990 │ │ │ │ ldr r3, [pc, #844] @ 37a54c │ │ │ │ ldr ip, [pc, #844] @ 37a550 │ │ │ │ ldr r1, [pc, #844] @ 37a554 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 37a558 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37a328 │ │ │ │ ldr r1, [pc, #792] @ 37a55c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a2c0 │ │ │ │ ldr sl, [pc, #764] @ 37a560 │ │ │ │ ldr r9, [pc, #764] @ 37a564 │ │ │ │ ldr r7, [pc, #764] @ 37a568 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8d69e0 │ │ │ │ + bl 8d6990 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a278 │ │ │ │ ldr r1, [pc, #676] @ 37a56c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ b 379c98 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 37a570 │ │ │ │ ldr r2, [pc, #648] @ 37a574 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -259522,29 +259522,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 37a57c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [pc, #616] @ 37a580 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ b 379c98 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d69e0 │ │ │ │ + bl 8d6990 │ │ │ │ ldr r1, [pc, #588] @ 37a584 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ b 37a2d0 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -259572,22 +259572,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 37a0b8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 37a58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r1, [pc, #396] @ 37a590 │ │ │ │ ldr r0, [pc, #396] @ 37a594 │ │ │ │ ldr r2, [pc, #396] @ 37a598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -259607,113 +259607,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tstpeq r8, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r8, r0, r4, pc @ │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addseq r7, ip, r8, ror #31 │ │ │ │ - addeq fp, r3, ip, asr r7 │ │ │ │ - @ instruction: 0x008ef8b8 │ │ │ │ + umullseq r7, ip, r8, pc @ │ │ │ │ + addeq fp, r3, ip, lsl #14 │ │ │ │ + addeq pc, lr, r8, ror #16 │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq r1, r1, r0, lsr #29 │ │ │ │ - addseq r7, ip, r4, lsl pc │ │ │ │ - addeq fp, r3, ip, lsl #13 │ │ │ │ - addeq pc, lr, r8, ror #15 │ │ │ │ - addseq r7, ip, r4, lsl #29 │ │ │ │ - addeq fp, r3, r4, asr r6 │ │ │ │ - addeq r0, pc, r4, ror #11 │ │ │ │ - addeq r5, r5, r4, lsr #13 │ │ │ │ - addseq r7, ip, r8, lsr #28 │ │ │ │ - addeq fp, r3, r8, lsr #11 │ │ │ │ - addeq pc, lr, r4, lsl #14 │ │ │ │ - addseq sp, r0, ip, lsr #19 │ │ │ │ - addeq r5, r5, r4, ror r6 │ │ │ │ - umulleq ip, r4, r4, sp │ │ │ │ - addeq r5, r5, ip, asr r6 │ │ │ │ - addeq ip, r4, r8, lsr #7 │ │ │ │ - addseq r7, ip, ip, lsr #27 │ │ │ │ - addeq r4, r5, r8, ror #25 │ │ │ │ - @ instruction: 0x00917ed4 │ │ │ │ + addseq r1, r1, r0, asr lr │ │ │ │ + addseq r7, ip, r4, asr #29 │ │ │ │ + addeq fp, r3, ip, lsr r6 │ │ │ │ + umulleq pc, lr, r8, r7 @ │ │ │ │ + addseq r7, ip, r4, lsr lr │ │ │ │ + addeq fp, r3, r4, lsl #12 │ │ │ │ + umulleq r0, pc, r4, r5 @ │ │ │ │ + addeq r5, r5, r4, asr r6 │ │ │ │ + @ instruction: 0x009c7dd8 │ │ │ │ + addeq fp, r3, r8, asr r5 │ │ │ │ + @ instruction: 0x008ef6b4 │ │ │ │ + addseq sp, r0, ip, asr r9 │ │ │ │ + addeq r5, r5, r4, lsr #12 │ │ │ │ + addeq ip, r4, r4, asr #26 │ │ │ │ + addeq r5, r5, ip, lsl #12 │ │ │ │ + addeq ip, r4, r8, asr r3 │ │ │ │ + addseq r7, ip, ip, asr sp │ │ │ │ + umulleq r4, r5, r8, ip │ │ │ │ + addseq r7, r1, r4, lsl #29 │ │ │ │ muleq r0, r3, r6 │ │ │ │ tstpeq r8, r4, lsr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0117bf90 │ │ │ │ - addeq r5, r5, r0, asr #1 │ │ │ │ - addeq r4, r5, r8, ror #23 │ │ │ │ + addeq r5, r5, r0, ror r0 │ │ │ │ + umulleq r4, r5, r8, fp │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - addseq r7, ip, ip, ror #24 │ │ │ │ - strheq r5, [r5], r0 │ │ │ │ - addeq r4, r5, ip, lsr #23 │ │ │ │ + addseq r7, ip, ip, lsl ip │ │ │ │ + addeq r5, r5, r0, rrx │ │ │ │ + addeq r4, r5, ip, asr fp │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - addseq r7, ip, r0, asr #24 │ │ │ │ - addeq fp, r3, ip, lsr #7 │ │ │ │ - addeq pc, lr, r8, lsl #10 │ │ │ │ - addeq r5, r5, ip, lsr #3 │ │ │ │ - addseq r5, r1, r0, lsl #23 │ │ │ │ - @ instruction: 0x008457b4 │ │ │ │ - addeq r5, r5, r8, asr r0 │ │ │ │ - addeq r5, r5, ip, lsr r0 │ │ │ │ - addeq r5, r5, r4, lsr #32 │ │ │ │ + @ instruction: 0x009c7bf0 │ │ │ │ + addeq fp, r3, ip, asr r3 │ │ │ │ + @ instruction: 0x008ef4b8 │ │ │ │ + addeq r5, r5, ip, asr r1 │ │ │ │ + addseq r5, r1, r0, lsr fp │ │ │ │ + addeq r5, r4, r4, ror #14 │ │ │ │ addeq r5, r5, r8 │ │ │ │ addeq r4, r5, ip, ror #31 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + @ instruction: 0x00854fb8 │ │ │ │ + umulleq r4, r5, ip, pc @ │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - addseq r7, ip, r8, asr r9 │ │ │ │ - ldrdeq fp, [r3], r8 │ │ │ │ - addeq pc, lr, r4, lsr r2 @ │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ - addeq r4, r5, r8, lsr #29 │ │ │ │ - addeq r4, r5, r8, asr #29 │ │ │ │ - @ instruction: 0x00854dbc │ │ │ │ - addeq r5, r4, ip, asr #7 │ │ │ │ - @ instruction: 0x008453b8 │ │ │ │ - addeq r5, r4, r4, lsr #7 │ │ │ │ - umulleq r5, r4, r0, r3 │ │ │ │ + addseq r7, ip, r8, lsl #18 │ │ │ │ + addeq fp, r3, r8, lsl #1 │ │ │ │ + addeq pc, lr, r4, ror #3 │ │ │ │ + addeq r4, r5, r8, lsl #27 │ │ │ │ + addeq r4, r5, r8, asr lr │ │ │ │ + addeq r4, r5, r8, ror lr │ │ │ │ + addeq r4, r5, ip, ror #26 │ │ │ │ addeq r5, r4, ip, ror r3 │ │ │ │ - addseq r7, ip, ip, lsl r7 │ │ │ │ - addeq r4, r5, r4, lsr #30 │ │ │ │ - addeq r4, r5, r8, asr r6 │ │ │ │ + addeq r5, r4, r8, ror #6 │ │ │ │ + addeq r5, r4, r4, asr r3 │ │ │ │ + addeq r5, r4, r0, asr #6 │ │ │ │ + addeq r5, r4, ip, lsr #6 │ │ │ │ + addseq r7, ip, ip, asr #13 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - addeq r4, r5, r8, lsl pc │ │ │ │ - addseq r5, r1, r0, lsr #13 │ │ │ │ - strdeq r5, [r4], r0 │ │ │ │ - addeq r8, lr, r4, ror #16 │ │ │ │ - addseq r9, r7, r4, asr #11 │ │ │ │ - addseq r7, ip, r0, lsr r6 │ │ │ │ - @ instruction: 0x00854ab8 │ │ │ │ - addeq r4, r5, r4, ror #10 │ │ │ │ + addeq r4, r5, r8, asr #29 │ │ │ │ + addseq r5, r1, r0, asr r6 │ │ │ │ + addeq r5, r4, r0, lsr #5 │ │ │ │ + addeq r8, lr, r4, lsl r8 │ │ │ │ + addseq r9, r7, r4, ror r5 │ │ │ │ + addseq r7, ip, r0, ror #11 │ │ │ │ + addeq r4, r5, r8, ror #20 │ │ │ │ + addeq r4, r5, r4, lsl r5 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - addeq r4, r5, ip, lsl #28 │ │ │ │ - @ instruction: 0x00854cb0 │ │ │ │ - umulleq r4, r5, r4, fp │ │ │ │ - addeq r4, r5, r4, ror #8 │ │ │ │ - umulleq r4, r5, r8, sl │ │ │ │ + addeq r4, r5, r4, lsr #21 │ │ │ │ + @ instruction: 0x00854dbc │ │ │ │ + addeq r4, r5, r0, ror #24 │ │ │ │ + addeq r4, r5, r4, asr #22 │ │ │ │ + addeq r4, r5, r4, lsl r4 │ │ │ │ + addeq r4, r5, r8, asr #20 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - addeq r4, r5, r8, asr #8 │ │ │ │ - addeq r4, r5, r0, ror #25 │ │ │ │ + strdeq r4, [r5], r8 │ │ │ │ + umulleq r4, r5, r0, ip │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - addeq r4, r5, ip, lsr #8 │ │ │ │ - addeq r4, r5, r0, lsr sp │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ + addeq r4, r5, r0, ror #25 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 0037a5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 37a614 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl b77510 │ │ │ │ + bl b774c0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92acc0 │ │ │ │ + bl 92ac70 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -259721,15 +259721,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ │ │ │ │ 0037a618 : │ │ │ │ - b b77540 │ │ │ │ + b b774f0 │ │ │ │ │ │ │ │ 0037a61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 37a714 │ │ │ │ @@ -259754,22 +259754,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 380590 │ │ │ │ ldr r4, [pc, #144] @ 37a724 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92ace4 │ │ │ │ + bl 92ac94 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 929ddc │ │ │ │ + bl 929d8c │ │ │ │ bl 381b20 │ │ │ │ bl 380948 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl b7757c │ │ │ │ + bl b7752c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a6e0 │ │ │ │ ldr r3, [pc, #80] @ 37a71c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -259801,58 +259801,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 37a7e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 37a7a8 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #128] @ 37a7e8 │ │ │ │ ldr r2, [pc, #128] @ 37a7ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a7dc │ │ │ │ ldr r1, [pc, #64] @ 37a7f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 37a7c0 │ │ │ │ - addeq r4, r6, r0, asr #11 │ │ │ │ - addseq r7, ip, r8, lsl #7 │ │ │ │ - addeq r5, r5, r4, ror #9 │ │ │ │ + addeq r4, r6, r0, ror r5 │ │ │ │ + addseq r7, ip, r8, lsr r3 │ │ │ │ + umulleq r5, r5, r4, r4 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 37a800 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r2, r7, r0, ror #2 │ │ │ │ │ │ │ │ 0037a804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259865,25 +259865,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 933e54 │ │ │ │ + bl 933e04 │ │ │ │ ldr r1, [pc, #160] @ 37a8f4 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a8b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #124] @ 37a8f8 │ │ │ │ ldr r3, [pc, #112] @ 37a8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259903,42 +259903,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37a874 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r8, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ - addseq r7, ip, r8, lsr #4 │ │ │ │ - @ instruction: 0x008553b4 │ │ │ │ - umulleq r5, r5, ip, r3 @ │ │ │ │ + @ instruction: 0x009c71d8 │ │ │ │ + addeq r5, r5, r4, ror #6 │ │ │ │ + addeq r5, r5, ip, asr #6 │ │ │ │ ldr r0, [pc, #4] @ 37a914 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq r2, r7, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37a9b0 │ │ │ │ ldr r2, [pc, #128] @ 37a9b4 │ │ │ │ ldr r1, [pc, #128] @ 37a9b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #100] @ 37a9bc │ │ │ │ ldr r1, [pc, #100] @ 37a9c0 │ │ │ │ ldr ip, [pc, #100] @ 37a9c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -259955,20 +259955,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c71dc │ │ │ │ - addeq sl, r3, ip, ror #14 │ │ │ │ - addeq lr, lr, r8, asr #17 │ │ │ │ + addseq r7, ip, ip, lsl #3 │ │ │ │ + addeq sl, r3, ip, lsl r7 │ │ │ │ + addeq lr, lr, r8, ror r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addeq r5, r5, r8, lsr r3 │ │ │ │ - addeq fp, lr, r4, ror #29 │ │ │ │ + addeq r5, r5, r8, ror #5 │ │ │ │ + umulleq fp, lr, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259976,42 +259976,42 @@ │ │ │ │ beq 37a9f8 │ │ │ │ bl 2894f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37aa58 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37aa1c │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37aa44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 37aa6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #16] @ 37aa70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ - addeq r5, r5, ip, ror r2 │ │ │ │ - addeq r5, r5, ip, asr #4 │ │ │ │ + addeq r5, r5, ip, lsr #4 │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 37af9c │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -260025,24 +260025,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1236] @ 37afa8 │ │ │ │ ldr r2, [pc, #1236] @ 37afac │ │ │ │ ldr r1, [pc, #1236] @ 37afb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -260110,15 +260110,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ac80 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37aed8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -260134,15 +260134,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #836] @ 37afcc │ │ │ │ ldr r3, [pc, #792] @ 37afa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260181,38 +260181,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ada0 │ │ │ │ ldr r7, [pc, #680] @ 37afd8 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37af1c │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9314ec │ │ │ │ + bl 93149c │ │ │ │ ldr r1, [pc, #644] @ 37afdc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9339cc │ │ │ │ + bl 93397c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 37afe0 │ │ │ │ ldr r2, [pc, #616] @ 37afe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 37afe8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -260223,28 +260223,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 37ac80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 37ac80 │ │ │ │ ldr r3, [pc, #508] @ 37afec │ │ │ │ ldr ip, [pc, #508] @ 37aff0 │ │ │ │ ldr r1, [pc, #508] @ 37aff4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ac80 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 37ae74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -260256,15 +260256,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ac80 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 37ae3c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -260282,118 +260282,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 37ad14 │ │ │ │ ldr r0, [pc, #320] @ 37b008 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 37ad14 │ │ │ │ ldr r3, [pc, #300] @ 37b00c │ │ │ │ ldr ip, [pc, #300] @ 37b010 │ │ │ │ ldr r1, [pc, #300] @ 37b014 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ac80 │ │ │ │ ldr r0, [pc, #264] @ 37b018 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 37ac80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 37b01c │ │ │ │ ldr ip, [pc, #244] @ 37b020 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 37b024 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ac80 │ │ │ │ ldr r3, [pc, #204] @ 37b028 │ │ │ │ ldr r0, [pc, #204] @ 37b02c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 37b030 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r1, [pc, #168] @ 37b034 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b74984 │ │ │ │ b 37ac80 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, ror #6 │ │ │ │ tsteq r8, r4, asr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, ip, r8, asr r0 │ │ │ │ - ldrdeq sl, [r3], r0 │ │ │ │ - addeq lr, lr, r8, lsr #14 │ │ │ │ - addseq r6, ip, r0, lsr pc │ │ │ │ - addeq r5, r5, r0, asr #4 │ │ │ │ - addeq r5, r5, r8, lsl r1 │ │ │ │ - @ instruction: 0x009c6ed4 │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ - addeq r5, r5, r0, asr #1 │ │ │ │ + addseq r7, ip, r8 │ │ │ │ + addeq sl, r3, r0, lsl #11 │ │ │ │ + ldrdeq lr, [lr], r8 │ │ │ │ + addseq r6, ip, r0, ror #29 │ │ │ │ + strdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, r8, asr #1 │ │ │ │ + addseq r6, ip, r4, lsl #29 │ │ │ │ + addeq r5, r5, r8, lsl #1 │ │ │ │ + addeq r5, r5, r0, ror r0 │ │ │ │ tsteq r8, ip, ror #2 │ │ │ │ tsteq r7, ip, lsl #30 │ │ │ │ tsteq r7, r0, ror #29 │ │ │ │ - addeq r8, r4, r8, lsr r8 │ │ │ │ - @ instruction: 0x00910af4 │ │ │ │ - @ instruction: 0x009c6db8 │ │ │ │ - strdeq r5, [r5], r0 │ │ │ │ + addeq r8, r4, r8, ror #15 │ │ │ │ + addseq r0, r1, r4, lsr #21 │ │ │ │ + addseq r6, ip, r8, ror #26 │ │ │ │ + addeq r5, r5, r0, lsr #3 │ │ │ │ tsteq r7, ip, lsr #28 │ │ │ │ - addseq r6, ip, r8, lsr sp │ │ │ │ - addeq r4, r5, ip, ror #30 │ │ │ │ - addeq r4, r5, r8, lsr #30 │ │ │ │ - addseq r6, ip, r4, ror #25 │ │ │ │ - addeq r5, r5, r8, lsr #32 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ + addseq r6, ip, r8, ror #25 │ │ │ │ + addeq r4, r5, ip, lsl pc │ │ │ │ + ldrdeq r4, [r5], r8 │ │ │ │ + umullseq r6, ip, r4, ip │ │ │ │ + ldrdeq r4, [r5], r8 │ │ │ │ + addeq r4, r5, r4, lsl #29 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - addeq r5, r5, r8, asr r0 │ │ │ │ - addseq r6, ip, r8, asr #24 │ │ │ │ - umulleq r4, r5, r8, lr │ │ │ │ - addeq r4, r5, r8, lsr lr │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - @ instruction: 0x009c6bfc │ │ │ │ - addeq r5, r5, r8, lsr r0 │ │ │ │ - addeq r4, r5, ip, ror #27 │ │ │ │ - addseq r6, ip, r8, asr #23 │ │ │ │ - addeq r4, r5, ip, asr pc │ │ │ │ - @ instruction: 0x00854db8 │ │ │ │ - addeq r4, r5, r4, ror pc │ │ │ │ + addeq r5, r5, r8 │ │ │ │ + @ instruction: 0x009c6bf8 │ │ │ │ + addeq r4, r5, r8, asr #28 │ │ │ │ + addeq r4, r5, r8, ror #27 │ │ │ │ + addeq r4, r5, r4, lsr #29 │ │ │ │ + addseq r6, ip, ip, lsr #23 │ │ │ │ + addeq r4, r5, r8, ror #31 │ │ │ │ + umulleq r4, r5, ip, sp │ │ │ │ + addseq r6, ip, r8, ror fp │ │ │ │ + addeq r4, r5, ip, lsl #30 │ │ │ │ + addeq r4, r5, r8, ror #26 │ │ │ │ + addeq r4, r5, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed3e4 │ │ │ │ + bl 8ed394 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed3dc │ │ │ │ + bl 8ed38c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed3cc │ │ │ │ + bl 8ed37c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37b088 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260406,21 +260406,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed3e4 │ │ │ │ + bl 8ed394 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed3dc │ │ │ │ + bl 8ed38c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed3cc │ │ │ │ + bl 8ed37c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37b0f4 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260540,15 +260540,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 37b984 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b7e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -260585,29 +260585,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #1548] @ 37b994 │ │ │ │ ldr lr, [pc, #1548] @ 37b998 │ │ │ │ ldr r1, [pc, #1548] @ 37b99c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #1508] @ 37b9a0 │ │ │ │ ldr r3, [pc, #1460] @ 37b974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260626,42 +260626,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #1412] @ 37b9b0 │ │ │ │ ldr lr, [pc, #1412] @ 37b9b4 │ │ │ │ ldr r1, [pc, #1412] @ 37b9b8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #1372] @ 37b9bc │ │ │ │ ldr ip, [pc, #1372] @ 37b9c0 │ │ │ │ ldr r1, [pc, #1372] @ 37b9c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -260743,15 +260743,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 37b9d8 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -260795,15 +260795,15 @@ │ │ │ │ beq 37b65c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3ce0 │ │ │ │ + bl bb3c90 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 37b9dc │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -260867,54 +260867,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #508] @ 37b9ec │ │ │ │ ldr ip, [pc, #508] @ 37b9f0 │ │ │ │ ldr r1, [pc, #508] @ 37b9f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 37b9f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 37b5cc │ │ │ │ ldr r3, [pc, #464] @ 37b9fc │ │ │ │ ldr ip, [pc, #464] @ 37ba00 │ │ │ │ ldr r1, [pc, #464] @ 37ba04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #428] @ 37ba08 │ │ │ │ ldr ip, [pc, #428] @ 37ba0c │ │ │ │ ldr r1, [pc, #428] @ 37ba10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 37ba14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r3, [pc, #396] @ 37ba18 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 37ba1c │ │ │ │ ldr r1, [pc, #384] @ 37ba20 │ │ │ │ @@ -260922,15 +260922,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r2, [pc, #268] @ 37b9d8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 37ba24 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -260943,15 +260943,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 37ba30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 37ba34 │ │ │ │ @@ -260964,69 +260964,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 37ba40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37b3b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, r8, ip, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, ip, r8, lsl #17 │ │ │ │ - addeq r4, r5, r0, lsr #28 │ │ │ │ - addeq r4, r5, ip, ror #20 │ │ │ │ - andeq r0, r0, pc, lsl #2 │ │ │ │ - @ instruction: 0x009c67d4 │ │ │ │ + addseq r6, ip, r8, lsr r8 │ │ │ │ ldrdeq r4, [r5], r0 │ │ │ │ - @ instruction: 0x008549bc │ │ │ │ - addseq r6, ip, r4, lsr #15 │ │ │ │ - addeq r4, r5, ip, lsl #24 │ │ │ │ - addeq r4, r5, r8, lsl #19 │ │ │ │ + addeq r4, r5, ip, lsl sl │ │ │ │ + andeq r0, r0, pc, lsl #2 │ │ │ │ + addseq r6, ip, r4, lsl #15 │ │ │ │ + addeq r4, r5, r0, lsl #29 │ │ │ │ + addeq r4, r5, ip, ror #18 │ │ │ │ + addseq r6, ip, r4, asr r7 │ │ │ │ + @ instruction: 0x00854bbc │ │ │ │ + addeq r4, r5, r8, lsr r9 │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ - addseq r6, ip, ip, lsr #14 │ │ │ │ - addeq r4, r5, ip, lsr ip │ │ │ │ - addeq r4, r5, r0, lsr #18 │ │ │ │ - @ instruction: 0x009c66fc │ │ │ │ - addeq r4, r5, ip, asr #23 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addseq r6, ip, r8, asr #13 │ │ │ │ - addeq r4, r5, r8, ror #22 │ │ │ │ - @ instruction: 0x008548b0 │ │ │ │ + @ instruction: 0x009c66dc │ │ │ │ + addeq r4, r5, ip, ror #23 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ + addseq r6, ip, ip, lsr #13 │ │ │ │ + addeq r4, r5, ip, ror fp │ │ │ │ + addeq r4, r5, r0, lsr #17 │ │ │ │ + addseq r6, ip, r8, ror r6 │ │ │ │ + addeq r4, r5, r8, lsl fp │ │ │ │ + addeq r4, r5, r0, ror #16 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r6, ip, r8, ror #6 │ │ │ │ - addeq r4, r5, r8, lsr #17 │ │ │ │ - addeq r4, r5, ip, asr r5 │ │ │ │ - addseq r6, ip, r8, lsr r3 │ │ │ │ - umulleq r4, r5, r4, r9 │ │ │ │ - addeq r4, r5, r8, lsr #10 │ │ │ │ - andeq r0, r0, pc, lsr r1 │ │ │ │ - @ instruction: 0x009c62fc │ │ │ │ + addseq r6, ip, r8, lsl r3 │ │ │ │ addeq r4, r5, r8, asr r8 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addseq r6, ip, ip, asr #5 │ │ │ │ + addeq r4, r5, ip, lsl #10 │ │ │ │ + addseq r6, ip, r8, ror #5 │ │ │ │ addeq r4, r5, r4, asr #18 │ │ │ │ - @ instruction: 0x008544bc │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ - addeq r4, r5, r4, asr r9 │ │ │ │ - umullseq r6, ip, r4, r2 │ │ │ │ - addeq r4, r5, r0, lsl #9 │ │ │ │ - addseq r6, ip, r0, asr #4 │ │ │ │ - addeq r4, r5, r4, lsl #19 │ │ │ │ - addeq r4, r5, r4, lsr #8 │ │ │ │ - andeq r0, r0, sp, ror #2 │ │ │ │ ldrdeq r4, [r5], r8 │ │ │ │ + andeq r0, r0, pc, lsr r1 │ │ │ │ + addseq r6, ip, ip, lsr #5 │ │ │ │ + addeq r4, r5, r8, lsl #16 │ │ │ │ + addeq r4, r5, r0, lsr #9 │ │ │ │ + addseq r6, ip, ip, ror r2 │ │ │ │ + strdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, ip, ror #8 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + addeq r4, r5, r4, lsl #18 │ │ │ │ + addseq r6, ip, r4, asr #4 │ │ │ │ + addeq r4, r5, r0, lsr r4 │ │ │ │ + @ instruction: 0x009c61f0 │ │ │ │ + addeq r4, r5, r4, lsr r9 │ │ │ │ ldrdeq r4, [r5], r4 @ │ │ │ │ - addseq r6, ip, ip, ror #3 │ │ │ │ + andeq r0, r0, sp, ror #2 │ │ │ │ + addeq r4, r5, r8, lsl #15 │ │ │ │ + addeq r4, r5, r4, lsl #7 │ │ │ │ + umullseq r6, ip, ip, r1 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0037ba44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -261122,15 +261122,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 37bddc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 37bde0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -261140,15 +261140,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 37bdec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 37bdf0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261159,15 +261159,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 37be00 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261178,15 +261178,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 37be0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 37be10 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261202,15 +261202,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 37be20 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bbd8 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 37be24 │ │ │ │ ldr r3, [pc, #248] @ 37be28 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 37be2c │ │ │ │ @@ -261219,26 +261219,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bbd8 │ │ │ │ ldr r1, [pc, #200] @ 37be30 │ │ │ │ ldr r3, [pc, #200] @ 37be34 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 37be38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 37be3c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bbd8 │ │ │ │ ldr r3, [pc, #172] @ 37be40 │ │ │ │ ldr r1, [pc, #172] @ 37be44 │ │ │ │ ldr r0, [pc, #172] @ 37be48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 37be4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261250,48 +261250,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 37be58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r5, ip, r4, ror pc │ │ │ │ - addeq r4, r5, r4, asr r7 │ │ │ │ - addeq r4, r5, ip, asr r1 │ │ │ │ + addseq r5, ip, r4, lsr #30 │ │ │ │ + addeq r4, r5, r4, lsl #14 │ │ │ │ + addeq r4, r5, ip, lsl #2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - addseq r5, ip, r8, lsr #30 │ │ │ │ - addeq r4, r5, r0, ror #13 │ │ │ │ - addeq r4, r5, r4, lsl r1 │ │ │ │ + @ instruction: 0x009c5ed8 │ │ │ │ + umulleq r4, r5, r0, r6 │ │ │ │ + addeq r4, r5, r4, asr #1 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - addseq r5, ip, r0, ror #29 │ │ │ │ - addeq r4, r5, r4, lsr r7 │ │ │ │ - addeq r4, r5, r8, asr #1 │ │ │ │ - muleq r0, sl, r1 │ │ │ │ umullseq r5, ip, r0, lr │ │ │ │ - umulleq r4, r5, r0, r7 │ │ │ │ - addeq r4, r5, ip, ror r0 │ │ │ │ - andeq r0, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0x008547bc │ │ │ │ + addeq r4, r5, r4, ror #13 │ │ │ │ + addeq r4, r5, r8, ror r0 │ │ │ │ + muleq r0, sl, r1 │ │ │ │ addseq r5, ip, r0, asr #28 │ │ │ │ - addeq r4, r5, r0, lsr r0 │ │ │ │ + addeq r4, r5, r0, asr #14 │ │ │ │ + addeq r4, r5, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #3 │ │ │ │ + addeq r4, r5, ip, ror #14 │ │ │ │ + @ instruction: 0x009c5df0 │ │ │ │ + addeq r3, r5, r0, ror #31 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - addeq r4, r5, r4, asr #15 │ │ │ │ - @ instruction: 0x009c5df8 │ │ │ │ - addeq r3, r5, r8, ror #31 │ │ │ │ - addeq r4, r5, ip, lsl #14 │ │ │ │ - @ instruction: 0x009c5dbc │ │ │ │ - addeq r3, r5, r8, lsr #31 │ │ │ │ + addeq r4, r5, r4, ror r7 │ │ │ │ + addseq r5, ip, r8, lsr #27 │ │ │ │ + umulleq r3, r5, r8, pc @ │ │ │ │ + @ instruction: 0x008546bc │ │ │ │ + addseq r5, ip, ip, ror #26 │ │ │ │ + addeq r3, r5, r8, asr pc │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - umullseq r5, ip, r8, sp │ │ │ │ - addeq r3, r5, r8, lsl #31 │ │ │ │ - addeq r4, r5, ip, asr r6 │ │ │ │ + addseq r5, ip, r8, asr #26 │ │ │ │ + addeq r3, r5, r8, lsr pc │ │ │ │ + addeq r4, r5, ip, lsl #12 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - addseq r5, ip, r4, ror sp │ │ │ │ - addeq r3, r5, r8, ror #30 │ │ │ │ - addeq r4, r5, r8, lsl #12 │ │ │ │ + addseq r5, ip, r4, lsr #26 │ │ │ │ + addeq r3, r5, r8, lsl pc │ │ │ │ + @ instruction: 0x008545b8 │ │ │ │ │ │ │ │ 0037be5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -261385,15 +261385,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 37c1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -261403,27 +261403,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r3, [pc, #432] @ 37c1f0 │ │ │ │ ldr ip, [pc, #432] @ 37c1f4 │ │ │ │ ldr r1, [pc, #432] @ 37c1f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 37c1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 37c0e4 │ │ │ │ ldr r4, [pc, #392] @ 37c200 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 37c204 │ │ │ │ ldr ip, [pc, #388] @ 37c208 │ │ │ │ @@ -261434,27 +261434,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r3, [pc, #340] @ 37c210 │ │ │ │ ldr ip, [pc, #340] @ 37c214 │ │ │ │ ldr r1, [pc, #340] @ 37c218 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r4, [pc, #304] @ 37c21c │ │ │ │ add r4, pc, r4 │ │ │ │ b 37c078 │ │ │ │ ldr r3, [pc, #296] @ 37c220 │ │ │ │ ldr r4, [pc, #296] @ 37c224 │ │ │ │ ldr r1, [pc, #296] @ 37c228 │ │ │ │ @@ -261463,92 +261463,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r3, [pc, #252] @ 37c22c │ │ │ │ ldr ip, [pc, #252] @ 37c230 │ │ │ │ ldr r1, [pc, #252] @ 37c234 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 37c238 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r3, [pc, #212] @ 37c23c │ │ │ │ ldr ip, [pc, #212] @ 37c240 │ │ │ │ ldr r1, [pc, #212] @ 37c244 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 37c248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ ldr r3, [pc, #180] @ 37c24c │ │ │ │ ldr ip, [pc, #180] @ 37c250 │ │ │ │ ldr r1, [pc, #180] @ 37c254 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37bfec │ │ │ │ bl 27f028 │ │ │ │ - umullseq r5, ip, ip, ip │ │ │ │ - addseq r5, ip, r4, ror #22 │ │ │ │ - addeq r4, r5, r0, lsl #11 │ │ │ │ - addeq r3, r5, r0, asr sp │ │ │ │ + addseq r5, ip, ip, asr #24 │ │ │ │ + addseq r5, ip, r4, lsl fp │ │ │ │ + addeq r4, r5, r0, lsr r5 │ │ │ │ + addeq r3, r5, r0, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - addseq r5, ip, r8, lsl fp │ │ │ │ - addeq r3, r5, r8, ror #26 │ │ │ │ - addeq r3, r5, ip, lsl #26 │ │ │ │ - addseq r5, ip, r8, ror #21 │ │ │ │ - addeq r3, r5, r8, lsr sp │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ + addseq r5, ip, r8, asr #21 │ │ │ │ + addeq r3, r5, r8, lsl sp │ │ │ │ + @ instruction: 0x00853cbc │ │ │ │ + umullseq r5, ip, r8, sl │ │ │ │ + addeq r3, r5, r8, ror #25 │ │ │ │ + addeq r3, r5, r8, lsl #25 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq sp, r1, r4, ror #9 │ │ │ │ - addseq r5, ip, r4, lsr #21 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - addeq r3, r5, ip, lsl #25 │ │ │ │ - addseq r5, ip, ip, ror #20 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addeq r3, r5, r0, ror #24 │ │ │ │ - addseq sp, r1, ip, ror r4 │ │ │ │ - addseq r5, ip, ip, lsr #20 │ │ │ │ - addeq r4, r5, r4, lsl r5 │ │ │ │ - addeq r3, r5, r4, lsl ip │ │ │ │ - @ instruction: 0x009c59f8 │ │ │ │ - addeq r4, r5, r8, ror #10 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + umullseq sp, r1, r4, r4 │ │ │ │ + addseq r5, ip, r4, asr sl │ │ │ │ + addeq r4, r5, r8, lsr #9 │ │ │ │ + addeq r3, r5, ip, lsr ip │ │ │ │ + addseq r5, ip, ip, lsl sl │ │ │ │ + addeq r4, r5, r0, lsr #9 │ │ │ │ + addeq r3, r5, r0, lsl ip │ │ │ │ + addseq sp, r1, ip, lsr #8 │ │ │ │ + @ instruction: 0x009c59dc │ │ │ │ + addeq r4, r5, r4, asr #9 │ │ │ │ + addeq r3, r5, r4, asr #23 │ │ │ │ + addseq r5, ip, r8, lsr #19 │ │ │ │ + addeq r4, r5, r8, lsl r5 │ │ │ │ + addeq r3, r5, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - addseq r5, ip, r0, asr #19 │ │ │ │ - addeq r4, r5, ip, lsl #10 │ │ │ │ - @ instruction: 0x00853bb0 │ │ │ │ + addseq r5, ip, r0, ror r9 │ │ │ │ + @ instruction: 0x008544bc │ │ │ │ + addeq r3, r5, r0, ror #22 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addseq r5, ip, ip, lsl #19 │ │ │ │ - @ instruction: 0x008544b4 │ │ │ │ - addeq r3, r5, r4, ror fp │ │ │ │ + addseq r5, ip, ip, lsr r9 │ │ │ │ + addeq r4, r5, r4, ror #8 │ │ │ │ + addeq r3, r5, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 37c40c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -261566,36 +261566,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b515d0 │ │ │ │ + bl b51580 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl af216c │ │ │ │ + bl af211c │ │ │ │ mov r0, r6 │ │ │ │ - bl b53950 │ │ │ │ + bl b53900 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 37c400 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 37c360 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c3a8 │ │ │ │ - bl aed8a8 │ │ │ │ + bl aed858 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37c3f4 │ │ │ │ ldr r2, [pc, #248] @ 37c420 │ │ │ │ ldr r3, [pc, #232] @ 37c414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261613,20 +261613,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 37c304 │ │ │ │ ldr r1, [pc, #176] @ 37c424 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78ae8 │ │ │ │ + bl b78a98 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl b669dc │ │ │ │ + bl b6698c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37c3c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c310 │ │ │ │ mov r1, r0 │ │ │ │ @@ -261642,31 +261642,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7501c │ │ │ │ + bl b74fcc │ │ │ │ b 37c398 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ mvn r0, #0 │ │ │ │ b 37c320 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, ip, r0, asr #17 │ │ │ │ + addseq r5, ip, r0, ror r8 │ │ │ │ tsteq r8, ip, ror #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq ip, lr, ip, asr pc │ │ │ │ - addeq r8, r3, r0, lsl #28 │ │ │ │ + addeq ip, lr, ip, lsl #30 │ │ │ │ + @ instruction: 0x00838db0 │ │ │ │ smlabteq r8, ip, sl, ip │ │ │ │ - addeq sp, r7, r0, lsl lr │ │ │ │ - addeq r4, r5, r8, asr #6 │ │ │ │ - addeq r3, r5, r0, asr r9 │ │ │ │ + addeq sp, r7, r0, asr #27 │ │ │ │ + strdeq r4, [r5], r8 │ │ │ │ + addeq r3, r5, r0, lsl #18 │ │ │ │ │ │ │ │ 0037c430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 37c900 │ │ │ │ @@ -261674,24 +261674,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #1176] @ 37c908 │ │ │ │ ldr r2, [pc, #1176] @ 37c90c │ │ │ │ ldr r1, [pc, #1176] @ 37c910 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 37c914 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 37c4fc │ │ │ │ @@ -261771,15 +261771,15 @@ │ │ │ │ bl 27f5e0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37c7cc │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -261793,15 +261793,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 37981c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -261926,37 +261926,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c7cc │ │ │ │ b 37c67c │ │ │ │ ldr r0, [pc, #216] @ 37c928 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #196] @ 37c92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #180] @ 37c930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 37c934 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r0, [pc, #140] @ 37c938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r3, [pc, #124] @ 37c93c │ │ │ │ ldr r1, [pc, #124] @ 37c940 │ │ │ │ ldr r0, [pc, #124] @ 37c944 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37c948 │ │ │ │ @@ -261971,58 +261971,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 37c958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatbeq r8, ip, r9, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009c56bc │ │ │ │ - addeq r8, r3, r0, lsr ip │ │ │ │ - addeq ip, lr, ip, lsl #27 │ │ │ │ + addseq r5, ip, ip, ror #12 │ │ │ │ + addeq r8, r3, r0, ror #23 │ │ │ │ + addeq ip, lr, ip, lsr sp │ │ │ │ tsteq r8, ip, asr r9 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ @ instruction: 0x011796d4 │ │ │ │ tsteq r7, r4, lsr r6 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ - addeq r3, r5, r8, ror #31 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - addeq r4, r5, r4, lsr r0 │ │ │ │ - addeq r3, r5, r0, lsl pc │ │ │ │ - addeq r3, r5, r0, asr #30 │ │ │ │ - addseq r5, ip, ip, ror #4 │ │ │ │ - addeq r3, r5, ip, asr r4 │ │ │ │ - addeq r3, r5, r8, ror #28 │ │ │ │ + umulleq r3, r5, r8, pc @ │ │ │ │ + addeq r3, r5, r4, lsr #29 │ │ │ │ + addeq r3, r5, r4, ror #31 │ │ │ │ + addeq r3, r5, r0, asr #29 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addseq r5, ip, ip, lsl r2 │ │ │ │ + addeq r3, r5, ip, lsl #8 │ │ │ │ + addeq r3, r5, r8, lsl lr │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addseq r5, ip, r8, asr #4 │ │ │ │ - addeq r3, r5, r8, lsr r4 │ │ │ │ - addeq r3, r5, r0, lsl #29 │ │ │ │ + @ instruction: 0x009c51f8 │ │ │ │ + addeq r3, r5, r8, ror #7 │ │ │ │ + addeq r3, r5, r0, lsr lr │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0037c95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 37c9ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76c30 │ │ │ │ + bl b76be0 │ │ │ │ ldr r4, [pc, #40] @ 37c9b0 │ │ │ │ ldr r3, [pc, #40] @ 37c9b4 │ │ │ │ ldr r1, [pc, #40] @ 37c9b8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7a498 │ │ │ │ - addseq sp, r1, ip, ror r5 │ │ │ │ + b b7a448 │ │ │ │ + addseq sp, r1, ip, lsr #10 │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0037c9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -262038,15 +262038,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9333a4 │ │ │ │ + bl 933354 │ │ │ │ cmn r0, #1 │ │ │ │ beq 37ca9c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -262067,15 +262067,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 37caf4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262083,29 +262083,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ca28 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9332f4 │ │ │ │ + bl 9332a4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq r3, r5, r4, asr #30 │ │ │ │ - ldrsbeq r5, [ip], r4 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - @ instruction: 0x008532b8 │ │ │ │ + strdeq r3, [r5], r4 │ │ │ │ + addseq r5, ip, r4, lsl #1 │ │ │ │ + addeq r3, r5, r4, lsl #29 │ │ │ │ + addeq r3, r5, r8, ror #4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0037caf8 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -262160,15 +262160,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37cb60 │ │ │ │ - bl aee4e0 │ │ │ │ + bl aee490 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 37cc40 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -262248,17 +262248,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 37cd50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - @ instruction: 0x009c4fd5 │ │ │ │ - addseq r4, ip, r8, lsl #28 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ + addseq r4, ip, r5, lsl #31 │ │ │ │ + @ instruction: 0x009c4db8 │ │ │ │ + addeq r2, r5, r4, lsr #31 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0037cd54 : │ │ │ │ ldr r2, [pc, #80] @ 37cdac │ │ │ │ ldr r3, [pc, #80] @ 37cdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262275,15 +262275,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f5838 │ │ │ │ + b 8f57e8 │ │ │ │ swpeq ip, r8, [r8] @ │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0037cdb8 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -262301,15 +262301,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 37ce0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f5838 │ │ │ │ + b 8f57e8 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0037ce10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -262469,74 +262469,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 37d04c │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #68] @ 37d0e0 │ │ │ │ ldr r2, [pc, #68] @ 37d0e4 │ │ │ │ ldr r1, [pc, #68] @ 37d0e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 37d0ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d060 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 37d014 │ │ │ │ b 37d060 │ │ │ │ - @ instruction: 0x008e7fb4 │ │ │ │ - addseq sl, r3, r8, lsl #4 │ │ │ │ - umullseq r4, ip, r0, fp │ │ │ │ - addeq r8, r3, ip, lsl r0 │ │ │ │ - umulleq pc, r8, r4, r3 @ │ │ │ │ + addeq r7, lr, r4, ror #30 │ │ │ │ + @ instruction: 0x0093a1b8 │ │ │ │ + addseq r4, ip, r0, asr #22 │ │ │ │ + addeq r7, r3, ip, asr #31 │ │ │ │ + addeq pc, r8, r4, asr #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0037d0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #88] @ 37d16c │ │ │ │ ldr r2, [pc, #88] @ 37d170 │ │ │ │ ldr r1, [pc, #88] @ 37d174 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d15c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930ea4 │ │ │ │ - addseq r4, ip, r8, lsl fp │ │ │ │ - addeq r7, r3, r4, lsr #31 │ │ │ │ - addeq r7, r6, r8, ror #1 │ │ │ │ + b 930e54 │ │ │ │ + addseq r4, ip, r8, asr #21 │ │ │ │ + addeq r7, r3, r4, asr pc │ │ │ │ + umulleq r7, r6, r8, r0 │ │ │ │ │ │ │ │ 0037d178 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 36c624 │ │ │ │ │ │ │ │ @@ -262591,40 +262591,40 @@ │ │ │ │ 0037d240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r7, [pc, #156] @ 37d300 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d2e0 │ │ │ │ ldr r4, [pc, #132] @ 37d304 │ │ │ │ ldr r2, [pc, #132] @ 37d308 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d2e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262633,54 +262633,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, lr, ip, lsr #31 │ │ │ │ - @ instruction: 0x009c49d4 │ │ │ │ - addeq r7, r3, r8, lsr #28 │ │ │ │ + addeq fp, lr, ip, asr pc │ │ │ │ + addseq r4, ip, r4, lsl #19 │ │ │ │ + ldrdeq r7, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 37d478 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #316] @ 37d47c │ │ │ │ ldr r1, [pc, #316] @ 37d480 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d444 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37d410 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d3c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #252] @ 37d484 │ │ │ │ ldr r1, [pc, #252] @ 37d488 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d3f4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -262692,72 +262692,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 37d240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37d3f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr ip, [pc, #104] @ 37d498 │ │ │ │ ldr r1, [pc, #104] @ 37d49c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 37d464 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr ip, [pc, #76] @ 37d4a0 │ │ │ │ ldr r1, [pc, #76] @ 37d4a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37d3f0 │ │ │ │ - addseq r4, ip, r4, lsr #18 │ │ │ │ - addeq r7, r3, ip, ror sp │ │ │ │ - addeq r6, r6, r0, asr #29 │ │ │ │ - addeq r5, r4, r4, ror #15 │ │ │ │ - strdeq r5, [r4], r8 │ │ │ │ - addseq r4, ip, r4, lsl #17 │ │ │ │ - @ instruction: 0x008535bc │ │ │ │ - addeq r3, r5, r4, ror r5 │ │ │ │ - addeq r3, r5, r8, lsl #11 │ │ │ │ - addeq r3, r5, r8, lsl r5 │ │ │ │ - addeq r3, r5, r0, lsl r5 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ + @ instruction: 0x009c48d4 │ │ │ │ + addeq r7, r3, ip, lsr #26 │ │ │ │ + addeq r6, r6, r0, ror lr │ │ │ │ + umulleq r5, r4, r4, r7 │ │ │ │ + addeq r5, r4, r8, lsr #15 │ │ │ │ + addseq r4, ip, r4, lsr r8 │ │ │ │ + addeq r3, r5, ip, ror #10 │ │ │ │ + addeq r3, r5, r4, lsr #10 │ │ │ │ + addeq r3, r5, r8, lsr r5 │ │ │ │ + addeq r3, r5, r8, asr #9 │ │ │ │ + addeq r3, r5, r0, asr #9 │ │ │ │ + addeq r3, r5, r4, lsr #9 │ │ │ │ │ │ │ │ 0037d4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37d30c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 37d508 │ │ │ │ @@ -262769,56 +262769,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 37d590 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d4e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 37d594 │ │ │ │ ldr r5, [pc, #100] @ 37d598 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d4e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - strdeq fp, [lr], ip │ │ │ │ - addseq r4, ip, r4, lsr #14 │ │ │ │ - addeq r7, r3, r8, ror fp │ │ │ │ + addeq fp, lr, ip, lsr #25 │ │ │ │ + @ instruction: 0x009c46d4 │ │ │ │ + addeq r7, r3, r8, lsr #22 │ │ │ │ │ │ │ │ 0037d59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 92a2b8 │ │ │ │ + bl 92a268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d5d8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262851,25 +262851,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0037d63c : │ │ │ │ mov r0, r1 │ │ │ │ - b 929da4 │ │ │ │ + b 929d54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9281ac │ │ │ │ + bl 92815c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 37d6d4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -262887,15 +262887,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 37d74c │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262907,29 +262907,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r3, r5, r4, ror r3 │ │ │ │ - addseq r4, ip, r8, lsr r6 │ │ │ │ - addeq r3, r5, r0, lsr #6 │ │ │ │ - addeq r3, r5, r8, lsr r3 │ │ │ │ - @ instruction: 0x009c45f0 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addeq r3, r5, r4, lsr #6 │ │ │ │ + addseq r4, ip, r8, ror #11 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ + addeq r3, r5, r8, ror #5 │ │ │ │ + addseq r4, ip, r0, lsr #11 │ │ │ │ + addeq r3, r5, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 37dab0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262950,27 +262950,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, sl │ │ │ │ bne 37d84c │ │ │ │ ldr r2, [pc, #692] @ 37dac4 │ │ │ │ ldr r3, [pc, #672] @ 37dab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262996,94 +262996,94 @@ │ │ │ │ bl 37d644 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37d808 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 37d8d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0324 │ │ │ │ + bl 9f02d4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9c1f58 │ │ │ │ + bl 9c1f08 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37d808 │ │ │ │ - bl 9c3ca8 │ │ │ │ + bl 9c3c58 │ │ │ │ cmp r6, r0 │ │ │ │ beq 37d920 │ │ │ │ ldr ip, [pc, #528] @ 37dac8 │ │ │ │ ldr r1, [pc, #528] @ 37dacc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37d808 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 37d914 │ │ │ │ - bl 9ec5f4 │ │ │ │ + bl 9ec5a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d934 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9ed000 │ │ │ │ + bl 9ecfb0 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 37da14 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 27d0c0 │ │ │ │ b 37d808 │ │ │ │ bl 27d0c0 │ │ │ │ str sl, [r7] │ │ │ │ b 37d808 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ece90 │ │ │ │ + bl 9ece40 │ │ │ │ b 37d808 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9c1f58 │ │ │ │ + bl 9c1f08 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d9b8 │ │ │ │ - bl 9c3ca8 │ │ │ │ + bl 9c3c58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da70 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ec200 │ │ │ │ + bl 9ec1b0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9eccf4 │ │ │ │ + bl 9ecca4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37d9ac │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d9bc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ed000 │ │ │ │ + bl 9ecfb0 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 37da18 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f1280 │ │ │ │ + bl 9f1230 │ │ │ │ b 37d908 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #260] @ 37dad0 │ │ │ │ ldr r2, [pc, #260] @ 37dad4 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -263092,21 +263092,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 37dad8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ cmp r6, #0 │ │ │ │ bne 37d9ac │ │ │ │ b 37d908 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ecaa0 │ │ │ │ + bl 9eca50 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37da38 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37da78 │ │ │ │ ldr r3, [pc, #156] @ 37dadc │ │ │ │ @@ -263116,50 +263116,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, sl │ │ │ │ b 37da08 │ │ │ │ - bl b8a230 │ │ │ │ + bl b8a1e0 │ │ │ │ b 37d958 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 37dae8 │ │ │ │ ldr r2, [pc, #100] @ 37daec │ │ │ │ ldr r1, [pc, #100] @ 37daf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37da68 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, ip, r8, ror #10 │ │ │ │ - addeq r6, r6, r8, asr sl │ │ │ │ - addeq r7, r3, r4, lsl r9 │ │ │ │ + addseq r4, ip, r8, lsl r5 │ │ │ │ + addeq r6, r6, r8, lsl #20 │ │ │ │ + addeq r7, r3, r4, asr #17 │ │ │ │ smlatteq r8, r4, r5, fp │ │ │ │ - @ instruction: 0x008531b4 │ │ │ │ - addeq r3, r5, r0, lsr r1 │ │ │ │ - addseq r4, ip, r4, lsr #6 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ - addeq r2, r5, ip, ror #31 │ │ │ │ - addseq r4, ip, ip, lsr #5 │ │ │ │ - addeq r3, r5, ip, lsl #2 │ │ │ │ - addeq r2, r5, ip, lsl #31 │ │ │ │ - addseq r4, ip, ip, ror #4 │ │ │ │ - addeq r3, r5, r0, asr #32 │ │ │ │ - addeq r2, r5, ip, asr #30 │ │ │ │ + addeq r3, r5, r4, ror #2 │ │ │ │ + addeq r3, r5, r0, ror #1 │ │ │ │ + @ instruction: 0x009c42d4 │ │ │ │ + addeq r3, r5, r0, lsl #1 │ │ │ │ + umulleq r2, r5, ip, pc @ │ │ │ │ + addseq r4, ip, ip, asr r2 │ │ │ │ + strheq r3, [r5], ip │ │ │ │ + addeq r2, r5, ip, lsr pc │ │ │ │ + addseq r4, ip, ip, lsl r2 │ │ │ │ + strdeq r2, [r5], r0 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -263204,35 +263204,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 37dc64 │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc70 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f3b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #112] @ 37dc98 │ │ │ │ ldr r3, [pc, #104] @ 37dc94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263248,25 +263248,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 37dc9c │ │ │ │ add r7, pc, r7 │ │ │ │ b 37dbf4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9ec934 │ │ │ │ + bl 9ec8e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37dbf4 │ │ │ │ - bl 9c225c │ │ │ │ + bl 9c220c │ │ │ │ mov r7, r0 │ │ │ │ b 37dbf4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r8, ip, r1, fp │ │ │ │ - addseq r1, r1, r4, lsr #25 │ │ │ │ + addseq r1, r1, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 37dd8c │ │ │ │ mov r4, r1 │ │ │ │ @@ -263275,15 +263275,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dd7c │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263291,15 +263291,15 @@ │ │ │ │ bl 27f3b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #96] @ 37dd94 │ │ │ │ ldr r3, [pc, #88] @ 37dd90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263321,16 +263321,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 37dd9c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dd04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r8, r0, r0, fp │ │ │ │ - umullseq r1, r1, r8, fp @ │ │ │ │ - addseq r1, r1, ip, lsl #23 │ │ │ │ + addseq r1, r1, r8, asr #22 │ │ │ │ + addseq r1, r1, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37de70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263339,27 +263339,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37de60 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 27f3b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #84] @ 37de78 │ │ │ │ ldr r3, [pc, #76] @ 37de74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263378,24 +263378,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 37de7c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37ddf4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq sl, [r8, -r0] │ │ │ │ - addseq r1, r1, r8, lsr #21 │ │ │ │ + addseq r1, r1, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b a89f8c │ │ │ │ + b a89f3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 37e078 │ │ │ │ ldr ip, [pc, #444] @ 37e07c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263417,27 +263417,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, r8 │ │ │ │ bne 37df90 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r2, [pc, #308] @ 37e088 │ │ │ │ ldr r3, [pc, #292] @ 37e07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263460,69 +263460,69 @@ │ │ │ │ bl 37d644 │ │ │ │ cmp r0, r8 │ │ │ │ beq 37df40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 37e03c │ │ │ │ - bl a95b40 │ │ │ │ + bl a95af0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37dffc │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl a89a0c │ │ │ │ + bl a899bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e048 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 37df4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #128] @ 37e08c │ │ │ │ ldr ip, [pc, #128] @ 37e090 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 37e094 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37e098 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37dfe4 │ │ │ │ bl 27d0c0 │ │ │ │ str r7, [r9] │ │ │ │ b 37df40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [pc, #68] @ 37e09c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74938 │ │ │ │ + bl b748e8 │ │ │ │ b 37dfe4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ smlatbeq r8, r0, lr, sl │ │ │ │ - addseq r3, ip, r0, ror #25 │ │ │ │ - addeq r2, r5, ip, lsl #21 │ │ │ │ - addeq r2, r5, r8, asr #19 │ │ │ │ + umullseq r3, ip, r0, ip │ │ │ │ + addeq r2, r5, ip, lsr sl │ │ │ │ + addeq r2, r5, r8, ror r9 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - addeq r2, r5, ip, lsr #22 │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 37e238 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263532,24 +263532,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, r6 │ │ │ │ beq 37e1bc │ │ │ │ bl 27d00c <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -263574,15 +263574,15 @@ │ │ │ │ beq 37e200 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 37e208 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl b659b4 │ │ │ │ + bl b65964 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37e22c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 37e22c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -263610,15 +263610,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e180 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 927c50 │ │ │ │ + bl 927c00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d0c0 │ │ │ │ b 37e1bc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 37e208 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr #26 │ │ │ │ @@ -263636,15 +263636,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 37e354 │ │ │ │ @@ -263668,15 +263668,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 27eb9c <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r2, [pc, #72] @ 37e358 │ │ │ │ ldr r3, [pc, #60] @ 37e350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263688,15 +263688,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, ip, fp, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, r5, r8, lsl #18 │ │ │ │ + @ instruction: 0x008528b8 │ │ │ │ smlatteq r8, r4, sl, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -263715,29 +263715,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 27ec2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, r5 │ │ │ │ bne 37e454 │ │ │ │ ldr r2, [pc, #388] @ 37e590 │ │ │ │ ldr r3, [pc, #380] @ 37e58c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -263802,15 +263802,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 927c50 │ │ │ │ + bl 927c00 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 27d0c0 │ │ │ │ b 37e404 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -263826,23 +263826,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 37e5a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37e538 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r8, r8, r9, sl │ │ │ │ - addeq r2, r5, ip, ror r6 │ │ │ │ - addeq r2, r5, r8, ror r4 │ │ │ │ - umullseq r3, ip, r4, r7 │ │ │ │ + addeq r2, r5, ip, lsr #12 │ │ │ │ + addeq r2, r5, r8, lsr #8 │ │ │ │ + addseq r3, ip, r4, asr #14 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37e674 │ │ │ │ @@ -263852,23 +263852,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 37e628 │ │ │ │ mov r1, r7 │ │ │ │ bl 658478 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -263907,24 +263907,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ bl 65858c │ │ │ │ bl 27f3b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #72] @ 37e740 │ │ │ │ ldr r3, [pc, #64] @ 37e73c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263956,15 +263956,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ ldr r3, [pc, #256] @ 37e890 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -263993,15 +263993,15 @@ │ │ │ │ bl 27eb9c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 37e864 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r2, [pc, #116] @ 37e898 │ │ │ │ ldr r3, [pc, #100] @ 37e88c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264023,20 +264023,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabbeq r8, ip, r6, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r2, r5, r8, lsr #9 │ │ │ │ - addeq r2, r5, r0, lsr r4 │ │ │ │ + addeq r2, r5, r8, asr r4 │ │ │ │ + addeq r2, r5, r0, ror #7 │ │ │ │ ldrdeq sl, [r8, -r0] │ │ │ │ - addseq r3, ip, r8, lsl #9 │ │ │ │ - addeq r2, r5, r8, ror r1 │ │ │ │ - addeq r2, r5, r4, lsr #7 │ │ │ │ + addseq r3, ip, r8, lsr r4 │ │ │ │ + addeq r2, r5, r8, lsr #2 │ │ │ │ + addeq r2, r5, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 37e9e4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -264046,25 +264046,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56ac8 │ │ │ │ + bl b56a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e930 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37e974 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 37e9ec │ │ │ │ @@ -264081,50 +264081,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 37e9f0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 37e9f4 │ │ │ │ ldr r1, [pc, #108] @ 37e9f8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #84] @ 37e9fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 37e92c │ │ │ │ ldr ip, [pc, #64] @ 37ea00 │ │ │ │ ldr r1, [pc, #64] @ 37ea04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 37ea08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37e930 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0108a4bc │ │ │ │ - addseq r3, ip, ip, ror r3 │ │ │ │ - addeq r6, r3, r0, lsr #14 │ │ │ │ - addeq sl, lr, ip, ror r8 │ │ │ │ - addeq r2, r5, r4, lsr #5 │ │ │ │ - umulleq r2, r5, r4, r2 │ │ │ │ - addeq r2, r5, r4, lsr #32 │ │ │ │ + addseq r3, ip, ip, lsr #6 │ │ │ │ + ldrdeq r6, [r3], r0 │ │ │ │ + addeq sl, lr, ip, lsr #16 │ │ │ │ + addeq r2, r5, r4, asr r2 │ │ │ │ + addeq r2, r5, r4, asr #4 │ │ │ │ + ldrdeq r1, [r5], r4 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 37eae0 │ │ │ │ @@ -264134,30 +264134,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b56000 │ │ │ │ + bl b55fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ea98 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b9982c │ │ │ │ + bl b997dc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 37eae8 │ │ │ │ ldr r3, [pc, #64] @ 37eae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264190,28 +264190,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ebb0 │ │ │ │ ldr r2, [pc, #536] @ 37ed8c │ │ │ │ ldr r3, [pc, #528] @ 37ed88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264228,15 +264228,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b65d90 │ │ │ │ + bl b65d40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eca8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 37ec18 │ │ │ │ ldr r3, [pc, #424] @ 37ed90 │ │ │ │ @@ -264245,23 +264245,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 37ed9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 27d0c0 │ │ │ │ b 37eb6c │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b65d90 │ │ │ │ + bl b65d40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ecd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 37ebe0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -264295,82 +264295,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 37edb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 37edb8 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ec0c │ │ │ │ ldr r3, [pc, #220] @ 37edbc │ │ │ │ ldr ip, [pc, #220] @ 37edc0 │ │ │ │ ldr r1, [pc, #220] @ 37edc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ec0c │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl b657e0 │ │ │ │ + bl b65790 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ec0c │ │ │ │ ldr r3, [pc, #152] @ 37edc8 │ │ │ │ ldr ip, [pc, #152] @ 37edcc │ │ │ │ ldr r1, [pc, #152] @ 37edd0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37ec0c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 37edd4 │ │ │ │ ldr r1, [pc, #108] @ 37edd8 │ │ │ │ ldr r0, [pc, #108] @ 37eddc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatteq r8, r4, r2, sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r8, r0, r2, sl │ │ │ │ - addseq r3, ip, ip, lsl #2 │ │ │ │ - addeq r2, r5, r4, lsr #3 │ │ │ │ - strdeq r1, [r5], r4 │ │ │ │ + ldrheq r3, [ip], ip │ │ │ │ + addeq r2, r5, r4, asr r1 │ │ │ │ + addeq r1, r5, r4, lsr #27 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - addseq r3, ip, r8, rrx │ │ │ │ + addseq r3, ip, r8, lsl r0 │ │ │ │ + addeq r2, r5, r0, lsl r0 │ │ │ │ addeq r2, r5, r0, rrx │ │ │ │ - strheq r2, [r5], r0 │ │ │ │ - ldrdeq r1, [r5], ip │ │ │ │ - addseq r3, ip, ip, lsr r0 │ │ │ │ - addeq r1, r5, r0, lsr #26 │ │ │ │ + addeq r1, r5, ip, lsl #31 │ │ │ │ + addseq r2, ip, ip, ror #31 │ │ │ │ + ldrdeq r1, [r5], r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r3, ip, r0, lsl r0 │ │ │ │ - ldrdeq r1, [r5], ip │ │ │ │ - addeq r1, r5, r0, lsl #26 │ │ │ │ addseq r2, ip, r0, asr #31 │ │ │ │ - addeq r2, r5, ip, lsr #32 │ │ │ │ + addeq r1, r5, ip, lsl #31 │ │ │ │ @ instruction: 0x00851cb0 │ │ │ │ - addseq r2, ip, ip, lsl #31 │ │ │ │ - addeq r1, r5, r4, lsl #31 │ │ │ │ - umulleq r1, r5, r8, pc @ │ │ │ │ + addseq r2, ip, r0, ror pc │ │ │ │ + ldrdeq r1, [r5], ip │ │ │ │ + addeq r1, r5, r0, ror #24 │ │ │ │ + addseq r2, ip, ip, lsr pc │ │ │ │ + addeq r1, r5, r4, lsr pc │ │ │ │ + addeq r1, r5, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 37f074 │ │ │ │ mov r6, r1 │ │ │ │ @@ -264383,27 +264383,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54738 │ │ │ │ + bl b546e8 │ │ │ │ cmp r0, r4 │ │ │ │ beq 37eec8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37efd8 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264417,18 +264417,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl b549e8 │ │ │ │ + bl b54998 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #424] @ 37f088 │ │ │ │ ldr r3, [pc, #404] @ 37f078 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264446,15 +264446,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37eebc │ │ │ │ ldr r1, [pc, #332] @ 37f08c │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -264487,21 +264487,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 37eebc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 927c50 │ │ │ │ + bl 927c00 │ │ │ │ b 37eebc │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55ca4 │ │ │ │ + bl b55c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37eebc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 37eebc │ │ │ │ @@ -264517,39 +264517,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37eebc │ │ │ │ ldr r5, [pc, #76] @ 37f0a4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37ee8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 37efbc │ │ │ │ ldr r5, [pc, #60] @ 37f0a8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37f010 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r8, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, ip, ip, asr lr │ │ │ │ - addeq r1, r5, ip, asr pc │ │ │ │ - addeq r1, r5, ip, lsr fp │ │ │ │ + addseq r2, ip, ip, lsl #28 │ │ │ │ + addeq r1, r5, ip, lsl #30 │ │ │ │ + addeq r1, r5, ip, ror #21 │ │ │ │ tsteq r8, r4, lsl pc │ │ │ │ - addeq r1, r5, r0, lsl #29 │ │ │ │ - addeq r1, r5, ip, asr lr │ │ │ │ - addeq r1, r5, r0, asr #27 │ │ │ │ - addseq r2, ip, ip, asr #25 │ │ │ │ - strdeq fp, [r3], r8 │ │ │ │ - addeq r1, r5, ip, lsr #19 │ │ │ │ - addseq r0, r2, r4, asr #26 │ │ │ │ - addseq r0, r2, r0, lsr sp │ │ │ │ + addeq r1, r5, r0, lsr lr │ │ │ │ + addeq r1, r5, ip, lsl #28 │ │ │ │ + addeq r1, r5, r0, ror sp │ │ │ │ + addseq r2, ip, ip, ror ip │ │ │ │ + addeq fp, r3, r8, lsr #21 │ │ │ │ + addeq r1, r5, ip, asr r9 │ │ │ │ + @ instruction: 0x00920cf4 │ │ │ │ + addseq r0, r2, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 37f2a4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -264559,24 +264559,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, r7 │ │ │ │ bne 37f164 │ │ │ │ ldr r2, [pc, #388] @ 37f2ac │ │ │ │ ldr r3, [pc, #380] @ 37f2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264607,15 +264607,15 @@ │ │ │ │ beq 37f1c0 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 927c50 │ │ │ │ + bl 927c00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 27d0c0 │ │ │ │ b 37f120 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -264688,25 +264688,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56ac8 │ │ │ │ + bl b56a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f350 │ │ │ │ ldr r2, [pc, #176] @ 37f3e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 37f3d4 │ │ │ │ @@ -264747,15 +264747,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 37f350 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ tsteq r8, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r2, ip, r4, r9 │ │ │ │ + addseq r2, ip, r4, asr #18 │ │ │ │ @ instruction: 0x01089a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 37f4f4 │ │ │ │ @@ -264766,15 +264766,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 37f4fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -264786,15 +264786,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b56ac8 │ │ │ │ + bl b56a78 │ │ │ │ ldr r2, [pc, #120] @ 37f500 │ │ │ │ ldr r3, [pc, #108] @ 37f4f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264818,15 +264818,15 @@ │ │ │ │ b 37f460 │ │ │ │ mov ip, #4 │ │ │ │ b 37f460 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ smlatteq r8, ip, r9, r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, ip, lr, lsl #17 │ │ │ │ + addseq r2, ip, lr, lsr r8 │ │ │ │ tsteq r8, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 37f638 │ │ │ │ @@ -264837,25 +264837,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56ac8 │ │ │ │ + bl b56a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f5a4 │ │ │ │ ldr r2, [pc, #188] @ 37f640 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 37f634 │ │ │ │ @@ -264899,15 +264899,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 37f5a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, ip, ip, asr #14 │ │ │ │ + @ instruction: 0x009c26fc │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 37f75c │ │ │ │ @@ -264918,15 +264918,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 37f764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -264938,15 +264938,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b56ac8 │ │ │ │ + bl b56a78 │ │ │ │ ldr r2, [pc, #128] @ 37f768 │ │ │ │ ldr r3, [pc, #116] @ 37f760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264972,15 +264972,15 @@ │ │ │ │ b 37f6c0 │ │ │ │ mov ip, #1 │ │ │ │ b 37f6c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ smlabbeq r8, ip, r7, r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, ip, fp, lsr r6 │ │ │ │ + addseq r2, ip, fp, ror #11 │ │ │ │ tsteq r8, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 37f888 │ │ │ │ @@ -264991,35 +264991,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f814 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 37f890 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f858 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7bc98 │ │ │ │ + bl b7bc48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37f864 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #120] @ 37f894 │ │ │ │ ldr r3, [pc, #108] @ 37f88c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265034,28 +265034,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b7b9ac │ │ │ │ + bl b7b95c │ │ │ │ b 37f80c │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 927c50 │ │ │ │ + bl 927c00 │ │ │ │ b 37f80c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, ror #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r5, r4, asr #12 │ │ │ │ + strdeq r1, [r5], r4 │ │ │ │ ldrdeq r9, [r8, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 37f960 │ │ │ │ @@ -265065,30 +265065,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ec2c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7bb0c │ │ │ │ + bl b7babc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r2, [pc, #72] @ 37f968 │ │ │ │ ldr r3, [pc, #64] @ 37f964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265104,25 +265104,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r9, [r8, -r4] │ │ │ │ ldr r1, [pc, #4] @ 37f978 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9335e8 │ │ │ │ - @ instruction: 0x008514bc │ │ │ │ + b 933598 │ │ │ │ + addeq r1, r5, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl b2f710 │ │ │ │ + bl b2f6c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -265140,27 +265140,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b31b90 │ │ │ │ + bl b31b40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fa40 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl b2f710 │ │ │ │ + bl b2f6c0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 37fa90 │ │ │ │ ldr r3, [pc, #64] @ 37fa8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -265184,29 +265184,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b31b90 │ │ │ │ + b b31b40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 37fb44 │ │ │ │ ldr r2, [pc, #92] @ 37fb60 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -265227,16 +265227,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 37fb64 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27e8f0 │ │ │ │ - addeq r1, r5, r8, lsr r3 │ │ │ │ addeq r1, r5, r8, ror #5 │ │ │ │ + umulleq r1, r5, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 37fc04 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 37fc08 │ │ │ │ @@ -265245,40 +265245,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fbe4 │ │ │ │ - bl 9b1ef8 │ │ │ │ + bl 9b1ea8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9f1b74 │ │ │ │ + b 9f1b24 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, ip, r0, ror r1 │ │ │ │ - addeq r4, r6, r4, ror r6 │ │ │ │ - addeq r5, r3, r0, lsr r5 │ │ │ │ + addseq r2, ip, r0, lsr #2 │ │ │ │ + addeq r4, r6, r4, lsr #12 │ │ │ │ + addeq r5, r3, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 37fd7c │ │ │ │ mov r5, r1 │ │ │ │ @@ -265287,15 +265287,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 927c3c │ │ │ │ + bl 927bec │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ec2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -265334,15 +265334,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 27eb9c <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r2, [pc, #124] @ 37fd94 │ │ │ │ ldr r3, [pc, #100] @ 37fd80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265364,22 +265364,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabteq r8, r0, r1, r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, ip, ip, asr #32 │ │ │ │ + @ instruction: 0x009c1ffc │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ addeq r1, r5, r4, asr #32 │ │ │ │ - umulleq r1, r5, r4, r0 │ │ │ │ - addeq r1, r5, r8, lsl #3 │ │ │ │ + addeq r1, r5, r8, lsr r1 │ │ │ │ ldrdeq r9, [r8, -ip] │ │ │ │ - umullseq r1, ip, r4, pc @ │ │ │ │ - addeq r0, r5, ip, lsl #31 │ │ │ │ - addeq r0, r5, r0, lsr #31 │ │ │ │ + addseq r1, ip, r4, asr #30 │ │ │ │ + addeq r0, r5, ip, lsr pc │ │ │ │ + addeq r0, r5, r0, asr pc │ │ │ │ │ │ │ │ 0037fda4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -265428,15 +265428,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -265446,22 +265446,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 37fe80 │ │ │ │ - addseq r1, ip, r0, lsr #29 │ │ │ │ - addeq r1, r5, r4, asr #32 │ │ │ │ - addeq r0, r5, ip, lsl #23 │ │ │ │ - addseq r1, ip, ip, asr #28 │ │ │ │ - addeq r0, r5, r8, asr #31 │ │ │ │ + addseq r1, ip, r0, asr lr │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ addeq r0, r5, ip, lsr fp │ │ │ │ + @ instruction: 0x009c1dfc │ │ │ │ + addeq r0, r5, r8, ror pc │ │ │ │ + addeq r0, r5, ip, ror #21 │ │ │ │ │ │ │ │ 0037fee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -265505,15 +265505,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 380004 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 932f44 │ │ │ │ + bl 932ef4 │ │ │ │ ldr r2, [pc, #84] @ 380008 │ │ │ │ ldr r3, [pc, #64] @ 37fff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265526,15 +265526,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r8, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r0, r5, r4, asr #24 │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ tsteq r8, r4, ror #28 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ │ │ │ │ 0038000c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -265543,80 +265543,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 380064 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 380070 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932f44 │ │ │ │ + b 932ef4 │ │ │ │ ldr r2, [pc, #40] @ 380094 │ │ │ │ add r2, pc, r2 │ │ │ │ b 38004c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec934 │ │ │ │ + bl 9ec8e4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 38004c │ │ │ │ - bl 9c225c │ │ │ │ + bl 9c220c │ │ │ │ mov r2, r0 │ │ │ │ b 38004c │ │ │ │ - addseq pc, r0, r4, lsr #17 │ │ │ │ + addseq pc, r0, r4, asr r8 @ │ │ │ │ │ │ │ │ 00380098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 38012c │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3800fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec5d8 │ │ │ │ + bl 9ec588 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 380108 │ │ │ │ ldr r3, [pc, #76] @ 380130 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932f44 │ │ │ │ + b 932ef4 │ │ │ │ ldr r2, [pc, #48] @ 380134 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3800dc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec934 │ │ │ │ + bl 9ec8e4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3800dc │ │ │ │ - bl 9c225c │ │ │ │ + bl 9c220c │ │ │ │ mov r2, r0 │ │ │ │ b 3800dc │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq pc, r0, ip, lsl #16 │ │ │ │ + @ instruction: 0x0090f7bc │ │ │ │ │ │ │ │ 00380138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3801b0 │ │ │ │ @@ -265628,33 +265628,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 38018c │ │ │ │ ldr r3, [pc, #68] @ 3801b4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932f44 │ │ │ │ + b 932ef4 │ │ │ │ ldr r2, [pc, #48] @ 3801b8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 380168 │ │ │ │ ldr r3, [pc, #40] @ 3801bc │ │ │ │ ldr r1, [pc, #40] @ 3801c0 │ │ │ │ ldr r0, [pc, #40] @ 3801c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3801c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatbeq r8, r0, ip, r8 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addseq pc, r0, r8, lsl #15 │ │ │ │ - addseq r1, ip, r0, ror #22 │ │ │ │ - addeq r0, r5, ip, asr #16 │ │ │ │ - addeq r0, r5, r4, lsr sp │ │ │ │ + addseq pc, r0, r8, lsr r7 @ │ │ │ │ + addseq r1, ip, r0, lsl fp │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ + addeq r0, r5, r4, ror #25 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 003801cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265667,22 +265667,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 380220 │ │ │ │ ldr r3, [pc, #36] @ 380228 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932f44 │ │ │ │ + b 932ef4 │ │ │ │ ldr r2, [pc, #16] @ 38022c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3801fc │ │ │ │ bl 27fc18 │ │ │ │ tsteq r8, ip, lsl #24 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0x0090f6f4 │ │ │ │ + addseq pc, r0, r4, lsr #13 │ │ │ │ │ │ │ │ 00380230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -265702,15 +265702,15 @@ │ │ │ │ beq 380320 │ │ │ │ ldr r3, [pc, #168] @ 38032c │ │ │ │ ldr r1, [pc, #168] @ 380330 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 932f44 │ │ │ │ + bl 932ef4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3802cc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -265720,94 +265720,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 380334 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 932294 │ │ │ │ + bl 932244 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3802a4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27fc18 │ │ │ │ - addeq fp, r7, r8, ror #22 │ │ │ │ + addeq fp, r7, r8, lsl fp │ │ │ │ smlabbeq r8, ip, fp, r8 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq r0, r5, r8, ror #24 │ │ │ │ - addeq ip, pc, r4, lsl #14 │ │ │ │ + addeq r0, r5, r8, lsl ip │ │ │ │ + @ instruction: 0x008fc6b4 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 380348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq ip, r6, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3803bc │ │ │ │ ldr r2, [pc, #88] @ 3803c0 │ │ │ │ ldr r1, [pc, #88] @ 3803c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #60] @ 3803c8 │ │ │ │ ldr r3, [pc, #60] @ 3803cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c1abc │ │ │ │ - addeq r4, r3, r0, ror sp │ │ │ │ - addeq r4, r3, r8, lsl #27 │ │ │ │ + addseq r1, ip, ip, ror #20 │ │ │ │ + addeq r4, r3, r0, lsr #26 │ │ │ │ + addeq r4, r3, r8, lsr sp │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 380484 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr ip, [pc, #136] @ 380488 │ │ │ │ ldr r2, [pc, #136] @ 38048c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380434 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 380454 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -265826,17 +265826,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r1, r5, r8, r0 │ │ │ │ - addseq r1, ip, r8, lsr #20 │ │ │ │ - addeq r1, r5, r8, lsl #1 │ │ │ │ + addeq r1, r5, r8, asr #32 │ │ │ │ + @ instruction: 0x009c19d8 │ │ │ │ + addeq r1, r5, r8, lsr r0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3804f0 │ │ │ │ ldr r2, [pc, #68] @ 3804f4 │ │ │ │ @@ -265844,26 +265844,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, r8, ror r9 │ │ │ │ - ldrdeq r0, [r5], r4 │ │ │ │ - addeq r0, r5, r0, asr #31 │ │ │ │ + addseq r1, ip, r8, lsr #18 │ │ │ │ + addeq r0, r5, r4, lsl #31 │ │ │ │ + addeq r0, r5, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 380584 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 380588 │ │ │ │ @@ -265871,15 +265871,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ beq 380558 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -265890,133 +265890,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, ip, ip, lsl #18 │ │ │ │ - addeq r0, r5, r8, ror #30 │ │ │ │ - addeq r0, r5, r4, asr pc │ │ │ │ + @ instruction: 0x009c18bc │ │ │ │ + addeq r0, r5, r8, lsl pc │ │ │ │ + addeq r0, r5, r4, lsl #30 │ │ │ │ │ │ │ │ 00380590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 380654 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r8, [pc, #148] @ 380658 │ │ │ │ ldr r2, [pc, #148] @ 38065c │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 380660 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 380614 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92afb4 │ │ │ │ + b 92af64 │ │ │ │ ldr r6, [pc, #72] @ 380664 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r2, [pc, #56] @ 380668 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92afb4 │ │ │ │ - ldrdeq r0, [r5], r8 │ │ │ │ - addseq r1, ip, r4, ror #16 │ │ │ │ - @ instruction: 0x00850ebc │ │ │ │ - tsteq r7, r0, lsl #12 │ │ │ │ - addeq r0, r5, r4, lsl #29 │ │ │ │ + b 92af64 │ │ │ │ addeq r0, r5, r8, lsl #29 │ │ │ │ + addseq r1, ip, r4, lsl r8 │ │ │ │ + addeq r0, r5, ip, ror #28 │ │ │ │ + tsteq r7, r0, lsl #12 │ │ │ │ + addeq r0, r5, r4, lsr lr │ │ │ │ + addeq r0, r5, r8, lsr lr │ │ │ │ │ │ │ │ 0038066c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 380738 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r8, [pc, #156] @ 38073c │ │ │ │ ldr r2, [pc, #156] @ 380740 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 380744 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3806f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92afb4 │ │ │ │ + b 92af64 │ │ │ │ ldr r6, [pc, #72] @ 380748 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r2, [pc, #56] @ 38074c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92afb4 │ │ │ │ - strdeq r0, [r5], ip │ │ │ │ - addseq r1, ip, r8, lsl #15 │ │ │ │ - addeq r0, r5, r8, ror #27 │ │ │ │ + b 92af64 │ │ │ │ + addeq r0, r5, ip, lsr #27 │ │ │ │ + addseq r1, ip, r8, lsr r7 │ │ │ │ + umulleq r0, r5, r8, sp │ │ │ │ tsteq r7, r4, lsr #10 │ │ │ │ - addeq r0, r5, r0, lsr #27 │ │ │ │ - addeq r0, r5, r4, lsr #27 │ │ │ │ + addeq r0, r5, r0, asr sp │ │ │ │ + addeq r0, r5, r4, asr sp │ │ │ │ │ │ │ │ 00380750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 38090c │ │ │ │ @@ -266032,24 +266032,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3808c8 │ │ │ │ ldr r7, [pc, #372] @ 380918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 38091c │ │ │ │ ldr r1, [pc, #360] @ 380920 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #336] @ 380924 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -266061,28 +266061,28 @@ │ │ │ │ beq 380850 │ │ │ │ ldr r5, [pc, #288] @ 380928 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 380894 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92b01c │ │ │ │ + bl 92afcc │ │ │ │ ldr r2, [pc, #264] @ 38092c │ │ │ │ ldr r3, [pc, #236] @ 380914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 380908 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 93167c │ │ │ │ + b 93162c │ │ │ │ ldr r2, [pc, #216] @ 380930 │ │ │ │ ldr r3, [pc, #184] @ 380914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -266096,55 +266096,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 380934 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r2, [pc, #136] @ 380938 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r0, [r5] │ │ │ │ b 380814 │ │ │ │ ldr r4, [pc, #108] @ 38093c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr r3, [pc, #96] @ 380940 │ │ │ │ ldr r2, [pc, #96] @ 380944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 38079c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, ror r4 │ │ │ │ smlabbeq r8, r4, r6, r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r1, ip, r0, lsl #13 │ │ │ │ - addeq r4, r3, r8, lsr #18 │ │ │ │ - addeq r4, r3, r0, asr #18 │ │ │ │ + addseq r1, ip, r0, lsr r6 │ │ │ │ + ldrdeq r4, [r3], r8 │ │ │ │ + strdeq r4, [r3], r0 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0x011753dc │ │ │ │ ldrdeq r8, [r8, -r0] │ │ │ │ @ instruction: 0x0108859c │ │ │ │ - addeq r0, r5, r4, lsl #24 │ │ │ │ - addeq r0, r5, r8, lsl #24 │ │ │ │ - ldrdeq r0, [r5], r4 │ │ │ │ - addseq r1, ip, r8, asr #10 │ │ │ │ - addeq r0, r5, r8, asr #23 │ │ │ │ + @ instruction: 0x00850bb4 │ │ │ │ + @ instruction: 0x00850bb8 │ │ │ │ + addeq r0, r5, r4, lsl #23 │ │ │ │ + @ instruction: 0x009c14f8 │ │ │ │ + addeq r0, r5, r8, ror fp │ │ │ │ │ │ │ │ 00380948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3809cc │ │ │ │ @@ -266153,37 +266153,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380984 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92afb4 │ │ │ │ + b 92af64 │ │ │ │ ldr r6, [pc, #68] @ 3809d0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr ip, [pc, #56] @ 3809d4 │ │ │ │ ldr r2, [pc, #56] @ 3809d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92afb4 │ │ │ │ + b 92af64 │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ - addeq r0, r5, r8, lsl fp │ │ │ │ - addseq r1, ip, ip, lsl #9 │ │ │ │ - addeq r0, r5, r0, lsl fp │ │ │ │ + addeq r0, r5, r8, asr #21 │ │ │ │ + addseq r1, ip, ip, lsr r4 │ │ │ │ + addeq r0, r5, r0, asr #21 │ │ │ │ │ │ │ │ 003809dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380a60 │ │ │ │ @@ -266192,37 +266192,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380a18 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92b01c │ │ │ │ + b 92afcc │ │ │ │ ldr r6, [pc, #68] @ 380a64 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr ip, [pc, #56] @ 380a68 │ │ │ │ ldr r2, [pc, #56] @ 380a6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92b01c │ │ │ │ + b 92afcc │ │ │ │ tsteq r7, ip, ror #3 │ │ │ │ - addeq r0, r5, r4, lsl #21 │ │ │ │ - @ instruction: 0x009c13f8 │ │ │ │ - addeq r0, r5, ip, ror sl │ │ │ │ + addeq r0, r5, r4, lsr sl │ │ │ │ + addseq r1, ip, r8, lsr #7 │ │ │ │ + addeq r0, r5, ip, lsr #20 │ │ │ │ │ │ │ │ 00380a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380af4 │ │ │ │ @@ -266231,52 +266231,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380aac │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c20c │ │ │ │ + b 92c1bc │ │ │ │ ldr r6, [pc, #68] @ 380af8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931ee4 │ │ │ │ + bl 931e94 │ │ │ │ ldr ip, [pc, #56] @ 380afc │ │ │ │ ldr r2, [pc, #56] @ 380b00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c20c │ │ │ │ + b 92c1bc │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ - strdeq r0, [r5], r0 @ │ │ │ │ - addseq r1, ip, r4, ror #6 │ │ │ │ - addeq r0, r5, r8, ror #19 │ │ │ │ + addeq r0, r5, r0, lsr #19 │ │ │ │ + addseq r1, ip, r4, lsl r3 │ │ │ │ + umulleq r0, r5, r8, r9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 380b80 │ │ │ │ ldr r2, [pc, #96] @ 380b84 │ │ │ │ ldr r1, [pc, #96] @ 380b88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 380b8c │ │ │ │ ldr r3, [pc, #68] @ 380b90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -266285,58 +266285,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, r4, asr r3 │ │ │ │ - umulleq r4, r3, r8, r5 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ + addseq r1, ip, r4, lsl #6 │ │ │ │ + addeq r4, r3, r8, asr #10 │ │ │ │ + addeq r3, r6, ip, lsl #13 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - umulleq r0, r5, r0, r9 │ │ │ │ + addeq r0, r5, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380c08 │ │ │ │ ldr r2, [pc, #92] @ 380c0c │ │ │ │ ldr r1, [pc, #92] @ 380c10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 380c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #64] @ 380c18 │ │ │ │ ldr r3, [pc, #64] @ 380c1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, ip, asr #5 │ │ │ │ - addeq r4, r3, r4, lsl #10 │ │ │ │ - addeq fp, r8, ip, ror r8 │ │ │ │ + addseq r1, ip, ip, ror r2 │ │ │ │ + @ instruction: 0x008344b4 │ │ │ │ + addeq fp, r8, ip, lsr #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 380c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq fp, r6, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 380d70 │ │ │ │ ldr r6, [pc, #292] @ 380d74 │ │ │ │ @@ -266347,23 +266347,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 380cb8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 380ce4 │ │ │ │ @@ -266409,29 +266409,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 380d84 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27ce20 │ │ │ │ - addseq r1, ip, ip, lsr #4 │ │ │ │ - strdeq r1, [r4], ip │ │ │ │ - addeq r1, r4, r0, lsl lr │ │ │ │ - addeq ip, r4, r4, lsl r5 │ │ │ │ - @ instruction: 0x008507b4 │ │ │ │ - addeq r0, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x009c11dc │ │ │ │ + addeq r1, r4, ip, lsr #27 │ │ │ │ + addeq r1, r4, r0, asr #27 │ │ │ │ + addeq ip, r4, r4, asr #9 │ │ │ │ + addeq r0, r5, r4, ror #14 │ │ │ │ + addeq r0, r5, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 380df0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380dd8 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -266440,44 +266440,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 380df4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9312ec │ │ │ │ - addeq r1, r4, ip, asr #25 │ │ │ │ + b 93129c │ │ │ │ + addeq r1, r4, ip, ror ip │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 380e58 │ │ │ │ ldr r2, [pc, #72] @ 380e5c │ │ │ │ ldr r1, [pc, #72] @ 380e60 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, r4, rrx │ │ │ │ - addeq r4, r3, r8, lsr #5 │ │ │ │ - addeq r3, r6, ip, ror #7 │ │ │ │ + addseq r1, ip, r4, lsl r0 │ │ │ │ + addeq r4, r3, r8, asr r2 │ │ │ │ + umulleq r3, r6, ip, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 380f34 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266487,54 +266487,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 380f3c │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 380f14 │ │ │ │ ldr r3, [pc, #128] @ 380f40 │ │ │ │ ldr r9, [pc, #128] @ 380f44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a9a414 │ │ │ │ + bl a9a3c4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 380ed8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r1, ip, r0 │ │ │ │ - ldrdeq r1, [r4], r0 │ │ │ │ - @ instruction: 0x00841bbc │ │ │ │ - addseq lr, r0, ip, asr #20 │ │ │ │ - addeq r0, r5, ip, lsr #12 │ │ │ │ + @ instruction: 0x009c0fb0 │ │ │ │ + addeq r1, r4, r0, lsl #23 │ │ │ │ + addeq r1, r4, ip, ror #22 │ │ │ │ + @ instruction: 0x0090e9fc │ │ │ │ + ldrdeq r0, [r5], ip │ │ │ │ │ │ │ │ 00380f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 381050 │ │ │ │ @@ -266545,30 +266545,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 92a434 │ │ │ │ + bl 92a3e4 │ │ │ │ ldr r1, [pc, #200] @ 38105c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38101c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 381060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a434 │ │ │ │ + bl 92a3e4 │ │ │ │ ldr r1, [pc, #164] @ 381064 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381034 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 381068 │ │ │ │ ldr r3, [pc, #112] @ 381054 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -266586,29 +266586,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 38106c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ b 380fac │ │ │ │ ldr r1, [pc, #52] @ 381070 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9312ec │ │ │ │ + bl 93129c │ │ │ │ b 380fd8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01087e90 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, r4, ip, ror r8 │ │ │ │ - addeq r1, r4, r0, ror #21 │ │ │ │ - addeq r0, r5, r8, ror #10 │ │ │ │ - @ instruction: 0x00841ab4 │ │ │ │ + addeq r7, r4, ip, lsr #16 │ │ │ │ + umulleq r1, r4, r0, sl │ │ │ │ + addeq r0, r5, r8, lsl r5 │ │ │ │ + addeq r1, r4, r4, ror #20 │ │ │ │ tsteq r8, r4, lsl lr │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00381074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -266620,27 +266620,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3810dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 932294 │ │ │ │ + bl 932244 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r0, r5, r4, r4 │ │ │ │ - addeq ip, r4, r0, asr r6 │ │ │ │ + addeq r0, r5, r4, asr #8 │ │ │ │ + addeq ip, r4, r0, lsl #12 │ │ │ │ │ │ │ │ 003810e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381154 │ │ │ │ @@ -266650,32 +266650,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #56] @ 381160 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36cbb8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, ip, ror sp │ │ │ │ - @ instruction: 0x00833fb0 │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ - addeq r0, r5, r0, lsl #8 │ │ │ │ + addseq r0, ip, ip, lsr #26 │ │ │ │ + addeq r3, r3, r0, ror #30 │ │ │ │ + addeq r3, r6, r4, lsr #1 │ │ │ │ + @ instruction: 0x008503b0 │ │ │ │ │ │ │ │ 00381164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3811bc │ │ │ │ @@ -266685,56 +266685,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #28] @ 3811c8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36cbb8 │ │ │ │ - @ instruction: 0x009c0cf8 │ │ │ │ - addeq r3, r3, r4, lsr pc │ │ │ │ - addeq r3, r6, r8, ror r0 │ │ │ │ - addeq r0, r5, ip, ror r3 │ │ │ │ + addseq r0, ip, r8, lsr #25 │ │ │ │ + addeq r3, r3, r4, ror #29 │ │ │ │ + addeq r3, r6, r8, lsr #32 │ │ │ │ + addeq r0, r5, ip, lsr #6 │ │ │ │ │ │ │ │ 003811cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 381294 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #152] @ 381298 │ │ │ │ ldr r1, [pc, #152] @ 38129c │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #128] @ 3812a0 │ │ │ │ ldr r1, [pc, #128] @ 3812a4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #96] @ 3812a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36caf8 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266748,20 +266748,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r0, ip, ip, lsl #25 │ │ │ │ - addeq r1, r4, r4, asr r8 │ │ │ │ - addeq r1, r4, r8, ror #16 │ │ │ │ - addeq r3, r3, r0, lsr #29 │ │ │ │ - addeq r2, r6, r4, ror #31 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ + addseq r0, ip, ip, lsr ip │ │ │ │ + addeq r1, r4, r4, lsl #16 │ │ │ │ + addeq r1, r4, r8, lsl r8 │ │ │ │ + addeq r3, r3, r0, asr lr │ │ │ │ + umulleq r2, r6, r4, pc @ │ │ │ │ + addeq r0, r5, ip, lsl #5 │ │ │ │ │ │ │ │ 003812ac : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266790,44 +266790,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381360 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ b 381320 │ │ │ │ ldr r3, [pc, #28] @ 381398 │ │ │ │ ldr r1, [pc, #28] @ 38139c │ │ │ │ ldr r0, [pc, #28] @ 3813a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009c0afc │ │ │ │ - @ instruction: 0x008501b0 │ │ │ │ - addeq r0, r5, r0, asr #3 │ │ │ │ + addseq r0, ip, ip, lsr #21 │ │ │ │ + addeq r0, r5, r0, ror #2 │ │ │ │ + addeq r0, r5, r0, ror r1 │ │ │ │ │ │ │ │ 003813a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -266848,46 +266848,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381448 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ b 381400 │ │ │ │ ldr r3, [pc, #28] @ 381480 │ │ │ │ ldr r1, [pc, #28] @ 381484 │ │ │ │ ldr r0, [pc, #28] @ 381488 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r0, ip, r4, lsl sl │ │ │ │ - addeq r0, r5, r8, asr #1 │ │ │ │ - ldrdeq r0, [r5], r8 │ │ │ │ + addseq r0, ip, r4, asr #19 │ │ │ │ + addeq r0, r5, r8, ror r0 │ │ │ │ + addeq r0, r5, r8, lsl #1 │ │ │ │ │ │ │ │ 0038148c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3814e8 │ │ │ │ @@ -266897,26 +266897,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #32] @ 3814f4 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c8e4 │ │ │ │ - @ instruction: 0x009c09d0 │ │ │ │ - addeq r3, r3, ip, lsl #24 │ │ │ │ - addeq r2, r6, r0, asr sp │ │ │ │ - addeq r0, r5, r4, asr r0 │ │ │ │ + addseq r0, ip, r0, lsl #19 │ │ │ │ + @ instruction: 0x00833bbc │ │ │ │ + addeq r2, r6, r0, lsl #26 │ │ │ │ + addeq r0, r5, r4 │ │ │ │ │ │ │ │ 003814f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 38157c │ │ │ │ @@ -266929,33 +266929,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #32] @ 381588 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36ccf0 │ │ │ │ - addseq r0, ip, r8, ror #18 │ │ │ │ - addeq r3, r3, r8, lsr #23 │ │ │ │ - addeq r2, r6, ip, ror #25 │ │ │ │ - addeq pc, r4, r4, asr #31 │ │ │ │ + addseq r0, ip, r8, lsl r9 │ │ │ │ + addeq r3, r3, r8, asr fp │ │ │ │ + umulleq r2, r6, ip, ip │ │ │ │ + addeq pc, r4, r4, ror pc @ │ │ │ │ │ │ │ │ 0038158c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -266980,17 +266980,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 38160c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umullseq r0, ip, r0, r8 │ │ │ │ - addeq pc, r4, r4, asr #30 │ │ │ │ - addeq pc, r4, r0, ror pc @ │ │ │ │ + addseq r0, ip, r0, asr #16 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r0, lsr #30 │ │ │ │ │ │ │ │ 00381610 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 381634 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -267007,17 +267007,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 381670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r0, ip, ip, lsr #16 │ │ │ │ - addeq pc, r4, r0, ror #29 │ │ │ │ - addeq pc, r4, ip, lsr #30 │ │ │ │ + @ instruction: 0x009c07dc │ │ │ │ + umulleq pc, r4, r0, lr @ │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ │ │ │ │ 00381674 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267043,17 +267043,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3816f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r0, ip, r4, lsr #15 │ │ │ │ - addeq pc, r4, r8, asr lr @ │ │ │ │ - addeq pc, r4, r0, asr #29 │ │ │ │ + addseq r0, ip, r4, asr r7 │ │ │ │ + addeq pc, r4, r8, lsl #28 │ │ │ │ + addeq pc, r4, r0, ror lr @ │ │ │ │ │ │ │ │ 003816fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -267065,15 +267065,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r4, [pc, #480] @ 38192c │ │ │ │ ldr r2, [pc, #480] @ 381930 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 381934 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267081,33 +267081,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 381938 │ │ │ │ ldr r9, [pc, #452] @ 38193c │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #436] @ 381940 │ │ │ │ ldr r1, [pc, #436] @ 381944 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3818b4 │ │ │ │ ldr r3, [pc, #396] @ 381948 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 381858 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -267147,38 +267147,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3817d8 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3818a4 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ b 3817d8 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ b 381880 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cda8 │ │ │ │ ldr r2, [pc, #136] @ 381950 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 381954 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r3, [pc, #104] @ 381958 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3817b4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 38195c │ │ │ │ @@ -267188,29 +267188,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r7, [r8, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r0, ip, r0, lsr r7 │ │ │ │ - addeq r1, r4, r0, lsl #6 │ │ │ │ - addeq r1, r4, r4, lsl r3 │ │ │ │ + addseq r0, ip, r0, ror #13 │ │ │ │ + @ instruction: 0x008412b0 │ │ │ │ + addeq r1, r4, r4, asr #5 │ │ │ │ tsteq r7, r0, ror r4 │ │ │ │ tsteq r8, ip, ror r6 │ │ │ │ - addeq r3, r3, r0, lsr r9 │ │ │ │ - addeq r2, r6, ip, ror sl │ │ │ │ + addeq r3, r3, r0, ror #17 │ │ │ │ + addeq r2, r6, ip, lsr #20 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ ldrdeq r7, [r8, -ip] │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ + addeq pc, r4, r4, lsr #25 │ │ │ │ + addeq pc, r4, ip, lsr #23 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addseq r0, ip, r0, ror r5 │ │ │ │ - addeq pc, r4, r4, lsr #24 │ │ │ │ - addeq pc, r4, r4, lsr ip @ │ │ │ │ + addseq r0, ip, r0, lsr #10 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r4, ror #23 │ │ │ │ │ │ │ │ 00381968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 381a24 │ │ │ │ @@ -267220,53 +267220,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381a2c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #128] @ 381a30 │ │ │ │ ldr r7, [pc, #128] @ 381a34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3819dc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929c40 │ │ │ │ + b 929bf0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cda8 │ │ │ │ ldr r2, [pc, #72] @ 381a38 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381a3c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r3, [pc, #40] @ 381a40 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3819c8 │ │ │ │ - @ instruction: 0x009c04fc │ │ │ │ - addeq r3, r3, ip, lsr #14 │ │ │ │ - addeq r2, r6, r8, ror r8 │ │ │ │ + addseq r0, ip, ip, lsr #9 │ │ │ │ + ldrdeq r3, [r3], ip │ │ │ │ + addeq r2, r6, r8, lsr #16 │ │ │ │ tsteq r7, r4, lsr r2 │ │ │ │ tsteq r8, ip, lsr r4 │ │ │ │ - addeq pc, r4, ip, asr #23 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, ip, ror fp @ │ │ │ │ + addeq pc, r4, r4, lsl #21 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -267277,53 +267277,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381b08 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #128] @ 381b0c │ │ │ │ ldr r7, [pc, #128] @ 381b10 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381ab8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929d68 │ │ │ │ + b 929d18 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cda8 │ │ │ │ ldr r2, [pc, #72] @ 381b14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381b18 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r3, [pc, #40] @ 381b1c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381aa4 │ │ │ │ - addseq r0, ip, r0, lsr #8 │ │ │ │ - addeq r3, r3, r0, asr r6 │ │ │ │ - umulleq r2, r6, ip, r7 │ │ │ │ + @ instruction: 0x009c03d0 │ │ │ │ + addeq r3, r3, r0, lsl #12 │ │ │ │ + addeq r2, r6, ip, asr #14 │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ - strdeq pc, [r4], r0 │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r0, lsr #21 │ │ │ │ + addeq pc, r4, r8, lsr #19 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267348,31 +267348,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 381bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 381bd8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r7, ip, lsr #1 │ │ │ │ @ instruction: 0x010872b4 │ │ │ │ - addeq pc, r4, r0, asr #20 │ │ │ │ - addeq pc, r4, r8, asr r9 @ │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ + addeq pc, r4, r8, lsl #18 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381bdc : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 381c14 │ │ │ │ mov r3, #0 │ │ │ │ @@ -267423,15 +267423,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ adceq sl, r6, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 381dd0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -267448,24 +267448,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 381de0 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381d58 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 381d9c │ │ │ │ @@ -267492,25 +267492,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 381d58 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r0, ip, r0, asr #4 │ │ │ │ + @ instruction: 0x009c01f0 │ │ │ │ tsteq r8, r4, lsl r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, r4, r0, lsl #18 │ │ │ │ - addeq pc, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x0084f8b0 │ │ │ │ + umulleq pc, r4, ip, r8 @ │ │ │ │ swpeq r7, r4, [r8] │ │ │ │ - addeq pc, r4, r0, lsl #17 │ │ │ │ - addeq pc, r4, r0, ror #16 │ │ │ │ + addeq pc, r4, r0, lsr r8 @ │ │ │ │ + addeq pc, r4, r0, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 381ec4 │ │ │ │ ldr r2, [pc, #188] @ 381ec8 │ │ │ │ ldr r1, [pc, #188] @ 381ecc │ │ │ │ @@ -267518,15 +267518,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [pc, #152] @ 381ed0 │ │ │ │ ldr r1, [pc, #152] @ 381ed4 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -267535,59 +267535,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 381ed8 │ │ │ │ ldr r3, [pc, #124] @ 381edc │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ ldr ip, [pc, #100] @ 381ee0 │ │ │ │ ldr r3, [pc, #100] @ 381ee4 │ │ │ │ ldr r1, [pc, #100] @ 381ee8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93213c │ │ │ │ + bl 9320ec │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, ip, r8, lsl r1 │ │ │ │ - addeq r3, r3, r8, lsr #5 │ │ │ │ - addeq r2, r6, ip, ror #7 │ │ │ │ - addeq r2, r5, ip, ror #10 │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ + addseq r0, ip, r8, asr #1 │ │ │ │ + addeq r3, r3, r8, asr r2 │ │ │ │ + umulleq r2, r6, ip, r3 │ │ │ │ + addeq r2, r5, ip, lsl r5 │ │ │ │ + addeq pc, r4, ip, lsr #15 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addeq pc, r4, r0, asr #15 │ │ │ │ + addeq pc, r4, r0, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 381f64 │ │ │ │ ldr r2, [pc, #96] @ 381f68 │ │ │ │ ldr r1, [pc, #96] @ 381f6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #68] @ 381f70 │ │ │ │ ldr r3, [pc, #68] @ 381f74 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -267596,17 +267596,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, r8, lsl r0 │ │ │ │ - addeq pc, r4, r4, ror #13 │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ + addseq pc, fp, r8, asr #31 │ │ │ │ + umulleq pc, r4, r4, r6 @ │ │ │ │ + addeq pc, r4, r8, lsr #13 │ │ │ │ smlabteq r8, r8, lr, r6 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 382040 │ │ │ │ @@ -267624,24 +267624,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ ldr r2, [pc, #80] @ 382054 │ │ │ │ ldr r3, [pc, #64] @ 382048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267651,19 +267651,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - umullseq pc, fp, r4, pc @ │ │ │ │ + addseq pc, fp, r4, asr #30 │ │ │ │ tsteq r8, r4, asr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, r4, r4, asr r6 @ │ │ │ │ - addeq pc, r4, r8, lsr r6 @ │ │ │ │ + addeq pc, r4, r4, lsl #12 │ │ │ │ + addeq pc, r4, r8, ror #11 │ │ │ │ strdeq r6, [r8, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 382120 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -267680,24 +267680,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ ldr r2, [pc, #80] @ 382134 │ │ │ │ ldr r3, [pc, #64] @ 382128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267707,19 +267707,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009bfeb4 │ │ │ │ + addseq pc, fp, r4, ror #28 │ │ │ │ tsteq r8, r4, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq pc, r4, r4, ror r5 @ │ │ │ │ - addeq pc, r4, r8, asr r5 @ │ │ │ │ + addeq pc, r4, r4, lsr #10 │ │ │ │ + addeq pc, r4, r8, lsl #10 │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 38220c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -267736,24 +267736,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b550c4 │ │ │ │ + bl b55074 │ │ │ │ ldr r2, [pc, #92] @ 382220 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 382214 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267766,82 +267766,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009bfdd4 │ │ │ │ + addseq pc, fp, r4, lsl #27 │ │ │ │ @ instruction: 0x01086c94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq pc, r4, r4, r4 @ │ │ │ │ - addeq pc, r4, r8, ror r4 @ │ │ │ │ + addeq pc, r4, r4, asr #8 │ │ │ │ + addeq pc, r4, r8, lsr #8 │ │ │ │ tsteq r8, r4, lsr ip │ │ │ │ ldr r0, [pc, #4] @ 382230 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ umlaleq sl, r6, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 38228c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382274 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, lr, r0, asr lr │ │ │ │ + addeq r7, lr, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 382310 │ │ │ │ ldr r2, [pc, #104] @ 382314 │ │ │ │ ldr r1, [pc, #104] @ 382318 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #76] @ 38231c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #60] @ 382320 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, r8, lsr #25 │ │ │ │ - addeq r2, r3, r8, lsl #28 │ │ │ │ - addeq r1, r6, ip, asr #30 │ │ │ │ + addseq pc, fp, r8, asr ip @ │ │ │ │ + @ instruction: 0x00832db8 │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 382448 │ │ │ │ @@ -267859,26 +267859,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 382458 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 3823fc │ │ │ │ ldr r1, [pc, #184] @ 38245c │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9312f8 │ │ │ │ + bl 9312a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 38242c │ │ │ │ ldr r2, [pc, #156] @ 382460 │ │ │ │ ldr r3, [pc, #136] @ 382450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267899,66 +267899,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3823bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 38246c │ │ │ │ ldr r0, [pc, #56] @ 382470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r4, lsl ip @ │ │ │ │ + addseq pc, fp, r4, asr #23 │ │ │ │ smlatbeq r8, r8, sl, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - addeq pc, r4, r0, ror #5 │ │ │ │ + addeq pc, r4, r8, lsr #5 │ │ │ │ + umulleq pc, r4, r0, r2 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ - addeq pc, r4, ip, lsl #5 │ │ │ │ - addeq pc, r4, r0, ror r2 @ │ │ │ │ - addeq pc, r4, r8, asr #4 │ │ │ │ - addeq pc, r4, r8, ror r2 @ │ │ │ │ + addeq pc, r4, ip, lsr r2 @ │ │ │ │ + addeq pc, r4, r0, lsr #4 │ │ │ │ + strdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 382484 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq sl, r6, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3824e4 │ │ │ │ ldr r2, [pc, #68] @ 3824e8 │ │ │ │ ldr r1, [pc, #68] @ 3824ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #40] @ 3824f0 │ │ │ │ ldr r1, [pc, #40] @ 3824f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x009bfaf4 │ │ │ │ - addeq r2, r3, r8, lsl ip │ │ │ │ - addeq r1, r6, ip, asr sp │ │ │ │ + b 928510 │ │ │ │ + addseq pc, fp, r4, lsr #21 │ │ │ │ + addeq r2, r3, r8, asr #23 │ │ │ │ + addeq r1, r6, ip, lsl #26 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ tsteq r4, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 38255c │ │ │ │ @@ -267971,24 +267971,24 @@ │ │ │ │ add ip, ip, #16 │ │ │ │ add r0, r0, #1856 @ 0x740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ bl 36caa8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c784 │ │ │ │ - addseq pc, fp, r0, lsl #21 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ - umulleq r2, r3, r4, fp │ │ │ │ + b 92c734 │ │ │ │ + addseq pc, fp, r0, lsr sl @ │ │ │ │ + addeq r1, r6, r4, lsl #25 │ │ │ │ + addeq r2, r3, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 3826f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -267996,114 +267996,114 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #352] @ 3826f4 │ │ │ │ ldr r1, [pc, #352] @ 3826f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #332] @ 3826fc │ │ │ │ ldr r1, [pc, #332] @ 382700 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #292] @ 382704 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #16 │ │ │ │ add sl, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 38158c │ │ │ │ ldr r2, [pc, #248] @ 382708 │ │ │ │ ldr r1, [pc, #248] @ 38270c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #928 @ 0x3a0 │ │ │ │ add r2, r4, #936 @ 0x3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #220] @ 382710 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ ldr r1, [pc, #216] @ 382714 │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ 382718 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #188] @ 38271c │ │ │ │ ldr r1, [pc, #188] @ 382720 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #164] @ 382724 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 382728 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #152] @ 38272c │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r4, #18176 @ 0x4700 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #224 @ 0xe0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r1, [pc, #120] @ 382730 │ │ │ │ add r2, r4, #19968 @ 0x4e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, fp, ip, lsl sl @ │ │ │ │ - addeq r0, r4, r4, asr #9 │ │ │ │ - ldrdeq r0, [r4], r4 │ │ │ │ - addeq pc, r4, r0, lsr #2 │ │ │ │ - addeq pc, r4, ip, lsr r1 @ │ │ │ │ - addeq pc, r4, r8, lsr #2 │ │ │ │ - addeq pc, r4, r4, lsl r1 @ │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - ldrdeq ip, [r5], r8 │ │ │ │ + addseq pc, fp, ip, asr #19 │ │ │ │ + addeq r0, r4, r4, ror r4 │ │ │ │ + addeq r0, r4, r4, lsl #9 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ + addeq pc, r4, ip, ror #1 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r4, asr #1 │ │ │ │ + addeq pc, r4, ip, lsr #1 │ │ │ │ + addeq pc, r4, r4, lsr #1 │ │ │ │ + addeq ip, r5, r8, lsl #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq r2, r3, ip, asr sl │ │ │ │ - addeq r1, r6, r0, lsr #23 │ │ │ │ - @ instruction: 0x009528d8 │ │ │ │ - addeq pc, r4, r8, lsr #1 │ │ │ │ - umulleq pc, r4, ip, r0 @ │ │ │ │ - addeq pc, r4, ip, lsl #1 │ │ │ │ + addeq r2, r3, ip, lsl #20 │ │ │ │ + addeq r1, r6, r0, asr fp │ │ │ │ + addseq r2, r5, r8, lsl #17 │ │ │ │ + addeq pc, r4, r8, asr r0 @ │ │ │ │ + addeq pc, r4, ip, asr #32 │ │ │ │ + addeq pc, r4, ip, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #1132] @ 382bb8 │ │ │ │ ldr ip, [pc, #1132] @ 382bbc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -268115,220 +268115,220 @@ │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #1080] @ 382bc4 │ │ │ │ ldr r1, [pc, #1080] @ 382bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #1064] @ 382bcc │ │ │ │ ldr r6, [pc, #1064] @ 382bd0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r3, r0, #936 @ 0x3a8 │ │ │ │ mov lr, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, r4, #1856 @ 0x740 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add sl, r4, #18176 @ 0x4700 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ add fp, r4, #19968 @ 0x4e00 │ │ │ │ add fp, fp, #96 @ 0x60 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #884] @ 382bd4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3828bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #772] @ 382bd8 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #756] @ 382bdc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3828a0 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 3814f8 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #660] @ 382be0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #32 │ │ │ │ bl 36c89c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3828a0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, fp │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3828a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 381610 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmn r3, #1 │ │ │ │ ldrne r7, [sp, #12] │ │ │ │ movne r8, #0 │ │ │ │ beq 382b34 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 381610 │ │ │ │ lsl r2, r8, #8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 382a94 │ │ │ │ cmn r3, #1 │ │ │ │ beq 382b34 │ │ │ │ mov r7, #0 │ │ │ │ @@ -268338,36 +268338,36 @@ │ │ │ │ lsl r8, r7, #8 │ │ │ │ add r8, r8, #1536 @ 0x600 │ │ │ │ asr fp, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 381610 │ │ │ │ adds r2, r8, #32 │ │ │ │ adc r3, fp, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382ad4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 381610 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ beq 3828a0 │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r8, r8, r7, lsl #5 │ │ │ │ @@ -268385,58 +268385,58 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3811cc │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382b64 │ │ │ │ b 3828a0 │ │ │ │ - addseq pc, fp, r0, asr r8 @ │ │ │ │ - addeq r0, r4, r8, lsl r3 │ │ │ │ - strdeq r0, [r4], r8 │ │ │ │ - addeq lr, r4, r8, asr #30 │ │ │ │ - addeq lr, r4, r4, ror #30 │ │ │ │ - addeq r2, r3, r0, lsr #18 │ │ │ │ - addeq r1, r6, r4, ror #20 │ │ │ │ - addeq lr, r4, ip, ror #29 │ │ │ │ - addeq lr, r4, ip, ror lr │ │ │ │ - addeq lr, r4, r4, ror lr │ │ │ │ + addseq pc, fp, r0, lsl #16 │ │ │ │ + addeq r0, r4, r8, asr #5 │ │ │ │ + addeq r0, r4, r8, lsr #5 │ │ │ │ + strdeq lr, [r4], r8 │ │ │ │ + addeq lr, r4, r4, lsl pc │ │ │ │ + ldrdeq r2, [r3], r0 │ │ │ │ + addeq r1, r6, r4, lsl sl │ │ │ │ + umulleq lr, r4, ip, lr │ │ │ │ + addeq lr, r4, ip, lsr #28 │ │ │ │ + addeq lr, r4, r4, lsr #28 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ ldr r0, [pc, #8] @ 382bf4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq sl, r6, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 382c5c │ │ │ │ ldr r2, [pc, #76] @ 382c60 │ │ │ │ ldr r1, [pc, #76] @ 382c64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #48] @ 382c68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r0, asr #7 │ │ │ │ - addeq r2, r3, r8, lsr #9 │ │ │ │ - addeq r1, r6, ip, ror #11 │ │ │ │ + addseq pc, fp, r0, ror r3 @ │ │ │ │ + addeq r2, r3, r8, asr r4 │ │ │ │ + umulleq r1, r6, ip, r5 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsl r9, r1, #2 │ │ │ │ add r6, r9, #1024 @ 0x400 │ │ │ │ @@ -268444,15 +268444,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ add r4, r0, r1, lsl #2 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #256 @ 0x100 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r4, r6 │ │ │ │ bne 382c98 │ │ │ │ cmp r7, #31 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268470,16 +268470,16 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ poplt {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 92c784 │ │ │ │ - addseq pc, fp, r4, lsl #6 │ │ │ │ + b 92c734 │ │ │ │ + @ instruction: 0x009bf2b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 382e60 │ │ │ │ ldr r8, [pc, #308] @ 382e64 │ │ │ │ ldr r7, [pc, #308] @ 382e68 │ │ │ │ @@ -268489,49 +268489,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r4, #144 @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #264] @ 382e6c │ │ │ │ ldr r1, [pc, #264] @ 382e70 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #232] @ 382e74 │ │ │ │ ldr r1, [pc, #232] @ 382e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #220] @ 382e7c │ │ │ │ add r4, r0, #1904 @ 0x770 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r3, [pc, #196] @ 382e80 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 936264 │ │ │ │ + bl 936214 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ bl 381610 │ │ │ │ ldr r8, [pc, #144] @ 382e84 │ │ │ │ ldr r7, [pc, #144] @ 382e88 │ │ │ │ add r4, r5, #23552 @ 0x5c00 │ │ │ │ add r5, r5, #93184 @ 0x16c00 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -268544,36 +268544,36 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, #17408 @ 0x4400 │ │ │ │ ldr r3, [pc, #100] @ 382e8c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ cmp r4, r5 │ │ │ │ bne 382e18 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, fp, r8, lsr #5 │ │ │ │ - addeq pc, r3, r0, lsr #26 │ │ │ │ - addeq pc, r3, r4, lsr sp @ │ │ │ │ - addeq lr, r4, r8, lsl #20 │ │ │ │ - addeq lr, r4, r0, lsr #20 │ │ │ │ - addeq lr, r4, r8, ror #18 │ │ │ │ - addeq lr, r4, ip, lsl #20 │ │ │ │ + addseq pc, fp, r8, asr r2 @ │ │ │ │ + ldrdeq pc, [r3], r0 │ │ │ │ + addeq pc, r3, r4, ror #25 │ │ │ │ + @ instruction: 0x0084e9b8 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r8, lsl r9 │ │ │ │ + @ instruction: 0x0084e9bc │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - umulleq lr, r4, r0, r9 │ │ │ │ - addeq lr, r4, r8, lsr #19 │ │ │ │ - addeq lr, r4, ip, lsr #19 │ │ │ │ + addeq lr, r4, r0, asr #18 │ │ │ │ + addeq lr, r4, r8, asr r9 │ │ │ │ + addeq lr, r4, ip, asr r9 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #616] @ 383110 │ │ │ │ ldr r9, [pc, #616] @ 383114 │ │ │ │ @@ -268587,44 +268587,44 @@ │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #560] @ 38311c │ │ │ │ ldr r1, [pc, #560] @ 383120 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #528] @ 383124 │ │ │ │ ldr r1, [pc, #528] @ 383128 │ │ │ │ add r4, r4, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r6, r0, #1904 @ 0x770 │ │ │ │ add r6, r6, #8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382f88 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -268634,15 +268634,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3814f8 │ │ │ │ add r7, fp, #748 @ 0x2ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -268669,37 +268669,37 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382f68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [pc, #244] @ 38313c │ │ │ │ ldr r1, [pc, #244] @ 383140 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 3812c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -268727,60 +268727,60 @@ │ │ │ │ ldr r1, [pc, #76] @ 383148 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c89c │ │ │ │ - addseq pc, fp, ip, lsr #2 │ │ │ │ - addeq pc, r3, r0, lsr #23 │ │ │ │ - @ instruction: 0x0083fbb4 │ │ │ │ - addeq lr, r4, r4, lsl #17 │ │ │ │ - umulleq lr, r4, ip, r8 │ │ │ │ - addeq r2, r3, ip, lsr #3 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - @ instruction: 0x009beff8 │ │ │ │ - addeq pc, r3, ip, ror #20 │ │ │ │ + ldrsbeq pc, [fp], ip @ │ │ │ │ + addeq pc, r3, r0, asr fp @ │ │ │ │ + addeq pc, r3, r4, ror #22 │ │ │ │ + addeq lr, r4, r4, lsr r8 │ │ │ │ + addeq lr, r4, ip, asr #16 │ │ │ │ + addeq r2, r3, ip, asr r1 │ │ │ │ + addeq r1, r6, r0, lsr #5 │ │ │ │ + addseq lr, fp, r8, lsr #31 │ │ │ │ + addeq pc, r3, ip, lsl sl @ │ │ │ │ andne r0, r4, r0 │ │ │ │ - addeq pc, r3, r0, ror #20 │ │ │ │ - addeq r2, r3, r8, ror r0 │ │ │ │ - @ instruction: 0x008611bc │ │ │ │ + addeq pc, r3, r0, lsl sl @ │ │ │ │ + addeq r2, r3, r8, lsr #32 │ │ │ │ + addeq r1, r6, ip, ror #2 │ │ │ │ andne r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldr r0, [pc, #8] @ 38315c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ adceq r9, r6, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3831bc │ │ │ │ ldr r2, [pc, #68] @ 3831c0 │ │ │ │ ldr r1, [pc, #68] @ 3831c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #40] @ 3831c8 │ │ │ │ ldr r1, [pc, #40] @ 3831cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq lr, fp, r8, lsl pc │ │ │ │ - addeq r1, r3, r0, asr #30 │ │ │ │ - addeq r1, r6, r4, lsl #1 │ │ │ │ + b 928510 │ │ │ │ + addseq lr, fp, r8, asr #29 │ │ │ │ + strdeq r1, [r3], r0 │ │ │ │ + addeq r1, r6, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ ldrdeq r4, [r4, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 383230 │ │ │ │ @@ -268792,24 +268792,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ bl 36caa8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c784 │ │ │ │ - addseq lr, fp, r4, lsr #29 │ │ │ │ - addeq r1, r6, r0 │ │ │ │ - addeq r1, r3, r0, asr #29 │ │ │ │ + b 92c734 │ │ │ │ + addseq lr, fp, r4, asr lr │ │ │ │ + @ instruction: 0x00860fb0 │ │ │ │ + addeq r1, r3, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 3833a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -268817,106 +268817,106 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #324] @ 3833ac │ │ │ │ ldr r1, [pc, #324] @ 3833b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3833b4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r2, [pc, #264] @ 3833b8 │ │ │ │ ldr r1, [pc, #264] @ 3833bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ bl 38158c │ │ │ │ ldr r2, [pc, #232] @ 3833c0 │ │ │ │ ldr r1, [pc, #232] @ 3833c4 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r5, r3 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r0, [pc, #204] @ 3833c8 │ │ │ │ ldr r1, [pc, #204] @ 3833cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #1872 @ 0x750 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #192] @ 3833d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #180] @ 3833d4 │ │ │ │ ldr r1, [pc, #180] @ 3833d8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r5, #18176 @ 0x4700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [pc, #152] @ 3833dc │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r1, [pc, #148] @ 3833e0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #19968 @ 0x4e00 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #200 @ 0xc8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r1, [pc, #116] @ 3833e4 │ │ │ │ add r2, r5, #21760 @ 0x5500 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, fp, r4, asr #28 │ │ │ │ - addeq lr, r4, r4, asr r5 │ │ │ │ - addeq lr, r4, r8, ror #10 │ │ │ │ - addeq lr, r4, r8, asr r5 │ │ │ │ - addeq pc, r3, r8, lsr #15 │ │ │ │ - @ instruction: 0x0083f7b4 │ │ │ │ - addeq lr, r4, r0, lsr #10 │ │ │ │ - addeq lr, r4, r8, lsr r4 │ │ │ │ - addeq lr, r4, r4, lsr r4 │ │ │ │ - addeq fp, r5, r8, lsl r6 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - addeq lr, r4, ip, ror #9 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ - strdeq lr, [r4], r0 │ │ │ │ + @ instruction: 0x009bedf4 │ │ │ │ + addeq lr, r4, r4, lsl #10 │ │ │ │ + addeq lr, r4, r8, lsl r5 │ │ │ │ + addeq lr, r4, r8, lsl #10 │ │ │ │ + addeq pc, r3, r8, asr r7 @ │ │ │ │ + addeq pc, r3, r4, ror #14 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r8, ror #7 │ │ │ │ addeq lr, r4, r4, ror #7 │ │ │ │ - @ instruction: 0x0084e4b8 │ │ │ │ + addeq fp, r5, r8, asr #11 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + umulleq lr, r4, ip, r4 │ │ │ │ + addeq lr, r4, r4, lsl #9 │ │ │ │ + addeq lr, r4, r0, lsr #7 │ │ │ │ + umulleq lr, r4, r4, r3 │ │ │ │ + addeq lr, r4, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1460] @ 3839b4 │ │ │ │ ldr r7, [pc, #1460] @ 3839b8 │ │ │ │ ldr r6, [pc, #1460] @ 3839bc │ │ │ │ @@ -268927,36 +268927,36 @@ │ │ │ │ add r8, r9, #40 @ 0x28 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #1412] @ 3839c0 │ │ │ │ ldr r1, [pc, #1412] @ 3839c4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [pc, #1400] @ 3839c8 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r9, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi 383968 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 28aea8 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r1, [pc, #1340] @ 3839cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bne 383924 │ │ │ │ ldr r2, [pc, #1320] @ 3839d0 │ │ │ │ @@ -268967,104 +268967,104 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #1276] @ 3839d8 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383948 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r6, r4, #1872 @ 0x750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #1168] @ 3839dc │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #1136] @ 3839e0 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [pc, #1120] @ 3839e4 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 932294 │ │ │ │ + bl 932244 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3839ac │ │ │ │ ldr r3, [pc, #1080] @ 3839e8 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9331ac │ │ │ │ + bl 93315c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1052] @ 3839ec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #1044] @ 3839f0 │ │ │ │ - bl 927d64 │ │ │ │ + bl 927d14 │ │ │ │ ldr r9, [pc, #1040] @ 3839f4 │ │ │ │ ldr r3, [pc, #1040] @ 3839f8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, r8, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383948 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #956] @ 3839fc │ │ │ │ add r8, r8, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3814f8 │ │ │ │ @@ -269079,147 +269079,147 @@ │ │ │ │ add r5, r5, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #876] @ 383a08 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r4, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #200 @ 0xc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r4, #21760 @ 0x5500 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383948 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 381610 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 381610 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 381610 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 381610 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 381610 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 381610 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383948 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, r8, r6, lsl #5 │ │ │ │ @@ -269252,15 +269252,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 383a10 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -269269,51 +269269,51 @@ │ │ │ │ ldr r1, [pc, #164] @ 383a18 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b 3835c8 │ │ │ │ - umullseq lr, fp, r4, ip │ │ │ │ - addeq pc, r3, ip, asr #12 │ │ │ │ - addeq pc, r3, r0, ror #12 │ │ │ │ - addeq lr, r4, ip, ror r3 │ │ │ │ - umulleq lr, r4, r4, r3 │ │ │ │ + addseq lr, fp, r4, asr #24 │ │ │ │ + strdeq pc, [r3], ip │ │ │ │ + addeq pc, r3, r0, lsl r6 @ │ │ │ │ + addeq lr, r4, ip, lsr #6 │ │ │ │ + addeq lr, r4, r4, asr #6 │ │ │ │ smlatbeq r8, r8, r9, r5 │ │ │ │ - addeq lr, r4, r4, ror #7 │ │ │ │ - addeq r1, r3, r4, lsl ip │ │ │ │ - addeq r0, r6, r8, asr sp │ │ │ │ - addeq lr, r4, r0, ror r2 │ │ │ │ - addeq lr, r4, r4, ror r3 │ │ │ │ - addeq lr, r4, r4, ror #3 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ + umulleq lr, r4, r4, r3 │ │ │ │ + addeq r1, r3, r4, asr #23 │ │ │ │ + addeq r0, r6, r8, lsl #26 │ │ │ │ + addeq lr, r4, r0, lsr #4 │ │ │ │ + addeq lr, r4, r4, lsr #6 │ │ │ │ + umulleq lr, r4, r4, r1 │ │ │ │ + addeq lr, r4, r8, lsl #3 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ - @ instruction: 0x009beab4 │ │ │ │ - addeq pc, r3, ip, ror #8 │ │ │ │ - addeq pc, r3, r8, lsl #9 │ │ │ │ - addeq r0, r6, ip, asr #23 │ │ │ │ + addeq lr, r4, r4, lsr #5 │ │ │ │ + addseq lr, fp, r4, ror #20 │ │ │ │ + addeq pc, r3, ip, lsl r4 @ │ │ │ │ + addeq pc, r3, r8, lsr r4 @ │ │ │ │ + addeq r0, r6, ip, ror fp │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - addeq r1, r3, ip, asr #20 │ │ │ │ - strheq lr, [r4], r0 │ │ │ │ - addeq sp, r4, r8, asr pc │ │ │ │ - strdeq sp, [r4], ip │ │ │ │ - ldrdeq sp, [r4], r0 │ │ │ │ - @ instruction: 0x0084deb8 │ │ │ │ + strdeq r1, [r3], ip │ │ │ │ + addeq lr, r4, r0, rrx │ │ │ │ + addeq sp, r4, r8, lsl #30 │ │ │ │ + addeq sp, r4, ip, lsr #29 │ │ │ │ + addeq sp, r4, r0, lsl #29 │ │ │ │ + addeq sp, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r4, [pc, #212] @ 383b10 │ │ │ │ @@ -269365,21 +269365,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ ldr r0, [pc, #24] @ 383b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 383a60 │ │ │ │ @ instruction: 0x010853b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq lr, fp, r4, lsr #12 │ │ │ │ - addeq sp, r4, ip, lsl lr │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ + @ instruction: 0x009be5d4 │ │ │ │ + addeq sp, r4, ip, asr #27 │ │ │ │ + addeq sp, r4, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #508] @ 383d38 │ │ │ │ ldr lr, [pc, #508] @ 383d3c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -269503,55 +269503,55 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 383d34 │ │ │ │ ldr r0, [pc, #52] @ 383d5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010852b8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01085294 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r8, r4, ror #4 │ │ │ │ ldrdeq r5, [r8, -r4] │ │ │ │ - addseq lr, fp, r0, lsr r4 │ │ │ │ - addeq sp, r4, r4, lsr #24 │ │ │ │ + addseq lr, fp, r0, ror #7 │ │ │ │ + ldrdeq sp, [r4], r4 │ │ │ │ strdeq r5, [r8, -r0] │ │ │ │ - @ instruction: 0x0084dbb8 │ │ │ │ + addeq sp, r4, r8, ror #22 │ │ │ │ │ │ │ │ 00383d60 : │ │ │ │ sub r0, r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi 383d84 │ │ │ │ ldr r3, [pc, #28] @ 383d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq lr, fp, r0, lsr #7 │ │ │ │ + addseq lr, fp, r0, asr r3 │ │ │ │ │ │ │ │ 00383d94 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi 383db4 │ │ │ │ ldr r3, [pc, #28] @ 383dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq lr, fp, r0, ror r3 │ │ │ │ + addseq lr, fp, r0, lsr #6 │ │ │ │ │ │ │ │ 00383dc4 : │ │ │ │ mov r3, #1 │ │ │ │ sub r2, r0, #24 │ │ │ │ lsl r2, r3, r2 │ │ │ │ add ip, r0, #8 │ │ │ │ rsb r1, r0, #24 │ │ │ │ @@ -269571,60 +269571,60 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r1, [pc, #164] @ 383ed0 │ │ │ │ add r8, r4, #4224 @ 0x1080 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #116] @ 383ed4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #112] @ 383ed8 │ │ │ │ add r5, r4, #12608 @ 0x3140 │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq sp, [r4], r0 │ │ │ │ - addeq sp, r4, r4, asr #21 │ │ │ │ + addeq sp, r4, r0, lsr #21 │ │ │ │ + addeq sp, r4, r4, ror sl │ │ │ │ adceq r8, r6, ip, lsl pc │ │ │ │ │ │ │ │ 00383edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269826,15 +269826,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ beq 38401c │ │ │ │ b 383f78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ strdeq r4, [r8, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009be1d8 │ │ │ │ + addseq lr, fp, r8, lsl #3 │ │ │ │ tsteq r1, #1 │ │ │ │ stceq 0, cr0, [r2, #16] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ andseq r0, r1, #1 │ │ │ │ @@ -270062,26 +270062,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x01084b90 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq sp, fp, pc, lsr #27 │ │ │ │ + addseq sp, fp, pc, asr sp │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ - @ instruction: 0x009bdbbc │ │ │ │ - @ instruction: 0x0084d3b4 │ │ │ │ - addeq sp, r4, r0, lsr r4 │ │ │ │ - umullseq sp, fp, r8, fp │ │ │ │ - addeq sp, r4, ip, lsl #7 │ │ │ │ - @ instruction: 0x0084d3b8 │ │ │ │ + addseq sp, fp, ip, ror #22 │ │ │ │ + addeq sp, r4, r4, ror #6 │ │ │ │ + addeq sp, r4, r0, ror #7 │ │ │ │ + addseq sp, fp, r8, asr #22 │ │ │ │ + addeq sp, r4, ip, lsr r3 │ │ │ │ + addeq sp, r4, r8, ror #6 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - addseq sp, fp, r4, ror fp │ │ │ │ - addeq ip, r4, r4, asr r7 │ │ │ │ - addeq ip, r4, r8, ror #14 │ │ │ │ + addseq sp, fp, r4, lsr #22 │ │ │ │ + addeq ip, r4, r4, lsl #14 │ │ │ │ + addeq ip, r4, r8, lsl r7 │ │ │ │ │ │ │ │ 003845ec : │ │ │ │ ldr r3, [pc, #316] @ 384730 │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 38460c │ │ │ │ @@ -270101,15 +270101,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 384740 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270157,18 +270157,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bdaff │ │ │ │ - @ instruction: 0x009bdad8 │ │ │ │ - addeq sp, r4, ip, ror #6 │ │ │ │ - addeq sp, r4, r8, asr #5 │ │ │ │ + addseq sp, fp, pc, lsr #21 │ │ │ │ + addseq sp, fp, r8, lsl #21 │ │ │ │ + addeq sp, r4, ip, lsl r3 │ │ │ │ + addeq sp, r4, r8, ror r2 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00384744 : │ │ │ │ ldr r3, [pc, #312] @ 384884 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #10 │ │ │ │ bhi 384760 │ │ │ │ @@ -270188,15 +270188,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 384894 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270244,18 +270244,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bd9bb │ │ │ │ - addseq sp, fp, r4, lsl #19 │ │ │ │ - addeq sp, r4, ip, lsr r2 │ │ │ │ - addeq sp, r4, r4, ror r1 │ │ │ │ + addseq sp, fp, fp, ror #18 │ │ │ │ + addseq sp, fp, r4, lsr r9 │ │ │ │ + addeq sp, r4, ip, ror #3 │ │ │ │ + addeq sp, r4, r4, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ │ │ │ │ 00384898 : │ │ │ │ sub r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 384978 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -270305,25 +270305,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ ldr r2, [pc, #52] @ 38499c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3848f4 │ │ │ │ mov r0, #3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bd7bc │ │ │ │ - addeq sp, r4, r0, lsr #1 │ │ │ │ - addeq ip, r4, r8, lsr #31 │ │ │ │ + addseq sp, fp, ip, ror #14 │ │ │ │ + addeq sp, r4, r0, asr r0 │ │ │ │ + addeq ip, r4, r8, asr pc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -270342,28 +270342,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ ldr r9, [pc, #768] @ 384d10 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ beq 384b24 │ │ │ │ ldr r3, [pc, #752] @ 384d14 │ │ │ │ ldr r2, [pc, #752] @ 384d18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ add r4, r4, #32 │ │ │ │ bcs 384b78 │ │ │ │ cmp sl, #4 │ │ │ │ beq 384ae0 │ │ │ │ @@ -270412,32 +270412,32 @@ │ │ │ │ ldr r1, [pc, #540] @ 384d24 │ │ │ │ ldr r0, [pc, #540] @ 384d28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 384a90 │ │ │ │ ldr r8, [pc, #512] @ 384d2c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 384a9c │ │ │ │ ldr r3, [pc, #492] @ 384d30 │ │ │ │ ldr r2, [pc, #492] @ 384d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #468] @ 384d38 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15232 @ 0x3b80 │ │ │ │ add r4, r4, #32 │ │ │ │ bcc 384a50 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ mov r2, sl │ │ │ │ @@ -270522,44 +270522,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 384d3c │ │ │ │ ldr r0, [pc, #124] @ 384d40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 384a90 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 384d44 │ │ │ │ ldr r1, [pc, #92] @ 384d48 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ - addeq sp, r4, r8, lsr r0 │ │ │ │ + addeq ip, r4, r8, ror #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r8, r8, r3, r4 │ │ │ │ - addseq sp, fp, r8, asr r8 │ │ │ │ - strdeq ip, [r4], r0 │ │ │ │ + addseq sp, fp, r8, lsl #16 │ │ │ │ + addeq ip, r4, r0, lsr #31 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ - addseq sp, fp, r4, ror r7 │ │ │ │ - addeq ip, r4, r4, asr #30 │ │ │ │ - addeq ip, r4, ip, lsl pc │ │ │ │ - addseq sp, fp, r8, lsr r7 │ │ │ │ + addseq sp, fp, r4, lsr #14 │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ addeq ip, r4, ip, asr #29 │ │ │ │ + addseq sp, fp, r8, ror #13 │ │ │ │ + addeq ip, r4, ip, ror lr │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - @ instruction: 0x009bd5bc │ │ │ │ - @ instruction: 0x0084cdb8 │ │ │ │ - umullseq sp, fp, r4, r5 │ │ │ │ - addeq ip, r4, r4, asr #27 │ │ │ │ + addseq sp, fp, ip, ror #10 │ │ │ │ + addeq ip, r4, r8, ror #26 │ │ │ │ + addseq sp, fp, r4, asr #10 │ │ │ │ + addeq ip, r4, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #212] @ 384e40 │ │ │ │ @@ -270613,17 +270613,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq sp, fp, r0, lsl #10 │ │ │ │ - addseq sp, fp, r8, asr r4 │ │ │ │ - addeq ip, r4, r8, lsl #25 │ │ │ │ + @ instruction: 0x009bd4b0 │ │ │ │ + addseq sp, fp, r8, lsl #8 │ │ │ │ + addeq ip, r4, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -270656,40 +270656,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq sp, fp, ip, lsr #7 │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ + addseq sp, fp, ip, asr r3 │ │ │ │ + addeq ip, r4, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #480] @ 3850ec │ │ │ │ add r5, r0, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ beq 385054 │ │ │ │ ldr r3, [pc, #436] @ 3850f0 │ │ │ │ ldr r2, [pc, #436] @ 3850f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, r0, #15424 @ 0x3c40 │ │ │ │ add r2, r2, #32 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub r1, r3, #1 │ │ │ │ ldr r3, [pc, #396] @ 3850f8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #7 │ │ │ │ @@ -270749,27 +270749,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #160] @ 3850fc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3850c0 │ │ │ │ ldr r3, [pc, #140] @ 385100 │ │ │ │ ldr r2, [pc, #140] @ 385104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #124] @ 385108 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, r0, #15232 @ 0x3b80 │ │ │ │ add r2, r2, #32 │ │ │ │ b 384f5c │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -270784,24 +270784,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addeq ip, r4, ip, lsl #22 │ │ │ │ - addseq sp, fp, r0, asr #6 │ │ │ │ - addeq ip, r4, r4, ror #21 │ │ │ │ - addseq sp, fp, ip, lsl #6 │ │ │ │ - addeq ip, r4, ip, ror #19 │ │ │ │ - addseq sp, fp, r8, lsl #4 │ │ │ │ - addeq ip, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x0084cabc │ │ │ │ + @ instruction: 0x009bd2f0 │ │ │ │ + umulleq ip, r4, r4, sl │ │ │ │ + @ instruction: 0x009bd2bc │ │ │ │ + umulleq ip, r4, ip, r9 │ │ │ │ + @ instruction: 0x009bd1b8 │ │ │ │ + addeq ip, r4, r4, asr r9 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq sp, fp, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ + addseq sp, fp, ip, asr r1 │ │ │ │ + addeq ip, r4, ip, lsl #19 │ │ │ │ │ │ │ │ 00385114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -270811,99 +270811,99 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r6, [pc, #308] @ 385290 │ │ │ │ ldr r3, [pc, #308] @ 385294 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #260] @ 385298 │ │ │ │ add sl, r4, #168 @ 0xa8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #216] @ 38529c │ │ │ │ mov r8, #2080 @ 0x820 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r7, r4, #768 @ 0x300 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [pc, #160] @ 3852a0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #352 @ 0x160 │ │ │ │ add r2, r6, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r2, [pc, #68] @ 3852a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq ip, r4, ip, lsl #19 │ │ │ │ - adceq r7, r6, r8, ror #24 │ │ │ │ - addeq ip, r4, r0, lsl #19 │ │ │ │ - addeq ip, r4, ip, asr r9 │ │ │ │ addeq ip, r4, ip, lsr r9 │ │ │ │ - addeq ip, r4, r8, lsl #18 │ │ │ │ + adceq r7, r6, r8, ror #24 │ │ │ │ + addeq ip, r4, r0, lsr r9 │ │ │ │ + addeq ip, r4, ip, lsl #18 │ │ │ │ + addeq ip, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x0084c8b8 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ │ │ │ │ 003852a8 : │ │ │ │ mov r3, #1 │ │ │ │ add ip, r0, #352 @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ lsl r1, r3, r1 │ │ │ │ @@ -271013,28 +271013,28 @@ │ │ │ │ strd r2, [ip] │ │ │ │ ldr r1, [pc, #64] @ 385498 │ │ │ │ ldr r2, [pc, #64] @ 38549c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #18688 @ 0x4900 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38aef4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xff8007eb │ │ │ │ - addseq ip, fp, r4, ror lr │ │ │ │ + addseq ip, fp, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x0085edb4 │ │ │ │ - addeq pc, r2, r8, ror #24 │ │ │ │ + addeq lr, r5, r4, ror #26 │ │ │ │ + addeq pc, r2, r8, lsl ip @ │ │ │ │ │ │ │ │ 003854a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add lr, r0, #15936 @ 0x3e40 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ ldr ip, [lr, #16] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -271132,15 +271132,15 @@ │ │ │ │ bne 385630 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr ip, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r4, #3048] @ 0xbe8 │ │ │ │ ldr r2, [r4, #3052] @ 0xbec │ │ │ │ subs r3, r3, ip │ │ │ │ ldr ip, [r4, #3044] @ 0xbe4 │ │ │ │ sbc r2, r2, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -271259,15 +271259,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, fp, r4, asr fp │ │ │ │ + addseq ip, fp, r4, lsl #22 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -271367,15 +271367,15 @@ │ │ │ │ bls 385b4c │ │ │ │ mov r0, #0 │ │ │ │ bl 27d6c0 <__time64@plt> │ │ │ │ ldrd r2, [r6, #64] @ 0x40 │ │ │ │ bl 27d858 <__difftime64@plt> │ │ │ │ ldr r3, [pc, #444] @ 385b9c │ │ │ │ mov r2, #0 │ │ │ │ - bl bb3330 │ │ │ │ + bl bb32e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 385ab8 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 385b8c │ │ │ │ sub r2, r1, #2 │ │ │ │ @@ -271479,15 +271479,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bne 3859fc │ │ │ │ b 385a40 │ │ │ │ eorsmi r0, lr, r0 │ │ │ │ - @ instruction: 0x009bc8d4 │ │ │ │ + addseq ip, fp, r4, lsl #17 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, r1 │ │ │ │ @@ -271496,15 +271496,15 @@ │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 385c48 │ │ │ │ ldr r1, [pc, #160] @ 385c7c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385c60 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r5, #0 │ │ │ │ adds ip, ip, r2 │ │ │ │ adc r3, r5, r5 │ │ │ │ @@ -271534,28 +271534,28 @@ │ │ │ │ mov r0, #23 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq ip, fp, r0, asr #14 │ │ │ │ + @ instruction: 0x009bc6f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #512] @ 385ea4 │ │ │ │ add r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385e84 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #7 │ │ │ │ bls 385e20 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -271672,46 +271672,46 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r4, r0, ror sp │ │ │ │ + addeq fp, r4, r0, lsr #26 │ │ │ │ bge fee3095c <__bss_end__@@Base+0xfd912a44> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq ip, fp, r0, lsl r6 │ │ │ │ - @ instruction: 0x009bc5fc │ │ │ │ + addseq ip, fp, r0, asr #11 │ │ │ │ + addseq ip, fp, ip, lsr #11 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #128] @ 385f60 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385f40 │ │ │ │ ldr ip, [pc, #100] @ 385f64 │ │ │ │ ldr r2, [pc, #100] @ 385f68 │ │ │ │ ldr r1, [pc, #100] @ 385f6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ mov r0, #1 │ │ │ │ ldrb r2, [r5, r3, lsr #3] │ │ │ │ and r1, r3, #7 │ │ │ │ orr r2, r2, r0, lsl r1 │ │ │ │ strb r2, [r5, r3, lsr #3] │ │ │ │ @@ -271719,18 +271719,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r4, ip, lsr ip │ │ │ │ - addseq ip, fp, r8, lsl r4 │ │ │ │ - addeq fp, r4, r0, lsr #24 │ │ │ │ - addeq fp, r4, ip, lsr ip │ │ │ │ + addeq fp, r4, ip, ror #23 │ │ │ │ + addseq ip, fp, r8, asr #7 │ │ │ │ + ldrdeq fp, [r4], r0 │ │ │ │ + addeq fp, r4, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #352] @ 3860e8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ @@ -271743,25 +271743,25 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r3 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #30 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #296] @ 3860f4 │ │ │ │ ldr r1, [pc, #296] @ 3860f8 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 511294 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271780,23 +271780,23 @@ │ │ │ │ strb r3, [r4, #72] @ 0x48 │ │ │ │ strb r8, [r4, #68] @ 0x44 │ │ │ │ strb r8, [r4, #70] @ 0x46 │ │ │ │ strb r6, [r4, #69] @ 0x45 │ │ │ │ strb r6, [r4, #71] @ 0x47 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 386080 │ │ │ │ mov r3, #30 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #116] @ 3860fc │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r2], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -271817,19 +271817,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq ip, fp, r8, lsl #7 │ │ │ │ - addeq fp, r4, r8, lsl #23 │ │ │ │ - @ instruction: 0x0084bbb0 │ │ │ │ - addeq ip, r3, r4, ror #20 │ │ │ │ - addeq r9, r4, r4, lsr sl │ │ │ │ + addseq ip, fp, r8, lsr r3 │ │ │ │ + addeq fp, r4, r8, lsr fp │ │ │ │ + addeq fp, r4, r0, ror #22 │ │ │ │ + addeq ip, r3, r4, lsl sl │ │ │ │ + addeq r9, r4, r4, ror #19 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #748] @ 386404 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -271843,25 +271843,25 @@ │ │ │ │ mov fp, r3 │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #692] @ 386410 │ │ │ │ ldr r1, [pc, #692] @ 386414 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #22 │ │ │ │ beq 386394 │ │ │ │ ldrb r1, [sl] │ │ │ │ mov r2, r0 │ │ │ │ lsl r3, r1, #4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -271892,25 +271892,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ b 386328 │ │ │ │ ldr r1, [pc, #540] @ 386428 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 51d498 │ │ │ │ ldr r1, [pc, #520] @ 38642c │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strb r2, [r4, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 38624c │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ mov r2, #3 │ │ │ │ strb r2, [r4, #19] │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldrb r3, [r9] │ │ │ │ @@ -271980,15 +271980,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp lr, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #10 │ │ │ │ bne 386390 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r4, #5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ b 386258 │ │ │ │ mov r0, #2 │ │ │ │ @@ -272016,26 +272016,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #4 │ │ │ │ b 3863d4 │ │ │ │ - addseq ip, fp, r0, lsl #4 │ │ │ │ - strdeq ip, [r3], r4 │ │ │ │ - addeq r9, r4, r4, asr #17 │ │ │ │ - addeq fp, r4, r8, asr #19 │ │ │ │ - addeq fp, r4, r4, ror #19 │ │ │ │ - addseq ip, fp, ip, asr r1 │ │ │ │ - addseq ip, fp, r8, asr #2 │ │ │ │ - addeq sp, r3, ip, ror #1 │ │ │ │ - addeq r4, r3, r4, lsl #22 │ │ │ │ - strdeq r9, [r4], ip │ │ │ │ - strdeq fp, [r4], r4 │ │ │ │ - strdeq ip, [r3], r8 │ │ │ │ + @ instruction: 0x009bc1b0 │ │ │ │ + addeq ip, r3, r4, lsr #17 │ │ │ │ + addeq r9, r4, r4, ror r8 │ │ │ │ + addeq fp, r4, r8, ror r9 │ │ │ │ + umulleq fp, r4, r4, r9 │ │ │ │ + addseq ip, fp, ip, lsl #2 │ │ │ │ + ldrsheq ip, [fp], r8 │ │ │ │ + umulleq sp, r3, ip, r0 │ │ │ │ + @ instruction: 0x00834ab4 │ │ │ │ + addeq r9, r4, ip, lsr #15 │ │ │ │ + addeq fp, r4, r4, lsr #15 │ │ │ │ + addeq ip, r3, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272096,15 +272096,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ bl 3855fc │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -272126,19 +272126,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq fp, fp, r4, lsr #28 │ │ │ │ + @ instruction: 0x009bbdd4 │ │ │ │ smlatteq r8, r0, r8, r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, r4, r0, lsl #10 │ │ │ │ - addeq fp, r4, ip, ror #9 │ │ │ │ + @ instruction: 0x0084b4b0 │ │ │ │ + umulleq fp, r4, ip, r4 │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #140] @ 386678 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272150,21 +272150,21 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r2, #2104] @ 0x838 │ │ │ │ add r4, r3, #12288 @ 0x3000 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3] │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r0, #0 │ │ │ │ strd r4, [r3, #8] │ │ │ │ @@ -272173,17 +272173,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq fp, fp, r0, lsr #26 │ │ │ │ - addeq fp, r4, r8, lsl r4 │ │ │ │ - addeq fp, r4, r4, lsl #8 │ │ │ │ + @ instruction: 0x009bbcd0 │ │ │ │ + addeq fp, r4, r8, asr #7 │ │ │ │ + @ instruction: 0x0084b3b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 386730 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -272196,15 +272196,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #5 │ │ │ │ bls 386710 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcc 386710 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -272219,17 +272219,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, fp, r8, ror ip │ │ │ │ - addeq fp, r4, r0, ror #6 │ │ │ │ - addeq fp, r4, r8, asr r3 │ │ │ │ + addseq fp, fp, r8, lsr #24 │ │ │ │ + addeq fp, r4, r0, lsl r3 │ │ │ │ + addeq fp, r4, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #172] @ 386800 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -272243,15 +272243,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 386808 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3867e0 │ │ │ │ mov r2, r0 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ ldrh ip, [r2, #8] │ │ │ │ ldr r3, [pc, #88] @ 38680c │ │ │ │ @@ -272271,17 +272271,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq fp, fp, r4, asr #23 │ │ │ │ - umulleq fp, r4, r0, r2 │ │ │ │ - addeq fp, r4, r4, lsr #5 │ │ │ │ + addseq fp, fp, r4, ror fp │ │ │ │ + addeq fp, r4, r0, asr #4 │ │ │ │ + addeq fp, r4, r4, asr r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #244] @ 38691c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272294,15 +272294,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #3 │ │ │ │ movls r0, #22 │ │ │ │ bls 386900 │ │ │ │ ldrb r3, [r4] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -272342,17 +272342,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, fp, ip, ror #21 │ │ │ │ - ldrdeq fp, [r4], r8 │ │ │ │ - addeq fp, r4, r4, asr #3 │ │ │ │ + umullseq fp, fp, ip, sl @ │ │ │ │ + addeq fp, r4, r8, lsl #3 │ │ │ │ + addeq fp, r4, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 386ab0 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272372,15 +272372,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #316] @ 386ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #8 │ │ │ │ add r8, sp, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -272400,29 +272400,29 @@ │ │ │ │ lsl r0, r0, #6 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc r9, r1, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [r2, #3092] @ 0xc14 │ │ │ │ sbcs r3, r3, r9 │ │ │ │ bcc 386aa4 │ │ │ │ - bl bb2d34 │ │ │ │ + bl bb2ce4 │ │ │ │ ldr r2, [pc, #180] @ 386ac4 │ │ │ │ ldr r3, [pc, #180] @ 386ac8 │ │ │ │ - bl bb2da8 │ │ │ │ + bl bb2d58 │ │ │ │ ldr r3, [pc, #176] @ 386acc │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb32f4 │ │ │ │ + bl bb32a4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [pc, #152] @ 386acc │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb33d8 │ │ │ │ + bl bb3388 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 27dbb8 │ │ │ │ @@ -272443,19 +272443,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #15 │ │ │ │ b 386a64 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009bb9d8 │ │ │ │ + addseq fp, fp, r8, lsl #19 │ │ │ │ @ instruction: 0x01082490 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq fp, r4, r4, lsr #1 │ │ │ │ - umulleq fp, r4, r4, r0 │ │ │ │ + addeq fp, r4, r4, asr r0 │ │ │ │ + addeq fp, r4, r4, asr #32 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ smlabbeq r8, r8, r3, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -272470,15 +272470,15 @@ │ │ │ │ add r0, r0, #1310720 @ 0x140000 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb r3, [r0, #2184] @ 0x888 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #2188] @ 0x88c │ │ │ │ lslne r3, r3, #4 │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -272511,17 +272511,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, fp, r4, lsr #16 │ │ │ │ - addeq sl, r4, r8, lsl pc │ │ │ │ - addeq sl, r4, r8, lsl #30 │ │ │ │ + @ instruction: 0x009bb7d4 │ │ │ │ + addeq sl, r4, r8, asr #29 │ │ │ │ + @ instruction: 0x0084aeb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #300] @ 386d18 │ │ │ │ @@ -272535,24 +272535,24 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r5, [r4] │ │ │ │ ldrb r1, [r4, #5] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ @@ -272597,17 +272597,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq fp, fp, r8, lsr #14 │ │ │ │ - addeq sl, r4, r8, lsr #28 │ │ │ │ - addeq sl, r4, r8, lsl lr │ │ │ │ + @ instruction: 0x009bb6d8 │ │ │ │ + ldrdeq sl, [r4], r8 │ │ │ │ + addeq sl, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #284] @ 386e58 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -272621,23 +272621,23 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ cmp r7, #7 │ │ │ │ movls r0, #22 │ │ │ │ str r6, [r3] │ │ │ │ bls 386e3c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -272677,17 +272677,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x009bb5d4 │ │ │ │ - ldrdeq sl, [r4], r4 │ │ │ │ - addeq sl, r4, ip, asr #25 │ │ │ │ + addseq fp, fp, r4, lsl #11 │ │ │ │ + addeq sl, r4, r4, lsl #25 │ │ │ │ + addeq sl, r4, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #304] @ 386fac │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -272698,15 +272698,15 @@ │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r3, #3104] @ 0xc20 │ │ │ │ bics r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386f54 │ │ │ │ ldr r3, [r3, #3096] @ 0xc18 │ │ │ │ bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ orrs r2, r3, r2 │ │ │ │ @@ -272752,29 +272752,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 386fb8 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, r1 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ ldrb r3, [r4, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 386f28 │ │ │ │ ldr r2, [pc, #32] @ 386fbc │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ b 386f28 │ │ │ │ - umullseq fp, fp, r4, r4 @ │ │ │ │ - umulleq sl, r4, r0, fp │ │ │ │ - addeq sl, r4, r0, ror fp │ │ │ │ - ldrdeq sl, [r4], ip │ │ │ │ - addeq sl, r4, ip, asr #23 │ │ │ │ + addseq fp, fp, r4, asr #8 │ │ │ │ + addeq sl, r4, r0, asr #22 │ │ │ │ + addeq sl, r4, r0, lsr #22 │ │ │ │ + addeq sl, r4, ip, lsl #23 │ │ │ │ + addeq sl, r4, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #360] @ 387140 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272793,15 +272793,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r4, #3104] @ 0xc20 │ │ │ │ ldr r1, [r4, #3108] @ 0xc24 │ │ │ │ bics ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 3870fc │ │ │ │ ldr r3, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ @@ -272863,19 +272863,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq fp, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x009bb2f0 │ │ │ │ strdeq r1, [r8, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, r4, ip, lsl sl │ │ │ │ - addeq sl, r4, ip, lsl #20 │ │ │ │ + addeq sl, r4, ip, asr #19 │ │ │ │ + @ instruction: 0x0084a9bc │ │ │ │ smlatteq r8, ip, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #448] @ 387330 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -272886,15 +272886,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #18432 @ 0x4800 │ │ │ │ add r1, r3, #96 @ 0x60 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsr r3, r2, #20 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -272987,17 +272987,17 @@ │ │ │ │ b 3871f4 │ │ │ │ ldr r6, [pc, #64] @ 387360 │ │ │ │ mov r7, #0 │ │ │ │ b 3871f4 │ │ │ │ ldr r6, [pc, #56] @ 387364 │ │ │ │ mov r7, #0 │ │ │ │ b 3871f4 │ │ │ │ - addseq fp, fp, r0, lsr #3 │ │ │ │ - umulleq sl, r4, r4, r8 │ │ │ │ - umulleq sl, r4, r0, r8 │ │ │ │ + addseq fp, fp, r0, asr r1 │ │ │ │ + addeq sl, r4, r4, asr #16 │ │ │ │ + addeq sl, r4, r0, asr #16 │ │ │ │ rsbeq sp, sp, r0, lsl #26 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r7, r0, r0, lsr r5 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ andeq sp, r1, r0, asr #9 │ │ │ │ andeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r7, r0, lsl #6 │ │ │ │ @@ -273027,15 +273027,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r9, r5, #3948544 @ 0x3c4000 │ │ │ │ add r0, sp, r2 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r3, [r9, #2852] @ 0xb24 │ │ │ │ @@ -273107,19 +273107,19 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - umullseq sl, fp, ip, pc @ │ │ │ │ + addseq sl, fp, ip, asr #30 │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, r4, r0, ror r6 │ │ │ │ - addeq sl, r4, r0, ror #12 │ │ │ │ + addeq sl, r4, r0, lsr #12 │ │ │ │ + addeq sl, r4, r0, lsl r6 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ tsteq r8, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -273143,15 +273143,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #500] @ 387788 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ orr r6, r6, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r6, r6, r2, lsl #24 │ │ │ │ @@ -273261,19 +273261,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009badd0 │ │ │ │ + addseq sl, fp, r0, lsl #27 │ │ │ │ smlabbeq r8, r0, r8, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq sl, r4, r4, r4 │ │ │ │ - addeq sl, r4, r0, lsl #9 │ │ │ │ + addeq sl, r4, r4, asr #8 │ │ │ │ + addeq sl, r4, r0, lsr r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x010816b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #656] @ 387a3c │ │ │ │ @@ -273295,15 +273295,15 @@ │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r3, [r8, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3879c0 │ │ │ │ ldr r1, [r8, #2876] @ 0xb3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3879c8 │ │ │ │ @@ -273438,70 +273438,70 @@ │ │ │ │ ldr r0, [pc, #52] @ 387a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 387a60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq sl, fp, ip, ror #22 │ │ │ │ + addseq sl, fp, ip, lsl fp │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sl, r4, ip, lsr r2 │ │ │ │ - addeq sl, r4, ip, lsr #4 │ │ │ │ + addeq sl, r4, ip, ror #3 │ │ │ │ + ldrdeq sl, [r4], ip │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ - @ instruction: 0x009ba8f8 │ │ │ │ - addeq sl, r4, ip, asr #2 │ │ │ │ - addeq sl, r4, r4, ror #2 │ │ │ │ + addseq sl, fp, r8, lsr #17 │ │ │ │ + strdeq sl, [r4], ip │ │ │ │ + addeq sl, r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r2, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #396] @ 387c10 │ │ │ │ add r5, r5, #1310720 @ 0x140000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387b8c │ │ │ │ ldr r7, [pc, #360] @ 387c14 │ │ │ │ ldr r2, [pc, #360] @ 387c18 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #328] @ 387c1c │ │ │ │ mov r6, r0 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #27 │ │ │ │ bne 387b70 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387b8c │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 387bac │ │ │ │ add r1, r7, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387bcc │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 387bac │ │ │ │ rsb r2, r3, #4 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ @@ -273540,32 +273540,32 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, r7, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387b8c │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi 387bac │ │ │ │ rsb r2, r3, #13 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r1 │ │ │ │ movge r4, r1 │ │ │ │ movlt r4, r2 │ │ │ │ ldr r1, [pc, #20] @ 387c24 │ │ │ │ b 387b50 │ │ │ │ - umulleq r9, r4, r4, pc @ │ │ │ │ - addseq sl, fp, r0, ror r8 │ │ │ │ - addeq r9, r4, r8, ror #30 │ │ │ │ + addeq r9, r4, r4, asr #30 │ │ │ │ + addseq sl, fp, r0, lsr #16 │ │ │ │ + addeq r9, r4, r8, lsl pc │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ eorseq r4, ip, ip, asr fp │ │ │ │ eorseq r4, ip, r2, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -273589,24 +273589,24 @@ │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r6, #15424 @ 0x3c40 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #3104] @ 0xc20 │ │ │ │ bics r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bne 387e18 │ │ │ │ ldr r2, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ bic r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ orrs r3, r2, r3 │ │ │ │ @@ -273705,18 +273705,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, r0, r1, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009ba6b4 │ │ │ │ - addeq r9, r4, ip, lsr #27 │ │ │ │ - umulleq r9, r4, r8, sp │ │ │ │ - addeq r9, r4, r4, asr #29 │ │ │ │ + addseq sl, fp, r4, ror #12 │ │ │ │ + addeq r9, r4, ip, asr sp │ │ │ │ + addeq r9, r4, r8, asr #26 │ │ │ │ + addeq r9, r4, r4, ror lr │ │ │ │ ldrdeq r0, [r8, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -273738,15 +273738,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #564] @ 388114 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r3, #3064] @ 0xbf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r1, r3 │ │ │ │ bls 3880d4 │ │ │ │ ldrb r2, [r7] │ │ │ │ @@ -273872,22 +273872,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 38811c │ │ │ │ ldr r0, [pc, #44] @ 388120 │ │ │ │ ldr r2, [pc, #44] @ 388124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #168 @ 0xa8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq sl, fp, ip, ror #8 │ │ │ │ + addseq sl, fp, ip, lsl r4 │ │ │ │ tsteq r8, ip, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, r4, ip, lsr fp │ │ │ │ - addeq r9, r4, r0, asr #22 │ │ │ │ + addeq r9, r4, ip, ror #21 │ │ │ │ + strdeq r9, [r4], r0 │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ - addeq r9, r4, r4, lsl #21 │ │ │ │ - umulleq r9, r4, ip, sl │ │ │ │ + addeq r9, r4, r4, lsr sl │ │ │ │ + addeq r9, r4, ip, asr #20 │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r0, [pc, #940] @ 3884ec │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -273910,15 +273910,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #880] @ 3884fc │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27dbb8 │ │ │ │ @@ -274122,24 +274122,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 388510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 388514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009ba1dc │ │ │ │ + addseq sl, fp, ip, lsl #3 │ │ │ │ @ instruction: 0x01080c90 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq r9, r4, r8, r8 │ │ │ │ - addeq r9, r4, r8, lsl #17 │ │ │ │ + addeq r9, r4, r8, asr #16 │ │ │ │ + addeq r9, r4, r8, lsr r8 │ │ │ │ smlabteq r8, r0, r9, r0 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - addseq r9, fp, r8, asr #28 │ │ │ │ - umulleq r9, r4, ip, r6 │ │ │ │ - @ instruction: 0x008496b4 │ │ │ │ + @ instruction: 0x009b9df8 │ │ │ │ + addeq r9, r4, ip, asr #12 │ │ │ │ + addeq r9, r4, r4, ror #12 │ │ │ │ muleq r0, lr, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #832] @ 388870 │ │ │ │ ldr r3, [pc, #832] @ 388874 │ │ │ │ @@ -274161,23 +274161,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r6, r5, #3948544 @ 0x3c4000 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27dbb8 │ │ │ │ add r1, r5, #15424 @ 0x3c40 │ │ │ │ @@ -274349,17 +274349,17 @@ │ │ │ │ str r3, [r6, #2856] @ 0xb28 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ b 388738 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r0, r8, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x009b9dd0 │ │ │ │ - ldrdeq r9, [r4], r4 │ │ │ │ - addeq r9, r4, r4, asr #9 │ │ │ │ + addseq r9, fp, r0, lsl #27 │ │ │ │ + addeq r9, r4, r4, lsl #9 │ │ │ │ + addeq r9, r4, r4, ror r4 │ │ │ │ tsteq r8, ip, asr #14 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -274383,15 +274383,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ ldr fp, [pc, #960] @ 388cd8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -274450,31 +274450,31 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 388ad0 │ │ │ │ mov r7, r3 │ │ │ │ b 3889d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl bb2d34 │ │ │ │ + bl bb2ce4 │ │ │ │ ldr r2, [pc, #712] @ 388ce0 │ │ │ │ ldr r3, [pc, #712] @ 388ce4 │ │ │ │ - bl bb2da8 │ │ │ │ + bl bb2d58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #696] @ 388ce8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb32f4 │ │ │ │ + bl bb32a4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ ldrne r1, [pc, #668] @ 388ce8 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb3ed0 │ │ │ │ + bl bb3e80 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r6, #24] │ │ │ │ str r3, [r2] │ │ │ │ @@ -274621,30 +274621,30 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr r3, [r9, #2856] @ 0xb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #2856] @ 0xb28 │ │ │ │ b 388b9c │ │ │ │ ldr r0, [pc, #60] @ 388cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3889b0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, r4, ror sl │ │ │ │ + addseq r9, fp, r4, lsr #20 │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, r4, r0, asr #2 │ │ │ │ - addeq r9, r4, r0, lsr r1 │ │ │ │ + strdeq r9, [r4], r0 │ │ │ │ + addeq r9, r4, r0, ror #1 │ │ │ │ smlatteq r8, r0, r4, r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ smlabbeq r8, r0, r3, r0 │ │ │ │ eorseq r4, ip, ip, lsr fp │ │ │ │ - addeq r8, r4, r0, lsr #30 │ │ │ │ + ldrdeq r8, [r4], r0 │ │ │ │ cmp r2, #31 │ │ │ │ bls 388ec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -274652,32 +274652,32 @@ │ │ │ │ ldr r7, [pc, #756] @ 389014 │ │ │ │ add r6, r3, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e58 │ │ │ │ ldr r3, [pc, #720] @ 389018 │ │ │ │ ldr r2, [pc, #720] @ 38901c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #688] @ 389020 │ │ │ │ add r8, r0, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b7ba98 │ │ │ │ + bl b7ba48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388edc │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ add r6, r7, #3948544 @ 0x3c4000 │ │ │ │ lsr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r6, #2901] @ 0xb55 │ │ │ │ @@ -274700,15 +274700,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ strh r2, [r3, #22] │ │ │ │ beq 388ea8 │ │ │ │ ldr sl, [pc, #568] @ 389024 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, sl, #16 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e78 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388e58 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274735,15 +274735,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r1, sl, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e58 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388e58 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274760,15 +274760,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388d84 │ │ │ │ mov r0, #27 │ │ │ │ b 388e5c │ │ │ │ ldr r1, [r6, #2908] @ 0xb5c │ │ │ │ ldrb r3, [r6, #2911] @ 0xb5f │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -274787,20 +274787,20 @@ │ │ │ │ ldr r8, [pc, #236] @ 389028 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 27ec2c │ │ │ │ add r1, r8, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 388f80 │ │ │ │ add r1, r8, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7bad8 │ │ │ │ + bl b7ba88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388ffc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #2900] @ 0xb54 │ │ │ │ str r3, [r6, #2904] @ 0xb58 │ │ │ │ b 388e50 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ @@ -274836,20 +274836,20 @@ │ │ │ │ b 388f30 │ │ │ │ ldr r0, [pc, #40] @ 38902c │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 27ec2c │ │ │ │ b 388f70 │ │ │ │ - strdeq r8, [r4], r8 @ │ │ │ │ - @ instruction: 0x009b95d4 │ │ │ │ - addeq r8, r4, ip, asr #25 │ │ │ │ + addeq r8, r4, r8, lsr #25 │ │ │ │ + addseq r9, fp, r4, lsl #11 │ │ │ │ + addeq r8, r4, ip, ror ip │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ - addseq r9, fp, r0, lsr r5 │ │ │ │ - @ instruction: 0x009b93dc │ │ │ │ + addseq r9, fp, r0, ror #9 │ │ │ │ + addseq r9, fp, ip, lsl #7 │ │ │ │ eorseq r4, ip, pc, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #604] @ 3892a4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -274865,46 +274865,46 @@ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #224 @ 0xe0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr fp, [pc, #520] @ 3892b8 │ │ │ │ mov sl, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ ldrh r3, [r0, #108] @ 0x6c │ │ │ │ strb r3, [r4] │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #1] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r4, #2] │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #3] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, sl │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ beq 3891b4 │ │ │ │ ldr r2, [pc, #456] @ 3892bc │ │ │ │ add r6, r6, #248 @ 0xf8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr r2, [r0, #1744] @ 0x6d0 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ @@ -274943,33 +274943,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr sl, [pc, #264] @ 3892c4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389160 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #216] @ 3892c8 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #1760] @ 0x6e0 │ │ │ │ ldr r3, [r0, #1764] @ 0x6e4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ @@ -275002,33 +275002,33 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b 389160 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, r0, sp, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r9, fp, ip, lsr #5 │ │ │ │ - addeq sl, r3, r0, asr r2 │ │ │ │ - addeq r1, r3, r0, ror ip │ │ │ │ - addeq r8, r4, ip, asr #22 │ │ │ │ - addeq r8, r4, r4, lsl fp │ │ │ │ + addseq r9, fp, ip, asr r2 │ │ │ │ + addeq sl, r3, r0, lsl #4 │ │ │ │ + addeq r1, r3, r0, lsr #24 │ │ │ │ + strdeq r8, [r4], ip │ │ │ │ + addeq r8, r4, r4, asr #21 │ │ │ │ tstpeq r7, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r4, r0, ror #16 │ │ │ │ - addeq r8, r4, r4, lsr r8 │ │ │ │ + addeq r8, r4, r0, lsl r8 │ │ │ │ + addeq r8, r4, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #896] @ 389674 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ add r4, r7, #1310720 @ 0x140000 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ ldr lr, [r4, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ adds r8, r1, r2 │ │ │ │ adc ip, lr, r3 │ │ │ │ @@ -275065,25 +275065,25 @@ │ │ │ │ ldr r1, [pc, #752] @ 389684 │ │ │ │ add r0, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #724] @ 389688 │ │ │ │ ldr r1, [pc, #724] @ 38968c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 5134c8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275100,15 +275100,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r3, [r6, #2876] @ 0xb3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 389640 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -275134,20 +275134,20 @@ │ │ │ │ lsl r7, r1, #5 │ │ │ │ lsl r8, ip, #5 │ │ │ │ orr r7, r7, ip, lsr #27 │ │ │ │ adds ip, ip, r8 │ │ │ │ adc r1, r1, r7 │ │ │ │ adds r0, ip, r0 │ │ │ │ adc r1, lr, r1 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ adds r2, r6, #1000 @ 0x3e8 │ │ │ │ adc r3, r5, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq 389380 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275160,54 +275160,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389564 │ │ │ │ bl 68b0d0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 389564 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r6, #1752] @ 0x6d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38959c │ │ │ │ bl 68b0d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 38959c │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r6, #1756] @ 0x6dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3895d4 │ │ │ │ bl 68b0d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3895d4 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ec2c │ │ │ │ add r0, r6, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ add r6, r6, #15424 @ 0x3c40 │ │ │ │ @@ -275246,39 +275246,39 @@ │ │ │ │ ldr r2, [pc, #76] @ 3896b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - umullseq r8, fp, r4, pc @ │ │ │ │ - umulleq r8, r4, r0, r6 │ │ │ │ - addeq r8, r4, r0, lsl #13 │ │ │ │ - addeq r9, r3, r8, lsl pc │ │ │ │ - addeq r1, r3, ip, lsr r9 │ │ │ │ - addseq r8, fp, r4, lsl #30 │ │ │ │ - strdeq r8, [r4], ip │ │ │ │ - addeq r8, r4, r8, ror #11 │ │ │ │ - addseq r8, fp, r4, lsl lr │ │ │ │ - addeq r8, r4, r0, lsl r5 │ │ │ │ - strdeq r8, [r4], ip │ │ │ │ - addseq r8, fp, r0, asr #25 │ │ │ │ - addeq r8, r4, r4, lsl r5 │ │ │ │ - @ instruction: 0x008485bc │ │ │ │ + addseq r8, fp, r4, asr #30 │ │ │ │ + addeq r8, r4, r0, asr #12 │ │ │ │ + addeq r8, r4, r0, lsr r6 │ │ │ │ + addeq r9, r3, r8, asr #29 │ │ │ │ + addeq r1, r3, ip, ror #17 │ │ │ │ + @ instruction: 0x009b8eb4 │ │ │ │ + addeq r8, r4, ip, lsr #11 │ │ │ │ + umulleq r8, r4, r8, r5 │ │ │ │ + addseq r8, fp, r4, asr #27 │ │ │ │ + addeq r8, r4, r0, asr #9 │ │ │ │ + addeq r8, r4, ip, lsr #9 │ │ │ │ + addseq r8, fp, r0, ror ip │ │ │ │ + addeq r8, r4, r4, asr #9 │ │ │ │ + addeq r8, r4, ip, ror #10 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ │ │ │ │ 003896b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73ca8 │ │ │ │ + bl b73c58 │ │ │ │ cmp r4, r0 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -275381,15 +275381,15 @@ │ │ │ │ ldr ip, [ip, #3092] @ 0xc14 │ │ │ │ str r3, [sp, #8] │ │ │ │ adc r1, r1, ip │ │ │ │ ldr ip, [r8, #3072] @ 0xc00 │ │ │ │ subs r0, r0, ip │ │ │ │ ldr ip, [r8, #3076] @ 0xc04 │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 27cf58 │ │ │ │ ldrb r1, [sl] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ @@ -275408,48 +275408,48 @@ │ │ │ │ ldr r3, [r8, #3072] @ 0xc00 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [r8, #3076] @ 0xc04 │ │ │ │ mov r0, r4 │ │ │ │ sbc r7, r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389a44 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389a44 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r2, r4 │ │ │ │ add r6, r0, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ca8 │ │ │ │ + bl b73c58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ bhi 389a44 │ │ │ │ - bl b73188 │ │ │ │ + bl b73138 │ │ │ │ ldrb r3, [sl] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ ldrb r1, [sl, #2] │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -275536,15 +275536,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1524] @ 38a0d8 │ │ │ │ ldr r1, [pc, #1524] @ 38a0dc │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [fp, #4] │ │ │ │ bls 389b94 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r3, [r5] │ │ │ │ @@ -275910,19 +275910,19 @@ │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ bl 27d0c0 │ │ │ │ b 389b54 │ │ │ │ mov sl, #15 │ │ │ │ b 38a048 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27fc5c │ │ │ │ - addseq r8, fp, r8, ror r8 │ │ │ │ + addseq r8, fp, r8, lsr #16 │ │ │ │ tstpeq r7, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, r4, ip, lsr pc │ │ │ │ - addeq r7, r4, ip, lsr #30 │ │ │ │ + addeq r7, r4, ip, ror #29 │ │ │ │ + ldrdeq r7, [r4], ip │ │ │ │ @ instruction: 0x0107f298 │ │ │ │ │ │ │ │ 0038a0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276099,15 +276099,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #7 │ │ │ │ bls 38a420 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r7, r0 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #2] │ │ │ │ @@ -276349,17 +276349,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27fc5c │ │ │ │ - @ instruction: 0x009b7fb0 │ │ │ │ - umulleq r7, r4, ip, r6 │ │ │ │ - addeq r7, r4, r8, lsl #13 │ │ │ │ + addseq r7, fp, r0, ror #30 │ │ │ │ + addeq r7, r4, ip, asr #12 │ │ │ │ + addeq r7, r4, r8, lsr r6 │ │ │ │ eorseq r4, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0038a790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276392,27 +276392,27 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r4, #6 │ │ │ │ bne 38a8b8 │ │ │ │ ldr fp, [pc, #520] @ 38aa24 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a86c │ │ │ │ ldr r3, [pc, #496] @ 38aa28 │ │ │ │ ldr r2, [pc, #496] @ 38aa2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq 38a930 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r5, r6 │ │ │ │ @@ -276442,23 +276442,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ orr r5, r5, r6 │ │ │ │ strh r3, [sl, #10] │ │ │ │ strh r3, [sl, #12] │ │ │ │ strh r5, [sl, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #312] @ 38aa30 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276517,34 +276517,34 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38aa0c │ │ │ │ mov r4, #3 │ │ │ │ b 38a8b8 │ │ │ │ ldr r0, [pc, #80] @ 38aa64 │ │ │ │ orr r1, r5, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 38aa04 │ │ │ │ tsteq r7, r0, lsr #12 │ │ │ │ - strdeq r7, [r4], ip │ │ │ │ - addseq r7, fp, r4, ror #21 │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ + addeq r7, r4, ip, lsr #3 │ │ │ │ + umullseq r7, fp, r4, sl │ │ │ │ + addeq r7, r4, r4, lsl #3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xffffbdf8 │ │ │ │ @ instruction: 0xffffc3c8 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ @ instruction: 0xffffdb6c │ │ │ │ @ instruction: 0xffffc79c │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r7, r4, r4, lsr #4 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #752] @ 38ad74 │ │ │ │ mov r5, r3 │ │ │ │ @@ -276582,27 +276582,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ac54 │ │ │ │ ldr r8, [pc, #624] @ 38ad80 │ │ │ │ add r7, r0, #1310720 @ 0x140000 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ beq 38ac80 │ │ │ │ ldr r3, [pc, #592] @ 38ad84 │ │ │ │ ldr r2, [pc, #592] @ 38ad88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 38ac68 │ │ │ │ ldr r0, [pc, #548] @ 38ad8c │ │ │ │ add r0, r3, r0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ @@ -276669,20 +276669,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38ac70 │ │ │ │ mov r0, #2 │ │ │ │ b 38ac18 │ │ │ │ ldr r0, [pc, #288] @ 38ad98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 38ac68 │ │ │ │ ldr r8, [pc, #276] @ 38ad9c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac68 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #252] @ 38ada0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #244] @ 38ada4 │ │ │ │ @@ -276691,73 +276691,73 @@ │ │ │ │ add r3, r7, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #76 @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r1, [r4] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 511104 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 51d498 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 38ac68 │ │ │ │ ldr r8, [pc, #136] @ 38adb0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac68 │ │ │ │ ldr r3, [pc, #112] @ 38adb4 │ │ │ │ ldr r2, [pc, #112] @ 38adb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ add r0, r0, #2608 @ 0xa30 │ │ │ │ b 38ab68 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, ror #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r7, r4, lsr r3 │ │ │ │ - addeq r6, r4, r8, lsl #30 │ │ │ │ - addseq r7, fp, r8, ror #15 │ │ │ │ - addeq r6, r4, r8, ror #29 │ │ │ │ + @ instruction: 0x00846eb8 │ │ │ │ + umullseq r7, fp, r8, r7 │ │ │ │ + umulleq r6, r4, r8, lr │ │ │ │ eoreq r4, r8, r8, lsl #21 │ │ │ │ ldrdeq lr, [r7, -r4] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r6, r4, r4, ror #31 │ │ │ │ - addeq r6, r4, r8, ror pc │ │ │ │ - addseq r7, fp, r8, ror r6 │ │ │ │ - addeq r6, r4, r4, asr pc │ │ │ │ - addeq r7, r3, r4, ror sp │ │ │ │ - addeq r4, r4, r0, asr #26 │ │ │ │ - strdeq r6, [r4], r0 │ │ │ │ - @ instruction: 0x009b75d8 │ │ │ │ - addeq r6, r4, ip, asr #25 │ │ │ │ + umulleq r6, r4, r4, pc @ │ │ │ │ + addeq r6, r4, r8, lsr #30 │ │ │ │ + addseq r7, fp, r8, lsr #12 │ │ │ │ + addeq r6, r4, r4, lsl #30 │ │ │ │ + addeq r7, r3, r4, lsr #26 │ │ │ │ + strdeq r4, [r4], r0 │ │ │ │ + addeq r6, r4, r0, lsr #25 │ │ │ │ + addseq r7, fp, r8, lsl #11 │ │ │ │ + addeq r6, r4, ip, ror ip │ │ │ │ │ │ │ │ 0038adbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -276778,15 +276778,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #80] @ 38ae6c │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ mov r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #41 @ 0x29 │ │ │ │ str r7, [r4, #32] │ │ │ │ bl 27ec2c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ @@ -276854,15 +276854,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #92] @ 38afa4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r6, r6, #3948544 @ 0x3c4000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3858ec │ │ │ │ ldrb r3, [r6, #3064] @ 0xbf8 │ │ │ │ @@ -276877,17 +276877,17 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38adbc │ │ │ │ ldr r1, [pc, #28] @ 38afa8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3858ec │ │ │ │ b 38af64 │ │ │ │ - addseq r7, fp, r0, lsl r4 │ │ │ │ - addeq r6, r4, r8, ror #21 │ │ │ │ - strdeq r6, [r4], r8 │ │ │ │ + addseq r7, fp, r0, asr #7 │ │ │ │ + umulleq r6, r4, r8, sl │ │ │ │ + addeq r6, r4, r8, lsr #21 │ │ │ │ rsceq r1, r6, r0, asr #30 │ │ │ │ ldrsheq r1, [r6], #232 @ 0xe8 │ │ │ │ │ │ │ │ 0038afac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276928,15 +276928,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38adbc │ │ │ │ adceq r1, r6, r0, ror lr │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r3, #184 @ 0xb8 │ │ │ │ ldr r3, [sp] │ │ │ │ - b af0524 │ │ │ │ + b af04d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276949,15 +276949,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl af0524 │ │ │ │ + bl af04d4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r4, [pc, #476] @ 38b294 │ │ │ │ cmp r5, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 38b16c │ │ │ │ ldr r3, [pc, #464] @ 38b298 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -276991,15 +276991,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r4, #77] @ 0x4d │ │ │ │ beq 38b1b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 38b0dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r2, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #296] @ 38b29c │ │ │ │ @@ -277067,25 +277067,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #52] @ 38b2a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 38b140 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, ror sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r7, ip, lsr sp │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ smlabbeq r7, r0, ip, sp │ │ │ │ - addeq r6, r4, r0, asr #27 │ │ │ │ - addeq r6, r4, r0, lsr #27 │ │ │ │ - @ instruction: 0x009b71b4 │ │ │ │ + addeq r6, r4, r0, ror sp │ │ │ │ + addeq r6, r4, r0, asr sp │ │ │ │ + addseq r7, fp, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38b34c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277097,15 +277097,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r3 │ │ │ │ mov lr, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, sp, #3 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl b561d0 │ │ │ │ + bl b56180 │ │ │ │ ldr r2, [pc, #80] @ 38b354 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [sp, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ ldr r3, [pc, #56] @ 38b350 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277139,15 +277139,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #3 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, #0 │ │ │ │ strb ip, [sp, #3] │ │ │ │ - bl b561d0 │ │ │ │ + bl b56180 │ │ │ │ ldr r2, [pc, #68] @ 38b3f0 │ │ │ │ ldr r3, [pc, #60] @ 38b3ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277262,19 +277262,19 @@ │ │ │ │ bl 383dc4 │ │ │ │ lsr r4, r4, #4 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r4 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ cmp r2, #3 │ │ │ │ mov r4, r2 │ │ │ │ bhi 38b5dc │ │ │ │ add r8, r8, #4 │ │ │ │ add r1, fp, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ @@ -277327,29 +277327,29 @@ │ │ │ │ ldr r7, [pc, #604] @ 38b8d8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ mov r3, r9 │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, r2, lsl #2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #1756] @ 0x6dc │ │ │ │ ldr r3, [pc, #544] @ 38b8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38b834 │ │ │ │ ldr r3, [r4, #1264] @ 0x4f0 │ │ │ │ cmp r3, r9 │ │ │ │ beq 38b834 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ tst r3, #4 │ │ │ │ @@ -277368,41 +277368,41 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r7, #60 @ 0x3c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 51d498 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b834 │ │ │ │ ldr fp, [pc, #412] @ 38b8ec │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b838 │ │ │ │ ldr r1, [pc, #388] @ 38b8f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b834 │ │ │ │ ldr r2, [pc, #364] @ 38b8f4 │ │ │ │ add r7, r7, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 52fa50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b834 │ │ │ │ add r1, sp, #19 │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -277412,32 +277412,32 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b834 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r1, [sp, #19] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 511104 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b834 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 51d498 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b834 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b838 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #184] @ 38b8f8 │ │ │ │ ldr r3, [pc, #140] @ 38b8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277472,23 +277472,23 @@ │ │ │ │ bl 511104 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b708 │ │ │ │ b 38b834 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0107d7b0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, r3, r4, lsl r9 │ │ │ │ - addeq r7, r3, r0, lsl #18 │ │ │ │ - addseq r6, fp, r0, ror sp │ │ │ │ - addseq r6, fp, r4, lsl sp │ │ │ │ - addeq r7, r3, ip, lsl r3 │ │ │ │ - addeq r4, r4, ip, ror #5 │ │ │ │ - addeq r6, r4, r8, asr #5 │ │ │ │ - umulleq r6, r4, r0, r4 │ │ │ │ - addeq r6, r4, r0, lsl #9 │ │ │ │ + addeq r7, r3, r4, asr #17 │ │ │ │ + @ instruction: 0x008378b0 │ │ │ │ + addseq r6, fp, r0, lsr #26 │ │ │ │ + addseq r6, fp, r4, asr #25 │ │ │ │ + addeq r7, r3, ip, asr #5 │ │ │ │ + umulleq r4, r4, ip, r2 @ │ │ │ │ + addeq r6, r4, r8, ror r2 │ │ │ │ + addeq r6, r4, r0, asr #8 │ │ │ │ + addeq r6, r4, r0, lsr r4 │ │ │ │ @ instruction: 0x0107d5b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ @@ -277576,26 +277576,26 @@ │ │ │ │ add r9, sp, #19 │ │ │ │ b 38ba84 │ │ │ │ ldr r2, [pc, #224] @ 38bb40 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #1 │ │ │ │ str r0, [r8, #4]! │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r4 │ │ │ │ ble 38bb1c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r7 │ │ │ │ strb sl, [sp, #19] │ │ │ │ - bl 934fb4 │ │ │ │ + bl 934f64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38ba58 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #148] @ 38bb44 │ │ │ │ ldr ip, [pc, #148] @ 38bb48 │ │ │ │ ldr lr, [r2, r4, lsl #2] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ @@ -277603,15 +277603,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r2, [pc, #108] @ 38bb50 │ │ │ │ ldr r3, [pc, #76] @ 38bb34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277627,20 +277627,20 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 38ba2c │ │ │ │ b 38badc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, fp, ip, lsl #20 │ │ │ │ - addeq r6, r3, r8, ror #31 │ │ │ │ - ldrdeq r6, [r3], r4 │ │ │ │ - addseq r6, fp, ip, ror #18 │ │ │ │ - addeq r6, r4, r4, lsr #11 │ │ │ │ - addeq r6, r4, ip, asr #10 │ │ │ │ + @ instruction: 0x009b69bc │ │ │ │ + umulleq r6, r3, r8, pc @ │ │ │ │ + addeq r6, r3, r4, lsl #31 │ │ │ │ + addseq r6, fp, ip, lsl r9 │ │ │ │ + addeq r6, r4, r4, asr r5 │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ │ │ │ │ 0038bb54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277656,50 +277656,50 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ ldr r2, [pc, #108] @ 38bc1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9361f0 │ │ │ │ + bl 9361a0 │ │ │ │ ldr r5, [pc, #92] @ 38bc20 │ │ │ │ ldr r0, [pc, #92] @ 38bc24 │ │ │ │ ldr r3, [pc, #92] @ 38bc28 │ │ │ │ ldr r2, [pc, #92] @ 38bc2c │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ ldr r2, [pc, #56] @ 38bc30 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9361f0 │ │ │ │ + b 9361a0 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - @ instruction: 0x0087e2b0 │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ + addeq lr, r7, r0, ror #4 │ │ │ │ + addeq r6, r4, r4, lsr #9 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - addeq r6, r4, ip, lsl #10 │ │ │ │ + addeq r6, r4, ip, lsl #9 │ │ │ │ + @ instruction: 0x008464bc │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - addeq r6, r4, r0, ror #9 │ │ │ │ - addeq r6, r4, r8, ror #9 │ │ │ │ + umulleq r6, r4, r0, r4 │ │ │ │ + umulleq r6, r4, r8, r4 │ │ │ │ │ │ │ │ 0038bc34 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -277740,26 +277740,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 38bd1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, fp, r4, asr r7 │ │ │ │ - addeq r6, r4, r4, lsr r4 │ │ │ │ - addeq r6, r4, r4, lsr r3 │ │ │ │ + addseq r6, fp, r4, lsl #14 │ │ │ │ + addeq r6, r4, r4, ror #7 │ │ │ │ + addeq r6, r4, r4, ror #5 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -277879,47 +277879,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r7, r4 │ │ │ │ b 38beb0 │ │ │ │ ldr r3, [pc, #88] @ 38bf84 │ │ │ │ ldr r2, [pc, #88] @ 38bf88 │ │ │ │ ldr r1, [pc, #88] @ 38bf8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r7, r5 │ │ │ │ b 38beb0 │ │ │ │ ldr r3, [pc, #48] @ 38bf90 │ │ │ │ ldr r1, [pc, #48] @ 38bf94 │ │ │ │ ldr r0, [pc, #48] @ 38bf98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r6, fp, r0, asr #11 │ │ │ │ - addeq r6, r4, ip, asr r2 │ │ │ │ - addeq r6, r4, r8, lsr #4 │ │ │ │ - addseq r6, fp, ip, lsl #11 │ │ │ │ - addeq r6, r4, r8, asr #4 │ │ │ │ - addeq r6, r4, r4, ror #3 │ │ │ │ - addseq r6, fp, ip, asr r5 │ │ │ │ - addeq r6, r4, r4, asr #3 │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ + addseq r6, fp, r0, ror r5 │ │ │ │ + addeq r6, r4, ip, lsl #4 │ │ │ │ + ldrdeq r6, [r4], r8 │ │ │ │ + addseq r6, fp, ip, lsr r5 │ │ │ │ + strdeq r6, [r4], r8 │ │ │ │ + umulleq r6, r4, r4, r1 │ │ │ │ + addseq r6, fp, ip, lsl #10 │ │ │ │ + addeq r6, r4, r4, ror r1 │ │ │ │ + addeq r6, r4, r4, lsl #3 │ │ │ │ │ │ │ │ 0038bf9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1300] @ 38c4c8 │ │ │ │ @@ -278114,15 +278114,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r2, [pc, #580] @ 38c520 │ │ │ │ ldr r3, [pc, #492] @ 38c4cc │ │ │ │ @@ -278147,15 +278147,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c2c8 │ │ │ │ ldr r3, [pc, #472] @ 38c530 │ │ │ │ ldr ip, [pc, #472] @ 38c534 │ │ │ │ ldr r1, [pc, #472] @ 38c538 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278173,38 +278173,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d6e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c2c8 │ │ │ │ ldr r0, [pc, #388] @ 38c548 │ │ │ │ ldr r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 38c160 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #360] @ 38c54c │ │ │ │ ldr r3, [pc, #360] @ 38c550 │ │ │ │ ldr r1, [pc, #360] @ 38c554 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ b 38c08c │ │ │ │ ldr r3, [pc, #316] @ 38c558 │ │ │ │ ldr r1, [pc, #316] @ 38c55c │ │ │ │ ldr r0, [pc, #316] @ 38c560 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278247,63 +278247,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r7, ip, lsr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, fp, r8, lsl #9 │ │ │ │ - addseq r6, fp, ip, lsr #6 │ │ │ │ - umulleq r5, r4, r4, pc @ │ │ │ │ - strdeq r6, [r4], r8 │ │ │ │ - addseq r6, fp, r0, lsl #6 │ │ │ │ - addeq r5, r4, r8, ror #30 │ │ │ │ - addeq r6, r4, ip, lsr #1 │ │ │ │ - @ instruction: 0x009b62d4 │ │ │ │ - addeq r5, r4, ip, lsr pc │ │ │ │ + addseq r6, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x009b62dc │ │ │ │ + addeq r5, r4, r4, asr #30 │ │ │ │ + addeq r6, r4, r8, lsr #1 │ │ │ │ + @ instruction: 0x009b62b0 │ │ │ │ + addeq r5, r4, r8, lsl pc │ │ │ │ addeq r6, r4, ip, asr r0 │ │ │ │ - addseq r6, fp, r8, lsr #5 │ │ │ │ - addeq r5, r4, r0, lsl pc │ │ │ │ + addseq r6, fp, r4, lsl #5 │ │ │ │ + addeq r5, r4, ip, ror #29 │ │ │ │ addeq r6, r4, ip │ │ │ │ - addseq r6, fp, ip, ror r2 │ │ │ │ - addeq r5, r4, r4, ror #29 │ │ │ │ + addseq r6, fp, r8, asr r2 │ │ │ │ + addeq r5, r4, r0, asr #29 │ │ │ │ @ instruction: 0x00845fbc │ │ │ │ + addseq r6, fp, ip, lsr #4 │ │ │ │ + umulleq r5, r4, r4, lr │ │ │ │ + addeq r5, r4, ip, ror #30 │ │ │ │ @ instruction: 0x0107cb90 │ │ │ │ - addseq r6, fp, ip, lsl r2 │ │ │ │ - addeq r5, r4, r8, lsl pc │ │ │ │ - addeq r5, r4, r0, lsl #29 │ │ │ │ + addseq r6, fp, ip, asr #3 │ │ │ │ + addeq r5, r4, r8, asr #29 │ │ │ │ + addeq r5, r4, r0, lsr lr │ │ │ │ tsteq r7, r8, lsl fp │ │ │ │ - umullseq r6, fp, ip, r1 │ │ │ │ - addeq r5, r4, r8, lsr #29 │ │ │ │ - addeq r5, r4, r0, lsl #28 │ │ │ │ - addseq r6, fp, r4, ror #2 │ │ │ │ - addeq r5, r4, r0, ror lr │ │ │ │ - addeq r5, r4, r8, asr #27 │ │ │ │ - addseq r6, fp, r0, lsr r1 │ │ │ │ - addeq r5, r4, r0, lsl lr │ │ │ │ - umulleq r5, r4, r0, sp │ │ │ │ - addeq r5, r4, r4, lsl #31 │ │ │ │ - addeq r5, r4, ip, lsr pc │ │ │ │ - ldrsbeq r6, [fp], r4 │ │ │ │ - addeq r5, r4, r0, lsr sp │ │ │ │ - addseq r6, fp, r0, lsr #1 │ │ │ │ - addeq r5, r4, r8, lsl #26 │ │ │ │ - addeq r5, r4, ip, asr #27 │ │ │ │ - addseq r6, fp, ip, ror r0 │ │ │ │ - addeq r5, r4, r4, ror #25 │ │ │ │ + addseq r6, fp, ip, asr #2 │ │ │ │ + addeq r5, r4, r8, asr lr │ │ │ │ + @ instruction: 0x00845db0 │ │ │ │ + addseq r6, fp, r4, lsl r1 │ │ │ │ + addeq r5, r4, r0, lsr #28 │ │ │ │ + addeq r5, r4, r8, ror sp │ │ │ │ + addseq r6, fp, r0, ror #1 │ │ │ │ + addeq r5, r4, r0, asr #27 │ │ │ │ + addeq r5, r4, r0, asr #26 │ │ │ │ + addeq r5, r4, r4, lsr pc │ │ │ │ addeq r5, r4, ip, ror #29 │ │ │ │ - addseq r6, fp, r8, asr r0 │ │ │ │ - addeq r5, r4, r0, asr #25 │ │ │ │ - addeq r5, r4, r8, asr #28 │ │ │ │ - addseq r6, fp, r4, lsr r0 │ │ │ │ - umulleq r5, r4, ip, ip │ │ │ │ - addeq r5, r4, ip, asr #28 │ │ │ │ - addseq r6, fp, r0, lsl r0 │ │ │ │ - addeq r5, r4, r8, ror ip │ │ │ │ - addeq r5, r4, r0, lsr sp │ │ │ │ + addseq r6, fp, r4, lsl #1 │ │ │ │ + addeq r5, r4, r0, ror #25 │ │ │ │ + addseq r6, fp, r0, asr r0 │ │ │ │ + @ instruction: 0x00845cb8 │ │ │ │ + addeq r5, r4, ip, ror sp │ │ │ │ + addseq r6, fp, ip, lsr #32 │ │ │ │ + umulleq r5, r4, r4, ip │ │ │ │ + umulleq r5, r4, ip, lr │ │ │ │ + addseq r6, fp, r8 │ │ │ │ + addeq r5, r4, r0, ror ip │ │ │ │ + strdeq r5, [r4], r8 │ │ │ │ + addseq r5, fp, r4, ror #31 │ │ │ │ + addeq r5, r4, ip, asr #24 │ │ │ │ + strdeq r5, [r4], ip │ │ │ │ + addseq r5, fp, r0, asr #31 │ │ │ │ + addeq r5, r4, r8, lsr #24 │ │ │ │ + addeq r5, r4, r0, ror #25 │ │ │ │ │ │ │ │ 0038c594 : │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -278329,28 +278329,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #1212] @ 0x4bc │ │ │ │ pop {r4, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r1, [pc, #8] @ 38c60c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6d044 │ │ │ │ - strheq r9, [r2], r0 │ │ │ │ + b b6cff4 │ │ │ │ + addeq r9, r2, r0, rrx │ │ │ │ ldr r3, [pc, #28] @ 38c634 │ │ │ │ ldr r2, [pc, #28] @ 38c638 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 38c63c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ ldrdeq ip, [r7, -ip] │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - addeq r9, r2, r8, lsl #1 │ │ │ │ + addeq r9, r2, r8, lsr r0 │ │ │ │ │ │ │ │ 0038c640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, #1 │ │ │ │ @@ -278364,15 +278364,15 @@ │ │ │ │ str r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ strd r6, [r4, #-24] @ 0xffffffe8 │ │ │ │ strd r6, [r4, #-16] │ │ │ │ strb fp, [r4, #-8] │ │ │ │ add r5, r5, #1 │ │ │ │ - bl b6cb50 │ │ │ │ + bl b6cb00 │ │ │ │ mov r3, r4 │ │ │ │ cmp r5, sl │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str fp, [r3, #28]! │ │ │ │ str r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ bne 38c670 │ │ │ │ ldr r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -278777,15 +278777,15 @@ │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 512324 │ │ │ │ b 38cc8c │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ccdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r0, r6, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 38cdac │ │ │ │ ldr r2, [pc, #180] @ 38cdb0 │ │ │ │ @@ -278793,25 +278793,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #148] @ 38cdb8 │ │ │ │ ldr r1, [pc, #148] @ 38cdbc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #116] @ 38cdc0 │ │ │ │ ldr r2, [pc, #116] @ 38cdc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 38cdc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -278822,31 +278822,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 38cdd4 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #64] @ 38cdd8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r5, fp, r0, lsr #16 │ │ │ │ - @ instruction: 0x008283bc │ │ │ │ - addeq r7, r5, r0, lsl #10 │ │ │ │ - addeq r6, r3, ip, lsr #11 │ │ │ │ - ldrdeq sp, [r2], r0 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x009b57d0 │ │ │ │ + addeq r8, r2, ip, ror #6 │ │ │ │ + @ instruction: 0x008574b0 │ │ │ │ + addeq r6, r3, ip, asr r5 │ │ │ │ + addeq sp, r2, r0, lsl #31 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, fp, lsl #24 │ │ │ │ - strdeq r5, [r4], ip │ │ │ │ + addeq r5, r4, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xa12319e5 │ │ │ │ tsteq r3, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278856,22 +278856,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 38ce34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3854a0 │ │ │ │ - addseq r5, fp, r8, lsr #14 │ │ │ │ - addeq r4, r4, ip, lsl ip │ │ │ │ - addeq r4, r4, r8, lsr ip │ │ │ │ + @ instruction: 0x009b56d8 │ │ │ │ + addeq r4, r4, ip, asr #23 │ │ │ │ + addeq r4, r4, r8, ror #23 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r7, [pc, #488] @ 38d038 │ │ │ │ mov r5, r1 │ │ │ │ @@ -278888,28 +278888,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #448] @ 38d048 │ │ │ │ ldr r3, [pc, #448] @ 38d04c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d00c │ │ │ │ ldr r2, [pc, #412] @ 38d050 │ │ │ │ ldr r1, [pc, #412] @ 38d054 │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r9, r4, #15232 @ 0x3b80 │ │ │ │ add r9, r9, #32 │ │ │ │ add sl, r4, #16384 @ 0x4000 │ │ │ │ add r7, r7, #84 @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278952,22 +278952,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [sl, #2328] @ 0x918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38aea8 │ │ │ │ ldr r2, [pc, #144] @ 38d060 │ │ │ │ ldr r3, [pc, #108] @ 38d040 │ │ │ │ @@ -278990,33 +278990,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38d068 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 38cfc8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, fp, r8, asr #13 │ │ │ │ + addseq r5, fp, r8, ror r6 │ │ │ │ @ instruction: 0x0107bf94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00844bb8 │ │ │ │ - umulleq r4, r4, ip, fp @ │ │ │ │ + addeq r4, r4, r8, ror #22 │ │ │ │ + addeq r4, r4, ip, asr #22 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addeq r4, r4, r4, asr sp │ │ │ │ - addeq r4, r4, r0, asr #26 │ │ │ │ - @ instruction: 0x008572b0 │ │ │ │ - addeq r8, r2, ip, asr #2 │ │ │ │ + addeq r4, r4, r4, lsl #26 │ │ │ │ + strdeq r4, [r4], r0 │ │ │ │ + addeq r7, r5, r0, ror #4 │ │ │ │ + strdeq r8, [r2], ip │ │ │ │ tsteq r7, r4, lsr #28 │ │ │ │ - addeq r5, r4, ip, lsl #7 │ │ │ │ - addeq r5, r4, ip, ror #6 │ │ │ │ + addeq r5, r4, ip, lsr r3 │ │ │ │ + addeq r5, r4, ip, lsl r3 │ │ │ │ ldr r0, [pc, #4] @ 38d078 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq pc, r5, r8, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d0f8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279024,15 +279024,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 38d100 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -279041,17 +279041,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009b54dc │ │ │ │ - addeq r5, r4, r0, lsr #6 │ │ │ │ - addeq r5, r4, ip, lsr r3 │ │ │ │ + addseq r5, fp, ip, lsl #9 │ │ │ │ + ldrdeq r5, [r4], r0 │ │ │ │ + addeq r5, r4, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 38d1e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279059,39 +279059,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 38d1ec │ │ │ │ ldr r1, [pc, #188] @ 38d1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #168] @ 38d1f4 │ │ │ │ ldr r1, [pc, #168] @ 38d1f8 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #136] @ 38d1fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #120] @ 38d200 │ │ │ │ ldr r1, [pc, #120] @ 38d204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #92] @ 38d208 │ │ │ │ ldr r2, [pc, #92] @ 38d20c │ │ │ │ ldr r3, [pc, #92] @ 38d210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -279101,19 +279101,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, fp, r0, ror #8 │ │ │ │ - umulleq r7, r2, r4, pc @ │ │ │ │ - ldrdeq r7, [r5], r4 │ │ │ │ - addeq r8, r3, ip, ror #17 │ │ │ │ - strdeq r8, [r3], r8 @ │ │ │ │ + addseq r5, fp, r0, lsl r4 │ │ │ │ + addeq r7, r2, r4, asr #30 │ │ │ │ + addeq r7, r5, r4, lsl #1 │ │ │ │ + umulleq r8, r3, ip, r8 │ │ │ │ + addeq r8, r3, r8, lsr #17 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq pc, r5, r0, ror #26 │ │ │ │ tsteq r3, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -279125,110 +279125,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 38d27c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, fp, r8, asr #6 │ │ │ │ - addeq r5, r4, ip, lsl #3 │ │ │ │ - addeq r5, r4, r8, lsr #3 │ │ │ │ + @ instruction: 0x009b52f8 │ │ │ │ + addeq r5, r4, ip, lsr r1 │ │ │ │ + addeq r5, r4, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 38d2e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 38d2e8 │ │ │ │ ldr r1, [pc, #72] @ 38d2ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009b52d8 │ │ │ │ - addeq r5, r4, ip, lsl r1 │ │ │ │ - addeq r5, r4, r8, lsr r1 │ │ │ │ + addseq r5, fp, r8, lsl #5 │ │ │ │ + addeq r5, r4, ip, asr #1 │ │ │ │ + addeq r5, r4, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 38d340 │ │ │ │ ldr r2, [pc, #56] @ 38d344 │ │ │ │ ldr r1, [pc, #56] @ 38d348 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38d4a0 │ │ │ │ - addseq r5, fp, ip, ror #4 │ │ │ │ - strheq r5, [r4], r0 │ │ │ │ - addeq r5, r4, ip, asr #1 │ │ │ │ + addseq r5, fp, ip, lsl r2 │ │ │ │ + addeq r5, r4, r0, rrx │ │ │ │ + addeq r5, r4, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 38d3bc │ │ │ │ ldr r2, [pc, #88] @ 38d3c0 │ │ │ │ ldr r1, [pc, #88] @ 38d3c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, fp, r0, lsl r2 │ │ │ │ - addeq r5, r4, r4, asr r0 │ │ │ │ - addeq r5, r4, r0, ror r0 │ │ │ │ + addseq r5, fp, r0, asr #3 │ │ │ │ + addeq r5, r4, r4 │ │ │ │ + addeq r5, r4, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -279269,15 +279269,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 38d49c │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -279362,15 +279362,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ ldr r3, [pc, #964] @ 38d9bc │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -279603,24 +279603,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 38d91c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ tsteq r7, r4, lsl r9 │ │ │ │ - addeq r4, r4, r8, lsl pc │ │ │ │ + addeq r4, r4, r8, asr #29 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r4, fp, r4, asr #25 │ │ │ │ + addseq r4, fp, r4, ror ip │ │ │ │ smlatteq r7, ip, r0, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r4, r4, ip, lsl r4 │ │ │ │ + addeq r4, r4, ip, asr #7 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 38da28 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 38d9d8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -280081,23 +280081,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 38e13c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r1, r4, r4, ror r4 │ │ │ │ + addeq r1, r4, r4, lsr #8 │ │ │ │ rscseq lr, r5, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -280166,15 +280166,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 8f1590 │ │ │ │ + bl 8f1540 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 38e30c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -280210,15 +280210,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f1608 │ │ │ │ + bl 8f15b8 │ │ │ │ b 38e2c8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ tsteq r7, r4, lsr #22 │ │ │ │ @@ -280255,15 +280255,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f1608 │ │ │ │ + bl 8f15b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -280340,33 +280340,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38e550 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r4, r4, ror #31 │ │ │ │ + umulleq r3, r4, r4, pc @ │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldrdeq r3, [r4], r0 │ │ │ │ - addeq r3, r4, r4, asr pc │ │ │ │ - @ instruction: 0x009b42b0 │ │ │ │ - addeq r3, r4, r4, lsr pc │ │ │ │ + addeq r3, r4, r0, lsl #31 │ │ │ │ + addeq r3, r4, r4, lsl #30 │ │ │ │ + addseq r4, fp, r0, ror #4 │ │ │ │ + addeq r3, r4, r4, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 38e560 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq lr, r5, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 38e5f4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -280375,15 +280375,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #84] @ 38e600 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -280396,17 +280396,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, fp, r8, lsr r2 │ │ │ │ - addeq r3, r4, r8, lsl #30 │ │ │ │ - strdeq r3, [r4], r8 │ │ │ │ + addseq r4, fp, r8, ror #3 │ │ │ │ + @ instruction: 0x00843eb8 │ │ │ │ + addeq r3, r4, r8, lsr #29 │ │ │ │ rscseq lr, r5, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38e68c │ │ │ │ ldr r2, [pc, #112] @ 38e690 │ │ │ │ @@ -280414,15 +280414,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #80] @ 38e698 │ │ │ │ ldr lr, [pc, #80] @ 38e69c │ │ │ │ ldr ip, [pc, #80] @ 38e6a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280433,69 +280433,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 38e6a4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r4, fp, r0, lsr #3 │ │ │ │ - umulleq r6, r2, r4, sl │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ + b 928510 │ │ │ │ + addseq r4, fp, r0, asr r1 │ │ │ │ + addeq r6, r2, r4, asr #20 │ │ │ │ + addeq r5, r5, r8, lsl #23 │ │ │ │ rscseq lr, r5, r8, ror #18 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addeq r3, r4, r0, ror #28 │ │ │ │ + addeq r3, r4, r0, lsl lr │ │ │ │ @ instruction: 0x01038e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 38e700 │ │ │ │ ldr r2, [pc, #64] @ 38e704 │ │ │ │ ldr r1, [pc, #64] @ 38e708 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r4, [fp], r8 │ │ │ │ - addeq r3, r4, ip, asr #27 │ │ │ │ - addeq r3, r4, r0, asr #27 │ │ │ │ + addseq r4, fp, r8, lsr #1 │ │ │ │ + addeq r3, r4, ip, ror sp │ │ │ │ + addeq r3, r4, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38e758 │ │ │ │ ldr r2, [pc, #52] @ 38e75c │ │ │ │ ldr r1, [pc, #52] @ 38e760 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38e3f0 │ │ │ │ - umullseq r4, fp, r4, r0 │ │ │ │ - addeq r3, r4, r8, ror #26 │ │ │ │ - addeq r3, r4, ip, asr sp │ │ │ │ + addseq r4, fp, r4, asr #32 │ │ │ │ + addeq r3, r4, r8, lsl sp │ │ │ │ + addeq r3, r4, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -289000,23 +289000,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 396c88 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e44f0 │ │ │ │ + b 8e44a0 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 396c60 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 396c5c │ │ │ │ @@ -289026,15 +289026,15 @@ │ │ │ │ b 396c60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 8dcedc │ │ │ │ + bl 8dce8c │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 396cf4 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -289042,21 +289042,21 @@ │ │ │ │ beq 396d28 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 396d8c │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e127c │ │ │ │ + b 8e122c │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 396cf4 │ │ │ │ tst r1, #2 │ │ │ │ bne 396cf4 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -289073,40 +289073,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 396c1c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 396c1c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e127c │ │ │ │ + b 8e122c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 396d00 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ b 396d00 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 396d68 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ b 396d68 │ │ │ │ ldr r3, [pc, #100] @ 396e60 │ │ │ │ ldr r2, [pc, #100] @ 396e64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -289119,25 +289119,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 396e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq r1, [r7, -r8] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq fp, r3, ip, lsr #13 │ │ │ │ + addeq fp, r3, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -289151,15 +289151,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 396ed0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 396f3c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -289170,23 +289170,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 396eb0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 396ed0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -289221,15 +289221,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396f94 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289268,26 +289268,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 397040 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3970c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r5, r5, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 3971b8 │ │ │ │ ldr r2, [pc, #216] @ 3971bc │ │ │ │ @@ -289295,25 +289295,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #184] @ 3971c4 │ │ │ │ ldr r1, [pc, #184] @ 3971c8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #152] @ 3971cc │ │ │ │ ldr r2, [pc, #152] @ 3971d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3971d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3971d8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289330,34 +289330,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009ab9f4 │ │ │ │ - ldrdeq sp, [r1], r4 │ │ │ │ - addeq sp, r4, r8, lsl r1 │ │ │ │ - addeq ip, r2, r4, asr #3 │ │ │ │ - addeq r3, r2, r8, ror #23 │ │ │ │ - addeq fp, r3, r0, ror #7 │ │ │ │ + addseq fp, sl, r4, lsr #19 │ │ │ │ + addeq sp, r1, r4, lsl #31 │ │ │ │ + addeq sp, r4, r8, asr #1 │ │ │ │ + addeq ip, r2, r4, ror r1 │ │ │ │ + umulleq r3, r2, r8, fp │ │ │ │ + umulleq fp, r3, r0, r3 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - addeq fp, r3, r4, ror #7 │ │ │ │ + umulleq fp, r3, r4, r3 │ │ │ │ ldrsbeq r5, [r5], #232 @ 0xe8 @ │ │ │ │ tsteq r3, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -289437,22 +289437,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 397714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 397258 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397244 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -289551,15 +289551,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 39770c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397238 │ │ │ │ ldr r0, [pc, #548] @ 397724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 397238 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -289623,15 +289623,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 39770c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397238 │ │ │ │ ldr r0, [pc, #264] @ 397728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 397238 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 397660 │ │ │ │ bhi 3974d0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 397660 │ │ │ │ bhi 3976e0 │ │ │ │ @@ -289651,55 +289651,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397244 │ │ │ │ ldr r0, [pc, #164] @ 39772c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 397258 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397244 │ │ │ │ ldr r3, [pc, #88] @ 39770c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397238 │ │ │ │ ldr r0, [pc, #104] @ 397730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 397238 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 397244 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 397650 │ │ │ │ b 3974e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r7, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r7, r8, fp, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01071b94 │ │ │ │ - addseq fp, sl, r4, lsl r5 │ │ │ │ + addseq fp, sl, r4, asr #9 │ │ │ │ andeq r3, r0, r0, lsl r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq fp, r3, r0, asr r2 │ │ │ │ + addeq fp, r3, r0, lsl #4 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - addseq fp, sl, lr, ror #7 │ │ │ │ - addseq fp, sl, r7, ror r3 │ │ │ │ - addeq fp, r3, r4, asr #32 │ │ │ │ - addeq sl, r3, r4, asr #30 │ │ │ │ - addeq sl, r3, r0, asr pc │ │ │ │ - @ instruction: 0x0083aebc │ │ │ │ + umullseq fp, sl, lr, r3 │ │ │ │ + addseq fp, sl, r7, lsr #6 │ │ │ │ + strdeq sl, [r3], r4 │ │ │ │ + strdeq sl, [r3], r4 │ │ │ │ + addeq sl, r3, r0, lsl #30 │ │ │ │ + addeq sl, r3, ip, ror #28 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -290605,20 +290605,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 39858c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq sl, sl, r0, lsr #11 │ │ │ │ - addeq sl, r3, r0, asr #1 │ │ │ │ - ldrdeq sl, [r3], r4 │ │ │ │ - addseq sl, sl, ip, ror r5 │ │ │ │ - umulleq sl, r3, ip, r0 │ │ │ │ - addeq sl, r3, r8, asr #1 │ │ │ │ + addseq sl, sl, r0, asr r5 │ │ │ │ + addeq sl, r3, r0, ror r0 │ │ │ │ + addeq sl, r3, r4, lsl #1 │ │ │ │ + addseq sl, sl, ip, lsr #10 │ │ │ │ + addeq sl, r3, ip, asr #32 │ │ │ │ + addeq sl, r3, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -294354,18 +294354,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 39c07c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 39c0a4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -294390,15 +294390,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 39c000 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ b 39c000 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -296877,15 +296877,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 39e808 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e77c │ │ │ │ ldr r0, [pc, #148] @ 39e80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -296897,33 +296897,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 39e808 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e77c │ │ │ │ ldr r0, [pc, #72] @ 39e810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 39e77c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r6, r4, lsr #14 │ │ │ │ - addseq r4, sl, r1, asr #3 │ │ │ │ + addseq r4, sl, r1, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrdeq r3, [r3], r8 │ │ │ │ addeq r3, r3, r8, lsl #29 │ │ │ │ + addeq r3, r3, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 39e984 │ │ │ │ mov r8, r3 │ │ │ │ @@ -319514,47 +319514,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b49a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b4718 │ │ │ │ ldr r0, [pc, #80] @ 3b49a8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b4718 │ │ │ │ ldr r0, [pc, #60] @ 3b49ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b46fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq lr, r8, r8, ror #3 │ │ │ │ + umullseq lr, r8, r8, r1 │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r4, [r5, -r4] │ │ │ │ andeq r5, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r1, r8, asr sp │ │ │ │ - addeq sp, r1, r0, lsl #27 │ │ │ │ addeq sp, r1, r8, lsl #26 │ │ │ │ + addeq sp, r1, r0, lsr sp │ │ │ │ + @ instruction: 0x0081dcb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -319669,22 +319669,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3b4bb0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3b4b48 │ │ │ │ ldr r0, [pc, #28] @ 3b4bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b4b48 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3b4690 │ │ │ │ b 3b4b4c │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq sp, r1, r0, ror fp │ │ │ │ + addeq sp, r1, r0, lsr #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3b4df8 │ │ │ │ mov lr, ip │ │ │ │ @@ -320576,22 +320576,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3b5a44 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -320636,15 +320636,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3b59c0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ b 3b59e4 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3b5b0c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -320875,15 +320875,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3b6a94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5c90 │ │ │ │ ldr r0, [pc, #3112] @ 3b6a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b5c90 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3b5cb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3b6a9c │ │ │ │ @@ -320944,15 +320944,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -320978,15 +320978,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3b6a94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5c90 │ │ │ │ ldr r0, [pc, #2720] @ 3b6aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b5c90 │ │ │ │ mov r7, #3 │ │ │ │ b 3b5dc8 │ │ │ │ tst r8, #8 │ │ │ │ bne 3b6284 │ │ │ │ ldr r3, [pc, #2692] @ 3b6ab0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -321044,41 +321044,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3b61ac │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -321134,15 +321134,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3b6a94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5c90 │ │ │ │ ldr r0, [pc, #2120] @ 3b6ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b5c90 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 3b669c │ │ │ │ ldr r3, [pc, #2100] @ 3b6ac8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -321313,15 +321313,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -321334,15 +321334,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5dac │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 3b6880 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -321405,15 +321405,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3b6a94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5c90 │ │ │ │ ldr r0, [pc, #1088] @ 3b6af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b5c90 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3b6afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -321550,22 +321550,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5dac │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3b61c0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -321587,15 +321587,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3b61e8 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2d6f00 │ │ │ │ @@ -321653,45 +321653,45 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, ip, ror r1 │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0113fdd0 │ │ │ │ rscseq r7, r3, r4, lsl #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq ip, r1, r8, lsr #21 │ │ │ │ + addeq ip, r1, r8, asr sl │ │ │ │ tsteq r5, r0, ror #30 │ │ │ │ tstpeq r3, r4, asr #25 @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r4, lsl #2 │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ - addeq ip, r1, ip, lsr r8 │ │ │ │ + addeq ip, r1, ip, ror #15 │ │ │ │ @ instruction: 0x0113fbbc │ │ │ │ ldrsheq r6, [r3], #240 @ 0xf0 @ │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ @ instruction: 0x01052bb4 │ │ │ │ - strdeq ip, [r1], r8 │ │ │ │ + addeq ip, r1, r8, lsr #11 │ │ │ │ tstpeq r3, r4, asr r9 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r0, lsl #27 │ │ │ │ tstpeq r3, r4, lsl #17 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r4, asr #25 │ │ │ │ tsteq r5, r0, lsl #20 │ │ │ │ ldrheq r6, [r3], #180 @ 0xb4 @ │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq ip, r1, ip, lsl #3 │ │ │ │ + addeq ip, r1, ip, lsr r1 │ │ │ │ @ instruction: 0x0113f5d4 │ │ │ │ rscseq r6, r3, r4, lsl sl │ │ │ │ ldrsheq r6, [r3], #144 @ 0x90 @ │ │ │ │ - strdeq ip, [r1], r0 │ │ │ │ + addeq ip, r1, r0, lsr #3 │ │ │ │ rscseq r6, r3, r0, ror r9 │ │ │ │ rscseq r6, r3, r8, lsr #17 │ │ │ │ - ldrdeq fp, [r1], r0 │ │ │ │ - addseq ip, r8, ip, ror r0 │ │ │ │ - umulleq fp, r1, r8, fp │ │ │ │ - addeq fp, r1, ip, ror lr │ │ │ │ + addeq fp, r1, r0, lsl #29 │ │ │ │ + addseq ip, r8, ip, lsr #32 │ │ │ │ + addeq fp, r1, r8, asr #22 │ │ │ │ + addeq fp, r1, ip, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 3b6f4c │ │ │ │ ldr r3, [pc, #1052] @ 3b6f50 │ │ │ │ @@ -321772,15 +321772,15 @@ │ │ │ │ bne 3b6eac │ │ │ │ ldr r0, [pc, #780] @ 3b6f70 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #756] @ 3b6f74 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3b6f78 │ │ │ │ @@ -321878,22 +321878,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b6f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b6b74 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3b6eb0 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3b6eb0 │ │ │ │ @@ -321939,15 +321939,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3b6c90 │ │ │ │ ldr r0, [pc, #144] @ 3b6f9c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b6b74 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3b6e78 │ │ │ │ b 3b6c90 │ │ │ │ ldr r3, [pc, #64] @ 3b6f74 │ │ │ │ @@ -321958,31 +321958,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3b6c90 │ │ │ │ smlabteq r5, r4, r2, r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r5, r4, r2, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq fp, r8, r5, ror #26 │ │ │ │ + addseq fp, r8, r5, lsl sp │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x010521b4 │ │ │ │ - addeq fp, r1, r4, asr sp │ │ │ │ + addeq fp, r1, r4, lsl #26 │ │ │ │ andeq r3, r0, ip, lsl r3 │ │ │ │ tsteq r5, ip, asr r1 │ │ │ │ strdeq r2, [r5, -ip] │ │ │ │ strheq r2, [r5, -ip] │ │ │ │ qaddeq r2, r0, r5 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq fp, r1, r4, lsl fp │ │ │ │ + addeq fp, r1, r4, asr #21 │ │ │ │ tsteq r5, r4, ror #30 │ │ │ │ tsteq r5, ip, lsr #30 │ │ │ │ - addeq fp, r1, ip, ror sl │ │ │ │ + addeq fp, r1, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 3b7714 │ │ │ │ ldr r3, [pc, #1884] @ 3b7718 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322043,22 +322043,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b7738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b6ff8 │ │ │ │ ldr r3, [pc, #1620] @ 3b7730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b7018 │ │ │ │ ldr r2, [pc, #1612] @ 3b773c │ │ │ │ @@ -322072,15 +322072,15 @@ │ │ │ │ bne 3b7190 │ │ │ │ ldr r0, [pc, #1580] @ 3b7740 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #1556] @ 3b7744 │ │ │ │ ldr r3, [pc, #1508] @ 3b7718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322450,28 +322450,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 3b7154 │ │ │ │ b 3b7190 │ │ │ │ ldr r0, [pc, #180] @ 3b77c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b6ff8 │ │ │ │ tsteq r5, ip, lsr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r5, ip, lsl lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x0098b8f8 │ │ │ │ + addseq fp, r8, r8, lsr #17 │ │ │ │ ldrdeq r1, [r5, -r4] │ │ │ │ andeq r5, r0, ip, asr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrdeq fp, [r1], r4 │ │ │ │ + addeq fp, r1, r4, lsl #11 │ │ │ │ tsteq r5, r4, lsl #26 │ │ │ │ - ldrdeq fp, [r1], r8 │ │ │ │ + addeq fp, r1, r8, lsl #17 │ │ │ │ smlabteq r5, r4, ip, r1 │ │ │ │ smlabbeq r5, r8, ip, r1 │ │ │ │ tsteq r5, r8, asr ip │ │ │ │ tsteq r5, r8, lsr #24 │ │ │ │ strdeq r1, [r5, -r8] │ │ │ │ smlabteq r5, r8, fp, r1 │ │ │ │ @ instruction: 0x01051b98 │ │ │ │ @@ -322495,15 +322495,15 @@ │ │ │ │ tsteq r5, r8, lsr r8 │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ ldrdeq r1, [r5, -r8] │ │ │ │ smlatbeq r5, r8, r7, r1 │ │ │ │ tsteq r5, r8, ror r7 │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ - ldrdeq sl, [r1], r0 │ │ │ │ + addeq sl, r1, r0, lsl #31 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -322560,15 +322560,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 8e2b30 │ │ │ │ + b 8e2ae0 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 3b78a0 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 396ffc │ │ │ │ @@ -322638,15 +322638,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3b7ac4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -322676,27 +322676,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2b30 │ │ │ │ + b 8e2ae0 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 3b7a74 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396ffc │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396f58 │ │ │ │ strdeq r1, [r5, -r0] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq fp, r1, ip, lsr #32 │ │ │ │ + ldrdeq sl, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3b80bc │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -322919,15 +322919,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7dcc │ │ │ │ ldr r0, [pc, #676] @ 3b80f8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 396cb4 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 3b7b20 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -323040,28 +323040,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b8118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b7b78 │ │ │ │ ldr r0, [pc, #172] @ 3b811c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3b7b78 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 27dbb8 │ │ │ │ @@ -323075,34 +323075,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 3b7b20 │ │ │ │ tsteq r5, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r5, r0, r2, r1 │ │ │ │ smlabteq r5, ip, r2, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sl, r8, r6, ror #27 │ │ │ │ - @ instruction: 0x0098adfc │ │ │ │ + umullseq sl, r8, r6, sp │ │ │ │ + addseq sl, r8, ip, lsr #27 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ ldrdeq r1, [r5, -r0] │ │ │ │ - umullseq sl, r8, ip, sp │ │ │ │ + addseq sl, r8, ip, asr #26 │ │ │ │ tsteq r5, ip, lsr r1 │ │ │ │ tsteq r5, ip, asr #32 │ │ │ │ - addseq sl, r8, r9, asr #24 │ │ │ │ + @ instruction: 0x0098abf9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlabteq r5, r4, pc, r0 @ │ │ │ │ - addeq sl, r1, r8, ror #24 │ │ │ │ + addeq sl, r1, r8, lsl ip │ │ │ │ tsteq r5, r0, asr pc │ │ │ │ - addeq sl, r1, r8, lsr #24 │ │ │ │ + ldrdeq sl, [r1], r8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrdeq r0, [r5, -r0] │ │ │ │ tsteq r5, r4, asr #28 │ │ │ │ andeq r5, r0, ip, asr r3 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ - addeq sl, r1, ip, lsl sl │ │ │ │ + addeq sl, r1, r8, lsr #19 │ │ │ │ + addeq sl, r1, ip, asr #19 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 3b8140 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -323185,153 +323185,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e3c0c │ │ │ │ + bl 8e3bbc │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 3b855c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r3, [pc, #656] @ 3b8560 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 3b8564 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3b8568 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4310 │ │ │ │ + bl 8e42c0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 8e3ab4 │ │ │ │ + bl 8e3a64 │ │ │ │ ldr r3, [pc, #372] @ 3b856c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3c0c │ │ │ │ + bl 8e3bbc │ │ │ │ ldr r3, [pc, #308] @ 3b8570 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e3c0c │ │ │ │ + bl 8e3bbc │ │ │ │ ldr r3, [pc, #252] @ 3b8574 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3c0c │ │ │ │ + bl 8e3bbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3b852c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -323367,22 +323367,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ tsteq r3, r4, lsl #21 │ │ │ │ ldrsheq r4, [r3], #208 @ 0xd0 @ │ │ │ │ - ldrdeq sl, [r1], r0 │ │ │ │ - addeq sl, r1, r0, ror r8 │ │ │ │ - addeq sl, r1, r4, ror r8 │ │ │ │ + addeq sl, r1, r0, lsl #17 │ │ │ │ + addeq sl, r1, r0, lsr #16 │ │ │ │ addeq sl, r1, r4, lsr #16 │ │ │ │ - addeq sl, r1, ip, asr #15 │ │ │ │ - addeq sl, r1, r8, ror r7 │ │ │ │ - addeq sl, r1, r8, asr #14 │ │ │ │ - addeq sl, r1, r0, lsr #14 │ │ │ │ + ldrdeq sl, [r1], r4 │ │ │ │ + addeq sl, r1, ip, ror r7 │ │ │ │ + addeq sl, r1, r8, lsr #14 │ │ │ │ + strdeq sl, [r1], r8 │ │ │ │ + ldrdeq sl, [r1], r0 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -323398,27 +323398,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #456] @ 3b87b8 │ │ │ │ ldr r1, [pc, #456] @ 3b87bc │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -323458,41 +323458,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 3b87c0 │ │ │ │ ldr r1, [pc, #272] @ 3b87c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2d70a0 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 3b87c8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 519340 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 3b8644 │ │ │ │ @@ -323507,32 +323507,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 3b87d0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sl, r8, r4, lsr r5 │ │ │ │ - addeq sl, r1, r4, asr #32 │ │ │ │ - addeq r6, r1, r4, ror #27 │ │ │ │ - addeq sl, r0, r0, ror #25 │ │ │ │ - addeq r2, r0, r0, lsl #14 │ │ │ │ - rsbseq ip, pc, r4, lsl sl @ │ │ │ │ - addeq fp, r2, r8, asr fp │ │ │ │ - ldrdeq sl, [r1], ip │ │ │ │ - addeq sl, r1, r4, lsr r4 │ │ │ │ + addseq sl, r8, r4, ror #9 │ │ │ │ + strdeq r9, [r1], r4 │ │ │ │ + umulleq r6, r1, r4, sp │ │ │ │ + umulleq sl, r0, r0, ip │ │ │ │ + @ instruction: 0x008026b0 │ │ │ │ + rsbseq ip, pc, r4, asr #19 │ │ │ │ + addeq fp, r2, r8, lsl #22 │ │ │ │ + addeq sl, r1, ip, lsl #9 │ │ │ │ + addeq sl, r1, r4, ror #7 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ cmp r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -324763,20 +324763,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b9b40 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r3, r3, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #644] @ 3b9de0 │ │ │ │ ldr r3, [pc, #644] @ 3b9de4 │ │ │ │ @@ -324941,15 +324941,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 3b9c24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0104f298 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r3, r3, r0, ror sp │ │ │ │ - addseq r8, r8, ip, lsl #31 │ │ │ │ + addseq r8, r8, ip, lsr pc │ │ │ │ rscseq r3, r3, r0, lsr sp │ │ │ │ tstpeq r4, r4, lsr r1 @ p-variant is OBSOLETE │ │ │ │ rscseq r3, r3, r4, lsr ip │ │ │ │ rscseq r3, r3, ip, lsl ip │ │ │ │ smlalseq r3, r3, r8, fp @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -325224,15 +325224,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3ba2a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #68] @ 3ba2ac │ │ │ │ ldr ip, [pc, #68] @ 3ba2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #348 @ 0x15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ @@ -325240,18 +325240,18 @@ │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 3ba2b4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r8, r8, r8, ror #18 │ │ │ │ - rsbseq sl, pc, r4, ror lr @ │ │ │ │ - @ instruction: 0x00829fb8 │ │ │ │ + b 928510 │ │ │ │ + addseq r8, r8, r8, lsl r9 │ │ │ │ + rsbseq sl, pc, r4, lsr #28 │ │ │ │ + addeq r9, r2, r8, ror #30 │ │ │ │ ldrsbeq r3, [r3], #108 @ 0x6c @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ tsteq r0, ip, ror sl │ │ │ │ ldr r3, [pc, #48] @ 3ba2f0 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ @@ -325350,21 +325350,21 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ba448 │ │ │ │ mov r0, #0 │ │ │ │ b 3ba374 │ │ │ │ ldr r0, [pc, #28] @ 3ba46c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ba440 │ │ │ │ ldrdeq lr, [r4, -ip] │ │ │ │ - addseq r8, r8, ip, lsr #16 │ │ │ │ + @ instruction: 0x009887dc │ │ │ │ ldrheq r3, [r3], #84 @ 0x54 @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r8, r1, r8, lsr r9 │ │ │ │ + addeq r8, r1, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #376] @ 3ba600 │ │ │ │ ldr sl, [pc, #376] @ 3ba604 │ │ │ │ ldr r9, [pc, #376] @ 3ba608 │ │ │ │ @@ -325375,25 +325375,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #328] @ 3ba60c │ │ │ │ ldr r1, [pc, #328] @ 3ba610 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba5c0 │ │ │ │ ldr r7, [pc, #284] @ 3ba614 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [sp] │ │ │ │ @@ -325401,15 +325401,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r7, #412 @ 0x19c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #2560 @ 0xa00 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ bl 38148c │ │ │ │ @@ -325420,15 +325420,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldr r1, [pc, #164] @ 3ba61c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r8, [r4, #972] @ 0x3cc │ │ │ │ bl 36c89c │ │ │ │ mov r3, r4 │ │ │ │ @@ -325448,32 +325448,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3ba620 │ │ │ │ ldr r2, [pc, #88] @ 3ba624 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r8, r8, r4, lsr #14 │ │ │ │ - addeq r8, r1, ip, lsl #18 │ │ │ │ - addeq r8, r1, ip, lsl r9 │ │ │ │ - umulleq r8, r0, r0, r5 │ │ │ │ - addeq r8, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x009886d4 │ │ │ │ + @ instruction: 0x008188bc │ │ │ │ + addeq r8, r1, ip, asr #17 │ │ │ │ + addeq r8, r0, r0, asr #10 │ │ │ │ + addeq r8, r0, r4, asr r5 │ │ │ │ rscseq r3, r3, ip, asr #8 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - strdeq r8, [r1], r8 @ │ │ │ │ + addeq r8, r1, r8, lsr #15 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ bxle lr │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ subs r3, r3, #1 │ │ │ │ @@ -325495,84 +325495,84 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, r8, r4, lsr r5 │ │ │ │ - addeq r8, r1, ip, lsl r7 │ │ │ │ - addeq r8, r1, ip, lsr #14 │ │ │ │ + addseq r8, r8, r4, ror #9 │ │ │ │ + addeq r8, r1, ip, asr #13 │ │ │ │ + ldrdeq r8, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba734 │ │ │ │ ldr r2, [pc, #76] @ 3ba738 │ │ │ │ ldr r1, [pc, #76] @ 3ba73c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, r8, r4, asr #9 │ │ │ │ - addeq r8, r1, ip, lsr #13 │ │ │ │ - @ instruction: 0x008186bc │ │ │ │ + addseq r8, r8, r4, ror r4 │ │ │ │ + addeq r8, r1, ip, asr r6 │ │ │ │ + addeq r8, r1, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba7a4 │ │ │ │ ldr r2, [pc, #76] @ 3ba7a8 │ │ │ │ ldr r1, [pc, #76] @ 3ba7ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, r8, r4, asr r4 │ │ │ │ - addeq r8, r1, ip, lsr r6 │ │ │ │ - addeq r8, r1, ip, asr #12 │ │ │ │ + addseq r8, r8, r4, lsl #8 │ │ │ │ + addeq r8, r1, ip, ror #11 │ │ │ │ + strdeq r8, [r1], ip │ │ │ │ ldr r3, [pc, #100] @ 3ba81c │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ str r2, [r0, #1028] @ 0x404 │ │ │ │ beq 3ba7e0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325625,30 +325625,30 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, #12 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #52] @ 3ba8e0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ ldr r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 3ba8d8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -325740,26 +325740,26 @@ │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ beq 3baa64 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [pc, #444] @ 3bac34 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3baa28 │ │ │ │ ldr r0, [pc, #428] @ 3bac38 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [r4, #1016] @ 0x3f8 │ │ │ │ and r3, ip, #252 @ 0xfc │ │ │ │ adds r3, r3, #4 │ │ │ │ cmp r2, r3, lsl #2 │ │ │ │ ldr r5, [r4, #1020] @ 0x3fc │ │ │ │ lsl r6, r3, #2 │ │ │ │ str ip, [r4, #980] @ 0x3d4 │ │ │ │ @@ -325812,15 +325812,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ str ip, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ beq 3babf0 │ │ │ │ ldr r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ orr r6, r6, r7, lsl #8 │ │ │ │ str r6, [fp] │ │ │ │ b 3baa18 │ │ │ │ and r1, r9, #224 @ 0xe0 │ │ │ │ orr r1, r1, r6, lsr #6 │ │ │ │ @@ -325843,58 +325843,58 @@ │ │ │ │ b 3baacc │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ ldr r1, [r4, #1016] @ 0x3f8 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2d76e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #972] @ 0x3cc │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #44] @ 3bac40 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldrdeq lr, [r4, -ip] │ │ │ │ - addseq r8, r8, r9, asr #4 │ │ │ │ - addseq r8, r8, r0, lsr #4 │ │ │ │ + @ instruction: 0x009881f9 │ │ │ │ + @ instruction: 0x009881d0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r8, r1, r0, ror #6 │ │ │ │ + addeq r8, r1, r0, lsl r3 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3bac50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r2, r3, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 929e28 │ │ │ │ + bl 929dd8 │ │ │ │ ldr ip, [pc, #52] @ 3baca8 │ │ │ │ ldr r2, [pc, #52] @ 3bacac │ │ │ │ ldr r1, [pc, #52] @ 3bacb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #28] @ 3bacb4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e9640 │ │ │ │ - addseq r7, r8, r0, lsl #31 │ │ │ │ - addeq sl, r0, r0, asr #27 │ │ │ │ - strdeq r8, [r1], r8 @ │ │ │ │ - addeq r7, r1, ip, asr #14 │ │ │ │ + addseq r7, r8, r0, lsr pc │ │ │ │ + addeq sl, r0, r0, ror sp │ │ │ │ + addeq r8, r1, r8, lsr #3 │ │ │ │ + strdeq r7, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ 3bad90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -325902,38 +325902,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3bad94 │ │ │ │ ldr r1, [pc, #176] @ 3bad98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #156] @ 3bad9c │ │ │ │ ldr r1, [pc, #156] @ 3bada0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #124] @ 3bada4 │ │ │ │ ldr r2, [pc, #124] @ 3bada8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 3badac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #108] @ 3badb0 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #88] @ 3badb4 │ │ │ │ ldr r2, [pc, #88] @ 3badb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325941,19 +325941,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r8, r8, lsr #30 │ │ │ │ - rsbseq sl, pc, r0, ror #7 │ │ │ │ - addeq r9, r2, r0, lsr #10 │ │ │ │ - addeq sl, r0, r8, lsr sp │ │ │ │ - addeq sl, r0, ip, asr #26 │ │ │ │ + @ instruction: 0x00987ed8 │ │ │ │ + @ instruction: 0x007fa390 │ │ │ │ + ldrdeq r9, [r2], r0 │ │ │ │ + addeq sl, r0, r8, ror #25 │ │ │ │ + strdeq sl, [r0], ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsbeq r2, [r3], #208 @ 0xd0 @ │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -325966,29 +325966,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ strb r3, [r0, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r8, r0, lsr #28 │ │ │ │ - umulleq r8, r1, ip, r0 │ │ │ │ - strheq r8, [r1], r0 │ │ │ │ + @ instruction: 0x00987dd0 │ │ │ │ + addeq r8, r1, ip, asr #32 │ │ │ │ + addeq r8, r1, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3baecc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #128] @ 3baed0 │ │ │ │ @@ -325996,15 +325996,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #1 │ │ │ │ beq 3baea8 │ │ │ │ bls 3baeac │ │ │ │ sub r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ @@ -326020,17 +326020,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r8, r8, lsr #27 │ │ │ │ - addeq r8, r1, r4, lsr #32 │ │ │ │ - addeq r8, r1, r8, lsr r0 │ │ │ │ + addseq r7, r8, r8, asr sp │ │ │ │ + ldrdeq r7, [r1], r4 │ │ │ │ + addeq r7, r1, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #384] @ 3bb070 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326044,15 +326044,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #332] @ 3bb084 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r4, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #27 │ │ │ │ moveq r7, #176 @ 0xb0 │ │ │ │ beq 3baf74 │ │ │ │ @@ -326107,45 +326107,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bb09c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3baf88 │ │ │ │ ldr r0, [pc, #72] @ 3bb0a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3baf88 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r8, r8, lsl #26 │ │ │ │ + @ instruction: 0x00987cb8 │ │ │ │ strdeq sp, [r4, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r7, r1, ip, ror #30 │ │ │ │ - addeq r7, r1, r0, lsl #31 │ │ │ │ + addeq r7, r1, ip, lsl pc │ │ │ │ + addeq r7, r1, r0, lsr pc │ │ │ │ smlabteq r4, r0, lr, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r4, r4, ror #28 │ │ │ │ andeq r1, r0, r0, asr ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, r1, r0, ror #28 │ │ │ │ - addeq r7, r1, r0, lsl #29 │ │ │ │ + addeq r7, r1, r0, lsl lr │ │ │ │ + addeq r7, r1, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #780] @ 3bb3c8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326160,15 +326160,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #724] @ 3bb3dc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r6, [r4, #104] @ 0x68 │ │ │ │ @@ -326230,24 +326230,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #468] @ 3bb3f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3bb3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb13c │ │ │ │ cmp ip, #0 │ │ │ │ strb r1, [r4, #106] @ 0x6a │ │ │ │ strb r1, [r4, #108] @ 0x6c │ │ │ │ beq 3bb148 │ │ │ │ @@ -326268,24 +326268,24 @@ │ │ │ │ beq 3bb384 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #324] @ 3bb3fc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3bb400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb13c │ │ │ │ ldr r3, [pc, #284] @ 3bb404 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -326303,80 +326303,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3bb408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3bb148 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb148 │ │ │ │ ldr r0, [pc, #156] @ 3bb40c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3bb148 │ │ │ │ ldr r1, [pc, #132] @ 3bb410 │ │ │ │ ldr r0, [pc, #132] @ 3bb414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb13c │ │ │ │ ldr r1, [pc, #108] @ 3bb418 │ │ │ │ ldr r0, [pc, #108] @ 3bb41c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb13c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r8, ip, lsr fp │ │ │ │ + addseq r7, r8, ip, ror #21 │ │ │ │ tsteq r4, r4, lsr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umulleq r7, r1, r8, sp │ │ │ │ - addeq r7, r1, ip, lsr #27 │ │ │ │ + addeq r7, r1, r8, asr #26 │ │ │ │ + addeq r7, r1, ip, asr sp │ │ │ │ strdeq sp, [r4, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0104dc9c │ │ │ │ @ instruction: 0x000062b4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, r1, r0, lsl sp │ │ │ │ - ldrdeq r7, [r1], r0 │ │ │ │ - umulleq r7, r1, ip, ip │ │ │ │ - addeq r7, r1, r8, lsr ip │ │ │ │ + addeq r7, r1, r0, asr #25 │ │ │ │ + addeq r7, r1, r0, lsl #25 │ │ │ │ + addeq r7, r1, ip, asr #24 │ │ │ │ + addeq r7, r1, r8, ror #23 │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ - addeq r7, r1, ip, lsl #24 │ │ │ │ - addeq r7, r1, r4, lsr #24 │ │ │ │ - addeq r7, r1, r8, asr #23 │ │ │ │ - addeq r7, r1, r4, lsr #23 │ │ │ │ - addeq r7, r1, r4, lsl #23 │ │ │ │ - addeq r7, r1, r4, lsl #23 │ │ │ │ + @ instruction: 0x00817bbc │ │ │ │ + ldrdeq r7, [r1], r4 │ │ │ │ + addeq r7, r1, r8, ror fp │ │ │ │ + addeq r7, r1, r4, asr fp │ │ │ │ + addeq r7, r1, r4, lsr fp │ │ │ │ + addeq r7, r1, r4, lsr fp │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bb440 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r2, r3, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #532] @ 3bb670 │ │ │ │ ldr r2, [pc, #532] @ 3bb674 │ │ │ │ @@ -326384,15 +326384,15 @@ │ │ │ │ ldr r1, [pc, #528] @ 3bb678 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #500] @ 3bb67c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ cmp r2, #1 │ │ │ │ beq 3bb54c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3bb504 │ │ │ │ @@ -326509,22 +326509,22 @@ │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ lsl r2, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b 3bb4e4 │ │ │ │ - addseq r7, r8, r8, lsl #17 │ │ │ │ - addeq r7, r1, r8, ror fp │ │ │ │ - addeq r7, r1, ip, lsl #23 │ │ │ │ + addseq r7, r8, r8, lsr r8 │ │ │ │ + addeq r7, r1, r8, lsr #22 │ │ │ │ + addeq r7, r1, ip, lsr fp │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ - addeq r7, r1, r8, lsr fp │ │ │ │ + addeq r7, r1, r8, ror #21 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x009876f4 │ │ │ │ - addeq r7, r1, r0, lsl #21 │ │ │ │ + addseq r7, r8, r4, lsr #13 │ │ │ │ + addeq r7, r1, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #60] @ 3bb6e4 │ │ │ │ ldr r3, [pc, #60] @ 3bb6e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326540,15 +326540,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r4, ip, asr #14 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - umulleq r7, r1, r4, r9 │ │ │ │ + addeq r7, r1, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bb7b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326556,25 +326556,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bb7b8 │ │ │ │ ldr r1, [pc, #156] @ 3bb7bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 3bb7c0 │ │ │ │ ldr r1, [pc, #136] @ 3bb7c4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #104] @ 3bb7c8 │ │ │ │ ldr lr, [pc, #104] @ 3bb7cc │ │ │ │ ldr ip, [pc, #104] @ 3bb7d0 │ │ │ │ ldr r1, [pc, #104] @ 3bb7d4 │ │ │ │ ldr r2, [pc, #104] @ 3bb7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -326590,19 +326590,19 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r8, r8, ror #11 │ │ │ │ - rsbseq r9, pc, r8, lsr #19 │ │ │ │ - addeq r8, r2, r8, ror #21 │ │ │ │ - addeq sl, r0, r0, lsl #6 │ │ │ │ - addeq sl, r0, r4, lsl r3 │ │ │ │ + umullseq r7, r8, r8, r5 │ │ │ │ + rsbseq r9, pc, r8, asr r9 @ │ │ │ │ + umulleq r8, r2, r8, sl │ │ │ │ + @ instruction: 0x0080a2b0 │ │ │ │ + addeq sl, r0, r4, asr #5 │ │ │ │ rscseq r2, r3, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326776,17 +326776,17 @@ │ │ │ │ mov r5, #16 │ │ │ │ b 3bb900 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r4, r4, r5, sp │ │ │ │ smlatbeq r4, r0, r5, sp │ │ │ │ - addseq r7, r8, r0, lsr #8 │ │ │ │ + @ instruction: 0x009873d0 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - umulleq r7, r1, r4, r7 │ │ │ │ + addeq r7, r1, r4, asr #14 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -326796,15 +326796,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3bbb7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #3 │ │ │ │ beq 3bbb48 │ │ │ │ bls 3bbb20 │ │ │ │ subs r0, r4, #4 │ │ │ │ mvnne r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326830,49 +326830,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r8, r8, lsl r2 │ │ │ │ - addeq r7, r1, r8, lsl #10 │ │ │ │ - addeq r7, r1, ip, lsl r5 │ │ │ │ + addseq r7, r8, r8, asr #3 │ │ │ │ + @ instruction: 0x008174b8 │ │ │ │ + addeq r7, r1, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3bbbf4 │ │ │ │ ldr r2, [pc, #92] @ 3bbbf8 │ │ │ │ ldr r1, [pc, #92] @ 3bbbfc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #60] @ 3bbc00 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d70a0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d76e8 │ │ │ │ - addseq r7, r8, r0, asr r1 │ │ │ │ - addeq r7, r1, ip, lsr r4 │ │ │ │ - addeq r7, r1, r0, asr r4 │ │ │ │ + addseq r7, r8, r0, lsl #2 │ │ │ │ + addeq r7, r1, ip, ror #7 │ │ │ │ + addeq r7, r1, r0, lsl #8 │ │ │ │ ldrsbeq r1, [r3], #240 @ 0xf0 @ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ subs r2, r2, #0 │ │ │ │ @@ -326909,15 +326909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bbcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r1, r3, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #672] @ 3bbf70 │ │ │ │ ldr r2, [pc, #672] @ 3bbf74 │ │ │ │ @@ -326925,15 +326925,15 @@ │ │ │ │ ldr r1, [pc, #668] @ 3bbf78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #640] @ 3bbf7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbd88 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327085,22 +327085,22 @@ │ │ │ │ and r1, r1, #63 @ 0x3f │ │ │ │ and r2, r2, #63 @ 0x3f │ │ │ │ rsbpl r2, r1, #0 │ │ │ │ str r3, [r0, #160] @ 0xa0 │ │ │ │ str r3, [r0, #164] @ 0xa4 │ │ │ │ str r2, [r0, #168] @ 0xa8 │ │ │ │ b 3bbe6c │ │ │ │ - addseq r7, r8, r8, lsr #3 │ │ │ │ - strdeq r7, [r1], r8 │ │ │ │ - addeq r7, r1, ip, lsl #8 │ │ │ │ + addseq r7, r8, r8, asr r1 │ │ │ │ + addeq r7, r1, r8, lsr #7 │ │ │ │ + @ instruction: 0x008173bc │ │ │ │ strdeq sp, [r4, -ip] │ │ │ │ - addseq r6, r8, r0, ror #30 │ │ │ │ - addseq r6, r8, r7, lsr #31 │ │ │ │ + addseq r6, r8, r0, lsl pc │ │ │ │ + addseq r6, r8, r7, asr pc │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addeq r7, r1, r0, asr r2 │ │ │ │ + addeq r7, r1, r0, lsl #4 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bc058 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327109,25 +327109,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bc05c │ │ │ │ ldr r1, [pc, #156] @ 3bc060 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 3bc064 │ │ │ │ ldr r1, [pc, #136] @ 3bc068 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #104] @ 3bc06c │ │ │ │ ldr r3, [pc, #104] @ 3bc070 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #88] @ 3bc074 │ │ │ │ @@ -327143,19 +327143,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00986ed8 │ │ │ │ - rsbseq r9, pc, r4, lsl #2 │ │ │ │ - addeq r8, r2, r4, asr #4 │ │ │ │ - strdeq ip, [r0], r4 │ │ │ │ - addeq ip, r0, r8, lsl #16 │ │ │ │ + addseq r6, r8, r8, lsl #29 │ │ │ │ + ldrheq r9, [pc], #-4 @ │ │ │ │ + strdeq r8, [r2], r4 │ │ │ │ + addeq ip, r0, r4, lsr #15 │ │ │ │ + @ instruction: 0x0080c7b8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ ldrsheq r1, [r3], #180 @ 0xb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327166,24 +327166,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3bc13c │ │ │ │ ldr r1, [pc, #152] @ 3bc140 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #132] @ 3bc144 │ │ │ │ ldr r1, [pc, #132] @ 3bc148 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #104] @ 3bc14c │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ @@ -327199,19 +327199,19 @@ │ │ │ │ ldr r1, [pc, #44] @ 3bc150 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c89c │ │ │ │ - @ instruction: 0x00986df4 │ │ │ │ - rsbseq r9, pc, r0, lsr #32 │ │ │ │ - addeq r8, r2, r0, ror #2 │ │ │ │ - addeq r7, r1, r8, lsl r0 │ │ │ │ - addeq r7, r1, ip, lsr #32 │ │ │ │ + addseq r6, r8, r4, lsr #27 │ │ │ │ + ldrsbeq r8, [pc], #-240 @ │ │ │ │ + addeq r8, r2, r0, lsl r1 │ │ │ │ + addeq r6, r1, r8, asr #31 │ │ │ │ + ldrdeq r6, [r1], ip │ │ │ │ rscseq r1, r3, r0, lsr fp │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ ldr r2, [pc, #908] @ 3bc4f8 │ │ │ │ @@ -327443,21 +327443,21 @@ │ │ │ │ mov r4, #4 │ │ │ │ b 3bc2a8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r4, r8, ip, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ tsteq r4, ip, lsl ip │ │ │ │ - @ instruction: 0x00986bfe │ │ │ │ + addseq r6, r8, lr, lsr #23 │ │ │ │ @ instruction: 0x0104cb94 │ │ │ │ - addeq r6, r1, r0, lsr #29 │ │ │ │ + addeq r6, r1, r0, asr lr │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addseq r6, r8, r0, asr #23 │ │ │ │ + addseq r6, r8, r0, ror fp │ │ │ │ smlatteq r4, ip, sl, ip │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ + addeq r6, r1, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3bc570 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 3bc550 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327523,20 +327523,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3bc660 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r1, r3, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3bc748 │ │ │ │ ldr r2, [pc, #204] @ 3bc74c │ │ │ │ @@ -327544,37 +327544,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 3bc754 │ │ │ │ ldr r1, [pc, #172] @ 3bc758 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3bc75c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 3bc760 │ │ │ │ ldr r1, [pc, #136] @ 3bc764 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #104] @ 3bc768 │ │ │ │ ldr r1, [pc, #104] @ 3bc76c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -327587,35 +327587,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r6, r8, r8, lsr r8 │ │ │ │ - rsbseq r8, pc, r4, lsr sl @ │ │ │ │ - addeq r7, r2, r8, ror fp │ │ │ │ - addeq r6, r0, ip, lsr #24 │ │ │ │ - rsbseq lr, pc, r0, asr r6 @ │ │ │ │ + addseq r6, r8, r8, ror #15 │ │ │ │ + rsbseq r8, pc, r4, ror #19 │ │ │ │ + addeq r7, r2, r8, lsr #22 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ + rsbseq lr, pc, r0, lsl #12 │ │ │ │ tsteq r4, ip, lsr r7 │ │ │ │ - ldrdeq r4, [r0], r8 │ │ │ │ - @ instruction: 0x008044bc │ │ │ │ + addeq r4, r0, r8, lsl #9 │ │ │ │ + addeq r4, r0, ip, ror #8 │ │ │ │ smlalseq r1, r3, ip, r5 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r4, lsr #7 │ │ │ │ ldr r3, [pc, #20] @ 3bc790 │ │ │ │ ldr r2, [pc, #20] @ 3bc794 │ │ │ │ ldr r1, [pc, #20] @ 3bc798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 93598c │ │ │ │ + b 93593c │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - addeq r6, r1, r8, lsl #20 │ │ │ │ + @ instruction: 0x008169b8 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bc810 │ │ │ │ @@ -327714,49 +327714,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 3bc9c8 │ │ │ │ ldr r1, [pc, #120] @ 3bc9cc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #88] @ 3bc9d0 │ │ │ │ ldr r3, [pc, #88] @ 3bc9d4 │ │ │ │ ldr r1, [pc, #88] @ 3bc9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #48] @ 3bc9dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a304 │ │ │ │ - umullseq r6, r8, r0, r5 │ │ │ │ - @ instruction: 0x007f8790 │ │ │ │ - ldrdeq r7, [r2], r4 │ │ │ │ - addeq r6, r0, r0, lsl #19 │ │ │ │ - rsbseq lr, pc, r4, lsr #7 │ │ │ │ + b 92a2b4 │ │ │ │ + addseq r6, r8, r0, asr #10 │ │ │ │ + rsbseq r8, pc, r0, asr #14 │ │ │ │ + addeq r7, r2, r4, lsl #17 │ │ │ │ + addeq r6, r0, r0, lsr r9 │ │ │ │ + rsbseq lr, pc, r4, asr r3 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ smlatbeq r0, r0, lr, fp │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327767,62 +327767,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #148] @ 3bcab8 │ │ │ │ ldr r1, [pc, #148] @ 3bcabc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #116] @ 3bcac0 │ │ │ │ ldr r1, [pc, #116] @ 3bcac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3bcac8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #72] @ 3bcacc │ │ │ │ ldr r2, [pc, #72] @ 3bcad0 │ │ │ │ ldr r1, [pc, #72] @ 3bcad4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 935a58 │ │ │ │ - @ instruction: 0x009864bc │ │ │ │ - ldrheq r8, [pc], #-108 @ │ │ │ │ - addeq r7, r2, r0, lsl #16 │ │ │ │ - addeq r6, r0, ip, lsr #17 │ │ │ │ - ldrsbeq lr, [pc], #-32 @ │ │ │ │ + b 935a08 │ │ │ │ + addseq r6, r8, ip, ror #8 │ │ │ │ + rsbseq r8, pc, ip, ror #12 │ │ │ │ + @ instruction: 0x008277b0 │ │ │ │ + addeq r6, r0, ip, asr r8 │ │ │ │ + rsbseq lr, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ ldrdeq fp, [r0, -r8] │ │ │ │ - addeq r6, r1, r4, asr #14 │ │ │ │ + strdeq r6, [r1], r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + addeq r6, r1, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3bcb60 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327830,135 +327830,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3bcb68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #76] @ 3bcb6c │ │ │ │ ldr r1, [pc, #76] @ 3bcb70 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r8, ip, asr #7 │ │ │ │ - addeq r6, r0, ip, asr #15 │ │ │ │ - rsbseq lr, pc, ip, ror #3 │ │ │ │ - umulleq r6, r1, r8, r6 │ │ │ │ - addeq r6, r1, ip, lsr #13 │ │ │ │ + addseq r6, r8, ip, ror r3 │ │ │ │ + addeq r6, r0, ip, ror r7 │ │ │ │ + @ instruction: 0x007fe19c │ │ │ │ + addeq r6, r1, r8, asr #12 │ │ │ │ + addeq r6, r1, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3bcbf4 │ │ │ │ ldr r2, [pc, #104] @ 3bcbf8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3bcbfc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #72] @ 3bcc00 │ │ │ │ ldr r1, [pc, #72] @ 3bcc04 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r8, r0, lsr r3 │ │ │ │ - addeq r6, r0, r4, lsr r7 │ │ │ │ - rsbseq lr, pc, r8, asr r1 @ │ │ │ │ - addeq r6, r1, r0, lsl #12 │ │ │ │ - addeq r6, r1, r4, lsl r6 │ │ │ │ + addseq r6, r8, r0, ror #5 │ │ │ │ + addeq r6, r0, r4, ror #13 │ │ │ │ + rsbseq lr, pc, r8, lsl #2 │ │ │ │ + @ instruction: 0x008165b0 │ │ │ │ + addeq r6, r1, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 3bcc74 │ │ │ │ ldr r2, [pc, #84] @ 3bcc78 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 3bcc7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #52] @ 3bcc80 │ │ │ │ ldr r1, [pc, #52] @ 3bcc84 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3c8cc0 │ │ │ │ - umullseq r6, r8, ip, r2 │ │ │ │ - addeq r6, r0, r0, lsr #13 │ │ │ │ - rsbseq lr, pc, r4, asr #1 │ │ │ │ - addeq r6, r1, ip, ror #10 │ │ │ │ - addeq r6, r1, r0, lsl #11 │ │ │ │ + addseq r6, r8, ip, asr #4 │ │ │ │ + addeq r6, r0, r0, asr r6 │ │ │ │ + rsbseq lr, pc, r4, ror r0 @ │ │ │ │ + addeq r6, r1, ip, lsl r5 │ │ │ │ + addeq r6, r1, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3bcd58 │ │ │ │ ldr r2, [pc, #184] @ 3bcd5c │ │ │ │ ldr r1, [pc, #184] @ 3bcd60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2d744c │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bcd2c │ │ │ │ tst r3, #8 │ │ │ │ bne 3bcd44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327966,26 +327966,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3bcd0c │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e40b0 │ │ │ │ - addseq r6, r8, r8, lsl r2 │ │ │ │ - addeq r6, r1, r8, lsl #10 │ │ │ │ - addeq r6, r1, r8, lsl r5 │ │ │ │ + b 8e4060 │ │ │ │ + addseq r6, r8, r8, asr #3 │ │ │ │ + @ instruction: 0x008164b8 │ │ │ │ + addeq r6, r1, r8, asr #9 │ │ │ │ │ │ │ │ 003bcd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3bcef4 │ │ │ │ @@ -328003,38 +328003,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [pc, #284] @ 3bcefc │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3bce54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bcea4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -328051,20 +328051,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bce34 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -328079,19 +328079,19 @@ │ │ │ │ bl 38e0dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e4094 │ │ │ │ + b 8e4044 │ │ │ │ rscseq r0, r3, r8, lsl pc │ │ │ │ - addeq r6, r1, r4, asr r4 │ │ │ │ - addeq r6, r1, r4, lsl r4 │ │ │ │ - @ instruction: 0x008163b0 │ │ │ │ + addeq r6, r1, r4, lsl #8 │ │ │ │ + addeq r6, r1, r4, asr #7 │ │ │ │ + addeq r6, r1, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 3bd084 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 3bd088 │ │ │ │ @@ -328100,15 +328100,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 3bd090 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328127,15 +328127,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 3bd098 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d70a0 │ │ │ │ ldr r3, [pc, #204] @ 3bd09c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -328149,15 +328149,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 3bd0a0 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -328180,22 +328180,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 519340 │ │ │ │ - umullseq r5, r8, r8, pc @ │ │ │ │ - addeq r6, r1, ip, lsl #5 │ │ │ │ - addeq r6, r1, r0, lsr #5 │ │ │ │ + addseq r5, r8, r8, asr #30 │ │ │ │ + addeq r6, r1, ip, lsr r2 │ │ │ │ + addeq r6, r1, r0, asr r2 │ │ │ │ smlatbeq r4, r0, lr, fp │ │ │ │ - rsbseq r8, pc, r4, lsr #2 │ │ │ │ - addeq r7, r2, r8, ror #4 │ │ │ │ + ldrsbeq r8, [pc], #-4 @ │ │ │ │ + addeq r7, r2, r8, lsl r2 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - addeq r6, r1, ip, lsr #4 │ │ │ │ + ldrdeq r6, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3bd260 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3bd264 │ │ │ │ @@ -328204,15 +328204,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3bd26c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328244,15 +328244,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 3bd270 │ │ │ │ ldr r1, [pc, #256] @ 3bd274 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d70a0 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -328274,15 +328274,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -328299,22 +328299,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 519340 │ │ │ │ - @ instruction: 0x00985df8 │ │ │ │ - addeq r6, r1, ip, ror #1 │ │ │ │ - addeq r6, r1, r0, lsl #2 │ │ │ │ + addseq r5, r8, r8, lsr #27 │ │ │ │ + umulleq r6, r1, ip, r0 │ │ │ │ + strheq r6, [r1], r0 │ │ │ │ tsteq r4, r0, lsl #26 │ │ │ │ - rsbseq r7, pc, r4, asr pc @ │ │ │ │ - umulleq r7, r2, r8, r0 │ │ │ │ + rsbseq r7, pc, r4, lsl #30 │ │ │ │ + addeq r7, r2, r8, asr #32 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - addeq r6, r1, r4, asr #32 │ │ │ │ + strdeq r5, [r1], r4 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 3bd2dc │ │ │ │ cmp r1, #10 │ │ │ │ beq 3bd2bc │ │ │ │ cmp r1, #9 │ │ │ │ bhi 3bd2ec │ │ │ │ @@ -328387,15 +328387,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3bd3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r0, r3, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3bd6e4 │ │ │ │ ldr r2, [pc, #772] @ 3bd6e8 │ │ │ │ @@ -328475,28 +328475,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 8e30f8 │ │ │ │ + bl 8e30a8 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 3bd59c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -328550,15 +328550,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2d46d4 │ │ │ │ @@ -328610,25 +328610,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #176] @ 3bd7f8 │ │ │ │ ldr r1, [pc, #176] @ 3bd7fc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #144] @ 3bd800 │ │ │ │ ldr r1, [pc, #144] @ 3bd804 │ │ │ │ ldr r3, [pc, #144] @ 3bd808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -328642,35 +328642,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009857f0 │ │ │ │ - @ instruction: 0x007f7998 │ │ │ │ - ldrdeq r6, [r2], ip │ │ │ │ - addeq r5, r0, r8, lsl #23 │ │ │ │ - rsbseq sp, pc, ip, lsr #11 │ │ │ │ + addseq r5, r8, r0, lsr #15 │ │ │ │ + rsbseq r7, pc, r8, asr #18 │ │ │ │ + addeq r6, r2, ip, lsl #21 │ │ │ │ + addeq r5, r0, r8, lsr fp │ │ │ │ + rsbseq sp, pc, ip, asr r5 @ │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rscseq r0, r3, r4, lsl #13 │ │ │ │ - @ instruction: 0x00815ab0 │ │ │ │ + addeq r5, r1, r0, ror #20 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ smlabbeq r0, r4, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3bd8a8 │ │ │ │ @@ -328680,41 +328680,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #84] @ 3bd8b4 │ │ │ │ ldr r2, [pc, #84] @ 3bd8b8 │ │ │ │ ldr r1, [pc, #84] @ 3bd8bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93598c │ │ │ │ + bl 93593c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r8, r0, ror #13 │ │ │ │ - umulleq r5, r0, r0, sl │ │ │ │ - ldrheq sp, [pc], #-68 @ │ │ │ │ + umullseq r5, r8, r0, r6 │ │ │ │ + addeq r5, r0, r0, asr #20 │ │ │ │ + rsbseq sp, pc, r4, ror #8 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - addeq r5, r1, r4, lsr #18 │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bd934 │ │ │ │ @@ -328755,15 +328755,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr fp, [pc, #832] @ 3bdccc │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3bdc38 │ │ │ │ @@ -328795,15 +328795,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2d70a0 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3bdce0 │ │ │ │ ldr r2, [pc, #672] @ 3bdce4 │ │ │ │ @@ -328812,67 +328812,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e5bf8 │ │ │ │ + bl 8e5ba8 │ │ │ │ ldr r3, [pc, #632] @ 3bdce8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #580] @ 3bdcec │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #536] @ 3bdcf0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3bdcf4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -328891,44 +328891,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3bdd00 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929e28 │ │ │ │ + bl 930964 │ │ │ │ + bl 929dd8 │ │ │ │ ldr r2, [pc, #340] @ 3bdd04 │ │ │ │ ldr r1, [pc, #340] @ 3bdd08 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 516d78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bdc48 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e2a50 │ │ │ │ + b 8e2a00 │ │ │ │ ldr ip, [pc, #268] @ 3bdd0c │ │ │ │ ldr r2, [pc, #268] @ 3bdd10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -328961,41 +328961,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 38e0dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ b 3bdb78 │ │ │ │ - addseq r5, r8, r0, asr #11 │ │ │ │ - strdeq r5, [r1], r4 │ │ │ │ - addeq r1, r1, ip, lsl ip │ │ │ │ + addseq r5, r8, r0, ror r5 │ │ │ │ + addeq r5, r1, r4, lsr #17 │ │ │ │ + addeq r1, r1, ip, asr #23 │ │ │ │ tsteq r4, ip, ror #8 │ │ │ │ - addseq r5, r8, r4, lsl r5 │ │ │ │ - strdeq r6, [r2], r8 │ │ │ │ - ldrheq r7, [pc], #-100 @ │ │ │ │ + addseq r5, r8, r4, asr #9 │ │ │ │ + addeq r6, r2, r8, lsr #15 │ │ │ │ + rsbseq r7, pc, r4, ror #12 │ │ │ │ ldrsheq r0, [r3], #52 @ 0x34 @ │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r5, r1, r0, lsl #17 │ │ │ │ - addeq r5, r1, r4, lsl #15 │ │ │ │ - addeq r5, r1, r4, ror #14 │ │ │ │ + addeq r5, r1, r0, lsr r8 │ │ │ │ + addeq r5, r1, r4, lsr r7 │ │ │ │ + addeq r5, r1, r4, lsl r7 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - addeq r5, r1, ip, ror #15 │ │ │ │ - umullseq r5, r8, r4, r3 │ │ │ │ - rsbseq r7, pc, r8, lsr r5 @ │ │ │ │ - addeq r6, r2, ip, ror r6 │ │ │ │ - rsbseq sp, pc, r4, lsr #2 │ │ │ │ - addeq r2, r4, r8, lsr r0 │ │ │ │ - addeq r5, r1, r0, lsr #13 │ │ │ │ + umulleq r5, r1, ip, r7 │ │ │ │ + addseq r5, r8, r4, asr #6 │ │ │ │ + rsbseq r7, pc, r8, ror #9 │ │ │ │ + addeq r6, r2, ip, lsr #12 │ │ │ │ + ldrsbeq sp, [pc], #-4 @ │ │ │ │ + addeq r1, r4, r8, ror #31 │ │ │ │ + addeq r5, r1, r0, asr r6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - addeq r5, r1, r8, lsr r6 │ │ │ │ + addeq r5, r1, r8, ror #11 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - strdeq r5, [r1], r4 │ │ │ │ - addeq r5, r1, r0, lsl #13 │ │ │ │ + addeq r5, r1, r4, lsr #11 │ │ │ │ + addeq r5, r1, r0, lsr r6 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3bdd8c │ │ │ │ mov r4, r1 │ │ │ │ @@ -329004,75 +329004,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r8, ip, asr #3 │ │ │ │ - addeq r5, r1, r8, lsl #10 │ │ │ │ - addeq r1, r1, r0, lsr r8 │ │ │ │ + addseq r5, r8, ip, ror r1 │ │ │ │ + @ instruction: 0x008154b8 │ │ │ │ + addeq r1, r1, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3bddf4 │ │ │ │ ldr r2, [pc, #68] @ 3bddf8 │ │ │ │ ldr r1, [pc, #68] @ 3bddfc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r8, r0, ror #2 │ │ │ │ - umulleq r5, r1, ip, r4 │ │ │ │ - addeq r1, r1, r4, asr #15 │ │ │ │ + addseq r5, r8, r0, lsl r1 │ │ │ │ + addeq r5, r1, ip, asr #8 │ │ │ │ + addeq r1, r1, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3bde4c │ │ │ │ ldr r2, [pc, #52] @ 3bde50 │ │ │ │ ldr r1, [pc, #52] @ 3bde54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2d744c │ │ │ │ - ldrsheq r5, [r8], r8 │ │ │ │ - addeq r5, r1, r4, lsr r4 │ │ │ │ - addeq r1, r1, ip, asr r7 │ │ │ │ + addseq r5, r8, r8, lsr #1 │ │ │ │ + addeq r5, r1, r4, ror #7 │ │ │ │ + addeq r1, r1, ip, lsl #14 │ │ │ │ and r2, r0, #15 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ orr ip, r2, ip, lsl #4 │ │ │ │ lsr r3, r0, #8 │ │ │ │ and r2, r0, #4080 @ 0xff0 │ │ │ │ strb ip, [r1, #2] │ │ │ │ lsl ip, r0, #24 │ │ │ │ @@ -329337,15 +329337,15 @@ │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r8, r4, asr #32 │ │ │ │ + @ instruction: 0x00984ff4 │ │ │ │ lsr r3, r0, #15 │ │ │ │ lsl ip, r0, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ lsr r2, r0, #3 │ │ │ │ and ip, ip, #62 @ 0x3e │ │ │ │ orr ip, r3, ip │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -329571,15 +329571,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #3004] @ 0xbbc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3be644 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq pc, r2, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -329674,15 +329674,15 @@ │ │ │ │ lsr r0, r0, #12 │ │ │ │ and r0, r0, #6 │ │ │ │ orr r0, r0, r2, lsr #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, r8, r0, ror #16 │ │ │ │ + addseq r4, r8, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -330320,15 +330320,15 @@ │ │ │ │ b 3bef0c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bf1fc │ │ │ │ ldr r0, [r0, #2244] @ 0x8c4 │ │ │ │ b 3bef0c │ │ │ │ ldr r0, [pc, #152] @ 3bf28c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3beb14 │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ ldr r1, [r3, #2248] @ 0x8c8 │ │ │ │ ldr r2, [r3, #2252] @ 0x8cc │ │ │ │ @@ -330345,28 +330345,28 @@ │ │ │ │ and r1, r1, #240 @ 0xf0 │ │ │ │ orr r0, r0, r1 │ │ │ │ lsl r2, r2, #24 │ │ │ │ orr r0, r0, r2, lsr #28 │ │ │ │ orr r0, r0, r3, lsl #12 │ │ │ │ b 3bef0c │ │ │ │ smlabbeq r4, ip, r4, sl │ │ │ │ - addseq r4, r8, r8, ror #11 │ │ │ │ - addseq r4, r8, lr, lsr #12 │ │ │ │ + umullseq r4, r8, r8, r5 │ │ │ │ + @ instruction: 0x009845de │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ blt fef2dd30 <__bss_end__@@Base+0xfda0fe18> │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorseq pc, pc, r0, lsl #16 │ │ │ │ - addeq r4, r1, r8, lsr #2 │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ ands r5, r3, #1 │ │ │ │ @@ -330374,51 +330374,51 @@ │ │ │ │ beq 3bf31c │ │ │ │ tst r3, #2 │ │ │ │ beq 3bf2c8 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #1 │ │ │ │ bne 3bf34c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3bf2ec │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #2 │ │ │ │ bne 3bf358 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ beq 3bf310 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bf340 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3bf2d0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3bf2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3bf3e8 │ │ │ │ ldr r2, [pc, #108] @ 3bf3ec │ │ │ │ @@ -330426,36 +330426,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #76] @ 3bf3f4 │ │ │ │ ldr r1, [pc, #76] @ 3bf3f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #52] @ 3bf3fc │ │ │ │ ldr r1, [pc, #52] @ 3bf400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r3, r8, r8, lsl #30 │ │ │ │ - rsbseq r5, pc, r8, lsr sp @ │ │ │ │ - addeq r4, r2, r8, ror lr │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x00983eb8 │ │ │ │ + rsbseq r5, pc, r8, ror #25 │ │ │ │ + addeq r4, r2, r8, lsr #28 │ │ │ │ rscseq lr, r2, r8, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ @ instruction: 0x01009a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -330670,15 +330670,15 @@ │ │ │ │ str r2, [r3, #2228] @ 0x8b4 │ │ │ │ bl 3be72c │ │ │ │ ldr r3, [pc, #148] @ 3bf7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ b 3bf480 │ │ │ │ - addseq r3, r8, r0, asr #25 │ │ │ │ + addseq r3, r8, r0, ror ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ muleq r0, r0, lr │ │ │ │ rscseq lr, r2, r0, lsl sl │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ ldrsbeq lr, [r2], #156 @ 0x9c @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @@ -330722,15 +330722,15 @@ │ │ │ │ add r3, r8, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bf8dc │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf890 │ │ │ │ ldr r2, [pc, #140] @ 3bf8e0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -330750,29 +330750,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3bf8e4 │ │ │ │ ldr r2, [pc, #76] @ 3bf8e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r3, r8, r8, ror sl │ │ │ │ - addeq r3, r1, r4, lsl fp │ │ │ │ - addeq r3, r1, ip, lsr #22 │ │ │ │ + addseq r3, r8, r8, lsr #20 │ │ │ │ + addeq r3, r1, r4, asr #21 │ │ │ │ + ldrdeq r3, [r1], ip │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ rscseq lr, r2, ip, lsl #13 │ │ │ │ - addeq r3, r1, r8, lsr #10 │ │ │ │ + ldrdeq r3, [r1], r8 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #200] @ 3bf9cc │ │ │ │ ldr r7, [pc, #200] @ 3bf9d0 │ │ │ │ @@ -330782,27 +330782,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #172] @ 3bf9d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #164] @ 3bf9dc │ │ │ │ ldr r1, [pc, #164] @ 3bf9e0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #144] @ 3bf9e4 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #3000] @ 0xbb8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -330816,26 +330816,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #164 @ 0xa4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38158c │ │ │ │ - addseq r3, r8, r4, lsl #19 │ │ │ │ - addeq r3, r1, r8, asr #20 │ │ │ │ - addeq r3, r1, r8, lsl sl │ │ │ │ + addseq r3, r8, r4, lsr r9 │ │ │ │ + strdeq r3, [r1], r8 │ │ │ │ + addeq r3, r1, r8, asr #19 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - addeq r3, r0, r8, lsl r1 │ │ │ │ - addeq r3, r0, r8, lsr #2 │ │ │ │ + addeq r3, r0, r8, asr #1 │ │ │ │ + ldrdeq r3, [r0], r8 │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ rscseq lr, r2, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -330937,15 +330937,15 @@ │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8e30f8 │ │ │ │ + bl 8e30a8 │ │ │ │ cmp fp, #0 │ │ │ │ mov ip, r0 │ │ │ │ ble 3bfc60 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -330953,15 +330953,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ ldrb r3, [r8, #3004] @ 0xbbc │ │ │ │ orr r0, r0, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bfc3c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -331097,16 +331097,16 @@ │ │ │ │ b 3bfccc │ │ │ │ ldr r3, [pc, #40] @ 3bfe30 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfccc │ │ │ │ ldr r3, [pc, #32] @ 3bfe34 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfccc │ │ │ │ - addseq r3, r8, r3, ror r4 │ │ │ │ - addeq r3, r1, ip, lsr #13 │ │ │ │ + addseq r3, r8, r3, lsr #8 │ │ │ │ + addeq r3, r1, ip, asr r6 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffe748 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ @ instruction: 0xffffe6a4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -331149,15 +331149,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ ldr r3, [pc, #252] @ 3bffdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #228] @ 3bffe0 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #940 @ 0x3ac │ │ │ │ @@ -331207,17 +331207,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009833bc │ │ │ │ - addeq r3, r1, ip, asr r4 │ │ │ │ - addeq r3, r1, r8, ror r4 │ │ │ │ + addseq r3, r8, ip, ror #6 │ │ │ │ + addeq r3, r1, ip, lsl #8 │ │ │ │ + addeq r3, r1, r8, lsr #8 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ ldclvc 13, cr7, [r1, #-324] @ 0xfffffebc │ │ │ │ andne r0, r4, r0, lsl #2 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ @@ -331482,18 +331482,18 @@ │ │ │ │ b 3c00a4 │ │ │ │ ldr r0, [pc, #28] @ 3c0428 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a64c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r4, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r3, r8, r8, asr #32 │ │ │ │ + @ instruction: 0x00982ff8 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ - addeq r2, r1, r8, lsl #31 │ │ │ │ + addeq r2, r1, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #668] @ 3c06e8 │ │ │ │ @@ -332859,15 +332859,15 @@ │ │ │ │ beq 3c19b4 │ │ │ │ add r3, r6, #2320 @ 0x910 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, [r3] │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8f1608 │ │ │ │ + bl 8f15b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #2312] @ 0x908 │ │ │ │ strd r8, [r3] │ │ │ │ add r6, r7, r4 │ │ │ │ add r6, r4, r6, lsl #2 │ │ │ │ add r6, r4, r6, lsl #2 │ │ │ │ @@ -332917,17 +332917,17 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r9, #2320] @ 0x910 │ │ │ │ str r2, [r9, #2324] @ 0x914 │ │ │ │ beq 3c1aa4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e2a50 │ │ │ │ + bl 8e2a00 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9, #2280] @ 0x8e8 │ │ │ │ ldr r2, [r9, #2324] @ 0x914 │ │ │ │ ldr r3, [r9, #2320] @ 0x910 │ │ │ │ orrs r1, r3, r2 │ │ │ │ bne 3c1b54 │ │ │ │ ldr r3, [pc, #752] @ 3c1da4 │ │ │ │ @@ -332940,15 +332940,15 @@ │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ add r7, r7, r4 │ │ │ │ add r7, r4, r7, lsl #2 │ │ │ │ add r4, r4, r7, lsl #2 │ │ │ │ add r5, r5, r4, lsl #3 │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #2272 @ 0x8e0 │ │ │ │ add ip, r5, #2256 @ 0x8d0 │ │ │ │ str r1, [r5, #2280] @ 0x8e8 │ │ │ │ strd r2, [ip, #8] │ │ │ │ @@ -332975,15 +332975,15 @@ │ │ │ │ add r9, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 8e464c │ │ │ │ + bl 8e45fc │ │ │ │ mov ip, r9 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #8 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r9, r7, r4 │ │ │ │ @@ -333019,21 +333019,21 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3c1ad4 │ │ │ │ ldr r0, [pc, #400] @ 3c1dac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c1ac0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8f1590 │ │ │ │ + bl 8f1540 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r9, #2312] @ 0x908 │ │ │ │ beq 3c1ccc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [r9, #2320] @ 0x910 │ │ │ │ ldr r1, [r9, #2324] @ 0x914 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -333045,49 +333045,49 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c1ce8 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8f1608 │ │ │ │ + bl 8f15b8 │ │ │ │ b 3c1ac0 │ │ │ │ ldr r0, [pc, #280] @ 3c1db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c1ac0 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8e2a50 │ │ │ │ + bl 8e2a00 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #3004] @ 0xbbc │ │ │ │ b 3c1b14 │ │ │ │ ldr r0, [pc, #240] @ 3c1db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c1a0c │ │ │ │ ldr r3, [pc, #208] @ 3c1da4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3c1d04 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ b 3c1ad4 │ │ │ │ ldr r0, [pc, #200] @ 3c1db8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r9, #2312] @ 0x908 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ b 3c1c74 │ │ │ │ ldr r0, [pc, #176] @ 3c1dbc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [pc, #164] @ 3c1dc0 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ b 3c1ad4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3c1dc4 │ │ │ │ ldr r1, [pc, #148] @ 3c1dc8 │ │ │ │ @@ -333118,31 +333118,31 @@ │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ strdeq r7, [r4, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r4, r0, r4, r7 │ │ │ │ eorhi r0, r0, r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r7, [r4, -r8] │ │ │ │ - addeq r1, r1, r4, asr r8 │ │ │ │ - addeq r1, r1, r4, asr r7 │ │ │ │ + addeq r1, r1, r4, lsl #16 │ │ │ │ addeq r1, r1, r4, lsl #14 │ │ │ │ - addeq r1, r1, r0, ror #15 │ │ │ │ - umulleq r1, r1, r8, r7 @ │ │ │ │ + @ instruction: 0x008116b4 │ │ │ │ + umulleq r1, r1, r0, r7 @ │ │ │ │ + addeq r1, r1, r8, asr #14 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - addseq r1, r8, r4, asr r5 │ │ │ │ - addeq ip, r0, r0, ror #1 │ │ │ │ - strdeq ip, [r0], r4 │ │ │ │ + addseq r1, r8, r4, lsl #10 │ │ │ │ + umulleq ip, r0, r0, r0 │ │ │ │ + addeq ip, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addseq r1, r8, r0, lsr r5 │ │ │ │ - ldrdeq r1, [r1], r8 │ │ │ │ - ldrdeq r1, [r1], r0 │ │ │ │ + addseq r1, r8, r0, ror #9 │ │ │ │ + addeq r1, r1, r8, lsl #11 │ │ │ │ + addeq r1, r1, r0, lsl #13 │ │ │ │ andeq r0, r0, r9, lsl #9 │ │ │ │ - addseq r1, r8, ip, lsl #10 │ │ │ │ - @ instruction: 0x008115b4 │ │ │ │ - umulleq r1, r1, r8, r6 @ │ │ │ │ + @ instruction: 0x009814bc │ │ │ │ + addeq r1, r1, r4, ror #10 │ │ │ │ + addeq r1, r1, r8, asr #12 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ cmp r1, #1 │ │ │ │ bne 3c1edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333406,15 +333406,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #2976] @ 3c2dc8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ sub r1, r2, #368 @ 0x170 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3c2af8 │ │ │ │ rsbs r1, r2, #368 @ 0x170 │ │ │ │ rscs r1, r3, #0 │ │ │ │ bcs 3c2678 │ │ │ │ subs ip, r2, #384 @ 0x180 │ │ │ │ @@ -334142,39 +334142,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 3c25e8 │ │ │ │ smlatteq r4, r0, lr, r6 │ │ │ │ - addseq r1, r8, r2, asr #3 │ │ │ │ - addseq r1, r8, r8, lsl #4 │ │ │ │ + addseq r1, r8, r2, ror r1 │ │ │ │ + @ instruction: 0x009811b8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ eorhi r0, r0, r0 │ │ │ │ - addeq r1, r1, r0, lsl r3 │ │ │ │ + addeq r1, r1, r0, asr #5 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorhi r0, r0, #0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffde9c │ │ │ │ ldrbeq lr, [pc, r0]! │ │ │ │ ldrsheq pc, [r0], #0 @ │ │ │ │ @ instruction: 0xffffda1c │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ @ instruction: 0xffffd7fc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x008105bc │ │ │ │ - addeq r0, r1, r0, ror #8 │ │ │ │ - addeq r0, r1, r0, asr r4 │ │ │ │ - addeq r0, r1, r0, asr #8 │ │ │ │ - addeq r0, r1, r0, lsr r4 │ │ │ │ + addeq r0, r1, ip, ror #10 │ │ │ │ + addeq r0, r1, r0, lsl r4 │ │ │ │ + addeq r0, r1, r0, lsl #8 │ │ │ │ + strdeq r0, [r1], r0 @ │ │ │ │ + addeq r0, r1, r0, ror #7 │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r7, #3005] @ 0xbbd │ │ │ │ cmp r5, #0 │ │ │ │ bne 3c2e40 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #3005] @ 0xbbd │ │ │ │ mov r1, r5 │ │ │ │ @@ -334250,30 +334250,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #-348] @ 3c2dfc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #-360] @ 3c2e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c24ec │ │ │ │ ldr r0, [pc, #-372] @ 3c2e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c2c00 │ │ │ │ ldr r0, [pc, #-384] @ 3c2e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c241c │ │ │ │ ldr r0, [pc, #-396] @ 3c2e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c21d4 │ │ │ │ │ │ │ │ 003c2fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -334293,27 +334293,27 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ umull r8, r7, ip, r3 │ │ │ │ mov r4, r1 │ │ │ │ beq 3c3014 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e2a50 │ │ │ │ + bl 8e2a00 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e464c │ │ │ │ + bl 8e45fc │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -334329,15 +334329,15 @@ │ │ │ │ bne 3c3118 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs r3, r3, r7 │ │ │ │ bcc 3c3090 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c30dc │ │ │ │ - bl 8ddb18 │ │ │ │ + bl 8ddac8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [pc, #156] @ 3c3140 │ │ │ │ ldr r3, [pc, #148] @ 3c313c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -334361,31 +334361,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c3114 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8e2a50 │ │ │ │ + b 8e2a00 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3c3148 │ │ │ │ ldr r1, [pc, #40] @ 3c314c │ │ │ │ ldr r0, [pc, #40] @ 3c3150 │ │ │ │ ldr r2, [pc, #40] @ 3c3154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r4, r4, lsr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ - addseq r0, r8, r0, ror #3 │ │ │ │ - strdeq sl, [r0], r0 │ │ │ │ - addeq sl, r0, r4, lsl #26 │ │ │ │ + umullseq r0, r8, r0, r1 │ │ │ │ + addeq sl, r0, r0, lsr #25 │ │ │ │ + @ instruction: 0x0080acb4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 003c3158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -334411,15 +334411,15 @@ │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 3c32f4 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r1, #24] │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ mla r4, r7, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cec8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -334437,15 +334437,15 @@ │ │ │ │ mla r6, r8, r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8e30f8 │ │ │ │ + bl 8e30a8 │ │ │ │ cmp r5, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ bge 3c3310 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub r3, sl, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -334453,15 +334453,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3c32bc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -334496,15 +334496,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [pc, #4] @ 3c3328 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq sl, r2, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #512] @ 3c3544 │ │ │ │ ldr r3, [pc, #512] @ 3c3548 │ │ │ │ @@ -334634,59 +334634,59 @@ │ │ │ │ b 3c3424 │ │ │ │ ldr r0, [pc, #28] @ 3c3558 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a64c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01045ab0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, r7, ip, lsr #30 │ │ │ │ + @ instruction: 0x0097fedc │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ tsteq r4, ip, asr #18 │ │ │ │ - addeq r0, r1, r0, ror #3 │ │ │ │ + umulleq r0, r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3c35f4 │ │ │ │ ldr r2, [pc, #128] @ 3c35f8 │ │ │ │ ldr r1, [pc, #128] @ 3c35fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #100] @ 3c3600 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #84] @ 3c3604 │ │ │ │ ldr r1, [pc, #84] @ 3c3608 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #64] @ 3c360c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0097fdf0 │ │ │ │ - rsbseq r1, pc, ip, lsr fp @ │ │ │ │ - addeq r0, r2, r0, lsl #25 │ │ │ │ + addseq pc, r7, r0, lsr #27 │ │ │ │ + rsbseq r1, pc, ip, ror #21 │ │ │ │ + addeq r0, r2, r0, lsr ip │ │ │ │ @ instruction: 0x010061b4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ rscseq sl, r2, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -334715,76 +334715,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [lr, #1076] @ 0x434 │ │ │ │ strb r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3c36d4 │ │ │ │ ldr r0, [pc, #28] @ 3c36d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c3654 │ │ │ │ smlabteq r4, r8, r7, r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x0097fcb4 │ │ │ │ - umulleq r8, r0, r8, r7 │ │ │ │ + addseq pc, r7, r4, ror #24 │ │ │ │ + addeq r8, r0, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3c3740 │ │ │ │ ldr r2, [pc, #76] @ 3c3744 │ │ │ │ ldr r1, [pc, #76] @ 3c3748 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r7, r4, ror ip @ │ │ │ │ - addeq r0, r1, r4, lsr r0 │ │ │ │ - addeq r0, r1, r4, asr r0 │ │ │ │ + addseq pc, r7, r4, lsr #24 │ │ │ │ + addeq pc, r0, r4, ror #31 │ │ │ │ + addeq r0, r1, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3c37dc │ │ │ │ ldr r2, [pc, #120] @ 3c37e0 │ │ │ │ ldr r1, [pc, #120] @ 3c37e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #256 @ 0x100 │ │ │ │ add ip, r0, #1120 @ 0x460 │ │ │ │ add ip, ip, #4 │ │ │ │ strb r3, [r0, #1082] @ 0x43a │ │ │ │ add r4, r0, #1072 @ 0x430 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ @@ -334798,17 +334798,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r7, r4, lsl #24 │ │ │ │ - addeq pc, r0, r0, asr #31 │ │ │ │ - addeq pc, r0, r0, ror #31 │ │ │ │ + @ instruction: 0x0097fbb4 │ │ │ │ + addeq pc, r0, r0, ror pc @ │ │ │ │ + umulleq pc, r0, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #328] @ 3c3948 │ │ │ │ ldr r2, [pc, #328] @ 3c394c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -334817,29 +334817,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #288] @ 3c3954 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3900 │ │ │ │ ldr r3, [pc, #272] @ 3c3958 │ │ │ │ ldr r1, [pc, #272] @ 3c395c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ ldr ip, [r4, #1128] @ 0x468 │ │ │ │ str ip, [r4, #1136] @ 0x470 │ │ │ │ ldr ip, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #232] @ 3c3960 │ │ │ │ add ip, ip, #1048576 @ 0x100000 │ │ │ │ ldr r1, [pc, #228] @ 3c3964 │ │ │ │ mov r7, #0 │ │ │ │ @@ -334849,21 +334849,21 @@ │ │ │ │ str ip, [r4, #1132] @ 0x46c │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r7, [r4, #1140] @ 0x474 │ │ │ │ str r7, [r4, #1144] @ 0x478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #180] @ 3c3968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ add r0, r4, #764 @ 0x2fc │ │ │ │ - bl 8e5670 │ │ │ │ + bl 8e5620 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c374c │ │ │ │ ldr r2, [pc, #152] @ 3c396c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -334880,35 +334880,35 @@ │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #96] @ 3c3978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq pc, r7, ip, ror #22 │ │ │ │ - addeq pc, r0, r0, lsr #30 │ │ │ │ - addeq pc, r0, ip, lsr pc @ │ │ │ │ + addseq pc, r7, ip, lsl fp @ │ │ │ │ + ldrdeq pc, [r0], r0 │ │ │ │ + addeq pc, r0, ip, ror #29 │ │ │ │ smlabteq r4, r4, r5, r5 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - addeq pc, r0, r8, asr pc @ │ │ │ │ - addeq pc, r0, r8, lsl pc @ │ │ │ │ - addeq r9, r0, r4, ror #26 │ │ │ │ - addeq pc, r0, ip, lsl pc @ │ │ │ │ + addeq pc, r0, r8, lsl #30 │ │ │ │ + addeq pc, r0, r8, asr #29 │ │ │ │ + addeq r9, r0, r4, lsl sp │ │ │ │ + addeq pc, r0, ip, asr #29 │ │ │ │ rscseq sl, r2, r4, lsl r7 │ │ │ │ - addeq pc, r0, r4, ror lr @ │ │ │ │ - addeq pc, r0, r4, asr lr @ │ │ │ │ + addeq pc, r0, r4, lsr #28 │ │ │ │ + addeq pc, r0, r4, lsl #28 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #192] @ 3c3a54 │ │ │ │ ldr r6, [pc, #192] @ 3c3a58 │ │ │ │ @@ -334918,15 +334918,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r2, [pc, #136] @ 3c3a60 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #132] @ 3c3a64 │ │ │ │ @@ -334936,40 +334936,40 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ add r8, r0, #856 @ 0x358 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ bl 38158c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38148c │ │ │ │ - @ instruction: 0x0097f9d8 │ │ │ │ - @ instruction: 0x0080fdbc │ │ │ │ - addeq pc, r0, r8, lsl #27 │ │ │ │ + addseq pc, r7, r8, lsl #19 │ │ │ │ + addeq pc, r0, ip, ror #26 │ │ │ │ + addeq pc, r0, r8, lsr sp @ │ │ │ │ rscseq sl, r2, r8, lsl #12 │ │ │ │ - rsbseq pc, pc, r4, ror r0 @ │ │ │ │ - rsbseq pc, pc, r8, lsl #1 │ │ │ │ + rsbseq pc, pc, r4, lsr #32 │ │ │ │ + rsbseq pc, pc, r8, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #600] @ 3c3ce0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335082,15 +335082,15 @@ │ │ │ │ strb r2, [sp, #24] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrb ip, [r8], #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ add r0, r7, #764 @ 0x2fc │ │ │ │ add r2, r2, ip, lsl #2 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ lsr lr, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ and lr, lr, #255 @ 0xff │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c3b20 │ │ │ │ orr ip, ip, lr, lsl #8 │ │ │ │ @@ -335121,16 +335121,16 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r3, r3, lr, lsl #2 │ │ │ │ strb r3, [r6], #1 │ │ │ │ b 3c3b54 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, r7, r9, asr #16 │ │ │ │ - addseq pc, r7, lr, asr r8 @ │ │ │ │ + @ instruction: 0x0097f7f9 │ │ │ │ + addseq pc, r7, lr, lsl #16 │ │ │ │ @ instruction: 0x01045290 │ │ │ │ │ │ │ │ 003c3cf4 : │ │ │ │ push {r4, lr} │ │ │ │ ldr lr, [r0, #8] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmp lr, #3840 @ 0xf00 │ │ │ │ @@ -335237,81 +335237,81 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, r4, #764 @ 0x2fc │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ mov r3, r7 │ │ │ │ mov sl, ip │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #4 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #12 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #20 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #24 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r4, #1116] @ 0x45c │ │ │ │ @@ -335355,41 +335355,41 @@ │ │ │ │ mul r0, ip, r2 │ │ │ │ add r2, fp, #16 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f2014 │ │ │ │ + bl 8f1fc4 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #32 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp] │ │ │ │ - bl 8f2014 │ │ │ │ + bl 8f1fc4 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f2014 │ │ │ │ + bl 8f1fc4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r2, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ @@ -335421,15 +335421,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c422c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [pc, #204] @ 3c4268 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c41e8 │ │ │ │ ldr r2, [pc, #188] @ 3c426c │ │ │ │ ldr r3, [pc, #164] @ 3c4258 │ │ │ │ @@ -335459,15 +335459,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3c4274 │ │ │ │ ldr r0, [pc, #96] @ 3c4278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c427c │ │ │ │ ldr r1, [pc, #68] @ 3c4280 │ │ │ │ ldr r0, [pc, #68] @ 3c4284 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3c4288 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335478,19 +335478,19 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01044f94 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01044c94 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r4, r4, asr #24 │ │ │ │ tsteq r4, r4, lsl #24 │ │ │ │ - addseq pc, r7, r8, asr r1 @ │ │ │ │ - addeq r7, r0, ip, lsr ip │ │ │ │ - addseq pc, r7, r0, lsr r1 @ │ │ │ │ - addeq pc, r0, r4, lsr #10 │ │ │ │ - umulleq pc, r0, r8, r5 @ │ │ │ │ + addseq pc, r7, r8, lsl #2 │ │ │ │ + addeq r7, r0, ip, ror #23 │ │ │ │ + addseq pc, r7, r0, ror #1 │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + addeq pc, r0, r8, asr #10 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 003c428c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335581,15 +335581,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 3c4480 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr r2, [pc, #168] @ 3c44bc │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 3c44b4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -335613,27 +335613,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ b 3c440c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ blcc fea76cb0 <__bss_end__@@Base+0xfd558d98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r4, [r4, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq pc, r7, r4, asr r1 @ │ │ │ │ + addseq pc, r7, r4, lsl #2 │ │ │ │ ldrdeq r4, [r4, -r4] │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -336202,22 +336202,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3c4f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c4d0c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -336278,28 +336278,28 @@ │ │ │ │ b 3c4cf8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 3c4cf8 │ │ │ │ ldr r0, [pc, #60] @ 3c4f10 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c4d0c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, asr r1 │ │ │ │ - addseq lr, r7, r4, lsr #14 │ │ │ │ + @ instruction: 0x0097e6d4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r4, r0, r0, r4 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq lr, r0, r4, ror #21 │ │ │ │ - addeq lr, r0, r8, lsl #20 │ │ │ │ + umulleq lr, r0, r4, sl │ │ │ │ + @ instruction: 0x0080e9b8 │ │ │ │ │ │ │ │ 003c4f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 3c509c │ │ │ │ @@ -336376,41 +336376,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c50c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c4fb0 │ │ │ │ ldr r0, [pc, #60] @ 3c50c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c4fb0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r4, r4, lr, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r4, ip, lr, r3 │ │ │ │ - addseq lr, r7, r4, lsl r5 │ │ │ │ + addseq lr, r7, r4, asr #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r4, ip, lsr lr │ │ │ │ andeq r6, r0, r8, lsl #12 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - umulleq lr, r0, r0, r8 │ │ │ │ - addeq lr, r0, ip, lsr #17 │ │ │ │ + addeq lr, r0, r0, asr #16 │ │ │ │ + addeq lr, r0, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -336438,17 +336438,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 3c5118 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 3c5178 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8e40b0 │ │ │ │ + bl 8e4060 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 3c50f8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -336473,30 +336473,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 3c52c0 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8ddaf0 │ │ │ │ + bl 8ddaa0 │ │ │ │ ldr r2, [pc, #248] @ 3c52e4 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -336538,18 +336538,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 3c52f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umulleq lr, r0, ip, r7 │ │ │ │ - addseq lr, r7, r8, asr #3 │ │ │ │ - addeq lr, r0, r8, lsl #13 │ │ │ │ - umulleq lr, r0, r8, r6 │ │ │ │ + addeq lr, r0, ip, asr #14 │ │ │ │ + addseq lr, r7, r8, ror r1 │ │ │ │ + addeq lr, r0, r8, lsr r6 │ │ │ │ + addeq lr, r0, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -336560,22 +336560,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 3c5390 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 3c5390 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -336903,15 +336903,15 @@ │ │ │ │ bgt 3c56f8 │ │ │ │ b 3c582c │ │ │ │ mov r0, #0 │ │ │ │ b 3c5830 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq sp, r7, r0, asr #27 │ │ │ │ + addseq sp, r7, r0, ror sp │ │ │ │ tsteq r3, r8, ror #11 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ @ instruction: 0x010435bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336947,15 +336947,15 @@ │ │ │ │ bls 3c5a1c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 3c5970 │ │ │ │ ldr r2, [pc, #244] @ 3c5a5c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -337259,44 +337259,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c5e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5c48 │ │ │ │ ldr r0, [pc, #68] @ 3c5e94 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5c48 │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ mrseq r3, R12_usr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sp, r7, pc, asr #15 │ │ │ │ + addseq sp, r7, pc, ror r7 │ │ │ │ tsteq r4, r4, ror #2 │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ qaddeq r3, r4, r4 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r0, r0, ror #22 │ │ │ │ - addeq sp, r0, ip, ror fp │ │ │ │ + addeq sp, r0, r0, lsl fp │ │ │ │ + addeq sp, r0, ip, lsr #22 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 3c5ee8 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -337365,15 +337365,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27ec2c │ │ │ │ - bl 8ecfcc │ │ │ │ + bl 8ecf7c │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 3c6120 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3c618c │ │ │ │ @@ -337517,15 +337517,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 3c6284 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c60e0 │ │ │ │ ldr r3, [pc, #828] @ 3c6588 │ │ │ │ @@ -337695,32 +337695,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3c64a4 │ │ │ │ cmp r5, r0 │ │ │ │ blt 3c60e0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d5d0c │ │ │ │ b 3c60e0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d5c64 │ │ │ │ b 3c6368 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3c629c │ │ │ │ @@ -337729,19 +337729,19 @@ │ │ │ │ bne 3c629c │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c62ec │ │ │ │ b 3c62e0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq sp, r0, r4, lsr #20 │ │ │ │ + ldrdeq sp, [r0], r4 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ - addeq sp, r0, r4, lsr #17 │ │ │ │ - addeq sp, r0, r4, lsr #15 │ │ │ │ + addeq sp, r0, r4, asr r8 │ │ │ │ + addeq sp, r0, r4, asr r7 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003c6590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337978,22 +337978,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3c6a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c6600 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3c6690 │ │ │ │ bne 3c662c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -338016,35 +338016,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3c5a60 │ │ │ │ ldr r0, [pc, #88] @ 3c6a3c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c6600 │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r4, ip, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq ip, r7, sp, lsl lr │ │ │ │ + addseq ip, r7, sp, asr #27 │ │ │ │ smlabteq r4, r0, r7, r2 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r4, r4, lsr #14 │ │ │ │ - addseq ip, r7, ip, ror sp │ │ │ │ + addseq ip, r7, ip, lsr #26 │ │ │ │ smlatbeq r4, r4, r6, r2 │ │ │ │ - @ instruction: 0x0097ccb0 │ │ │ │ + addseq ip, r7, r0, ror #24 │ │ │ │ tsteq r4, r0, lsr r6 │ │ │ │ - addseq ip, r7, r8, lsr #25 │ │ │ │ + addseq ip, r7, r8, asr ip │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sp, r0, r0, asr #1 │ │ │ │ + addeq sp, r0, r0, ror r0 │ │ │ │ tsteq r4, r4, asr #8 │ │ │ │ - addeq sp, r0, r8, ror r0 │ │ │ │ + addeq sp, r0, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3c6b24 │ │ │ │ mov r5, r2 │ │ │ │ @@ -338285,15 +338285,15 @@ │ │ │ │ bgt 3c6c98 │ │ │ │ b 3c6db4 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6db8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r8, r1, r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r7, r0, lsr #16 │ │ │ │ + @ instruction: 0x0097c7d0 │ │ │ │ tstpeq r2, r0, asr r0 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338412,15 +338412,15 @@ │ │ │ │ bgt 3c6e9c │ │ │ │ b 3c6fb0 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6fb4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r4, pc, r1 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r7, ip, lsl r6 │ │ │ │ + addseq ip, r7, ip, asr #11 │ │ │ │ tsteq r2, r4, asr #28 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338549,15 +338549,15 @@ │ │ │ │ bgt 3c7098 │ │ │ │ b 3c71d4 │ │ │ │ mov r0, #0 │ │ │ │ b 3c71d8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r8, sp, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r7, r0, lsr #8 │ │ │ │ + @ instruction: 0x0097c3d0 │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r4, lsl ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3c73a8 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -338656,15 +338656,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2d77ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ecfcc │ │ │ │ + bl 8ecf7c │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d378 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d378 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -338751,15 +338751,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 3c7b40 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d77ec │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -338823,15 +338823,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb27a8 │ │ │ │ + bl bb2758 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 3c74f8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 3c74f8 │ │ │ │ @@ -338910,15 +338910,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3c8390 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -339051,31 +339051,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3c7464 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3c788c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #2412] @ 3c8390 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 3c7b40 │ │ │ │ mov sl, #1 │ │ │ │ b 3c7554 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #2360] @ 3c8390 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d77ec │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -339560,23 +339560,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 3c8260 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -339651,34 +339651,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e30f8 │ │ │ │ + bl 8e30a8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 3c805c │ │ │ │ tsteq r4, r0, lsr sl │ │ │ │ @ instruction: 0x010419bc │ │ │ │ strdeq r1, [r4, -r4] │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlatteq r4, r0, r2, r1 │ │ │ │ - addseq fp, r7, sl, ror #16 │ │ │ │ - addseq fp, r7, r4, lsl r7 │ │ │ │ + addseq fp, r7, sl, lsl r8 │ │ │ │ + addseq fp, r7, r4, asr #13 │ │ │ │ rscseq r6, r2, r0, lsr #1 │ │ │ │ rscseq r5, r2, r4, lsl #27 │ │ │ │ smlatbeq r4, r0, r9, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - addseq sl, r7, r8, ror #30 │ │ │ │ - addseq sl, r7, r8, lsl #28 │ │ │ │ + addseq sl, r7, r8, lsl pc │ │ │ │ @ instruction: 0x0097adb8 │ │ │ │ - addeq fp, r0, r8, ror r2 │ │ │ │ - addeq fp, r0, r4, lsr #7 │ │ │ │ + addseq sl, r7, r8, ror #26 │ │ │ │ + addeq fp, r0, r8, lsr #4 │ │ │ │ + addeq fp, r0, r4, asr r3 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cec8 │ │ │ │ mov r7, #1 │ │ │ │ @@ -339690,15 +339690,15 @@ │ │ │ │ b 3c805c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e31dc │ │ │ │ + bl 8e318c │ │ │ │ mov r1, r0 │ │ │ │ b 3c823c │ │ │ │ cmp r8, #0 │ │ │ │ blt 3c8444 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -340007,15 +340007,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r7, r0, ror #23 │ │ │ │ + umullseq sl, r7, r0, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3c871c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -340132,15 +340132,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -340200,29 +340200,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ b 3c8ae8 │ │ │ │ ldr lr, [pc, #40] @ 3c8c2c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3c8a6c │ │ │ │ - addseq sl, r7, ip, asr sl │ │ │ │ - @ instruction: 0x0097a9dc │ │ │ │ - @ instruction: 0x0097a8f4 │ │ │ │ - umullseq sl, r7, r0, r8 │ │ │ │ + addseq sl, r7, ip, lsl #20 │ │ │ │ + addseq sl, r7, ip, lsl #19 │ │ │ │ + addseq sl, r7, r4, lsr #17 │ │ │ │ + addseq sl, r7, r0, asr #16 │ │ │ │ b 3c8928 │ │ │ │ │ │ │ │ 003c8c34 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -340250,21 +340250,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003c8ca0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e2a50 │ │ │ │ + b 8e2a00 │ │ │ │ │ │ │ │ 003c8cb0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e2a50 │ │ │ │ + b 8e2a00 │ │ │ │ │ │ │ │ 003c8cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -340482,41 +340482,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9044 │ │ │ │ ldr r0, [pc, #504] @ 3c922c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8eef38 │ │ │ │ + bl 8eeee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c91e4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3c9230 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8dd13c │ │ │ │ + bl 8dd0ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3c9168 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c91b0 │ │ │ │ mov r0, r8 │ │ │ │ bl 6c7458 │ │ │ │ mov r0, r8 │ │ │ │ - bl ba6204 │ │ │ │ + bl ba61b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e350c │ │ │ │ + bl 8e34bc │ │ │ │ ldr r3, [pc, #396] @ 3c9234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 3c9238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -340530,23 +340530,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9194 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3c9178 │ │ │ │ - bl 8d6f4c │ │ │ │ + bl 8d6efc │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 8e2a50 │ │ │ │ + bl 8e2a00 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 3c9248 │ │ │ │ ldr r3, [pc, #248] @ 3c9220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -340560,15 +340560,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 3c8ff8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ mov r0, #0 │ │ │ │ b 3c911c │ │ │ │ ldr r2, [pc, #204] @ 3c924c │ │ │ │ ldr r3, [pc, #204] @ 3c9250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -340587,79 +340587,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ b 3c9088 │ │ │ │ ldr r3, [pc, #124] @ 3c9268 │ │ │ │ ldr ip, [pc, #124] @ 3c926c │ │ │ │ ldr r1, [pc, #124] @ 3c9270 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c9274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3c9170 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr lr │ │ │ │ tstpeq r3, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r3, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0112cd90 │ │ │ │ - addeq sl, r0, r8, ror #20 │ │ │ │ - addeq sl, r0, r8, lsr sl │ │ │ │ + addeq sl, r0, r8, lsl sl │ │ │ │ + addeq sl, r0, r8, ror #19 │ │ │ │ ldrsheq r4, [r2], #248 @ 0xf8 @ │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ ldrdeq pc, [r3, -r0] │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - @ instruction: 0x0097a2d8 │ │ │ │ - ldrsheq fp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - addeq fp, r1, r8, asr #32 │ │ │ │ - addseq sl, r7, r0, lsr #5 │ │ │ │ - @ instruction: 0x0080a8b4 │ │ │ │ - addeq sl, r0, ip, asr r7 │ │ │ │ + addseq sl, r7, r8, lsl #5 │ │ │ │ + rsbseq fp, lr, r4, lsr #29 │ │ │ │ + strdeq sl, [r1], r8 │ │ │ │ + addseq sl, r7, r0, asr r2 │ │ │ │ + addeq sl, r0, r4, ror #16 │ │ │ │ + addeq sl, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 003c9278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ + bl 92a384 │ │ │ │ ldr r3, [pc, #192] @ 3c9368 │ │ │ │ ldr r2, [pc, #192] @ 3c936c │ │ │ │ ldr r1, [pc, #192] @ 3c9370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #164] @ 3c9374 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9358 │ │ │ │ ldr r3, [pc, #148] @ 3c9378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3c937c │ │ │ │ @@ -340674,36 +340674,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e3c0c │ │ │ │ + bl 8e3bbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3c9384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 3c92e8 │ │ │ │ - addseq sl, r7, r8, ror #3 │ │ │ │ - ldrsheq fp, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - addeq pc, r9, r4, asr pc @ │ │ │ │ - addeq r7, r0, ip, ror r9 │ │ │ │ + umullseq sl, r7, r8, r1 │ │ │ │ + rsbseq fp, lr, r8, lsr #27 │ │ │ │ + addeq pc, r9, r4, lsl #30 │ │ │ │ + addeq r7, r0, ip, lsr #18 │ │ │ │ ldrheq r4, [r2], #220 @ 0xdc @ │ │ │ │ rscseq r4, r2, r8, lsr #27 │ │ │ │ - addeq sl, r0, ip, asr #15 │ │ │ │ + addeq sl, r0, ip, ror r7 │ │ │ │ rscseq r4, r2, r0, asr #26 │ │ │ │ │ │ │ │ 003c9388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -340735,45 +340735,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e40a4 │ │ │ │ + bl 8e4054 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3ab4 │ │ │ │ + bl 8e3a64 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3c94d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c9494 │ │ │ │ ldr r0, [pc, #236] @ 3c952c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d8498 │ │ │ │ + bl 8d8448 │ │ │ │ ldr r2, [pc, #208] @ 3c9530 │ │ │ │ ldr r3, [pc, #192] @ 3c9524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c951c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3c9534 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d8598 │ │ │ │ + b 8d8548 │ │ │ │ ldr r2, [pc, #156] @ 3c9538 │ │ │ │ ldr r3, [pc, #132] @ 3c9524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340792,32 +340792,32 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8d8498 │ │ │ │ + bl 8d8448 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d852c │ │ │ │ + bl 8d84dc │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8d8598 │ │ │ │ + bl 8d8548 │ │ │ │ b 3c942c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - addeq sl, r0, r4, lsr #13 │ │ │ │ + addeq sl, r0, r4, asr r6 │ │ │ │ @ instruction: 0x0103f994 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ tstpeq r3, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r1, [r8], r4 │ │ │ │ - b b7bad8 │ │ │ │ + addeq r1, r8, r4, lsl #11 │ │ │ │ + b b7ba88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ 3c962c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341010,17 +341010,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c984c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, r0, ror #22 │ │ │ │ - addseq r9, r7, ip, lsr #27 │ │ │ │ - addeq sl, r0, r0, lsl r3 │ │ │ │ - addeq sl, r0, r8, lsr #6 │ │ │ │ + addseq r9, r7, ip, asr sp │ │ │ │ + addeq sl, r0, r0, asr #5 │ │ │ │ + ldrdeq sl, [r0], r8 │ │ │ │ │ │ │ │ 003c9850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3c990c │ │ │ │ @@ -341063,17 +341063,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0112ca98 │ │ │ │ - addseq r9, r7, r4, ror #25 │ │ │ │ - addeq sl, r0, r8, asr #4 │ │ │ │ - addeq sl, r0, ip, ror r2 │ │ │ │ + umullseq r9, r7, r4, ip │ │ │ │ + strdeq sl, [r0], r8 │ │ │ │ + addeq sl, r0, ip, lsr #4 │ │ │ │ │ │ │ │ 003c991c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3c9998 │ │ │ │ @@ -341121,15 +341121,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 3c99ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ ldrheq r4, [r2], #128 @ 0x80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9b40 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341182,22 +341182,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c9a44 │ │ │ │ ldr r2, [pc, #92] @ 3c9b64 │ │ │ │ ldr r3, [pc, #56] @ 3c9b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341205,27 +341205,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9b3c │ │ │ │ ldr r0, [pc, #60] @ 3c9b68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r8, r3, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq pc, [r3, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r3, r8, r3, pc @ │ │ │ │ andeq r6, r0, ip, ror #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq sl, r0, r0, lsr #1 │ │ │ │ + addeq sl, r0, r0, asr r0 │ │ │ │ smlatteq r3, ip, r2, pc @ │ │ │ │ - umulleq sl, r0, r0, r0 │ │ │ │ + addeq sl, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9cbc │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #308] @ 3c9cc0 │ │ │ │ @@ -341277,22 +341277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c9bc0 │ │ │ │ ldr r2, [pc, #92] @ 3c9ce0 │ │ │ │ ldr r3, [pc, #56] @ 3c9cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341300,27 +341300,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9cb8 │ │ │ │ ldr r0, [pc, #60] @ 3c9ce4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, ip, ror #4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r3, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r3, ip, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, r4, ror #30 │ │ │ │ + addeq r9, r0, r4, lsl pc │ │ │ │ tstpeq r3, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, r0, r0, asr pc │ │ │ │ + addeq r9, r0, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #568] @ 3c9f38 │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341396,23 +341396,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3c9f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9d54 │ │ │ │ ldr r3, [pc, #244] @ 3c9f5c │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341430,22 +341430,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3c9f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3c9d60 │ │ │ │ ldr r2, [pc, #124] @ 3c9f64 │ │ │ │ ldr r3, [pc, #80] @ 3c9f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -341453,51 +341453,51 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9f34 │ │ │ │ ldr r0, [pc, #92] @ 3c9f68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #72] @ 3c9f6c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9d54 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r8, r0, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq pc, [r3, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r3, ip, r0, pc @ │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x00809dbc │ │ │ │ + addeq r9, r0, ip, ror #26 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - addeq r9, r0, r4, ror sp │ │ │ │ + addeq r9, r0, r4, lsr #26 │ │ │ │ tsteq r3, ip, lsl #30 │ │ │ │ - addeq r9, r0, r8, ror sp │ │ │ │ - addeq r9, r0, ip, lsl #26 │ │ │ │ + addeq r9, r0, r8, lsr #26 │ │ │ │ + @ instruction: 0x00809cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3ca088 │ │ │ │ ldr r2, [pc, #256] @ 3ca08c │ │ │ │ ldr r1, [pc, #256] @ 3ca090 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #224] @ 3ca094 │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c89c │ │ │ │ ldr r1, [pc, #204] @ 3ca098 │ │ │ │ @@ -341545,25 +341545,25 @@ │ │ │ │ bl 2d70a0 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d76e8 │ │ │ │ - addseq r9, r7, ip, ror r6 │ │ │ │ - addeq r9, r0, r4, lsl sp │ │ │ │ - addeq r9, r0, r0, lsr sp │ │ │ │ + addseq r9, r7, ip, lsr #12 │ │ │ │ + addeq r9, r0, r4, asr #25 │ │ │ │ + addeq r9, r0, r0, ror #25 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - umulleq r9, r0, r0, ip │ │ │ │ + addeq r9, r0, r0, asr #24 │ │ │ │ rscseq r4, r2, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r7, r2, #0 │ │ │ │ ldr r2, [pc, #460] @ 3ca2a0 │ │ │ │ @@ -341608,15 +341608,15 @@ │ │ │ │ ldrne r1, [r0, #140] @ 0x8c │ │ │ │ ldrbeq r1, [r0, #113] @ 0x71 │ │ │ │ addne r5, r0, #120 @ 0x78 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ lsrne r1, r1, #31 │ │ │ │ lsreq r1, r1, #7 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r2, r2, r2 │ │ │ │ adc r1, r1, r1 │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -341654,22 +341654,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca120 │ │ │ │ ldr r2, [pc, #92] @ 3ca2c4 │ │ │ │ ldr r3, [pc, #56] @ 3ca2a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341677,27 +341677,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca29c │ │ │ │ ldr r0, [pc, #60] @ 3ca2c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r3, ip, ip, lr │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, ip, lsl #21 │ │ │ │ + addeq r9, r0, ip, lsr sl │ │ │ │ smlabbeq r3, ip, fp, lr │ │ │ │ - addeq r9, r0, r8, ror sl │ │ │ │ + addeq r9, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3ca394 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341705,25 +341705,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3ca398 │ │ │ │ ldr r1, [pc, #160] @ 3ca39c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #140] @ 3ca3a0 │ │ │ │ ldr r1, [pc, #140] @ 3ca3a4 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #108] @ 3ca3a8 │ │ │ │ ldr ip, [pc, #108] @ 3ca3ac │ │ │ │ ldr r1, [pc, #108] @ 3ca3b0 │ │ │ │ ldr r2, [pc, #108] @ 3ca3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -341740,21 +341740,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r7, r8, lsr #6 │ │ │ │ - rsbseq sl, lr, ip, asr #27 │ │ │ │ - addeq r9, r1, ip, lsl #30 │ │ │ │ - rsbseq sl, lr, r8, asr #27 │ │ │ │ - rsbseq sl, lr, r0, ror #27 │ │ │ │ + @ instruction: 0x009792d8 │ │ │ │ + rsbseq sl, lr, ip, ror sp │ │ │ │ + @ instruction: 0x00819ebc │ │ │ │ + rsbseq sl, lr, r8, ror sp │ │ │ │ + @ instruction: 0x007ead90 │ │ │ │ rscseq r3, r2, r0, asr pc │ │ │ │ - ldrdeq r9, [r0], r0 │ │ │ │ + addeq r9, r0, r0, lsl #19 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #316] @ 3ca50c │ │ │ │ @@ -341808,23 +341808,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca40c │ │ │ │ ldr r2, [pc, #92] @ 3ca530 │ │ │ │ ldr r3, [pc, #56] @ 3ca510 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341832,27 +341832,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca508 │ │ │ │ ldr r0, [pc, #60] @ 3ca534 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r3, r0, r9, lr │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, ip, asr #14 │ │ │ │ + strdeq r9, [r0], ip │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ - addeq r9, r0, r8, lsr r7 │ │ │ │ + addeq r9, r0, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #692] @ 3ca804 │ │ │ │ ldr r3, [pc, #692] @ 3ca808 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -341943,23 +341943,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ca828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca5a4 │ │ │ │ orr r3, r3, r9, lsl r7 │ │ │ │ ldr r2, [pc, #292] @ 3ca818 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ strb fp, [r8, #-8] │ │ │ │ strb r3, [r5, #256] @ 0x100 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -341984,23 +341984,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3ca82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca5d0 │ │ │ │ ldr r2, [pc, #152] @ 3ca830 │ │ │ │ ldr r3, [pc, #108] @ 3ca808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -342015,37 +342015,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ 3ca834 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca5a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #68] @ 3ca838 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca5d0 │ │ │ │ smlatbeq r3, r4, r8, lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, r0, lsr r5 │ │ │ │ - addeq r9, r0, ip, lsl #9 │ │ │ │ - tsteq r3, ip, asr r6 │ │ │ │ - addeq r9, r0, r4, asr r4 │ │ │ │ + addeq r9, r0, r0, ror #9 │ │ │ │ addeq r9, r0, ip, lsr r4 │ │ │ │ + tsteq r3, ip, asr r6 │ │ │ │ + addeq r9, r0, r4, lsl #8 │ │ │ │ + addeq r9, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #400] @ 3ca9e4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342058,15 +342058,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ ldr r6, [pc, #344] @ 3ca9f8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342130,41 +342130,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3caa10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca8d8 │ │ │ │ ldr r0, [pc, #60] @ 3caa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ca8d8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00978db8 │ │ │ │ + addseq r8, r7, r8, ror #26 │ │ │ │ @ instruction: 0x0103e590 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r9, r0, ip, lsr r4 │ │ │ │ - addeq r9, r0, r8, asr r4 │ │ │ │ + addeq r9, r0, ip, ror #7 │ │ │ │ + addeq r9, r0, r8, lsl #8 │ │ │ │ tsteq r3, r0, asr r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq lr, [r3, -r8] │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, r8, asr #4 │ │ │ │ - addeq r9, r0, ip, asr r2 │ │ │ │ + strdeq r9, [r0], r8 │ │ │ │ + addeq r9, r0, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r1, [r0, #246] @ 0xf6 │ │ │ │ ldrb r2, [r0, #548] @ 0x224 │ │ │ │ mov sl, r0 │ │ │ │ @@ -342267,22 +342267,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3cae6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cab30 │ │ │ │ ldr r2, [pc, #628] @ 3cae70 │ │ │ │ ldr r3, [pc, #600] @ 3cae58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -342318,15 +342318,15 @@ │ │ │ │ add r3, fp, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cadc0 │ │ │ │ ldr r0, [pc, #484] @ 3cae78 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, fp, #1 │ │ │ │ beq 3caae0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342343,23 +342343,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3cae7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caae0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caae0 │ │ │ │ @@ -342376,82 +342376,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3cae80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3caae0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, sl, #144 @ 0x90 │ │ │ │ add r0, sl, #192 @ 0xc0 │ │ │ │ bl 27dbb8 │ │ │ │ b 3caa90 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cae84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3caca0 │ │ │ │ ldr r0, [pc, #120] @ 3cae88 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3caae0 │ │ │ │ ldr r0, [pc, #100] @ 3cae8c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cad24 │ │ │ │ ldr r0, [pc, #80] @ 3cae90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cab30 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, ip, r3, lr │ │ │ │ smlatbeq r3, r8, r3, lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r9, r0, r4, lsr #32 │ │ │ │ + ldrdeq r8, [r0], r4 │ │ │ │ strdeq lr, [r3, -r8] │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - addeq r9, r0, r4, ror #1 │ │ │ │ - addeq r9, r0, ip, lsr #32 │ │ │ │ - addeq r8, r0, r8, lsr #31 │ │ │ │ - addeq r8, r0, ip, asr #30 │ │ │ │ - addeq r8, r0, r8, ror #30 │ │ │ │ - addeq r8, r0, r0, asr pc │ │ │ │ - strdeq r8, [r0], r0 │ │ │ │ + umulleq r9, r0, r4, r0 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, r8, asr pc │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, r8, lsl pc │ │ │ │ + addeq r8, r0, r0, lsl #30 │ │ │ │ + addeq r8, r0, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #249] @ 0xf9 │ │ │ │ @@ -342505,22 +342505,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3caeec │ │ │ │ ldr r2, [pc, #92] @ 3cb010 │ │ │ │ ldr r3, [pc, #56] @ 3caff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342528,27 +342528,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cafe8 │ │ │ │ ldr r0, [pc, #60] @ 3cb014 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, lsl pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, ip, lsr #27 │ │ │ │ tsteq r3, r0, asr #28 │ │ │ │ - addeq r8, r0, r8, ror #27 │ │ │ │ + umulleq r8, r0, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #247] @ 0xf7 │ │ │ │ mov r4, r2 │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -342699,22 +342699,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3cb318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cb08c │ │ │ │ ldr r2, [pc, #96] @ 3cb31c │ │ │ │ ldr r3, [pc, #60] @ 3cb2fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342722,28 +342722,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb2f0 │ │ │ │ ldr r0, [pc, #64] @ 3cb320 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27fd68 │ │ │ │ smlatbeq r3, r8, sp, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0103dd98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ andeq r6, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r0, r0, lsr fp │ │ │ │ + addeq r8, r0, r0, ror #21 │ │ │ │ tsteq r3, r8, lsr fp │ │ │ │ - addeq r8, r0, r0, lsr #22 │ │ │ │ + ldrdeq r8, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #246] @ 0xf6 │ │ │ │ @@ -342797,22 +342797,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cb37c │ │ │ │ ldr r2, [pc, #92] @ 3cb4a0 │ │ │ │ ldr r3, [pc, #56] @ 3cb480 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342820,38 +342820,38 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb478 │ │ │ │ ldr r0, [pc, #60] @ 3cb4a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, ip, sl, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r3, ip, sl, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r8, r0, r8, ror #19 │ │ │ │ + umulleq r8, r0, r8, r9 │ │ │ │ @ instruction: 0x0103d9b0 │ │ │ │ - ldrdeq r8, [r0], r8 @ │ │ │ │ + addeq r8, r0, r8, lsl #19 │ │ │ │ │ │ │ │ 003cb4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3cb59c │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930964 │ │ │ │ + bl 930914 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3cb5a0 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -342896,18 +342896,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e138 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31e138 │ │ │ │ - addeq r3, r0, r0, ror #31 │ │ │ │ - addeq r8, r0, ip, lsr #20 │ │ │ │ - strdeq r8, [r0], r0 │ │ │ │ - @ instruction: 0x008089b8 │ │ │ │ + umulleq r3, r0, r0, pc @ │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, r0, lsr #19 │ │ │ │ + addeq r8, r0, r8, ror #18 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -342981,15 +342981,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3cb6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r2, r2, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -343076,15 +343076,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5ba4 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3cb95c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c44d8 │ │ │ │ @@ -343123,15 +343123,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3cb89c │ │ │ │ ldr r0, [pc, #120] @ 3cb998 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb7bc │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb7bc │ │ │ │ mov fp, #16 │ │ │ │ @@ -343142,24 +343142,24 @@ │ │ │ │ b 3cb7bc │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 3c44d8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl bb259c │ │ │ │ + bl bb254c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5ba4 │ │ │ │ b 3cb87c │ │ │ │ ldrdeq sp, [r3, -r4] │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r8, r0, r8, lsl #12 │ │ │ │ + @ instruction: 0x008085b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 3cbb04 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -343331,35 +343331,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #188] @ 3cbd30 │ │ │ │ ldr r1, [pc, #188] @ 3cbd34 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #156] @ 3cbd38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #140] @ 3cbd3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 3cbd40 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -343378,58 +343378,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r7, r0, lsr #32 │ │ │ │ - rsbseq r9, lr, ip, ror #8 │ │ │ │ - @ instruction: 0x008185b0 │ │ │ │ - rsbseq r7, pc, r8, asr r6 @ │ │ │ │ - rsbseq pc, lr, r8, ror r0 @ │ │ │ │ + @ instruction: 0x00977fd0 │ │ │ │ + rsbseq r9, lr, ip, lsl r4 │ │ │ │ + addeq r8, r1, r0, ror #10 │ │ │ │ + rsbseq r7, pc, r8, lsl #12 │ │ │ │ + rsbseq pc, lr, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ rscseq lr, pc, r8, asr #18 │ │ │ │ - addeq r8, r0, r4, asr r2 │ │ │ │ + addeq r8, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 3cbd64 │ │ │ │ ldr r1, [pc, #12] @ 3cbd68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9361f0 │ │ │ │ - strdeq r8, [r0], r4 │ │ │ │ - addeq r8, r0, r4, lsl r2 │ │ │ │ + b 9361a0 │ │ │ │ + addeq r8, r0, r4, lsr #3 │ │ │ │ + addeq r8, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3cbdc8 │ │ │ │ ldr r2, [pc, #68] @ 3cbdcc │ │ │ │ ldr r1, [pc, #68] @ 3cbdd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d744c │ │ │ │ - addseq r7, r7, r8, ror #29 │ │ │ │ - addeq r8, r0, r8, ror #3 │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ + umullseq r7, r7, r8, lr @ │ │ │ │ + umulleq r8, r0, r8, r1 │ │ │ │ + addeq r8, r0, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3cc224 │ │ │ │ ldr lr, [pc, #1080] @ 3cc228 │ │ │ │ ldr ip, [pc, #1080] @ 3cc22c │ │ │ │ @@ -343445,15 +343445,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #1020] @ 3cc238 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3cc1ec │ │ │ │ @@ -343468,15 +343468,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea88 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3cc244 │ │ │ │ beq 3cc214 │ │ │ │ ldr r0, [pc, #956] @ 3cc248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3cc24c │ │ │ │ ldr r1, [pc, #932] @ 3cc244 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -343536,15 +343536,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2d70a0 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343563,87 +343563,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #608] @ 3cc274 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8454 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 3ef824 │ │ │ │ ldr r0, [pc, #580] @ 3cc278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r2, [pc, #572] @ 3cc27c │ │ │ │ ldr r1, [pc, #572] @ 3cc280 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3e8510 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #508] @ 3cc284 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3cc288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #472] @ 3cc28c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ ldr r2, [pc, #444] @ 3cc290 │ │ │ │ ldr r3, [pc, #444] @ 3cc294 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r2, [pc, #408] @ 3cc298 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd7c8 │ │ │ │ + bl 8dd778 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519340 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -343661,36 +343661,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ b 3cbf00 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3cbee4 │ │ │ │ ldr r0, [pc, #244] @ 3cc2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75c80 │ │ │ │ + bl b75c30 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3cbee4 │ │ │ │ ldr r3, [pc, #224] @ 3cc2a4 │ │ │ │ ldr ip, [pc, #224] @ 3cc2a8 │ │ │ │ ldr r1, [pc, #224] @ 3cc2ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3cbf00 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3cc244 │ │ │ │ ldr r3, [pc, #76] @ 3cc24c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -343698,68 +343698,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3cbeb0 │ │ │ │ ldr r2, [pc, #52] @ 3cc24c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3cbeb8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r7, r0, lsl #29 │ │ │ │ + addseq r7, r7, r0, lsr lr │ │ │ │ strdeq ip, [r3, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r8, r0, r8, ror #2 │ │ │ │ - addeq r8, r0, ip, ror r1 │ │ │ │ + addeq r8, r0, r8, lsl r1 │ │ │ │ + addeq r8, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x0103cfbc │ │ │ │ - addeq r8, r0, r4, asr #2 │ │ │ │ - addeq r8, r0, r8, lsr r1 │ │ │ │ + strdeq r8, [r0], r4 │ │ │ │ + addeq r8, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - addeq r8, r0, r8, lsr #2 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ smlatteq r3, ip, lr, ip │ │ │ │ - @ instruction: 0x00977cf0 │ │ │ │ - rsbseq r9, lr, ip, lsr r1 │ │ │ │ - addeq r8, r1, r0, lsl #5 │ │ │ │ + addseq r7, r7, r0, lsr #25 │ │ │ │ + rsbseq r9, lr, ip, ror #1 │ │ │ │ + addeq r8, r1, r0, lsr r2 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - umullseq r7, r7, r0, ip @ │ │ │ │ - ldrsbeq r9, [lr], #-12 @ │ │ │ │ - addeq r8, r1, r4, lsl r2 │ │ │ │ - addeq r8, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x008063b4 │ │ │ │ - ldrsheq r9, [pc], #-148 @ │ │ │ │ - rsbseq r9, pc, r4, lsl #20 │ │ │ │ - @ instruction: 0x008403b0 │ │ │ │ + addseq r7, r7, r0, asr #24 │ │ │ │ + rsbseq r9, lr, ip, lsl #1 │ │ │ │ + addeq r8, r1, r4, asr #3 │ │ │ │ + strdeq r7, [r0], ip │ │ │ │ + addeq r6, r0, r4, ror #6 │ │ │ │ + rsbseq r9, pc, r4, lsr #19 │ │ │ │ + ldrheq r9, [pc], #-148 @ │ │ │ │ + addeq r0, r4, r0, ror #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ rscseq r2, r2, r4, asr #4 │ │ │ │ - umulleq r7, r0, r4, pc @ │ │ │ │ - addeq r7, r0, r8, asr pc │ │ │ │ + addeq r7, r0, r4, asr #30 │ │ │ │ + addeq r7, r0, r8, lsl #30 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - umulleq r7, r0, r0, lr │ │ │ │ - addseq r7, r7, r4, lsr #21 │ │ │ │ - addeq r7, r0, r0, lsr lr │ │ │ │ - addeq r7, r0, r4, lsl lr │ │ │ │ + addeq r7, r0, r0, asr #28 │ │ │ │ + addseq r7, r7, r4, asr sl │ │ │ │ + addeq r7, r0, r0, ror #27 │ │ │ │ + addeq r7, r0, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3cc350 │ │ │ │ ldr r2, [pc, #136] @ 3cc354 │ │ │ │ ldr r1, [pc, #136] @ 3cc358 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -343773,30 +343773,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r7, r4, lsr #19 │ │ │ │ - umulleq r7, r0, ip, ip │ │ │ │ - @ instruction: 0x00807cbc │ │ │ │ + addseq r7, r7, r4, asr r9 │ │ │ │ + addeq r7, r0, ip, asr #24 │ │ │ │ + addeq r7, r0, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #60] @ 3cc3bc │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -343886,28 +343886,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3cd044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cc5bc │ │ │ │ ldr r3, [pc, #2800] @ 3cd048 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 3ccdc0 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -344109,15 +344109,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3cd03c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3cc494 │ │ │ │ ldr r0, [pc, #2028] @ 3cd07c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cc494 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3cc7f4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -344328,15 +344328,15 @@ │ │ │ │ b 3cc49c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3cc49c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 8ddb38 │ │ │ │ + bl 8ddae8 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3cc49c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -344556,15 +344556,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3cd0a0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cc5bc │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -344597,46 +344597,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r3, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq ip, [r3, -ip] │ │ │ │ - @ instruction: 0x009771f8 │ │ │ │ + addseq r7, r7, r8, lsr #3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r4, lsl r3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r7, r0, r4, ror #22 │ │ │ │ + addeq r7, r0, r4, lsl fp │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r7, r7, r6, lsl #1 │ │ │ │ - addseq r7, r7, r8, lsl #1 │ │ │ │ + addseq r7, r7, r6, lsr r0 │ │ │ │ + addseq r7, r7, r8, lsr r0 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - addseq r7, r7, r8, lsr #1 │ │ │ │ + addseq r7, r7, r8, asr r0 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - strdeq r7, [r0], r4 │ │ │ │ + addeq r7, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - @ instruction: 0x00976bf4 │ │ │ │ + addseq r6, r7, r4, lsr #23 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - @ instruction: 0x00976ab6 │ │ │ │ - @ instruction: 0x00976df4 │ │ │ │ - ldrsbeq sl, [pc], #-40 @ │ │ │ │ - addeq r7, r0, ip, asr r1 │ │ │ │ - addseq r6, r7, r4, ror #24 │ │ │ │ - rsbseq r9, pc, r4, lsr #31 │ │ │ │ - ldrheq r9, [pc], #-248 @ │ │ │ │ + addseq r6, r7, r6, ror #20 │ │ │ │ + addseq r6, r7, r4, lsr #27 │ │ │ │ + rsbseq sl, pc, r8, lsl #5 │ │ │ │ + addeq r7, r0, ip, lsl #2 │ │ │ │ + addseq r6, r7, r4, lsl ip │ │ │ │ + rsbseq r9, pc, r4, asr pc @ │ │ │ │ + rsbseq r9, pc, r8, ror #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3ce098 │ │ │ │ @@ -345573,27 +345573,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3ce148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cd188 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3cd12c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -345634,15 +345634,15 @@ │ │ │ │ beq 3cd340 │ │ │ │ b 3cd798 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3cd12c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ ldr r2, [pc, #228] @ 3ce154 │ │ │ │ ldr r3, [pc, #40] @ 3ce09c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345655,22 +345655,22 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq fp, [r3, -r4] │ │ │ │ smlabteq r3, r0, ip, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - addseq r6, r7, sl, lsr #14 │ │ │ │ + @ instruction: 0x009766da │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r6, r7, r4, lsr r7 │ │ │ │ - @ instruction: 0x009767d6 │ │ │ │ - addseq r6, r7, sl, ror r8 │ │ │ │ + addseq r6, r7, r4, ror #13 │ │ │ │ + addseq r6, r7, r6, lsl #15 │ │ │ │ + addseq r6, r7, sl, lsr #16 │ │ │ │ ldrdeq fp, [r3, -ip] │ │ │ │ - addseq r6, r7, r0, lsr r8 │ │ │ │ + addseq r6, r7, r0, ror #15 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ @ instruction: 0x0103b9bc │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ strdeq fp, [r3, -r0] │ │ │ │ tsteq r3, ip, ror r6 │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ @@ -345691,33 +345691,33 @@ │ │ │ │ smlabbeq r3, r4, r1, fp │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ smlabteq r3, r0, r0, fp │ │ │ │ @ instruction: 0x0103af98 │ │ │ │ andeq r2, r0, r0, lsl #18 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r6, r0, r4, ror #2 │ │ │ │ + addeq r6, r0, r4, lsl r1 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ ldrdeq sl, [r3, -r0] │ │ │ │ smlabbeq r3, r4, sp, sl │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ ldrdeq sl, [r3, -r0] │ │ │ │ - addeq r5, r0, r4, asr ip │ │ │ │ + addeq r5, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ ldrdeq sl, [r3, -r8] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r3, ip, lsr r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r5, r0, r4, lsl #21 │ │ │ │ - addseq r5, r7, r0, ror #10 │ │ │ │ - addseq r5, r7, r4, ror #9 │ │ │ │ - rsbseq r8, pc, r8, asr #19 │ │ │ │ - @ instruction: 0x009754bc │ │ │ │ - ldrsheq r8, [pc], #-124 @ │ │ │ │ - rsbseq r8, pc, r0, lsl r8 @ │ │ │ │ + addeq r5, r0, r4, lsr sl │ │ │ │ + addseq r5, r7, r0, lsl r5 │ │ │ │ + umullseq r5, r7, r4, r4 │ │ │ │ + rsbseq r8, pc, r8, ror r9 @ │ │ │ │ + addseq r5, r7, ip, ror #8 │ │ │ │ + rsbseq r8, pc, ip, lsr #15 │ │ │ │ + rsbseq r8, pc, r0, asr #15 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3ce158 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -345926,15 +345926,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3ce160 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3cd188 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3ce164 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3c6590 │ │ │ │ @@ -346050,15 +346050,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cd798 │ │ │ │ ldr r0, [pc, #-1380] @ 3ce178 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3cd12c │ │ │ │ ldr r3, [pc, #-1416] @ 3ce17c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -346198,15 +346198,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf17c │ │ │ │ ldr r0, [pc, #2204] @ 3cf1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #2176] @ 3cf1b8 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ce9e4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3cee20 │ │ │ │ @@ -346246,15 +346246,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf17c │ │ │ │ ldr r0, [pc, #2028] @ 3cf1cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce924 │ │ │ │ ldr r0, [pc, #2020] @ 3cf1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ce944 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -346287,15 +346287,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3cf1d8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #1820] @ 3cf1b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ce944 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3cea3c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -346662,15 +346662,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ b 3cebd0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 27cc88 │ │ │ │ mov r9, r0 │ │ │ │ @@ -346680,15 +346680,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2b30 │ │ │ │ + bl 8e2ae0 │ │ │ │ b 3cedf8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -346743,38 +346743,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r3, r4, r5, sl │ │ │ │ - umullseq r5, r7, r8, r4 │ │ │ │ + addseq r5, r7, r8, asr #8 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ strdeq sl, [r3, -r4] │ │ │ │ - addeq r5, r0, r0, asr #17 │ │ │ │ + addeq r5, r0, r0, ror r8 │ │ │ │ smlatbeq r3, r0, r4, sl │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ - strdeq r5, [r0], r0 │ │ │ │ - @ instruction: 0x008057b8 │ │ │ │ + addeq r5, r0, r0, lsr #15 │ │ │ │ + addeq r5, r0, r8, ror #14 │ │ │ │ @ instruction: 0x0103a39c │ │ │ │ - umulleq r5, r0, r8, r7 │ │ │ │ + addeq r5, r0, r8, asr #14 │ │ │ │ smlabteq r3, ip, pc, r9 @ │ │ │ │ - addeq r5, r0, r4, ror r3 │ │ │ │ + addeq r5, r0, r4, lsr #6 │ │ │ │ tsteq r3, r4, asr pc │ │ │ │ - addeq r5, r0, r4, asr #6 │ │ │ │ - addseq r4, r7, ip, ror #22 │ │ │ │ - rsbseq r7, pc, ip, asr #31 │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + addseq r4, r7, ip, lsl fp │ │ │ │ + rsbseq r7, pc, ip, ror pc @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003cf1f8 : │ │ │ │ ldr r0, [pc, #4] @ 3cf204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - addeq r0, ip, r0, lsl r7 │ │ │ │ + addeq r0, ip, r0, asr #13 │ │ │ │ add r1, r1, #16 │ │ │ │ sub r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ sub r3, r3, #4 │ │ │ │ and lr, ip, #3 │ │ │ │ lsl lr, lr, #1 │ │ │ │ @@ -347012,20 +347012,20 @@ │ │ │ │ bne 3cf5ec │ │ │ │ ldr r2, [r3, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf5e0 │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3cf5ec │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ tst r2, #2 │ │ │ │ beq 3cf5d0 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #808] @ 3cf93c │ │ │ │ @@ -347190,15 +347190,15 @@ │ │ │ │ add r2, r2, r1, lsl #3 │ │ │ │ ldrd r0, [r2, #104] @ 0x68 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, r4, #284 @ 0x11c │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #796] @ 0x31c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cf5a4 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -347212,36 +347212,36 @@ │ │ │ │ b 3cf8b4 │ │ │ │ ldr r1, [pc, #96] @ 3cf94c │ │ │ │ ldr r0, [pc, #96] @ 3cf950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #2 │ │ │ │ bne 3cf92c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #244] @ 0xf4 │ │ │ │ b 3cf638 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3cf920 │ │ │ │ ldrdeq r9, [r3, -r8] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009746b8 │ │ │ │ + addseq r4, r7, r8, ror #12 │ │ │ │ biceq pc, pc, r0, lsl #6 │ │ │ │ - addseq r4, r7, ip, asr r4 │ │ │ │ - addeq r4, r0, r8, asr #18 │ │ │ │ + addseq r4, r7, ip, lsl #8 │ │ │ │ + strdeq r4, [r0], r8 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #396] @ 3cfaf0 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3cf994 │ │ │ │ ldr r0, [pc, #388] @ 3cfaf4 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -347329,28 +347329,28 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #60] @ 3cfb00 │ │ │ │ ldr r0, [pc, #60] @ 3cfb04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01039494 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - umullseq r4, r7, r1, r3 │ │ │ │ + addseq r4, r7, r1, asr #6 │ │ │ │ mcr2 12, 0, r0, cr0, cr4, {1} │ │ │ │ - addseq r4, r7, r4, lsl #5 │ │ │ │ - addeq r4, r0, r0, ror r7 │ │ │ │ + addseq r4, r7, r4, lsr r2 │ │ │ │ + addeq r4, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #964] @ 3cfee4 │ │ │ │ ldr r3, [pc, #964] @ 3cfee8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347420,15 +347420,15 @@ │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ mov fp, #0 │ │ │ │ ldrd r0, [r3, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldrh r3, [r8] │ │ │ │ lsr r3, r3, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r2, #4 │ │ │ │ movhi r5, #32 │ │ │ │ movls r5, #512 @ 0x200 │ │ │ │ @@ -347564,15 +347564,15 @@ │ │ │ │ ldr sl, [r4, #252] @ 0xfc │ │ │ │ bl 27f844 │ │ │ │ cmp r0, sl │ │ │ │ bne 3cfc8c │ │ │ │ b 3cfcb0 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ b 3cfd24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #808] @ 0x328 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf5a4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -347593,15 +347593,15 @@ │ │ │ │ ldr fp, [pc, #44] @ 3cff08 │ │ │ │ add fp, pc, fp │ │ │ │ b 3cfc78 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [r3, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r3, r8, r2, r9 │ │ │ │ - addseq r4, r7, r2, asr #2 │ │ │ │ + ldrsheq r4, [r7], r2 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ │ │ │ │ @@ -347684,84 +347684,84 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [r4, #248] @ 0xf8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d70a0 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq r4, r0, r8, r2 │ │ │ │ + addeq r4, r0, r8, asr #4 │ │ │ │ ldrheq lr, [r1], #56 @ 0x38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3d00d4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq lr, r1, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d0158 │ │ │ │ ldr r2, [pc, #104] @ 3d015c │ │ │ │ ldr r1, [pc, #104] @ 3d0160 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #76] @ 3d0164 │ │ │ │ ldr ip, [pc, #76] @ 3d0168 │ │ │ │ ldr r1, [pc, #76] @ 3d016c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #40] @ 3d0170 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92a304 │ │ │ │ - umullseq r3, r7, r4, ip │ │ │ │ - rsbseq r4, lr, r4, asr #31 │ │ │ │ - addeq r4, r1, r8, lsl #2 │ │ │ │ + b 92a2b4 │ │ │ │ + addseq r3, r7, r4, asr #24 │ │ │ │ + rsbseq r4, lr, r4, ror pc │ │ │ │ + strheq r4, [r1], r8 │ │ │ │ rscseq lr, r1, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ rscseq sl, pc, r0, asr #11 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -347773,39 +347773,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3d0274 │ │ │ │ ldr r1, [pc, #212] @ 3d0278 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #192] @ 3d027c │ │ │ │ ldr r2, [pc, #192] @ 3d0280 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #148] @ 3d0284 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add r6, r4, #1104 @ 0x450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ @@ -347821,19 +347821,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r7, r0, lsl #24 │ │ │ │ - ldrheq r2, [pc], #-136 @ │ │ │ │ - rsbseq r2, pc, r8, asr #17 │ │ │ │ - addeq r4, r0, r0, asr #1 │ │ │ │ - umulleq r4, r0, r4, r0 │ │ │ │ + @ instruction: 0x00973bb0 │ │ │ │ + rsbseq r2, pc, r8, ror #16 │ │ │ │ + rsbseq r2, pc, r8, ror r8 @ │ │ │ │ + addeq r4, r0, r0, ror r0 │ │ │ │ + addeq r4, r0, r4, asr #32 │ │ │ │ ldrsbeq lr, [r1], #24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ mov lr, r0 │ │ │ │ @@ -347938,15 +347938,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [fp, #940] @ 0x3ac │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8efa04 │ │ │ │ + bl 8ef9b4 │ │ │ │ ldr r3, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r5 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ ldrne r3, [fp, #940] @ 0x3ac │ │ │ │ add r9, r9, r5 │ │ │ │ addne r3, r3, r5 │ │ │ │ strne r3, [fp, #940] @ 0x3ac │ │ │ │ @@ -347972,15 +347972,15 @@ │ │ │ │ ldr r2, [fp, #944] @ 0x3b0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r2, r8, r2 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ ldr r2, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r6 │ │ │ │ tst r2, #134217728 @ 0x8000000 │ │ │ │ ldrne r3, [fp, #944] @ 0x3b0 │ │ │ │ ldrne r1, [sp, #44] @ 0x2c │ │ │ │ addne r3, r3, r1 │ │ │ │ strne r3, [fp, #944] @ 0x3b0 │ │ │ │ @@ -348064,53 +348064,53 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ strb r6, [sp, #68] @ 0x44 │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [fp, #940] @ 0x3ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r5, [r7, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, #12 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [fp, #944] @ 0x3b0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r0 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [fp, #952] @ 0x3b8 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ ldr r3, [fp, #956] @ 0x3bc │ │ │ │ str r0, [fp, #948] @ 0x3b4 │ │ │ │ b 3d05e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [lr, #1104] @ 0x450 │ │ │ │ b 3d0564 │ │ │ │ ldr r0, [pc, #28] @ 3d0714 │ │ │ │ @@ -348118,15 +348118,15 @@ │ │ │ │ bl 66a64c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #22 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ smlabbeq r3, r8, r8, r8 │ │ │ │ - umulleq r3, r0, r0, fp │ │ │ │ + addeq r3, r0, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r2, #256 @ 0x100 │ │ │ │ sbc r1, r3, #0 │ │ │ │ ldr lr, [pc, #620] @ 3d09a4 │ │ │ │ @@ -348151,25 +348151,25 @@ │ │ │ │ ldrb r2, [r4, #923] @ 0x39b │ │ │ │ ldrb r0, [r4, #921] @ 0x399 │ │ │ │ ands r6, r3, r2 │ │ │ │ and r5, r5, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ subs r1, r5, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ orrs r5, r5, r6 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ subs r1, r1, #2 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r1, #12 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -348202,15 +348202,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 3d09a8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d0774 │ │ │ │ ldr r0, [pc, #336] @ 3d09b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d077c │ │ │ │ ldrb r3, [r0, #922] @ 0x39a │ │ │ │ ldrb r5, [r0, #920] @ 0x398 │ │ │ │ bic r3, r3, ip │ │ │ │ strb r3, [r0, #922] @ 0x39a │ │ │ │ @@ -348230,15 +348230,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 3d09a8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d08d8 │ │ │ │ ldr r0, [pc, #228] @ 3d09b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d0288 │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d077c │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ @@ -348280,23 +348280,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #36] @ 3d09bc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d0774 │ │ │ │ @ instruction: 0x010386b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r3, r7, r0, lsl #11 │ │ │ │ - addseq r3, r7, ip, asr r5 │ │ │ │ - addeq r3, r0, r8, asr sl │ │ │ │ - addeq r3, r0, r0, lsl sl │ │ │ │ - addeq r3, r0, r8, ror r9 │ │ │ │ + addseq r3, r7, r0, lsr r5 │ │ │ │ + addseq r3, r7, ip, lsl #10 │ │ │ │ + addeq r3, r0, r8, lsl #20 │ │ │ │ + addeq r3, r0, r0, asr #19 │ │ │ │ + addeq r3, r0, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -348426,51 +348426,51 @@ │ │ │ │ and r0, r3, ip │ │ │ │ and r3, r2, r1 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 3d0a10 │ │ │ │ ldr r0, [pc, #36] @ 3d0c04 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d0ae4 │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ - addseq r3, r7, r8, lsl #7 │ │ │ │ - addseq r3, r7, r5, lsr #6 │ │ │ │ - @ instruction: 0x009732f3 │ │ │ │ - @ instruction: 0x009732dc │ │ │ │ + addseq r3, r7, r8, lsr r3 │ │ │ │ + @ instruction: 0x009732d5 │ │ │ │ + addseq r3, r7, r3, lsr #5 │ │ │ │ + addseq r3, r7, ip, lsl #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq r3, r0, ip, asr #14 │ │ │ │ + strdeq r3, [r0], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d0c6c │ │ │ │ ldr r2, [pc, #76] @ 3d0c70 │ │ │ │ ldr r1, [pc, #76] @ 3d0c74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r7, r8, ror #2 │ │ │ │ - addeq r3, r0, r0, lsr r6 │ │ │ │ - addeq r3, r0, r8, asr #12 │ │ │ │ + addseq r3, r7, r8, lsl r1 │ │ │ │ + addeq r3, r0, r0, ror #11 │ │ │ │ + strdeq r3, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 3d0d24 │ │ │ │ ldr r2, [pc, #148] @ 3d0d28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -348478,48 +348478,48 @@ │ │ │ │ ldr r1, [pc, #140] @ 3d0d2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #1120] @ 0x460 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d0ce0 │ │ │ │ ldr r2, [pc, #100] @ 3d0d30 │ │ │ │ add r0, r0, #1120 @ 0x460 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8e5670 │ │ │ │ + b 8e5620 │ │ │ │ ldr ip, [pc, #76] @ 3d0d34 │ │ │ │ ldr r1, [pc, #76] @ 3d0d38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #72] @ 3d0d3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r3, [r7], ip │ │ │ │ - @ instruction: 0x008035b8 │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ - addeq r3, r0, ip, lsr #13 │ │ │ │ - addeq r3, r0, r0, ror r6 │ │ │ │ - addeq r3, r0, r8, asr r6 │ │ │ │ + addseq r3, r7, ip, lsr #1 │ │ │ │ + addeq r3, r0, r8, ror #10 │ │ │ │ + addeq r3, r0, r8, lsl #11 │ │ │ │ + addeq r3, r0, ip, asr r6 │ │ │ │ + addeq r3, r0, r0, lsr #12 │ │ │ │ + addeq r3, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 3d0dec │ │ │ │ ldr r2, [pc, #148] @ 3d0df0 │ │ │ │ @@ -348527,15 +348527,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #1100] @ 0x44c │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -348556,17 +348556,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r7, r0, lsr r0 │ │ │ │ - strdeq r3, [r0], r8 │ │ │ │ - addeq r3, r0, ip, lsl #10 │ │ │ │ + addseq r2, r7, r0, ror #31 │ │ │ │ + addeq r3, r0, r8, lsr #9 │ │ │ │ + @ instruction: 0x008034bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r8, [r0, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -348583,20 +348583,20 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ add r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -348702,15 +348702,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #4] @ 3d1038 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ smlalseq sp, r1, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ subs r2, r2, #4064 @ 0xfe0 │ │ │ │ @@ -348750,15 +348750,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d1258 │ │ │ │ ldr r0, [pc, #1180] @ 3d158c │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1258 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r1, lsl #30 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [r0, r2, lsl #2] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -348832,15 +348832,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d1258 │ │ │ │ ldr r0, [pc, #868] @ 3d159c │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1258 │ │ │ │ ldr r3, [pc, #828] @ 3d1588 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3d146c │ │ │ │ mov r7, #0 │ │ │ │ @@ -348865,22 +348865,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 3d15a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1128 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3d1354 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcc 3d1480 │ │ │ │ @@ -348888,15 +348888,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3d1258 │ │ │ │ ldr r0, [pc, #660] @ 3d15ac │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1258 │ │ │ │ ldr r3, [r0, #1020] @ 0x3fc │ │ │ │ add r2, r1, r1, lsl #1 │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ @@ -348964,26 +348964,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d1258 │ │ │ │ ldr r0, [pc, #364] @ 3d15b4 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1258 │ │ │ │ ldr r0, [pc, #348] @ 3d15b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1128 │ │ │ │ ldr r0, [pc, #328] @ 3d15bc │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1258 │ │ │ │ ldr r2, [pc, #312] @ 3d15c0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ bhi 3d12fc │ │ │ │ add r2, r2, r4 │ │ │ │ ldrsh r2, [r2, r4] │ │ │ │ @@ -349044,70 +349044,70 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3d1114 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, ip, sp, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, ror sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - strdeq r3, [r0], r8 │ │ │ │ + addeq r3, r0, r8, lsr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r3, r4, ip, r7 │ │ │ │ - addseq r2, r7, r8, lsl sp │ │ │ │ - @ instruction: 0x008031b0 │ │ │ │ + addseq r2, r7, r8, asr #25 │ │ │ │ + addeq r3, r0, r0, ror #2 │ │ │ │ andeq r4, r0, ip, lsl #17 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r3, r0, r0, lsr r1 │ │ │ │ - ldrdeq r3, [r0], r0 │ │ │ │ - addseq r2, r7, r0, ror #20 │ │ │ │ - addeq r2, r0, r0, lsr #31 │ │ │ │ - addeq r2, r0, r8, ror #31 │ │ │ │ - addeq r2, r0, r4, ror pc │ │ │ │ - addseq r2, r7, r2, ror r9 │ │ │ │ + addeq r3, r0, r0, ror #1 │ │ │ │ + addeq r3, r0, r0, lsl #1 │ │ │ │ + addseq r2, r7, r0, lsl sl │ │ │ │ + addeq r2, r0, r0, asr pc │ │ │ │ + umulleq r2, r0, r8, pc @ │ │ │ │ + addeq r2, r0, r4, lsr #30 │ │ │ │ + addseq r2, r7, r2, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3d1660 │ │ │ │ ldr r2, [pc, #132] @ 3d1664 │ │ │ │ ldr r1, [pc, #132] @ 3d1668 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #100] @ 3d166c │ │ │ │ ldr r1, [pc, #100] @ 3d1670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #80] @ 3d1674 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #64] @ 3d1678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r7, r8, lsr #17 │ │ │ │ - ldrsbeq r3, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r2, r1, r8, lsl ip │ │ │ │ + addseq r2, r7, r8, asr r8 │ │ │ │ + rsbseq r3, lr, r4, lsl #21 │ │ │ │ + addeq r2, r1, r8, asr #23 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ rscseq r9, pc, r4, asr r5 @ │ │ │ │ smlalseq ip, r1, r4, lr │ │ │ │ add r1, r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r0, [r1, #1102] @ 0x44e │ │ │ │ @@ -349118,20 +349118,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #1 │ │ │ │ strb r2, [r1, #1102] @ 0x44e │ │ │ │ ldr r4, [r3, #1076] @ 0x434 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #552] @ 3d190c │ │ │ │ ldr r2, [pc, #552] @ 3d1910 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349193,15 +349193,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3d1908 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [pc, #312] @ 3d1924 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1720 │ │ │ │ ldr r3, [pc, #296] @ 3d1928 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -349216,22 +349216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3d1930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1720 │ │ │ │ ldr r2, [pc, #204] @ 3d1934 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d17ac │ │ │ │ ldr r2, [pc, #172] @ 3d1928 │ │ │ │ @@ -349247,49 +349247,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d1938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d17ac │ │ │ │ ldr r0, [pc, #88] @ 3d193c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1720 │ │ │ │ ldr r0, [pc, #68] @ 3d1940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d17ac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r7, [r3, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r3, ip, r6, r7 │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ andeq r4, r0, r8, asr #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r0, ip, lsl ip │ │ │ │ + addeq r2, r0, ip, asr #23 │ │ │ │ andeq r6, r0, r4, lsl #13 │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ - @ instruction: 0x00802bbc │ │ │ │ - addeq r2, r0, r4, lsl #24 │ │ │ │ + addeq r2, r0, r8, lsr #23 │ │ │ │ + addeq r2, r0, ip, ror #22 │ │ │ │ + @ instruction: 0x00802bb4 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d1a4c │ │ │ │ push {r4, lr} │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ lsr r4, r2, #3 │ │ │ │ @@ -349442,22 +349442,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3d1ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1bec │ │ │ │ strb r2, [r3, #41] @ 0x29 │ │ │ │ ldr r2, [pc, #248] @ 3d1cec │ │ │ │ ldr r3, [pc, #216] @ 3d1cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -349507,28 +349507,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1c8c │ │ │ │ ldr r0, [pc, #64] @ 3d1cfc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ smlabbeq r3, r4, r3, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, ror #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r0, ip, asr #18 │ │ │ │ + strdeq r2, [r0], ip │ │ │ │ mrseq r7, R11_usr │ │ │ │ smlabteq r3, r0, r1, r7 │ │ │ │ smlabbeq r3, r8, r1, r7 │ │ │ │ tsteq r3, ip, asr r1 │ │ │ │ - umulleq r2, r0, ip, r8 │ │ │ │ + addeq r2, r0, ip, asr #16 │ │ │ │ ldrb r3, [r2] │ │ │ │ lsrs r1, r3, #3 │ │ │ │ bne 3d1d54 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ and r1, r3, #7 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -349668,21 +349668,21 @@ │ │ │ │ beq 3d20f4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3d2150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1e78 │ │ │ │ ldr r2, [pc, #480] @ 3d2154 │ │ │ │ ldr r3, [pc, #444] @ 3d2134 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -349717,27 +349717,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d215c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1e1c │ │ │ │ ldr r3, [pc, #272] @ 3d2160 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1e60 │ │ │ │ ldr r3, [pc, #228] @ 3d2148 │ │ │ │ @@ -349753,68 +349753,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d2164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1e60 │ │ │ │ ldr r0, [pc, #160] @ 3d2168 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1e1c │ │ │ │ ldr r0, [pc, #128] @ 3d216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d1e60 │ │ │ │ ldr r2, [pc, #116] @ 3d2170 │ │ │ │ ldr r3, [pc, #52] @ 3d2134 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d212c │ │ │ │ ldr r0, [pc, #84] @ 3d2174 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, ror pc │ │ │ │ andeq r5, r0, r8, asr #13 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r0, r8, lsl #14 │ │ │ │ + @ instruction: 0x008026b8 │ │ │ │ smlabbeq r3, r0, lr, r6 │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - addeq r2, r0, r0, asr #10 │ │ │ │ + strdeq r2, [r0], r0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, r0, r0, ror #10 │ │ │ │ - addeq r2, r0, r4, lsl #10 │ │ │ │ - addeq r2, r0, ip, asr r5 │ │ │ │ + addeq r2, r0, r0, lsl r5 │ │ │ │ + @ instruction: 0x008024b4 │ │ │ │ + addeq r2, r0, ip, lsl #10 │ │ │ │ strdeq r6, [r3, -r8] │ │ │ │ - addeq r2, r0, r4, lsl #11 │ │ │ │ + addeq r2, r0, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #636] @ 3d240c │ │ │ │ ldr r3, [pc, #636] @ 3d2410 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349935,25 +349935,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3d2430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr sl, [r4] │ │ │ │ bne 3d2290 │ │ │ │ b 3d22e0 │ │ │ │ ldr r3, [pc, #104] @ 3d2424 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -349969,28 +349969,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3d2434 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d23a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, asr #24 │ │ │ │ @ instruction: 0x01036bbc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ @ instruction: 0x00005db0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r2, r0, r0, lsr r3 │ │ │ │ - addeq r2, r0, r4, lsr #6 │ │ │ │ + addeq r2, r0, r0, ror #5 │ │ │ │ + ldrdeq r2, [r0], r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb lr, [r2] │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #7 │ │ │ │ bne 3d2488 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsr r6, lr, #3 │ │ │ │ @@ -350130,50 +350130,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d2708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d24fc │ │ │ │ ldr r2, [pc, #96] @ 3d270c │ │ │ │ ldr r3, [pc, #52] @ 3d26e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 3d25f0 │ │ │ │ b 3d2628 │ │ │ │ ldr r0, [pc, #56] @ 3d2710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d24fc │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, ror #16 │ │ │ │ tsteq r3, r4, lsr #16 │ │ │ │ smlatteq r3, ip, r7, r6 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - strheq r2, [r0], r8 │ │ │ │ + addeq r2, r0, r8, rrx │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ - addeq r2, r0, r0, lsr #1 │ │ │ │ + addeq r2, r0, r0, asr r0 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d2790 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ lsr lr, r2, #3 │ │ │ │ @@ -350282,15 +350282,15 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2994 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r3, #924] @ 0x39c │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d2828 │ │ │ │ ldr r2, [pc, #348] @ 3d2a50 │ │ │ │ ldr r3, [pc, #324] @ 3d2a3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -350317,22 +350317,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3d2a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d2834 │ │ │ │ ldr r3, [pc, #200] @ 3d2a64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d28d4 │ │ │ │ ldr r3, [pc, #168] @ 3d2a58 │ │ │ │ @@ -350348,48 +350348,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3d2a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d28d4 │ │ │ │ ldr r0, [pc, #84] @ 3d2a6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d2834 │ │ │ │ ldr r0, [pc, #68] @ 3d2a70 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d28d4 │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r3, r8, r5, r6 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ andeq r6, r0, r8, lsr r9 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r0, r0, ror lr │ │ │ │ + addeq r1, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - addeq r1, r0, r8, lsl #27 │ │ │ │ - addeq r1, r0, r4, lsl lr │ │ │ │ - umulleq r1, r0, ip, sp │ │ │ │ + addeq r1, r0, r8, lsr sp │ │ │ │ + addeq r1, r0, r4, asr #27 │ │ │ │ + addeq r1, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r2, [pc, #508] @ 3d2c8c │ │ │ │ lsr r7, r3, #15 │ │ │ │ @@ -350479,25 +350479,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r9, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bne 3d2b30 │ │ │ │ b 3d2b90 │ │ │ │ ldr r3, [pc, #100] @ 3d2ca0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -350513,27 +350513,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3d2cb0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d2c24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r6, [r3, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r3, r8, r2, r6 │ │ │ │ andeq r3, r0, r0, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r0, r4, lsr ip │ │ │ │ - addeq r1, r0, r8, lsr #24 │ │ │ │ + addeq r1, r0, r4, ror #23 │ │ │ │ + ldrdeq r1, [r0], r8 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 3d2d1c │ │ │ │ cmp r1, #1 │ │ │ │ beq 3d2cf8 │ │ │ │ cmp r1, #3 │ │ │ │ @@ -350616,15 +350616,15 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r8, [r2] │ │ │ │ add r1, r9, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96bf4 │ │ │ │ + bl b96ba4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2e70 │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r7, r5 │ │ │ │ bhi 3d2df0 │ │ │ │ ldr r2, [pc, #308] @ 3d2f74 │ │ │ │ @@ -350662,24 +350662,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d2e2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d2e38 │ │ │ │ ldr r2, [pc, #120] @ 3d2f88 │ │ │ │ ldr r3, [pc, #88] @ 3d2f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350695,43 +350695,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #56] @ 3d2f8c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d2e2c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #32 │ │ │ │ qaddeq r6, r0, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01035fb4 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r0, r0, ror #19 │ │ │ │ + umulleq r1, r0, r0, r9 │ │ │ │ smlatteq r3, r4, lr, r5 │ │ │ │ - addeq r1, r0, r8, lsr #19 │ │ │ │ + addeq r1, r0, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #300] @ 3d30d4 │ │ │ │ ldr r2, [pc, #300] @ 3d30d8 │ │ │ │ ldr r1, [pc, #300] @ 3d30dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #288] @ 3d30e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #1080] @ 0x438 │ │ │ │ str r3, [r0, #1084] @ 0x43c │ │ │ │ str r3, [r0, #1088]! @ 0x440 │ │ │ │ strh r3, [r0, #12] │ │ │ │ ldrb r2, [r4, #958] @ 0x3be │ │ │ │ @@ -350789,18 +350789,18 @@ │ │ │ │ beq 3d30c4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #14 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e7a8 │ │ │ │ - @ instruction: 0x00970edc │ │ │ │ - addeq r1, r0, ip, asr r9 │ │ │ │ - addeq r1, r0, r8, ror #18 │ │ │ │ + b b8e758 │ │ │ │ + addseq r0, r7, ip, lsl #29 │ │ │ │ + addeq r1, r0, ip, lsl #18 │ │ │ │ + addeq r1, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ ldrb ip, [r2] │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsr r1, r1, #1 │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #42] @ 0x2a │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -350908,15 +350908,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 3d3358 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d32b8 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3190 │ │ │ │ ldr r3, [pc, #156] @ 3d335c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d32a4 │ │ │ │ @@ -350932,39 +350932,39 @@ │ │ │ │ beq 3d3330 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d3368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d32a4 │ │ │ │ ldr r0, [pc, #52] @ 3d336c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d32a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01035c90 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, ip, ror ip │ │ │ │ smlabteq r3, r0, fp, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsl fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r1, r0, r0, lsl r6 │ │ │ │ - addeq r1, r0, r0, lsr r6 │ │ │ │ + addeq r1, r0, r0, asr #11 │ │ │ │ + addeq r1, r0, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #1308] @ 3d38a4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -350977,80 +350977,80 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1276] @ 3d38b4 │ │ │ │ str ip, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #1260] @ 3d38b8 │ │ │ │ ldr r6, [pc, #1260] @ 3d38bc │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #56 @ 0x38 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #1200] @ 3d38c0 │ │ │ │ ldr r3, [pc, #1200] @ 3d38c4 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r9 │ │ │ │ bl 38158c │ │ │ │ ldr r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3d3758 │ │ │ │ - bl 8ef434 │ │ │ │ + bl 8ef3e4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 3d3548 │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ bl 27cda8 │ │ │ │ ldr r7, [r4, #1136] @ 0x470 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #1140] @ 0x474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ddbb8 │ │ │ │ + bl 8ddb68 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e5670 │ │ │ │ + bl 8e5620 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [pc, #1048] @ 3d38c8 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ ldrb lr, [r4, #958] @ 0x3be │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ subs lr, lr, #0 │ │ │ │ movne lr, #1 │ │ │ │ sub r1, r3, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ @@ -351091,15 +351091,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #868] @ 3d38e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351158,15 +351158,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r7, r7, #56 @ 0x38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, r6, lsl #2 │ │ │ │ bl 38148c │ │ │ │ ldrb r3, [r4, #957] @ 0x3bd │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3d3680 │ │ │ │ @@ -351189,15 +351189,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 3d3900 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351214,15 +351214,15 @@ │ │ │ │ ldr ip, [pc, #420] @ 3d3904 │ │ │ │ ldr r2, [pc, #420] @ 3d3908 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351290,39 +351290,39 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #4 │ │ │ │ b 3d37a0 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #3 │ │ │ │ b 3d37a0 │ │ │ │ - addseq r0, r7, r0, lsl #22 │ │ │ │ - addeq r1, r0, r4, ror r5 │ │ │ │ - addeq r1, r0, r0, lsl #11 │ │ │ │ + @ instruction: 0x00970ab0 │ │ │ │ + addeq r1, r0, r4, lsr #10 │ │ │ │ + addeq r1, r0, r0, lsr r5 │ │ │ │ tsteq r3, r4, asr sl │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbseq pc, lr, ip, lsl #13 │ │ │ │ - rsbseq pc, lr, r0, lsr #13 │ │ │ │ + rsbseq pc, lr, ip, lsr r6 @ │ │ │ │ + rsbseq pc, lr, r0, asr r6 @ │ │ │ │ ldrheq fp, [r1], #0 @ │ │ │ │ - addeq r2, r0, ip, rrx │ │ │ │ + addeq r2, r0, ip, lsl r0 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ - addseq r0, r7, r0, asr #18 │ │ │ │ + @ instruction: 0x009708f0 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - addseq r0, r7, r8, lsl r9 │ │ │ │ - addeq r1, r0, ip, lsr r4 │ │ │ │ - umulleq r1, r0, r8, r3 │ │ │ │ + addseq r0, r7, r8, asr #17 │ │ │ │ + addeq r1, r0, ip, ror #7 │ │ │ │ + addeq r1, r0, r8, asr #6 │ │ │ │ andeq r0, r0, lr, lsr r6 │ │ │ │ - addseq r0, r7, ip, lsl r8 │ │ │ │ - rsbseq pc, lr, r8, ror #7 │ │ │ │ - ldrsheq pc, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq r0, r7, ip, asr #15 │ │ │ │ + @ instruction: 0x007ef398 │ │ │ │ + rsbseq pc, lr, ip, lsr #7 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - umullseq r0, r7, r0, r7 │ │ │ │ - ldrdeq r1, [r0], ip │ │ │ │ - addeq r1, r0, r0, lsl r2 │ │ │ │ + addseq r0, r7, r0, asr #14 │ │ │ │ + addeq r1, r0, ip, lsl #5 │ │ │ │ + addeq r1, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r1, ror #12 │ │ │ │ - addeq r1, r0, ip, lsr #4 │ │ │ │ + ldrdeq r1, [r0], ip │ │ │ │ andeq r0, r0, sp, lsl r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d39dc │ │ │ │ push {r4, lr} │ │ │ │ @@ -351511,30 +351511,30 @@ │ │ │ │ strb fp, [r5, #41] @ 0x29 │ │ │ │ strb fp, [sp, #63] @ 0x3f │ │ │ │ ldr r9, [r4, #1140] @ 0x474 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ add r3, sp, #63 @ 0x3f │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r8, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [pc, #2224] @ 3d4510 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ b 3d3c84 │ │ │ │ ldrb r1, [r3, #10] │ │ │ │ @@ -351568,28 +351568,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r1, #1140] @ 0x474 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ strb r9, [sp, #84] @ 0x54 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r3, #156] @ 0x9c │ │ │ │ add r2, sp, #109 @ 0x6d │ │ │ │ sub r3, fp, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx r6 │ │ │ │ @@ -351700,15 +351700,15 @@ │ │ │ │ ble 3d4284 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3d3f28 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r2, [r4, #1024] @ 0x400 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ strb r2, [r8], #1 │ │ │ │ beq 3d427c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -351729,30 +351729,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ asr r3, r7, #31 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [pc, #1360] @ 3d4518 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, sl │ │ │ │ bne 3d42b4 │ │ │ │ ldrb r3, [r6, #9] │ │ │ │ @@ -351804,15 +351804,15 @@ │ │ │ │ sub r2, r7, #1 │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ and r2, r2, sl │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ sub r7, r7, r2 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -351820,15 +351820,15 @@ │ │ │ │ asr r3, r7, #31 │ │ │ │ add sl, sp, #88 @ 0x58 │ │ │ │ stm sl, {r0, r1} │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [pc, #1056] @ 3d4518 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ bne 3d436c │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -351836,15 +351836,15 @@ │ │ │ │ sub r3, r1, r8 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 3d4270 │ │ │ │ cmp r7, #0 │ │ │ │ ble 3d41a8 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ add r0, r8, r0 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldrb r8, [r6, #11] │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ mov r2, r8 │ │ │ │ @@ -351856,15 +351856,15 @@ │ │ │ │ mov fp, #1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [r8, #1]! │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ strb sl, [r3, r1] │ │ │ │ @@ -351926,15 +351926,15 @@ │ │ │ │ b 3d3de0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r4, #1036] @ 0x40c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, sl, r3 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r4, #1036] @ 0x40c │ │ │ │ str r1, [r4, #1032] @ 0x408 │ │ │ │ ldr fp, [r6] │ │ │ │ b 3d3f4c │ │ │ │ @@ -351958,23 +351958,23 @@ │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3d452c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3fd8 │ │ │ │ ldr r3, [pc, #484] @ 3d4530 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352005,23 +352005,23 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str fp, [sl, #4] │ │ │ │ str fp, [sl, #8] │ │ │ │ str fp, [sl, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4108 │ │ │ │ ldr r3, [pc, #296] @ 3d4530 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352048,37 +352048,37 @@ │ │ │ │ beq 3d44cc │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d453c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d423c │ │ │ │ ldr r0, [pc, #156] @ 3d4540 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4338 │ │ │ │ ldr r0, [pc, #136] @ 3d4544 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d43f4 │ │ │ │ ldr r0, [pc, #116] @ 3d4548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d423c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d454c │ │ │ │ ldr r1, [pc, #100] @ 3d4550 │ │ │ │ ldr r0, [pc, #100] @ 3d4554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352092,25 +352092,25 @@ │ │ │ │ rscseq sl, r1, r8, ror #16 │ │ │ │ rscseq sl, r1, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r3, r4, sp, r4 │ │ │ │ andeq r5, r0, ip, lsl pc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r0, r8, asr r7 │ │ │ │ + addeq r0, r0, r8, lsl #14 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - umulleq r0, r0, ip, r6 @ │ │ │ │ + addeq r0, r0, ip, asr #12 │ │ │ │ andeq r5, r0, r8, ror sl │ │ │ │ - addeq r0, r0, r8, ror #10 │ │ │ │ - addeq r0, r0, r4, lsr r6 │ │ │ │ - addeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r0, r0, r4, ror #10 │ │ │ │ - umullseq pc, r6, ip, r9 @ │ │ │ │ - addeq r0, r0, r8, lsr #8 │ │ │ │ - addeq r0, r0, r0, ror r5 │ │ │ │ + addeq r0, r0, r8, lsl r5 │ │ │ │ + addeq r0, r0, r4, ror #11 │ │ │ │ + addeq r0, r0, ip, asr #11 │ │ │ │ + addeq r0, r0, r4, lsl r5 │ │ │ │ + addseq pc, r6, ip, asr #18 │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ + addeq r0, r0, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #1796] @ 3d4c74 │ │ │ │ ldr ip, [pc, #1796] @ 3d4c78 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -352186,15 +352186,15 @@ │ │ │ │ beq 3d4670 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d4a50 │ │ │ │ ldr r3, [r8, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r0, [r8, #957] @ 0x3bd │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r0, r4 │ │ │ │ ldr r2, [r8, #1080] @ 0x438 │ │ │ │ ldr r1, [r8, #1084] @ 0x43c │ │ │ │ bgt 3d467c │ │ │ │ ldr r3, [r8, #1088] @ 0x440 │ │ │ │ @@ -352220,15 +352220,15 @@ │ │ │ │ bne 3d4c58 │ │ │ │ ldr r0, [pc, #1404] @ 3d4c98 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ str r6, [r8, #1080] @ 0x438 │ │ │ │ b 3d45f8 │ │ │ │ str r6, [r8, #1092] @ 0x444 │ │ │ │ b 3d45f8 │ │ │ │ ands r1, r6, #3 │ │ │ │ beq 3d4820 │ │ │ │ ldr r3, [pc, #1344] @ 3d4c90 │ │ │ │ @@ -352248,15 +352248,15 @@ │ │ │ │ ldr r0, [pc, #1304] @ 3d4ca0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #1260] @ 3d4c84 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #1276] @ 3d4ca4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d45b4 │ │ │ │ ldr r3, [pc, #1236] @ 3d4c90 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352271,23 +352271,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3d4cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d45b4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r8, #1096] @ 0x448 │ │ │ │ strb r3, [r8, #1100] @ 0x44c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352403,22 +352403,22 @@ │ │ │ │ beq 3d4c5c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #660] @ 3d4cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d4878 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 3d16cc │ │ │ │ b 3d493c │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -352443,22 +352443,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3d4cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4698 │ │ │ │ ldr r2, [pc, #496] @ 3d4cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #328 @ 0x148 │ │ │ │ b 3d4968 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352466,26 +352466,26 @@ │ │ │ │ ldr r3, [pc, #416] @ 3d4c90 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d49a8 │ │ │ │ ldr r0, [pc, #452] @ 3d4cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d49a8 │ │ │ │ ldr r0, [pc, #440] @ 3d4ccc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d45b4 │ │ │ │ ldr r0, [pc, #420] @ 3d4cd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4698 │ │ │ │ ldr r2, [pc, #404] @ 3d4cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #336 @ 0x150 │ │ │ │ b 3d4968 │ │ │ │ ldr r3, [pc, #392] @ 3d4cd8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352505,21 +352505,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d4cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d48cc │ │ │ │ ldr r3, [pc, #280] @ 3d4ce0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #184] @ 3d4c90 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352535,69 +352535,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3d4ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4af0 │ │ │ │ ldr r0, [pc, #168] @ 3d4ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d48cc │ │ │ │ ldr r0, [pc, #156] @ 3d4cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4af0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3d4cf0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d4878 │ │ │ │ smlabbeq r3, r4, r8, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r3, r0, ror r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ strdeq r4, [r3, -r4] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ strdeq r4, [r3, -ip] │ │ │ │ - addeq r0, r0, ip, ror #12 │ │ │ │ + addeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x01034690 │ │ │ │ - addeq r0, r0, r8, asr #11 │ │ │ │ + addeq r0, r0, r8, ror r5 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, r0, r8, lsl #6 │ │ │ │ + @ instruction: 0x008002b8 │ │ │ │ rscseq r9, r1, r8, ror #22 │ │ │ │ andeq r5, r0, r0, lsr #11 │ │ │ │ - ldrdeq r0, [r0], ip │ │ │ │ + addeq r0, r0, ip, lsl #3 │ │ │ │ andeq r5, r0, ip, lsl #3 │ │ │ │ - addeq r0, r0, r8, asr #1 │ │ │ │ + addeq r0, r0, r8, ror r0 │ │ │ │ ldrsheq r9, [r1], #152 @ 0x98 @ │ │ │ │ - addeq r0, r0, r0, ror #3 │ │ │ │ - addeq r0, r0, r4, asr #32 │ │ │ │ - umulleq r0, r0, ip, r0 @ │ │ │ │ + umulleq r0, r0, r0, r1 @ │ │ │ │ + ldrsheq pc, [pc], #-244 @ │ │ │ │ + addeq r0, r0, ip, asr #32 │ │ │ │ rscseq r9, r1, ip, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #16 │ │ │ │ - addeq r0, r0, r0, ror #2 │ │ │ │ + addeq r0, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r8, lsl #30 │ │ │ │ - addeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r0, [r0], ip │ │ │ │ - addeq r0, r0, r0, asr r0 │ │ │ │ - rsbseq pc, pc, r8, asr #31 │ │ │ │ + ldrsbeq pc, [pc], #-240 @ │ │ │ │ + addeq r0, r0, ip, lsr #1 │ │ │ │ + addeq r0, r0, r0 │ │ │ │ + rsbseq pc, pc, r8, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #700] @ 3d4fcc │ │ │ │ cmp r3, #1 │ │ │ │ @@ -352678,15 +352678,15 @@ │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ beq 3d4ef0 │ │ │ │ ldr r9, [r4, #1028] @ 0x404 │ │ │ │ b 3d4e60 │ │ │ │ add r0, r1, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ cmp r6, r8 │ │ │ │ beq 3d4ef0 │ │ │ │ ldrb r3, [r9, r1] │ │ │ │ cmp r3, r7 │ │ │ │ bne 3d4e48 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #41] @ 0x29 │ │ │ │ @@ -352709,21 +352709,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3d4fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4d60 │ │ │ │ ldr ip, [r4, #1052] @ 0x41c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3d4f54 │ │ │ │ sub lr, r7, #255 @ 0xff │ │ │ │ clz lr, lr │ │ │ │ ldr r3, [r4, #1048] @ 0x418 │ │ │ │ @@ -352769,27 +352769,27 @@ │ │ │ │ movne r0, lr │ │ │ │ orreq r0, lr, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4f78 │ │ │ │ b 3d4e6c │ │ │ │ ldr r0, [pc, #48] @ 3d4ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d4d60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r0, r0, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r4, [r3, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ mrseq r4, (UNDEF: 3) │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq pc, pc, r8, asr #29 │ │ │ │ - rsbseq pc, pc, r8, lsl lr @ │ │ │ │ + rsbseq pc, pc, r8, ror lr @ │ │ │ │ + rsbseq pc, pc, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1264] @ 3d54fc │ │ │ │ ldr r2, [pc, #1264] @ 3d5500 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352877,15 +352877,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d50c0 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d5240 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d50c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d530c │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ @@ -352899,15 +352899,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d5078 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d5454 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d5078 │ │ │ │ ldr r3, [pc, #824] @ 3d5510 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d512c │ │ │ │ @@ -352921,15 +352921,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d52c0 │ │ │ │ ldr r0, [pc, #772] @ 3d551c │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ bne 3d5138 │ │ │ │ b 3d50c0 │ │ │ │ @@ -352952,40 +352952,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3d5524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d5168 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3d5528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ b 3d5228 │ │ │ │ ldr r3, [pc, #508] @ 3d5510 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353003,24 +353003,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d552c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ bne 3d5190 │ │ │ │ b 3d5078 │ │ │ │ @@ -353042,32 +353042,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d5534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d5044 │ │ │ │ ldr r0, [pc, #268] @ 3d5538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d5168 │ │ │ │ ldr r0, [pc, #252] @ 3d553c │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ b 3d5394 │ │ │ │ ldr r2, [pc, #196] @ 3d5520 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353085,66 +353085,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3d5540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d51c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d5544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d51c0 │ │ │ │ ldr r0, [pc, #84] @ 3d5548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d5044 │ │ │ │ smlatteq r3, r8, sp, r3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r3, r8, sp, r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ andeq r4, r0, r8, asr #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq pc, pc, r8, lsl #5 │ │ │ │ + rsbseq pc, pc, r8, lsr r2 @ │ │ │ │ andeq r6, r0, r4, lsl #13 │ │ │ │ - rsbseq pc, pc, r4, lsl r2 @ │ │ │ │ - rsbseq pc, pc, r4, ror r1 @ │ │ │ │ - rsbseq pc, pc, r8, ror #1 │ │ │ │ + rsbseq pc, pc, r4, asr #3 │ │ │ │ + rsbseq pc, pc, r4, lsr #2 │ │ │ │ + @ instruction: 0x007ff098 │ │ │ │ andeq r4, r0, r8, lsl #16 │ │ │ │ - ldrsheq pc, [pc], #-140 @ │ │ │ │ - ldrsbeq pc, [pc], #-4 @ │ │ │ │ - rsbseq pc, pc, r0, rrx │ │ │ │ - rsbseq pc, pc, r0 │ │ │ │ - rsbseq pc, pc, r0, lsr #32 │ │ │ │ - rsbseq pc, pc, r8, asr #16 │ │ │ │ + rsbseq pc, pc, ip, lsr #17 │ │ │ │ + rsbseq pc, pc, r4, lsl #1 │ │ │ │ + rsbseq pc, pc, r0, lsl r0 @ │ │ │ │ + ldrheq lr, [pc], #-240 @ │ │ │ │ + ldrsbeq lr, [pc], #-240 @ │ │ │ │ + ldrsheq pc, [pc], #-120 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d5580 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r9, r1, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3d55f0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -353152,30 +353152,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3d55f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r6, r8, asr #18 │ │ │ │ - rsbseq r7, pc, r0, lsl fp @ │ │ │ │ - rsbseq r7, pc, r4, lsr #22 │ │ │ │ + @ instruction: 0x0096e8f8 │ │ │ │ + rsbseq r7, pc, r0, asr #21 │ │ │ │ + ldrsbeq r7, [pc], #-164 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3698dc │ │ │ │ @@ -353214,32 +353214,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #60] @ 3d56fc │ │ │ │ ldr r1, [pc, #60] @ 3d5700 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #40] @ 3d5704 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq lr, r6, r8, asr r8 │ │ │ │ - rsbseq pc, sp, r0, lsr #20 │ │ │ │ - addeq lr, r0, r0, ror #22 │ │ │ │ + b 928510 │ │ │ │ + addseq lr, r6, r8, lsl #16 │ │ │ │ + ldrsbeq pc, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + addeq lr, r0, r0, lsl fp │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rscseq r6, pc, r4, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -353251,71 +353251,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #392] @ 3d58dc │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3d58e0 │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #348] @ 3d58e4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3d58e8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #312] @ 3d58ec │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934530 │ │ │ │ + bl 9344e0 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 934530 │ │ │ │ + bl 9344e0 │ │ │ │ ldr r3, [pc, #248] @ 3d58f0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3d58f4 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 369aa4 │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -353345,29 +353345,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3d58c4 │ │ │ │ ldr r2, [pc, #68] @ 3d58f8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5670 │ │ │ │ - bl 8ef434 │ │ │ │ + b 8e5620 │ │ │ │ + bl 8ef3e4 │ │ │ │ mov r1, r0 │ │ │ │ b 3d58ac │ │ │ │ - addseq lr, r6, ip, asr #15 │ │ │ │ - rsbseq pc, pc, r8, asr #16 │ │ │ │ - rsbseq pc, pc, ip, asr r8 @ │ │ │ │ - rsbseq pc, pc, r8, asr #16 │ │ │ │ + addseq lr, r6, ip, ror r7 │ │ │ │ + ldrsheq pc, [pc], #-120 @ │ │ │ │ + rsbseq pc, pc, ip, lsl #16 │ │ │ │ + ldrsheq pc, [pc], #-120 @ │ │ │ │ smlabbeq r3, r4, r6, r3 │ │ │ │ - rsbseq pc, pc, r0, lsr r8 @ │ │ │ │ - rsbseq pc, pc, r8, ror #25 │ │ │ │ + rsbseq pc, pc, r0, ror #15 │ │ │ │ + @ instruction: 0x007ffc98 │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq pc, pc, ip, asr #23 │ │ │ │ + rsbseq pc, pc, ip, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3d5a24 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -353451,15 +353451,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3d5ac4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3d5aac │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -353472,33 +353472,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3d5ac8 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a64c │ │ │ │ - @ instruction: 0x0096e4b0 │ │ │ │ - rsbseq pc, pc, r8, lsl r5 @ │ │ │ │ - rsbseq pc, pc, r8, asr r5 @ │ │ │ │ - rsbseq pc, pc, r4, lsr #10 │ │ │ │ + addseq lr, r6, r0, ror #8 │ │ │ │ + rsbseq pc, pc, r8, asr #9 │ │ │ │ + rsbseq pc, pc, r8, lsl #10 │ │ │ │ + ldrsbeq pc, [pc], #-68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d5b4c │ │ │ │ ldr r2, [pc, #104] @ 3d5b50 │ │ │ │ ldr r1, [pc, #104] @ 3d5b54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -353508,17 +353508,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r6, r8, lsl #8 │ │ │ │ - rsbseq pc, pc, r0, lsl #9 │ │ │ │ - @ instruction: 0x007ff494 │ │ │ │ + @ instruction: 0x0096e3b8 │ │ │ │ + rsbseq pc, pc, r0, lsr r4 @ │ │ │ │ + rsbseq pc, pc, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3d5bf4 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353527,15 +353527,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3d5bfc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3d5bc0 │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -353550,17 +353550,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r6, r0, lsl #7 │ │ │ │ - rsbseq pc, pc, ip, lsl #8 │ │ │ │ - rsbseq pc, pc, r8, ror #7 │ │ │ │ + addseq lr, r6, r0, lsr r3 │ │ │ │ + ldrheq pc, [pc], #-60 @ │ │ │ │ + @ instruction: 0x007ff398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3d5d20 │ │ │ │ ldr r7, [pc, #264] @ 3d5d24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -353569,47 +353569,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #224] @ 3d5d2c │ │ │ │ ldr r1, [pc, #224] @ 3d5d30 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #184] @ 3d5d34 │ │ │ │ ldr r1, [pc, #184] @ 3d5d38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldr r2, [pc, #152] @ 3d5d3c │ │ │ │ ldr r1, [pc, #152] @ 3d5d40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -353619,29 +353619,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38158c │ │ │ │ - @ instruction: 0x0096e2d8 │ │ │ │ - rsbseq pc, pc, r8, ror #6 │ │ │ │ - rsbseq pc, pc, r0, asr #6 │ │ │ │ - rsbseq ip, lr, r4, lsl #28 │ │ │ │ - rsbseq ip, lr, r4, lsl lr │ │ │ │ - rsbseq pc, pc, r0, lsr #6 │ │ │ │ - rsbseq pc, pc, r8, lsl #7 │ │ │ │ - rsbseq pc, pc, r4, lsl r3 @ │ │ │ │ - rsbseq pc, pc, ip, ror #6 │ │ │ │ + addseq lr, r6, r8, lsl #5 │ │ │ │ + rsbseq pc, pc, r8, lsl r3 @ │ │ │ │ + ldrsheq pc, [pc], #-32 @ │ │ │ │ + ldrheq ip, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq ip, lr, r4, asr #27 │ │ │ │ + ldrsbeq pc, [pc], #-32 @ │ │ │ │ + rsbseq pc, pc, r8, lsr r3 @ │ │ │ │ + rsbseq pc, pc, r4, asr #5 │ │ │ │ + rsbseq pc, pc, ip, lsl r3 @ │ │ │ │ rscseq r8, r1, ip, ror sl │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -353649,15 +353649,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 3d612c │ │ │ │ mov r5, r3 │ │ │ │ @@ -353680,27 +353680,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r7, [pc, #812] @ 3d6134 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3d5e30 │ │ │ │ ldr r3, [pc, #788] @ 3d6138 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353710,15 +353710,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 8eb86c │ │ │ │ + bl 8eb81c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 3d5f7c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -353731,17 +353731,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 8ef590 │ │ │ │ + bl 8ef540 │ │ │ │ mov r8, r0 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3d6108 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -353762,69 +353762,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r5, [r9] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5ef4 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 3d6140 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 3d5ef4 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d600c │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d600c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 8eecac │ │ │ │ + bl 8eec5c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27dbb8 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3d6108 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 3d5efc │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5efc │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 3d6140 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 3d5efc │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5e90 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dff68 │ │ │ │ + bl 8dff18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d5f94 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 3d5e90 │ │ │ │ ldr r3, [pc, #264] @ 3d6144 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -353860,27 +353860,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d6154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d6048 │ │ │ │ ldr r0, [pc, #96] @ 3d6158 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d6048 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3d615c │ │ │ │ ldr r1, [pc, #76] @ 3d6160 │ │ │ │ ldr r0, [pc, #76] @ 3d6164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353894,19 +353894,19 @@ │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ smlatteq r3, ip, lr, r2 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, ror pc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, pc, r8, ror #30 │ │ │ │ - rsbseq lr, pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x0096dddc │ │ │ │ - @ instruction: 0x007e899c │ │ │ │ - ldrheq r8, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq lr, pc, r8, lsl pc @ │ │ │ │ + rsbseq lr, pc, ip, lsr pc @ │ │ │ │ + addseq sp, r6, ip, lsl #27 │ │ │ │ + rsbseq r8, lr, ip, asr #18 │ │ │ │ + rsbseq r8, lr, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3d637c │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353916,30 +353916,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3d61d4 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 3d620c │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353969,15 +353969,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3d636c │ │ │ │ @@ -354008,15 +354008,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 3d622c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3d55fc │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -354032,17 +354032,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6354 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6354 │ │ │ │ - addseq sp, r6, r0, ror sp │ │ │ │ - rsbseq lr, pc, r0, lsl #28 │ │ │ │ - ldrsbeq lr, [pc], #-220 @ │ │ │ │ + addseq sp, r6, r0, lsr #26 │ │ │ │ + ldrheq lr, [pc], #-208 @ │ │ │ │ + rsbseq lr, pc, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3d6790 │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -354124,15 +354124,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -354200,15 +354200,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 8efa04 │ │ │ │ + bl 8ef9b4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -354235,15 +354235,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3d6560 │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -354297,49 +354297,49 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3d64bc │ │ │ │ bge fee81244 <__bss_end__@@Base+0xfd96332c> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3d67a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ smlalseq r8, r1, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3d6820 │ │ │ │ ldr r2, [pc, #96] @ 3d6824 │ │ │ │ ldr r1, [pc, #96] @ 3d6828 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #68] @ 3d682c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 3d6830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0096d7b8 │ │ │ │ - ldrsheq lr, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - addeq sp, r0, r4, lsr sl │ │ │ │ + addseq sp, r6, r8, ror #14 │ │ │ │ + rsbseq lr, sp, r8, lsr #17 │ │ │ │ + addeq sp, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ rscseq r8, r1, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #264] @ 3d6954 │ │ │ │ @@ -354349,47 +354349,47 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3d6958 │ │ │ │ ldr r1, [pc, #248] @ 3d695c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #228] @ 3d6960 │ │ │ │ ldr r1, [pc, #228] @ 3d6964 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #256 @ 0x100 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r9 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #168] @ 3d6968 │ │ │ │ add sl, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8dcf1c │ │ │ │ + bl 8dcecc │ │ │ │ ldr r2, [pc, #144] @ 3d696c │ │ │ │ ldr r1, [pc, #144] @ 3d6970 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #112] @ 3d6974 │ │ │ │ ldr r3, [pc, #112] @ 3d6978 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354400,37 +354400,37 @@ │ │ │ │ mov r2, #14 │ │ │ │ strd r6, [sp, #16] │ │ │ │ bl 36a758 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 38158c │ │ │ │ - addseq sp, r6, r4, lsr r7 │ │ │ │ - ldrsheq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq ip, lr, r8, lsl #4 │ │ │ │ - rsbseq lr, pc, r8, ror #16 │ │ │ │ - rsbseq lr, pc, r8, lsl #17 │ │ │ │ - rsbseq lr, pc, r8, asr r8 @ │ │ │ │ - rsbseq lr, sp, r8, ror #15 │ │ │ │ - addeq sp, r0, ip, lsr #18 │ │ │ │ + addseq sp, r6, r4, ror #13 │ │ │ │ + rsbseq ip, lr, r8, lsr #3 │ │ │ │ + ldrheq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq lr, pc, r8, lsl r8 @ │ │ │ │ + rsbseq lr, pc, r8, lsr r8 @ │ │ │ │ + rsbseq lr, pc, r8, lsl #16 │ │ │ │ + @ instruction: 0x007de798 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ rscseq r7, r1, ip, lsr #30 │ │ │ │ rscseq r5, pc, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ lsr r2, r4, #9 │ │ │ │ ands r2, r2, #7 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r5, [pc, #100] @ 3d6a14 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r2, #7 │ │ │ │ @@ -354453,18 +354453,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3d6a1c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq r3, r8, asr #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq lr, pc, ip, lsl r7 @ │ │ │ │ + rsbseq lr, pc, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2928] @ 0xb70 │ │ │ │ ldr r1, [pc, #604] @ 3d6c94 │ │ │ │ ldr r2, [pc, #604] @ 3d6c98 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354505,15 +354505,15 @@ │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ str r5, [r4, #1100] @ 0x44c │ │ │ │ strb r3, [r4, #1084] @ 0x43c │ │ │ │ bl 27dbe8 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bic r1, r5, r1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6c48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ec2c │ │ │ │ @@ -354531,28 +354531,28 @@ │ │ │ │ str r8, [sl] │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, r2, r5 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354570,28 +354570,28 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r8, [r3], #-4 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8efc54 │ │ │ │ + bl 8efc04 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354636,42 +354636,42 @@ │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #1092] @ 0x444 │ │ │ │ orr r0, r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0096d2b8 │ │ │ │ - rsbseq lr, pc, r8, lsr #8 │ │ │ │ - rsbseq lr, pc, ip, lsl #8 │ │ │ │ + addseq sp, r6, r8, ror #4 │ │ │ │ + ldrsbeq lr, [pc], #-56 @ │ │ │ │ + ldrheq lr, [pc], #-60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3d6d98 │ │ │ │ ldr r2, [pc, #96] @ 3d6d9c │ │ │ │ ldr r1, [pc, #96] @ 3d6da0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r0, #1344 @ 0x540 │ │ │ │ add r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ bl 36a34c │ │ │ │ cmp r4, r5 │ │ │ │ bne 3d6d64 │ │ │ │ @@ -354679,17 +354679,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r6, r4, asr #4 │ │ │ │ - rsbseq lr, pc, r0, lsr #7 │ │ │ │ - rsbseq lr, pc, r0, asr #7 │ │ │ │ + @ instruction: 0x0096d1f4 │ │ │ │ + rsbseq lr, pc, r0, asr r3 @ │ │ │ │ + rsbseq lr, pc, r0, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3d6e00 │ │ │ │ ldr r2, [pc, #68] @ 3d6e04 │ │ │ │ ldr r1, [pc, #68] @ 3d6e08 │ │ │ │ @@ -354697,25 +354697,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bic r1, r3, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c784 │ │ │ │ - addseq sp, r6, r0, asr #3 │ │ │ │ - rsbseq lr, pc, r8, lsl r3 @ │ │ │ │ - rsbseq lr, pc, r8, lsr r3 @ │ │ │ │ + b 92c734 │ │ │ │ + addseq sp, r6, r0, ror r1 │ │ │ │ + rsbseq lr, pc, r8, asr #5 │ │ │ │ + rsbseq lr, pc, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #144] @ 3d6eb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354725,15 +354725,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d6eb8 │ │ │ │ ldr r1, [pc, #120] @ 3d6ebc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr lr, [pc, #100] @ 3d6ec0 │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #60 @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0, #1092] @ 0x444 │ │ │ │ ands r3, r1, r2, lsl ip │ │ │ │ @@ -354750,18 +354750,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r6, ip, asr r1 │ │ │ │ - rsbseq lr, pc, r8, lsr #5 │ │ │ │ - rsbseq lr, pc, r8, asr #5 │ │ │ │ - addseq sp, r6, r4, lsr #2 │ │ │ │ + addseq sp, r6, ip, lsl #2 │ │ │ │ + rsbseq lr, pc, r8, asr r2 @ │ │ │ │ + rsbseq lr, pc, r8, ror r2 @ │ │ │ │ + ldrsbeq sp, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3d6f50 │ │ │ │ ldr r2, [pc, #116] @ 3d6f54 │ │ │ │ ldr r1, [pc, #116] @ 3d6f58 │ │ │ │ @@ -354769,15 +354769,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r0, #1084] @ 0x43c │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr lr, [r0, #1120] @ 0x460 │ │ │ │ ldr ip, [r0, #1124] @ 0x464 │ │ │ │ ldr r5, [r0, #1112] @ 0x458 │ │ │ │ add r1, r0, r2, lsl #4 │ │ │ │ bic r4, r4, #3 │ │ │ │ @@ -354789,17 +354789,17 @@ │ │ │ │ str r4, [r1, #928] @ 0x3a0 │ │ │ │ str lr, [r1, #932] @ 0x3a4 │ │ │ │ str ip, [r1, #936] @ 0x3a8 │ │ │ │ strb r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3d6a20 │ │ │ │ - addseq sp, r6, r0, lsr #1 │ │ │ │ - ldrsheq lr, [pc], #-24 @ │ │ │ │ - rsbseq lr, pc, r4, lsl r2 @ │ │ │ │ + addseq sp, r6, r0, asr r0 │ │ │ │ + rsbseq lr, pc, r8, lsr #3 │ │ │ │ + rsbseq lr, pc, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #176] @ 3d7024 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354809,19 +354809,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3d7028 │ │ │ │ ldr r1, [pc, #152] @ 3d702c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #132] @ 3d7030 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930ea4 │ │ │ │ + bl 930e54 │ │ │ │ ldr r3, [pc, #120] @ 3d7034 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ beq 3d6ffc │ │ │ │ ldr r3, [pc, #108] @ 3d7038 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -354831,32 +354831,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #134217728 @ 0x8000000 │ │ │ │ bic r3, r3, #3584 @ 0xe00 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e4310 │ │ │ │ + b 8e42c0 │ │ │ │ ldr r3, [r4, #1088] @ 0x440 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ orr r3, r3, #3584 @ 0xe00 │ │ │ │ b 3d6fe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3d703c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d6fd8 │ │ │ │ - addseq sp, r6, ip │ │ │ │ - rsbseq lr, pc, r4, asr r1 @ │ │ │ │ - rsbseq lr, pc, r0, ror r1 @ │ │ │ │ + @ instruction: 0x0096cfbc │ │ │ │ + rsbseq lr, pc, r4, lsl #2 │ │ │ │ + rsbseq lr, pc, r0, lsr #2 │ │ │ │ tsteq r3, ip, asr #28 │ │ │ │ ldrbvc sp, [fp, #-3853]! @ 0xfffff0f3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq lr, pc, r4, ror #2 │ │ │ │ + rsbseq lr, pc, r4, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #416] @ 0x1a0 │ │ │ │ ldr r2, [r0, #2144] @ 0x860 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354883,34 +354883,34 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #1908] @ 0x774 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [r4, #1620] @ 0x654 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d709c │ │ │ │ ldr r0, [r4, #1332] @ 0x534 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d7090 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d7084 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d7074 │ │ │ │ ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d7064 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #272] @ 0x110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -354928,15 +354928,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d714c │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d714c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldrd r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ strd r4, [r0, #200] @ 0xc8 │ │ │ │ clz r3, r3 │ │ │ │ ldrd r4, [r0, #56] @ 0x38 │ │ │ │ @@ -355080,17 +355080,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 3d73e0 │ │ │ │ ldr r1, [pc, #24] @ 3d73e4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 27eec0 <__printf_chk@plt> │ │ │ │ + addseq ip, r6, r8, lsl #27 │ │ │ │ @ instruction: 0x0096cdd8 │ │ │ │ - addseq ip, r6, r8, lsr #28 │ │ │ │ - ldrheq sp, [pc], #-228 @ │ │ │ │ + rsbseq sp, pc, r4, ror #28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ strh r2, [r3, #168] @ 0xa8 │ │ │ │ beq 3d7450 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -355328,15 +355328,15 @@ │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3d7654 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r5, #1392] @ 0x570 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ str r1, [r5, #1392] @ 0x570 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ ldr r3, [r5, #1304] @ 0x518 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ lsl r0, r4, #3 │ │ │ │ orr r0, r0, r1, lsl #1 │ │ │ │ sub r3, r3, #2 │ │ │ │ orr r0, r0, r2 │ │ │ │ @@ -355377,15 +355377,15 @@ │ │ │ │ and r1, r1, #64 @ 0x40 │ │ │ │ orr r4, r4, r0 │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r2, r6 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3d7804 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ lsl r4, r0, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ b 3d7804 │ │ │ │ @@ -355562,15 +355562,15 @@ │ │ │ │ ldr r1, [pc, #596] @ 3d7da4 │ │ │ │ ldr r0, [pc, #596] @ 3d7da8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d75ec │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d75d8 │ │ │ │ ldr r2, [pc, #556] @ 3d7dac │ │ │ │ sub r3, ip, #3008 @ 0xbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355618,15 +355618,15 @@ │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ b 3d7654 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r5, #1392] @ 0x570 │ │ │ │ ldrb r0, [r5, #1358] @ 0x54e │ │ │ │ lsl r3, r3, #3 │ │ │ │ ldr ip, [r5, #1396] @ 0x574 │ │ │ │ ldr r2, [r5, #1304] @ 0x518 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ @@ -355693,32 +355693,32 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ b 3d7654 │ │ │ │ ldr r1, [pc, #76] @ 3d7db0 │ │ │ │ ldr r0, [pc, #76] @ 3d7db4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d7b18 │ │ │ │ tsteq r3, ip, ror r8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - umullseq ip, r6, ip, r9 │ │ │ │ - addseq ip, r6, lr, ror #18 │ │ │ │ + addseq ip, r6, ip, asr #18 │ │ │ │ + addseq ip, r6, lr, lsl r9 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ - addseq ip, r6, r8, ror #18 │ │ │ │ + addseq ip, r6, r8, lsl r9 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addseq ip, r6, r4, lsr #13 │ │ │ │ - rsbseq ip, pc, r4, ror #13 │ │ │ │ - addseq ip, r6, lr, lsl r5 │ │ │ │ - umullseq ip, r6, r0, r4 │ │ │ │ - rsbseq sp, pc, r4, lsr r5 @ │ │ │ │ + addseq ip, r6, r4, asr r6 │ │ │ │ + @ instruction: 0x007fc694 │ │ │ │ + addseq ip, r6, lr, asr #9 │ │ │ │ + addseq ip, r6, r0, asr #8 │ │ │ │ + rsbseq sp, pc, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 3d7f60 │ │ │ │ ldr r3, [pc, #400] @ 3d7f64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355742,15 +355742,15 @@ │ │ │ │ bne 3d7e3c │ │ │ │ asr r3, ip, #31 │ │ │ │ ldrd r0, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r9, [r4, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr sl, [r4, #204] @ 0xcc │ │ │ │ adds r0, r1, r0 │ │ │ │ @@ -355790,15 +355790,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d7e08 │ │ │ │ asr lr, ip, #31 │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7e1c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -356098,23 +356098,23 @@ │ │ │ │ beq 3d83cc │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d83cc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r1, [r4, #252] @ 0xfc │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ str r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8464 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r3, r0 │ │ │ │ mul r2, r0, r2 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ @@ -356455,16 +356455,16 @@ │ │ │ │ bl 3da2d4 │ │ │ │ b 3d8708 │ │ │ │ mvn r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r8, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ b 3d8628 │ │ │ │ - addseq fp, r6, r0, ror pc │ │ │ │ - rsbseq sp, pc, r4, asr #32 │ │ │ │ + addseq fp, r6, r0, lsr #30 │ │ │ │ + ldrsheq ip, [pc], #-244 @ │ │ │ │ │ │ │ │ 003d8960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ @@ -356618,15 +356618,15 @@ │ │ │ │ ldr r0, [pc, #3432] @ 3d9930 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #3404] @ 3d9934 │ │ │ │ cmp r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, lr │ │ │ │ bcs 3d8c50 │ │ │ │ subs r3, r2, #768 @ 0x300 │ │ │ │ sbc r2, lr, #0 │ │ │ │ @@ -357044,15 +357044,15 @@ │ │ │ │ ldr r0, [pc, #1760] @ 3d9950 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ add r6, r6, r6, lsl #3 │ │ │ │ add r3, r4, r6, lsl #5 │ │ │ │ lsr r2, r7, #15 │ │ │ │ and r7, r7, #15 │ │ │ │ str r2, [r3, #548] @ 0x224 │ │ │ │ str r7, [r3, #552] @ 0x228 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357154,15 +357154,15 @@ │ │ │ │ ldr r0, [pc, #1328] @ 3d9958 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ strh r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -357470,35 +357470,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ smlabteq r3, r0, r2, r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, r0, lsr r6 │ │ │ │ - rsbseq fp, pc, ip, ror #12 │ │ │ │ + addseq fp, r6, r0, ror #11 │ │ │ │ + rsbseq fp, pc, ip, lsl r6 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, r4, ror #9 │ │ │ │ - @ instruction: 0x0096b4d2 │ │ │ │ + umullseq fp, r6, r4, r4 │ │ │ │ + addseq fp, r6, r2, lsl #9 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ - addseq sl, r6, r8, lsl #31 │ │ │ │ - rsbseq ip, pc, r8, asr #1 │ │ │ │ - @ instruction: 0x0096add0 │ │ │ │ - rsbseq fp, pc, r0, lsl pc @ │ │ │ │ - @ instruction: 0x0096abd8 │ │ │ │ + addseq sl, r6, r8, lsr pc │ │ │ │ + rsbseq ip, pc, r8, ror r0 @ │ │ │ │ + addseq sl, r6, r0, lsl #27 │ │ │ │ + rsbseq fp, pc, r0, asr #29 │ │ │ │ + addseq sl, r6, r8, lsl #23 │ │ │ │ @ instruction: 0xffffd648 │ │ │ │ - @ instruction: 0x0096a7d4 │ │ │ │ - ldrsbeq fp, [pc], #-132 @ │ │ │ │ + addseq sl, r6, r4, lsl #15 │ │ │ │ + rsbseq fp, pc, r4, lsl #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - umullseq sl, r6, r4, r7 │ │ │ │ - @ instruction: 0x007fb894 │ │ │ │ - @ instruction: 0x0096a6bc │ │ │ │ - ldrsbeq fp, [pc], #-124 @ │ │ │ │ + addseq sl, r6, r4, asr #14 │ │ │ │ + rsbseq fp, pc, r4, asr #16 │ │ │ │ + addseq sl, r6, ip, ror #12 │ │ │ │ + rsbseq fp, pc, ip, lsl #15 │ │ │ │ lsr ip, r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ and r1, r3, #3 │ │ │ │ and ip, ip, #3 │ │ │ │ lsl r1, r0, r1 │ │ │ │ lsl r0, r0, ip │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ @@ -357534,15 +357534,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #-188] @ 3d9964 │ │ │ │ ldr r0, [pc, #-188] @ 3d9968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ add r3, r8, r6 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ ldr r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls 3d8f9c │ │ │ │ ldr r3, [pc, #-224] @ 3d996c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357550,15 +357550,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d8f9c │ │ │ │ ldr r1, [pc, #-240] @ 3d9970 │ │ │ │ ldr r0, [pc, #-240] @ 3d9974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3d8f9c │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ lsl r8, r6, #3 │ │ │ │ str r1, [r3, #404] @ 0x194 │ │ │ │ beq 3d92d4 │ │ │ │ @@ -357604,15 +357604,15 @@ │ │ │ │ bl 3d7f6c │ │ │ │ b 3d9120 │ │ │ │ ldr r1, [pc, #-448] @ 3d9978 │ │ │ │ ldr r0, [pc, #-448] @ 3d997c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r3, #288 @ 0x120 │ │ │ │ mla r3, r6, r3, r4 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ b 3d8fe8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d7184 │ │ │ │ str r8, [r7, #452] @ 0x1c4 │ │ │ │ @@ -357665,15 +357665,15 @@ │ │ │ │ ldr r0, [pc, #440] @ 3d9dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r4 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 92c978 │ │ │ │ + bl 92c928 │ │ │ │ add r2, r5, #1 │ │ │ │ add r5, r5, r5, lsl #3 │ │ │ │ add r2, r8, r2, lsl #2 │ │ │ │ add r5, r4, r5, lsl #5 │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr r1, [r4] │ │ │ │ str r4, [r1, #12] │ │ │ │ @@ -357730,15 +357730,15 @@ │ │ │ │ mov r3, #786432 @ 0xc0000 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [pc, #176] @ 3d9dd8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r4, #180] @ 0xb4 │ │ │ │ - bl 92c9c4 │ │ │ │ + bl 92c974 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 45c1e0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 3d8960 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -357751,20 +357751,20 @@ │ │ │ │ ldr r2, [pc, #108] @ 3d9de0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -357772,15 +357772,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - rsbseq fp, pc, ip, ror #11 │ │ │ │ + @ instruction: 0x007fb59c │ │ │ │ ldrheq r4, [r1], #244 @ 0xf4 @ │ │ │ │ │ │ │ │ 003d9de4 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ @@ -357904,26 +357904,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ asr r1, r7, #31 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl b8ebc0 │ │ │ │ + bl b8eb70 │ │ │ │ b 3d9fb8 │ │ │ │ │ │ │ │ 003da018 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ @@ -358154,23 +358154,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3da3c4 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr ip, [r3, #56] @ 0x38 │ │ │ │ ldr lr, [r3, #60] @ 0x3c │ │ │ │ adds r2, ip, #1 │ │ │ │ adc r3, lr, #0 │ │ │ │ cmp r2, #3 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -358178,18 +358178,18 @@ │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, ip │ │ │ │ movcs lr, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, lr │ │ │ │ ldr r0, [r4, #8] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ b 3da364 │ │ │ │ │ │ │ │ 003da434 : │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -358233,15 +358233,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ add r4, r4, #88 @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ cmp r8, r5 │ │ │ │ str r6, [r4, #-80] @ 0xffffffb0 │ │ │ │ bne 3da4b4 │ │ │ │ ldr r3, [pc, #64] @ 3da540 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -358317,15 +358317,15 @@ │ │ │ │ ldr r0, [pc, #276] @ 3da730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1e4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r7, #72] @ 0x48 │ │ │ │ bne 3da724 │ │ │ │ mov r3, #1 │ │ │ │ @@ -358375,23 +358375,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1e4 │ │ │ │ mov lr, sl │ │ │ │ b 3da5bc │ │ │ │ - addseq r9, r6, r8, asr ip │ │ │ │ - rsbseq sl, pc, r4, lsl #27 │ │ │ │ - rsbseq sl, pc, ip, ror #24 │ │ │ │ - addseq r9, r6, r4, ror #22 │ │ │ │ + addseq r9, r6, r8, lsl #24 │ │ │ │ + rsbseq sl, pc, r4, lsr sp @ │ │ │ │ + rsbseq sl, pc, ip, lsl ip @ │ │ │ │ + addseq r9, r6, r4, lsl fp │ │ │ │ │ │ │ │ 003da73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -358493,15 +358493,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str lr, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1e4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ adds lr, r2, r3 │ │ │ │ adc ip, r0, #0 │ │ │ │ cmp r5, lr │ │ │ │ sbcs ip, r9, ip │ │ │ │ @@ -358530,63 +358530,63 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str r8, [sp] │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1e4 │ │ │ │ mov r4, r0 │ │ │ │ b 3da7b4 │ │ │ │ - addseq r9, r6, r8, lsr #19 │ │ │ │ - rsbseq sl, pc, r8, lsr fp @ │ │ │ │ - addseq r9, r6, r4, lsl r9 │ │ │ │ - rsbseq sl, pc, r8, ror #20 │ │ │ │ + addseq r9, r6, r8, asr r9 │ │ │ │ + rsbseq sl, pc, r8, ror #21 │ │ │ │ + addseq r9, r6, r4, asr #17 │ │ │ │ + rsbseq sl, pc, r8, lsl sl @ │ │ │ │ ldr r0, [pc, #4] @ 3da9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r4, r1, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3daa34 │ │ │ │ ldr r2, [pc, #108] @ 3daa38 │ │ │ │ ldr r1, [pc, #108] @ 3daa3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #80] @ 3daa40 │ │ │ │ ldr r1, [pc, #80] @ 3daa44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #60] @ 3daa48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009698f4 │ │ │ │ - ldrsheq sl, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq r9, r0, r0, lsr r8 │ │ │ │ + addseq r9, r6, r4, lsr #17 │ │ │ │ + rsbseq sl, sp, r0, lsr #13 │ │ │ │ + addeq r9, r0, r0, ror #15 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ rscseq r4, r1, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -358686,33 +358686,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #68] @ 3dac24 │ │ │ │ ldr r0, [pc, #68] @ 3dac28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3daa94 │ │ │ │ ldr r3, [pc, #48] @ 3dac2c │ │ │ │ ldr r1, [pc, #48] @ 3dac30 │ │ │ │ ldr r0, [pc, #48] @ 3dac34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlabbeq r2, ip, r3, lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r9, r6, r0, lsl #16 │ │ │ │ - addseq r9, r6, r4, ror #13 │ │ │ │ - rsbseq r8, lr, ip, ror fp │ │ │ │ - addseq r9, r6, r4, asr #13 │ │ │ │ - rsbseq sl, pc, r0, lsr r8 @ │ │ │ │ - rsbseq sl, pc, r4, asr #16 │ │ │ │ + @ instruction: 0x009697b0 │ │ │ │ + umullseq r9, r6, r4, r6 │ │ │ │ + rsbseq r8, lr, ip, lsr #22 │ │ │ │ + addseq r9, r6, r4, ror r6 │ │ │ │ + rsbseq sl, pc, r0, ror #15 │ │ │ │ + ldrsheq sl, [pc], #-116 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov ip, #15 │ │ │ │ @@ -358783,35 +358783,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3dad80 │ │ │ │ ldr r0, [pc, #28] @ 3dad84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dacd4 │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r9, r6, r0, ror #10 │ │ │ │ - ldrsheq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addseq r9, r6, r0, lsl r5 │ │ │ │ + rsbseq r8, lr, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dae10 │ │ │ │ ldr r2, [pc, #112] @ 3dae14 │ │ │ │ ldr r1, [pc, #112] @ 3dae18 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #80] @ 3dae1c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -358823,17 +358823,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, r6, r0, lsr #10 │ │ │ │ - rsbseq sl, pc, r8, lsr #13 │ │ │ │ - rsbseq sl, pc, r4, asr #13 │ │ │ │ + @ instruction: 0x009694d0 │ │ │ │ + rsbseq sl, pc, r8, asr r6 @ │ │ │ │ + rsbseq sl, pc, r4, ror r6 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #308] @ 3daf6c │ │ │ │ ldr r7, [pc, #308] @ 3daf70 │ │ │ │ @@ -358842,15 +358842,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #268] @ 3daf78 │ │ │ │ mov fp, #0 │ │ │ │ str r7, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r7, [pc, #256] @ 3daf7c │ │ │ │ ldr sl, [pc, #256] @ 3daf80 │ │ │ │ @@ -358861,70 +358861,70 @@ │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, #0 │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ bl 38158c │ │ │ │ ldr r3, [pc, #176] @ 3daf84 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ bl 38158c │ │ │ │ add r4, r5, #1216 @ 0x4c0 │ │ │ │ add r8, r5, #1856 @ 0x740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ bl 38148c │ │ │ │ cmp r4, r8 │ │ │ │ bne 3daf20 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r9, r6, ip, lsl #9 │ │ │ │ - rsbseq sl, pc, r4, lsr r6 @ │ │ │ │ - rsbseq sl, pc, ip, lsl #12 │ │ │ │ + addseq r9, r6, ip, lsr r4 │ │ │ │ + rsbseq sl, pc, r4, ror #11 │ │ │ │ + ldrheq sl, [pc], #-92 @ │ │ │ │ rscseq r3, r1, r8, ror #29 │ │ │ │ - rsbseq r7, lr, r8, ror #23 │ │ │ │ - ldrsbeq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - ldrheq sl, [pc], #-80 @ │ │ │ │ + @ instruction: 0x007e7b98 │ │ │ │ + rsbseq r7, lr, r4, lsl #23 │ │ │ │ + rsbseq sl, pc, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr lr, [pc, #1204] @ 3db45c │ │ │ │ @@ -358992,75 +358992,75 @@ │ │ │ │ add r9, r3, #1088 @ 0x440 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add r9, r9, #4 │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [r7, #1188] @ 0x4a4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #8 │ │ │ │ str r0, [r7, #1192] @ 0x4a8 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #12 │ │ │ │ str r0, [r7, #1196] @ 0x4ac │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #16 │ │ │ │ str r0, [r7, #1200] @ 0x4b0 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #20 │ │ │ │ str r0, [r7, #1204] @ 0x4b4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ ldr r3, [r7, #1188] @ 0x4a4 │ │ │ │ ldr fp, [r7, #1200] @ 0x4b0 │ │ │ │ ands lr, r3, #2 │ │ │ │ str r0, [r7, #1208] @ 0x4b8 │ │ │ │ beq 3db400 │ │ │ │ ldr r3, [r7, #1204] @ 0x4b4 │ │ │ │ ldr r1, [pc, #668] @ 3db464 │ │ │ │ @@ -359108,15 +359108,15 @@ │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1688 │ │ │ │ + bl 8f1638 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db20c │ │ │ │ add r5, r5, r5, lsl #2 │ │ │ │ add r4, r4, r5, lsl #3 │ │ │ │ str r7, [r4, #1212] @ 0x4bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -359133,15 +359133,15 @@ │ │ │ │ ldr r1, [pc, #408] @ 3db46c │ │ │ │ ldr r0, [pc, #408] @ 3db470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #124 @ 0x7c │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r4, r3, lsl #3 │ │ │ │ str r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -359154,27 +359154,27 @@ │ │ │ │ str r3, [r9, #1180] @ 0x49c │ │ │ │ ldr r3, [r4, #1820] @ 0x71c │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, r2, lsl r5 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r4, #1820] @ 0x71c │ │ │ │ ldr r0, [r9, #1216] @ 0x4c0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r9, #1180] @ 0x49c │ │ │ │ b 3db018 │ │ │ │ str r3, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f2014 │ │ │ │ + bl 8f1fc4 │ │ │ │ b 3db224 │ │ │ │ subs r7, r7, #65536 @ 0x10000 │ │ │ │ beq 3db3a0 │ │ │ │ ldr r3, [r5, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #1192] @ 0x4a8 │ │ │ │ @@ -359215,34 +359215,34 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r3, [r5, #1180] @ 0x49c │ │ │ │ ldr r3, [r2, #1820] @ 0x71c │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [r2, #1820] @ 0x71c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #1216] @ 0x4c0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3db3bc │ │ │ │ ldr r3, [pc, #52] @ 3db474 │ │ │ │ ldr r1, [pc, #52] @ 3db478 │ │ │ │ ldr r0, [pc, #52] @ 3db47c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, ip, asr #28 │ │ │ │ rscscc r0, pc, r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x00968ff0 │ │ │ │ - rsbseq r8, lr, r8, lsl #9 │ │ │ │ - addseq r8, r6, r0, lsl #29 │ │ │ │ - rsbseq r9, pc, ip, ror #31 │ │ │ │ - rsbseq sl, pc, r0 │ │ │ │ + addseq r8, r6, r0, lsr #31 │ │ │ │ + rsbseq r8, lr, r8, lsr r4 │ │ │ │ + addseq r8, r6, r0, lsr lr │ │ │ │ + @ instruction: 0x007f9f9c │ │ │ │ + ldrheq r9, [pc], #-240 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -359316,19 +359316,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3db5d0 │ │ │ │ ldr r0, [pc, #32] @ 3db5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ strdeq sp, [r2, -ip] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r8, r6, r4, lsl sp │ │ │ │ - rsbseq r8, lr, ip, lsr #3 │ │ │ │ + addseq r8, r6, r4, asr #25 │ │ │ │ + rsbseq r8, lr, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #248] @ 3db6e8 │ │ │ │ ldr r8, [pc, #248] @ 3db6ec │ │ │ │ ldr r7, [pc, #248] @ 3db6f0 │ │ │ │ @@ -359338,46 +359338,46 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #204] @ 3db6f4 │ │ │ │ ldr r3, [pc, #204] @ 3db6f8 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r1, [pc, #196] @ 3db6fc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ ldr r2, [pc, #168] @ 3db700 │ │ │ │ ldr r1, [pc, #168] @ 3db704 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #148] @ 3db708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #1088]! @ 0x440 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 8e5670 │ │ │ │ + bl 8e5620 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #104] @ 3db70c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -359389,88 +359389,88 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00968cd0 │ │ │ │ - rsbseq r9, pc, r8, asr lr @ │ │ │ │ - rsbseq r9, pc, r4, ror lr @ │ │ │ │ + addseq r8, r6, r0, lsl #25 │ │ │ │ + rsbseq r9, pc, r8, lsl #28 │ │ │ │ + rsbseq r9, pc, r4, lsr #28 │ │ │ │ smlabteq r2, ip, r7, sp │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - rsbseq r8, pc, r4, ror r1 @ │ │ │ │ - rsbseq r8, pc, r8, asr r1 @ │ │ │ │ - rsbseq r1, pc, r4, lsr #31 │ │ │ │ - rsbseq r9, pc, r8, lsr #28 │ │ │ │ + rsbseq r8, pc, r4, lsr #2 │ │ │ │ + rsbseq r8, pc, r8, lsl #2 │ │ │ │ + rsbseq r1, pc, r4, asr pc @ │ │ │ │ + ldrsbeq r9, [pc], #-216 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldr r0, [pc, #4] @ 3db71c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r3, r1, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e7a8 │ │ │ │ + b b8e758 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #24] @ 3db798 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3db804 │ │ │ │ ldr r2, [pc, #80] @ 3db808 │ │ │ │ ldr r1, [pc, #80] @ 3db80c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #52] @ 3db810 │ │ │ │ ldr ip, [pc, #52] @ 3db814 │ │ │ │ ldr r1, [pc, #52] @ 3db818 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a304 │ │ │ │ - @ instruction: 0x00968bbc │ │ │ │ - rsbseq r9, sp, r0, lsl #18 │ │ │ │ - addeq r8, r0, r4, asr #20 │ │ │ │ + b 92a2b4 │ │ │ │ + addseq r8, r6, ip, ror #22 │ │ │ │ + ldrheq r9, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r8, [r0], r4 │ │ │ │ rscseq r3, r1, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359481,25 +359481,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3db8f4 │ │ │ │ ldr r1, [pc, #172] @ 3db8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #152] @ 3db8fc │ │ │ │ ldr r1, [pc, #152] @ 3db900 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #756 @ 0x2f4 │ │ │ │ bl 38148c │ │ │ │ ldr r1, [pc, #112] @ 3db904 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 36c89c │ │ │ │ @@ -359509,29 +359509,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 3db90c │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ mov r4, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r6, r4, asr #22 │ │ │ │ - ldrheq r9, [pc], #-200 @ │ │ │ │ - rsbseq r9, pc, r4, asr #25 │ │ │ │ - rsbseq r7, lr, ip, ror #3 │ │ │ │ - ldrsheq r7, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x00968af4 │ │ │ │ + rsbseq r9, pc, r8, ror #24 │ │ │ │ + rsbseq r9, pc, r4, ror ip @ │ │ │ │ + @ instruction: 0x007e719c │ │ │ │ + rsbseq r7, lr, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359541,40 +359541,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b8e7a8 │ │ │ │ - addseq r8, r6, ip, asr #20 │ │ │ │ - rsbseq r9, pc, r8, asr #23 │ │ │ │ - ldrsbeq r9, [pc], #-184 @ │ │ │ │ + b b8e758 │ │ │ │ + @ instruction: 0x009689fc │ │ │ │ + rsbseq r9, pc, r8, ror fp @ │ │ │ │ + rsbseq r9, pc, r8, lsl #23 │ │ │ │ ldr r0, [pc, #4] @ 3db974 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r3, r1, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3dba14 │ │ │ │ ldr r2, [pc, #132] @ 3dba18 │ │ │ │ ldr r1, [pc, #132] @ 3dba1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #104] @ 3dba20 │ │ │ │ ldr r1, [pc, #104] @ 3dba24 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -359592,20 +359592,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, r6, r8, lsl #20 │ │ │ │ - rsbseq r9, sp, r4, lsr #14 │ │ │ │ - addeq r8, r0, r8, ror #16 │ │ │ │ - addeq sp, fp, r8, lsl #1 │ │ │ │ + @ instruction: 0x009689b8 │ │ │ │ + ldrsbeq r9, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r8, r0, r8, lsl r8 │ │ │ │ + addeq sp, fp, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addeq r6, pc, r4, lsr sl @ │ │ │ │ + addeq r6, pc, r4, ror #19 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, #6 │ │ │ │ @@ -359620,18 +359620,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dba94 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r3, r1, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dbb48 │ │ │ │ ldr r2, [pc, #152] @ 3dbb4c │ │ │ │ @@ -359639,25 +359639,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 3dbb54 │ │ │ │ ldr r1, [pc, #120] @ 3dbb58 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #88] @ 3dbb5c │ │ │ │ ldr r3, [pc, #88] @ 3dbb60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3dbb64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -359668,20 +359668,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x009688f0 │ │ │ │ - rsbseq r9, sp, r4, lsl #12 │ │ │ │ - addeq r8, r0, r8, asr #14 │ │ │ │ - rsbseq r9, lr, ip, asr pc │ │ │ │ - rsbseq r9, lr, r0, ror pc │ │ │ │ + b 928510 │ │ │ │ + addseq r8, r6, r0, lsr #17 │ │ │ │ + ldrheq r9, [sp], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r8, [r0], r8 @ │ │ │ │ + rsbseq r9, lr, ip, lsl #30 │ │ │ │ + rsbseq r9, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ rscseq r0, pc, ip, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359693,49 +359693,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 3dbc2c │ │ │ │ ldr r1, [pc, #120] @ 3dbc30 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #88] @ 3dbc34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #72] @ 3dbc38 │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh r2, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r6, r8, lsl r8 │ │ │ │ - rsbseq r9, sp, ip, lsr #10 │ │ │ │ - addeq r8, r0, r0, ror r6 │ │ │ │ - rsbseq r9, pc, r4, ror r9 @ │ │ │ │ - rsbseq r9, pc, ip, ror r9 @ │ │ │ │ + addseq r8, r6, r8, asr #15 │ │ │ │ + ldrsbeq r9, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r8, r0, r0, lsr #12 │ │ │ │ + rsbseq r9, pc, r4, lsr #18 │ │ │ │ + rsbseq r9, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ rscseq r3, r1, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -359745,25 +359745,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #788] @ 3dbf98 │ │ │ │ ldr r2, [pc, #788] @ 3dbf9c │ │ │ │ ldr r1, [pc, #788] @ 3dbfa0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrh r8, [r5, #106] @ 0x6a │ │ │ │ ldr r7, [pc, #756] @ 3dbfa4 │ │ │ │ cmp r4, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ beq 3dbccc │ │ │ │ ldr r3, [pc, #744] @ 3dbfa8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ @@ -359845,24 +359845,24 @@ │ │ │ │ sub r0, fp, #60 @ 0x3c │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dbfbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbccc │ │ │ │ ldr r3, [pc, #380] @ 3dbfc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359909,110 +359909,110 @@ │ │ │ │ str r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ stm sp, {r2, sl} │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dbfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbe6c │ │ │ │ mov r3, sl │ │ │ │ b 3dbdb8 │ │ │ │ ldr r0, [pc, #116] @ 3dbfc8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbe6c │ │ │ │ ldr r0, [pc, #84] @ 3dbfcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dbe30 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27fdac │ │ │ │ @ instruction: 0x0102d198 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r8, r6, r0, lsr #14 │ │ │ │ - @ instruction: 0x007f989c │ │ │ │ - rsbseq r9, pc, r8, lsr #17 │ │ │ │ + @ instruction: 0x009686d0 │ │ │ │ + rsbseq r9, pc, ip, asr #16 │ │ │ │ + rsbseq r9, pc, r8, asr r8 @ │ │ │ │ tsteq r2, r4, asr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r0, lsr #2 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r9, pc, r0, lsr #14 │ │ │ │ + ldrsbeq r9, [pc], #-96 @ │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ - rsbseq r9, pc, r4, ror r6 @ │ │ │ │ - rsbseq r9, pc, ip, lsl #13 │ │ │ │ - rsbseq r9, pc, r4, lsl #12 │ │ │ │ + rsbseq r9, pc, r4, lsr #12 │ │ │ │ + rsbseq r9, pc, ip, lsr r6 @ │ │ │ │ + ldrheq r9, [pc], #-84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3dc034 │ │ │ │ ldr r2, [pc, #76] @ 3dc038 │ │ │ │ ldr r1, [pc, #76] @ 3dc03c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009683bc │ │ │ │ - rsbseq r9, pc, r8, lsr #12 │ │ │ │ - rsbseq r9, pc, r4, asr #10 │ │ │ │ + addseq r8, r6, ip, ror #6 │ │ │ │ + ldrsbeq r9, [pc], #-88 @ │ │ │ │ + ldrsheq r9, [pc], #-68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3dc140 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r4, [pc, #228] @ 3dc144 │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #216] @ 3dc148 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 3dc128 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc10c │ │ │ │ ldr sl, [pc, #168] @ 3dc14c │ │ │ │ ldr r9, [pc, #168] @ 3dc150 │ │ │ │ @@ -360032,15 +360032,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldrb r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3dc0bc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ @@ -360051,50 +360051,50 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ 3dc15c │ │ │ │ ldr r2, [pc, #44] @ 3dc160 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r8, r6, r8, asr #6 │ │ │ │ - ldrheq r9, [pc], #-76 @ │ │ │ │ - rsbseq r9, pc, r8, asr #9 │ │ │ │ - ldrheq r9, [pc], #-88 @ │ │ │ │ + @ instruction: 0x009682f8 │ │ │ │ + rsbseq r9, pc, ip, ror #8 │ │ │ │ + rsbseq r9, pc, r8, ror r4 @ │ │ │ │ + rsbseq r9, pc, r8, ror #10 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrsbeq r5, [pc], #-244 @ │ │ │ │ + rsbseq r5, pc, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - rsbseq r9, pc, ip, lsl #10 │ │ │ │ + ldrheq r9, [pc], #-76 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3dc22c │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [pc, #172] @ 3dc230 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #160] @ 3dc234 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #132] @ 3dc238 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r3, #18 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc20c │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ add r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360110,68 +360110,68 @@ │ │ │ │ bl 27f5e0 │ │ │ │ ldr r1, [pc, #36] @ 3dc240 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dbb8 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ b 3dc1e0 │ │ │ │ - addseq r8, r6, r4, lsr #4 │ │ │ │ - rsbseq r9, pc, ip, lsr #7 │ │ │ │ - @ instruction: 0x007f9394 │ │ │ │ - rsbseq r9, pc, r4, ror #8 │ │ │ │ + @ instruction: 0x009681d4 │ │ │ │ + rsbseq r9, pc, ip, asr r3 @ │ │ │ │ + rsbseq r9, pc, r4, asr #6 │ │ │ │ + rsbseq r9, pc, r4, lsl r4 @ │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsbseq r9, pc, r0, asr r4 @ │ │ │ │ + rsbseq r9, pc, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3dc390 │ │ │ │ ldr r2, [pc, #308] @ 3dc394 │ │ │ │ ldr r1, [pc, #308] @ 3dc398 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #276] @ 3dc39c │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r3, [r0, #105] @ 0x69 │ │ │ │ mov r4, r0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3dc35c │ │ │ │ add r2, r0, r2 │ │ │ │ ldrb r5, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq 3dc32c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #228] @ 3dc3a0 │ │ │ │ ldr r2, [pc, #228] @ 3dc3a4 │ │ │ │ ldr r1, [pc, #228] @ 3dc3a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc30c │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc30c │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -360184,57 +360184,57 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dc2ac │ │ │ │ ldr r1, [pc, #104] @ 3dc3b0 │ │ │ │ ldr r0, [pc, #104] @ 3dc3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dc2ac │ │ │ │ ldr r3, [pc, #72] @ 3dc3ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ beq 3dc2ac │ │ │ │ ldr r0, [pc, #60] @ 3dc3b8 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3dc2a4 │ │ │ │ - addseq r8, r6, r8, asr #2 │ │ │ │ - ldrheq r9, [pc], #-52 @ │ │ │ │ - rsbseq r9, pc, ip, asr #5 │ │ │ │ + ldrsheq r8, [r6], r8 @ │ │ │ │ + rsbseq r9, pc, r4, ror #6 │ │ │ │ + rsbseq r9, pc, ip, ror r2 @ │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ - addseq r8, r6, r8, ror #1 │ │ │ │ - rsbseq r9, pc, r0, ror #4 │ │ │ │ - rsbseq r9, pc, r0, ror r2 @ │ │ │ │ + umullseq r8, r6, r8, r0 │ │ │ │ + rsbseq r9, pc, r0, lsl r2 @ │ │ │ │ + rsbseq r9, pc, r0, lsr #4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r8, r6, r0, rrx │ │ │ │ - rsbseq r9, pc, r4, asr r3 @ │ │ │ │ - rsbseq r9, pc, r0, lsl #6 │ │ │ │ + addseq r8, r6, r0, lsl r0 │ │ │ │ + rsbseq r9, pc, r4, lsl #6 │ │ │ │ + ldrheq r9, [pc], #-32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #304] @ 3dc510 │ │ │ │ ldr r2, [pc, #304] @ 3dc514 │ │ │ │ ldr r1, [pc, #304] @ 3dc518 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r5, r0 │ │ │ │ ldrb r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dc4f0 │ │ │ │ sub r6, r4, r4, lsl #2 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ mov r7, r4 │ │ │ │ @@ -360281,46 +360281,46 @@ │ │ │ │ and lr, lr, r9 │ │ │ │ cmp lr, r1 │ │ │ │ strb r3, [r2, #106] @ 0x6a │ │ │ │ beq 3dc4dc │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r6, r7, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r0, [r5, #112] @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3dc424 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27fdac │ │ │ │ - addseq r7, r6, r4, asr #31 │ │ │ │ - rsbseq r9, pc, r0, asr #2 │ │ │ │ - rsbseq r9, pc, r0, asr r1 @ │ │ │ │ + addseq r7, r6, r4, ror pc │ │ │ │ + ldrsheq r9, [pc], #-0 @ │ │ │ │ + rsbseq r9, pc, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3dc5ac │ │ │ │ ldr r2, [pc, #120] @ 3dc5b0 │ │ │ │ ldr r1, [pc, #120] @ 3dc5b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #88] @ 3dc5b8 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ 3dc5bc │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ @@ -360334,17 +360334,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r6, r0, ror lr │ │ │ │ - ldrsbeq r9, [pc], #-8 @ │ │ │ │ - ldrsheq r8, [pc], #-244 @ │ │ │ │ + addseq r7, r6, r0, lsr #28 │ │ │ │ + rsbseq r9, pc, r8, lsl #1 │ │ │ │ + rsbseq r8, pc, r4, lsr #31 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ ldrshhi r8, [pc], #15 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 3dc6b8 │ │ │ │ @@ -360356,24 +360356,24 @@ │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #18 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #168] @ 3dc6c4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3dc694 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3dc694 │ │ │ │ add r4, r6, r4 │ │ │ │ ldrb r3, [r4, #180] @ 0xb4 │ │ │ │ @@ -360401,21 +360401,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dc6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dc6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00967dd0 │ │ │ │ - rsbseq r8, pc, r4, asr pc @ │ │ │ │ - rsbseq r9, pc, r0, lsr r0 @ │ │ │ │ - rsbseq r8, pc, r0, lsl pc @ │ │ │ │ - addseq r7, r6, r8, lsl #26 │ │ │ │ - rsbseq r8, pc, r4, lsl #29 │ │ │ │ - rsbseq r9, pc, r8, lsr #32 │ │ │ │ + addseq r7, r6, r0, lsl #27 │ │ │ │ + rsbseq r8, pc, r4, lsl #30 │ │ │ │ + rsbseq r8, pc, r0, ror #31 │ │ │ │ + rsbseq r8, pc, r0, asr #29 │ │ │ │ + @ instruction: 0x00967cb8 │ │ │ │ + rsbseq r8, pc, r4, lsr lr @ │ │ │ │ + ldrsbeq r8, [pc], #-248 @ │ │ │ │ muleq r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #164] @ 3dc794 │ │ │ │ cmp r1, #5 │ │ │ │ @@ -360445,29 +360445,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 3dc79c │ │ │ │ ldr r0, [pc, #72] @ 3dc7a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #160 @ 0xa0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ cmp r1, #1 │ │ │ │ bls 3dc728 │ │ │ │ add r4, r0, r1 │ │ │ │ strb r2, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r4, lsl #14 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r7, r6, r4, asr ip │ │ │ │ - @ instruction: 0x007f8f98 │ │ │ │ + addseq r7, r6, r4, lsl #24 │ │ │ │ + rsbseq r8, pc, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #236] @ 3dc8a8 │ │ │ │ ldr r7, [pc, #236] @ 3dc8ac │ │ │ │ ldr r2, [pc, #236] @ 3dc8b0 │ │ │ │ @@ -360476,15 +360476,15 @@ │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc824 │ │ │ │ mov r3, #1 │ │ │ │ strb r5, [r0, #105] @ 0x69 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -360497,46 +360497,46 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r1, #15 │ │ │ │ bl 3dc6d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #112] @ 3dc8b4 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc804 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc804 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb29c8 │ │ │ │ + bl bb2978 │ │ │ │ mov r0, #0 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r6, r8, ror #23 │ │ │ │ - rsbseq r8, pc, r4, ror sp @ │ │ │ │ - rsbseq r8, pc, r4, asr #28 │ │ │ │ - rsbseq r8, pc, r4, ror #25 │ │ │ │ + umullseq r7, r6, r8, fp │ │ │ │ + rsbseq r8, pc, r4, lsr #26 │ │ │ │ + ldrsheq r8, [pc], #-212 @ │ │ │ │ + @ instruction: 0x007f8c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #484] @ 3dcab8 │ │ │ │ ldr r3, [pc, #484] @ 3dcabc │ │ │ │ @@ -360548,35 +360548,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #440] @ 3dcac8 │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #408] @ 3dcacc │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #388] @ 3dcad0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #372] @ 3dcad4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360604,15 +360604,15 @@ │ │ │ │ ldr ip, [pc, #264] @ 3dcad8 │ │ │ │ and r2, r2, #3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, ip, r2, lsl #2 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ ldr r2, [pc, #236] @ 3dcadc │ │ │ │ ldr r3, [pc, #200] @ 3dcabc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360632,57 +360632,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #164] @ 3dcaec │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3dc9e8 │ │ │ │ ldr r2, [pc, #140] @ 3dcaf0 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r4} │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #124] @ 3dcaf4 │ │ │ │ mov r0, sl │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3dc9e8 │ │ │ │ ldr r3, [pc, #112] @ 3dcaf8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r2, #255 @ 0xff │ │ │ │ beq 3dc9b0 │ │ │ │ ldr r0, [pc, #92] @ 3dcafc │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ b 3dc9b0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r6, ip, lsr #21 │ │ │ │ - rsbseq r8, pc, ip, lsl ip @ │ │ │ │ - rsbseq r8, pc, ip, lsr #24 │ │ │ │ - rsbseq r8, pc, r8, ror #25 │ │ │ │ + addseq r7, r6, ip, asr sl │ │ │ │ + rsbseq r8, pc, ip, asr #23 │ │ │ │ + ldrsbeq r8, [pc], #-188 @ │ │ │ │ + @ instruction: 0x007f8c98 │ │ │ │ smlatbeq r2, ip, r4, ip │ │ │ │ - rsbseq r8, pc, r0, asr #27 │ │ │ │ + rsbseq r8, pc, r0, ror sp @ │ │ │ │ tsteq r3, r4, lsr r0 │ │ │ │ tsteq r2, r4, lsl #8 │ │ │ │ - addseq r7, r6, r4, ror r9 │ │ │ │ - rsbseq r8, pc, r8, lsl #26 │ │ │ │ - rsbseq r8, pc, r4, ror #21 │ │ │ │ + addseq r7, r6, r4, lsr #18 │ │ │ │ + ldrheq r8, [pc], #-200 @ │ │ │ │ + @ instruction: 0x007f8a94 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbseq r8, pc, r4, asr #25 │ │ │ │ + rsbseq r8, pc, r4, ror ip @ │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrsbeq r8, [pc], #-188 @ │ │ │ │ + rsbseq r8, pc, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 3dcd94 │ │ │ │ ldr r3, [pc, #632] @ 3dcd98 │ │ │ │ @@ -360700,39 +360700,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add fp, pc, fp │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #548] @ 3dcdac │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b56370 │ │ │ │ + bl b56320 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3dcc14 │ │ │ │ ldr r2, [pc, #472] @ 3dcdb0 │ │ │ │ ldr r3, [pc, #444] @ 3dcd98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -360779,28 +360779,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #308] @ 3dcdc8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3dcbd0 │ │ │ │ ldr r3, [pc, #284] @ 3dcdcc │ │ │ │ ldr ip, [pc, #284] @ 3dcdd0 │ │ │ │ ldr r1, [pc, #284] @ 3dcdd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3dcbd0 │ │ │ │ asr r2, r6, #2 │ │ │ │ add r2, r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ and r5, r2, #255 @ 0xff │ │ │ │ bgt 3dcd50 │ │ │ │ add r2, r9, r2 │ │ │ │ @@ -360821,65 +360821,65 @@ │ │ │ │ ldr r2, [pc, #164] @ 3dcdd8 │ │ │ │ add r3, r7, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3dcbd0 │ │ │ │ ldr r3, [pc, #132] @ 3dcddc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mvneq r2, #0 │ │ │ │ beq 3dccf8 │ │ │ │ ldr r1, [pc, #108] @ 3dcde0 │ │ │ │ ldr r0, [pc, #108] @ 3dcde4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mvn r2, #0 │ │ │ │ b 3dccf8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r2, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r7, r6, r0, ror #16 │ │ │ │ + addseq r7, r6, r0, lsl r8 │ │ │ │ @ instruction: 0x0102c2b0 │ │ │ │ - rsbseq r8, pc, ip, asr #19 │ │ │ │ - rsbseq r8, pc, ip, ror #19 │ │ │ │ - @ instruction: 0x007f8a94 │ │ │ │ + rsbseq r8, pc, ip, ror r9 @ │ │ │ │ + @ instruction: 0x007f899c │ │ │ │ + rsbseq r8, pc, r4, asr #20 │ │ │ │ tsteq r2, ip, lsl r2 │ │ │ │ - rsbseq r8, pc, r4, lsl #22 │ │ │ │ + ldrheq r8, [pc], #-164 @ │ │ │ │ @ instruction: 0x0103ddb4 │ │ │ │ - addseq r7, r6, r8, lsr #14 │ │ │ │ - ldrsbeq r8, [pc], #-160 @ │ │ │ │ - @ instruction: 0x007f8898 │ │ │ │ + @ instruction: 0x009676d8 │ │ │ │ + rsbseq r8, pc, r0, lsl #21 │ │ │ │ + rsbseq r8, pc, r8, asr #16 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x009676f4 │ │ │ │ - rsbseq r8, pc, r8, lsl #21 │ │ │ │ - rsbseq r8, pc, r8, ror #16 │ │ │ │ - ldrsheq r8, [pc], #-148 @ │ │ │ │ + addseq r7, r6, r4, lsr #13 │ │ │ │ + rsbseq r8, pc, r8, lsr sl @ │ │ │ │ + rsbseq r8, pc, r8, lsl r8 @ │ │ │ │ + rsbseq r8, pc, r4, lsr #19 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r7, r6, r4, lsr r6 │ │ │ │ - rsbseq r8, pc, r0, lsl #18 │ │ │ │ + addseq r7, r6, r4, ror #11 │ │ │ │ + ldrheq r8, [pc], #-128 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dce14 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ smlalseq r2, r1, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ 3dcee8 │ │ │ │ ldr r2, [pc, #184] @ 3dceec │ │ │ │ @@ -360887,57 +360887,57 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #152] @ 3dcef4 │ │ │ │ ldr r1, [pc, #152] @ 3dcef8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #120] @ 3dcefc │ │ │ │ ldr ip, [pc, #120] @ 3dcf00 │ │ │ │ ldr r1, [pc, #120] @ 3dcf04 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r2, [pc, #80] @ 3dcf08 │ │ │ │ ldr r3, [pc, #80] @ 3dcf0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r8, ror #14 │ │ │ │ - rsbseq r8, sp, r4, lsl #5 │ │ │ │ - addeq r7, r0, r8, asr #7 │ │ │ │ - rsbseq r8, sp, ip, ror r2 │ │ │ │ - @ instruction: 0x007d8294 │ │ │ │ + addseq r7, r6, r8, lsl r7 │ │ │ │ + rsbseq r8, sp, r4, lsr r2 │ │ │ │ + addeq r7, r0, r8, ror r3 │ │ │ │ + rsbseq r8, sp, ip, lsr #4 │ │ │ │ + rsbseq r8, sp, r4, asr #4 │ │ │ │ rscseq r2, r1, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq pc, lr, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360949,28 +360949,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3dcf7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ str r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r6, r8, ror r6 │ │ │ │ - rsbseq r8, pc, r8, ror #16 │ │ │ │ - rsbseq r8, pc, r4, ror r8 @ │ │ │ │ + addseq r7, r6, r8, lsr #12 │ │ │ │ + rsbseq r8, pc, r8, lsl r8 @ │ │ │ │ + rsbseq r8, pc, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ 3dd0c4 │ │ │ │ ldr r5, [pc, #300] @ 3dd0c8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -360979,15 +360979,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #1044] @ 0x414 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi 3dd004 │ │ │ │ ldr r2, [r0, #1048] @ 0x418 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bhi 3dd044 │ │ │ │ tst r3, r2 │ │ │ │ @@ -361003,15 +361003,15 @@ │ │ │ │ ldr ip, [pc, #196] @ 3dd0d0 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361019,15 +361019,15 @@ │ │ │ │ ldr ip, [pc, #136] @ 3dd0d4 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361035,29 +361035,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3dd0d8 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r8, lsl #12 │ │ │ │ - ldrsheq r8, [pc], #-116 @ │ │ │ │ - ldrsheq r8, [pc], #-124 @ │ │ │ │ + @ instruction: 0x009675b8 │ │ │ │ + rsbseq r8, pc, r4, lsr #15 │ │ │ │ rsbseq r8, pc, ip, lsr #15 │ │ │ │ - @ instruction: 0x007f8798 │ │ │ │ - rsbseq r8, pc, r8, lsl #15 │ │ │ │ + rsbseq r8, pc, ip, asr r7 @ │ │ │ │ + rsbseq r8, pc, r8, asr #14 │ │ │ │ + rsbseq r8, pc, r8, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #252] @ 3dd1f0 │ │ │ │ ldr r9, [pc, #252] @ 3dd1f4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361066,50 +361066,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #212] @ 3dd1fc │ │ │ │ ldr r1, [pc, #212] @ 3dd200 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #172] @ 3dd204 │ │ │ │ ldr r1, [pc, #172] @ 3dd208 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #140] @ 3dd20c │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ str r4, [r5, #1040] @ 0x410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 38158c │ │ │ │ add r1, r5, #1004 @ 0x3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 38148c │ │ │ │ ldr r1, [pc, #68] @ 3dd210 │ │ │ │ @@ -361119,21 +361119,21 @@ │ │ │ │ bl 36c89c │ │ │ │ mov r2, #8 │ │ │ │ add r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r7, r6, ip, lsr #9 │ │ │ │ - ldrheq r8, [pc], #-96 @ │ │ │ │ - @ instruction: 0x007f8690 │ │ │ │ - @ instruction: 0x007d7f9c │ │ │ │ - addeq r7, r0, r0, ror #1 │ │ │ │ - rsbseq r5, lr, r0, lsl #18 │ │ │ │ - rsbseq r5, lr, r4, lsl r9 │ │ │ │ + addseq r7, r6, ip, asr r4 │ │ │ │ + rsbseq r8, pc, r0, ror #12 │ │ │ │ + rsbseq r8, pc, r0, asr #12 │ │ │ │ + rsbseq r7, sp, ip, asr #30 │ │ │ │ + umulleq r7, r0, r0, r0 │ │ │ │ + ldrheq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, lr, r4, asr #17 │ │ │ │ rscseq r1, r1, r4, lsl lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #440] @ 3dd3e4 │ │ │ │ @@ -361149,26 +361149,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #388] @ 3dd3f8 │ │ │ │ ldr r1, [pc, #388] @ 3dd3fc │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #380] @ 3dd400 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #356] @ 3dd404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd34c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -361229,44 +361229,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dd418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd2ac │ │ │ │ ldr r0, [pc, #72] @ 3dd41c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd2ac │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r6, r4, ror r3 │ │ │ │ + addseq r7, r6, r4, lsr #6 │ │ │ │ @ instruction: 0x0102bbb4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r8, pc, r0, asr r5 @ │ │ │ │ - rsbseq r8, pc, ip, asr r5 @ │ │ │ │ - rsbseq r7, sp, r4, asr #28 │ │ │ │ - addeq r6, r0, r8, lsl #31 │ │ │ │ + rsbseq r8, pc, r0, lsl #10 │ │ │ │ + rsbseq r8, pc, ip, lsl #10 │ │ │ │ + ldrsheq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r6, r0, r8, lsr pc │ │ │ │ tsteq r2, r8, ror #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r2, r0, sl, fp │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r8, pc, r4, lsl #9 │ │ │ │ - @ instruction: 0x007f8494 │ │ │ │ + rsbseq r8, pc, r4, lsr r4 @ │ │ │ │ + rsbseq r8, pc, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #492] @ 3dd624 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361280,15 +361280,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r8, [pc, #436] @ 3dd638 │ │ │ │ ldr r9, [pc, #436] @ 3dd63c │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #1040] @ 0x410 │ │ │ │ @@ -361314,26 +361314,26 @@ │ │ │ │ bne 3dd52c │ │ │ │ ldr r1, [pc, #344] @ 3dd644 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r8, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #320] @ 3dd648 │ │ │ │ lsr r6, sl, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ and r6, r6, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd57c │ │ │ │ add r3, fp, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne 3dd4d8 │ │ │ │ ldr r2, [pc, #268] @ 3dd64c │ │ │ │ ldr r3, [pc, #232] @ 3dd62c │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [fp, #928] @ 0x3a0 │ │ │ │ @@ -361370,48 +361370,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dd65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd51c │ │ │ │ ldr r0, [pc, #84] @ 3dd660 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd51c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r6, r8, ror #2 │ │ │ │ + addseq r7, r6, r8, lsl r1 │ │ │ │ smlatbeq r2, r8, r9, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r8, pc, r4, asr #6 │ │ │ │ - rsbseq r8, pc, r0, asr r3 @ │ │ │ │ - addseq r7, r6, ip, lsl r1 │ │ │ │ + ldrsheq r8, [pc], #-36 @ │ │ │ │ + rsbseq r8, pc, r0, lsl #6 │ │ │ │ + addseq r7, r6, ip, asr #1 │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ - rsbseq r7, sp, r4, lsl #24 │ │ │ │ - addeq r6, r0, ip, lsl sp │ │ │ │ + ldrheq r7, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r6, r0, ip, asr #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0102b8b4 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r8, pc, r8, lsl #5 │ │ │ │ - ldrheq r8, [pc], #-32 @ │ │ │ │ + rsbseq r8, pc, r8, lsr r2 @ │ │ │ │ + rsbseq r8, pc, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1140] @ 3ddaf0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -361451,15 +361451,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #996] @ 3ddb10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd7f0 │ │ │ │ ldr r2, [pc, #980] @ 3ddb14 │ │ │ │ ldr r3, [pc, #948] @ 3ddaf8 │ │ │ │ @@ -361526,26 +361526,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 3ddb28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd738 │ │ │ │ subs r2, r4, #4048 @ 0xfd0 │ │ │ │ sbc r3, r5, #0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3dd6dc │ │ │ │ lsr r3, r4, #2 │ │ │ │ @@ -361683,54 +361683,54 @@ │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ and r9, r9, r3 │ │ │ │ b 3dd6f8 │ │ │ │ ldr r0, [pc, #156] @ 3ddb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd6f0 │ │ │ │ ldr r0, [pc, #140] @ 3ddb5c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3dd738 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r2, r0, ror #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r0, asr r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - umullseq r6, r6, ip, lr @ │ │ │ │ - rsbseq r7, sp, ip, lsr #19 │ │ │ │ - strdeq r6, [r0], r0 │ │ │ │ + addseq r6, r6, ip, asr #28 │ │ │ │ + rsbseq r7, sp, ip, asr r9 │ │ │ │ + addeq r6, r0, r0, lsr #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0102b6b4 │ │ │ │ - addseq r6, r6, r4, asr #25 │ │ │ │ - addseq r6, r6, r6, ror #25 │ │ │ │ + addseq r6, r6, r4, ror ip │ │ │ │ + umullseq r6, r6, r6, ip @ │ │ │ │ andeq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007f8094 │ │ │ │ - addseq r6, r6, ip, ror #25 │ │ │ │ - addseq r6, r6, r8, asr #25 │ │ │ │ - addseq r6, r6, r4, lsr #25 │ │ │ │ - addseq r6, r6, r0, lsl #25 │ │ │ │ - addseq r6, r6, ip, asr ip │ │ │ │ - addseq r6, r6, r8, lsr ip │ │ │ │ - addseq r6, r6, r4, lsl ip │ │ │ │ - @ instruction: 0x00966bf0 │ │ │ │ - addseq r6, r6, ip, asr #23 │ │ │ │ - addseq r6, r6, r8, lsr #23 │ │ │ │ - addseq r6, r6, r4, lsl #23 │ │ │ │ - rsbseq r7, pc, r0, lsr lr @ │ │ │ │ - rsbseq r7, pc, r8, ror #28 │ │ │ │ + rsbseq r8, pc, r4, asr #32 │ │ │ │ + umullseq r6, r6, ip, ip @ │ │ │ │ + addseq r6, r6, r8, ror ip │ │ │ │ + addseq r6, r6, r4, asr ip │ │ │ │ + addseq r6, r6, r0, lsr ip │ │ │ │ + addseq r6, r6, ip, lsl #24 │ │ │ │ + addseq r6, r6, r8, ror #23 │ │ │ │ + addseq r6, r6, r4, asr #23 │ │ │ │ + addseq r6, r6, r0, lsr #23 │ │ │ │ + addseq r6, r6, ip, ror fp │ │ │ │ + addseq r6, r6, r8, asr fp │ │ │ │ + addseq r6, r6, r4, lsr fp │ │ │ │ + rsbseq r7, pc, r0, ror #27 │ │ │ │ + rsbseq r7, pc, r8, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #1492] @ 3de14c │ │ │ │ ldr r1, [r0, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361763,15 +361763,15 @@ │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #1392] @ 3de164 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1372] @ 3de168 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ mvn r9, r9 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -361811,23 +361811,23 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ movne fp, #1 │ │ │ │ moveq fp, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dde64 │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r5, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ add r5, r5, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r5, #8 │ │ │ │ bne 3ddc88 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldrb r1, [r4, #936] @ 0x3a8 │ │ │ │ and r9, r3, #255 @ 0xff │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ eor r9, r9, r2 │ │ │ │ @@ -361854,15 +361854,15 @@ │ │ │ │ beq 3ddd38 │ │ │ │ ldr r1, [pc, #1060] @ 3de180 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddeec │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne 3ddd38 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ @@ -361893,15 +361893,15 @@ │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 3de18c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [r4, #956] @ 0x3bc │ │ │ │ ldr r7, [r4, #952] @ 0x3b8 │ │ │ │ tst r6, r7 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -361915,15 +361915,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3de148 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [pc, #808] @ 3de194 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddcd0 │ │ │ │ ldr r3, [pc, #792] @ 3de198 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -361940,23 +361940,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r5, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3de1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ddcd0 │ │ │ │ ldr r3, [pc, #688] @ 3de1a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddd7c │ │ │ │ ldr r3, [pc, #656] @ 3de198 │ │ │ │ @@ -361979,25 +361979,25 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3de1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ddd7c │ │ │ │ ldr r3, [pc, #532] @ 3de1ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dde2c │ │ │ │ ldr r3, [pc, #492] @ 3de198 │ │ │ │ @@ -362014,25 +362014,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3de1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ b 3dde2c │ │ │ │ ldr r2, [pc, #380] @ 3de1b4 │ │ │ │ @@ -362055,93 +362055,93 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3de1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3ddc2c │ │ │ │ ldr r0, [pc, #228] @ 3de1bc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ddcd0 │ │ │ │ ldr r0, [pc, #204] @ 3de1c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ddd7c │ │ │ │ ldr r0, [pc, #184] @ 3de1c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3ddc2c │ │ │ │ ldr r0, [pc, #152] @ 3de1c8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3de018 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r6, r8, lsr #20 │ │ │ │ + @ instruction: 0x009669d8 │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, r6, r0, asr #19 │ │ │ │ - addeq r6, r0, r4, lsl r6 │ │ │ │ - ldrsbeq r7, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addseq r6, r6, r0, ror r9 │ │ │ │ + addeq r6, r0, r4, asr #11 │ │ │ │ + rsbseq r7, sp, r0, lsl #9 │ │ │ │ smlatteq r2, ip, r1, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r6, r6, r4, asr #18 │ │ │ │ - rsbseq r7, sp, r4, ror #8 │ │ │ │ - addeq r6, r0, r0, ror #10 │ │ │ │ - addseq r6, r6, r0, lsl #17 │ │ │ │ - @ instruction: 0x007d7398 │ │ │ │ - @ instruction: 0x008064b0 │ │ │ │ - addeq r6, r0, r8, lsr r4 │ │ │ │ - @ instruction: 0x009667b0 │ │ │ │ - rsbseq r7, sp, r4, asr #5 │ │ │ │ + @ instruction: 0x009668f4 │ │ │ │ + rsbseq r7, sp, r4, lsl r4 │ │ │ │ + addeq r6, r0, r0, lsl r5 │ │ │ │ + addseq r6, r6, r0, lsr r8 │ │ │ │ + rsbseq r7, sp, r8, asr #6 │ │ │ │ + addeq r6, r0, r0, ror #8 │ │ │ │ + addeq r6, r0, r8, ror #7 │ │ │ │ + addseq r6, r6, r0, ror #14 │ │ │ │ + rsbseq r7, sp, r4, ror r2 │ │ │ │ smlabteq r2, r0, pc, sl @ │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r7, pc, r0, lsr #19 │ │ │ │ + rsbseq r7, pc, r0, asr r9 @ │ │ │ │ andeq r2, r0, ip, lsl r3 │ │ │ │ - rsbseq r7, pc, r4, lsl #21 │ │ │ │ + rsbseq r7, pc, r4, lsr sl @ │ │ │ │ andeq r2, r0, ip, ror r5 │ │ │ │ - rsbseq r7, pc, r4, ror #20 │ │ │ │ + rsbseq r7, pc, r4, lsl sl @ │ │ │ │ andeq r1, r0, ip, lsl #28 │ │ │ │ - ldrheq r7, [pc], #-128 @ │ │ │ │ - rsbseq r7, pc, r4, ror #15 │ │ │ │ - rsbseq r7, pc, r0, asr r9 @ │ │ │ │ - ldrheq r7, [pc], #-128 @ │ │ │ │ - @ instruction: 0x007f7990 │ │ │ │ + rsbseq r7, pc, r0, ror #16 │ │ │ │ + @ instruction: 0x007f7794 │ │ │ │ + rsbseq r7, pc, r0, lsl #18 │ │ │ │ + rsbseq r7, pc, r0, ror #16 │ │ │ │ + rsbseq r7, pc, r0, asr #18 │ │ │ │ mov r3, #1 │ │ │ │ lsl r1, r3, r1 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ tst r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362175,15 +362175,15 @@ │ │ │ │ ldr r7, [pc, #1196] @ 3de708 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1168] @ 3de70c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de38c │ │ │ │ ldr r3, [pc, #1148] @ 3de710 │ │ │ │ @@ -362269,25 +362269,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3de72c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3de28c │ │ │ │ ldr r3, [pc, #784] @ 3de730 │ │ │ │ ldr r2, [r6, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ andeq r8, r8, #255 @ 0xff │ │ │ │ @@ -362455,55 +362455,55 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3de694 │ │ │ │ ldr r0, [pc, #168] @ 3de76c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #148] @ 3de770 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3de28c │ │ │ │ ldrdeq sl, [r2, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, r6, ip, asr r3 │ │ │ │ - addeq r5, r0, ip, lsr #31 │ │ │ │ - rsbseq r6, sp, r8, ror #28 │ │ │ │ + addseq r6, r6, ip, lsl #6 │ │ │ │ + addeq r5, r0, ip, asr pc │ │ │ │ + rsbseq r6, sp, r8, lsl lr │ │ │ │ tsteq r2, ip, ror fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ - @ instruction: 0x009661bc │ │ │ │ - @ instruction: 0x009661de │ │ │ │ + addseq r6, r6, ip, ror #2 │ │ │ │ + addseq r6, r6, lr, lsl #3 │ │ │ │ andeq r3, r0, r4, ror #4 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r7, pc, r0, lsl #14 │ │ │ │ - addseq r6, r6, r0, lsl #3 │ │ │ │ + ldrheq r7, [pc], #-96 @ │ │ │ │ + addseq r6, r6, r0, lsr r1 │ │ │ │ @ instruction: 0x0102a9b4 │ │ │ │ - addseq r6, r6, ip, lsr #2 │ │ │ │ - addseq r6, r6, r8, lsl #2 │ │ │ │ - addseq r6, r6, r4, ror #1 │ │ │ │ - addseq r6, r6, r0, asr #1 │ │ │ │ - umullseq r6, r6, ip, r0 @ │ │ │ │ - addseq r6, r6, r8, ror r0 │ │ │ │ + ldrsbeq r6, [r6], ip │ │ │ │ + ldrheq r6, [r6], r8 │ │ │ │ + umullseq r6, r6, r4, r0 @ │ │ │ │ + addseq r6, r6, r0, ror r0 │ │ │ │ + addseq r6, r6, ip, asr #32 │ │ │ │ + addseq r6, r6, r8, lsr #32 │ │ │ │ @ instruction: 0xf5331aaf │ │ │ │ - addseq r6, r6, r4, asr #32 │ │ │ │ - addseq r6, r6, r0, lsr #32 │ │ │ │ - @ instruction: 0x00965ffc │ │ │ │ - @ instruction: 0x00965fd8 │ │ │ │ + @ instruction: 0x00965ff4 │ │ │ │ + @ instruction: 0x00965fd0 │ │ │ │ + addseq r5, r6, ip, lsr #31 │ │ │ │ + addseq r5, r6, r8, lsl #31 │ │ │ │ tsteq r2, ip, ror r7 │ │ │ │ tsteq r2, r4, asr r7 │ │ │ │ - rsbseq r7, pc, ip, lsr #9 │ │ │ │ - rsbseq r7, pc, r8, ror #8 │ │ │ │ + rsbseq r7, pc, ip, asr r4 @ │ │ │ │ + rsbseq r7, pc, r8, lsl r4 @ │ │ │ │ clz r0, r1 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #996] @ 0x3e4 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 3de7b4 │ │ │ │ @@ -362517,15 +362517,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3de7cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r0, r1, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #988] @ 0x3dc │ │ │ │ ldr r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -362533,15 +362533,15 @@ │ │ │ │ add r5, r0, #748 @ 0x2ec │ │ │ │ and r6, r6, r3 │ │ │ │ mov r4, #0 │ │ │ │ lsr r1, r6, r4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r1, r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3de7f8 │ │ │ │ mov r0, #0 │ │ │ │ str r6, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362556,15 +362556,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3de8ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #64] @ 3de8b0 │ │ │ │ ldr r2, [pc, #64] @ 3de8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -362572,19 +362572,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r6, ip, lsl lr │ │ │ │ - rsbseq r6, sp, r0, ror r8 │ │ │ │ - @ instruction: 0x008059b4 │ │ │ │ + addseq r5, r6, ip, asr #27 │ │ │ │ + rsbseq r6, sp, r0, lsr #16 │ │ │ │ + addeq r5, r0, r4, ror #18 │ │ │ │ ldrsheq r0, [r1], #116 @ 0x74 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #7 │ │ │ │ + rsbseq r7, pc, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #212] @ 3de9a4 │ │ │ │ and r1, r2, #63 @ 0x3f │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ @@ -362634,20 +362634,20 @@ │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ b 3de918 │ │ │ │ add r0, r0, #1000 @ 0x3e8 │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3de918 │ │ │ │ ldr r0, [pc, #20] @ 3de9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3de8f0 │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r5, r6, ip, lsl sp │ │ │ │ - rsbseq r7, pc, r4, lsr #5 │ │ │ │ + addseq r5, r6, ip, asr #25 │ │ │ │ + rsbseq r7, pc, r4, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 3deac0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -362655,37 +362655,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3deac4 │ │ │ │ ldr r1, [pc, #228] @ 3deac8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #208] @ 3deacc │ │ │ │ ldr r2, [pc, #208] @ 3dead0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #168] @ 3dead4 │ │ │ │ ldr r1, [pc, #168] @ 3dead8 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r5, #984 @ 0x3d8 │ │ │ │ mov r1, #2 │ │ │ │ strh r1, [r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -362701,27 +362701,27 @@ │ │ │ │ add r7, r5, #816 @ 0x330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 38158c │ │ │ │ - addseq r5, r6, r0, lsr #25 │ │ │ │ - rsbseq r6, sp, r4, ror #13 │ │ │ │ - addeq r5, r0, r4, lsr #16 │ │ │ │ - rsbseq r7, pc, r0, lsl #5 │ │ │ │ - rsbseq r7, pc, r4, ror #4 │ │ │ │ - rsbseq r4, lr, r4, lsr #32 │ │ │ │ - rsbseq r4, lr, r8, lsr r0 │ │ │ │ + addseq r5, r6, r0, asr ip │ │ │ │ + @ instruction: 0x007d6694 │ │ │ │ + ldrdeq r5, [r0], r4 │ │ │ │ + rsbseq r7, pc, r0, lsr r2 @ │ │ │ │ + rsbseq r7, pc, r4, lsl r2 @ │ │ │ │ + ldrsbeq r3, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, lr, r8, ror #31 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrsbeq r0, [r1], #84 @ 0x54 @ │ │ │ │ mov ip, #1 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ lsl ip, ip, r1 │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, ip, r3 │ │ │ │ @@ -362751,15 +362751,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #500] @ 3ded60 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r4, [pc, #488] @ 3ded64 │ │ │ │ lsl r1, lr, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ bhi 3deb44 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ @@ -362778,15 +362778,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3debb8 │ │ │ │ str r6, [r5, #996] @ 0x3e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -362806,15 +362806,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3dec28 │ │ │ │ b 3debec │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ strh lr, [r5, #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -362875,16 +362875,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x0102a2bc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq r7, pc, r8, lsl r1 @ │ │ │ │ - addseq r5, r6, r5, asr #21 │ │ │ │ + rsbseq r7, pc, r8, asr #1 │ │ │ │ + addseq r5, r6, r5, ror sl │ │ │ │ @ instruction: 0xffff8040 │ │ │ │ │ │ │ │ 003ded6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362892,15 +362892,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8f0024 │ │ │ │ + bl 8effd4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -362945,54 +362945,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ 3dee94 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009658d4 │ │ │ │ - rsbseq r6, pc, r0, asr #30 │ │ │ │ - rsbseq r6, pc, r8, lsl #30 │ │ │ │ - ldrsheq r6, [pc], #-236 @ │ │ │ │ - ldrsheq r6, [pc], #-228 @ │ │ │ │ - rsbseq r6, pc, ip, ror #29 │ │ │ │ - rsbseq r6, pc, r0, ror #29 │ │ │ │ - ldrsbeq r6, [pc], #-228 @ │ │ │ │ - rsbseq r6, pc, r0, lsr #29 │ │ │ │ - strdeq r9, [r0], r4 │ │ │ │ + addseq r5, r6, r4, lsl #17 │ │ │ │ + ldrsheq r6, [pc], #-224 @ │ │ │ │ + ldrheq r6, [pc], #-232 @ │ │ │ │ + rsbseq r6, pc, ip, lsr #29 │ │ │ │ + rsbseq r6, pc, r4, lsr #29 │ │ │ │ + @ instruction: 0x007f6e9c │ │ │ │ + @ instruction: 0x007f6e90 │ │ │ │ + rsbseq r6, pc, r4, lsl #29 │ │ │ │ + rsbseq r6, pc, r0, asr lr @ │ │ │ │ + addeq r9, r0, r4, lsr #3 │ │ │ │ ldr r0, [pc, #4] @ 3deea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r0, r1, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3def4c │ │ │ │ ldr r2, [pc, #140] @ 3def50 │ │ │ │ ldr r1, [pc, #140] @ 3def54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #112] @ 3def58 │ │ │ │ ldr r1, [pc, #112] @ 3def5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #92] @ 3def60 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #76] @ 3def64 │ │ │ │ ldr r2, [pc, #76] @ 3def68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -363000,22 +363000,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r6, ip, lsr #16 │ │ │ │ - ldrsheq r6, [sp], #-20 @ 0xffffffec @ │ │ │ │ - addeq r5, r0, r8, lsr r3 │ │ │ │ + @ instruction: 0x009657dc │ │ │ │ + rsbseq r6, sp, r4, lsr #3 │ │ │ │ + addeq r5, r0, r8, ror #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ rscseq sp, lr, r4, ror r9 │ │ │ │ rscseq r0, r1, r4, ror #3 │ │ │ │ - rsbseq r6, pc, ip, lsl #28 │ │ │ │ + ldrheq r6, [pc], #-220 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #948] @ 0x3b4 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -363024,28 +363024,28 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #964] @ 0x3c4 │ │ │ │ beq 3defd4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #65536 @ 0x10000 │ │ │ │ pop {r4, lr} │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #316] @ 3df138 │ │ │ │ ldr r7, [pc, #316] @ 3df13c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -363054,15 +363054,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #268] @ 3df144 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #260] @ 3df148 │ │ │ │ ldr r7, [pc, #260] @ 3df14c │ │ │ │ @@ -363073,73 +363073,73 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #188] @ 3df150 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c89c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r8, [pc, #168] @ 3df154 │ │ │ │ ldr r7, [pc, #168] @ 3df158 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r4, #972 @ 0x3cc │ │ │ │ mov r2, #32 │ │ │ │ bl 36ca4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #964 @ 0x3c4 │ │ │ │ bl 38148c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ bl 38148c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 38158c │ │ │ │ - @ instruction: 0x009656f8 │ │ │ │ - rsbseq r6, pc, r8, asr sp @ │ │ │ │ - rsbseq r6, pc, r8, lsr #26 │ │ │ │ + addseq r5, r6, r8, lsr #13 │ │ │ │ + rsbseq r6, pc, r8, lsl #26 │ │ │ │ + ldrsbeq r6, [pc], #-200 @ │ │ │ │ ldrheq r0, [r1], #8 @ │ │ │ │ - rsbseq r6, sp, r8, ror r0 │ │ │ │ - @ instruction: 0x008051bc │ │ │ │ + rsbseq r6, sp, r8, lsr #32 │ │ │ │ + addeq r5, r0, ip, ror #2 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x007e399c │ │ │ │ - ldrheq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, lr, ip, asr #18 │ │ │ │ + rsbseq r3, lr, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #700] @ 3df430 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -363155,15 +363155,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #660] @ 3df43c │ │ │ │ ldr r1, [pc, #660] @ 3df440 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #640] @ 3df444 │ │ │ │ cmp r5, #29 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3df278 │ │ │ │ ldr r3, [pc, #620] @ 3df448 │ │ │ │ @@ -363179,15 +363179,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #564] @ 3df458 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3df31c │ │ │ │ ldr r2, [pc, #544] @ 3df45c │ │ │ │ @@ -363270,111 +363270,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3df46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df234 │ │ │ │ ldr r3, [pc, #148] @ 3df448 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3df1e8 │ │ │ │ ldr r2, [pc, #168] @ 3df470 │ │ │ │ ldr r1, [pc, #168] @ 3df474 │ │ │ │ ldr r0, [pc, #168] @ 3df478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df1e8 │ │ │ │ ldr r2, [pc, #144] @ 3df47c │ │ │ │ ldr r1, [pc, #144] @ 3df480 │ │ │ │ ldr r0, [pc, #144] @ 3df484 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df1e8 │ │ │ │ ldr r0, [pc, #112] @ 3df488 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df234 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r0, lsl #11 │ │ │ │ + addseq r5, r6, r0, lsr r5 │ │ │ │ tsteq r2, ip, ror #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x007f6b94 │ │ │ │ - rsbseq r6, pc, ip, lsr #23 │ │ │ │ + rsbseq r6, pc, r4, asr #22 │ │ │ │ + rsbseq r6, pc, ip, asr fp @ │ │ │ │ tsteq r2, ip, lsr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009654f8 │ │ │ │ - rsbseq r5, sp, r0, asr #29 │ │ │ │ - strdeq r4, [r0], r8 │ │ │ │ + addseq r5, r6, r8, lsr #9 │ │ │ │ + rsbseq r5, sp, r0, ror lr │ │ │ │ + addeq r4, r0, r8, lsr #31 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01029bb8 │ │ │ │ - addseq r5, r6, sp, lsr r4 │ │ │ │ + addseq r5, r6, sp, ror #7 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r6, pc, r4, lsl sl @ │ │ │ │ - addseq r5, r6, r8, lsr #6 │ │ │ │ - @ instruction: 0x007f6990 │ │ │ │ - @ instruction: 0x007f6994 │ │ │ │ - addseq r5, r6, r4, lsl #6 │ │ │ │ - rsbseq r6, pc, r8, ror #18 │ │ │ │ - rsbseq sl, lr, ip, asr #26 │ │ │ │ - rsbseq r6, pc, r8, asr #19 │ │ │ │ + rsbseq r6, pc, r4, asr #19 │ │ │ │ + @ instruction: 0x009652d8 │ │ │ │ + rsbseq r6, pc, r0, asr #18 │ │ │ │ + rsbseq r6, pc, r4, asr #18 │ │ │ │ + @ instruction: 0x009652b4 │ │ │ │ + rsbseq r6, pc, r8, lsl r9 @ │ │ │ │ + ldrsheq sl, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, pc, r8, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3df4fc │ │ │ │ ldr r2, [pc, #88] @ 3df500 │ │ │ │ ldr r1, [pc, #88] @ 3df504 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ strd r4, [r1] │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3def6c │ │ │ │ - addseq r5, r6, ip, asr #4 │ │ │ │ - rsbseq r6, pc, ip, lsl #17 │ │ │ │ - rsbseq r6, pc, r8, lsr #17 │ │ │ │ + @ instruction: 0x009651fc │ │ │ │ + rsbseq r6, pc, ip, lsr r8 @ │ │ │ │ + rsbseq r6, pc, r8, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ blt 3df630 │ │ │ │ @@ -363465,28 +363465,28 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3df818 │ │ │ │ mov r3, #27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #384] @ 3df81c │ │ │ │ ldr r1, [pc, #384] @ 3df820 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ subs r4, r4, #0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #372] @ 3df824 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ movne r4, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #344] @ 3df828 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df75c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6, #924] @ 0x39c │ │ │ │ @@ -363539,49 +363539,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3df83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df6dc │ │ │ │ ldr r0, [pc, #84] @ 3df840 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df6dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27fe34 │ │ │ │ - addseq r5, r6, r4, lsr #1 │ │ │ │ + addseq r5, r6, r4, asr r0 │ │ │ │ @ instruction: 0x01029790 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrsbeq r6, [pc], #-100 @ │ │ │ │ - ldrheq r6, [pc], #-104 @ │ │ │ │ - rsbseq r5, sp, r8, lsl sl │ │ │ │ - addeq r4, r0, ip, asr fp │ │ │ │ + rsbseq r6, pc, r4, lsl #13 │ │ │ │ + rsbseq r6, pc, r8, ror #12 │ │ │ │ + rsbseq r5, sp, r8, asr #19 │ │ │ │ + addeq r4, r0, ip, lsl #22 │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r2, r8, r6, r9 │ │ │ │ andeq r5, r0, ip, ror #30 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r6, pc, r8, lsr #12 │ │ │ │ - rsbseq r6, pc, ip, lsr r6 @ │ │ │ │ + ldrsbeq r6, [pc], #-88 @ │ │ │ │ + rsbseq r6, pc, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #924] @ 0x39c │ │ │ │ ldr r6, [r0, #928] @ 0x3a0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -363620,27 +363620,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #1048] @ 3dfd20 │ │ │ │ ldr r1, [pc, #1048] @ 3dfd24 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #1040] @ 3dfd28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1012] @ 3dfd2c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dfbdc │ │ │ │ cmp r7, #29 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ @@ -363696,15 +363696,15 @@ │ │ │ │ ldr r0, [pc, #816] @ 3dfd48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r2, [pc, #784] @ 3dfd4c │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r3, [pc, #712] @ 3dfd10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363769,15 +363769,15 @@ │ │ │ │ beq 3dfb54 │ │ │ │ ldr r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfb54 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3dfb28 │ │ │ │ ldr r2, [pc, #500] @ 3dfd5c │ │ │ │ ldr r3, [pc, #420] @ 3dfd10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363799,15 +363799,15 @@ │ │ │ │ beq 3dfbcc │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfbcc │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3dfba0 │ │ │ │ b 3df964 │ │ │ │ ldr r3, [pc, #380] @ 3dfd60 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363830,24 +363830,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3dfd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df944 │ │ │ │ ldr r2, [pc, #244] @ 3dfd6c │ │ │ │ ldr r3, [pc, #148] @ 3dfd10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363861,15 +363861,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #176] @ 3dfd7c │ │ │ │ ldr r3, [pc, #64] @ 3dfd10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #956] @ 0x3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363878,65 +363878,65 @@ │ │ │ │ beq 3dfa60 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ 3dfd80 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3df944 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, r6, r8, lsr #28 │ │ │ │ - rsbseq r6, pc, r4, ror r4 @ │ │ │ │ - rsbseq r6, pc, r8, asr r4 @ │ │ │ │ - ldrheq r5, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ + @ instruction: 0x00964dd8 │ │ │ │ + rsbseq r6, pc, r4, lsr #8 │ │ │ │ + rsbseq r6, pc, r8, lsl #8 │ │ │ │ + rsbseq r5, sp, r0, ror #14 │ │ │ │ + addeq r4, r0, r4, lsr #17 │ │ │ │ ldrdeq r9, [r2, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlabbeq r2, r8, r4, r9 │ │ │ │ - addseq r4, r6, sl, lsr #26 │ │ │ │ + @ instruction: 0x00964cda │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ - addseq r4, r6, r0, ror #25 │ │ │ │ - rsbseq r6, pc, r8, asr #6 │ │ │ │ - rsbseq r6, pc, r0, asr r3 @ │ │ │ │ + umullseq r4, r6, r0, ip │ │ │ │ + ldrsheq r6, [pc], #-40 @ │ │ │ │ + rsbseq r6, pc, r0, lsl #6 │ │ │ │ @ instruction: 0x010293b0 │ │ │ │ tsteq r2, ip, ror r3 │ │ │ │ tsteq r2, r4, asr #6 │ │ │ │ tsteq r2, ip, lsl #6 │ │ │ │ smlabbeq r2, ip, r2, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r6, pc, r4, ror #3 │ │ │ │ + @ instruction: 0x007f6194 │ │ │ │ tsteq r2, ip, ror r1 │ │ │ │ - addseq r4, r6, r4, asr sl │ │ │ │ - ldrheq r6, [pc], #-12 @ │ │ │ │ - rsbseq sl, lr, r0, lsr #9 │ │ │ │ + addseq r4, r6, r4, lsl #20 │ │ │ │ + rsbseq r6, pc, ip, rrx │ │ │ │ + rsbseq sl, lr, r0, asr r4 │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ - rsbseq r6, pc, ip, ror r1 @ │ │ │ │ + rsbseq r6, pc, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 3dfd94 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rscseq pc, r0, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dfe20 │ │ │ │ ldr r2, [pc, #112] @ 3dfe24 │ │ │ │ ldr r1, [pc, #112] @ 3dfe28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 27ec2c │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -363949,17 +363949,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r6, r4, lsl sl │ │ │ │ - rsbseq r6, pc, r4, lsl r1 @ │ │ │ │ - rsbseq r6, pc, r8, lsr #2 │ │ │ │ + addseq r4, r6, r4, asr #19 │ │ │ │ + rsbseq r6, pc, r4, asr #1 │ │ │ │ + ldrsbeq r6, [pc], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3dfee0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363967,25 +363967,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3dfee4 │ │ │ │ ldr r1, [pc, #140] @ 3dfee8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 3dfeec │ │ │ │ ldr r1, [pc, #120] @ 3dfef0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #88] @ 3dfef4 │ │ │ │ ldr r1, [pc, #88] @ 3dfef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 3dfefc │ │ │ │ mov r2, #4 │ │ │ │ @@ -363996,22 +363996,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 3dff04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r4, r6, r8, lsl #19 │ │ │ │ - rsbseq r5, sp, r8, lsl #5 │ │ │ │ - @ instruction: 0x007d529c │ │ │ │ + b 928510 │ │ │ │ + addseq r4, r6, r8, lsr r9 │ │ │ │ + rsbseq r5, sp, r8, lsr r2 │ │ │ │ rsbseq r5, sp, ip, asr #4 │ │ │ │ - umulleq r4, r0, r0, r3 │ │ │ │ + ldrsheq r5, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r4, r0, r0, asr #6 │ │ │ │ ldrsheq pc, [r0], #40 @ 0x28 @ │ │ │ │ - rsbseq r6, pc, r0, rrx │ │ │ │ + rsbseq r6, pc, r0, lsl r0 @ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ rscseq ip, lr, ip, lsl #24 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -364022,27 +364022,27 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #252] @ 3e0030 │ │ │ │ ldr r2, [pc, #252] @ 3e0034 │ │ │ │ ldr r3, [pc, #252] @ 3e0038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #236] @ 3e003c │ │ │ │ ldr r1, [pc, #236] @ 3e0040 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #196] @ 3e0044 │ │ │ │ ldr r3, [pc, #196] @ 3e0048 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #192] @ 3e004c │ │ │ │ ldr r8, [pc, #192] @ 3e0050 │ │ │ │ add sl, r5, #768 @ 0x300 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364052,52 +364052,52 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ bl 38148c │ │ │ │ ldr r1, [pc, #76] @ 3e0054 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #32 │ │ │ │ bl 36c89c │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r4, r6, ip, lsr #17 │ │ │ │ - ldrheq r5, [pc], #-244 @ │ │ │ │ - rsbseq r5, pc, r0, lsr #31 │ │ │ │ + addseq r4, r6, ip, asr r8 │ │ │ │ + rsbseq r5, pc, r4, ror #30 │ │ │ │ + rsbseq r5, pc, r0, asr pc @ │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ - rsbseq r5, sp, r4, ror r1 │ │ │ │ - @ instruction: 0x008042b8 │ │ │ │ + rsbseq r5, sp, r4, lsr #2 │ │ │ │ + addeq r4, r0, r8, ror #4 │ │ │ │ rscseq pc, r0, r0, lsl #4 │ │ │ │ - addeq ip, r2, r4, lsl #23 │ │ │ │ - ldrheq r2, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq r2, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + addeq ip, r2, r4, lsr fp │ │ │ │ + rsbseq r2, lr, ip, ror #20 │ │ │ │ + rsbseq r2, lr, r0, lsl #21 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #404] @ 3e0204 │ │ │ │ ldr r3, [pc, #404] @ 3e0208 │ │ │ │ @@ -364127,15 +364127,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r5, [pc, #316] @ 3e0218 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #296] @ 3e021c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364151,15 +364151,15 @@ │ │ │ │ bne 3e0200 │ │ │ │ tst r7, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [pc, #208] @ 3e0224 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e010c │ │ │ │ ldr r3, [pc, #192] @ 3e0228 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364175,50 +364175,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e0230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3e010c │ │ │ │ ldr r0, [pc, #80] @ 3e0234 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3e010c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r2, r4, sp, r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, r6, r4, lsl #14 │ │ │ │ - rsbseq r4, sp, r8, ror #31 │ │ │ │ - addeq r4, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0x009646b4 │ │ │ │ + @ instruction: 0x007d4f98 │ │ │ │ + ldrdeq r4, [r0], ip │ │ │ │ tsteq r2, r4, lsl #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r2, r0, ip, r8 │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, pc, r0, asr sp @ │ │ │ │ - rsbseq r5, pc, r8, ror sp @ │ │ │ │ + rsbseq r5, pc, r0, lsl #26 │ │ │ │ + rsbseq r5, pc, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #1088] @ 0x440 │ │ │ │ ldr r7, [r0, #1092] @ 0x444 │ │ │ │ mov r6, r1 │ │ │ │ @@ -364273,15 +364273,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r9, r9, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e0340 │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e0424 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e0334 │ │ │ │ @@ -364294,15 +364294,15 @@ │ │ │ │ moveq fp, #0 │ │ │ │ ldr r1, [pc, #388] @ 3e04f8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #364] @ 3e04fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0324 │ │ │ │ ldr r3, [pc, #348] @ 3e0500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -364324,23 +364324,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3e0508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e0324 │ │ │ │ ldr r3, [r5, #1068] @ 0x42c │ │ │ │ ldr r1, [r5, #1168] @ 0x490 │ │ │ │ ldr r2, [r5, #1088] @ 0x440 │ │ │ │ and r3, r3, r1 │ │ │ │ ldr r0, [pc, #208] @ 3e050c │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -364360,74 +364360,74 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e0058 │ │ │ │ ldr r0, [pc, #144] @ 3e0510 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e0324 │ │ │ │ ldr r3, [pc, #120] @ 3e0514 │ │ │ │ ldr r2, [pc, #120] @ 3e0518 │ │ │ │ ldr r1, [pc, #120] @ 3e051c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3e0520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r5, #1076] @ 0x434 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ b 3e02c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01028b94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, asr fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009644bc │ │ │ │ - rsbseq r4, sp, r8, lsr #27 │ │ │ │ - umulleq r3, r0, r8, lr │ │ │ │ + addseq r4, r6, ip, ror #8 │ │ │ │ + rsbseq r4, sp, r8, asr sp │ │ │ │ + addeq r3, r0, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, pc, ip, lsr #23 │ │ │ │ + rsbseq r5, pc, ip, asr fp @ │ │ │ │ @ instruction: 0x010289b4 │ │ │ │ - rsbseq r5, pc, r0, lsl #23 │ │ │ │ - addseq r4, r6, ip, lsr #6 │ │ │ │ - rsbseq r4, sp, ip, lsl ip │ │ │ │ - addeq r3, r0, r0, ror #26 │ │ │ │ - ldrsbeq r5, [pc], #-164 @ │ │ │ │ + rsbseq r5, pc, r0, lsr fp @ │ │ │ │ + @ instruction: 0x009642dc │ │ │ │ + rsbseq r4, sp, ip, asr #23 │ │ │ │ + addeq r3, r0, r0, lsl sp │ │ │ │ + rsbseq r5, pc, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3e0570 │ │ │ │ ldr r2, [pc, #52] @ 3e0574 │ │ │ │ ldr r1, [pc, #52] @ 3e0578 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #356 @ 0x164 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e0238 │ │ │ │ - addseq r4, r6, ip, lsl #5 │ │ │ │ - rsbseq r5, pc, ip, lsl #19 │ │ │ │ - rsbseq r5, pc, r0, lsr #19 │ │ │ │ + addseq r4, r6, ip, lsr r2 │ │ │ │ + rsbseq r5, pc, ip, lsr r9 @ │ │ │ │ + rsbseq r5, pc, r0, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 3e0750 │ │ │ │ ldr r3, [pc, #440] @ 3e0754 │ │ │ │ @@ -364445,15 +364445,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #400] @ 3e0764 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #380] @ 3e0768 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e067c │ │ │ │ cmp r6, #31 │ │ │ │ @@ -364507,31 +364507,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3e077c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e05fc │ │ │ │ ldr r0, [pc, #116] @ 3e0780 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e05fc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 3e0784 │ │ │ │ ldr ip, [pc, #88] @ 3e0788 │ │ │ │ ldr r1, [pc, #88] @ 3e078c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -364539,28 +364539,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r2, ip, asr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, r6, r4, lsl r2 │ │ │ │ - addeq r3, r0, r4, lsr ip │ │ │ │ - ldrsheq r4, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r4, r6, r4, asr #3 │ │ │ │ + addeq r3, r0, r4, ror #23 │ │ │ │ + rsbseq r4, sp, r0, lsr #21 │ │ │ │ tsteq r2, ip, lsl #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r2, r8, r7, r8 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, pc, r8, lsr r9 @ │ │ │ │ - rsbseq r5, pc, ip, asr r9 @ │ │ │ │ - umullseq r4, r6, ip, r0 │ │ │ │ - rsbseq r5, pc, r8, ror #18 │ │ │ │ - @ instruction: 0x007f579c │ │ │ │ + rsbseq r5, pc, r8, ror #17 │ │ │ │ + rsbseq r5, pc, ip, lsl #18 │ │ │ │ + addseq r4, r6, ip, asr #32 │ │ │ │ + rsbseq r5, pc, r8, lsl r9 @ │ │ │ │ + rsbseq r5, pc, ip, asr #14 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ @@ -364598,15 +364598,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #476] @ 3e0a2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e091c │ │ │ │ ldr r2, [pc, #460] @ 3e0a30 │ │ │ │ ldr r3, [pc, #428] @ 3e0a14 │ │ │ │ @@ -364644,21 +364644,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3e0a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e08b4 │ │ │ │ ldr r3, [pc, #292] @ 3e0a48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e085c │ │ │ │ ldr r3, [pc, #252] @ 3e0a34 │ │ │ │ @@ -364675,74 +364675,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3e0a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e085c │ │ │ │ ldr r3, [pc, #164] @ 3e0a54 │ │ │ │ ldr r2, [pc, #164] @ 3e0a58 │ │ │ │ ldr r1, [pc, #164] @ 3e0a5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #124] @ 3e0a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e08b4 │ │ │ │ ldr r0, [pc, #112] @ 3e0a64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e085c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, ip, lsl r6 │ │ │ │ - addseq r3, r6, r8, ror pc │ │ │ │ - addseq r3, r6, r4, lsr #31 │ │ │ │ - rsbseq r4, sp, r8, lsl #17 │ │ │ │ - addeq r3, r0, ip, asr #19 │ │ │ │ + addseq r3, r6, r8, lsr #30 │ │ │ │ + addseq r3, r6, r4, asr pc │ │ │ │ + rsbseq r4, sp, r8, lsr r8 │ │ │ │ + addeq r3, r0, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01028590 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r3, r6, ip, ror #29 │ │ │ │ - ldrsbeq r4, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r3, r0, r8, lsl r9 │ │ │ │ - rsbseq r5, pc, r4, ror #15 │ │ │ │ + umullseq r3, r6, ip, lr │ │ │ │ + rsbseq r4, sp, r8, lsl #15 │ │ │ │ + addeq r3, r0, r8, asr #17 │ │ │ │ + @ instruction: 0x007f5794 │ │ │ │ andeq r3, r0, ip, asr r5 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, pc, r0, lsl #15 │ │ │ │ - addseq r3, r6, r8, lsl lr │ │ │ │ - rsbseq r4, sp, r4, lsl #14 │ │ │ │ - addeq r3, r0, r4, asr #16 │ │ │ │ - rsbseq r5, pc, r8, ror #13 │ │ │ │ - rsbseq r5, pc, r4, ror #14 │ │ │ │ + rsbseq r5, pc, r0, lsr r7 @ │ │ │ │ + addseq r3, r6, r8, asr #27 │ │ │ │ + ldrheq r4, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r3, [r0], r4 │ │ │ │ + @ instruction: 0x007f5698 │ │ │ │ + rsbseq r5, pc, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1588] @ 3e10b8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -364762,15 +364762,15 @@ │ │ │ │ ldr r9, [pc, #1548] @ 3e10cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1520] @ 3e10d0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ lsr r4, r7, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r6, lsl #30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364908,15 +364908,15 @@ │ │ │ │ ldr r1, [pc, #1016] @ 3e1100 │ │ │ │ ldr r0, [pc, #1016] @ 3e1104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r2, [pc, #988] @ 3e1108 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r3, [pc, #900] @ 3e10bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364954,15 +364954,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #848] @ 3e1118 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #828] @ 3e111c │ │ │ │ ldr r3, [pc, #728] @ 3e10bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364996,15 +364996,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #704] @ 3e1130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #684] @ 3e1134 │ │ │ │ ldr r3, [pc, #560] @ 3e10bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365013,15 +365013,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #648] @ 3e1138 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #620] @ 3e113c │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r3, [pc, #480] @ 3e10bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365090,50 +365090,50 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3e1154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e0afc │ │ │ │ str r8, [r5, #1204] @ 0x4b4 │ │ │ │ b 3e0b5c │ │ │ │ ldr r0, [pc, #284] @ 3e1158 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e0afc │ │ │ │ ldr r1, [pc, #252] @ 3e115c │ │ │ │ ldr r2, [pc, #252] @ 3e1160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 3e1164 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #220] @ 3e1168 │ │ │ │ ldr r3, [pc, #44] @ 3e10bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365141,116 +365141,116 @@ │ │ │ │ bne 3e0d94 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #184] @ 3e116c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e0eb0 │ │ │ │ tsteq r2, ip, ror #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r3, r6, r4, lsr #26 │ │ │ │ - addeq r3, r0, r8, asr #14 │ │ │ │ - rsbseq r4, sp, r4, lsl #12 │ │ │ │ + @ instruction: 0x00963cd4 │ │ │ │ + strdeq r3, [r0], r8 │ │ │ │ + ldrheq r4, [sp], #-84 @ 0xffffffac @ │ │ │ │ tsteq r2, r8, lsl r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r3, r6, r4, ror ip │ │ │ │ + addseq r3, r6, r4, lsr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x01028290 │ │ │ │ tsteq r2, ip, asr #4 │ │ │ │ ldrdeq r8, [r2, -r8] │ │ │ │ - addseq r3, r6, ip, lsl #23 │ │ │ │ - rsbseq r5, pc, r4, lsr #12 │ │ │ │ + addseq r3, r6, ip, lsr fp │ │ │ │ + ldrsbeq r5, [pc], #-84 @ │ │ │ │ @ instruction: 0x0102819c │ │ │ │ sbcsgt pc, lr, r3, ror sl @ │ │ │ │ sbcsgt r1, lr, r8, asr #4 │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ - addseq r3, r6, r4, asr #21 │ │ │ │ - rsbseq r5, pc, r0, lsl #11 │ │ │ │ + addseq r3, r6, r4, ror sl │ │ │ │ + rsbseq r5, pc, r0, lsr r5 @ │ │ │ │ smlabteq r2, r0, r0, r8 │ │ │ │ tsteq r2, ip, ror r0 │ │ │ │ - addseq r3, r6, r8, lsl sl │ │ │ │ - rsbseq r4, sp, r0, lsl #6 │ │ │ │ - addeq r3, r0, ip, lsr r4 │ │ │ │ + addseq r3, r6, r8, asr #19 │ │ │ │ + ldrheq r4, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r3, r0, ip, ror #7 │ │ │ │ tsteq r2, r4, lsl r0 │ │ │ │ - rsbseq r5, pc, r8, lsr r4 @ │ │ │ │ + rsbseq r5, pc, r8, ror #7 │ │ │ │ ldrdeq r7, [r2, -r4] │ │ │ │ - addseq r3, r6, r0, ror r9 │ │ │ │ - rsbseq r4, sp, r8, asr r2 │ │ │ │ - umulleq r3, r0, r4, r3 │ │ │ │ + addseq r3, r6, r0, lsr #18 │ │ │ │ + rsbseq r4, sp, r8, lsl #4 │ │ │ │ + addeq r3, r0, r4, asr #6 │ │ │ │ tsteq r2, ip, ror #30 │ │ │ │ - rsbseq r5, pc, r8, lsl #8 │ │ │ │ + ldrheq r5, [pc], #-56 @ │ │ │ │ tsteq r2, ip, lsl pc │ │ │ │ smlatteq r2, r8, lr, r7 │ │ │ │ @ instruction: 0x01027eb4 │ │ │ │ smlabbeq r2, r0, lr, r7 │ │ │ │ andeq r5, r0, r4, lsr #24 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, pc, r8, ror r1 @ │ │ │ │ - rsbseq r5, pc, r0, lsr #3 │ │ │ │ - addseq r3, r6, ip, ror #14 │ │ │ │ - rsbseq r4, sp, r4, asr r0 │ │ │ │ - umulleq r3, r0, r0, r1 │ │ │ │ + rsbseq r5, pc, r8, lsr #2 │ │ │ │ + rsbseq r5, pc, r0, asr r1 @ │ │ │ │ + addseq r3, r6, ip, lsl r7 │ │ │ │ + rsbseq r4, sp, r4 │ │ │ │ + addeq r3, r0, r0, asr #2 │ │ │ │ tsteq r2, r8, ror #26 │ │ │ │ - rsbseq r5, pc, r4, ror #2 │ │ │ │ + rsbseq r5, pc, r4, lsl r1 @ │ │ │ │ ldr r0, [pc, #4] @ 3e117c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrheq lr, [r0], #8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3e1204 │ │ │ │ ldr r2, [pc, #108] @ 3e1208 │ │ │ │ ldr r1, [pc, #108] @ 3e120c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #80] @ 3e1210 │ │ │ │ ldr r1, [pc, #80] @ 3e1214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #56] @ 3e1218 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r6, r8, lsl #14 │ │ │ │ - rsbseq r3, sp, r0, lsr #30 │ │ │ │ - addeq r3, r0, r0, rrx │ │ │ │ + @ instruction: 0x009636b8 │ │ │ │ + ldrsbeq r3, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r3, r0, r0, lsl r0 │ │ │ │ rscseq lr, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r5, pc, r8, asr r1 @ │ │ │ │ + rsbseq r5, pc, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3e12b0 │ │ │ │ ldr r2, [pc, #124] @ 3e12b4 │ │ │ │ ldr r1, [pc, #124] @ 3e12b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r0, #1056 @ 0x420 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ str ip, [r0, #924] @ 0x39c │ │ │ │ str ip, [r0, #1068] @ 0x42c │ │ │ │ @@ -365265,17 +365265,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r6, r0, ror r6 │ │ │ │ - ldrsheq r5, [pc], #-12 @ │ │ │ │ - rsbseq r5, pc, r8, lsl r1 @ │ │ │ │ + addseq r3, r6, r0, lsr #12 │ │ │ │ + rsbseq r5, pc, ip, lsr #1 │ │ │ │ + rsbseq r5, pc, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #296] @ 3e13fc │ │ │ │ ldr r7, [pc, #296] @ 3e1400 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -365284,88 +365284,88 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #256] @ 3e1408 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #228] @ 3e140c │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #200] @ 3e1410 │ │ │ │ ldr r1, [pc, #200] @ 3e1414 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #192] @ 3e1418 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #136] @ 3e141c │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c89c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 36ca4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #60] @ 3e1420 │ │ │ │ add r1, r4, #1200 @ 0x4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c8e4 │ │ │ │ - @ instruction: 0x009635d4 │ │ │ │ - rsbseq r5, pc, r0, lsl #1 │ │ │ │ - rsbseq r5, pc, r0, asr r0 @ │ │ │ │ + addseq r3, r6, r4, lsl #11 │ │ │ │ + rsbseq r5, pc, r0, lsr r0 @ │ │ │ │ + rsbseq r5, pc, r0 │ │ │ │ rscseq sp, r0, r0, lsr #30 │ │ │ │ - rsbseq r3, sp, r0, lsr #27 │ │ │ │ - rsbseq r1, lr, r4, lsl #14 │ │ │ │ - rsbseq r1, lr, r4, lsl r7 │ │ │ │ - addeq r2, r0, r8, lsr #29 │ │ │ │ + rsbseq r3, sp, r0, asr sp │ │ │ │ + ldrheq r1, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, lr, r4, asr #13 │ │ │ │ + addeq r2, r0, r8, asr lr │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - rsbseq r4, pc, ip, lsl #31 │ │ │ │ + rsbseq r4, pc, ip, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #560] @ 3e166c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365381,15 +365381,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #520] @ 3e1678 │ │ │ │ ldr r1, [pc, #520] @ 3e167c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #500] @ 3e1680 │ │ │ │ ldr r7, [pc, #500] @ 3e1684 │ │ │ │ cmp r3, r4 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r2, r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3e1568 │ │ │ │ @@ -365474,63 +365474,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3e16a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e14ec │ │ │ │ ldr r1, [pc, #128] @ 3e16ac │ │ │ │ ldr r0, [pc, #128] @ 3e16b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e155c │ │ │ │ ldr r0, [pc, #100] @ 3e16b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e14ec │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r6, ip, ror #8 │ │ │ │ + addseq r3, r6, ip, lsl r4 │ │ │ │ smlatbeq r2, r4, r9, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r4, pc, ip, asr #29 │ │ │ │ - rsbseq r4, pc, r4, ror #29 │ │ │ │ + rsbseq r4, pc, ip, ror lr @ │ │ │ │ + @ instruction: 0x007f4e94 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ tsteq r2, ip, asr r9 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r4, pc, ip, ror sp @ │ │ │ │ - addseq r3, r6, ip, ror r2 │ │ │ │ - rsbseq r4, pc, r0, asr #26 │ │ │ │ - rsbseq r4, pc, r0, lsl #27 │ │ │ │ + rsbseq r4, pc, ip, lsr #26 │ │ │ │ + addseq r3, r6, ip, lsr #4 │ │ │ │ + ldrsheq r4, [pc], #-192 @ │ │ │ │ + rsbseq r4, pc, r0, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ add r3, r0, #1056 @ 0x420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r3, r3, #8 │ │ │ │ @@ -365653,15 +365653,15 @@ │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r3 │ │ │ │ b 3e175c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sl, #136] @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #604] @ 3e1b2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365752,26 +365752,26 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3e1b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr ip, [r6, #1068] @ 0x42c │ │ │ │ ldr r0, [r6, #1072] @ 0x430 │ │ │ │ b 3e1784 │ │ │ │ ldr r2, [pc, #176] @ 3e1b40 │ │ │ │ ldr r3, [pc, #148] @ 3e1b28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365780,20 +365780,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1b1c │ │ │ │ ldr r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [pc, #124] @ 3e1b44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365802,28 +365802,28 @@ │ │ │ │ b 3e193c │ │ │ │ ldr r0, [pc, #68] @ 3e1b48 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e18e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl r7 │ │ │ │ tsteq r2, r4, lsl #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r4, pc, r8, lsr #19 │ │ │ │ + rsbseq r4, pc, r8, asr r9 @ │ │ │ │ tsteq r2, r4, ror #6 │ │ │ │ - rsbseq r4, pc, r4, lsr r9 @ │ │ │ │ - rsbseq r4, pc, r4, asr r9 @ │ │ │ │ + rsbseq r4, pc, r4, ror #17 │ │ │ │ + rsbseq r4, pc, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 3e1d1c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -365839,15 +365839,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #380] @ 3e1d30 │ │ │ │ ldr r3, [pc, #380] @ 3e1d34 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365905,57 +365905,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3e1d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e1bcc │ │ │ │ ldr r0, [pc, #108] @ 3e1d4c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e1bcc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3e1d50 │ │ │ │ ldr r1, [pc, #80] @ 3e1d54 │ │ │ │ ldr r0, [pc, #80] @ 3e1d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r2, r6, r4, asr #26 │ │ │ │ + @ instruction: 0x00962cf4 │ │ │ │ tsteq r2, ip, ror r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r4, pc, ip, asr #15 │ │ │ │ - rsbseq r4, pc, r8, lsr #15 │ │ │ │ + rsbseq r4, pc, ip, ror r7 @ │ │ │ │ + rsbseq r4, pc, r8, asr r7 @ │ │ │ │ tsteq r2, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r7, [r2, -r0] │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r4, pc, r4, asr #15 │ │ │ │ - rsbseq r4, pc, r0, ror #15 │ │ │ │ - addseq r2, r6, r4, lsr #23 │ │ │ │ - rsbseq r4, pc, r4, ror #15 │ │ │ │ - ldrsheq r4, [pc], #-120 @ │ │ │ │ + rsbseq r4, pc, r4, ror r7 @ │ │ │ │ + @ instruction: 0x007f4790 │ │ │ │ + addseq r2, r6, r4, asr fp │ │ │ │ + @ instruction: 0x007f4794 │ │ │ │ + rsbseq r4, pc, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #748] @ 3e2064 │ │ │ │ mov r7, r3 │ │ │ │ @@ -365973,15 +365973,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #684] @ 3e2078 │ │ │ │ ldr r3, [pc, #684] @ 3e207c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366114,104 +366114,104 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3e20a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e1de4 │ │ │ │ ldr r1, [pc, #124] @ 3e20a4 │ │ │ │ ldr r0, [pc, #124] @ 3e20a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e1e34 │ │ │ │ ldr r0, [pc, #96] @ 3e20ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e1de4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, r6, ip, lsl #22 │ │ │ │ - rsbseq r4, pc, ip, lsr #11 │ │ │ │ - @ instruction: 0x007f4594 │ │ │ │ + @ instruction: 0x00962abc │ │ │ │ + rsbseq r4, pc, ip, asr r5 @ │ │ │ │ + rsbseq r4, pc, r4, asr #10 │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x01026fb8 │ │ │ │ - @ instruction: 0x009629dc │ │ │ │ + addseq r2, r6, ip, lsl #19 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r4, pc, r4, lsl r5 @ │ │ │ │ - addseq r2, r6, r0, lsl #17 │ │ │ │ - rsbseq r4, pc, r8, ror #10 │ │ │ │ + rsbseq r4, pc, r4, asr #9 │ │ │ │ + addseq r2, r6, r0, lsr r8 │ │ │ │ rsbseq r4, pc, r8, lsl r5 @ │ │ │ │ + rsbseq r4, pc, r8, asr #9 │ │ │ │ ldr r0, [pc, #4] @ 3e20bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq sp, r0, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3e2150 │ │ │ │ ldr r2, [pc, #120] @ 3e2154 │ │ │ │ ldr r1, [pc, #120] @ 3e2158 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3e215c │ │ │ │ ldr r1, [pc, #92] @ 3e2160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #72] @ 3e2164 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r6, ip, ror r8 │ │ │ │ - ldrsbeq r2, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r2, r0, r0, lsr #2 │ │ │ │ + addseq r2, r6, ip, lsr #16 │ │ │ │ + rsbseq r2, sp, ip, lsl #31 │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ rscseq sl, lr, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -366222,35 +366222,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3e2280 │ │ │ │ ldr r1, [pc, #236] @ 3e2284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #216] @ 3e2288 │ │ │ │ ldr r1, [pc, #216] @ 3e228c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #184] @ 3e2290 │ │ │ │ ldr r1, [pc, #184] @ 3e2294 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #152] @ 3e2298 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36c89c │ │ │ │ mov r2, #16 │ │ │ │ @@ -366270,29 +366270,29 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38158c │ │ │ │ - @ instruction: 0x009627dc │ │ │ │ - rsbseq r2, sp, r0, lsr pc │ │ │ │ - addeq r2, r0, r0, ror r0 │ │ │ │ - rsbseq r4, pc, ip, lsr #8 │ │ │ │ - rsbseq r4, pc, r0, asr #8 │ │ │ │ - rsbseq r0, lr, r4, ror r8 │ │ │ │ - rsbseq r0, lr, r8, lsl #17 │ │ │ │ + addseq r2, r6, ip, lsl #15 │ │ │ │ + rsbseq r2, sp, r0, ror #29 │ │ │ │ + addeq r2, r0, r0, lsr #32 │ │ │ │ + ldrsbeq r4, [pc], #-60 @ │ │ │ │ + ldrsheq r4, [pc], #-48 @ │ │ │ │ + rsbseq r0, lr, r4, lsr #16 │ │ │ │ + rsbseq r0, lr, r8, lsr r8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r4, pc, r8, asr #7 │ │ │ │ + rsbseq r4, pc, r8, ror r3 @ │ │ │ │ rscseq sp, r0, r4, ror r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r2, #68] @ 0x44 │ │ │ │ lsl r4, r4, r1 │ │ │ │ @@ -366317,15 +366317,15 @@ │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldrh r3, [r2, #78] @ 0x4e │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, r4 │ │ │ │ strh r3, [r2, #78] @ 0x4e │ │ │ │ pop {r4, r5, lr} │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [pc, #684] @ 3e25ec │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366375,15 +366375,15 @@ │ │ │ │ ldr r0, [pc, #528] @ 3e2604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldrh r8, [r0, #70] @ 0x46 │ │ │ │ lsl r3, r6, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ eor r8, r8, r3 │ │ │ │ strh r3, [r0, #70] @ 0x46 │ │ │ │ ldrh r3, [r0, #72] @ 0x48 │ │ │ │ bics r8, r8, r3 │ │ │ │ @@ -366404,15 +366404,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r7, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2480 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ bics r8, r8, r9, lsl r5 │ │ │ │ bne 3e2444 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366442,15 +366442,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r9, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2518 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ bics r7, r7, r8, lsl r5 │ │ │ │ bne 3e24dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366475,15 +366475,15 @@ │ │ │ │ strh r1, [r0, #78] @ 0x4e │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [pc, #80] @ 3e25f4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e25cc │ │ │ │ strh r6, [r4, #80] @ 0x50 │ │ │ │ mov r0, #0 │ │ │ │ @@ -366494,25 +366494,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #52] @ 3e2608 │ │ │ │ ldr r0, [pc, #52] @ 3e260c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e25b0 │ │ │ │ @ instruction: 0x01026ab4 │ │ │ │ - addseq r2, r6, ip, asr #11 │ │ │ │ + addseq r2, r6, ip, ror r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r2, r6, r8, lsr #11 │ │ │ │ - rsbseq r1, pc, r0, lsl #29 │ │ │ │ - addseq r2, r6, ip, ror #10 │ │ │ │ - rsbseq r2, pc, r8, asr #30 │ │ │ │ - addseq r2, r6, r8, lsl #7 │ │ │ │ - rsbseq r1, pc, r8, asr ip @ │ │ │ │ + addseq r2, r6, r8, asr r5 │ │ │ │ + rsbseq r1, pc, r0, lsr lr @ │ │ │ │ + addseq r2, r6, ip, lsl r5 │ │ │ │ + ldrsheq r2, [pc], #-232 @ │ │ │ │ + addseq r2, r6, r8, lsr r3 │ │ │ │ + rsbseq r1, pc, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #256] @ 3e272c │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366566,31 +366566,31 @@ │ │ │ │ b 3e2668 │ │ │ │ ldr r1, [pc, #68] @ 3e2738 │ │ │ │ ldr r0, [pc, #68] @ 3e273c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e2690 │ │ │ │ ldr r1, [pc, #44] @ 3e2740 │ │ │ │ ldr r0, [pc, #44] @ 3e2744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e26e4 │ │ │ │ smlabteq r2, r8, r7, r6 │ │ │ │ - @ instruction: 0x009622fd │ │ │ │ + addseq r2, r6, sp, lsr #5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r2, r6, r8, ror #4 │ │ │ │ - rsbseq r1, pc, r0, asr #22 │ │ │ │ - addseq r2, r6, r8, asr #4 │ │ │ │ - rsbseq r1, pc, r0, lsr #22 │ │ │ │ + addseq r2, r6, r8, lsl r2 │ │ │ │ + ldrsheq r1, [pc], #-160 @ │ │ │ │ + @ instruction: 0x009621f8 │ │ │ │ + ldrsbeq r1, [pc], #-160 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3e27f8 │ │ │ │ ldr r2, [pc, #152] @ 3e27fc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366598,15 +366598,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e2800 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e27b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -366618,43 +366618,43 @@ │ │ │ │ ldr r1, [pc, #72] @ 3e2808 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009621fc │ │ │ │ - rsbseq r3, pc, r4, ror #28 │ │ │ │ - rsbseq r3, pc, r8, ror lr @ │ │ │ │ - rsbseq r3, pc, r4, ror #28 │ │ │ │ - rsbseq r3, pc, ip, asr #28 │ │ │ │ + addseq r2, r6, ip, lsr #3 │ │ │ │ + rsbseq r3, pc, r4, lsl lr @ │ │ │ │ + rsbseq r3, pc, r8, lsr #28 │ │ │ │ + rsbseq r3, pc, r4, lsl lr @ │ │ │ │ + ldrsheq r3, [pc], #-220 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e2888 │ │ │ │ ldr r2, [pc, #100] @ 3e288c │ │ │ │ ldr r1, [pc, #100] @ 3e2890 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mvn r3, #0 │ │ │ │ ldr ip, [pc, #64] @ 3e2894 │ │ │ │ ldr r1, [pc, #64] @ 3e2898 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ str ip, [r0, #996] @ 0x3e4 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ str r1, [r0, #1004] @ 0x3ec │ │ │ │ @@ -366663,28 +366663,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, r6, r4, lsr r1 │ │ │ │ - rsbseq r3, pc, r4, lsr #27 │ │ │ │ - ldrheq r3, [pc], #-216 @ │ │ │ │ + addseq r2, r6, r4, ror #1 │ │ │ │ + rsbseq r3, pc, r4, asr sp @ │ │ │ │ + rsbseq r3, pc, r8, ror #26 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ │ │ │ │ 003e289c : │ │ │ │ str r1, [r0, #924] @ 0x39c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e28b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq ip, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #304] @ 3e2a04 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ @@ -366776,30 +366776,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3e2a80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #52] @ 3e2a84 │ │ │ │ ldr ip, [pc, #52] @ 3e2a88 │ │ │ │ ldr r1, [pc, #52] @ 3e2a8c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a304 │ │ │ │ - addseq r1, r6, r8, lsr #31 │ │ │ │ - rsbseq r2, sp, ip, lsl #13 │ │ │ │ - ldrdeq r1, [r0], r0 │ │ │ │ + b 92a2b4 │ │ │ │ + addseq r1, r6, r8, asr pc │ │ │ │ + rsbseq r2, sp, ip, lsr r6 │ │ │ │ + addeq r1, r0, r0, lsl #15 │ │ │ │ ldrsbeq ip, [r0], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -366907,26 +366907,26 @@ │ │ │ │ beq 3e2ae4 │ │ │ │ b 3e2af8 │ │ │ │ ldr r1, [pc, #52] @ 3e2c78 │ │ │ │ ldr r0, [pc, #52] @ 3e2c7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e2af8 │ │ │ │ tsteq r2, r8, asr #6 │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ - umullseq r1, r6, r4, sp │ │ │ │ - rsbseq r9, lr, ip, lsl #4 │ │ │ │ + addseq r1, r6, r4, asr #26 │ │ │ │ + ldrheq r9, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #276] @ 3e2dac │ │ │ │ ldr r7, [pc, #276] @ 3e2db0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366935,81 +366935,81 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r9, [pc, #236] @ 3e2db8 │ │ │ │ ldr r8, [pc, #236] @ 3e2dbc │ │ │ │ add fp, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #192] @ 3e2dc0 │ │ │ │ ldr r1, [pc, #192] @ 3e2dc4 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #132] @ 3e2dc8 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r2, [pc, #108] @ 3e2dcc │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r1, r6, r0, asr #26 │ │ │ │ - rsbseq r3, pc, ip, asr #19 │ │ │ │ - @ instruction: 0x007f3998 │ │ │ │ - ldrsheq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r1, r0, r8, lsr r5 │ │ │ │ - rsbseq pc, sp, r4, asr sp @ │ │ │ │ - rsbseq pc, sp, r8, ror #26 │ │ │ │ - rsbseq r3, pc, ip, lsr r9 @ │ │ │ │ + @ instruction: 0x00961cf0 │ │ │ │ + rsbseq r3, pc, ip, ror r9 @ │ │ │ │ + rsbseq r3, pc, r8, asr #18 │ │ │ │ + rsbseq r2, sp, r4, lsr #7 │ │ │ │ + addeq r1, r0, r8, ror #9 │ │ │ │ + rsbseq pc, sp, r4, lsl #26 │ │ │ │ + rsbseq pc, sp, r8, lsl sp @ │ │ │ │ + rsbseq r3, pc, ip, ror #17 │ │ │ │ ldrheq ip, [r0], #92 @ 0x5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e2e6c │ │ │ │ ldr r2, [pc, #132] @ 3e2e70 │ │ │ │ @@ -367017,15 +367017,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ and r1, r4, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 3e28bc │ │ │ │ @@ -367042,17 +367042,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r6, ip, ror #23 │ │ │ │ - rsbseq r3, pc, r4, asr r8 @ │ │ │ │ - rsbseq r3, pc, r4, ror r8 @ │ │ │ │ + umullseq r1, r6, ip, fp │ │ │ │ + rsbseq r3, pc, r4, lsl #16 │ │ │ │ + rsbseq r3, pc, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ 3e2f58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367060,64 +367060,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e2f5c │ │ │ │ ldr r1, [pc, #184] @ 3e2f60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #164] @ 3e2f64 │ │ │ │ ldr r3, [pc, #164] @ 3e2f68 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e2f6c │ │ │ │ ldr r7, [pc, #156] @ 3e2f70 │ │ │ │ ldr r6, [pc, #156] @ 3e2f74 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #104] @ 3e2f78 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r1, r6, r8, asr #22 │ │ │ │ - rsbseq r3, pc, r8, lsr #15 │ │ │ │ - rsbseq r3, pc, r4, asr #15 │ │ │ │ + @ instruction: 0x00961af8 │ │ │ │ + rsbseq r3, pc, r8, asr r7 @ │ │ │ │ + rsbseq r3, pc, r4, ror r7 @ │ │ │ │ tsteq r2, r4, lsr pc │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - rsbseq r3, pc, r4, lsr #15 │ │ │ │ - ldrheq r3, [pc], #-124 @ │ │ │ │ - rsbseq r3, pc, r4, lsr #15 │ │ │ │ - @ instruction: 0x007f379c │ │ │ │ + rsbseq r3, pc, r4, asr r7 @ │ │ │ │ + rsbseq r3, pc, ip, ror #14 │ │ │ │ + rsbseq r3, pc, r4, asr r7 @ │ │ │ │ + rsbseq r3, pc, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367183,15 +367183,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3e332c │ │ │ │ ldr r0, [pc, #672] @ 3e3330 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r9, [r5, #1056] @ 0x420 │ │ │ │ add r6, r5, #1024 @ 0x400 │ │ │ │ add r8, r5, #1040 @ 0x410 │ │ │ │ bic r9, r7, r9 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ tst r9, r4 │ │ │ │ @@ -367321,78 +367321,78 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e301c │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e3228 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e30d0 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e31c8 │ │ │ │ tsteq r2, r4, asr lr │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r1, r6, ip, asr #18 │ │ │ │ - rsbseq r8, lr, r0, asr #27 │ │ │ │ + @ instruction: 0x009618fc │ │ │ │ + rsbseq r8, lr, r0, ror sp │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r1, r6, ip, asr r8 │ │ │ │ + addseq r1, r6, ip, lsl #16 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 3e3350 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq ip, r0, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3e33bc │ │ │ │ ldr r2, [pc, #80] @ 3e33c0 │ │ │ │ ldr r1, [pc, #80] @ 3e33c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #52] @ 3e33c8 │ │ │ │ ldr ip, [pc, #52] @ 3e33cc │ │ │ │ ldr r1, [pc, #52] @ 3e33d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a304 │ │ │ │ - addseq r1, r6, r8, lsl #14 │ │ │ │ - rsbseq r1, sp, r8, asr #26 │ │ │ │ - addeq r0, r0, ip, lsl #29 │ │ │ │ + b 92a2b4 │ │ │ │ + @ instruction: 0x009616b8 │ │ │ │ + ldrsheq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r0, r0, ip, lsr lr │ │ │ │ rscseq ip, r0, r8, lsr #32 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -367446,15 +367446,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 3e36d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3454 │ │ │ │ cmp ip, #241 @ 0xf1 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3484 │ │ │ │ cmp ip, #228 @ 0xe4 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3548 │ │ │ │ @@ -367479,15 +367479,15 @@ │ │ │ │ ldr r0, [pc, #444] @ 3e36e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3454 │ │ │ │ ldr r1, [pc, #412] @ 3e36ec │ │ │ │ subs lr, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, lr │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3484 │ │ │ │ bic ip, ip, #3 │ │ │ │ @@ -367574,32 +367574,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3454 │ │ │ │ strdeq r5, [r2, -ip] │ │ │ │ mrsne r1, (UNDEF: 1) │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009615d8 │ │ │ │ - rsbseq r3, pc, r4, lsr r2 @ │ │ │ │ - rsbseq r3, pc, r8, asr #5 │ │ │ │ + addseq r1, r6, r8, lsl #11 │ │ │ │ + rsbseq r3, pc, r4, ror #3 │ │ │ │ + rsbseq r3, pc, r8, ror r2 @ │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r1, r6, r4, asr r5 │ │ │ │ - ldrheq r3, [pc], #-16 @ │ │ │ │ - rsbseq r3, pc, r0, lsr #4 │ │ │ │ + addseq r1, r6, r4, lsl #10 │ │ │ │ + rsbseq r3, pc, r0, ror #2 │ │ │ │ + ldrsbeq r3, [pc], #-16 @ │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - addseq r1, r6, r4, lsl r4 │ │ │ │ - @ instruction: 0x009613dc │ │ │ │ - rsbseq r3, pc, r0, asr #32 │ │ │ │ - rsbseq r3, pc, r4, lsr r0 @ │ │ │ │ + addseq r1, r6, r4, asr #7 │ │ │ │ + addseq r1, r6, ip, lsl #7 │ │ │ │ + ldrsheq r2, [pc], #-240 @ │ │ │ │ + rsbseq r2, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #280] @ 3e3834 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -367607,100 +367607,100 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #264] @ 3e3838 │ │ │ │ ldr r1, [pc, #264] @ 3e383c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #244] @ 3e3840 │ │ │ │ ldr r7, [pc, #244] @ 3e3844 │ │ │ │ add sl, r5, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #200] @ 3e3848 │ │ │ │ ldr r1, [pc, #200] @ 3e384c │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #136] @ 3e3850 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r2, [pc, #112] @ 3e3854 │ │ │ │ ldr r3, [pc, #112] @ 3e3858 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38158c │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r1, r6, r0, ror #6 │ │ │ │ - rsbseq r3, pc, r0, rrx │ │ │ │ - rsbseq r2, pc, r4, lsr #31 │ │ │ │ - rsbseq r1, sp, r4, ror r9 │ │ │ │ - @ instruction: 0x00800ab8 │ │ │ │ - ldrsbeq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq pc, sp, r8, ror #5 │ │ │ │ - ldrheq r2, [pc], #-232 @ │ │ │ │ + addseq r1, r6, r0, lsl r3 │ │ │ │ + rsbseq r3, pc, r0, lsl r0 @ │ │ │ │ + rsbseq r2, pc, r4, asr pc @ │ │ │ │ + rsbseq r1, sp, r4, lsr #18 │ │ │ │ + addeq r0, r0, r8, ror #20 │ │ │ │ + rsbseq pc, sp, r4, lsl #5 │ │ │ │ + @ instruction: 0x007df298 │ │ │ │ + rsbseq r2, pc, r8, ror #28 │ │ │ │ ldrsbeq fp, [r0], #176 @ 0xb0 @ │ │ │ │ - rsbseq r2, pc, ip, asr #31 │ │ │ │ + rsbseq r2, pc, ip, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3e3924 │ │ │ │ ldr r2, [pc, #176] @ 3e3928 │ │ │ │ ldr r1, [pc, #176] @ 3e392c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r5, r0, #996 @ 0x3e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -367728,17 +367728,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r6, r4, lsl #4 │ │ │ │ - rsbseq r2, pc, r4, lsl #30 │ │ │ │ - rsbseq r2, pc, ip, asr #28 │ │ │ │ + @ instruction: 0x009611b4 │ │ │ │ + ldrheq r2, [pc], #-228 @ │ │ │ │ + ldrsheq r2, [pc], #-220 @ │ │ │ │ bge fee38e8c <__bss_end__@@Base+0xfd91af74> │ │ │ │ adcge sl, sl, sl, lsr #21 │ │ │ │ adcpl sl, sl, sl, asr r9 │ │ │ │ andeq r5, r5, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -367750,64 +367750,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e3a24 │ │ │ │ ldr r1, [pc, #184] @ 3e3a28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #164] @ 3e3a2c │ │ │ │ ldr r3, [pc, #164] @ 3e3a30 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e3a34 │ │ │ │ ldr r7, [pc, #156] @ 3e3a38 │ │ │ │ ldr r6, [pc, #156] @ 3e3a3c │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #104] @ 3e3a40 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 9351d4 │ │ │ │ + bl 935184 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r1, r6, r4, lsr #2 │ │ │ │ - rsbseq r2, pc, r4, lsr #28 │ │ │ │ - rsbseq r2, pc, r8, ror #26 │ │ │ │ + ldrsbeq r1, [r6], r4 │ │ │ │ + ldrsbeq r2, [pc], #-212 @ │ │ │ │ + rsbseq r2, pc, r8, lsl sp @ │ │ │ │ tsteq r2, ip, ror #8 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ - ldrsbeq r2, [pc], #-204 @ │ │ │ │ - ldrsheq r2, [pc], #-196 @ │ │ │ │ - ldrsbeq r2, [pc], #-204 @ │ │ │ │ - ldrsbeq r2, [pc], #-196 @ │ │ │ │ + rsbseq r2, pc, ip, lsl #25 │ │ │ │ + rsbseq r2, pc, r4, lsr #25 │ │ │ │ + rsbseq r2, pc, ip, lsl #25 │ │ │ │ + rsbseq r2, pc, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #69 @ 0x45 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367868,15 +367868,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r1, [pc, #976] @ 3e3f30 │ │ │ │ subs r0, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, r0 │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3aa0 │ │ │ │ bic ip, ip, #3 │ │ │ │ add r4, r4, ip │ │ │ │ @@ -367907,15 +367907,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r5, lr} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3ab4 │ │ │ │ ldr r9, [r4, #1060] @ 0x424 │ │ │ │ add r6, r4, #1024 @ 0x400 │ │ │ │ add r8, r4, #1040 @ 0x410 │ │ │ │ and r9, r9, r5 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ @@ -368080,65 +368080,65 @@ │ │ │ │ tst r1, #1 │ │ │ │ bne 3e3b14 │ │ │ │ b 3e3aa0 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e3cf4 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e3c28 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e3d58 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e3c8c │ │ │ │ ldr r2, [pc, #80] @ 3e3f54 │ │ │ │ ldr r1, [pc, #80] @ 3e3f58 │ │ │ │ ldr r0, [pc, #80] @ 3e3f5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e3b40 │ │ │ │ smlabbeq r2, ip, r3, r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r8, asr #30 │ │ │ │ - rsbseq r2, pc, r4, lsr #23 │ │ │ │ - rsbseq r2, pc, r4, lsl ip @ │ │ │ │ + @ instruction: 0x00960ef8 │ │ │ │ + rsbseq r2, pc, r4, asr fp @ │ │ │ │ + rsbseq r2, pc, r4, asr #23 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - @ instruction: 0x00960eb9 │ │ │ │ - addseq r0, r6, ip, lsr #29 │ │ │ │ - rsbseq r2, pc, r8, lsl #22 │ │ │ │ - rsbseq r2, pc, ip, ror #23 │ │ │ │ + addseq r0, r6, r9, ror #28 │ │ │ │ + addseq r0, r6, ip, asr lr │ │ │ │ + ldrheq r2, [pc], #-168 @ │ │ │ │ + @ instruction: 0x007f2b9c │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addseq r0, r6, r4, ror fp │ │ │ │ - ldrsbeq r2, [pc], #-112 @ │ │ │ │ - rsbseq r2, pc, r4, ror #16 │ │ │ │ + addseq r0, r6, r4, lsr #22 │ │ │ │ + rsbseq r2, pc, r0, lsl #15 │ │ │ │ + rsbseq r2, pc, r4, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 3e3f70 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ ldrsheq fp, [r0], #64 @ 0x40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #456] @ 3e4154 │ │ │ │ ldr r1, [pc, #456] @ 3e4158 │ │ │ │ @@ -368228,51 +368228,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e4178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3fcc │ │ │ │ ldr r1, [pc, #88] @ 3e417c │ │ │ │ ldr r0, [pc, #88] @ 3e4180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3fec │ │ │ │ ldr r0, [pc, #64] @ 3e4184 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e3fcc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #28 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ strdeq r4, [r2, -ip] │ │ │ │ - @ instruction: 0x00960ab4 │ │ │ │ + addseq r0, r6, r4, ror #20 │ │ │ │ andeq r5, r0, r4, asr r4 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r2, pc, ip, lsl r7 @ │ │ │ │ - addseq r0, r6, r8, asr #20 │ │ │ │ - rsbseq pc, sp, r8, lsr r6 @ │ │ │ │ - rsbseq r2, pc, r0, lsr #14 │ │ │ │ + rsbseq r2, pc, ip, asr #13 │ │ │ │ + @ instruction: 0x009609f8 │ │ │ │ + rsbseq pc, sp, r8, ror #11 │ │ │ │ + ldrsbeq r2, [pc], #-96 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3e4250 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -368280,31 +368280,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3e4254 │ │ │ │ ldr r1, [pc, #160] @ 3e4258 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #140] @ 3e425c │ │ │ │ ldr r1, [pc, #140] @ 3e4260 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #108] @ 3e4264 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #88] @ 3e4268 │ │ │ │ ldr r1, [pc, #88] @ 3e426c │ │ │ │ ldr r2, [pc, #88] @ 3e4270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -368315,28 +368315,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, r6, ip, asr #19 │ │ │ │ - rsbseq r0, sp, r0, lsl pc │ │ │ │ - addeq r0, r0, r0, asr r0 │ │ │ │ - rsbseq r0, sp, r4, lsl #30 │ │ │ │ - rsbseq r0, sp, ip, lsl pc │ │ │ │ + addseq r0, r6, ip, ror r9 │ │ │ │ + rsbseq r0, sp, r0, asr #29 │ │ │ │ + addeq r0, r0, r0 │ │ │ │ + ldrheq r0, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r0, sp, ip, asr #29 │ │ │ │ ldrheq r8, [lr], #216 @ 0xd8 @ │ │ │ │ rscseq fp, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ - b b55414 │ │ │ │ + b b553c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ 3e4444 │ │ │ │ ldr r7, [pc, #420] @ 3e4448 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368345,15 +368345,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #380] @ 3e4450 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ @@ -368362,109 +368362,109 @@ │ │ │ │ ldr r7, [pc, #352] @ 3e4458 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r2, [pc, #324] @ 3e445c │ │ │ │ ldr r1, [pc, #324] @ 3e4460 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #984 @ 0x3d8 │ │ │ │ mov r2, #16 │ │ │ │ bl 36ca4c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #224] @ 3e4464 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c89c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #188] @ 3e4468 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 92df10 │ │ │ │ + bl 92dec0 │ │ │ │ ldr ip, [pc, #164] @ 3e446c │ │ │ │ ldr r3, [pc, #164] @ 3e4470 │ │ │ │ ldr r2, [pc, #164] @ 3e4474 │ │ │ │ ldr r1, [pc, #164] @ 3e4478 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, r4, #972 @ 0x3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ ldr r3, [pc, #120] @ 3e447c │ │ │ │ ldr r2, [pc, #120] @ 3e4480 │ │ │ │ ldr r1, [pc, #120] @ 3e4484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r0, r6, ip, asr #17 │ │ │ │ - rsbseq r2, pc, r8, lsl #12 │ │ │ │ - ldrsbeq r2, [pc], #-84 @ │ │ │ │ + addseq r0, r6, ip, ror r8 │ │ │ │ + ldrheq r2, [pc], #-88 @ │ │ │ │ + rsbseq r2, pc, r4, lsl #11 │ │ │ │ rscseq fp, r0, r0, lsl #3 │ │ │ │ - ldrsbeq r0, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq pc, pc, r4, lsl pc @ │ │ │ │ - rsbseq lr, sp, ip, lsr r7 │ │ │ │ - rsbseq lr, sp, r8, asr #14 │ │ │ │ + rsbseq r0, sp, r0, lsl #27 │ │ │ │ + rsbseq pc, pc, r4, asr #29 │ │ │ │ + rsbseq lr, sp, ip, ror #13 │ │ │ │ + ldrsheq lr, [sp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r6, lr, r4, ror #13 │ │ │ │ + @ instruction: 0x007e6694 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsbseq r2, pc, r8, ror #9 │ │ │ │ - rsbseq r2, pc, ip, ror #9 │ │ │ │ + @ instruction: 0x007f2498 │ │ │ │ + @ instruction: 0x007f249c │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq r3, sp, r8, asr r2 │ │ │ │ - ldrsbeq r2, [pc], #-64 @ │ │ │ │ + rsbseq r3, sp, r8, lsl #4 │ │ │ │ + rsbseq r2, pc, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ 3e4520 │ │ │ │ ldr r2, [pc, #128] @ 3e4524 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368472,15 +368472,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3e4528 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e44f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -368493,21 +368493,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 3e4530 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #40] @ 3e4534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3e44d8 │ │ │ │ - addseq r0, r6, ip, asr #13 │ │ │ │ - ldrsbeq r2, [pc], #-56 @ │ │ │ │ - ldrsheq r2, [pc], #-56 @ │ │ │ │ - rsbseq r2, pc, ip, lsl #8 │ │ │ │ - rsbseq r2, pc, r8, ror #7 │ │ │ │ + addseq r0, r6, ip, ror r6 │ │ │ │ + rsbseq r2, pc, r8, lsl #7 │ │ │ │ + rsbseq r2, pc, r8, lsr #7 │ │ │ │ + ldrheq r2, [pc], #-60 @ │ │ │ │ + @ instruction: 0x007f2398 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #216] @ 3e4628 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -368525,30 +368525,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq ip, #0 │ │ │ │ beq 3e45c0 │ │ │ │ add r1, pc, #104 @ 0x68 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3c78 │ │ │ │ + bl bb3c28 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b555cc │ │ │ │ + bl b5557c │ │ │ │ ldr r2, [pc, #92] @ 3e463c │ │ │ │ ldr r3, [pc, #76] @ 3e4630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368561,19 +368561,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea96e2c <__bss_end__@@Base+0xfd578f14> │ │ │ │ - addseq r0, r6, ip, lsl r6 │ │ │ │ + addseq r0, r6, ip, asr #11 │ │ │ │ @ instruction: 0x01024890 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r2, pc, r8, lsr r3 @ │ │ │ │ - rsbseq r2, pc, r0, lsl r3 @ │ │ │ │ + rsbseq r2, pc, r8, ror #5 │ │ │ │ + rsbseq r2, pc, r0, asr #5 │ │ │ │ tsteq r2, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #184] @ 3e4710 │ │ │ │ mov r4, #0 │ │ │ │ @@ -368610,26 +368610,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e4670 │ │ │ │ ldr r0, [pc, #52] @ 3e4718 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3e467c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ smlabbeq r2, ip, r7, r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq r2, pc, ip, asr #4 │ │ │ │ + ldrsheq r2, [pc], #-28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #716] @ 3e4a00 │ │ │ │ ldr r3, [pc, #716] @ 3e4a04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368721,15 +368721,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble 3e485c │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r4, #16 │ │ │ │ add r8, r8, #4 │ │ │ │ bne 3e4870 │ │ │ │ ldr r2, [pc, #336] @ 3e4a10 │ │ │ │ ldr r3, [pc, #320] @ 3e4a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -368759,15 +368759,15 @@ │ │ │ │ bne 3e48f8 │ │ │ │ lsl r2, r2, r3 │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r6, r6, r2 │ │ │ │ b 3e47a8 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3e4860 │ │ │ │ cmp r1, #2 │ │ │ │ orreq r5, r5, r2 │ │ │ │ biceq r6, r6, r2 │ │ │ │ b 3e47a8 │ │ │ │ ldr r3, [pc, #180] @ 3e4a14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -368788,58 +368788,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e484c │ │ │ │ ldr r0, [pc, #60] @ 3e4a24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e484c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, r0, r6, r4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01024690 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsr r5 │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, pc, r0, lsl #31 │ │ │ │ - rsbseq r1, pc, ip, lsr #31 │ │ │ │ + rsbseq r1, pc, r0, lsr pc @ │ │ │ │ + rsbseq r1, pc, ip, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3e4ab0 │ │ │ │ ldr r2, [pc, #112] @ 3e4ab4 │ │ │ │ ldr r1, [pc, #112] @ 3e4ab8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ str ip, [r0, #920] @ 0x398 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #968] @ 0x3c8 │ │ │ │ ldr r1, [pc, #56] @ 3e4abc │ │ │ │ @@ -368851,17 +368851,17 @@ │ │ │ │ str r2, [r0, #948] @ 0x3b4 │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r1, [r0, #972] @ 0x3cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e471c │ │ │ │ - addseq r0, r6, r8, lsr #2 │ │ │ │ - rsbseq r1, pc, ip, lsr lr @ │ │ │ │ - rsbseq r1, pc, ip, asr lr @ │ │ │ │ + ldrsbeq r0, [r6], r8 │ │ │ │ + rsbseq r1, pc, ip, ror #27 │ │ │ │ + rsbseq r1, pc, ip, lsl #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #412] @ 3e4c74 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -368879,25 +368879,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #22 │ │ │ │ strh r9, [sp, #22] │ │ │ │ ldr r6, [pc, #328] @ 3e4c88 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55414 │ │ │ │ + bl b553c4 │ │ │ │ cmp r0, r9 │ │ │ │ bne 3e4b98 │ │ │ │ ldr r2, [pc, #304] @ 3e4c8c │ │ │ │ ldr r3, [pc, #284] @ 3e4c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -368946,45 +368946,45 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e4ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4bc0 │ │ │ │ ldr r0, [pc, #72] @ 3e4ca4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4bc0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - umullseq r0, r6, r4, r0 │ │ │ │ + addseq r0, r6, r4, asr #32 │ │ │ │ tsteq r2, r4, lsl #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r1, pc, r0, lsr #27 │ │ │ │ - rsbseq r1, pc, r0, lsl #27 │ │ │ │ + rsbseq r1, pc, r0, asr sp @ │ │ │ │ + rsbseq r1, pc, r0, lsr sp @ │ │ │ │ @ instruction: 0x010242b8 │ │ │ │ @ instruction: 0x01024298 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, pc, r8, lsl #27 │ │ │ │ - rsbseq r1, pc, r4, asr #27 │ │ │ │ + rsbseq r1, pc, r8, lsr sp @ │ │ │ │ + rsbseq r1, pc, r4, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #972 @ 0x3cc │ │ │ │ ldrh r3, [r0] │ │ │ │ @@ -369038,42 +369038,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4d08 │ │ │ │ ldr r0, [pc, #60] @ 3e4e08 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4d08 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r2, r4, r0, r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, pc, r8, lsl ip @ │ │ │ │ - rsbseq r1, pc, r4, asr ip @ │ │ │ │ + rsbseq r1, pc, r8, asr #23 │ │ │ │ + rsbseq r1, pc, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1248] @ 3e5304 │ │ │ │ ldr r1, [pc, #1248] @ 3e5308 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -369286,15 +369286,15 @@ │ │ │ │ ldr r1, [pc, #476] @ 3e5344 │ │ │ │ ldr r0, [pc, #476] @ 3e5348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r1, [pc, #452] @ 3e534c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e4e6c │ │ │ │ ldr r1, [pc, #376] @ 3e5314 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -369310,26 +369310,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3e5354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4e6c │ │ │ │ ldr r2, [pc, #320] @ 3e5358 │ │ │ │ ldr r3, [pc, #236] @ 3e5308 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -369341,92 +369341,92 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #256] @ 3e5364 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4e6c │ │ │ │ ldr r1, [pc, #232] @ 3e5368 │ │ │ │ ldr r0, [pc, #232] @ 3e536c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4fa4 │ │ │ │ ldr r1, [pc, #212] @ 3e5370 │ │ │ │ ldr r0, [pc, #212] @ 3e5374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e50b4 │ │ │ │ ldr r1, [pc, #192] @ 3e5378 │ │ │ │ ldr r0, [pc, #192] @ 3e537c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4f88 │ │ │ │ ldr r1, [pc, #172] @ 3e5380 │ │ │ │ ldr r0, [pc, #172] @ 3e5384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4f6c │ │ │ │ ldr r1, [pc, #152] @ 3e5388 │ │ │ │ ldr r0, [pc, #152] @ 3e538c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e4f00 │ │ │ │ ldrdeq r3, [r2, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01023fb0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r2, r0, ror #30 │ │ │ │ - addseq pc, r5, r2, asr #24 │ │ │ │ + @ instruction: 0x0095fbf2 │ │ │ │ smlabteq r2, r8, lr, r3 │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ strdeq r3, [r2, -r4] │ │ │ │ @ instruction: 0x01023db0 │ │ │ │ - addseq pc, r5, r4, lsl #22 │ │ │ │ - rsbseq r1, pc, r4, asr #22 │ │ │ │ + @ instruction: 0x0095fab4 │ │ │ │ + ldrsheq r1, [pc], #-164 @ │ │ │ │ tsteq r2, r8, ror sp │ │ │ │ tsteq r2, ip, lsl sp │ │ │ │ @ instruction: 0x01023cb0 │ │ │ │ - addseq pc, r5, r4, lsl #20 │ │ │ │ - rsbseq r1, pc, r4, ror r9 @ │ │ │ │ + @ instruction: 0x0095f9b4 │ │ │ │ + rsbseq r1, pc, r4, lsr #18 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, pc, r0, ror #16 │ │ │ │ + rsbseq r1, pc, r0, lsl r8 @ │ │ │ │ ldrdeq r3, [r2, -ip] │ │ │ │ - addseq pc, r5, r0, lsr r9 @ │ │ │ │ - rsbseq lr, sp, r0, lsr #10 │ │ │ │ - rsbseq r1, pc, r4, asr #16 │ │ │ │ - addseq pc, r5, ip, ror #17 │ │ │ │ - rsbseq r1, pc, r8, asr #18 │ │ │ │ - @ instruction: 0x0095f8d0 │ │ │ │ - rsbseq r1, pc, ip, lsr #17 │ │ │ │ - @ instruction: 0x0095f8b4 │ │ │ │ - rsbseq r1, pc, r8, asr #18 │ │ │ │ - umullseq pc, r5, r8, r8 @ │ │ │ │ - rsbseq r1, pc, ip, lsr #18 │ │ │ │ - addseq pc, r5, ip, ror r8 @ │ │ │ │ - rsbseq r1, pc, ip, lsr r9 @ │ │ │ │ + addseq pc, r5, r0, ror #17 │ │ │ │ + ldrsbeq lr, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r1, [pc], #-116 @ │ │ │ │ + umullseq pc, r5, ip, r8 @ │ │ │ │ + ldrsheq r1, [pc], #-136 @ │ │ │ │ + addseq pc, r5, r0, lsl #17 │ │ │ │ + rsbseq r1, pc, ip, asr r8 @ │ │ │ │ + addseq pc, r5, r4, ror #16 │ │ │ │ + ldrsheq r1, [pc], #-136 @ │ │ │ │ + addseq pc, r5, r8, asr #16 │ │ │ │ + ldrsbeq r1, [pc], #-140 @ │ │ │ │ + addseq pc, r5, ip, lsr #16 │ │ │ │ + rsbseq r1, pc, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #608] @ 3e560c │ │ │ │ ldr r3, [pc, #608] @ 3e5610 │ │ │ │ @@ -369544,97 +369544,97 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3e5630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e5448 │ │ │ │ ldr r2, [pc, #120] @ 3e5634 │ │ │ │ ldr r3, [pc, #80] @ 3e5610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e5604 │ │ │ │ ldr r0, [pc, #88] @ 3e5638 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #72] @ 3e563c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e5448 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27ffcc │ │ │ │ tsteq r2, r8, asr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r4, lsr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r2, r4, r9, r3 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, pc, r8, lsr #8 │ │ │ │ + ldrsbeq r1, [pc], #-56 @ │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ - rsbseq r1, pc, r4, asr r3 @ │ │ │ │ - rsbseq r1, pc, ip, lsr #8 │ │ │ │ + rsbseq r1, pc, r4, lsl #6 │ │ │ │ + ldrsbeq r1, [pc], #-60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3e5694 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ smlalseq r9, r0, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ 3e5738 │ │ │ │ ldr r2, [pc, #136] @ 3e573c │ │ │ │ ldr r1, [pc, #136] @ 3e5740 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r2, #7 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #84] @ 3e5744 │ │ │ │ @@ -369653,17 +369653,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - umullseq pc, r5, r8, r5 @ │ │ │ │ - rsbseq r1, pc, r8, lsr #12 │ │ │ │ - rsbseq r1, pc, r4, asr #12 │ │ │ │ + addseq pc, r5, r8, asr #10 │ │ │ │ + ldrsbeq r1, [pc], #-88 @ │ │ │ │ + ldrsheq r1, [pc], #-84 @ │ │ │ │ rscseq r9, r0, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3e57e0 │ │ │ │ ldr r2, [pc, #128] @ 3e57e4 │ │ │ │ @@ -369672,22 +369672,22 @@ │ │ │ │ add ip, ip, #1200 @ 0x4b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3e57ec │ │ │ │ ldr r1, [pc, #92] @ 3e57f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #72] @ 3e57f4 │ │ │ │ ldr r2, [pc, #72] @ 3e57f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -369695,35 +369695,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0095f4f0 │ │ │ │ - rsbseq pc, ip, r0, asr r9 @ │ │ │ │ - @ instruction: 0x007fea90 │ │ │ │ + addseq pc, r5, r0, lsr #9 │ │ │ │ + rsbseq pc, ip, r0, lsl #18 │ │ │ │ + rsbseq lr, pc, r0, asr #20 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq r9, r0, r4, asr #26 │ │ │ │ - rsbseq r1, pc, r4, ror #10 │ │ │ │ + rsbseq r1, pc, r4, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e5898 │ │ │ │ ldr r2, [pc, #132] @ 3e589c │ │ │ │ ldr r1, [pc, #132] @ 3e58a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #104] @ 3e58a4 │ │ │ │ ldr r2, [pc, #104] @ 3e58a8 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #7 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ @@ -369741,17 +369741,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r5, r4, lsr r4 @ │ │ │ │ - rsbseq r1, pc, r4, asr #9 │ │ │ │ - rsbseq r1, pc, r0, ror #9 │ │ │ │ + addseq pc, r5, r4, ror #7 │ │ │ │ + rsbseq r1, pc, r4, ror r4 @ │ │ │ │ + @ instruction: 0x007f1490 │ │ │ │ rscseq r9, r0, ip, lsr #25 │ │ │ │ tsteq r3, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5954 │ │ │ │ @@ -369759,15 +369759,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e595c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #116] @ 3e5960 │ │ │ │ ldr r3, [pc, #116] @ 3e5964 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ mov r1, #151 @ 0x97 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369788,17 +369788,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r5, r4, lsl #7 │ │ │ │ - rsbseq r1, pc, r4, lsl r4 @ │ │ │ │ - rsbseq r1, pc, r0, lsr r4 @ │ │ │ │ + addseq pc, r5, r4, lsr r3 @ │ │ │ │ + rsbseq r1, pc, r4, asr #7 │ │ │ │ + rsbseq r1, pc, r0, ror #7 │ │ │ │ smlabteq r3, r8, r5, r5 │ │ │ │ ldrsheq r9, [r0], #180 @ 0xb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e5a14 │ │ │ │ @@ -369806,15 +369806,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3e5a1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #120] @ 3e5a20 │ │ │ │ ldr r3, [pc, #120] @ 3e5a24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r2, #384 @ 0x180 │ │ │ │ add r2, r3, #364 @ 0x16c │ │ │ │ mov r3, #2 │ │ │ │ @@ -369836,17 +369836,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r5, r8, asr #5 │ │ │ │ - rsbseq r1, pc, r8, asr r3 @ │ │ │ │ - rsbseq r1, pc, r4, ror r3 @ │ │ │ │ + addseq pc, r5, r8, ror r2 @ │ │ │ │ + rsbseq r1, pc, r8, lsl #6 │ │ │ │ + rsbseq r1, pc, r4, lsr #6 │ │ │ │ tsteq r3, ip, lsl #10 │ │ │ │ rscseq r9, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5ad0 │ │ │ │ @@ -369854,15 +369854,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e5ad8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #116] @ 3e5adc │ │ │ │ ldr r3, [pc, #116] @ 3e5ae0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #576 @ 0x240 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369883,17 +369883,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r5, r8, lsl #4 │ │ │ │ - @ instruction: 0x007f1298 │ │ │ │ - ldrheq r1, [pc], #-36 @ │ │ │ │ + @ instruction: 0x0095f1b8 │ │ │ │ + rsbseq r1, pc, r8, asr #4 │ │ │ │ + rsbseq r1, pc, r4, ror #4 │ │ │ │ tsteq r3, ip, asr #8 │ │ │ │ rscseq r9, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3e5b88 │ │ │ │ @@ -369901,15 +369901,15 @@ │ │ │ │ ldr r1, [pc, #140] @ 3e5b90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #228 @ 0xe4 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #88] @ 3e5b94 │ │ │ │ @@ -369929,17 +369929,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq pc, r5, ip, asr #2 │ │ │ │ - ldrsbeq r1, [pc], #-28 @ │ │ │ │ - ldrsheq r1, [pc], #-24 @ │ │ │ │ + ldrsheq pc, [r5], ip @ │ │ │ │ + rsbseq r1, pc, ip, lsl #3 │ │ │ │ + rsbseq r1, pc, r8, lsr #3 │ │ │ │ ldrheq r9, [r0], #148 @ 0x94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3e5bf4 │ │ │ │ ldr r2, [pc, #68] @ 3e5bf8 │ │ │ │ @@ -369948,25 +369948,25 @@ │ │ │ │ add ip, ip, #2368 @ 0x940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ add r0, r0, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ec2c │ │ │ │ - addseq pc, r5, r0, lsr #1 │ │ │ │ - rsbseq r1, pc, r4, lsr #2 │ │ │ │ - rsbseq r1, pc, r0, asr #2 │ │ │ │ + addseq pc, r5, r0, asr r0 @ │ │ │ │ + ldrsbeq r1, [pc], #-4 @ │ │ │ │ + ldrsheq r1, [pc], #-0 @ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov r4, #255 @ 0xff │ │ │ │ lsr r3, r5, ip │ │ │ │ @@ -369990,26 +369990,26 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #212] @ 3e5d5c │ │ │ │ ldr r2, [pc, #212] @ 3e5d60 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #208] @ 3e5d64 │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr sl, [r0, #760] @ 0x2f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3e5d14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e428 │ │ │ │ ldr r8, [r4, #752] @ 0x2f0 │ │ │ │ @@ -370046,17 +370046,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r5, r8, asr #31 │ │ │ │ - rsbseq r1, pc, r0, asr r0 @ │ │ │ │ - rsbseq r1, pc, r8, rrx │ │ │ │ + addseq lr, r5, r8, ror pc │ │ │ │ + rsbseq r1, pc, r0 │ │ │ │ + rsbseq r1, pc, r8, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #436] @ 3e5f38 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370080,15 +370080,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #23] │ │ │ │ mov r3, #17 │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #352] @ 3e5f50 │ │ │ │ str r9, [sp, #28] │ │ │ │ add r8, sp, #32 │ │ │ │ add r9, sp, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ @@ -370123,15 +370123,15 @@ │ │ │ │ str ip, [sp, #24] │ │ │ │ add r2, sp, #23 │ │ │ │ movne ip, r4 │ │ │ │ moveq ip, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [sp, #23] │ │ │ │ - bl b561d0 │ │ │ │ + bl b56180 │ │ │ │ ldr r2, [pc, #188] @ 3e5f58 │ │ │ │ ldr r3, [pc, #156] @ 3e5f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370149,45 +370149,45 @@ │ │ │ │ add r3, sl, #2416 @ 0x970 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 3e5f64 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3e5e94 │ │ │ │ ldr r3, [pc, #96] @ 3e5f68 │ │ │ │ ldr ip, [pc, #96] @ 3e5f6c │ │ │ │ ldr r1, [pc, #96] @ 3e5f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #84] @ 3e5f74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r8} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3e5e94 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, rrx │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0095eeb0 │ │ │ │ - rsbseq r0, pc, ip, lsl pc @ │ │ │ │ - rsbseq r0, pc, r8, lsr pc @ │ │ │ │ - rsbseq r0, pc, r4, lsr pc @ │ │ │ │ - rsbseq r0, pc, ip, lsl pc @ │ │ │ │ + addseq lr, r5, r0, ror #28 │ │ │ │ + rsbseq r0, pc, ip, asr #29 │ │ │ │ + rsbseq r0, pc, r8, ror #29 │ │ │ │ + rsbseq r0, pc, r4, ror #29 │ │ │ │ + rsbseq r0, pc, ip, asr #29 │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ - rsbseq pc, lr, r8, asr #16 │ │ │ │ - rsbseq r0, pc, r4, ror #28 │ │ │ │ + ldrsheq pc, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r3, asr #7 │ │ │ │ - addseq lr, r5, r4, asr #26 │ │ │ │ - rsbseq r0, pc, r8, asr lr @ │ │ │ │ - rsbseq r0, pc, r0, lsr lr @ │ │ │ │ + @ instruction: 0x0095ecf4 │ │ │ │ + rsbseq r0, pc, r8, lsl #28 │ │ │ │ + rsbseq r0, pc, r0, ror #27 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #316] @ 3e60cc │ │ │ │ ldr r6, [pc, #316] @ 3e60d0 │ │ │ │ @@ -370200,23 +370200,23 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r4, ip │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 9309b4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930964 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r4, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r9, [pc, #232] @ 3e60d8 │ │ │ │ ldr r3, [pc, #232] @ 3e60dc │ │ │ │ ldr r8, [pc, #232] @ 3e60e0 │ │ │ │ ldr fp, [pc, #232] @ 3e60e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -370247,15 +370247,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d0c0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3e603c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -370266,20 +370266,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r5, r0, asr #25 │ │ │ │ - rsbseq r0, pc, r8, asr #26 │ │ │ │ - rsbseq r0, pc, r4, ror #26 │ │ │ │ + addseq lr, r5, r0, ror ip │ │ │ │ + ldrsheq r0, [pc], #-200 @ │ │ │ │ + rsbseq r0, pc, r4, lsl sp @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - @ instruction: 0x007ec090 │ │ │ │ - rsbseq r0, pc, ip, ror sp @ │ │ │ │ + rsbseq ip, lr, r0, asr #32 │ │ │ │ + rsbseq r0, pc, ip, lsr #26 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #316] @ 3e623c │ │ │ │ ldr r7, [pc, #316] @ 3e6240 │ │ │ │ @@ -370291,37 +370291,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add ip, r4, #2432 @ 0x980 │ │ │ │ ldr r2, [pc, #264] @ 3e6248 │ │ │ │ ldr r1, [pc, #264] @ 3e624c │ │ │ │ add ip, ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, sl, #928 @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r1, sl, #924 @ 0x39c │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38148c │ │ │ │ ldr r3, [r9, #752] @ 0x2f0 │ │ │ │ add r2, r7, r7, lsl #1 │ │ │ │ @@ -370352,26 +370352,26 @@ │ │ │ │ add r7, sl, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38158c │ │ │ │ - addseq lr, r5, r0, asr fp │ │ │ │ - ldrsbeq r0, [pc], #-184 @ │ │ │ │ - ldrsheq r0, [pc], #-180 @ │ │ │ │ - rsbseq ip, sp, r0, lsl r9 │ │ │ │ - rsbseq ip, sp, r4, lsr #18 │ │ │ │ - ldrsheq r0, [pc], #-172 @ │ │ │ │ + addseq lr, r5, r0, lsl #22 │ │ │ │ + rsbseq r0, pc, r8, lsl #23 │ │ │ │ + rsbseq r0, pc, r4, lsr #23 │ │ │ │ + rsbseq ip, sp, r0, asr #17 │ │ │ │ + ldrsbeq ip, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r0, pc, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -370406,15 +370406,15 @@ │ │ │ │ orrne r2, r3, r2 │ │ │ │ biceq r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ str r2, [r5] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e642c │ │ │ │ lsl r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e6300 │ │ │ │ tst r8, r3 │ │ │ │ @@ -370488,15 +370488,15 @@ │ │ │ │ bne 3e630c │ │ │ │ ldr r1, [r9, #920] @ 0x398 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3e6408 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3e6408 │ │ │ │ bhi 3e6408 │ │ │ │ b 3e6300 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -370525,22 +370525,22 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #23] │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b561d0 │ │ │ │ + bl b56180 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3e6544 │ │ │ │ ldr r2, [pc, #384] @ 3e6688 │ │ │ │ ldr r3, [pc, #368] @ 3e667c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -370610,45 +370610,45 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #992 @ 0x3e0 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3e6500 │ │ │ │ ldr r3, [pc, #96] @ 3e669c │ │ │ │ ldr ip, [pc, #96] @ 3e66a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 3e66a4 │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [pc, #80] @ 3e66a8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3e6500 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq lr, r5, r0, asr #15 │ │ │ │ + addseq lr, r5, r0, ror r7 │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r0, pc, r8, lsr #16 │ │ │ │ - rsbseq r0, pc, r4, asr #16 │ │ │ │ + ldrsbeq r0, [pc], #-120 @ │ │ │ │ + ldrsheq r0, [pc], #-116 @ │ │ │ │ smlatteq r2, ip, r8, r2 │ │ │ │ - ldrsbeq r0, [pc], #-124 @ │ │ │ │ - rsbseq r0, pc, r8, asr #15 │ │ │ │ - rsbseq pc, lr, r4, lsl r1 @ │ │ │ │ - rsbseq r0, pc, r4, lsr r7 @ │ │ │ │ - addseq lr, r5, r4, lsl r6 │ │ │ │ - rsbseq r0, pc, r0, lsr #14 │ │ │ │ - ldrsheq r0, [pc], #-104 @ │ │ │ │ + rsbseq r0, pc, ip, lsl #15 │ │ │ │ + rsbseq r0, pc, r8, ror r7 @ │ │ │ │ + rsbseq pc, lr, r4, asr #1 │ │ │ │ + rsbseq r0, pc, r4, ror #13 │ │ │ │ + addseq lr, r5, r4, asr #11 │ │ │ │ + ldrsbeq r0, [pc], #-96 @ │ │ │ │ + rsbseq r0, pc, r8, lsr #13 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr fp, [pc, #1068] @ 3e6af0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -370668,28 +370668,28 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r6, fp, #2384 @ 0x950 │ │ │ │ add r6, r6, #8 │ │ │ │ lsr r4, r7, #2 │ │ │ │ orr r4, r4, r5, lsl #30 │ │ │ │ ldr r8, [pc, #980] @ 3e6b04 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #768] @ 0x300 │ │ │ │ cmp r4, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3e6884 │ │ │ │ cmp r4, #71 @ 0x47 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -370727,25 +370727,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3e6b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e689c │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ bcs 3e68e0 │ │ │ │ @@ -370758,15 +370758,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6898 │ │ │ │ ldr r0, [pc, #680] @ 3e6b1c │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6898 │ │ │ │ ldr r3, [pc, #644] @ 3e6b10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e6a9c │ │ │ │ mov r4, #0 │ │ │ │ @@ -370796,33 +370796,33 @@ │ │ │ │ ldr r0, [pc, #552] @ 3e6b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6898 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ sub r4, r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls 3e6994 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r4, r4, r4, lsl #3 │ │ │ │ add r4, r3, r4, lsl #3 │ │ │ │ ldr r4, [r4, #1992] @ 0x7c8 │ │ │ │ mov r6, #0 │ │ │ │ b 3e6794 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ lsr r2, r4, #5 │ │ │ │ sub r2, r2, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3e69c4 │ │ │ │ ldr r3, [pc, #404] @ 3e6b10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -370838,15 +370838,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6898 │ │ │ │ ldr r0, [pc, #380] @ 3e6b2c │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6898 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r4, [r3, #1968] @ 0x7b0 │ │ │ │ ldr r1, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -370900,48 +370900,48 @@ │ │ │ │ b 3e6794 │ │ │ │ ldr r0, [pc, #140] @ 3e6b30 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6898 │ │ │ │ ldr r0, [pc, #112] @ 3e6b34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e689c │ │ │ │ ldr r0, [pc, #88] @ 3e6b38 │ │ │ │ add r1, fp, #2496 @ 0x9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6988 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r5, ip, ror r5 │ │ │ │ + addseq lr, r5, ip, lsr #10 │ │ │ │ tsteq r2, r4, lsr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrsheq r0, [pc], #-92 @ │ │ │ │ - rsbseq r0, pc, r8, lsl r6 @ │ │ │ │ + rsbseq r0, pc, ip, lsr #11 │ │ │ │ + rsbseq r0, pc, r8, asr #11 │ │ │ │ smlabteq r2, r8, r6, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r0, pc, r0, lsr #12 │ │ │ │ - rsbseq r0, pc, ip, ror #10 │ │ │ │ - tsteq r2, r0, asr r5 │ │ │ │ - addseq lr, r5, r4, asr r3 │ │ │ │ + ldrsbeq r0, [pc], #-80 @ │ │ │ │ rsbseq r0, pc, ip, lsl r5 @ │ │ │ │ - rsbseq r0, pc, r0, lsl #8 │ │ │ │ - rsbseq r0, pc, r8, ror #5 │ │ │ │ - ldrheq r0, [pc], #-60 @ │ │ │ │ - rsbseq r0, pc, ip, lsl r3 @ │ │ │ │ + tsteq r2, r0, asr r5 │ │ │ │ + addseq lr, r5, r4, lsl #6 │ │ │ │ + rsbseq r0, pc, ip, asr #9 │ │ │ │ + ldrheq r0, [pc], #-48 @ │ │ │ │ + @ instruction: 0x007f0298 │ │ │ │ + rsbseq r0, pc, ip, ror #6 │ │ │ │ + rsbseq r0, pc, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r9, [pc, #988] @ 3e6f30 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #984] @ 3e6f34 │ │ │ │ @@ -370960,26 +370960,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #916] @ 3e6f44 │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ lsr ip, r7, #2 │ │ │ │ orr ip, ip, r4, lsl #30 │ │ │ │ subs r1, ip, #20 │ │ │ │ lsr r3, r4, #2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, #3 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ @@ -371053,15 +371053,15 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 3e6f60 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6df4 │ │ │ │ ldr r3, [pc, #536] @ 3e6f4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371071,15 +371071,15 @@ │ │ │ │ ldr r0, [pc, #540] @ 3e6f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6c58 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add sl, sl, r3, lsl #3 │ │ │ │ ldr r5, [sl, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #472] @ 3e6f54 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371104,25 +371104,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3e6f6c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6c5c │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldr r5, [r3, #1964] @ 0x7ac │ │ │ │ b 3e6d74 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ @@ -371173,47 +371173,47 @@ │ │ │ │ ldr r5, [r3, #1984] @ 0x7c0 │ │ │ │ b 3e6d74 │ │ │ │ ldr r0, [pc, #132] @ 3e6f70 │ │ │ │ add r1, r9, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6c58 │ │ │ │ ldr r0, [pc, #108] @ 3e6f74 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e6c5c │ │ │ │ ldr r0, [pc, #80] @ 3e6f78 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6f08 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r5, ip, ror #1 │ │ │ │ + umullseq lr, r5, ip, r0 │ │ │ │ @ instruction: 0x01022294 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r0, pc, ip, ror #2 │ │ │ │ - rsbseq r0, pc, r8, lsl #3 │ │ │ │ + rsbseq r0, pc, ip, lsl r1 @ │ │ │ │ + rsbseq r0, pc, r8, lsr r1 @ │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ - @ instruction: 0x0095dfdc │ │ │ │ + addseq sp, r5, ip, lsl #31 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x01022190 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r0, pc, r0, lsr #2 │ │ │ │ - addseq sp, r5, r8, lsl #30 │ │ │ │ ldrsbeq r0, [pc], #-0 @ │ │ │ │ - rsbseq r0, pc, r4, asr r0 @ │ │ │ │ - rsbseq pc, lr, r4, asr #31 │ │ │ │ - rsbseq pc, lr, ip, ror pc @ │ │ │ │ - rsbseq pc, lr, ip, asr pc @ │ │ │ │ + @ instruction: 0x0095deb8 │ │ │ │ + rsbseq r0, pc, r0, lsl #1 │ │ │ │ + rsbseq r0, pc, r4 │ │ │ │ + rsbseq pc, lr, r4, ror pc @ │ │ │ │ + rsbseq pc, lr, ip, lsr #30 │ │ │ │ + rsbseq pc, lr, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1636] @ 3e75fc │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -371235,26 +371235,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, r3, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ ldr r8, [pc, #1548] @ 3e7610 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #1516] @ 3e7614 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3e7234 │ │ │ │ ldr r3, [r6, #768] @ 0x300 │ │ │ │ @@ -371338,15 +371338,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2544 @ 0x9f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #1152] @ 3e7618 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e70e8 │ │ │ │ ldr r2, [pc, #1164] @ 3e7638 │ │ │ │ ldr r3, [pc, #1104] @ 3e7600 │ │ │ │ @@ -371402,41 +371402,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e7658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e7038 │ │ │ │ mov r0, fp │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #908] @ 3e765c │ │ │ │ ldr r2, [pc, #908] @ 3e7660 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r1, [pc, #900] @ 3e7664 │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ lsr r4, r4, #5 │ │ │ │ sub r4, r4, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3e7364 │ │ │ │ ldr r3, [pc, #772] @ 3e7618 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -371455,15 +371455,15 @@ │ │ │ │ ldr r0, [pc, #800] @ 3e766c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #2576 @ 0xa10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ rsb r6, r4, r4, lsl #3 │ │ │ │ lsl r6, r6, #3 │ │ │ │ add r5, fp, r6 │ │ │ │ ldr r1, [r5, #1972] @ 0x7b4 │ │ │ │ lsr r2, r9, #1 │ │ │ │ ldr r8, [r0, #752] @ 0x2f0 │ │ │ │ and sl, sl, #31 │ │ │ │ @@ -371610,59 +371610,59 @@ │ │ │ │ ldr r0, [pc, #188] @ 3e7674 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e7038 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #148] @ 3e7678 │ │ │ │ ldr r0, [pc, #148] @ 3e767c │ │ │ │ add r3, r3, #2608 @ 0xa30 │ │ │ │ ldr r2, [pc, #144] @ 3e7680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq sp, r5, ip, ip │ │ │ │ - rsbseq pc, lr, r4, lsl sp @ │ │ │ │ - rsbseq pc, lr, r8, lsr sp @ │ │ │ │ + addseq sp, r5, ip, asr #24 │ │ │ │ + rsbseq pc, lr, r4, asr #25 │ │ │ │ + rsbseq pc, lr, r8, ror #25 │ │ │ │ strdeq r1, [r2, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ - addseq sp, r5, r8, lsl #23 │ │ │ │ - rsbseq pc, lr, ip, ror #28 │ │ │ │ + addseq sp, r5, r8, lsr fp │ │ │ │ + rsbseq pc, lr, ip, lsl lr @ │ │ │ │ tsteq r2, r4, lsl #26 │ │ │ │ smlatbeq r2, ip, ip, r1 │ │ │ │ - addseq sp, r5, r4, ror #21 │ │ │ │ - rsbseq pc, lr, ip, lsl ip @ │ │ │ │ + umullseq sp, r5, r4, sl │ │ │ │ + rsbseq pc, lr, ip, asr #23 │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ - addseq sp, r5, r0, lsl #21 │ │ │ │ - rsbseq pc, lr, r4, lsr #27 │ │ │ │ + addseq sp, r5, r0, lsr sl │ │ │ │ + rsbseq pc, lr, r4, asr sp @ │ │ │ │ strdeq r1, [r2, -ip] │ │ │ │ - addseq sp, r5, r4, lsr sl │ │ │ │ - ldrheq pc, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + addseq sp, r5, r4, ror #19 │ │ │ │ + rsbseq pc, lr, ip, ror #22 │ │ │ │ andeq r6, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq pc, lr, ip, lsl ip @ │ │ │ │ - addseq sp, r5, r0, lsl #19 │ │ │ │ - rsbseq pc, lr, r0, lsl #20 │ │ │ │ - rsbseq pc, lr, r8, lsl sl @ │ │ │ │ + rsbseq pc, lr, ip, asr #23 │ │ │ │ + addseq sp, r5, r0, lsr r9 │ │ │ │ + ldrheq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, lr, r8, asr #19 │ │ │ │ smlabteq r2, ip, sl, r1 │ │ │ │ - ldrheq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, lr, r0, ror #20 │ │ │ │ smlabbeq r2, r8, r8, r1 │ │ │ │ - rsbseq pc, lr, r0, asr r9 @ │ │ │ │ - rsbseq pc, lr, r4, ror #14 │ │ │ │ - rsbseq pc, lr, r0, ror r9 @ │ │ │ │ + rsbseq pc, lr, r0, lsl #18 │ │ │ │ + rsbseq pc, lr, r4, lsl r7 @ │ │ │ │ + rsbseq pc, lr, r0, lsr #18 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2680] @ 3e8118 │ │ │ │ @@ -371686,26 +371686,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r1 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r8, r8, #2384 @ 0x950 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [pc, #2588] @ 3e812c │ │ │ │ add r6, pc, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #17 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #2556] @ 3e8130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 3e7980 │ │ │ │ lsr r2, r5, #2 │ │ │ │ @@ -371803,24 +371803,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #17 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ lsr r8, r7, #5 │ │ │ │ and r8, r8, #7 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r2, r2, #15 │ │ │ │ rsb sl, r8, r8, lsl #3 │ │ │ │ add r3, r8, r8, lsl #1 │ │ │ │ add sl, fp, sl, lsl #3 │ │ │ │ @@ -371869,39 +371869,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 3e8164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e7744 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1872] @ 3e8168 │ │ │ │ add r1, r9, #2640 @ 0xa50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [pc, #1832] @ 3e816c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ bhi 3e809c │ │ │ │ add r3, r3, r2 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ @@ -371920,15 +371920,15 @@ │ │ │ │ ldr r0, [pc, #1768] @ 3e8178 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2704 @ 0xa90 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub fp, fp, r9 │ │ │ │ add fp, sl, fp, lsl #3 │ │ │ │ ldr r1, [fp, #1964] @ 0x7ac │ │ │ │ and r2, r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3e5c00 │ │ │ │ @@ -372285,17 +372285,17 @@ │ │ │ │ ldr r0, [pc, #348] @ 3e81a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e7744 │ │ │ │ - bl bb3d08 │ │ │ │ + bl bb3cb8 │ │ │ │ cmp r5, r0 │ │ │ │ subcs r5, r5, r0 │ │ │ │ strcs r5, [sl, #920] @ 0x398 │ │ │ │ bcs 3e7c1c │ │ │ │ ldr r3, [pc, #296] @ 3e81a4 │ │ │ │ ldr r1, [pc, #296] @ 3e81a8 │ │ │ │ ldr r0, [pc, #296] @ 3e81ac │ │ │ │ @@ -372332,57 +372332,57 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq r2, ip, asr #14 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq sp, r5, r8, r5 │ │ │ │ - rsbseq pc, lr, r8, lsr #12 │ │ │ │ - rsbseq pc, lr, ip, lsl #12 │ │ │ │ + addseq sp, r5, r8, asr #10 │ │ │ │ + ldrsbeq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq pc, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ smlatteq r2, r8, r6, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sp, r5, r2, asr r4 │ │ │ │ + addseq sp, r5, r2, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlatteq r2, r8, r5, r1 │ │ │ │ @ instruction: 0x01021594 │ │ │ │ - addseq sp, r5, ip, asr #7 │ │ │ │ - ldrsheq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - addseq sp, r5, ip, lsr #7 │ │ │ │ - rsbseq pc, lr, r8, lsr r4 @ │ │ │ │ - rsbseq pc, lr, r4, asr r4 @ │ │ │ │ - addseq sp, r5, lr, asr #5 │ │ │ │ + addseq sp, r5, ip, ror r3 │ │ │ │ + rsbseq pc, lr, r0, lsr #13 │ │ │ │ + addseq sp, r5, ip, asr r3 │ │ │ │ + rsbseq pc, lr, r8, ror #7 │ │ │ │ + rsbseq pc, lr, r4, lsl #8 │ │ │ │ + addseq sp, r5, lr, ror r2 │ │ │ │ andeq r6, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq pc, lr, r4, ror r5 @ │ │ │ │ - @ instruction: 0x0095d1fc │ │ │ │ + rsbseq pc, lr, r0, lsl #9 │ │ │ │ + rsbseq pc, lr, r4, lsr #10 │ │ │ │ + addseq sp, r5, ip, lsr #3 │ │ │ │ smlabbeq r2, ip, r3, r1 │ │ │ │ - addseq sp, r5, r4, asr #3 │ │ │ │ - rsbseq pc, lr, r0, lsr #8 │ │ │ │ + addseq sp, r5, r4, ror r1 │ │ │ │ + ldrsbeq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ @ instruction: 0x010212b8 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ ldrdeq r1, [r2, -r4] │ │ │ │ strdeq r0, [r2, -r0] │ │ │ │ - addseq ip, r5, r0, lsr ip │ │ │ │ - rsbseq lr, lr, r4, lsr #26 │ │ │ │ - rsbseq lr, lr, r0, lsr pc │ │ │ │ + addseq ip, r5, r0, ror #23 │ │ │ │ + ldrsbeq lr, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, lr, r0, ror #29 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - rsbseq lr, lr, r4, asr #29 │ │ │ │ - @ instruction: 0x0095cbd0 │ │ │ │ - rsbseq lr, lr, r4, asr #25 │ │ │ │ - rsbseq lr, lr, r0, lsl #31 │ │ │ │ + rsbseq lr, lr, r4, ror lr │ │ │ │ + addseq ip, r5, r0, lsl #23 │ │ │ │ + rsbseq lr, lr, r4, ror ip │ │ │ │ + rsbseq lr, lr, r0, lsr pc │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ tsteq r2, ip, lsr sp │ │ │ │ - addseq ip, r5, r8, ror #22 │ │ │ │ - rsbseq lr, lr, r0, ror #29 │ │ │ │ + addseq ip, r5, r8, lsl fp │ │ │ │ + @ instruction: 0x007eee90 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3e81ec │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372404,24 +372404,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929e28 │ │ │ │ + bl 930964 │ │ │ │ + bl 929dd8 │ │ │ │ ldr r2, [pc, #132] @ 3e82c8 │ │ │ │ ldr r1, [pc, #132] @ 3e82cc │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3e829c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -372438,30 +372438,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0095d4f4 │ │ │ │ - rsbseq ip, ip, r4, lsr #29 │ │ │ │ - rsbseq fp, pc, r8, ror #31 │ │ │ │ - ldrsheq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sl, lr, r8, lsr #24 │ │ │ │ + addseq sp, r5, r4, lsr #9 │ │ │ │ + rsbseq ip, ip, r4, asr lr │ │ │ │ + @ instruction: 0x007fbf98 │ │ │ │ + rsbseq sp, sp, r4, lsr #15 │ │ │ │ + ldrsbeq sl, [lr], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3e82fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r7, r0, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3e83c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -372470,54 +372470,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3e83c8 │ │ │ │ ldr r1, [pc, #156] @ 3e83cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #136] @ 3e83d0 │ │ │ │ ldr r1, [pc, #136] @ 3e83d4 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3e83d8 │ │ │ │ ldr r1, [pc, #100] @ 3e83dc │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #64] @ 3e83e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0095d3f8 │ │ │ │ - @ instruction: 0x007ccd98 │ │ │ │ - ldrsbeq fp, [pc], #-232 @ │ │ │ │ - rsbseq sp, sp, ip, ror #13 │ │ │ │ - rsbseq sp, sp, r0, lsl #14 │ │ │ │ - rsbseq sl, lr, r4, lsl #22 │ │ │ │ + addseq sp, r5, r8, lsr #7 │ │ │ │ + rsbseq ip, ip, r8, asr #26 │ │ │ │ + rsbseq fp, pc, r8, lsl #29 │ │ │ │ + @ instruction: 0x007dd69c │ │ │ │ + ldrheq sp, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ rscseq r5, lr, r0, ror #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -372552,24 +372552,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e8500 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9264cc │ │ │ │ + bl 92647c │ │ │ │ ldr ip, [pc, #124] @ 3e8504 │ │ │ │ ldr r2, [pc, #124] @ 3e8508 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #96] @ 3e850c │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -372585,17 +372585,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, lr, ip, lsl #20 │ │ │ │ - addseq sp, r5, r8, lsl #5 │ │ │ │ - rsbseq sp, sp, r4, lsr #11 │ │ │ │ + ldrheq sl, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + addseq sp, r5, r8, lsr r2 │ │ │ │ + rsbseq sp, sp, r4, asr r5 │ │ │ │ rscseq r7, r0, r8, ror r2 │ │ │ │ │ │ │ │ 003e8510 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -372633,23 +372633,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3e8648 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -372671,17 +372671,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq sp, r5, r4, r1 │ │ │ │ - ldrheq sp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq sp, sp, r0, asr #9 │ │ │ │ + addseq sp, r5, r4, asr #2 │ │ │ │ + rsbseq sp, sp, r8, ror #8 │ │ │ │ + rsbseq sp, sp, r0, ror r4 │ │ │ │ │ │ │ │ 003e864c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372732,15 +372732,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b89320 │ │ │ │ + b b892d0 │ │ │ │ │ │ │ │ 003e8728 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372765,15 +372765,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b89320 │ │ │ │ + b b892d0 │ │ │ │ │ │ │ │ 003e87a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3e89a0 │ │ │ │ @@ -372798,20 +372798,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8864 │ │ │ │ ldr r2, [pc, #364] @ 3e89b8 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372873,51 +372873,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #120] @ 3e89cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3e89d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8858 │ │ │ │ ldr r1, [pc, #76] @ 3e89d4 │ │ │ │ ldr r0, [pc, #76] @ 3e89d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8858 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ - addseq ip, r5, r8, lsl pc │ │ │ │ - rsbseq sp, sp, r0, asr #4 │ │ │ │ - rsbseq sp, sp, r4, asr r2 │ │ │ │ + addseq ip, r5, r8, asr #29 │ │ │ │ + ldrsheq sp, [sp], #-16 @ │ │ │ │ + rsbseq sp, sp, r4, lsl #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, asr #10 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - addeq r0, pc, r4, lsr #6 │ │ │ │ - rsbseq lr, lr, r8, ror #15 │ │ │ │ - strdeq r0, [pc], r0 @ │ │ │ │ - ldrsheq lr, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r0, [pc], r4 │ │ │ │ + @ instruction: 0x007ee798 │ │ │ │ + addeq r0, pc, r0, lsr #5 │ │ │ │ + rsbseq lr, lr, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3e8c30 │ │ │ │ ldr r3, [pc, #568] @ 3e8c34 │ │ │ │ @@ -372964,20 +372964,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8bcc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e8b84 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8aa0 │ │ │ │ ldr r2, [pc, #364] @ 3e8c50 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -373003,25 +373003,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3e8c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e8a7c │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 3e8c64 │ │ │ │ ldr r3, [pc, #160] @ 3e8c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373055,33 +373055,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3e8a3c │ │ │ │ mov r5, #1 │ │ │ │ b 3e8b88 │ │ │ │ ldr r0, [pc, #76] @ 3e8c68 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e8a7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r2, r8, r3, r0 │ │ │ │ - rsbseq lr, lr, ip, asr #14 │ │ │ │ - addseq sp, r0, ip, ror #7 │ │ │ │ - @ instruction: 0x0095ccb4 │ │ │ │ - ldrsbeq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, sp, r8, ror #31 │ │ │ │ + ldrsheq lr, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + umullseq sp, r0, ip, r3 │ │ │ │ + addseq ip, r5, r4, ror #24 │ │ │ │ + rsbseq ip, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x007dcf98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, lr, r4, ror #11 │ │ │ │ + @ instruction: 0x007ee594 │ │ │ │ tsteq r2, r4, ror #4 │ │ │ │ - rsbseq lr, lr, r4, ror #10 │ │ │ │ + rsbseq lr, lr, r4, lsl r5 │ │ │ │ │ │ │ │ 003e8c6c : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3e89dc │ │ │ │ │ │ │ │ 003e8c74 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -373120,20 +373120,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 3e8d60 │ │ │ │ ldr r3, [pc, #336] @ 3e8e80 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -373190,48 +373190,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e8e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e8d3c │ │ │ │ mov r0, r4 │ │ │ │ b 3e8d78 │ │ │ │ ldr r0, [pc, #68] @ 3e8e98 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e8d3c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ - addseq ip, r5, r4, lsr sl │ │ │ │ - rsbseq ip, sp, ip, asr sp │ │ │ │ - rsbseq ip, sp, r0, ror sp │ │ │ │ + addseq ip, r5, r4, ror #19 │ │ │ │ + rsbseq ip, sp, ip, lsl #26 │ │ │ │ + rsbseq ip, sp, r0, lsr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, ror r0 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, lr, r0, ror r3 │ │ │ │ - rsbseq lr, lr, r8, lsl #7 │ │ │ │ + rsbseq lr, lr, r0, lsr #6 │ │ │ │ + rsbseq lr, lr, r8, lsr r3 │ │ │ │ │ │ │ │ 003e8e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -373242,25 +373242,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #340] @ 3e903c │ │ │ │ ldr r2, [pc, #340] @ 3e9040 │ │ │ │ ldr r1, [pc, #340] @ 3e9044 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [pc, #312] @ 3e9048 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9028 │ │ │ │ ldr r2, [pc, #296] @ 3e904c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -373307,48 +373307,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3e9060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8f30 │ │ │ │ ldr r0, [pc, #80] @ 3e9064 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8f30 │ │ │ │ mvn r0, #0 │ │ │ │ b 3e8f40 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r5, r4, lsr #16 │ │ │ │ - rsbseq ip, sp, r4, asr #22 │ │ │ │ - rsbseq ip, sp, r8, asr fp │ │ │ │ + @ instruction: 0x0095c7d4 │ │ │ │ + ldrsheq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, sp, r8, lsl #22 │ │ │ │ smlatteq r1, r8, lr, pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r1, ip, lr, pc @ │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, lr, ip, lsl #4 │ │ │ │ - rsbseq lr, lr, r4, lsr r2 │ │ │ │ + ldrheq lr, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq lr, lr, r4, ror #3 │ │ │ │ │ │ │ │ 003e9068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3e9204 │ │ │ │ @@ -373382,25 +373382,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #260] @ 3e9214 │ │ │ │ ldr r2, [pc, #260] @ 3e9218 │ │ │ │ ldr r1, [pc, #260] @ 3e921c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e90bc │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -373429,44 +373429,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3e9230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e90c0 │ │ │ │ ldr r0, [pc, #68] @ 3e9234 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3e90c0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tstpeq r1, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ tstpeq r1, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0095c5fc │ │ │ │ - rsbseq ip, sp, ip, lsl r9 │ │ │ │ - rsbseq ip, sp, r0, lsr r9 │ │ │ │ + addseq ip, r5, ip, lsr #11 │ │ │ │ + rsbseq ip, sp, ip, asr #17 │ │ │ │ + rsbseq ip, sp, r0, ror #17 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, lr, r4, lsr #1 │ │ │ │ - rsbseq lr, lr, r8, asr #1 │ │ │ │ + rsbseq lr, lr, r4, asr r0 │ │ │ │ + rsbseq lr, lr, r8, ror r0 │ │ │ │ │ │ │ │ 003e9238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3e93ec │ │ │ │ @@ -373486,20 +373486,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3e93fc │ │ │ │ ldr r7, [pc, #372] @ 3e9400 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e92e4 │ │ │ │ ldr r2, [pc, #312] @ 3e9404 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -373546,53 +373546,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #128] @ 3e9418 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3e941c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e92dc │ │ │ │ ldr r1, [pc, #84] @ 3e9420 │ │ │ │ ldr r0, [pc, #84] @ 3e9424 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e92dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r1, r4, fp, pc @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r1, ip, fp, pc @ │ │ │ │ - addseq ip, r5, r8, lsl #9 │ │ │ │ - ldrheq ip, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq ip, sp, r4, asr #15 │ │ │ │ + addseq ip, r5, r8, lsr r4 │ │ │ │ + rsbseq ip, sp, r0, ror #14 │ │ │ │ + rsbseq ip, sp, r4, ror r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq pc, [r1, -ip] │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x008e8fb0 │ │ │ │ - rsbseq sp, lr, r8, lsr #27 │ │ │ │ - addeq r8, lr, r4, ror pc │ │ │ │ - ldrheq sp, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r8, lr, r0, ror #30 │ │ │ │ + rsbseq sp, lr, r8, asr sp │ │ │ │ + addeq r8, lr, r4, lsr #30 │ │ │ │ + rsbseq sp, lr, r0, ror #26 │ │ │ │ │ │ │ │ 003e9428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 3e9588 │ │ │ │ @@ -373621,15 +373621,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e9584 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b b89320 │ │ │ │ + b b892d0 │ │ │ │ ldr r2, [pc, #224] @ 3e959c │ │ │ │ ldr r3, [pc, #204] @ 3e958c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -373660,147 +373660,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e95ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9484 │ │ │ │ ldr r0, [pc, #56] @ 3e95b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9484 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0101f9b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0101f998 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ tstpeq r1, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r8, ror #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, lr, r0, lsl #27 │ │ │ │ - rsbseq sp, lr, r4, lsl #27 │ │ │ │ + rsbseq sp, lr, r0, lsr sp │ │ │ │ + rsbseq sp, lr, r4, lsr sp │ │ │ │ │ │ │ │ 003e95b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #84] @ 3e962c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr ip, [pc, #68] @ 3e9630 │ │ │ │ ldr r2, [pc, #68] @ 3e9634 │ │ │ │ ldr r1, [pc, #68] @ 3e9638 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r6, r7, ip, asr #31 │ │ │ │ - addseq ip, r5, r0, lsr #2 │ │ │ │ - rsbseq ip, sp, r4, asr #8 │ │ │ │ - rsbseq ip, sp, r8, asr r4 │ │ │ │ + addeq r6, r7, ip, ror pc │ │ │ │ + ldrsbeq ip, [r5], r0 │ │ │ │ + ldrsheq ip, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq ip, sp, r8, lsl #8 │ │ │ │ │ │ │ │ 003e963c : │ │ │ │ - b 929d68 │ │ │ │ + b 929d18 │ │ │ │ │ │ │ │ 003e9640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #124] @ 3e96e8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3e96ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr ip, [pc, #104] @ 3e96f0 │ │ │ │ ldr r2, [pc, #104] @ 3e96f4 │ │ │ │ ldr r1, [pc, #104] @ 3e96f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #72] @ 3e96fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r7, r8, lsr pc │ │ │ │ + addeq r6, r7, r8, ror #29 │ │ │ │ smlabbeq r1, r0, r7, pc @ │ │ │ │ - addseq ip, r5, r4, lsl #1 │ │ │ │ - rsbseq ip, sp, r4, lsr #7 │ │ │ │ - ldrheq ip, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + addseq ip, r5, r4, lsr r0 │ │ │ │ + rsbseq ip, sp, r4, asr r3 │ │ │ │ + rsbseq ip, sp, r4, ror #6 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ ldr r0, [pc, #4] @ 3e970c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrsheq r6, [r0], #0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e978c │ │ │ │ ldr r2, [pc, #100] @ 3e9790 │ │ │ │ ldr r1, [pc, #100] @ 3e9794 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #72] @ 3e9798 │ │ │ │ ldr r2, [pc, #72] @ 3e979c │ │ │ │ ldr r3, [pc, #72] @ 3e97a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -373810,17 +373810,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq ip, r5, r8, lsr r0 │ │ │ │ - rsbseq ip, sp, r8, lsl #6 │ │ │ │ - rsbseq ip, sp, ip, lsl r3 │ │ │ │ + addseq fp, r5, r8, ror #31 │ │ │ │ + ldrheq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, sp, ip, asr #5 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373832,37 +373832,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #184] @ 3e98a8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e9838 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e987c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr ip, [pc, #100] @ 3e98ac │ │ │ │ ldr r2, [pc, #100] @ 3e98b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -373878,20 +373878,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, r5, r8, lsr #31 │ │ │ │ - rsbseq sp, lr, ip, asr fp │ │ │ │ - rsbseq sp, lr, r8, ror fp │ │ │ │ + addseq fp, r5, r8, asr pc │ │ │ │ + rsbseq sp, lr, ip, lsl #22 │ │ │ │ + rsbseq sp, lr, r8, lsr #22 │ │ │ │ tstpeq r1, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - rsbseq sp, lr, ip, lsl #22 │ │ │ │ + ldrheq sp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3e99f0 │ │ │ │ ldr r2, [pc, #292] @ 3e99f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373899,15 +373899,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3e99f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #256] @ 3e99fc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3e9948 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -373921,15 +373921,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr ip, [pc, #172] @ 3e9a00 │ │ │ │ ldr r2, [pc, #172] @ 3e9a04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -373943,15 +373943,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr r1, [pc, #84] @ 3e9a00 │ │ │ │ ldr r2, [pc, #88] @ 3e9a08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -373963,38 +373963,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umullseq fp, r5, ip, lr │ │ │ │ - rsbseq sp, lr, r8, asr #20 │ │ │ │ - rsbseq sp, lr, r4, ror #20 │ │ │ │ + addseq fp, r5, ip, asr #28 │ │ │ │ + ldrsheq sp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sp, lr, r4, lsl sl │ │ │ │ strdeq pc, [r1, -ip] │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - rsbseq sp, lr, r8, asr sl │ │ │ │ - ldrsbeq sp, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, lr, r8, lsl #20 │ │ │ │ + rsbseq sp, lr, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #100] @ 3e9a94 │ │ │ │ ldr r2, [pc, #100] @ 3e9a98 │ │ │ │ ldr r1, [pc, #100] @ 3e9a9c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9a74 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -374004,17 +374004,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, r5, r4, lsr sp │ │ │ │ - rsbseq sp, lr, r8, ror #17 │ │ │ │ - rsbseq sp, lr, r4, lsl #18 │ │ │ │ + addseq fp, r5, r4, ror #25 │ │ │ │ + @ instruction: 0x007ed898 │ │ │ │ + ldrheq sp, [lr], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 3e9d24 │ │ │ │ ldr r2, [pc, #620] @ 3e9d28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374022,15 +374022,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 3e9d2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #584] @ 3e9d30 │ │ │ │ ldr r6, [pc, #584] @ 3e9d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3e9c1c │ │ │ │ @@ -374038,15 +374038,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3e9c90 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3e9ba0 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr r2, [pc, #528] @ 3e9d38 │ │ │ │ ldr ip, [pc, #528] @ 3e9d3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -374087,15 +374087,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e9c84 │ │ │ │ cmp r4, #1 │ │ │ │ bne 3e9cb4 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e9c80 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr r1, [pc, #336] @ 3e9d3c │ │ │ │ ldr r2, [pc, #336] @ 3e9d40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -374114,15 +374114,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 3e9ccc │ │ │ │ cmp r4, #2 │ │ │ │ bne 3e9b7c │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr ip, [pc, #228] @ 3e9d3c │ │ │ │ ldr r2, [pc, #232] @ 3e9d44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -374134,62 +374134,62 @@ │ │ │ │ bl 3e9a0c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 3e9ba0 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 3e9ba0 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr r2, [pc, #160] @ 3e9d48 │ │ │ │ ldr ip, [pc, #144] @ 3e9d3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9b30 │ │ │ │ - bl 9347ac │ │ │ │ + bl 93475c │ │ │ │ ldr r2, [pc, #140] @ 3e9d4c │ │ │ │ ldr ip, [pc, #120] @ 3e9d3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9b30 │ │ │ │ bl 3e9a0c │ │ │ │ b 3e9b7c │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #112] @ 3e9d50 │ │ │ │ ldr r2, [pc, #112] @ 3e9d54 │ │ │ │ ldr r1, [pc, #112] @ 3e9d58 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9b7c │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 3e9b7c │ │ │ │ - @ instruction: 0x0095bcb0 │ │ │ │ - rsbseq sp, lr, r8, asr r8 │ │ │ │ - rsbseq sp, lr, r4, ror r8 │ │ │ │ - addseq fp, r5, r8, ror ip │ │ │ │ + addseq fp, r5, r0, ror #24 │ │ │ │ + rsbseq sp, lr, r8, lsl #16 │ │ │ │ + rsbseq sp, lr, r4, lsr #16 │ │ │ │ + addseq fp, r5, r8, lsr #24 │ │ │ │ tstpeq r1, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ - rsbseq sp, lr, r0, lsr #19 │ │ │ │ + rsbseq sp, lr, r0, asr r9 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - rsbseq sp, lr, r4, lsr r8 │ │ │ │ - rsbseq sp, lr, r8, lsr r8 │ │ │ │ - rsbseq sp, lr, r8, lsr r7 │ │ │ │ - @ instruction: 0x007ed794 │ │ │ │ - addseq fp, r5, r4, lsl #21 │ │ │ │ - rsbseq sp, lr, r8, lsr r6 │ │ │ │ - rsbseq sp, lr, r4, asr r6 │ │ │ │ + rsbseq sp, lr, r4, ror #15 │ │ │ │ + rsbseq sp, lr, r8, ror #15 │ │ │ │ + rsbseq sp, lr, r8, ror #13 │ │ │ │ + rsbseq sp, lr, r4, asr #14 │ │ │ │ + addseq fp, r5, r4, lsr sl │ │ │ │ + rsbseq sp, lr, r8, ror #11 │ │ │ │ + rsbseq sp, lr, r4, lsl #12 │ │ │ │ │ │ │ │ 003e9d5c : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -374663,30 +374663,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ 3ea4d0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrsbeq r5, [r0], #52 @ 0x34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3ea5cc │ │ │ │ ldr r2, [pc, #224] @ 3ea5d0 │ │ │ │ @@ -374694,27 +374694,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #192] @ 3ea5d8 │ │ │ │ ldr r1, [pc, #192] @ 3ea5dc │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r7, [pc, #168] @ 3ea5e0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #156] @ 3ea5e4 │ │ │ │ ldr r2, [pc, #156] @ 3ea5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ mov lr, #224 @ 0xe0 │ │ │ │ @@ -374742,23 +374742,23 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0095b3fc │ │ │ │ - rsbseq sl, ip, r8, asr #23 │ │ │ │ - rsbseq r9, pc, ip, lsl #26 │ │ │ │ - ldrsheq ip, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq sp, lr, ip │ │ │ │ + addseq fp, r5, ip, lsr #7 │ │ │ │ + rsbseq sl, ip, r8, ror fp │ │ │ │ + ldrheq r9, [pc], #-204 @ │ │ │ │ + rsbseq ip, lr, r0, lsr #31 │ │ │ │ + ldrheq ip, [lr], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldrsbeq ip, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq ip, lr, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub lr, r2, #12 │ │ │ │ orrs lr, lr, r3 │ │ │ │ ldr lr, [pc, #240] @ 3ea700 │ │ │ │ @@ -374787,15 +374787,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3ea708 │ │ │ │ ldr r0, [pc, #156] @ 3ea70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ea6b4 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -374817,22 +374817,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3ea710 │ │ │ │ ldr r0, [pc, #36] @ 3ea714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ea6b4 │ │ │ │ smlatteq r1, r8, r7, lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r5, r4, lsl #5 │ │ │ │ - ldrsheq r9, [sp], #-0 @ │ │ │ │ - addseq fp, r5, r4, lsl #4 │ │ │ │ - rsbseq r9, sp, r0, ror r0 │ │ │ │ + addseq fp, r5, r4, lsr r2 │ │ │ │ + rsbseq r9, sp, r0, lsr #1 │ │ │ │ + @ instruction: 0x0095b1b4 │ │ │ │ + rsbseq r9, sp, r0, lsr #32 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ and r1, r1, #15 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ ldrne r3, [r0, #1116] @ 0x45c │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ eorne r1, r3, r1, lsl #19 │ │ │ │ @@ -374867,15 +374867,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #172] @ 3ea85c │ │ │ │ ldr r0, [pc, #172] @ 3ea860 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3ea808 │ │ │ │ str r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -374903,21 +374903,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3ea868 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ smlabbeq r1, r0, r6, lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r5, r0, asr #2 │ │ │ │ - rsbseq r8, sp, r8, lsr #31 │ │ │ │ - ldrheq fp, [r5], r8 │ │ │ │ - rsbseq r8, sp, r0, lsr #30 │ │ │ │ + ldrsheq fp, [r5], r0 │ │ │ │ + rsbseq r8, sp, r8, asr pc │ │ │ │ + addseq fp, r5, r8, rrx │ │ │ │ + ldrsbeq r8, [sp], #-224 @ 0xffffff20 @ │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374928,91 +374928,91 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, r5, r8, asr r0 │ │ │ │ - rsbseq ip, lr, ip, ror #24 │ │ │ │ - rsbseq ip, lr, r8, lsl #25 │ │ │ │ + addseq fp, r5, r8 │ │ │ │ + rsbseq ip, lr, ip, lsl ip │ │ │ │ + rsbseq ip, lr, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea950 │ │ │ │ ldr r2, [pc, #76] @ 3ea954 │ │ │ │ ldr r1, [pc, #76] @ 3ea958 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e87a4 │ │ │ │ - addseq sl, r5, r8, ror #31 │ │ │ │ - ldrsheq ip, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq ip, lr, r8, lsr ip │ │ │ │ + umullseq sl, r5, r8, pc @ │ │ │ │ + rsbseq ip, lr, r4, lsr #23 │ │ │ │ + rsbseq ip, lr, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3ea9d8 │ │ │ │ ldr r2, [pc, #100] @ 3ea9dc │ │ │ │ ldr r1, [pc, #100] @ 3ea9e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #72] @ 3ea9e4 │ │ │ │ ldr r3, [pc, #72] @ 3ea9e8 │ │ │ │ ldr r1, [pc, #72] @ 3ea9ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #44] @ 3ea9f0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq sl, r5, r4, ror pc │ │ │ │ - rsbseq sl, ip, r0, asr #14 │ │ │ │ - rsbseq r9, pc, r4, lsl #17 │ │ │ │ - rsbseq ip, lr, r8, asr #23 │ │ │ │ + b 928510 │ │ │ │ + addseq sl, r5, r4, lsr #30 │ │ │ │ + ldrsheq sl, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r9, pc, r4, lsr r8 @ │ │ │ │ + rsbseq ip, lr, r8, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ rscseq r2, lr, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375022,25 +375022,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #112] @ 3eaaa8 │ │ │ │ ldr r1, [pc, #112] @ 3eaaac │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #80] @ 3eaab0 │ │ │ │ ldr r2, [pc, #80] @ 3eaab4 │ │ │ │ ldr r3, [pc, #80] @ 3eaab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ @@ -375050,20 +375050,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0095aedc │ │ │ │ - rsbseq sl, ip, r8, lsr #13 │ │ │ │ - rsbseq r9, pc, ip, ror #15 │ │ │ │ - rsbseq fp, sp, r0 │ │ │ │ - rsbseq fp, sp, r4, lsl r0 │ │ │ │ - rsbseq ip, lr, r4, lsl fp │ │ │ │ + addseq sl, r5, ip, lsl #29 │ │ │ │ + rsbseq sl, ip, r8, asr r6 │ │ │ │ + @ instruction: 0x007f979c │ │ │ │ + ldrheq sl, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, sp, r4, asr #31 │ │ │ │ + rsbseq ip, lr, r4, asr #21 │ │ │ │ andeq r1, r0, r4, ror #5 │ │ │ │ andeq r1, r0, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3eab64 │ │ │ │ @@ -375071,77 +375071,77 @@ │ │ │ │ ldr r1, [pc, #144] @ 3eab6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #116] @ 3eab70 │ │ │ │ ldr r1, [pc, #116] @ 3eab74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r1, [pc, #92] @ 3eab78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r2, [pc, #72] @ 3eab7c │ │ │ │ ldr r3, [pc, #72] @ 3eab80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r5, r4, lsl lr │ │ │ │ - rsbseq sl, ip, r0, ror #11 │ │ │ │ - rsbseq r9, pc, r4, lsr #14 │ │ │ │ + addseq sl, r5, r4, asr #27 │ │ │ │ + @ instruction: 0x007ca590 │ │ │ │ + ldrsbeq r9, [pc], #-100 @ │ │ │ │ rscseq r4, r0, r0, ror #26 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ rscseq r2, lr, ip, ror #22 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ - rsbseq ip, lr, r8, asr sl │ │ │ │ + rsbseq ip, lr, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eac68 │ │ │ │ ldr r2, [pc, #204] @ 3eac6c │ │ │ │ ldr r1, [pc, #204] @ 3eac70 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 3eac74 │ │ │ │ ldr r1, [pc, #172] @ 3eac78 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eac7c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #140] @ 3eac80 │ │ │ │ ldr r2, [pc, #140] @ 3eac84 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375165,49 +375165,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r5, ip, asr #26 │ │ │ │ - rsbseq sl, ip, r8, lsl r5 │ │ │ │ - rsbseq r9, pc, ip, asr r6 @ │ │ │ │ - rsbseq ip, lr, r0, asr #18 │ │ │ │ - rsbseq ip, lr, ip, asr r9 │ │ │ │ + @ instruction: 0x0095acfc │ │ │ │ + rsbseq sl, ip, r8, asr #9 │ │ │ │ + rsbseq r9, pc, ip, lsl #12 │ │ │ │ + ldrsheq ip, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, lr, ip, lsl #18 │ │ │ │ @ instruction: 0xffff800e │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - @ instruction: 0x007ec99c │ │ │ │ + rsbseq ip, lr, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ead70 │ │ │ │ ldr r2, [pc, #204] @ 3ead74 │ │ │ │ ldr r1, [pc, #204] @ 3ead78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 3ead7c │ │ │ │ ldr r1, [pc, #172] @ 3ead80 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3ead84 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #140] @ 3ead88 │ │ │ │ ldr r2, [pc, #140] @ 3ead8c │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375231,50 +375231,50 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r5, r4, asr #24 │ │ │ │ - rsbseq sl, ip, r0, lsl r4 │ │ │ │ - rsbseq r9, pc, r4, asr r5 @ │ │ │ │ - rsbseq ip, lr, r8, lsr r8 │ │ │ │ - rsbseq ip, lr, r4, asr r8 │ │ │ │ + @ instruction: 0x0095abf4 │ │ │ │ + rsbseq sl, ip, r0, asr #7 │ │ │ │ + rsbseq r9, pc, r4, lsl #10 │ │ │ │ + rsbseq ip, lr, r8, ror #15 │ │ │ │ + rsbseq ip, lr, r4, lsl #16 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - ldrheq ip, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, lr, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ 3eae70 │ │ │ │ ldr r2, [pc, #196] @ 3eae74 │ │ │ │ ldr r1, [pc, #196] @ 3eae78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #164] @ 3eae7c │ │ │ │ ldr r1, [pc, #164] @ 3eae80 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ ldr r4, [pc, #140] @ 3eae84 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #128] @ 3eae88 │ │ │ │ ldr r2, [pc, #128] @ 3eae8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, #7 │ │ │ │ mov ip, #1 │ │ │ │ @@ -375295,49 +375295,49 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, r5, ip, lsr fp │ │ │ │ - rsbseq sl, ip, r8, lsl #6 │ │ │ │ - rsbseq r9, pc, ip, asr #8 │ │ │ │ - rsbseq ip, lr, r0, lsr r7 │ │ │ │ - rsbseq ip, lr, ip, asr #14 │ │ │ │ + addseq sl, r5, ip, ror #21 │ │ │ │ + ldrheq sl, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r9, [pc], #-60 @ │ │ │ │ + rsbseq ip, lr, r0, ror #13 │ │ │ │ + ldrsheq ip, [lr], #-108 @ 0xffffff94 @ │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - ldrheq ip, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq ip, lr, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eaf78 │ │ │ │ ldr r2, [pc, #204] @ 3eaf7c │ │ │ │ ldr r1, [pc, #204] @ 3eaf80 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #172] @ 3eaf84 │ │ │ │ ldr r1, [pc, #172] @ 3eaf88 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eaf8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #140] @ 3eaf90 │ │ │ │ ldr r2, [pc, #140] @ 3eaf94 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #136] @ 3eaf98 │ │ │ │ mov lr, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375361,24 +375361,24 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r5, ip, lsr sl │ │ │ │ - rsbseq sl, ip, r8, lsl #4 │ │ │ │ - rsbseq r9, pc, ip, asr #6 │ │ │ │ - rsbseq ip, lr, r0, lsr r6 │ │ │ │ - rsbseq ip, lr, ip, asr #12 │ │ │ │ + addseq sl, r5, ip, ror #19 │ │ │ │ + ldrheq sl, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r9, [pc], #-44 @ │ │ │ │ + rsbseq ip, lr, r0, ror #11 │ │ │ │ + ldrsheq ip, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq ip, lr, r0, ror #13 │ │ │ │ + @ instruction: 0x007ec690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3eb07c │ │ │ │ ldr r8, [pc, #196] @ 3eb080 │ │ │ │ ldr r6, [pc, #196] @ 3eb084 │ │ │ │ @@ -375388,23 +375388,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb05c │ │ │ │ ldr r9, [pc, #108] @ 3eb088 │ │ │ │ ldr r8, [pc, #108] @ 3eb08c │ │ │ │ mov r6, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -375412,51 +375412,51 @@ │ │ │ │ add r4, r4, #3152 @ 0xc50 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #1264 @ 0x4f0 │ │ │ │ bgt 3eb030 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq sl, r5, r4, lsr r9 │ │ │ │ - rsbseq ip, lr, r8, asr #10 │ │ │ │ - rsbseq ip, lr, r4, ror #10 │ │ │ │ - ldrsheq ip, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq ip, lr, r4, lsr r5 │ │ │ │ + addseq sl, r5, r4, ror #17 │ │ │ │ + ldrsheq ip, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, lr, r4, lsl r5 │ │ │ │ + rsbseq ip, lr, r8, lsr #11 │ │ │ │ + rsbseq ip, lr, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3eb17c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #192] @ 3eb180 │ │ │ │ ldr r1, [pc, #192] @ 3eb184 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb160 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3eb134 │ │ │ │ @@ -375490,19 +375490,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3eb188 │ │ │ │ ldr r0, [pc, #32] @ 3eb18c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #152 @ 0x98 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr r8 │ │ │ │ - rsbseq ip, lr, r8, asr #8 │ │ │ │ - rsbseq ip, lr, r4, ror #8 │ │ │ │ - ldrheq ip, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq ip, lr, r8, asr #9 │ │ │ │ + addseq sl, r5, ip, ror #15 │ │ │ │ + ldrsheq ip, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq ip, lr, r4, lsl r4 │ │ │ │ + rsbseq ip, lr, r8, ror #8 │ │ │ │ + rsbseq ip, lr, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r7, [r0, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #808] @ 3eb4d4 │ │ │ │ ldr r3, [r7, #928] @ 0x3a0 │ │ │ │ @@ -375530,27 +375530,27 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #84 @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [fp, #-8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr sl, [pc, #692] @ 3eb4dc │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3eb250 │ │ │ │ ldr r3, [pc, #668] @ 3eb4e0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ add r7, r7, #20480 @ 0x5000 │ │ │ │ ldr r7, [r7, #2916] @ 0xb64 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r3, sp, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375560,15 +375560,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8eb86c │ │ │ │ + bl 8eb81c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ sub r2, r0, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3eb3bc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -375579,17 +375579,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef590 │ │ │ │ + bl 8ef540 │ │ │ │ mov r7, r0 │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb4b0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -375620,68 +375620,68 @@ │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb30c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #316] @ 3eb4e8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 3eb30c │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb444 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb444 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - bl 8eecac │ │ │ │ + bl 8eec5c │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [r6] │ │ │ │ - bl b7c390 │ │ │ │ + bl b7c340 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb4b0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3eb314 │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4dc4 │ │ │ │ + bl bb4d74 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb314 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #180] @ 3eb4e8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6e01c │ │ │ │ + bl b6dfcc │ │ │ │ b 3eb314 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb2ac │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8dff68 │ │ │ │ + bl 8dff18 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #56] @ 0x38 │ │ │ │ beq 3eb3d4 │ │ │ │ b 3eb2ac │ │ │ │ ldr r3, [pc, #116] @ 3eb4ec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -375692,15 +375692,15 @@ │ │ │ │ b 3eb344 │ │ │ │ ldr r1, [pc, #92] @ 3eb4f0 │ │ │ │ ldr r0, [pc, #92] @ 3eb4f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [fp, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #204 @ 0xcc │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eb484 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 3eb4f8 │ │ │ │ ldr r1, [pc, #64] @ 3eb4fc │ │ │ │ ldr r0, [pc, #64] @ 3eb500 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -375711,19 +375711,19 @@ │ │ │ │ tsteq r1, r8, asr #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq sp, [r1, -r0] │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ smlatbeq r1, r8, sl, sp │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq sl, r5, ip, asr r4 │ │ │ │ - rsbseq ip, lr, r8, lsr #3 │ │ │ │ - addseq sl, r5, r4, lsr r4 │ │ │ │ - ldrsheq r3, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, sp, r8, lsl #12 │ │ │ │ + addseq sl, r5, ip, lsl #8 │ │ │ │ + rsbseq ip, lr, r8, asr r1 │ │ │ │ + addseq sl, r5, r4, ror #7 │ │ │ │ + rsbseq r3, sp, r4, lsr #11 │ │ │ │ + ldrheq r3, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #452] @ 3eb6e0 │ │ │ │ ldr r9, [pc, #452] @ 3eb6e4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -375733,51 +375733,51 @@ │ │ │ │ add r3, r5, #96 @ 0x60 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r1, [r0, #1100] @ 0x44c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 3eb6ec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #388] @ 3eb6f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27ce20 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb6b4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #356] @ 3eb6f4 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r9, [pc, #332] @ 3eb6f8 │ │ │ │ ldr r8, [pc, #332] @ 3eb6fc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ ldr fp, [pc, #304] @ 3eb700 │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #1104 @ 0x450 │ │ │ │ bl 38148c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e8454 │ │ │ │ ldr r1, [pc, #268] @ 3eb704 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -375791,39 +375791,39 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 38158c │ │ │ │ ldrd r0, [sl, #120] @ 0x78 │ │ │ │ add r2, fp, #516 @ 0x204 │ │ │ │ add sl, r4, #928 @ 0x3a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str fp, [sp] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r0, fp │ │ │ │ bl 27d0c0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -375832,29 +375832,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3eb70c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ ldr r2, [pc, #60] @ 3eb710 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 3eb6a0 │ │ │ │ - @ instruction: 0x0095a3d4 │ │ │ │ - rsbseq fp, lr, r0, ror #31 │ │ │ │ - rsbseq ip, lr, r0, lsr #32 │ │ │ │ - rsbseq ip, lr, r8, lsl #2 │ │ │ │ - rsbseq ip, lr, r8, lsl #2 │ │ │ │ - @ instruction: 0x007ebf98 │ │ │ │ - rsbseq r7, sp, ip, lsr #9 │ │ │ │ - rsbseq r7, sp, r0, asr #9 │ │ │ │ + addseq sl, r5, r4, lsl #7 │ │ │ │ + @ instruction: 0x007ebf90 │ │ │ │ + ldrsbeq fp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq ip, [lr], #-8 @ │ │ │ │ + ldrheq ip, [lr], #-8 @ │ │ │ │ + rsbseq fp, lr, r8, asr #30 │ │ │ │ + rsbseq r7, sp, ip, asr r4 │ │ │ │ + rsbseq r7, sp, r0, ror r4 │ │ │ │ smlalseq r4, r0, r0, r2 │ │ │ │ - ldrheq ip, [lr], #-0 @ │ │ │ │ - rsbseq fp, lr, r0, asr #31 │ │ │ │ - rsbseq fp, lr, r0, asr pc │ │ │ │ + rsbseq ip, lr, r0, rrx │ │ │ │ + rsbseq fp, lr, r0, ror pc │ │ │ │ + rsbseq fp, lr, r0, lsl #30 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #888] @ 3ebaa4 │ │ │ │ ldr r3, [pc, #888] @ 3ebaa8 │ │ │ │ @@ -375862,25 +375862,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #852] @ 3ebaac │ │ │ │ ldr r2, [pc, #852] @ 3ebab0 │ │ │ │ ldr r1, [pc, #852] @ 3ebab4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r7, [pc, #824] @ 3ebab8 │ │ │ │ ldr r3, [pc, #824] @ 3ebabc │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr lr, [r4, #1124] @ 0x464 │ │ │ │ @@ -375915,15 +375915,15 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb970 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r2, [pc, #664] @ 3ebac4 │ │ │ │ ldr r3, [pc, #632] @ 3ebaa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376057,64 +376057,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ebb14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eb944 │ │ │ │ ldr r1, [pc, #148] @ 3ebb18 │ │ │ │ mov r8, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3eb8b0 │ │ │ │ ldr r0, [pc, #136] @ 3ebb1c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eb944 │ │ │ │ smlabteq r1, r8, r6, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq sl, r5, r4, r1 │ │ │ │ - rsbseq fp, lr, ip, lsr #27 │ │ │ │ - rsbseq fp, lr, r4, asr #27 │ │ │ │ + addseq sl, r5, r4, asr #2 │ │ │ │ + rsbseq fp, lr, ip, asr sp │ │ │ │ + rsbseq fp, lr, r4, ror sp │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq sp, [r1, -ip] │ │ │ │ smlabteq r1, r8, r5, sp │ │ │ │ andeq r1, r0, r4, lsr #12 │ │ │ │ - addeq r4, sl, r0, rrx │ │ │ │ - rsbseq fp, lr, r4, lsl #28 │ │ │ │ - ldrsheq fp, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq fp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq fp, lr, ip, ror #27 │ │ │ │ - rsbseq fp, lr, ip, ror #27 │ │ │ │ - rsbseq fp, lr, r4, ror #27 │ │ │ │ - rsbseq ip, lr, r8, lsl #2 │ │ │ │ - addeq r3, sl, r8, ror #30 │ │ │ │ - addeq r3, sl, ip, asr pc │ │ │ │ - addeq r3, sl, r0, asr pc │ │ │ │ - addeq r3, sl, r4, asr #30 │ │ │ │ - addeq r3, sl, r8, lsr pc │ │ │ │ - addeq r3, sl, ip, lsr #30 │ │ │ │ - addeq r3, sl, r0, lsr #30 │ │ │ │ - addeq r3, sl, r0, lsl pc │ │ │ │ + addeq r4, sl, r0, lsl r0 │ │ │ │ + ldrheq fp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, lr, ip, lsr #27 │ │ │ │ + rsbseq fp, lr, r4, lsr #27 │ │ │ │ + @ instruction: 0x007ebd9c │ │ │ │ + @ instruction: 0x007ebd9c │ │ │ │ + @ instruction: 0x007ebd94 │ │ │ │ + ldrheq ip, [lr], #-8 @ │ │ │ │ + addeq r3, sl, r8, lsl pc │ │ │ │ + addeq r3, sl, ip, lsl #30 │ │ │ │ + addeq r3, sl, r0, lsl #30 │ │ │ │ + strdeq r3, [sl], r4 │ │ │ │ + addeq r3, sl, r8, ror #29 │ │ │ │ + ldrdeq r3, [sl], ip │ │ │ │ + ldrdeq r3, [sl], r0 │ │ │ │ + addeq r3, sl, r0, asr #29 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007ebc94 │ │ │ │ - rsbseq fp, lr, r8, lsr ip │ │ │ │ - ldrheq fp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, lr, r4, asr #24 │ │ │ │ + rsbseq fp, lr, r8, ror #23 │ │ │ │ + rsbseq fp, lr, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #484] @ 3ebd1c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -376129,25 +376129,25 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #444] @ 3ebd2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929e28 │ │ │ │ + bl 930964 │ │ │ │ + bl 929dd8 │ │ │ │ ldr r2, [pc, #424] @ 3ebd30 │ │ │ │ ldr r1, [pc, #424] @ 3ebd34 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ tst r2, #4 │ │ │ │ bne 3ebc08 │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -376185,15 +376185,15 @@ │ │ │ │ add r1, sp, #27 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ strb r5, [sp, #27] │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebd00 │ │ │ │ ldr r3, [r4, #1256] @ 0x4e8 │ │ │ │ ldr r0, [r4, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #200] @ 3ebd3c │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r4, #1256] @ 0x4e8 │ │ │ │ @@ -376234,27 +376234,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ebd48 │ │ │ │ ldr r0, [pc, #64] @ 3ebd4c │ │ │ │ ldr r2, [pc, #64] @ 3ebd50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #272 @ 0x110 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959db8 │ │ │ │ + addseq r9, r5, r8, ror #26 │ │ │ │ smlatbeq r1, r4, r2, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r9, ip, r8, asr r5 │ │ │ │ - @ instruction: 0x007f8698 │ │ │ │ - rsbseq fp, lr, r4, lsl #19 │ │ │ │ - rsbseq fp, lr, r4, asr #19 │ │ │ │ + rsbseq r9, ip, r8, lsl #10 │ │ │ │ + rsbseq r8, pc, r8, asr #12 │ │ │ │ + rsbseq fp, lr, r4, lsr r9 │ │ │ │ + rsbseq fp, lr, r4, ror r9 │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ svcne 0x00ff0000 │ │ │ │ tsteq r1, r4, lsr r1 │ │ │ │ - rsbseq fp, lr, r4, lsl r9 │ │ │ │ - rsbseq fp, lr, r0, ror sl │ │ │ │ + rsbseq fp, lr, r4, asr #17 │ │ │ │ + rsbseq fp, lr, r0, lsr #20 │ │ │ │ andeq r0, r0, lr, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #532] @ 3ebf80 │ │ │ │ ldr r2, [pc, #532] @ 3ebf84 │ │ │ │ @@ -376263,28 +376263,28 @@ │ │ │ │ ldr r1, [pc, #524] @ 3ebf88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #264 @ 0x108 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929e28 │ │ │ │ + bl 930964 │ │ │ │ + bl 929dd8 │ │ │ │ ldr r8, [pc, #492] @ 3ebf8c │ │ │ │ ldr r1, [pc, #492] @ 3ebf90 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r7, [pc, #472] @ 3ebf94 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ands r1, r3, #1 │ │ │ │ bne 3ebe24 │ │ │ │ cmp r5, #2 │ │ │ │ @@ -376329,37 +376329,37 @@ │ │ │ │ bl 3ea718 │ │ │ │ b 3ebe00 │ │ │ │ ldr r3, [r0, #1144] @ 0x478 │ │ │ │ mov r0, r2 │ │ │ │ orr r3, r3, #65536 @ 0x10000 │ │ │ │ orr r3, r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #248] @ 3ebf9c │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [r4, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3ebe08 │ │ │ │ ldr r1, [r4, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r4, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ mov lr, #1 │ │ │ │ orr r2, r2, lr, lsl ip │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3ebe08 │ │ │ │ ldr r3, [r0, #1148] @ 0x47c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ beq 3ebf58 │ │ │ │ ldr r2, [r0, #1184] @ 0x4a0 │ │ │ │ ldr r3, [pc, #144] @ 3ebfa0 │ │ │ │ ldr r0, [r0, #1152] @ 0x480 │ │ │ │ @@ -376375,37 +376375,37 @@ │ │ │ │ str r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3e9428 │ │ │ │ b 3ebe08 │ │ │ │ ldr r0, [pc, #92] @ 3ebfa4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #308 @ 0x134 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ebe48 │ │ │ │ ldr r3, [pc, #56] @ 3ebf98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ebe48 │ │ │ │ ldr r0, [pc, #52] @ 3ebfa8 │ │ │ │ add r1, r6, #308 @ 0x134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ebe48 │ │ │ │ - addseq r9, r5, r4, lsl #23 │ │ │ │ - rsbseq r9, ip, r4, asr #6 │ │ │ │ - rsbseq r8, pc, r4, lsl #9 │ │ │ │ - rsbseq fp, lr, ip, ror #14 │ │ │ │ - ldrheq fp, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addseq r9, r5, r4, lsr fp │ │ │ │ + ldrsheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r8, pc, r4, lsr r4 @ │ │ │ │ + rsbseq fp, lr, ip, lsl r7 │ │ │ │ + rsbseq fp, lr, r0, ror #14 │ │ │ │ tsteq r1, ip, lsr r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq fp, lr, r4, lsl #13 │ │ │ │ + rsbseq fp, lr, r4, lsr r6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq fp, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq fp, lr, r0, lsl #17 │ │ │ │ + rsbseq fp, lr, r4, lsl #17 │ │ │ │ + rsbseq fp, lr, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #800] @ 3ec2e4 │ │ │ │ ldr r2, [pc, #800] @ 3ec2e8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -376414,35 +376414,35 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r5, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r6, [pc, #760] @ 3ec2f0 │ │ │ │ ldr r4, [pc, #760] @ 3ec2f4 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r1, r9, #920 @ 0x398 │ │ │ │ ldrb r2, [r0, #101] @ 0x65 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r5, [r0, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -376457,15 +376457,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #564 @ 0x234 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 38158c │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec260 │ │ │ │ ldr r3, [pc, #576] @ 3ec2fc │ │ │ │ @@ -376481,38 +376481,38 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ b 3ec170 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93391c │ │ │ │ + bl 9338cc │ │ │ │ ldr r2, [pc, #512] @ 3ec304 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ec1a8 │ │ │ │ ldr r1, [pc, #496] @ 3ec308 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r7 │ │ │ │ bl 381968 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ beq 3ec1a8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, r4, fp │ │ │ │ mul r1, r2, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldrb r2, [r6, #100] @ 0x64 │ │ │ │ adds fp, fp, #1 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r2, fp │ │ │ │ add sl, sl, #1264 @ 0x4f0 │ │ │ │ ble 3ec1c8 │ │ │ │ ldrb r4, [r6, #108] @ 0x6c │ │ │ │ @@ -376520,15 +376520,15 @@ │ │ │ │ cmp r4, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ - bl 9348d8 │ │ │ │ + bl 934888 │ │ │ │ ldr r1, [pc, #364] @ 3ec30c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ec0e8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376550,15 +376550,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ adds r2, r4, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, r8 │ │ │ │ add fp, fp, #1264 @ 0x4f0 │ │ │ │ bgt 3ec1f4 │ │ │ │ ldrb r3, [r6, #145] @ 0x91 │ │ │ │ @@ -376570,15 +376570,15 @@ │ │ │ │ beq 3ec2b4 │ │ │ │ ldr r2, [pc, #196] @ 3ec310 │ │ │ │ add r0, r9, #23296 @ 0x5b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5670 │ │ │ │ + b 8e5620 │ │ │ │ ldrb r3, [r6, #146] @ 0x92 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec228 │ │ │ │ ldr r2, [pc, #160] @ 3ec314 │ │ │ │ ldr ip, [pc, #160] @ 3ec318 │ │ │ │ ldrd r4, [r6, #120] @ 0x78 │ │ │ │ add r8, r9, #936 @ 0x3a8 │ │ │ │ @@ -376586,49 +376586,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #612 @ 0x264 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldrd r2, [r6, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ b 3ec228 │ │ │ │ ldr r3, [pc, #96] @ 3ec31c │ │ │ │ ldr ip, [pc, #96] @ 3ec320 │ │ │ │ ldr r1, [pc, #96] @ 3ec324 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ec328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3ec1a8 │ │ │ │ - addseq r9, r5, ip, lsr #18 │ │ │ │ - rsbseq r6, sp, r0, lsl #21 │ │ │ │ - @ instruction: 0x007d6a94 │ │ │ │ - rsbseq fp, lr, r4, lsl r5 │ │ │ │ - rsbseq fp, lr, r0, lsr r5 │ │ │ │ + @ instruction: 0x009598dc │ │ │ │ + rsbseq r6, sp, r0, lsr sl │ │ │ │ + rsbseq r6, sp, r4, asr #20 │ │ │ │ + rsbseq fp, lr, r4, asr #9 │ │ │ │ + rsbseq fp, lr, r0, ror #9 │ │ │ │ rscseq r3, r0, r4, ror #15 │ │ │ │ - addseq r9, r5, r4, lsr r8 │ │ │ │ - umulleq lr, r1, ip, r9 │ │ │ │ - rsbseq r6, sp, r4, asr r9 │ │ │ │ - rsbseq r6, sp, r8, asr r9 │ │ │ │ - rsbseq fp, lr, r0, lsr #13 │ │ │ │ - rsbseq fp, lr, r0, lsr r6 │ │ │ │ + addseq r9, r5, r4, ror #15 │ │ │ │ + addeq lr, r1, ip, asr #18 │ │ │ │ + rsbseq r6, sp, r4, lsl #18 │ │ │ │ + rsbseq r6, sp, r8, lsl #18 │ │ │ │ + rsbseq fp, lr, r0, asr r6 │ │ │ │ + rsbseq fp, lr, r0, ror #11 │ │ │ │ ldrsbeq r3, [r0], #92 @ 0x5c @ │ │ │ │ - rsbseq fp, lr, r8, asr #11 │ │ │ │ - addseq r9, r5, ip, lsr #12 │ │ │ │ - @ instruction: 0x007eb59c │ │ │ │ - rsbseq fp, lr, r4, asr r3 │ │ │ │ + rsbseq fp, lr, r8, ror r5 │ │ │ │ + @ instruction: 0x009595dc │ │ │ │ + rsbseq fp, lr, ip, asr #10 │ │ │ │ + rsbseq fp, lr, r4, lsl #6 │ │ │ │ andeq r0, r0, sp, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -376646,25 +376646,25 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ands r5, r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ec498 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1204] @ 3ec84c │ │ │ │ ldr r2, [pc, #1204] @ 3ec850 │ │ │ │ ldr r1, [pc, #1204] @ 3ec854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #21 │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ bcc 3ec468 │ │ │ │ subs r3, r4, #24 │ │ │ │ sbc r2, r6, #0 │ │ │ │ @@ -376714,24 +376714,24 @@ │ │ │ │ ldr r0, [r7, #1096] @ 0x448 │ │ │ │ bl 3e8520 │ │ │ │ eor r0, r9, r0, lsl #16 │ │ │ │ and r0, r0, #65536 @ 0x10000 │ │ │ │ eor r9, r9, r0 │ │ │ │ b 3ec410 │ │ │ │ ldr sl, [pc, #968] @ 3ec868 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #960] @ 3ec86c │ │ │ │ ldr r1, [pc, #960] @ 3ec870 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ mov r5, #0 │ │ │ │ bcs 3ec604 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ @@ -376779,28 +376779,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 3ec880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec424 │ │ │ │ subs r2, r4, #80 @ 0x50 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r1, [pc, #660] @ 3ec884 │ │ │ │ tst r3, r1 │ │ │ │ bne 3ec688 │ │ │ │ @@ -376833,30 +376833,30 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec408 │ │ │ │ ldr r1, [pc, #544] @ 3ec88c │ │ │ │ ldr r0, [pc, #544] @ 3ec890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec408 │ │ │ │ ldr r9, [r7, #1256] @ 0x4e8 │ │ │ │ b 3ec530 │ │ │ │ ldrb r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec530 │ │ │ │ ldr r3, [pc, #444] @ 3ec858 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec618 │ │ │ │ ldr r0, [pc, #484] @ 3ec894 │ │ │ │ add r1, sl, #360 @ 0x168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec618 │ │ │ │ ldr r3, [pc, #436] @ 3ec878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec424 │ │ │ │ ldr r3, [pc, #384] @ 3ec858 │ │ │ │ @@ -376873,37 +376873,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3ec898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec424 │ │ │ │ ldr r1, [pc, #320] @ 3ec89c │ │ │ │ ldr r0, [pc, #320] @ 3ec8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec408 │ │ │ │ subs r2, r4, #48 @ 0x30 │ │ │ │ sbc r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3ec604 │ │ │ │ ldr r3, [pc, #272] @ 3ec8a4 │ │ │ │ @@ -376924,68 +376924,68 @@ │ │ │ │ ldr r0, [pc, #220] @ 3ec8ac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec424 │ │ │ │ ldr r1, [pc, #188] @ 3ec8b0 │ │ │ │ ldr r0, [pc, #188] @ 3ec8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #360 @ 0x168 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec618 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 3ec8b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ec424 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0101ca94 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, ip, ror sl │ │ │ │ - addseq r9, r5, r4, asr r5 │ │ │ │ - rsbseq fp, lr, ip, ror #2 │ │ │ │ - rsbseq fp, lr, r4, lsl #3 │ │ │ │ + addseq r9, r5, r4, lsl #10 │ │ │ │ + rsbseq fp, lr, ip, lsl r1 │ │ │ │ + rsbseq fp, lr, r4, lsr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r1, r8, r9, ip │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - addseq r9, r5, r0, asr r4 │ │ │ │ - rsbseq fp, lr, r0, rrx │ │ │ │ - rsbseq fp, lr, r8, ror r0 │ │ │ │ + addseq r9, r5, r0, lsl #8 │ │ │ │ + rsbseq fp, lr, r0, lsl r0 │ │ │ │ + rsbseq fp, lr, r8, lsr #32 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r3, r0, r4, asr #32 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq fp, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, lr, ip, lsl #5 │ │ │ │ tstne r1, r0 │ │ │ │ - addseq r9, r5, r8, ror r1 │ │ │ │ - addseq r9, r5, r4, lsl #5 │ │ │ │ - ldrheq fp, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq fp, lr, r0, ror #3 │ │ │ │ - rsbseq fp, lr, r4, ror #2 │ │ │ │ - umullseq r9, r5, r4, r1 │ │ │ │ - ldrsheq r6, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + addseq r9, r5, r8, lsr #2 │ │ │ │ + addseq r9, r5, r4, lsr r2 │ │ │ │ + rsbseq fp, lr, ip, ror #4 │ │ │ │ + @ instruction: 0x007eb190 │ │ │ │ + rsbseq fp, lr, r4, lsl r1 │ │ │ │ + addseq r9, r5, r4, asr #2 │ │ │ │ + rsbseq r6, sp, ip, lsr #31 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - rsbseq fp, lr, ip, lsl r1 │ │ │ │ - ldrsheq r9, [r5], ip │ │ │ │ - rsbseq r6, sp, r4, ror #30 │ │ │ │ rsbseq fp, lr, ip, asr #1 │ │ │ │ + addseq r9, r5, ip, lsr #1 │ │ │ │ + rsbseq r6, sp, r4, lsl pc │ │ │ │ + rsbseq fp, lr, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r6, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #1644] @ 3ecf44 │ │ │ │ ldr r3, [r6, #928] @ 0x3a0 │ │ │ │ @@ -377005,25 +377005,25 @@ │ │ │ │ mov r1, #14 │ │ │ │ movne r3, #5 │ │ │ │ moveq r3, #4 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 3ea718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #1560] @ 3ecf4c │ │ │ │ ldr r2, [pc, #1560] @ 3ecf50 │ │ │ │ ldr r1, [pc, #1560] @ 3ecf54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ ldr sl, [pc, #1524] @ 3ecf58 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -377104,24 +377104,24 @@ │ │ │ │ beq 3ecd8c │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r4, #1180] @ 0x49c │ │ │ │ ldr r7, [pc, #1208] @ 3ecf64 │ │ │ │ bicne r3, r3, #532676608 @ 0x1fc00000 │ │ │ │ bicne r3, r3, #4128768 @ 0x3f0000 │ │ │ │ strne r3, [r4, #1180] @ 0x49c │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #1188] @ 3ecf68 │ │ │ │ ldr r1, [pc, #1188] @ 3ecf6c │ │ │ │ add r3, r7, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ecf28 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ecd68 │ │ │ │ @@ -377156,15 +377156,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ - bl 8efb2c │ │ │ │ + bl 8efadc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ecddc │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -377220,29 +377220,29 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #740] @ 3ecf80 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3ecf84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ecb4c │ │ │ │ ldr r2, [pc, #680] @ 3ecf74 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eca04 │ │ │ │ ldr r2, [pc, #664] @ 3ecf78 │ │ │ │ @@ -377259,27 +377259,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #596] @ 3ecf88 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 3ecf8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eca04 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e9238 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3eca54 │ │ │ │ ldr r3, [r4, #1160] @ 0x488 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -377318,32 +377318,32 @@ │ │ │ │ beq 3eca2c │ │ │ │ ldr r1, [pc, #404] @ 3ecf90 │ │ │ │ ldr r0, [pc, #404] @ 3ecf94 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ add r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eca2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3ecf98 │ │ │ │ ldr r0, [pc, #376] @ 3ecf9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eca04 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #348] @ 3ecfa0 │ │ │ │ ldr r0, [pc, #348] @ 3ecfa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ecb4c │ │ │ │ ldr r3, [pc, #276] @ 3ecf74 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ecdb4 │ │ │ │ ldr r3, [pc, #260] @ 3ecf78 │ │ │ │ @@ -377360,81 +377360,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #220] @ 3ecfa8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3ecfac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r7, #1108] @ 0x454 │ │ │ │ b 3ecdb4 │ │ │ │ ldr r1, [pc, #176] @ 3ecfb0 │ │ │ │ ldr r0, [pc, #176] @ 3ecfb4 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r7, #1108] @ 0x454 │ │ │ │ b 3ecdb4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #136] @ 3ecfb8 │ │ │ │ ldr r0, [pc, #136] @ 3ecfbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #408 @ 0x198 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x00958fb8 │ │ │ │ - ldrsbeq sl, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq sl, lr, ip, ror #23 │ │ │ │ + addseq r8, r5, r8, ror #30 │ │ │ │ + rsbseq sl, lr, r0, lsl #23 │ │ │ │ + @ instruction: 0x007eab9c │ │ │ │ @ instruction: 0x0101c494 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0101c390 │ │ │ │ - addseq r8, r5, r8, lsr lr │ │ │ │ - rsbseq sl, lr, r4, asr #20 │ │ │ │ - rsbseq sl, lr, ip, asr sl │ │ │ │ + addseq r8, r5, r8, ror #27 │ │ │ │ + ldrsheq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sl, lr, ip, lsl #20 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, ror r7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sl, lr, ip, lsl #26 │ │ │ │ - rsbseq sl, lr, ip, lsl #25 │ │ │ │ - addeq sp, r7, r4, lsl #3 │ │ │ │ - ldrsheq sl, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00958af4 │ │ │ │ - rsbseq sl, lr, r4, lsr #23 │ │ │ │ - umulleq sp, r7, r8, r0 │ │ │ │ - rsbseq sl, lr, r8, asr fp │ │ │ │ - rsbseq sl, lr, r4, ror #22 │ │ │ │ - rsbseq sl, lr, r4, lsr fp │ │ │ │ - rsbseq sl, lr, r0, lsl #22 │ │ │ │ - rsbseq sl, lr, r0, ror #20 │ │ │ │ - rsbseq sl, lr, r0, asr #21 │ │ │ │ - rsbseq sl, lr, r8, ror sl │ │ │ │ - ldrsheq sl, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sl, lr, r0, lsl #14 │ │ │ │ + ldrheq sl, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sl, lr, ip, lsr ip │ │ │ │ + addeq sp, r7, r4, lsr r1 │ │ │ │ + rsbseq sl, lr, r8, lsr #23 │ │ │ │ + addseq r8, r5, r4, lsr #21 │ │ │ │ + rsbseq sl, lr, r4, asr fp │ │ │ │ + addeq sp, r7, r8, asr #32 │ │ │ │ + rsbseq sl, lr, r8, lsl #22 │ │ │ │ + rsbseq sl, lr, r4, lsl fp │ │ │ │ + rsbseq sl, lr, r4, ror #21 │ │ │ │ + ldrheq sl, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sl, lr, r0, lsl sl │ │ │ │ + rsbseq sl, lr, r0, ror sl │ │ │ │ + rsbseq sl, lr, r8, lsr #20 │ │ │ │ + rsbseq sl, lr, r0, lsr #13 │ │ │ │ + ldrheq sl, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r9, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #3372] @ 3edd08 │ │ │ │ ldr r3, [r9, #928] @ 0x3a0 │ │ │ │ @@ -377454,23 +377454,23 @@ │ │ │ │ moveq r5, #5 │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #3292] @ 3edd14 │ │ │ │ ldr r1, [pc, #3292] @ 3edd18 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r6, [pc, #3264] @ 3edd1c │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ add r6, pc, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ @@ -377561,25 +377561,25 @@ │ │ │ │ lsr r3, r3, #19 │ │ │ │ and r3, r3, #15 │ │ │ │ tst r3, #8 │ │ │ │ moveq r1, #9 │ │ │ │ movne r1, #10 │ │ │ │ bl 3ea718 │ │ │ │ mov r0, r2 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #2888] @ 3edd2c │ │ │ │ ldr r2, [pc, #2888] @ 3edd30 │ │ │ │ ldr r1, [pc, #2888] @ 3edd34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ed550 │ │ │ │ ldr r3, [r4, #1128] @ 0x468 │ │ │ │ mov r2, #8 │ │ │ │ ands r1, r3, #64 @ 0x40 │ │ │ │ @@ -377642,15 +377642,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3edcc0 │ │ │ │ ldr r0, [pc, #2604] @ 3edd3c │ │ │ │ add r1, sl, #464 @ 0x1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0] │ │ │ │ b 3ed234 │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r4 │ │ │ │ @@ -377679,25 +377679,25 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ed298 │ │ │ │ b 3ed290 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea718 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #2436] @ 3edd40 │ │ │ │ ldr r2, [pc, #2436] @ 3edd44 │ │ │ │ ldr r1, [pc, #2436] @ 3edd48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #6 │ │ │ │ @@ -377759,27 +377759,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #2128] @ 3edd54 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r7, sl} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2104] @ 3edd58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed450 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea718 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ed0b4 │ │ │ │ @@ -377873,29 +377873,29 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1680] @ 3edd60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1652] @ 3edd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed5d0 │ │ │ │ ldr r2, [pc, #1636] @ 3edd68 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378055,15 +378055,15 @@ │ │ │ │ str r2, [r3, #1108] @ 0x454 │ │ │ │ b 3ed8b4 │ │ │ │ ldr r1, [pc, #1040] @ 3edd94 │ │ │ │ ldr r0, [pc, #1040] @ 3edd98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #488 @ 0x1e8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ b 3ed114 │ │ │ │ ldr r2, [pc, #1016] @ 3edd9c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3ed7fc │ │ │ │ ldr sl, [pc, #1008] @ 3edda0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -378094,24 +378094,24 @@ │ │ │ │ ldr r1, [pc, #924] @ 3eddb4 │ │ │ │ ldr r0, [pc, #924] @ 3eddb8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed450 │ │ │ │ ldr r1, [pc, #892] @ 3eddbc │ │ │ │ ldr r0, [pc, #892] @ 3eddc0 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed5d0 │ │ │ │ ldr r0, [pc, #864] @ 3eddc4 │ │ │ │ ldr r3, [pc, #864] @ 3eddc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ @@ -378158,28 +378158,28 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [pc, #680] @ 3edde0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3edde4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r9, #1108] @ 0x454 │ │ │ │ b 3ed948 │ │ │ │ ldr r0, [pc, #628] @ 3edde8 │ │ │ │ ldr r3, [pc, #628] @ 3eddec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #620] @ 3eddf0 │ │ │ │ @@ -378222,27 +378222,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ede00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ed830 │ │ │ │ ldr r2, [r3, #1108] @ 0x454 │ │ │ │ bic r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r3, #1108] @ 0x454 │ │ │ │ b 3ed8fc │ │ │ │ ldr r1, [pc, #392] @ 3ede04 │ │ │ │ ldr r3, [pc, #392] @ 3ede08 │ │ │ │ @@ -378266,96 +378266,96 @@ │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #332] @ 3ede18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ed830 │ │ │ │ ldr r1, [pc, #304] @ 3ede1c │ │ │ │ ldr r0, [pc, #304] @ 3ede20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r9, #1108] @ 0x454 │ │ │ │ b 3ed948 │ │ │ │ tsteq r1, r4, lsl lr │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r8, r5, r8, asr #17 │ │ │ │ - ldrsbeq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq sl, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + addseq r8, r5, r8, ror r8 │ │ │ │ + rsbseq sl, lr, r4, lsl #9 │ │ │ │ + rsbseq sl, lr, r0, lsr #9 │ │ │ │ @ instruction: 0x0101bd98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ smlabbeq r1, ip, ip, fp │ │ │ │ - addseq r8, r5, r8, lsl #14 │ │ │ │ - rsbseq sl, lr, ip, lsl r3 │ │ │ │ - rsbseq sl, lr, r4, lsr r3 │ │ │ │ + @ instruction: 0x009586b8 │ │ │ │ + rsbseq sl, lr, ip, asr #5 │ │ │ │ + rsbseq sl, lr, r4, ror #5 │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ - ldrsheq sl, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - addseq r8, r5, r0, lsr r5 │ │ │ │ - rsbseq sl, lr, r8, asr #2 │ │ │ │ - rsbseq sl, lr, r4, ror #2 │ │ │ │ + rsbseq sl, lr, ip, lsr #13 │ │ │ │ + addseq r8, r5, r0, ror #9 │ │ │ │ + ldrsheq sl, [lr], #-8 @ │ │ │ │ + rsbseq sl, lr, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x0087c9b4 │ │ │ │ - rsbseq sl, lr, r8, lsr #11 │ │ │ │ + addeq ip, r7, r4, ror #18 │ │ │ │ + rsbseq sl, lr, r8, asr r5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - ldrsbeq sl, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq sl, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, lr, r8, lsl #5 │ │ │ │ + rsbseq sl, lr, r8, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ - rsbseq sl, lr, ip, asr r2 │ │ │ │ - addeq r2, sl, r4, lsl #3 │ │ │ │ - rsbseq sl, lr, ip, lsr r2 │ │ │ │ - rsbseq sl, lr, r0, asr #4 │ │ │ │ - rsbseq sl, lr, ip, lsr r2 │ │ │ │ - rsbseq sl, lr, r4, lsr r2 │ │ │ │ - rsbseq sl, lr, r8, lsr #4 │ │ │ │ - rsbseq sl, lr, ip, lsl r2 │ │ │ │ - ldrsheq r9, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq sl, lr, r4, lsl r2 │ │ │ │ - addseq r7, r5, ip, ror #30 │ │ │ │ - rsbseq sl, lr, r0, lsr #3 │ │ │ │ - addeq r1, sl, ip, ror #30 │ │ │ │ - addeq r1, sl, r0, ror #30 │ │ │ │ - addeq r1, sl, r4, asr pc │ │ │ │ - addeq r1, sl, r8, asr #30 │ │ │ │ - addeq r1, sl, ip, lsr pc │ │ │ │ - addeq r1, sl, r4, lsl pc │ │ │ │ - umulleq ip, r7, ip, r4 │ │ │ │ - ldrsbeq sl, [lr], #-8 @ │ │ │ │ - rsbseq r9, lr, r4, ror #30 │ │ │ │ - ldrheq sl, [lr], #-0 @ │ │ │ │ - rsbseq r9, lr, r0, lsl #31 │ │ │ │ - addeq r1, sl, r4, lsr #29 │ │ │ │ - rsbseq r9, lr, r4, ror pc │ │ │ │ - addeq r1, sl, r4, lsl #29 │ │ │ │ - addeq r1, sl, r4, ror #28 │ │ │ │ - addeq r1, sl, r0, asr lr │ │ │ │ - rsbseq r9, lr, ip, lsr #30 │ │ │ │ - @ instruction: 0x007e9e94 │ │ │ │ - rsbseq r9, lr, r8, ror #30 │ │ │ │ - rsbseq r9, lr, r8, ror lr │ │ │ │ - rsbseq r9, lr, ip, asr lr │ │ │ │ - addeq r1, sl, r8, lsl #27 │ │ │ │ - rsbseq r9, lr, r0, asr #28 │ │ │ │ - addeq r1, sl, ip, asr sp │ │ │ │ - rsbseq r9, lr, r0, lsr #28 │ │ │ │ - rsbseq r9, lr, r4, ror #27 │ │ │ │ - umulleq r1, sl, r0, ip │ │ │ │ - rsbseq r9, lr, r8, asr sp │ │ │ │ - addeq r1, sl, ip, ror #24 │ │ │ │ - rsbseq r9, lr, r4, lsr #26 │ │ │ │ - rsbseq r9, lr, r8, lsr #26 │ │ │ │ - ldrheq r9, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r9, lr, r0, ror #25 │ │ │ │ + rsbseq sl, lr, ip, lsl #4 │ │ │ │ + addeq r2, sl, r4, lsr r1 │ │ │ │ + rsbseq sl, lr, ip, ror #3 │ │ │ │ + ldrsheq sl, [lr], #-16 @ │ │ │ │ + rsbseq sl, lr, ip, ror #3 │ │ │ │ + rsbseq sl, lr, r4, ror #3 │ │ │ │ + ldrsbeq sl, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, lr, ip, asr #3 │ │ │ │ + rsbseq r9, lr, r8, lsr #29 │ │ │ │ + rsbseq sl, lr, r4, asr #3 │ │ │ │ + addseq r7, r5, ip, lsl pc │ │ │ │ + rsbseq sl, lr, r0, asr r1 │ │ │ │ + addeq r1, sl, ip, lsl pc │ │ │ │ + addeq r1, sl, r0, lsl pc │ │ │ │ + addeq r1, sl, r4, lsl #30 │ │ │ │ + strdeq r1, [sl], r8 │ │ │ │ + addeq r1, sl, ip, ror #29 │ │ │ │ + addeq r1, sl, r4, asr #29 │ │ │ │ + addeq ip, r7, ip, asr #8 │ │ │ │ + rsbseq sl, lr, r8, lsl #1 │ │ │ │ + rsbseq r9, lr, r4, lsl pc │ │ │ │ + rsbseq sl, lr, r0, rrx │ │ │ │ + rsbseq r9, lr, r0, lsr pc │ │ │ │ + addeq r1, sl, r4, asr lr │ │ │ │ + rsbseq r9, lr, r4, lsr #30 │ │ │ │ + addeq r1, sl, r4, lsr lr │ │ │ │ + addeq r1, sl, r4, lsl lr │ │ │ │ + addeq r1, sl, r0, lsl #28 │ │ │ │ + ldrsbeq r9, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, lr, r4, asr #28 │ │ │ │ + rsbseq r9, lr, r8, lsl pc │ │ │ │ + rsbseq r9, lr, r8, lsr #28 │ │ │ │ rsbseq r9, lr, ip, lsl #28 │ │ │ │ + addeq r1, sl, r8, lsr sp │ │ │ │ + ldrsheq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r1, sl, ip, lsl #26 │ │ │ │ + ldrsbeq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x007e9d94 │ │ │ │ + addeq r1, sl, r0, asr #24 │ │ │ │ + rsbseq r9, lr, r8, lsl #26 │ │ │ │ + addeq r1, sl, ip, lsl ip │ │ │ │ + ldrsbeq r9, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r9, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r9, lr, r4, ror #26 │ │ │ │ + @ instruction: 0x007e9c90 │ │ │ │ + ldrheq r9, [lr], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378373,25 +378373,25 @@ │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ beq 3edf38 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #3336] @ 3eeb9c │ │ │ │ ldr r2, [pc, #3336] @ 3eeba0 │ │ │ │ ldr r1, [pc, #3336] @ 3eeba4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #3308] @ 3eeba8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3ee0b8 │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -378416,26 +378416,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #516 @ 0x204 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ - bl 930eb8 │ │ │ │ + b b7d7a4 │ │ │ │ + bl 930e68 │ │ │ │ ldr r3, [pc, #3192] @ 3eebbc │ │ │ │ ldr r2, [pc, #3192] @ 3eebc0 │ │ │ │ ldr r1, [pc, #3192] @ 3eebc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #3132] @ 3eeba8 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee020 │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -378499,27 +378499,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3eebe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3edf7c │ │ │ │ ldr r3, [pc, #2844] @ 3eebdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edecc │ │ │ │ ldr r3, [pc, #2776] @ 3eebac │ │ │ │ @@ -378537,27 +378537,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2720] @ 3eebe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3edecc │ │ │ │ tst r9, #2 │ │ │ │ bne 3ee8a0 │ │ │ │ ldr r3, [pc, #2700] @ 3eebec │ │ │ │ and r3, r3, r9 │ │ │ │ str r3, [r5, #1108] @ 0x454 │ │ │ │ ldr r2, [pc, #2692] @ 3eebf0 │ │ │ │ @@ -378603,15 +378603,15 @@ │ │ │ │ ldr r1, [pc, #2540] @ 3eebf8 │ │ │ │ ldr r0, [pc, #2540] @ 3eebfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #572 @ 0x23c │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ str r9, [r5, #1132] @ 0x46c │ │ │ │ b 3ee164 │ │ │ │ ldr r2, [r5, #1140] @ 0x474 │ │ │ │ eor r3, r2, r9 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ str r3, [r5, #1140] @ 0x474 │ │ │ │ @@ -378671,15 +378671,15 @@ │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ tst r3, #24 │ │ │ │ beq 3ee948 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ec8bc │ │ │ │ ldr r2, [pc, #2236] @ 3eec0c │ │ │ │ ldr r3, [pc, #2112] @ 3eeb94 │ │ │ │ @@ -378880,15 +378880,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [pc, #1476] @ 3eec44 │ │ │ │ ldr r3, [pc, #1296] @ 3eeb94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378960,15 +378960,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ee164 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ tst r3, #24 │ │ │ │ bne 3ee340 │ │ │ │ b 3ee164 │ │ │ │ ldr r3, [pc, #1152] @ 3eec58 │ │ │ │ @@ -378996,15 +378996,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r4 │ │ │ │ bne 3ee3d4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ tst r3, #2 │ │ │ │ beq 3ee164 │ │ │ │ ldr r3, [pc, #852] @ 3eebac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ee164 │ │ │ │ @@ -379101,27 +379101,27 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #644] @ 3eec80 │ │ │ │ ldr r2, [pc, #644] @ 3eec84 │ │ │ │ ldr r1, [pc, #644] @ 3eec88 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [r5, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3ee164 │ │ │ │ ldr r1, [r5, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r5, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ @@ -379146,25 +379146,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3edf7c │ │ │ │ ldr r0, [pc, #488] @ 3eec94 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3edecc │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcc 3eeb24 │ │ │ │ ldr r3, [pc, #204] @ 3eebac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -379210,106 +379210,106 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #544 @ 0x220 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ smlatbeq r1, r4, pc, sl @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r1, ip, pc, sl @ │ │ │ │ - addseq r7, r5, r8, asr sl │ │ │ │ - rsbseq r9, lr, ip, ror #12 │ │ │ │ - rsbseq r9, lr, r4, lsl #13 │ │ │ │ + addseq r7, r5, r8, lsl #20 │ │ │ │ + rsbseq r9, lr, ip, lsl r6 │ │ │ │ + rsbseq r9, lr, r4, lsr r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ - @ instruction: 0x009579d8 │ │ │ │ - rsbseq r5, sp, r4, asr #16 │ │ │ │ - addseq r7, r5, r8, lsr #19 │ │ │ │ - ldrheq r9, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addseq r7, r5, r8, lsl #19 │ │ │ │ + ldrsheq r5, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r7, r5, r8, asr r9 │ │ │ │ + rsbseq r9, lr, ip, ror #10 │ │ │ │ + rsbseq r9, lr, r4, lsl #11 │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ - addseq r7, r5, r8, lsr #18 │ │ │ │ - @ instruction: 0x007d5794 │ │ │ │ - @ instruction: 0x009577de │ │ │ │ - addseq r7, r5, r0, lsl r8 │ │ │ │ + @ instruction: 0x009578d8 │ │ │ │ + rsbseq r5, sp, r4, asr #14 │ │ │ │ + addseq r7, r5, lr, lsl #15 │ │ │ │ + addseq r7, r5, r0, asr #15 │ │ │ │ andeq r4, r0, r4, ror r3 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007e9a90 │ │ │ │ - ldrsheq r9, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r9, lr, r0, asr #20 │ │ │ │ + rsbseq r9, lr, r8, lsr #19 │ │ │ │ ldrsheq ip, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ smlabbeq r1, r8, ip, sl │ │ │ │ tsteq r1, ip, lsl #24 │ │ │ │ - addseq r7, r5, r4, ror #13 │ │ │ │ - rsbseq r9, lr, ip, lsl #21 │ │ │ │ + umullseq r7, r5, r4, r6 │ │ │ │ + rsbseq r9, lr, ip, lsr sl │ │ │ │ tsteq r1, ip, ror #22 │ │ │ │ - addseq r7, r5, r4, asr #12 │ │ │ │ - rsbseq r9, lr, r0, lsl #13 │ │ │ │ + @ instruction: 0x009575f4 │ │ │ │ + rsbseq r9, lr, r0, lsr r6 │ │ │ │ smlatbeq r1, r4, sl, sl │ │ │ │ tsteq r1, ip, lsr sl │ │ │ │ strdeq sl, [r1, -r0] │ │ │ │ - addseq r7, r5, r8, asr #9 │ │ │ │ - rsbseq r9, lr, ip, lsr r8 │ │ │ │ + addseq r7, r5, r8, ror r4 │ │ │ │ + rsbseq r9, lr, ip, ror #15 │ │ │ │ smlabbeq r1, ip, r9, sl │ │ │ │ - addseq r7, r5, r4, ror #8 │ │ │ │ - rsbseq r9, lr, r0, lsl #8 │ │ │ │ + addseq r7, r5, r4, lsl r4 │ │ │ │ + ldrheq r9, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ smlatbeq r1, r0, r8, sl │ │ │ │ - addseq r7, r5, r8, ror r3 │ │ │ │ - rsbseq r9, lr, r0, asr #13 │ │ │ │ + addseq r7, r5, r8, lsr #6 │ │ │ │ + rsbseq r9, lr, r0, ror r6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ tsteq r1, r4, ror r7 │ │ │ │ smlabteq r1, ip, r6, sl │ │ │ │ - addseq r7, r5, r4, lsr #3 │ │ │ │ - rsbseq r9, lr, r0, ror #3 │ │ │ │ + addseq r7, r5, r4, asr r1 │ │ │ │ + @ instruction: 0x007e9190 │ │ │ │ @ instruction: 0xf007f07f │ │ │ │ andeq pc, r7, pc, ror r0 @ │ │ │ │ ldrdeq sl, [r1, -r8] │ │ │ │ smlabbeq r1, r8, r5, sl │ │ │ │ - addseq r7, r5, r0, rrx │ │ │ │ - rsbseq r9, lr, r0, lsr r3 │ │ │ │ + addseq r7, r5, r0, lsl r0 │ │ │ │ + rsbseq r9, lr, r0, ror #5 │ │ │ │ smlatteq r1, r8, r4, sl │ │ │ │ - addseq r6, r5, r0, asr #31 │ │ │ │ - @ instruction: 0x007e9290 │ │ │ │ + addseq r6, r5, r0, ror pc │ │ │ │ + rsbseq r9, lr, r0, asr #4 │ │ │ │ smlabbeq r1, r4, r4, sl │ │ │ │ @ instruction: 0xf0001000 │ │ │ │ - @ instruction: 0x00956ef0 │ │ │ │ - rsbseq r8, lr, r8, lsl #22 │ │ │ │ - rsbseq r8, lr, r0, lsr #22 │ │ │ │ + addseq r6, r5, r0, lsr #29 │ │ │ │ + ldrheq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0x0101a39c │ │ │ │ - rsbseq r9, lr, r4, lsl #2 │ │ │ │ - ldrsbeq r9, [lr], #-12 @ │ │ │ │ + ldrheq r9, [lr], #-4 @ │ │ │ │ + rsbseq r9, lr, ip, lsl #1 │ │ │ │ mrseq sl, SP_irq │ │ │ │ - @ instruction: 0x00956dd8 │ │ │ │ - rsbseq r9, lr, r8, asr #1 │ │ │ │ + addseq r6, r5, r8, lsl #27 │ │ │ │ + rsbseq r9, lr, r8, ror r0 │ │ │ │ @ instruction: 0xff0ffbfb │ │ │ │ smlatbeq r1, r8, r2, sl │ │ │ │ - addseq r6, r5, r8, ror sp │ │ │ │ - rsbseq r8, lr, r0, lsr #21 │ │ │ │ - rsbseq r9, lr, r4, lsl #1 │ │ │ │ + addseq r6, r5, r8, lsr #26 │ │ │ │ + rsbseq r8, lr, r0, asr sl │ │ │ │ + rsbseq r9, lr, r4, lsr r0 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 003eecbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #132] @ 3eed68 │ │ │ │ ldr r2, [pc, #132] @ 3eed6c │ │ │ │ ldr r1, [pc, #132] @ 3eed70 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3eed48 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3eed48 │ │ │ │ add r3, r4, r4, lsl #2 │ │ │ │ rsb r4, r4, r3, lsl #4 │ │ │ │ @@ -379327,17 +379327,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r5, r8, lsl #24 │ │ │ │ - rsbseq r8, lr, r0, lsr #16 │ │ │ │ - rsbseq r8, lr, r8, lsr r8 │ │ │ │ + @ instruction: 0x00956bb8 │ │ │ │ + ldrsbeq r8, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, lr, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 3eeeb8 │ │ │ │ ldr r2, [pc, #300] @ 3eeebc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379395,41 +379395,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3eeedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eedc8 │ │ │ │ ldr r0, [pc, #60] @ 3eeee0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3eedc8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, rrx │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r4, lsr #32 │ │ │ │ andeq r2, r0, r8, lsr #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ rscseq r0, r0, r8, ror #25 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq r8, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r8, lr, ip, asr #29 │ │ │ │ + rsbseq r8, lr, r0, ror #28 │ │ │ │ + rsbseq r8, lr, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 3ef03c │ │ │ │ ldr ip, [pc, #320] @ 3ef040 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379485,84 +379485,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ef05c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eef3c │ │ │ │ ldr r0, [pc, #68] @ 3ef060 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eef3c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r9, [r1, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01019eb0 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007e8d90 │ │ │ │ - rsbseq r8, lr, ip, lsr #27 │ │ │ │ + rsbseq r8, lr, r0, asr #26 │ │ │ │ + rsbseq r8, lr, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 3ef074 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrheq r0, [r0], #172 @ 0xac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3ef0e8 │ │ │ │ ldr r2, [pc, #88] @ 3ef0ec │ │ │ │ ldr r1, [pc, #88] @ 3ef0f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #60] @ 3ef0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r5, r4, asr #21 │ │ │ │ - rsbseq r6, ip, r8, lsr #32 │ │ │ │ - rsbseq r5, pc, ip, ror #2 │ │ │ │ - rsbseq r8, lr, ip, asr #26 │ │ │ │ + addseq r6, r5, r4, ror sl │ │ │ │ + ldrsbeq r5, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, pc, ip, lsl r1 @ │ │ │ │ + ldrsheq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3ef1b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -379570,25 +379570,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3ef1b8 │ │ │ │ ldr r1, [pc, #148] @ 3ef1bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #128] @ 3ef1c0 │ │ │ │ ldr r1, [pc, #128] @ 3ef1c4 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #96] @ 3ef1c8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e8454 │ │ │ │ ldr r1, [pc, #76] @ 3ef1cc │ │ │ │ @@ -379602,20 +379602,20 @@ │ │ │ │ bl 36c89c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r6, r5, ip, asr #20 │ │ │ │ - rsbseq r5, ip, r0, lsr #31 │ │ │ │ - rsbseq r5, pc, r0, ror #1 │ │ │ │ - ldrsbeq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r8, lr, r4, ror #25 │ │ │ │ - rsbseq sl, lr, r4, asr #32 │ │ │ │ + @ instruction: 0x009569fc │ │ │ │ + rsbseq r5, ip, r0, asr pc │ │ │ │ + @ instruction: 0x007f5090 │ │ │ │ + rsbseq r8, lr, r4, lsl #25 │ │ │ │ + @ instruction: 0x007e8c94 │ │ │ │ + ldrsheq r9, [lr], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003ef1d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -379876,22 +379876,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ef7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 3ef32c │ │ │ │ ldr r3, [pc, #400] @ 3ef7b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379909,22 +379909,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3ef7bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef3ec │ │ │ │ ldr r3, [pc, #280] @ 3ef7c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef528 │ │ │ │ @@ -379941,69 +379941,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3ef7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef528 │ │ │ │ ldr r0, [pc, #160] @ 3ef7c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef468 │ │ │ │ ldr r0, [pc, #140] @ 3ef7cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef3ec │ │ │ │ ldr r0, [pc, #120] @ 3ef7d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef528 │ │ │ │ bl 27f028 │ │ │ │ tsteq r1, ip, lsl #24 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r9, [r1, -r8] │ │ │ │ smlabbeq r1, r4, fp, r9 │ │ │ │ - addseq r6, r5, r8, lsl #17 │ │ │ │ + addseq r6, r5, r8, lsr r8 │ │ │ │ smlatteq r1, ip, sl, r9 │ │ │ │ smlatbeq r1, r8, sl, r9 │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ tsteq r1, ip, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r9, [r1, -r4] │ │ │ │ tsteq r1, ip, ror #18 │ │ │ │ tsteq r1, r4, asr #18 │ │ │ │ tsteq r1, r0, lsl r9 │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq r8, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, lr, ip, lsl #17 │ │ │ │ andeq r5, r0, r8, lsl #5 │ │ │ │ - rsbseq r8, lr, r4, lsl #16 │ │ │ │ + ldrheq r8, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, r4, lsl r5 │ │ │ │ - rsbseq r8, lr, r0, lsr r7 │ │ │ │ - ldrsheq r8, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r8, lr, r4, lsl #15 │ │ │ │ - rsbseq r8, lr, r8, lsl r7 │ │ │ │ + rsbseq r8, lr, r0, ror #13 │ │ │ │ + rsbseq r8, lr, r0, lsr #15 │ │ │ │ + rsbseq r8, lr, r4, lsr r7 │ │ │ │ + rsbseq r8, lr, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3ef1d0 │ │ │ │ @@ -380015,56 +380015,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ │ │ │ │ 003ef824 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ef854 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rscseq r0, r0, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3ef8b4 │ │ │ │ ldr r2, [pc, #68] @ 3ef8b8 │ │ │ │ ldr r1, [pc, #68] @ 3ef8bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #40] @ 3ef8c0 │ │ │ │ ldr r1, [pc, #40] @ 3ef8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a304 │ │ │ │ - addseq r6, r5, ip, lsr #6 │ │ │ │ - rsbseq r5, ip, r8, asr #16 │ │ │ │ - rsbseq r4, pc, ip, lsl #19 │ │ │ │ + b 92a2b4 │ │ │ │ + @ instruction: 0x009562dc │ │ │ │ + ldrsheq r5, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, pc, ip, lsr r9 @ │ │ │ │ rscseq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #252] @ 3ef9dc │ │ │ │ @@ -380074,49 +380074,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3ef9e0 │ │ │ │ ldr r1, [pc, #236] @ 3ef9e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #216] @ 3ef9e8 │ │ │ │ ldr r2, [pc, #216] @ 3ef9ec │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #180] @ 3ef9f0 │ │ │ │ ldr r1, [pc, #180] @ 3ef9f4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #148] @ 3ef9f8 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #752 @ 0x2f0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #20 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 38158c │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 38148c │ │ │ │ ldr r1, [pc, #76] @ 3ef9fc │ │ │ │ @@ -380128,54 +380128,54 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r6, r5, r4, asr #5 │ │ │ │ - ldrsbeq r5, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, pc, r0, lsl r9 @ │ │ │ │ - rsbseq r8, lr, ip, ror r7 │ │ │ │ - rsbseq r8, lr, ip, asr r7 │ │ │ │ - rsbseq r3, sp, r4, lsl r1 │ │ │ │ - rsbseq r3, sp, r8, lsr #2 │ │ │ │ + addseq r6, r5, r4, ror r2 │ │ │ │ + rsbseq r5, ip, r0, lsl #15 │ │ │ │ + rsbseq r4, pc, r0, asr #17 │ │ │ │ + rsbseq r8, lr, ip, lsr #14 │ │ │ │ + rsbseq r8, lr, ip, lsl #14 │ │ │ │ + rsbseq r3, sp, r4, asr #1 │ │ │ │ + ldrsbeq r3, [sp], #-8 @ │ │ │ │ rscseq r0, r0, r4, lsr r2 │ │ │ │ - ldrsheq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, lr, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3efa70 │ │ │ │ ldr r2, [pc, #88] @ 3efa74 │ │ │ │ ldr r1, [pc, #88] @ 3efa78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #56] @ 3efa7c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r5, r8, lsl #3 │ │ │ │ - rsbseq r8, lr, ip, asr #12 │ │ │ │ - rsbseq r8, lr, r0, ror #12 │ │ │ │ + addseq r6, r5, r8, lsr r1 │ │ │ │ + ldrsheq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r8, lr, r0, lsl r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380201,15 +380201,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3efb3c │ │ │ │ @@ -380251,23 +380251,23 @@ │ │ │ │ tst r3, #32 │ │ │ │ strb r0, [r4, #931] @ 0x3a3 │ │ │ │ beq 3efb24 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3efb24 │ │ │ │ ldrb r5, [r0, #930] @ 0x3a2 │ │ │ │ b 3efb24 │ │ │ │ ldrb r5, [r0, #929] @ 0x3a1 │ │ │ │ b 3efb24 │ │ │ │ ldrb r5, [r0, #928] @ 0x3a0 │ │ │ │ b 3efb24 │ │ │ │ - addseq r6, r5, ip, lsr r0 │ │ │ │ + addseq r5, r5, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -380382,15 +380382,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldrb r2, [r0, #928] @ 0x3a0 │ │ │ │ bic ip, ip, #16 │ │ │ │ and r2, r2, #16 │ │ │ │ orr r2, r2, ip │ │ │ │ tst r2, #16 │ │ │ │ strb r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380401,15 +380401,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ and r2, r2, #239 @ 0xef │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, r5 │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldrb r3, [r4, #929] @ 0x3a1 │ │ │ │ tst r2, #32 │ │ │ │ beq 3eff14 │ │ │ │ tst r3, #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380446,15 +380446,15 @@ │ │ │ │ b 3efdc0 │ │ │ │ and r2, r2, #223 @ 0xdf │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #929] @ 0x3a1 │ │ │ │ strb r3, [r4, #933] @ 0x3a5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ bl 3e87a4 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #16 │ │ │ │ ldrbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ biceq r3, r3, #32 │ │ │ │ strbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ mov r3, #1 │ │ │ │ @@ -380490,85 +380490,85 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3efda0 │ │ │ │ orr r2, r2, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c784 │ │ │ │ - addseq r5, r5, r5, ror pc │ │ │ │ + b 92c734 │ │ │ │ + addseq r5, r5, r5, lsr #30 │ │ │ │ ldr r0, [pc, #4] @ 3effb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ smlaleq pc, pc, r4, ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f0048 │ │ │ │ ldr r2, [pc, #120] @ 3f004c │ │ │ │ ldr r1, [pc, #120] @ 3f0050 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3f0054 │ │ │ │ ldr r1, [pc, #92] @ 3f0058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r2, [pc, #68] @ 3f005c │ │ │ │ ldr r3, [pc, #68] @ 3f0060 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r5, r4, asr #24 │ │ │ │ - rsbseq r5, ip, r8, ror #1 │ │ │ │ - rsbseq r4, pc, r8, lsr #4 │ │ │ │ + @ instruction: 0x00955bf4 │ │ │ │ + @ instruction: 0x007c5098 │ │ │ │ + ldrsbeq r4, [pc], #-24 @ │ │ │ │ rsceq pc, pc, r8, asr #24 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrheq r8, [lr], #-4 @ │ │ │ │ + rsbseq r8, lr, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3f00fc │ │ │ │ ldr r2, [pc, #128] @ 3f0100 │ │ │ │ ldr r1, [pc, #128] @ 3f0104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f00bc │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e87a4 │ │ │ │ @@ -380584,17 +380584,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r5, r5, ip, fp @ │ │ │ │ - rsbseq r8, lr, r4, asr r0 │ │ │ │ - rsbseq r8, lr, ip, rrx │ │ │ │ + addseq r5, r5, ip, asr #22 │ │ │ │ + rsbseq r8, lr, r4 │ │ │ │ + rsbseq r8, lr, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ 3f0204 │ │ │ │ ldr r7, [pc, #228] @ 3f0208 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -380603,15 +380603,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #180] @ 3f0210 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #172] @ 3f0214 │ │ │ │ ldr r8, [pc, #172] @ 3f0218 │ │ │ │ @@ -380621,49 +380621,49 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 38148c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e8454 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00955afc │ │ │ │ - ldrsbeq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r7, lr, r8, lsr #31 │ │ │ │ + addseq r5, r5, ip, lsr #21 │ │ │ │ + rsbseq r7, lr, r4, lsl #31 │ │ │ │ + rsbseq r7, lr, r8, asr pc │ │ │ │ ldrdeq pc, [pc], #168 @ │ │ │ │ - rsbseq r2, sp, r0, lsl #18 │ │ │ │ - rsbseq r2, sp, ip, ror #17 │ │ │ │ + ldrheq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x007d289c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1232] @ 3f0704 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380679,15 +380679,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1192] @ 3f0710 │ │ │ │ ldr r1, [pc, #1192] @ 3f0714 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #1172] @ 3f0718 │ │ │ │ cmp r5, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3f02f4 │ │ │ │ ldr r3, [pc, #1152] @ 3f071c │ │ │ │ @@ -380701,15 +380701,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1104] @ 3f072c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f0310 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -380774,15 +380774,15 @@ │ │ │ │ ldr r1, [pc, #872] @ 3f0748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #840] @ 3f074c │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0320 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380791,15 +380791,15 @@ │ │ │ │ ldr r1, [pc, #820] @ 3f0758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #788] @ 3f075c │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0320 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3] │ │ │ │ @@ -380808,15 +380808,15 @@ │ │ │ │ ldr r1, [pc, #768] @ 3f0768 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #736] @ 3f076c │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0320 │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380825,15 +380825,15 @@ │ │ │ │ ldr r1, [pc, #716] @ 3f0778 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r9, [pc, #688] @ 3f077c │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ b 3f0320 │ │ │ │ ldr r3, [pc, #672] @ 3f0780 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -380853,26 +380853,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3f0788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f0334 │ │ │ │ ldr r3, [pc, #432] @ 3f071c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3f06b8 │ │ │ │ ldr r3, [pc, #524] @ 3f078c │ │ │ │ @@ -380881,15 +380881,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ mov fp, r9 │ │ │ │ ldr r9, [pc, #484] @ 3f0798 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0320 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -380901,26 +380901,26 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ ldrh r3, [r8] │ │ │ │ orr r3, r3, #2 │ │ │ │ strh r3, [r8] │ │ │ │ beq 3f03c0 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3f03c0 │ │ │ │ ldr r2, [pc, #412] @ 3f079c │ │ │ │ ldr r1, [pc, #412] @ 3f07a0 │ │ │ │ ldr r0, [pc, #412] @ 3f07a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f02a8 │ │ │ │ mov r9, #0 │ │ │ │ b 3f05a8 │ │ │ │ mov fp, #0 │ │ │ │ b 3f03fc │ │ │ │ mov fp, #0 │ │ │ │ b 3f0440 │ │ │ │ @@ -380939,97 +380939,97 @@ │ │ │ │ ldr r2, [pc, #312] @ 3f07ac │ │ │ │ ldr r1, [pc, #312] @ 3f07b0 │ │ │ │ ldr r0, [pc, #312] @ 3f07b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f03bc │ │ │ │ ldr r0, [pc, #288] @ 3f07b8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f0334 │ │ │ │ ldr r2, [pc, #252] @ 3f07bc │ │ │ │ ldr r1, [pc, #252] @ 3f07c0 │ │ │ │ ldr r0, [pc, #252] @ 3f07c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f0578 │ │ │ │ ldr r2, [pc, #228] @ 3f07c8 │ │ │ │ ldr r1, [pc, #228] @ 3f07cc │ │ │ │ ldr r0, [pc, #228] @ 3f07d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f03bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r5, r8, ror #19 │ │ │ │ + umullseq r5, r5, r8, r9 @ │ │ │ │ smlatbeq r1, ip, fp, r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r7, lr, r8, ror lr │ │ │ │ - rsbseq r7, lr, ip, lsl #29 │ │ │ │ + rsbseq r7, lr, r8, lsr #28 │ │ │ │ + rsbseq r7, lr, ip, lsr lr │ │ │ │ tsteq r1, ip, ror #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r5, r5, r8, ror #18 │ │ │ │ - ldrsheq r4, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r3, pc, r0, asr #30 │ │ │ │ - addseq r5, r5, r0, lsl #18 │ │ │ │ - @ instruction: 0x009558f1 │ │ │ │ - rsbseq r5, lr, ip, lsl #20 │ │ │ │ + addseq r5, r5, r8, lsl r9 │ │ │ │ + rsbseq r4, ip, ip, lsr #27 │ │ │ │ + ldrsheq r3, [pc], #-224 @ │ │ │ │ + @ instruction: 0x009558b0 │ │ │ │ + addseq r5, r5, r1, lsr #17 │ │ │ │ + ldrheq r5, [lr], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01018ab8 │ │ │ │ - addseq r5, r5, r0, asr #16 │ │ │ │ - ldrsbeq r4, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r3, pc, r0, lsr #28 │ │ │ │ - rsbseq r7, lr, ip, lsl sp │ │ │ │ - @ instruction: 0x009557fc │ │ │ │ - @ instruction: 0x007c4c98 │ │ │ │ - ldrsbeq r3, [pc], #-220 @ │ │ │ │ - ldrsbeq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x009557b8 │ │ │ │ - rsbseq r4, ip, r4, asr ip │ │ │ │ - @ instruction: 0x007f3d98 │ │ │ │ - rsbseq r7, lr, r4, lsl #25 │ │ │ │ - addseq r5, r5, r4, ror r7 │ │ │ │ - rsbseq r4, ip, r0, lsl ip │ │ │ │ - rsbseq r3, pc, r4, asr sp @ │ │ │ │ - rsbseq r7, lr, ip, lsr ip │ │ │ │ + @ instruction: 0x009557f0 │ │ │ │ + rsbseq r4, ip, ip, lsl #25 │ │ │ │ + ldrsbeq r3, [pc], #-208 @ │ │ │ │ + rsbseq r7, lr, ip, asr #25 │ │ │ │ + addseq r5, r5, ip, lsr #15 │ │ │ │ + rsbseq r4, ip, r8, asr #24 │ │ │ │ + rsbseq r3, pc, ip, lsl #27 │ │ │ │ + rsbseq r7, lr, r0, lsl #25 │ │ │ │ + addseq r5, r5, r8, ror #14 │ │ │ │ + rsbseq r4, ip, r4, lsl #24 │ │ │ │ + rsbseq r3, pc, r8, asr #26 │ │ │ │ + rsbseq r7, lr, r4, lsr ip │ │ │ │ + addseq r5, r5, r4, lsr #14 │ │ │ │ + rsbseq r4, ip, r0, asr #23 │ │ │ │ + rsbseq r3, pc, r4, lsl #26 │ │ │ │ + rsbseq r7, lr, ip, ror #23 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r7, lr, ip, lsl #25 │ │ │ │ - umullseq r5, r5, r8, r6 @ │ │ │ │ - rsbseq r4, ip, r0, lsr fp │ │ │ │ - rsbseq r3, pc, r4, ror ip @ │ │ │ │ - rsbseq r7, lr, r4, ror fp │ │ │ │ - addseq r5, r5, r8, lsl r6 │ │ │ │ - ldrsheq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, lr, ip, lsr #23 │ │ │ │ - ldrheq r7, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - addseq r5, r5, r4, lsr #11 │ │ │ │ - rsbseq r7, lr, r0, lsl #21 │ │ │ │ - rsbseq r7, lr, ip, lsr #21 │ │ │ │ - rsbseq r7, lr, r0, lsl #23 │ │ │ │ - addseq r5, r5, r8, asr r5 │ │ │ │ - rsbseq r7, lr, r4, lsr sl │ │ │ │ - rsbseq r7, lr, r8, asr #21 │ │ │ │ - addseq r5, r5, r4, lsr r5 │ │ │ │ - rsbseq r7, lr, r0, lsl sl │ │ │ │ - rsbseq r7, lr, ip, ror sl │ │ │ │ + rsbseq r7, lr, ip, lsr ip │ │ │ │ + addseq r5, r5, r8, asr #12 │ │ │ │ + rsbseq r4, ip, r0, ror #21 │ │ │ │ + rsbseq r3, pc, r4, lsr #24 │ │ │ │ + rsbseq r7, lr, r4, lsr #22 │ │ │ │ + addseq r5, r5, r8, asr #11 │ │ │ │ + rsbseq r7, lr, r4, lsr #21 │ │ │ │ + rsbseq r7, lr, ip, asr fp │ │ │ │ + rsbseq r7, lr, ip, ror #20 │ │ │ │ + addseq r5, r5, r4, asr r5 │ │ │ │ + rsbseq r7, lr, r0, lsr sl │ │ │ │ + rsbseq r7, lr, ip, asr sl │ │ │ │ + rsbseq r7, lr, r0, lsr fp │ │ │ │ + addseq r5, r5, r8, lsl #10 │ │ │ │ + rsbseq r7, lr, r4, ror #19 │ │ │ │ + rsbseq r7, lr, r8, ror sl │ │ │ │ + addseq r5, r5, r4, ror #9 │ │ │ │ + rsbseq r7, lr, r0, asr #19 │ │ │ │ + rsbseq r7, lr, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1412] @ 3f0d74 │ │ │ │ mov r7, r3 │ │ │ │ @@ -381047,26 +381047,26 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #28 │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #1348] @ 3f0d88 │ │ │ │ ldr r1, [pc, #1348] @ 3f0d8c │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r8, [pc, #1328] @ 3f0d90 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1316] @ 3f0d94 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f0884 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -381228,27 +381228,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3f0dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f08a0 │ │ │ │ bic r3, r3, #32 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r3, [r4] │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f08c4 │ │ │ │ @@ -381276,35 +381276,35 @@ │ │ │ │ ldr r0, [pc, #548] @ 3f0ddc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r1, [pc, #520] @ 3f0de0 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ ldrh r5, [r4, #2] │ │ │ │ ldr r2, [pc, #504] @ 3f0de4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f0de8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ bl 3f0064 │ │ │ │ strh r5, [r4, #2] │ │ │ │ b 3f08c4 │ │ │ │ bic r3, r3, #2 │ │ │ │ strh r3, [r4] │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrh r3, [r4] │ │ │ │ b 3f0a08 │ │ │ │ ldr r2, [pc, #444] @ 3f0dec │ │ │ │ ldr r3, [pc, #324] @ 3f0d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381319,15 +381319,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ and r2, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 3e8c6c │ │ │ │ add r2, r6, #936 @ 0x3a8 │ │ │ │ ldrh r3, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0d20 │ │ │ │ @@ -381352,22 +381352,22 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0d70 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r0, [pc, #248] @ 3f0e00 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f08a0 │ │ │ │ ldrh r1, [r5] │ │ │ │ bic r3, r3, #1 │ │ │ │ strh r1, [r7] │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ @@ -381384,48 +381384,48 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f0cec │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r5, r5, r8, lsl r4 │ │ │ │ - ldrsbeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r7, lr, r4, asr #17 │ │ │ │ - rsbseq r4, ip, r8, ror r8 │ │ │ │ - ldrheq r3, [pc], #-156 @ │ │ │ │ + addseq r5, r5, r8, asr #7 │ │ │ │ + rsbseq r7, lr, ip, lsl #17 │ │ │ │ + rsbseq r7, lr, r4, ror r8 │ │ │ │ + rsbseq r4, ip, r8, lsr #16 │ │ │ │ + rsbseq r3, pc, ip, ror #18 │ │ │ │ @ instruction: 0x01018598 │ │ │ │ - addseq r5, r5, lr, lsl #7 │ │ │ │ - @ instruction: 0x007e549c │ │ │ │ + addseq r5, r5, lr, lsr r3 │ │ │ │ + rsbseq r5, lr, ip, asr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ - rsbseq r7, lr, ip, lsl #16 │ │ │ │ - rsbseq r7, lr, r8, lsl #16 │ │ │ │ - rsbseq r7, lr, r4, lsl #16 │ │ │ │ - rsbseq r7, lr, r0, ror #15 │ │ │ │ - rsbseq r7, lr, ip, asr #15 │ │ │ │ - addseq r5, r5, r3, asr #5 │ │ │ │ + ldrheq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r7, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x007e7790 │ │ │ │ + rsbseq r7, lr, ip, ror r7 │ │ │ │ + addseq r5, r5, r3, ror r2 │ │ │ │ tsteq r1, ip, lsr r4 │ │ │ │ andeq r3, r0, r4, lsr fp │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r7, lr, r0, lsl r7 │ │ │ │ + rsbseq r7, lr, r0, asr #13 │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ - addseq r5, r5, r8, rrx │ │ │ │ - rsbseq r7, lr, r8, asr #10 │ │ │ │ - ldrsbeq r7, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - addseq r5, r5, r4, asr #32 │ │ │ │ - ldrsbeq r4, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r3, pc, r4, lsl r6 @ │ │ │ │ + addseq r5, r5, r8, lsl r0 │ │ │ │ + ldrsheq r7, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, lr, ip, lsl #11 │ │ │ │ + @ instruction: 0x00954ff4 │ │ │ │ + rsbseq r4, ip, r4, lsl #9 │ │ │ │ + rsbseq r3, pc, r4, asr #11 │ │ │ │ smlabteq r1, r4, r1, r8 │ │ │ │ - addseq r4, r5, r4, asr #31 │ │ │ │ - rsbseq r7, lr, r4, lsr #9 │ │ │ │ - rsbseq r7, lr, ip, asr r5 │ │ │ │ + addseq r4, r5, r4, ror pc │ │ │ │ + rsbseq r7, lr, r4, asr r4 │ │ │ │ + rsbseq r7, lr, ip, lsl #10 │ │ │ │ tsteq r1, r4, lsr #2 │ │ │ │ - rsbseq r7, lr, r8, ror r5 │ │ │ │ + rsbseq r7, lr, r8, lsr #10 │ │ │ │ smlatbeq r1, r0, r0, r8 │ │ │ │ ldr r3, [pc, #180] @ 3f0ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #32 │ │ │ │ bhi 3f0e24 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -381466,36 +381466,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #48] @ 3f0eec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, r5, r0, ror #28 │ │ │ │ - ldrsheq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r7, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrheq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, pc, r0 │ │ │ │ - @ instruction: 0x007e7498 │ │ │ │ - rsbseq r7, lr, ip, lsl #9 │ │ │ │ - rsbseq r7, lr, r4, lsl #9 │ │ │ │ - rsbseq r7, lr, r8, ror r4 │ │ │ │ - rsbseq r7, lr, r0, asr #8 │ │ │ │ - addeq lr, r6, r4, lsl r0 │ │ │ │ + addseq r4, r5, r0, lsl lr │ │ │ │ + rsbseq r4, lr, ip, lsr #29 │ │ │ │ + rsbseq r7, lr, r8, ror #8 │ │ │ │ + rsbseq r7, lr, r0, ror #8 │ │ │ │ + ldrheq r5, [pc], #-240 @ │ │ │ │ + rsbseq r7, lr, r8, asr #8 │ │ │ │ + rsbseq r7, lr, ip, lsr r4 │ │ │ │ + rsbseq r7, lr, r4, lsr r4 │ │ │ │ + rsbseq r7, lr, r8, lsr #8 │ │ │ │ + ldrsheq r7, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sp, r6, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3f0f1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ ldrdeq lr, [pc], #212 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3f0fd8 │ │ │ │ ldr r2, [pc, #160] @ 3f0fdc │ │ │ │ @@ -381503,25 +381503,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #128] @ 3f0fe4 │ │ │ │ ldr r1, [pc, #128] @ 3f0fe8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #96] @ 3f0fec │ │ │ │ ldr r3, [pc, #96] @ 3f0ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3f0ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -381535,66 +381535,66 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r4, r5, r0, sp │ │ │ │ - rsbseq r4, ip, ip, ror r1 │ │ │ │ - rsbseq r3, pc, r0, asr #5 │ │ │ │ - rsbseq r4, ip, r8, ror r1 │ │ │ │ - @ instruction: 0x007c4190 │ │ │ │ + addseq r4, r5, r0, asr #26 │ │ │ │ + rsbseq r4, ip, ip, lsr #2 │ │ │ │ + rsbseq r3, pc, r0, ror r2 @ │ │ │ │ + rsbseq r4, ip, r8, lsr #2 │ │ │ │ + rsbseq r4, ip, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsceq lr, pc, r4, asr #26 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsbseq r7, lr, r8, ror #6 │ │ │ │ + rsbseq r7, lr, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3f1060 │ │ │ │ ldr r2, [pc, #76] @ 3f1064 │ │ │ │ ldr r1, [pc, #76] @ 3f1068 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00954cb8 │ │ │ │ - rsbseq r7, lr, ip, lsl #6 │ │ │ │ - rsbseq r7, lr, ip, lsr #6 │ │ │ │ + addseq r4, r5, r8, ror #24 │ │ │ │ + ldrheq r7, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r7, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f10fc │ │ │ │ ldr r2, [pc, #120] @ 3f1100 │ │ │ │ ldr r1, [pc, #120] @ 3f1104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r3, #31 │ │ │ │ beq 3f10c4 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e87a4 │ │ │ │ @@ -381608,17 +381608,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, r8, asr #24 │ │ │ │ - @ instruction: 0x007e7298 │ │ │ │ - ldrheq r7, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00954bf8 │ │ │ │ + rsbseq r7, lr, r8, asr #4 │ │ │ │ + rsbseq r7, lr, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3f1208 │ │ │ │ ldr r7, [pc, #232] @ 3f120c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -381627,15 +381627,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #184] @ 3f1214 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #176] @ 3f1218 │ │ │ │ ldr r8, [pc, #176] @ 3f121c │ │ │ │ @@ -381645,29 +381645,29 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 38148c │ │ │ │ ldr r1, [pc, #68] @ 3f1220 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8454 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ @@ -381675,21 +381675,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00954bb0 │ │ │ │ - rsbseq r7, lr, r8, lsr #4 │ │ │ │ - ldrsheq r7, [lr], #-20 @ 0xffffffec @ │ │ │ │ + addseq r4, r5, r0, ror #22 │ │ │ │ + ldrsbeq r7, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r7, lr, r4, lsr #3 │ │ │ │ rsceq lr, pc, r0, ror fp @ │ │ │ │ - rsbseq r1, sp, r0, lsl #18 │ │ │ │ - rsbseq r1, sp, ip, ror #17 │ │ │ │ - ldrsbeq r7, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r1, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x007d189c │ │ │ │ + rsbseq r7, lr, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #756] @ 3f1530 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381706,15 +381706,15 @@ │ │ │ │ ldr r2, [pc, #716] @ 3f153c │ │ │ │ ldr r1, [pc, #716] @ 3f1540 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #700] @ 3f1544 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #33 @ 0x21 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3f12b8 │ │ │ │ ldr r3, [pc, #680] @ 3f1548 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -381781,15 +381781,15 @@ │ │ │ │ beq 3f12e0 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r0, #931] @ 0x3a3 │ │ │ │ beq 3f12e0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 3f12e0 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r9, #0 │ │ │ │ b 3f12e0 │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ lsr r3, r3, #3 │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -381812,15 +381812,15 @@ │ │ │ │ beq 3f13bc │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ beq 3f13bc │ │ │ │ ldr r0, [r5, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r8, [r5, #930] @ 0x3a2 │ │ │ │ b 3f13bc │ │ │ │ ldrb r8, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f12e0 │ │ │ │ ldrb r8, [r0, #928] @ 0x3a0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -381846,62 +381846,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3f1560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f12f4 │ │ │ │ ldr r2, [pc, #120] @ 3f1564 │ │ │ │ ldr r1, [pc, #120] @ 3f1568 │ │ │ │ ldr r0, [pc, #120] @ 3f156c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f12ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3f1570 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f12f4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - umullseq r4, r5, r4, sl │ │ │ │ + addseq r4, r5, r4, asr #20 │ │ │ │ smlatbeq r1, r4, fp, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrheq r7, [lr], #-12 @ │ │ │ │ - ldrsbeq r7, [lr], #-8 @ │ │ │ │ + rsbseq r7, lr, ip, rrx │ │ │ │ + rsbseq r7, lr, r8, lsl #1 │ │ │ │ tsteq r1, r4, ror #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r4, r5, sp, asr #19 │ │ │ │ + addseq r4, r5, sp, ror r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r6, lr, ip, lsl #29 │ │ │ │ - addseq r4, r5, r0, ror #15 │ │ │ │ - rsbseq r6, lr, r0, ror #28 │ │ │ │ - rsbseq r6, lr, r0, asr #25 │ │ │ │ - rsbseq r6, lr, r8, lsl #29 │ │ │ │ + rsbseq r6, lr, ip, lsr lr │ │ │ │ + umullseq r4, r5, r0, r7 │ │ │ │ + rsbseq r6, lr, r0, lsl lr │ │ │ │ + rsbseq r6, lr, r0, ror ip │ │ │ │ + rsbseq r6, lr, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1344] @ 3f1acc │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1340] @ 3f1ad0 │ │ │ │ @@ -381918,15 +381918,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #1280] @ 3f1ae0 │ │ │ │ ldr r3, [pc, #1280] @ 3f1ae4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -382080,15 +382080,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1788 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ strb r8, [r4, #929] @ 0x3a1 │ │ │ │ b 3f1618 │ │ │ │ strb r8, [r4, #928] @ 0x3a0 │ │ │ │ b 3f1618 │ │ │ │ ldr r3, [pc, #644] @ 3f1afc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -382112,48 +382112,48 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3f1b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f15f8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f1714 │ │ │ │ bic r3, r3, #8 │ │ │ │ strb r3, [r4, #931] @ 0x3a3 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1714 │ │ │ │ ldr r0, [pc, #460] @ 3f1b08 │ │ │ │ ldr r2, [pc, #460] @ 3f1b0c │ │ │ │ ldr r1, [pc, #460] @ 3f1b10 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ - bl 929c34 │ │ │ │ + bl 930964 │ │ │ │ + bl 929be4 │ │ │ │ b 3f16a4 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e87a4 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ mvn r2, #7 │ │ │ │ and r3, r3, #239 @ 0xef │ │ │ │ strb r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -382175,27 +382175,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ cmp r2, #11 │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq r2, [r4, #932] @ 0x3a4 │ │ │ │ b 3f1730 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3f1b24 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f15f8 │ │ │ │ cmp r3, #5 │ │ │ │ bne 3f1618 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8c8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f1a74 │ │ │ │ @@ -382211,15 +382211,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1788 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e87a4 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1714 │ │ │ │ ldrb r2, [r4, #934] @ 0x3a6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3f1618 │ │ │ │ @@ -382236,42 +382236,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f184c │ │ │ │ b 3f1788 │ │ │ │ - addseq r4, r5, r0, asr #14 │ │ │ │ + @ instruction: 0x009546f0 │ │ │ │ tsteq r1, r4, asr r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r6, lr, r8, lsl #27 │ │ │ │ - rsbseq r6, lr, ip, ror #26 │ │ │ │ + rsbseq r6, lr, r8, lsr sp │ │ │ │ + rsbseq r6, lr, ip, lsl sp │ │ │ │ tsteq r1, r4, lsl r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ ldrdeq r7, [r1, -r4] │ │ │ │ - addseq r4, r5, lr, asr #12 │ │ │ │ + @ instruction: 0x009545fe │ │ │ │ smlabbeq r1, r8, r6, r7 │ │ │ │ smlabteq r1, r4, r5, r7 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq r6, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - umullseq r4, r5, r0, r3 │ │ │ │ - rsbseq r3, ip, ip, ror r7 │ │ │ │ - rsbseq r2, pc, r0, asr #17 │ │ │ │ + rsbseq r6, lr, r0, lsl #21 │ │ │ │ + addseq r4, r5, r0, asr #6 │ │ │ │ + rsbseq r3, ip, ip, lsr #14 │ │ │ │ + rsbseq r2, pc, r0, ror r8 @ │ │ │ │ tsteq r1, r4, ror #8 │ │ │ │ - addseq r4, r5, r8, lsl r3 │ │ │ │ - @ instruction: 0x007e6998 │ │ │ │ - ldrsheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r6, lr, ip, lsl sl │ │ │ │ + addseq r4, r5, r8, asr #5 │ │ │ │ + rsbseq r6, lr, r8, asr #18 │ │ │ │ + rsbseq r6, lr, ip, lsr #15 │ │ │ │ + rsbseq r6, lr, ip, asr #19 │ │ │ │ @ instruction: 0x010173bc │ │ │ │ tsteq r1, r8, asr #6 │ │ │ │ ldr r0, [pc, #4] @ 3f1b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq lr, pc, r0, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #128] @ 3f1bd8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -382301,20 +382301,20 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #28] @ 3f1be0 │ │ │ │ ldr r1, [pc, #28] @ 3f1be4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f1b84 │ │ │ │ @ instruction: 0x01017298 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrheq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - addseq r4, r5, r4, ror r1 │ │ │ │ + rsbseq r6, lr, r4, ror #16 │ │ │ │ + addseq r4, r5, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ rsbs r1, r2, #284 @ 0x11c │ │ │ │ rscs r1, r3, #0 │ │ │ │ ldr r1, [pc, #236] @ 3f1cf4 │ │ │ │ @@ -382365,30 +382365,30 @@ │ │ │ │ ldr r0, [pc, #80] @ 3f1d0c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r1, ip, r1, r7 │ │ │ │ tsteq r0, r1, lsl r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r4, r5, r4, lsr #1 │ │ │ │ - addseq r4, r5, r0, lsl #1 │ │ │ │ - ldrsbeq r6, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r4, r5, r4, asr r0 │ │ │ │ + addseq r4, r5, r0, lsr r0 │ │ │ │ + rsbseq r6, lr, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ 3f1dc4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -382396,110 +382396,110 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3f1dc8 │ │ │ │ ldr r1, [pc, #140] @ 3f1dcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #120] @ 3f1dd0 │ │ │ │ ldr r1, [pc, #120] @ 3f1dd4 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #84] @ 3f1dd8 │ │ │ │ ldr r1, [pc, #84] @ 3f1ddc │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38158c │ │ │ │ - addseq r4, r5, r4, lsl r0 │ │ │ │ - rsbseq r0, sp, ip, lsl sp │ │ │ │ - rsbseq r0, sp, ip, lsr #26 │ │ │ │ - rsbseq r6, lr, ip, asr #14 │ │ │ │ - rsbseq r6, lr, r8, ror #14 │ │ │ │ + addseq r3, r5, r4, asr #31 │ │ │ │ + rsbseq r0, sp, ip, asr #25 │ │ │ │ + ldrsbeq r0, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r6, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, lr, r8, lsl r7 │ │ │ │ rsceq lr, pc, r8, lsl r0 @ │ │ │ │ - rsbseq r6, lr, r4, asr r7 │ │ │ │ + rsbseq r6, lr, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3f1e74 │ │ │ │ ldr r2, [pc, #124] @ 3f1e78 │ │ │ │ ldr r1, [pc, #124] @ 3f1e7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #92] @ 3f1e80 │ │ │ │ ldr r1, [pc, #92] @ 3f1e84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r2, [pc, #68] @ 3f1e88 │ │ │ │ ldr r3, [pc, #68] @ 3f1e8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r5, r0, asr #30 │ │ │ │ - ldrheq r3, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq r2, [pc], #-60 @ │ │ │ │ + @ instruction: 0x00953ef0 │ │ │ │ + rsbseq r3, ip, ip, ror #4 │ │ │ │ + rsbseq r2, pc, ip, lsr #7 │ │ │ │ rsceq sp, pc, r0, lsl #31 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rsbseq r6, lr, r4, lsr #13 │ │ │ │ + rsbseq r6, lr, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3f1f0c │ │ │ │ ldr r2, [pc, #100] @ 3f1f10 │ │ │ │ ldr r1, [pc, #100] @ 3f1f14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ bl 27ec2c │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382508,46 +382508,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r3, r5, r0, lr │ │ │ │ - rsbseq r6, lr, ip, ror #11 │ │ │ │ - rsbseq r6, lr, r8, lsl #12 │ │ │ │ + addseq r3, r5, r0, asr #28 │ │ │ │ + @ instruction: 0x007e659c │ │ │ │ + ldrheq r6, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 3f1f28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rsceq sp, pc, ip, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3f1f80 │ │ │ │ ldr r2, [pc, #60] @ 3f1f84 │ │ │ │ ldr r1, [pc, #60] @ 3f1f88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r5, r0, lsl pc │ │ │ │ - rsbseq r3, ip, r4, ror r1 │ │ │ │ - ldrheq r2, [pc], #-40 @ │ │ │ │ + addseq r3, r5, r0, asr #29 │ │ │ │ + rsbseq r3, ip, r4, lsr #2 │ │ │ │ + rsbseq r2, pc, r8, ror #4 │ │ │ │ ldrb r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ tst r2, #64 @ 0x40 │ │ │ │ @@ -382556,15 +382556,15 @@ │ │ │ │ tst r1, #112 @ 0x70 │ │ │ │ beq 3f1fdc │ │ │ │ ldrb r2, [r3, #931] @ 0x3a3 │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ ldr r0, [r3, #924] @ 0x39c │ │ │ │ strb r2, [r3, #931] @ 0x3a3 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ tst r1, #4 │ │ │ │ bne 3f1fb8 │ │ │ │ b 3f1fb0 │ │ │ │ tst r2, #8 │ │ │ │ beq 3f1ff0 │ │ │ │ ldrb r2, [r3, #932] @ 0x3a4 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ @@ -382600,25 +382600,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3f2100 │ │ │ │ ldr r1, [pc, #148] @ 3f2104 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #128] @ 3f2108 │ │ │ │ ldr r1, [pc, #128] @ 3f210c │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #96] @ 3f2110 │ │ │ │ ldr r1, [pc, #96] @ 3f2114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #88] @ 3f2118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382632,21 +382632,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r5, r4, lsl #28 │ │ │ │ - rsbseq r3, ip, r4, ror r0 │ │ │ │ - rsbseq r3, ip, r8, lsl #1 │ │ │ │ + @ instruction: 0x00953db4 │ │ │ │ + rsbseq r3, ip, r4, lsr #32 │ │ │ │ rsbseq r3, ip, r8, lsr r0 │ │ │ │ - rsbseq r2, pc, ip, ror r1 @ │ │ │ │ + rsbseq r2, ip, r8, ror #31 │ │ │ │ + rsbseq r2, pc, ip, lsr #2 │ │ │ │ rsceq sp, pc, ip, lsl #27 │ │ │ │ - rsbseq r6, lr, r4, asr r4 │ │ │ │ + rsbseq r6, lr, r4, lsl #8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3f2170 │ │ │ │ @@ -382655,38 +382655,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c784 │ │ │ │ - addseq r3, r5, r0, lsr #26 │ │ │ │ - rsbseq r6, lr, r8, ror #7 │ │ │ │ - rsbseq r6, lr, r8, lsl #8 │ │ │ │ + b 92c734 │ │ │ │ + @ instruction: 0x00953cd0 │ │ │ │ + @ instruction: 0x007e6398 │ │ │ │ + ldrheq r6, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3f2230 │ │ │ │ ldr r2, [pc, #156] @ 3f2234 │ │ │ │ ldr r1, [pc, #156] @ 3f2238 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #928 @ 0x3a0 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ @@ -382709,17 +382709,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r3, r5, r4, asr #25 │ │ │ │ - rsbseq r6, lr, r8, lsl #7 │ │ │ │ - rsbseq r6, lr, r8, lsr #7 │ │ │ │ + addseq r3, r5, r4, ror ip │ │ │ │ + rsbseq r6, lr, r8, lsr r3 │ │ │ │ + rsbseq r6, lr, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #240] @ 3f2344 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -382727,75 +382727,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3f2348 │ │ │ │ ldr r1, [pc, #224] @ 3f234c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #204] @ 3f2350 │ │ │ │ ldr r1, [pc, #204] @ 3f2354 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #148] @ 3f2358 │ │ │ │ ldr r3, [pc, #148] @ 3f235c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 38158c │ │ │ │ ldr r2, [pc, #100] @ 3f2360 │ │ │ │ ldr r1, [pc, #100] @ 3f2364 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #76] @ 3f2368 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8454 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r3, r5, r8, lsl #24 │ │ │ │ - rsbseq r6, lr, r8, asr #5 │ │ │ │ - rsbseq r6, lr, r4, ror #5 │ │ │ │ - ldrsbeq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r0, sp, r4, ror #15 │ │ │ │ + @ instruction: 0x00953bb8 │ │ │ │ + rsbseq r6, lr, r8, ror r2 │ │ │ │ + @ instruction: 0x007e6294 │ │ │ │ + rsbseq r0, sp, r4, lsl #15 │ │ │ │ + @ instruction: 0x007d0794 │ │ │ │ rsceq sp, pc, r8, ror fp @ │ │ │ │ - addeq sl, r1, ip, asr #16 │ │ │ │ - rsbseq r2, ip, r8, asr #27 │ │ │ │ - rsbseq r1, pc, r8, lsl #30 │ │ │ │ - rsbseq r0, lr, r0, ror #22 │ │ │ │ + strdeq sl, [r1], ip │ │ │ │ + rsbseq r2, ip, r8, ror sp │ │ │ │ + ldrheq r1, [pc], #-232 @ │ │ │ │ + rsbseq r0, lr, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 3f24d8 │ │ │ │ ldr r3, [pc, #340] @ 3f24dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382821,15 +382821,15 @@ │ │ │ │ ldr r6, [pc, #272] @ 3f24ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ strb r5, [r4, #930] @ 0x3a2 │ │ │ │ str r5, [r4, #976] @ 0x3d0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #244] @ 3f24f0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3f2440 │ │ │ │ ldr r2, [pc, #224] @ 3f24f4 │ │ │ │ @@ -382864,42 +382864,42 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f2504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f240c │ │ │ │ ldr r0, [pc, #64] @ 3f2508 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f240c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - umullseq r3, r5, ip, sl │ │ │ │ - rsbseq r2, ip, ip, ror #25 │ │ │ │ - rsbseq r1, pc, r0, lsr lr @ │ │ │ │ + addseq r3, r5, ip, asr #20 │ │ │ │ + @ instruction: 0x007c2c9c │ │ │ │ + rsbseq r1, pc, r0, ror #27 │ │ │ │ strdeq r6, [r1, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r1, r0, r9, r6 │ │ │ │ andeq r1, r0, r4, lsr #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq r6, [lr], #-0 @ │ │ │ │ - rsbseq r6, lr, ip, asr #1 │ │ │ │ + rsbseq r6, lr, r0, rrx │ │ │ │ + rsbseq r6, lr, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #576] @ 3f2764 │ │ │ │ ldr r3, [pc, #576] @ 3f2768 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382926,15 +382926,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f277c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f262c │ │ │ │ ldr r2, [pc, #468] @ 3f2780 │ │ │ │ ldr r3, [pc, #440] @ 3f2768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -382952,15 +382952,15 @@ │ │ │ │ ldr r1, [pc, #420] @ 3f278c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #360] @ 3f2770 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f26b4 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e9238 │ │ │ │ @@ -382988,23 +382988,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3f279c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f25a4 │ │ │ │ ldr r3, [pc, #228] @ 3f27a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2614 │ │ │ │ ldr r3, [pc, #196] @ 3f2794 │ │ │ │ @@ -383021,54 +383021,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f27a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2614 │ │ │ │ ldr r0, [pc, #108] @ 3f27a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f25a4 │ │ │ │ ldr r0, [pc, #88] @ 3f27ac │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2614 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0101689c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r3, r5, r4, ror #17 │ │ │ │ - rsbseq r2, ip, ip, lsr fp │ │ │ │ - rsbseq r1, pc, r0, lsl #25 │ │ │ │ + umullseq r3, r5, r4, r8 │ │ │ │ + rsbseq r2, ip, ip, ror #21 │ │ │ │ + rsbseq r1, pc, r0, lsr ip @ │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ - addseq r3, r5, r8, ror r8 │ │ │ │ - ldrsbeq r2, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, pc, r8, lsl ip @ │ │ │ │ + addseq r3, r5, r8, lsr #16 │ │ │ │ + rsbseq r2, ip, r4, lsl #21 │ │ │ │ + rsbseq r1, pc, r8, asr #23 │ │ │ │ andeq r5, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, lr, r8, asr pc │ │ │ │ + rsbseq r5, lr, r8, lsl #30 │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - rsbseq r5, lr, ip, lsl #29 │ │ │ │ - rsbseq r5, lr, r0, lsl #30 │ │ │ │ - rsbseq r5, lr, ip, lsl #29 │ │ │ │ + rsbseq r5, lr, ip, lsr lr │ │ │ │ + ldrheq r5, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r5, lr, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1172] @ 3f2c5c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383111,15 +383111,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2944 │ │ │ │ add r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #16 │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -383129,15 +383129,15 @@ │ │ │ │ ldr r1, [pc, #980] @ 3f2c80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2ab8 │ │ │ │ cmp r5, r7 │ │ │ │ strb r5, [r6, #956] @ 0x3bc │ │ │ │ bcc 3f2a48 │ │ │ │ orr r3, r5, #64 @ 0x40 │ │ │ │ @@ -383188,24 +383188,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3f2c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2888 │ │ │ │ ldrb r2, [r6, #951] @ 0x3b7 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r3, [r6, #929] @ 0x3a1 │ │ │ │ strb r2, [r6, #951] @ 0x3b7 │ │ │ │ b 3f2910 │ │ │ │ @@ -383214,15 +383214,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3f2ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2ba4 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ bl 3e9238 │ │ │ │ ldrb r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -383253,15 +383253,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #512] @ 3f2ca8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2888 │ │ │ │ ldr r3, [pc, #492] @ 3f2cac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f28d0 │ │ │ │ @@ -383279,33 +383279,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3f2cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f28d0 │ │ │ │ ldr ip, [pc, #368] @ 3f2cb4 │ │ │ │ ldr r2, [pc, #368] @ 3f2cb8 │ │ │ │ ldr r1, [pc, #368] @ 3f2cbc │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #340] @ 3f2cc0 │ │ │ │ ldr r2, [pc, #244] @ 3f2c64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383313,15 +383313,15 @@ │ │ │ │ bne 3f2c58 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3f2cc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #284] @ 3f2cc8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2a24 │ │ │ │ ldr r3, [pc, #200] @ 3f2c8c │ │ │ │ @@ -383338,67 +383338,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3f2ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2a24 │ │ │ │ ldr r0, [pc, #160] @ 3f2cd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f28d0 │ │ │ │ ldr r0, [pc, #136] @ 3f2cd4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2a24 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsr #12 │ │ │ │ tsteq r1, ip, lsl #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbseq r2, ip, r8, lsl #17 │ │ │ │ - rsbseq r1, pc, ip, asr #19 │ │ │ │ - addseq r3, r5, r8, lsl r6 │ │ │ │ - @ instruction: 0x009535b4 │ │ │ │ - rsbseq r2, ip, r4, lsl r8 │ │ │ │ - rsbseq r1, pc, r4, asr r9 @ │ │ │ │ + rsbseq r2, ip, r8, lsr r8 │ │ │ │ + rsbseq r1, pc, ip, ror r9 @ │ │ │ │ + addseq r3, r5, r8, asr #11 │ │ │ │ + addseq r3, r5, r4, ror #10 │ │ │ │ + rsbseq r2, ip, r4, asr #15 │ │ │ │ + rsbseq r1, pc, r4, lsl #18 │ │ │ │ ldrdeq r6, [r1, -ip] │ │ │ │ andeq r5, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, lr, r4, lsr ip │ │ │ │ - addseq r3, r5, r0, ror #8 │ │ │ │ - rsbseq r2, ip, r0, asr #13 │ │ │ │ - rsbseq r1, pc, r0, lsl #16 │ │ │ │ + rsbseq r5, lr, r4, ror #23 │ │ │ │ + addseq r3, r5, r0, lsl r4 │ │ │ │ + rsbseq r2, ip, r0, ror r6 │ │ │ │ + ldrheq r1, [pc], #-112 @ │ │ │ │ smlabbeq r1, ip, r3, r6 │ │ │ │ - @ instruction: 0x007e5b90 │ │ │ │ + rsbseq r5, lr, r0, asr #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbseq r5, lr, ip, lsr fp │ │ │ │ - addseq r3, r5, r4, lsl r3 │ │ │ │ - rsbseq r2, ip, r8, ror r5 │ │ │ │ - ldrheq r1, [pc], #-108 @ │ │ │ │ + rsbseq r5, lr, ip, ror #21 │ │ │ │ + addseq r3, r5, r4, asr #5 │ │ │ │ + rsbseq r2, ip, r8, lsr #10 │ │ │ │ + rsbseq r1, pc, ip, ror #12 │ │ │ │ smlabbeq r1, r8, r2, r6 │ │ │ │ - rsbseq r5, lr, r8, ror #22 │ │ │ │ + rsbseq r5, lr, r8, lsl fp │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - @ instruction: 0x007e5998 │ │ │ │ - rsbseq r5, lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x007e5994 │ │ │ │ + rsbseq r5, lr, r8, asr #18 │ │ │ │ + rsbseq r5, lr, ip, lsr sl │ │ │ │ + rsbseq r5, lr, r4, asr #18 │ │ │ │ ldrb r1, [r0, #956] @ 0x3bc │ │ │ │ tst r1, #31 │ │ │ │ beq 3f2d0c │ │ │ │ ldrb r2, [r0, #974] @ 0x3ce │ │ │ │ sub r1, r1, #1 │ │ │ │ add ip, r0, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -383459,15 +383459,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3f31c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #984] @ 3f31cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2f10 │ │ │ │ ldr r2, [pc, #968] @ 3f31d0 │ │ │ │ ldr r3, [pc, #932] @ 3f31b0 │ │ │ │ @@ -383513,15 +383513,15 @@ │ │ │ │ beq 3f2dc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1f2c │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #788] @ 3f31d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2dc0 │ │ │ │ ldrb r7, [r0, #930] @ 0x3a2 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2dc4 │ │ │ │ ldrb r7, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2dc4 │ │ │ │ @@ -383556,28 +383556,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3f31e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2e00 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 3f3024 │ │ │ │ ldr r2, [pc, #552] @ 3f31e4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -383614,15 +383614,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1f2c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #404] @ 3f31e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2d94 │ │ │ │ ldrb r7, [r4, #948] @ 0x3b4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2dc4 │ │ │ │ ldrb r7, [r4, #937] @ 0x3a9 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2dc4 │ │ │ │ @@ -383681,15 +383681,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 3f31f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2e00 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f2cd8 │ │ │ │ ldrb r7, [r4, #928] @ 0x3a0 │ │ │ │ b 3f2dc0 │ │ │ │ bl 3f236c │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ @@ -383697,36 +383697,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1f2c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3f31f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f2d94 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strheq r6, [r1, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r1, ip, r0, r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x00952ffc │ │ │ │ - addseq r3, r5, ip, lsl #1 │ │ │ │ - rsbseq r2, ip, r4, ror #5 │ │ │ │ - rsbseq r1, pc, r8, lsr #8 │ │ │ │ + addseq r2, r5, ip, lsr #31 │ │ │ │ + addseq r3, r5, ip, lsr r0 │ │ │ │ + @ instruction: 0x007c2294 │ │ │ │ + ldrsbeq r1, [pc], #-56 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r1, ip, pc, r5 @ │ │ │ │ - rsbseq r5, lr, r4, ror #16 │ │ │ │ + rsbseq r5, lr, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, ror #13 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, lr, r8, asr #15 │ │ │ │ - addseq r2, r5, r8, lsl #28 │ │ │ │ - rsbseq r3, lr, r4, lsr #1 │ │ │ │ - addseq r2, r5, r0, lsl sp │ │ │ │ - rsbseq r5, lr, ip, asr r6 │ │ │ │ - rsbseq r2, lr, r8, asr pc │ │ │ │ + rsbseq r5, lr, r8, ror r7 │ │ │ │ + @ instruction: 0x00952db8 │ │ │ │ + rsbseq r3, lr, r4, asr r0 │ │ │ │ + addseq r2, r5, r0, asr #25 │ │ │ │ + rsbseq r5, lr, ip, lsl #12 │ │ │ │ + rsbseq r2, lr, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3416] @ 3f3f6c │ │ │ │ mov r6, r3 │ │ │ │ @@ -383748,15 +383748,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldrb sl, [r0, #935] @ 0x3a7 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #3340] @ 3f3f84 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3658 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -383788,15 +383788,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #3220] @ 3f3f90 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #3196] @ 3f3f94 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ bhi 3f3294 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -383850,15 +383850,15 @@ │ │ │ │ ldr r1, [pc, #3000] @ 3f3fa8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #2972] @ 3f3fac │ │ │ │ ldr r3, [pc, #2908] @ 3f3f70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383896,15 +383896,15 @@ │ │ │ │ ldr r1, [pc, #2836] @ 3f3fbc │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #2808] @ 3f3fc0 │ │ │ │ ldr r2, [pc, #2724] @ 3f3f70 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383913,15 +383913,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #2772] @ 3f3fc4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ tst r8, #2 │ │ │ │ andne r3, r3, #253 @ 0xfd │ │ │ │ ldr r2, [pc, #2736] @ 3f3fc8 │ │ │ │ strb r3, [r4, #930] @ 0x3a2 │ │ │ │ ldr r3, [pc, #2640] @ 3f3f70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -384023,29 +384023,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3f3fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3288 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3f391c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f3928 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -384152,15 +384152,15 @@ │ │ │ │ ldr r1, [pc, #1864] @ 3f3ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3db4 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -384286,15 +384286,15 @@ │ │ │ │ ldr r1, [pc, #1348] @ 3f4004 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3624 │ │ │ │ ldr r3, [pc, #1308] @ 3f4008 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384315,23 +384315,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 3f400c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3624 │ │ │ │ and r8, r8, #1 │ │ │ │ lsr fp, r5, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8c6c │ │ │ │ @@ -384341,15 +384341,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3e38 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3f3d08 │ │ │ │ ldrb r2, [r4, #929] @ 0x3a1 │ │ │ │ add r3, r4, #932 @ 0x3a4 │ │ │ │ @@ -384378,15 +384378,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3288 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #20 │ │ │ │ cmp r2, #5 │ │ │ │ strb r3, [r4, #929] @ 0x3a1 │ │ │ │ bne 3f3624 │ │ │ │ b 3f371c │ │ │ │ @@ -384395,15 +384395,15 @@ │ │ │ │ ldr r1, [pc, #948] @ 3f4028 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #920] @ 3f402c │ │ │ │ ldr r3, [pc, #728] @ 3f3f70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -384493,23 +384493,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 3f403c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f38cc │ │ │ │ ldr r3, [pc, #512] @ 3f4040 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3bc0 │ │ │ │ ldr r3, [pc, #308] @ 3f3f88 │ │ │ │ @@ -384529,149 +384529,149 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f4044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3bc0 │ │ │ │ ldr r3, [pc, #364] @ 3f4048 │ │ │ │ ldr r2, [pc, #364] @ 3f404c │ │ │ │ ldr r1, [pc, #364] @ 3f4050 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #324] @ 3f4054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3d1c │ │ │ │ ldr r0, [pc, #312] @ 3f4058 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f38cc │ │ │ │ ldr r0, [pc, #292] @ 3f405c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3bc0 │ │ │ │ ldr r0, [pc, #264] @ 3f4060 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f3624 │ │ │ │ ldrdeq r5, [r1, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, r5, r0, lsr #24 │ │ │ │ - ldrheq r0, [pc], #-248 @ │ │ │ │ - rsbseq r1, ip, r4, ror lr │ │ │ │ + @ instruction: 0x00952bd0 │ │ │ │ + rsbseq r0, pc, r8, ror #30 │ │ │ │ + rsbseq r1, ip, r4, lsr #28 │ │ │ │ smlabbeq r1, r0, fp, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ - ldrheq r2, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x00952ada │ │ │ │ + rsbseq r2, lr, ip, ror #30 │ │ │ │ + addseq r2, r5, sl, lsl #21 │ │ │ │ smlatbeq r1, r8, sl, r5 │ │ │ │ tsteq r1, r4, asr sl │ │ │ │ - addseq r2, r5, r0, ror sl │ │ │ │ - ldrsbeq r1, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r0, pc, r4, lsl lr @ │ │ │ │ + addseq r2, r5, r0, lsr #20 │ │ │ │ + rsbseq r1, ip, r4, lsl #25 │ │ │ │ + rsbseq r0, pc, r4, asr #27 │ │ │ │ smlatteq r1, r4, r9, r5 │ │ │ │ - rsbseq r5, lr, ip, asr #12 │ │ │ │ - @ instruction: 0x009529b8 │ │ │ │ - rsbseq r1, ip, ip, lsl ip │ │ │ │ - rsbseq r0, pc, r0, ror #26 │ │ │ │ + ldrsheq r5, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq r2, r5, r8, ror #18 │ │ │ │ + rsbseq r1, ip, ip, asr #23 │ │ │ │ + rsbseq r0, pc, r0, lsl sp @ │ │ │ │ tsteq r1, ip, lsr #18 │ │ │ │ - ldrsheq r5, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, lr, ip, lsr #9 │ │ │ │ ldrdeq r5, [r1, -r8] │ │ │ │ smlabteq r1, r8, r7, r5 │ │ │ │ andeq r5, r0, r8, asr r1 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, lr, ip, lsl #2 │ │ │ │ - @ instruction: 0x009526f6 │ │ │ │ + ldrheq r5, [lr], #-12 @ │ │ │ │ + addseq r2, r5, r6, lsr #13 │ │ │ │ strdeq r5, [r1, -r0] │ │ │ │ - rsbseq r2, lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x009525b8 │ │ │ │ - rsbseq r1, ip, r8, lsl r8 │ │ │ │ - rsbseq r0, pc, r8, asr r9 @ │ │ │ │ - @ instruction: 0x009524de │ │ │ │ + rsbseq r2, lr, ip, lsr sl │ │ │ │ + addseq r2, r5, r8, ror #10 │ │ │ │ + rsbseq r1, ip, r8, asr #15 │ │ │ │ + rsbseq r0, pc, r8, lsl #18 │ │ │ │ + addseq r2, r5, lr, lsl #9 │ │ │ │ tsteq r1, r0, lsr r4 │ │ │ │ - addseq r2, r5, r0, lsr #7 │ │ │ │ - rsbseq r1, ip, r0, lsl #12 │ │ │ │ - rsbseq r0, pc, r0, asr #14 │ │ │ │ + addseq r2, r5, r0, asr r3 │ │ │ │ + ldrheq r1, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq r0, [pc], #-96 @ │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ - rsbseq r4, lr, r4, lsl #28 │ │ │ │ - addseq r2, r5, r8, asr #5 │ │ │ │ - rsbseq r1, ip, r8, lsr #10 │ │ │ │ - rsbseq r0, pc, r8, ror #12 │ │ │ │ - rsbseq r4, lr, r8, lsl ip │ │ │ │ - addseq r2, r5, ip, ror #3 │ │ │ │ - rsbseq r1, ip, r0, asr r4 │ │ │ │ - @ instruction: 0x007f0590 │ │ │ │ + ldrheq r4, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r2, r5, r8, ror r2 │ │ │ │ + ldrsbeq r1, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, pc, r8, lsl r6 @ │ │ │ │ + rsbseq r4, lr, r8, asr #23 │ │ │ │ + umullseq r2, r5, ip, r1 │ │ │ │ + rsbseq r1, ip, r0, lsl #8 │ │ │ │ + rsbseq r0, pc, r0, asr #10 │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ - rsbseq r4, lr, r8, asr #27 │ │ │ │ + rsbseq r4, lr, r8, ror sp │ │ │ │ smlatbeq r1, ip, r0, r5 │ │ │ │ andeq r6, r0, ip, asr #18 │ │ │ │ - rsbseq r4, lr, ip, ror #23 │ │ │ │ + @ instruction: 0x007e4b9c │ │ │ │ andeq r2, r0, ip, lsl fp │ │ │ │ - rsbseq r4, lr, r4, asr #19 │ │ │ │ - addseq r1, r5, ip, ror pc │ │ │ │ - ldrsbeq r1, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r0, pc, ip, lsl r3 @ │ │ │ │ - rsbseq r4, lr, ip, lsr #20 │ │ │ │ - rsbseq r4, lr, r4, lsr fp │ │ │ │ - rsbseq r4, lr, ip, lsr #19 │ │ │ │ - rsbseq r4, lr, r8, asr sl │ │ │ │ + rsbseq r4, lr, r4, ror r9 │ │ │ │ + addseq r1, r5, ip, lsr #30 │ │ │ │ + rsbseq r1, ip, ip, lsl #3 │ │ │ │ + rsbseq r0, pc, ip, asr #5 │ │ │ │ + ldrsbeq r4, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, lr, r4, ror #21 │ │ │ │ + rsbseq r4, lr, ip, asr r9 │ │ │ │ + rsbseq r4, lr, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 3f4074 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rsceq fp, pc, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a3d4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 92a384 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #124] @ 3f411c │ │ │ │ ldr r2, [pc, #124] @ 3f4120 │ │ │ │ ldr r1, [pc, #124] @ 3f4124 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3f40f0 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -384688,17 +384688,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r5, r4, lsl #28 │ │ │ │ - rsbseq r1, ip, r0 │ │ │ │ - addeq r5, r7, ip, asr r1 │ │ │ │ + @ instruction: 0x00951db4 │ │ │ │ + ldrheq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r5, r7, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 3f4200 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -384706,33 +384706,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3f4204 │ │ │ │ ldr r1, [pc, #176] @ 3f4208 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #156] @ 3f420c │ │ │ │ ldr r1, [pc, #156] @ 3f4210 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #124] @ 3f4214 │ │ │ │ ldr r1, [pc, #124] @ 3f4218 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #100] @ 3f421c │ │ │ │ ldr r1, [pc, #100] @ 3f4220 │ │ │ │ ldr r2, [pc, #100] @ 3f4224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -384745,19 +384745,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r5, r8, ror #26 │ │ │ │ - rsbseq r0, ip, r0, ror pc │ │ │ │ - ldrheq r0, [pc], #-0 @ │ │ │ │ - ldrheq r3, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r3, lr, ip, asr #3 │ │ │ │ + addseq r1, r5, r8, lsl sp │ │ │ │ + rsbseq r0, ip, r0, lsr #30 │ │ │ │ + rsbseq r0, pc, r0, rrx │ │ │ │ + rsbseq r3, lr, r4, ror #2 │ │ │ │ + rsbseq r3, lr, ip, ror r1 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rsceq fp, pc, r8, lsl sp @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384771,15 +384771,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 3f42bc │ │ │ │ @@ -384799,32 +384799,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r5, ip, asr ip │ │ │ │ - ldrsheq r4, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - ldrsbeq r4, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addseq r1, r5, ip, lsl #24 │ │ │ │ + rsbseq r4, lr, r0, lsr #17 │ │ │ │ + rsbseq r4, lr, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f435c │ │ │ │ ldr r2, [pc, #96] @ 3f4360 │ │ │ │ ldr r1, [pc, #96] @ 3f4364 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -384832,32 +384832,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r5, r8, lsr #23 │ │ │ │ - rsbseq r4, lr, r0, lsr r8 │ │ │ │ - rsbseq r4, lr, r4, asr #16 │ │ │ │ + addseq r1, r5, r8, asr fp │ │ │ │ + rsbseq r4, lr, r0, ror #15 │ │ │ │ + ldrsheq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f43e0 │ │ │ │ ldr r2, [pc, #96] @ 3f43e4 │ │ │ │ ldr r1, [pc, #96] @ 3f43e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27dbb8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384865,17 +384865,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r5, r4, lsr #22 │ │ │ │ - rsbseq r4, lr, r4, lsr #15 │ │ │ │ - ldrheq r4, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00951ad4 │ │ │ │ + rsbseq r4, lr, r4, asr r7 │ │ │ │ + rsbseq r4, lr, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 3f44dc │ │ │ │ ldr r7, [pc, #216] @ 3f44e0 │ │ │ │ ldr r4, [pc, #216] @ 3f44e4 │ │ │ │ @@ -384886,22 +384886,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27dbb8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384919,73 +384919,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 3f44e8 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r1, r5, r0, lsr #21 │ │ │ │ - rsbseq r4, lr, r8, lsr #14 │ │ │ │ - rsbseq r4, lr, r4, asr #14 │ │ │ │ - rsbseq r4, lr, r0, asr #13 │ │ │ │ + addseq r1, r5, r0, asr sl │ │ │ │ + ldrsbeq r4, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r4, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r4, lr, r0, ror r6 │ │ │ │ │ │ │ │ 003f44ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 3f4588 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #104] @ 3f458c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 3f4590 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927d8c │ │ │ │ + bl 927d3c │ │ │ │ ldr r3, [pc, #84] @ 3f4594 │ │ │ │ ldr r2, [pc, #84] @ 3f4598 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #52] @ 3f459c │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 929d68 │ │ │ │ - rsbseq r4, lr, r0, asr r6 │ │ │ │ - addeq ip, r6, r0, lsl #1 │ │ │ │ + b 929d18 │ │ │ │ + rsbseq r4, lr, r0, lsl #12 │ │ │ │ + addeq ip, r6, r0, lsr r0 │ │ │ │ smlabteq r1, r8, r8, r4 │ │ │ │ - addseq r1, r5, r8, ror #18 │ │ │ │ - rsbseq r4, lr, ip, ror #11 │ │ │ │ + addseq r1, r5, r8, lsl r9 │ │ │ │ + @ instruction: 0x007e459c │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ │ │ │ │ 003f45a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385035,17 +385035,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3f4680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, asr #16 │ │ │ │ - ldrsbeq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r4, lr, r8, lsl r5 │ │ │ │ + @ instruction: 0x009517f8 │ │ │ │ + rsbseq r4, lr, r8, lsl #9 │ │ │ │ + rsbseq r4, lr, r8, asr #9 │ │ │ │ │ │ │ │ 003f4684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -385235,28 +385235,28 @@ │ │ │ │ ldr r0, [pc, #60] @ 3f49b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, ror #15 │ │ │ │ - rsbseq r4, lr, r0, ror r4 │ │ │ │ - addseq r1, r5, r8, ror r5 │ │ │ │ + umullseq r1, r5, r4, r7 │ │ │ │ + rsbseq r4, lr, r0, lsr #8 │ │ │ │ + addseq r1, r5, r8, lsr #10 │ │ │ │ + ldrheq r4, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r4, lr, r8, lsl #4 │ │ │ │ - rsbseq r4, lr, r8, asr r2 │ │ │ │ - addseq r1, r5, r4, asr r5 │ │ │ │ - rsbseq r4, lr, r4, ror #3 │ │ │ │ - rsbseq r4, lr, ip, asr #4 │ │ │ │ - addseq r1, r5, r0, lsr r5 │ │ │ │ - rsbseq r4, lr, r0, asr #3 │ │ │ │ - rsbseq r4, lr, ip, lsr r2 │ │ │ │ + addseq r1, r5, r4, lsl #10 │ │ │ │ + @ instruction: 0x007e4194 │ │ │ │ + ldrsheq r4, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r1, r5, r0, ror #9 │ │ │ │ + rsbseq r4, lr, r0, ror r1 │ │ │ │ + rsbseq r4, lr, ip, ror #3 │ │ │ │ ldr r0, [pc, #4] @ 3f49c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq fp, pc, ip, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f4aa0 │ │ │ │ @@ -385301,20 +385301,20 @@ │ │ │ │ orr r2, ip, r2 │ │ │ │ str r2, [r4, #948] @ 0x3b4 │ │ │ │ b 3f4a28 │ │ │ │ ldr r1, [pc, #24] @ 3f4aa8 │ │ │ │ ldr r0, [pc, #24] @ 3f4aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f4a14 │ │ │ │ tsteq r1, ip, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009514b4 │ │ │ │ - rsbseq r4, lr, r8, asr r1 │ │ │ │ + addseq r1, r5, r4, ror #8 │ │ │ │ + rsbseq r4, lr, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ 3f4bac │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385322,35 +385322,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3f4bb0 │ │ │ │ ldr r1, [pc, #212] @ 3f4bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #192] @ 3f4bb8 │ │ │ │ ldr r1, [pc, #192] @ 3f4bbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #160] @ 3f4bc0 │ │ │ │ ldr r1, [pc, #160] @ 3f4bc4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #128] @ 3f4bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e8454 │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -385364,30 +385364,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38158c │ │ │ │ - addseq r1, r5, ip, ror r4 │ │ │ │ - rsbseq r0, ip, r8, ror #11 │ │ │ │ - rsbseq pc, lr, r8, lsr #14 │ │ │ │ - rsbseq r4, lr, ip, lsl #2 │ │ │ │ - rsbseq r4, lr, ip, lsr #2 │ │ │ │ - rsbseq sp, ip, r4, lsr pc │ │ │ │ - rsbseq sp, ip, r0, asr #30 │ │ │ │ - rsbseq r4, lr, r8, ror #12 │ │ │ │ + addseq r1, r5, ip, lsr #8 │ │ │ │ + @ instruction: 0x007c0598 │ │ │ │ + ldrsbeq pc, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r4, [lr], #-12 @ │ │ │ │ + ldrsbeq r4, [lr], #-12 @ │ │ │ │ + rsbseq sp, ip, r4, ror #29 │ │ │ │ + ldrsheq sp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, lr, r8, lsl r6 │ │ │ │ rsceq fp, pc, r4, asr #7 │ │ │ │ - rsbseq r4, lr, r8, asr #1 │ │ │ │ + rsbseq r4, lr, r8, ror r0 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #152] @ 3f4c78 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3f4c08 │ │ │ │ ldr r3, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #952] @ 0x3b8 │ │ │ │ and r0, r3, #1 │ │ │ │ @@ -385413,29 +385413,29 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 3f4c80 │ │ │ │ ldr r0, [pc, #52] @ 3f4c84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x009512f8 │ │ │ │ - @ instruction: 0x007e3f9c │ │ │ │ + addseq r1, r5, r8, lsr #5 │ │ │ │ + rsbseq r3, lr, ip, asr #30 │ │ │ │ ldr r0, [pc, #4] @ 3f4c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq fp, pc, r4, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3f4dc0 │ │ │ │ ldr r2, [pc, #272] @ 3f4dc4 │ │ │ │ @@ -385444,15 +385444,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movls r2, #2048 @ 0x800 │ │ │ │ movhi r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -385461,15 +385461,15 @@ │ │ │ │ ldr r2, [pc, #204] @ 3f4dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4d60 │ │ │ │ ldrb r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ bls 3f4d40 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -385489,53 +385489,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3f4de0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3f4d40 │ │ │ │ ldr r3, [pc, #76] @ 3f4de4 │ │ │ │ ldr ip, [pc, #76] @ 3f4de8 │ │ │ │ ldr r1, [pc, #76] @ 3f4dec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f4df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 3f4d40 │ │ │ │ - addseq r1, r5, r4, asr r3 │ │ │ │ - rsbseq r1, lr, ip, lsl r9 │ │ │ │ - rsbseq r3, lr, r0, lsl #31 │ │ │ │ - rsbseq r3, lr, r4, asr pc │ │ │ │ + addseq r1, r5, r4, lsl #6 │ │ │ │ + rsbseq r1, lr, ip, asr #17 │ │ │ │ + rsbseq r3, lr, r0, lsr pc │ │ │ │ + rsbseq r3, lr, r4, lsl #30 │ │ │ │ smlaleq fp, pc, ip, r2 @ │ │ │ │ - addseq r1, r5, r0, lsr #5 │ │ │ │ - rsbseq r3, lr, r8, lsl #30 │ │ │ │ - rsbseq r3, lr, r8, ror #29 │ │ │ │ - andeq r0, r0, lr, ror #3 │ │ │ │ - addseq r1, r5, r0, ror r2 │ │ │ │ - ldrsheq r3, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + addseq r1, r5, r0, asr r2 │ │ │ │ ldrheq r3, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x007e3e98 │ │ │ │ + andeq r0, r0, lr, ror #3 │ │ │ │ + addseq r1, r5, r0, lsr #4 │ │ │ │ + rsbseq r3, lr, r8, lsr #29 │ │ │ │ + rsbseq r3, lr, r8, ror #28 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #948 @ 0x3b4 │ │ │ │ ldrb r3, [r0, #948] @ 0x3b4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ add r6, r4, #952 @ 0x3b8 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrh r3, [r6] │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne 3f4e68 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -385544,20 +385544,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldrh r3, [r6] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -385574,40 +385574,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #92] @ 3f4f44 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #76] @ 3f4f48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #64] @ 3f4f4c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r5, r0, asr r1 │ │ │ │ - ldrsheq r0, [ip], #-16 @ │ │ │ │ - rsbseq pc, lr, r4, lsr r3 @ │ │ │ │ + addseq r1, r5, r0, lsl #2 │ │ │ │ + rsbseq r0, ip, r0, lsr #3 │ │ │ │ + rsbseq pc, lr, r4, ror #5 │ │ │ │ rscseq r9, sp, r0, lsr r6 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385827,15 +385827,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3f5334 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ strb r3, [r2, #948]! @ 0x3b4 │ │ │ │ strh r3, [r2, #2] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -385850,17 +385850,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r5, r4, asr sp │ │ │ │ - rsbseq r1, lr, ip, lsl r3 │ │ │ │ - rsbseq r3, lr, r4, lsl #19 │ │ │ │ + addseq r0, r5, r4, lsl #26 │ │ │ │ + rsbseq r1, lr, ip, asr #5 │ │ │ │ + rsbseq r3, lr, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ 3f5424 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385868,34 +385868,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3f5428 │ │ │ │ ldr r1, [pc, #196] @ 3f542c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #176] @ 3f5430 │ │ │ │ ldr r1, [pc, #176] @ 3f5434 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #144] @ 3f5438 │ │ │ │ ldr r1, [pc, #144] @ 3f543c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ bl 38148c │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -385912,21 +385912,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r5, r0, asr #25 │ │ │ │ - rsbseq pc, fp, r0, ror #26 │ │ │ │ - rsbseq lr, lr, r0, lsr #29 │ │ │ │ - rsbseq r1, lr, r8, asr r2 │ │ │ │ - rsbseq r3, lr, r0, asr #17 │ │ │ │ - ldrheq sp, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + addseq r0, r5, r0, ror ip │ │ │ │ + rsbseq pc, fp, r0, lsl sp @ │ │ │ │ + rsbseq lr, lr, r0, asr lr │ │ │ │ + rsbseq r1, lr, r8, lsl #4 │ │ │ │ + rsbseq r3, lr, r0, ror r8 │ │ │ │ + rsbseq sp, ip, r0, ror #12 │ │ │ │ + rsbseq sp, ip, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #604] @ 3f56b8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -386075,22 +386075,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f56c8 │ │ │ │ ldr r0, [pc, #44] @ 3f56cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f54c8 │ │ │ │ @ instruction: 0x01013998 │ │ │ │ - addseq r0, r5, r0, lsl #22 │ │ │ │ + @ instruction: 0x00950ab0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ - addseq r0, r5, r4, ror r9 │ │ │ │ - @ instruction: 0x007deb98 │ │ │ │ + addseq r0, r5, r4, lsr #18 │ │ │ │ + rsbseq lr, sp, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #1156] @ 3f5b74 │ │ │ │ @@ -386166,15 +386166,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #852] @ 3f5b7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5764 │ │ │ │ ldr r1, [pc, #844] @ 3f5b88 │ │ │ │ ldr r0, [pc, #844] @ 3f5b8c │ │ │ │ @@ -386231,15 +386231,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3f529c │ │ │ │ bic r3, r6, #12352 @ 0x3040 │ │ │ │ add r7, r0, #972 @ 0x3cc │ │ │ │ bic r3, r3, #56 @ 0x38 │ │ │ │ tst r6, #32768 @ 0x8000 │ │ │ │ @@ -386287,15 +386287,15 @@ │ │ │ │ ldr r1, [pc, #452] @ 3f5bb0 │ │ │ │ ldr r0, [pc, #452] @ 3f5bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ and r3, r3, r6 │ │ │ │ strb r3, [r0, #948] @ 0x3b4 │ │ │ │ b 3f5764 │ │ │ │ @@ -386381,35 +386381,35 @@ │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ str r3, [r4, #956] @ 0x3bc │ │ │ │ bl 3e8520 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f57cc │ │ │ │ b 3f57d4 │ │ │ │ tsteq r1, r4, lsl #14 │ │ │ │ - addseq r0, r5, r9, lsr #17 │ │ │ │ + addseq r0, r5, r9, asr r8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq r0, r5, r0, lsl r8 │ │ │ │ - rsbseq lr, sp, r4, lsr sl │ │ │ │ - @ instruction: 0x009507d4 │ │ │ │ - ldrsheq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ addseq r0, r5, r0, asr #15 │ │ │ │ rsbseq lr, sp, r4, ror #19 │ │ │ │ - addseq r0, r5, ip, lsl #14 │ │ │ │ - ldrheq pc, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq lr, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x009506b0 │ │ │ │ - rsbseq pc, fp, r0, ror #14 │ │ │ │ - rsbseq lr, lr, r0, lsr #17 │ │ │ │ - addseq r0, r5, r4, lsr #12 │ │ │ │ - rsbseq r3, lr, r4, lsl r3 │ │ │ │ + addseq r0, r5, r4, lsl #15 │ │ │ │ + rsbseq pc, sp, ip, lsr #21 │ │ │ │ + addseq r0, r5, r0, ror r7 │ │ │ │ + @ instruction: 0x007de994 │ │ │ │ + @ instruction: 0x009506bc │ │ │ │ + rsbseq pc, fp, ip, ror #14 │ │ │ │ + rsbseq lr, lr, ip, lsr #17 │ │ │ │ + addseq r0, r5, r0, ror #12 │ │ │ │ + rsbseq pc, fp, r0, lsl r7 @ │ │ │ │ + rsbseq lr, lr, r0, asr r8 │ │ │ │ + @ instruction: 0x009505d4 │ │ │ │ + rsbseq r3, lr, r4, asr #5 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addseq r0, r5, r8, lsl #10 │ │ │ │ - rsbseq r3, lr, r8, lsr #3 │ │ │ │ - addseq r0, r5, r8, asr #9 │ │ │ │ - rsbseq r3, lr, ip, lsl #3 │ │ │ │ + @ instruction: 0x009504b8 │ │ │ │ + rsbseq r3, lr, r8, asr r1 │ │ │ │ + addseq r0, r5, r8, ror r4 │ │ │ │ + rsbseq r3, lr, ip, lsr r1 │ │ │ │ │ │ │ │ 003f5bcc : │ │ │ │ str r1, [r0, #940] @ 0x3ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -386429,57 +386429,57 @@ │ │ │ │ ldr r1, [pc, #64] @ 3f5c4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r5, r4, lsl #8 │ │ │ │ - rsbseq r0, lr, ip, asr #19 │ │ │ │ - rsbseq r3, lr, r4, lsr r0 │ │ │ │ + @ instruction: 0x009503b4 │ │ │ │ + rsbseq r0, lr, ip, ror r9 │ │ │ │ + rsbseq r2, lr, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5cb0 │ │ │ │ ldr r2, [pc, #72] @ 3f5cb4 │ │ │ │ ldr r1, [pc, #72] @ 3f5cb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r5, r8, lsl r4 │ │ │ │ - ldrheq r3, [lr], #-0 @ │ │ │ │ - rsbseq r3, lr, r8, asr #1 │ │ │ │ + addseq r0, r5, r8, asr #7 │ │ │ │ + rsbseq r3, lr, r0, rrx │ │ │ │ + rsbseq r3, lr, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 3f5ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rsceq sl, pc, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ 3f5df0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -386488,49 +386488,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3f5df4 │ │ │ │ ldr r1, [pc, #248] @ 3f5df8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #228] @ 3f5dfc │ │ │ │ ldr r1, [pc, #228] @ 3f5e00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r9, [pc, #216] @ 3f5e04 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #192] @ 3f5e08 │ │ │ │ ldr r1, [pc, #192] @ 3f5e0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #160] @ 3f5e10 │ │ │ │ ldr r1, [pc, #160] @ 3f5e14 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [pc, #140] @ 3f5e18 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r6, [pc, #124] @ 3f5e1c │ │ │ │ ldr lr, [pc, #124] @ 3f5e20 │ │ │ │ ldr ip, [pc, #124] @ 3f5e24 │ │ │ │ ldr r1, [pc, #124] @ 3f5e28 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r8, #108] @ 0x6c │ │ │ │ @@ -386544,26 +386544,26 @@ │ │ │ │ ldr r0, [pc, #84] @ 3f5e2c │ │ │ │ str ip, [r3, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r0, r5, r0, lsr #7 │ │ │ │ - rsbseq pc, ip, r0, asr #26 │ │ │ │ - rsbseq pc, ip, r0, asr sp @ │ │ │ │ - rsbseq pc, fp, r8, asr #7 │ │ │ │ - rsbseq pc, fp, r0, ror #7 │ │ │ │ + b 928510 │ │ │ │ + addseq r0, r5, r0, asr r3 │ │ │ │ + ldrsheq pc, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq pc, ip, r0, lsl #26 │ │ │ │ + rsbseq pc, fp, r8, ror r3 @ │ │ │ │ + @ instruction: 0x007bf390 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - rsbseq pc, fp, ip, ror r3 @ │ │ │ │ - rsbseq lr, lr, r0, asr #9 │ │ │ │ - ldrheq r1, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r1, lr, ip, asr #11 │ │ │ │ - rsbseq r2, lr, r0, asr #31 │ │ │ │ + rsbseq pc, fp, ip, lsr #6 │ │ │ │ + rsbseq lr, lr, r0, ror r4 │ │ │ │ + rsbseq r1, lr, r0, ror #10 │ │ │ │ + rsbseq r1, lr, ip, ror r5 │ │ │ │ + rsbseq r2, lr, r0, ror pc │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ rscseq r8, sp, ip, lsl #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -386587,30 +386587,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #472] @ 3f6060 │ │ │ │ str r2, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 3f600c │ │ │ │ cmp r5, #1 │ │ │ │ bne 3f5fdc │ │ │ │ ldrb r5, [sl] │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ addne r1, r4, #152 @ 0x98 │ │ │ │ movne r3, #0 │ │ │ │ beq 3f5f08 │ │ │ │ asr r2, r5, r3 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -386659,93 +386659,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f6078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f5f1c │ │ │ │ ldr r3, [pc, #140] @ 3f6070 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3f6034 │ │ │ │ mvn r0, #0 │ │ │ │ b 3f5f20 │ │ │ │ ldr r0, [pc, #124] @ 3f607c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f5f1c │ │ │ │ ldr r3, [pc, #92] @ 3f6070 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5ff0 │ │ │ │ ldr r0, [pc, #88] @ 3f6080 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f5ff0 │ │ │ │ ldr r0, [pc, #72] @ 3f6084 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f5ff0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatbeq r1, r4, pc, r2 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r0, r5, r8, lsr #4 │ │ │ │ - ldrheq r2, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r2, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x009501d8 │ │ │ │ + rsbseq r2, lr, ip, ror #28 │ │ │ │ + rsbseq r2, lr, r4, lsl #29 │ │ │ │ tsteq r1, r4, asr pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r1, ip, lr, r2 │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, lr, r0, ror #27 │ │ │ │ - rsbseq r2, lr, r0, lsr sp │ │ │ │ - rsbseq r2, lr, r4, lsr sp │ │ │ │ + rsbseq r2, lr, r0, lsl #27 │ │ │ │ + @ instruction: 0x007e2d90 │ │ │ │ + rsbseq r2, lr, r0, ror #25 │ │ │ │ + rsbseq r2, lr, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f60e8 │ │ │ │ ldr r2, [pc, #72] @ 3f60ec │ │ │ │ ldr r1, [pc, #72] @ 3f60f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r0, ror #31 │ │ │ │ - rsbseq r2, lr, r8, ror ip │ │ │ │ - @ instruction: 0x007e2c90 │ │ │ │ + umullseq pc, r4, r0, pc @ │ │ │ │ + rsbseq r2, lr, r8, lsr #24 │ │ │ │ + rsbseq r2, lr, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3f6240 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -386759,15 +386759,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #256] @ 3f6254 │ │ │ │ ldr r3, [pc, #256] @ 3f6258 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r5, [r0, #152] @ 0x98 │ │ │ │ @@ -386806,66 +386806,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f626c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f616c │ │ │ │ ldr r0, [pc, #64] @ 3f6270 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f616c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq pc, r4, ip, ror pc @ │ │ │ │ + addseq pc, r4, ip, lsr #30 │ │ │ │ ldrdeq r2, [r1, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrsheq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, lr, r8, lsl #24 │ │ │ │ + rsbseq r2, lr, r0, lsr #23 │ │ │ │ + ldrheq r2, [lr], #-184 @ 0xffffff48 @ │ │ │ │ smlatbeq r1, r0, ip, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r1, r0, ip, r2 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsheq r2, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r2, lr, ip, lsl ip │ │ │ │ + rsbseq r2, lr, r4, lsr #23 │ │ │ │ + rsbseq r2, lr, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3f6340 │ │ │ │ ldr r2, [pc, #180] @ 3f6344 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #176] @ 3f6348 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #148] @ 3f634c │ │ │ │ ldr r1, [pc, #148] @ 3f6350 │ │ │ │ add r4, r4, #136 @ 0x88 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f630c │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -386885,20 +386885,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0094fdfc │ │ │ │ - rsbseq r2, lr, r8, lsl #21 │ │ │ │ - rsbseq r2, lr, r0, lsr #21 │ │ │ │ - rsbseq lr, fp, r4, lsl #28 │ │ │ │ - rsbseq sp, lr, r8, asr #30 │ │ │ │ - rsbseq r2, lr, r8, ror #22 │ │ │ │ + addseq pc, r4, ip, lsr #27 │ │ │ │ + rsbseq r2, lr, r8, lsr sl │ │ │ │ + rsbseq r2, lr, r0, asr sl │ │ │ │ + ldrheq lr, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq sp, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, lr, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #252] @ 3f646c │ │ │ │ ldr r5, [pc, #252] @ 3f6470 │ │ │ │ ldr r4, [pc, #252] @ 3f6474 │ │ │ │ @@ -386908,24 +386908,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f644c │ │ │ │ ldr fp, [pc, #160] @ 3f6478 │ │ │ │ ldr sl, [pc, #160] @ 3f647c │ │ │ │ mov r9, r0 │ │ │ │ add r7, r6, #160 @ 0xa0 │ │ │ │ @@ -386942,15 +386942,15 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ bl 3e8454 │ │ │ │ str r0, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldrb r3, [r9, #124] @ 0x7c │ │ │ │ sub r1, r5, r6 │ │ │ │ @@ -386960,20 +386960,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, r4, r4, lsl sp @ │ │ │ │ - rsbseq r2, lr, r8, lsr #19 │ │ │ │ - rsbseq r2, lr, r0, asr #19 │ │ │ │ - rsbseq r2, lr, r0, lsr #21 │ │ │ │ - ldrsbeq lr, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq sp, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addseq pc, r4, r4, asr #25 │ │ │ │ + rsbseq r2, lr, r8, asr r9 │ │ │ │ + rsbseq r2, lr, r0, ror r9 │ │ │ │ + rsbseq r2, lr, r0, asr sl │ │ │ │ + rsbseq lr, fp, r8, lsl #25 │ │ │ │ + rsbseq sp, lr, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #332] @ 3f65e8 │ │ │ │ ldr sl, [pc, #332] @ 3f65ec │ │ │ │ ldr r5, [pc, #332] @ 3f65f0 │ │ │ │ @@ -386986,23 +386986,23 @@ │ │ │ │ mov r9, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov fp, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r2, [fp, #96] @ 0x60 │ │ │ │ cmp r2, r9 │ │ │ │ movne r3, r6 │ │ │ │ orreq r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 3f6544 │ │ │ │ @@ -387055,17 +387055,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, r4, r8, ror #23 │ │ │ │ - rsbseq r2, lr, ip, ror r8 │ │ │ │ - @ instruction: 0x007e2894 │ │ │ │ + umullseq pc, r4, r8, fp @ │ │ │ │ + rsbseq r2, lr, ip, lsr #16 │ │ │ │ + rsbseq r2, lr, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #436] @ 3f67c0 │ │ │ │ ldr r1, [pc, #436] @ 3f67c4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387081,27 +387081,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r5, #0 │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ ldr r6, [pc, #368] @ 3f67d4 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ beq 3f66ac │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ sub r3, r2, #151 @ 0x97 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ ldrb r1, [r0, #124] @ 0x7c │ │ │ │ @@ -387149,82 +387149,82 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3f67ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f66c0 │ │ │ │ ldr r2, [pc, #100] @ 3f67f0 │ │ │ │ ldr r3, [pc, #56] @ 3f67c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f67bc │ │ │ │ ldr r0, [pc, #68] @ 3f67f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq pc, r4, ip, ror sl @ │ │ │ │ + addseq pc, r4, ip, lsr #20 │ │ │ │ ldrdeq r2, [r1, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - ldrsheq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r2, lr, ip, lsl #14 │ │ │ │ + rsbseq r2, lr, r4, lsr #13 │ │ │ │ + ldrheq r2, [lr], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x01012794 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, ip, lsr #14 │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r2, lr, r8, lsr #12 │ │ │ │ + ldrsbeq r2, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ - rsbseq r2, lr, r4, lsr r6 │ │ │ │ + rsbseq r2, lr, r4, ror #11 │ │ │ │ │ │ │ │ 003f67f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #168] @ 3f68b8 │ │ │ │ ldr r7, [pc, #168] @ 3f68bc │ │ │ │ ldr r4, [pc, #168] @ 3f68c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r7 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ bls 3f6898 │ │ │ │ add r0, r0, r5, lsl #2 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -387237,18 +387237,18 @@ │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ - addseq pc, r4, r0, ror r8 @ │ │ │ │ - rsbseq r2, lr, r0, lsl #10 │ │ │ │ - rsbseq r2, lr, r4, lsl r5 │ │ │ │ - ldrsheq r2, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + addseq pc, r4, r0, lsr #16 │ │ │ │ + ldrheq r2, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r2, lr, r4, asr #9 │ │ │ │ + rsbseq r2, lr, r0, lsr #11 │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387307,15 +387307,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 3f6a20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #72] @ 3f6a24 │ │ │ │ ldr r2, [pc, #72] @ 3f6a28 │ │ │ │ ldr r3, [pc, #72] @ 3f6a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ @@ -387325,23 +387325,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, ip, asr #21 │ │ │ │ - rsbseq r0, lr, r8, ror #18 │ │ │ │ - rsbseq r0, lr, r4, lsl #19 │ │ │ │ + addseq pc, r4, ip, ror sl @ │ │ │ │ + rsbseq r0, lr, r8, lsl r9 │ │ │ │ + rsbseq r0, lr, r4, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3f6a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq r9, pc, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3f6a8c │ │ │ │ ldr r2, [pc, #52] @ 3f6a90 │ │ │ │ @@ -387349,39 +387349,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d0c0 │ │ │ │ - addseq pc, r4, ip, lsr #20 │ │ │ │ - rsbseq r2, lr, r0, asr r4 │ │ │ │ - rsbseq r2, lr, ip, ror #8 │ │ │ │ + @ instruction: 0x0094f9dc │ │ │ │ + rsbseq r2, lr, r0, lsl #8 │ │ │ │ + rsbseq r2, lr, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr ip, [pc, #92] @ 3f6b18 │ │ │ │ ldr r2, [pc, #92] @ 3f6b1c │ │ │ │ ldr r1, [pc, #92] @ 3f6b20 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ mov r1, #296 @ 0x128 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ strb r0, [r4, #152] @ 0x98 │ │ │ │ bl 27cf58 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ @@ -387389,17 +387389,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r4, r8, asr #19 │ │ │ │ - ldrsheq r2, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r2, lr, r4, lsl #8 │ │ │ │ + addseq pc, r4, r8, ror r9 @ │ │ │ │ + rsbseq r2, lr, r0, lsr #7 │ │ │ │ + ldrheq r2, [lr], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3f6bcc │ │ │ │ ldr r6, [pc, #144] @ 3f6bd0 │ │ │ │ ldr r5, [pc, #144] @ 3f6bd4 │ │ │ │ @@ -387409,23 +387409,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6bac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -387434,17 +387434,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq pc, r4, r8, asr #18 │ │ │ │ - rsbseq r2, lr, ip, ror #6 │ │ │ │ - rsbseq r2, lr, r8, lsl #7 │ │ │ │ + @ instruction: 0x0094f8f8 │ │ │ │ + rsbseq r2, lr, ip, lsl r3 │ │ │ │ + rsbseq r2, lr, r8, lsr r3 │ │ │ │ │ │ │ │ 003f6bd8 : │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -387453,30 +387453,30 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul r0, r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #60] @ 3f6c74 │ │ │ │ bl 27d504 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2da8 │ │ │ │ - bl bb33d8 │ │ │ │ + bl bb2d58 │ │ │ │ + bl bb3388 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -387489,47 +387489,47 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, sp, #12 │ │ │ │ stmib ip, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ ldrh r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #132] @ 3f6d38 │ │ │ │ bl 27d504 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb3014 │ │ │ │ + bl bb2fc4 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl bb2d48 │ │ │ │ + bl bb2cf8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb29f0 │ │ │ │ + bl bb29a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb2cc4 │ │ │ │ + bl bb2c74 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3014 │ │ │ │ - bl bb33d8 │ │ │ │ + bl bb2fc4 │ │ │ │ + bl bb3388 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -387591,20 +387591,20 @@ │ │ │ │ strb r1, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne 3f6df8 │ │ │ │ mov ip, lr │ │ │ │ b 3f6dbc │ │ │ │ ldr r0, [pc, #20] @ 3f6e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr ip, [r4, #172] @ 0xac │ │ │ │ b 3f6dbc │ │ │ │ qaddeq r2, r4, r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrsbeq r2, [lr], #-4 @ │ │ │ │ + rsbseq r2, lr, r4, lsl #1 │ │ │ │ │ │ │ │ 003f6e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [pc, #124] @ 3f6ec4 │ │ │ │ @@ -387825,43 +387825,43 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #112] @ 3f71f8 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ ldrb r3, [r5, #153] @ 0x99 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r0, [pc, #76] @ 3f71fc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r3, [pc, #60] @ 3f7200 │ │ │ │ ldr ip, [pc, #60] @ 3f7204 │ │ │ │ ldr r1, [pc, #60] @ 3f7208 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cdc0 │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq pc, r4, ip, lsl #6 │ │ │ │ - rsbseq sp, fp, r8, lsr pc │ │ │ │ - rsbseq sp, lr, r8, ror r0 │ │ │ │ - rsbseq r1, lr, r8, ror #26 │ │ │ │ - addseq pc, r4, r0, asr #5 │ │ │ │ - rsbseq r1, lr, r8, lsl #27 │ │ │ │ - rsbseq r1, lr, ip, ror #26 │ │ │ │ + @ instruction: 0x0094f2bc │ │ │ │ + rsbseq sp, fp, r8, ror #29 │ │ │ │ + rsbseq sp, lr, r8, lsr #32 │ │ │ │ + rsbseq r1, lr, r8, lsl sp │ │ │ │ + addseq pc, r4, r0, ror r2 @ │ │ │ │ + rsbseq r1, lr, r8, lsr sp │ │ │ │ + rsbseq r1, lr, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #4056] @ 3f81fc │ │ │ │ ldr r1, [pc, #4056] @ 3f8200 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387877,25 +387877,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r8, [pc, #3996] @ 3f8210 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r7, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r5, [r4, #172] @ 0xac │ │ │ │ cmp r5, #0 │ │ │ │ bne 3f73b8 │ │ │ │ ldrb ip, [r4, #154] @ 0x9a │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ beq 3f72c0 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ @@ -387976,15 +387976,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f73b0 │ │ │ │ ldr r3, [pc, #3640] @ 3f8220 │ │ │ │ ldr r0, [pc, #3640] @ 3f8224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #88 @ 0x58 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3f72f8 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r5, r5, lsl #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ add r1, r2, r3, lsl #3 │ │ │ │ ldr r2, [r2, r3, lsl #3] │ │ │ │ @@ -388242,15 +388242,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3f73f8 │ │ │ │ ldr r1, [pc, #2588] @ 3f822c │ │ │ │ ldr r0, [pc, #2588] @ 3f8230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #88 @ 0x58 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f73f8 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -388874,29 +388874,29 @@ │ │ │ │ ldr r2, [r3, #4] │ │ │ │ tst r2, #262144 @ 0x40000 │ │ │ │ beq 3f72e4 │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f70c8 │ │ │ │ b 3f73f8 │ │ │ │ - addseq pc, r4, r4, ror #4 │ │ │ │ + addseq pc, r4, r4, lsl r2 @ │ │ │ │ smlabteq r1, r4, fp, r1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r1, lr, ip, ror #24 │ │ │ │ - @ instruction: 0x007e1c90 │ │ │ │ + rsbseq r1, lr, ip, lsl ip │ │ │ │ + rsbseq r1, lr, r0, asr #24 │ │ │ │ smlabbeq r1, r4, fp, r1 │ │ │ │ - addseq lr, r4, r4, ror #28 │ │ │ │ + addseq lr, r4, r4, lsl lr │ │ │ │ ldrdeq r1, [r1, -ip] │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq pc, r4, r0, lsr #1 │ │ │ │ - rsbseq r1, lr, r4, ror #23 │ │ │ │ + addseq pc, r4, r0, asr r0 @ │ │ │ │ + @ instruction: 0x007e1b94 │ │ │ │ subhi r0, r0, r0, lsl #8 │ │ │ │ - addseq lr, r4, r8, ror ip │ │ │ │ - @ instruction: 0x007e1790 │ │ │ │ - rsbseq r0, lr, r4, lsr #32 │ │ │ │ + addseq lr, r4, r8, lsr #24 │ │ │ │ + rsbseq r1, lr, r0, asr #14 │ │ │ │ + ldrsbeq pc, [sp], #-244 @ 0xffffff0c @ │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov ip, #0 │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ @@ -389733,15 +389733,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6d7c │ │ │ │ b 3f73f8 │ │ │ │ ldr r0, [pc, #-3372] @ 3f8234 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r7, #88 @ 0x58 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f7364 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 003f8f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -389786,23 +389786,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 3f9050 │ │ │ │ ldr r0, [pc, #40] @ 3f9054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ ldr ip, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ b 3f8fe4 │ │ │ │ tstpeq r0, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq sp, r4, r0, ror #8 │ │ │ │ - ldrsbeq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addseq sp, r4, r0, lsl r4 │ │ │ │ + rsbseq pc, sp, r0, lsl #31 │ │ │ │ │ │ │ │ 003f9058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389849,21 +389849,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f913c │ │ │ │ ldr r0, [pc, #36] @ 3f9140 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f9094 │ │ │ │ tstpeq r0, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq sp, r4, r0, ror r3 │ │ │ │ - rsbseq pc, sp, r8, lsl pc @ │ │ │ │ + addseq sp, r4, r0, lsr #6 │ │ │ │ + rsbseq pc, sp, r8, asr #29 │ │ │ │ │ │ │ │ 003f9144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389911,21 +389911,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f922c │ │ │ │ ldr r0, [pc, #36] @ 3f9230 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f9180 │ │ │ │ @ instruction: 0x0100fc90 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq sp, r4, r0, lsl #5 │ │ │ │ - rsbseq pc, sp, ip, asr lr @ │ │ │ │ + addseq sp, r4, r0, lsr r2 │ │ │ │ + rsbseq pc, sp, ip, lsl #28 │ │ │ │ │ │ │ │ 003f9234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389971,21 +389971,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9314 │ │ │ │ ldr r0, [pc, #36] @ 3f9318 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f9270 │ │ │ │ smlatbeq r0, r0, fp, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - umullseq sp, r4, r8, r1 │ │ │ │ - rsbseq pc, sp, ip, lsr #27 │ │ │ │ + addseq sp, r4, r8, asr #2 │ │ │ │ + rsbseq pc, sp, ip, asr sp @ │ │ │ │ │ │ │ │ 003f931c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -390033,21 +390033,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9404 │ │ │ │ ldr r0, [pc, #36] @ 3f9408 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f9358 │ │ │ │ @ instruction: 0x0100fab8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq sp, r4, r8, lsr #1 │ │ │ │ - ldrsheq pc, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addseq sp, r4, r8, asr r0 │ │ │ │ + rsbseq pc, sp, r4, lsr #25 │ │ │ │ │ │ │ │ 003f940c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb lr, [r0, #152] @ 0x98 │ │ │ │ cmp lr, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -390248,25 +390248,25 @@ │ │ │ │ add r3, r9, #20 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr sl, [pc, #3720] @ 3fa5d8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r9, #36 @ 0x24 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3f9850 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f993c │ │ │ │ str r5, [r4, #164] @ 0xa4 │ │ │ │ @@ -390403,20 +390403,20 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f9928 │ │ │ │ ldr r3, [pc, #3140] @ 3fa5e8 │ │ │ │ ldr r0, [pc, #3140] @ 3fa5ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #192 @ 0xc0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f9928 │ │ │ │ ldr r0, [pc, #3120] @ 3fa5f0 │ │ │ │ add r1, r9, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3f9864 │ │ │ │ ldr r5, [r4, #156] @ 0x9c │ │ │ │ add r3, r9, r9, lsl #3 │ │ │ │ add r3, r9, r3, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ bl 3f9058 │ │ │ │ @@ -391163,41 +391163,41 @@ │ │ │ │ strh r0, [r8, #102] @ 0x66 │ │ │ │ b 3f9928 │ │ │ │ ldr r1, [pc, #112] @ 3fa5f4 │ │ │ │ ldr r0, [pc, #112] @ 3fa5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f98b4 │ │ │ │ mov r1, #0 │ │ │ │ strh r1, [r2, #178] @ 0xb2 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r2, r2, r3 │ │ │ │ strh r1, [r2, #180] @ 0xb4 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r2, r3 │ │ │ │ strh r1, [r3, #200] @ 0xc8 │ │ │ │ b 3f9928 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r0, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq ip, r4, r8, ror sp │ │ │ │ - @ instruction: 0x007df798 │ │ │ │ - ldrheq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addseq ip, r4, r8, lsr #26 │ │ │ │ + rsbseq pc, sp, r8, asr #14 │ │ │ │ + rsbseq pc, sp, r4, ror #14 │ │ │ │ smlatbeq r0, r8, r6, pc @ │ │ │ │ - addseq ip, r4, r4, ror #22 │ │ │ │ + addseq ip, r4, r4, lsl fp │ │ │ │ smlatteq r0, r0, r5, pc @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq ip, r4, r4, ror #21 │ │ │ │ - rsbseq pc, sp, ip, lsl #15 │ │ │ │ - @ instruction: 0x007df398 │ │ │ │ - addseq fp, r4, r4, lsl #30 │ │ │ │ - rsbseq lr, sp, ip, lsl #23 │ │ │ │ + umullseq ip, r4, r4, sl │ │ │ │ + rsbseq pc, sp, ip, lsr r7 @ │ │ │ │ + rsbseq pc, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x0094beb4 │ │ │ │ + rsbseq lr, sp, ip, lsr fp │ │ │ │ │ │ │ │ 003fa5fc : │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r0, #153] @ 0x99 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -391269,23 +391269,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #32] @ 3fa738 │ │ │ │ ldr r0, [pc, #32] @ 3fa73c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #212 @ 0xd4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fa6f8 │ │ │ │ @ instruction: 0x0100e7b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r4, r0, ror sp │ │ │ │ - rsbseq lr, sp, r4, asr #20 │ │ │ │ + addseq fp, r4, r0, lsr #26 │ │ │ │ + ldrsheq lr, [sp], #-148 @ 0xffffff6c @ │ │ │ │ ldr r0, [pc, #4] @ 3fa74c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq r5, pc, r4, asr #19 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ ands r1, r3, #1024 @ 0x400 │ │ │ │ ldrbne r1, [r0, #932] @ 0x3a4 │ │ │ │ lsrne r1, r1, #3 │ │ │ │ andne r1, r1, #1 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ @@ -391293,33 +391293,33 @@ │ │ │ │ lslne r2, r2, #29 │ │ │ │ orrne r1, r1, r2, lsr #31 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ ldrbne r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3fa810 │ │ │ │ ldr r2, [pc, #108] @ 3fa814 │ │ │ │ ldr r1, [pc, #108] @ 3fa818 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #80] @ 3fa81c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [pc, #68] @ 3fa820 │ │ │ │ ldr r2, [pc, #68] @ 3fa824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -391327,17 +391327,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, r4, r8, lsl #28 │ │ │ │ - rsbseq sl, fp, r4, lsl r9 │ │ │ │ - rsbseq r9, lr, r0, asr sl │ │ │ │ + @ instruction: 0x0094bdb8 │ │ │ │ + rsbseq sl, fp, r4, asr #17 │ │ │ │ + rsbseq r9, lr, r0, lsl #20 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsceq r5, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -391347,15 +391347,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r5, pc, #76 @ 0x4c │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -391371,17 +391371,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, r4, r0, ror sp │ │ │ │ - rsbseq lr, sp, r4, lsr r9 │ │ │ │ - rsbseq lr, sp, r0, asr r9 │ │ │ │ + addseq fp, r4, r0, lsr #26 │ │ │ │ + rsbseq lr, sp, r4, ror #17 │ │ │ │ + rsbseq lr, sp, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 3fa9b0 │ │ │ │ ldr r7, [pc, #204] @ 3fa9b4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391390,15 +391390,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e8454 │ │ │ │ @@ -391412,39 +391412,39 @@ │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #104] @ 3fa9c0 │ │ │ │ ldr r8, [pc, #104] @ 3fa9c4 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, sl │ │ │ │ bl 38158c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 38148c │ │ │ │ - @ instruction: 0x0094bcd0 │ │ │ │ - ldrheq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq lr, sp, ip, lsl #17 │ │ │ │ + addseq fp, r4, r0, lsl #25 │ │ │ │ + rsbseq lr, sp, r4, ror #16 │ │ │ │ + rsbseq lr, sp, ip, lsr r8 │ │ │ │ ldrdeq r5, [pc], #116 @ │ │ │ │ - rsbseq r8, ip, r0, lsl r1 │ │ │ │ - ldrsheq r8, [ip], #-12 @ │ │ │ │ + rsbseq r8, ip, r0, asr #1 │ │ │ │ + rsbseq r8, ip, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #252] @ 3faae4 │ │ │ │ @@ -391491,15 +391491,15 @@ │ │ │ │ ldr r4, [r5, #928] @ 0x3a0 │ │ │ │ b 3faa04 │ │ │ │ ldr r1, [pc, #92] @ 3faaf0 │ │ │ │ ldr r0, [pc, #92] @ 3faaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3faa00 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ bl 3e9068 │ │ │ │ ldr r3, [r5, #936] @ 0x3a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #936] @ 0x3a8 │ │ │ │ @@ -391510,17 +391510,17 @@ │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ bic r3, r3, #45 @ 0x2d │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r5, #932] @ 0x3a4 │ │ │ │ b 3faa60 │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r4, ip, asr #22 │ │ │ │ - addseq fp, r4, r0, lsr #22 │ │ │ │ - rsbseq r8, ip, r8, asr #25 │ │ │ │ + @ instruction: 0x0094bafc │ │ │ │ + @ instruction: 0x0094bad0 │ │ │ │ + rsbseq r8, ip, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #516] @ 3fad14 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -391537,15 +391537,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #468] @ 3fad1c │ │ │ │ ldr r0, [pc, #468] @ 3fad20 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #444] @ 3fad24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3fab20 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -391650,17 +391650,17 @@ │ │ │ │ orreq r3, r3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3fac9c │ │ │ │ b 3fabf0 │ │ │ │ smlatteq r0, r0, r2, lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addseq fp, r4, ip, ror #20 │ │ │ │ - rsbseq r8, ip, r0, lsl ip │ │ │ │ - addseq fp, r4, sp, lsr #20 │ │ │ │ + addseq fp, r4, ip, lsl sl │ │ │ │ + rsbseq r8, ip, r0, asr #23 │ │ │ │ + @ instruction: 0x0094b9dd │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ andeq r8, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ @@ -391746,50 +391746,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3faf24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fadf8 │ │ │ │ ldr r0, [pc, #72] @ 3faf28 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fadf8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ qaddeq lr, r0, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq sp, [r0, -r4] │ │ │ │ andeq r3, r0, ip, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, sp, r0, lsl #6 │ │ │ │ - rsbseq lr, sp, r4, ror r3 │ │ │ │ + ldrheq lr, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, sp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 3fb06c │ │ │ │ ldr lr, [pc, #296] @ 3fb070 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391846,40 +391846,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fb08c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3faf80 │ │ │ │ ldr r0, [pc, #56] @ 3fb090 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3faf80 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100deb0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0100de90 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, asr lr │ │ │ │ andeq r4, r0, ip, lsr #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007de290 │ │ │ │ - ldrheq lr, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, sp, r0, asr #4 │ │ │ │ + rsbseq lr, sp, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -391929,15 +391929,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 3fb228 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fb1fc │ │ │ │ ldr r3, [pc, #632] @ 3fb404 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb1fc │ │ │ │ @@ -391954,22 +391954,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3fb410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [pc, #528] @ 3fb414 │ │ │ │ ldr r3, [pc, #492] @ 3fb3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -392011,22 +392011,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb144 │ │ │ │ ldr r1, [pc, #300] @ 3fb418 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fb39c │ │ │ │ ldr r1, [pc, #264] @ 3fb408 │ │ │ │ @@ -392044,26 +392044,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3fb424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb390 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 3fb17c │ │ │ │ @@ -392075,43 +392075,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 3fb268 │ │ │ │ b 3fb184 │ │ │ │ ldr r0, [pc, #108] @ 3fb428 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb374 │ │ │ │ ldr r0, [pc, #92] @ 3fb42c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb144 │ │ │ │ ldr r0, [pc, #76] @ 3fb430 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb1fc │ │ │ │ tsteq r0, ip, lsr sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r0, r8, ip, sp │ │ │ │ andeq r5, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq lr, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq lr, sp, ip, ror #2 │ │ │ │ strdeq sp, [r0, -r0] │ │ │ │ andeq r6, r0, r4, lsl #18 │ │ │ │ andeq r6, r0, r4, lsl r5 │ │ │ │ - rsbseq lr, sp, r0, lsr r1 │ │ │ │ - rsbseq sp, sp, r8, asr #31 │ │ │ │ - ldrheq sp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq lr, sp, ip, rrx │ │ │ │ - rsbseq lr, sp, r0 │ │ │ │ + rsbseq lr, sp, r0, ror #1 │ │ │ │ + rsbseq sp, sp, r8, ror pc │ │ │ │ + rsbseq sp, sp, ip, ror #30 │ │ │ │ + rsbseq lr, sp, ip, lsl r0 │ │ │ │ + ldrheq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 3fb518 │ │ │ │ mov r7, r1 │ │ │ │ @@ -392161,17 +392161,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27cc58 │ │ │ │ - rsbseq lr, sp, r0, lsl r0 │ │ │ │ - rsbseq lr, sp, r4 │ │ │ │ - rsbseq lr, sp, ip │ │ │ │ + rsbseq sp, sp, r0, asr #31 │ │ │ │ + ldrheq sp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq sp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 3fb92c │ │ │ │ ldr r3, [pc, #1008] @ 3fb930 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -392313,24 +392313,24 @@ │ │ │ │ beq 3fb8bc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3fb964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb664 │ │ │ │ ldr r3, [pc, #444] @ 3fb968 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb5cc │ │ │ │ ldr r3, [pc, #412] @ 3fb95c │ │ │ │ @@ -392347,25 +392347,25 @@ │ │ │ │ beq 3fb8e0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb5cc │ │ │ │ ldr r3, [pc, #308] @ 3fb970 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb6c4 │ │ │ │ @@ -392383,75 +392383,75 @@ │ │ │ │ beq 3fb904 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 3fb974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb6c4 │ │ │ │ ldr r0, [pc, #180] @ 3fb978 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb664 │ │ │ │ ldr r0, [pc, #148] @ 3fb97c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb5cc │ │ │ │ ldr r0, [pc, #116] @ 3fb980 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fb6c4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100d8b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0100d89c │ │ │ │ - rsbseq sp, sp, ip, lsl #30 │ │ │ │ - ldrsheq fp, [r4], r4 │ │ │ │ - ldrsheq sp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq sp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addseq fp, r4, r4, lsr #1 │ │ │ │ + rsbseq sp, sp, r0, lsr #29 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r6, r0, r8, lsl #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, sp, ip, lsl #26 │ │ │ │ + ldrheq sp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r5, r0, ip, ror #21 │ │ │ │ - ldrsheq sp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sp, sp, r4, lsr #27 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - ldrheq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sp, sp, ip, lsr ip │ │ │ │ - @ instruction: 0x007ddd98 │ │ │ │ - ldrheq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, sp, r0, ror #24 │ │ │ │ + rsbseq sp, sp, ip, ror #23 │ │ │ │ + rsbseq sp, sp, r8, asr #26 │ │ │ │ + rsbseq sp, sp, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -392477,18 +392477,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3fba14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tsteq r0, r4, lsl r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq sp, sp, r8, ror #25 │ │ │ │ + @ instruction: 0x007ddc98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 3fbb8c │ │ │ │ ldr ip, [pc, #348] @ 3fbb90 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392548,51 +392548,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3fbbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fba7c │ │ │ │ ldr r0, [pc, #76] @ 3fbbb4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fba7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r4, r3, sp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r0, ip, r3, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ andeq r2, r0, ip, ror r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ rsceq r4, pc, ip, lsr #13 │ │ │ │ - ldrheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq sp, sp, r0, lsl ip │ │ │ │ + rsbseq sp, sp, r0, ror #22 │ │ │ │ + rsbseq sp, sp, r0, asr #23 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fbcdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392766,15 +392766,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3fbf78 │ │ │ │ ldr r8, [pc, #480] @ 3fc068 │ │ │ │ mov r9, r4 │ │ │ │ b 3fbeb8 │ │ │ │ - bl 9edfb8 │ │ │ │ + bl 9edf68 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3fbee0 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -392864,45 +392864,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fc088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fbe28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fc08c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fbe28 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq ip, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0100cebc │ │ │ │ - bl 8fc480 │ │ │ │ + bl 8fc480 │ │ │ │ tsteq r0, r4, ror lr │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, sp, r4, ror #14 │ │ │ │ + rsbseq sp, sp, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 3fc3b8 │ │ │ │ ldr r3, [pc, #784] @ 3fc3bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392992,40 +392992,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 3fc3c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fc308 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 6703e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 3fc0f4 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9eea3c │ │ │ │ + bl 9ee9ec │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 3fc29c │ │ │ │ cmp r0, #1 │ │ │ │ beq 3fc2dc │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9eeae8 │ │ │ │ + bl 9eea98 │ │ │ │ b 3fc0e8 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -393077,44 +393077,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fc3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fc210 │ │ │ │ ldr r0, [pc, #64] @ 3fc3dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fc210 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr #26 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ strdeq ip, [r0, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, ror fp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, sp, r4, asr #9 │ │ │ │ - ldrsheq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, sp, r4, ror r4 │ │ │ │ + rsbseq sp, sp, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 3fc534 │ │ │ │ mov r7, r3 │ │ │ │ @@ -393134,15 +393134,15 @@ │ │ │ │ beq 3fc450 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -393154,15 +393154,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8f0cd4 │ │ │ │ + bl 8f0c84 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -393188,15 +393188,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ str r7, [r4] │ │ │ │ b 3fc4d4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r0, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -393260,15 +393260,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 3fc5cc │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -393294,15 +393294,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 3fc5d4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -393319,23 +393319,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 3fc5bc │ │ │ │ ldr r0, [pc, #416] @ 3fc8c4 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ mvn r0, #0 │ │ │ │ b 3fc5d8 │ │ │ │ ldr r0, [pc, #388] @ 3fc8c8 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 3fc734 │ │ │ │ ldr r3, [pc, #364] @ 3fc8cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc5bc │ │ │ │ ldr r3, [pc, #348] @ 3fc8d0 │ │ │ │ @@ -393356,23 +393356,23 @@ │ │ │ │ beq 3fc880 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3fc8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fc5bc │ │ │ │ ldr r3, [pc, #216] @ 3fc8cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc5d4 │ │ │ │ ldr r3, [pc, #216] @ 3fc8e0 │ │ │ │ @@ -393393,52 +393393,52 @@ │ │ │ │ beq 3fc898 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3fc8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fc5d4 │ │ │ │ ldr r0, [pc, #96] @ 3fc8e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fc5bc │ │ │ │ ldr r0, [pc, #76] @ 3fc8ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fc5d4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100c894 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ - rsbseq sp, sp, r0, lsr #3 │ │ │ │ - rsbseq sp, sp, r0, ror r2 │ │ │ │ + rsbseq sp, sp, r0, asr r1 │ │ │ │ + rsbseq sp, sp, r0, lsr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, sp, ip, lsr #2 │ │ │ │ - andeq r6, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x007dd190 │ │ │ │ ldrsbeq sp, [sp], #-12 @ │ │ │ │ - rsbseq sp, sp, r0, asr #3 │ │ │ │ + andeq r6, r0, r4, lsr #23 │ │ │ │ + rsbseq sp, sp, r0, asr #2 │ │ │ │ + rsbseq sp, sp, ip, lsl #1 │ │ │ │ + rsbseq sp, sp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 3fd13c │ │ │ │ @@ -393488,15 +393488,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 3fd150 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 3fd154 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #1912] @ 3fd158 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -393523,15 +393523,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8f0cd4 │ │ │ │ + bl 8f0c84 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fd064 │ │ │ │ @@ -393580,15 +393580,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ ldr r2, [pc, #1552] @ 3fd160 │ │ │ │ ldr r3, [pc, #1516] @ 3fd140 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393739,24 +393739,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 3fd170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fcb20 │ │ │ │ ldr r3, [pc, #892] @ 3fd174 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -393776,24 +393776,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3fd178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 3fca0c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -393820,26 +393820,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3fd180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mvn r4, #0 │ │ │ │ b 3fcb48 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3fca0c │ │ │ │ b 3fcea4 │ │ │ │ ldr r1, [pc, #564] @ 3fd184 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -393865,53 +393865,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3fd188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fcb20 │ │ │ │ ldr r0, [pc, #392] @ 3fd18c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fce7c │ │ │ │ ldr r0, [pc, #376] @ 3fd190 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fcb20 │ │ │ │ ldr r0, [pc, #332] @ 3fd194 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fcb20 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -393939,64 +393939,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3fd19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fcf34 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3fd1a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fcf34 │ │ │ │ ldr r0, [pc, #120] @ 3fd1a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fcf34 │ │ │ │ smlatteq r0, r4, r4, ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r0, r8, r4, ip │ │ │ │ - addseq r9, r4, r0, lsl #26 │ │ │ │ - addeq pc, r0, r4, ror sl @ │ │ │ │ - rsbseq r8, fp, r0, lsl #14 │ │ │ │ + @ instruction: 0x00949cb0 │ │ │ │ + addeq pc, r0, r4, lsr #20 │ │ │ │ + ldrheq r8, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x003fffff │ │ │ │ smlatbeq r0, r4, r2, ip │ │ │ │ andeq r5, r0, r8, ror #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, sp, ip, asr lr │ │ │ │ + rsbseq ip, sp, ip, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #19 │ │ │ │ - rsbseq ip, sp, ip, lsr ip │ │ │ │ + rsbseq ip, sp, ip, ror #23 │ │ │ │ andeq r6, r0, r0, lsl #28 │ │ │ │ - ldrsbeq ip, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq ip, sp, r8, lsl #23 │ │ │ │ @ instruction: 0x000022b0 │ │ │ │ - ldrsheq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq ip, sp, r0, lsr #26 │ │ │ │ - rsbseq ip, sp, r8, asr #24 │ │ │ │ + rsbseq ip, sp, r0, lsr #25 │ │ │ │ + rsbseq ip, sp, ip, lsl #21 │ │ │ │ + ldrsbeq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsheq ip, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r4, r0, ip, lsl #25 │ │ │ │ - ldrheq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq ip, sp, ip, asr #20 │ │ │ │ - ldrsbeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, sp, r4, ror #20 │ │ │ │ + ldrsheq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, sp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -394064,33 +394064,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3fd3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fd238 │ │ │ │ ldr r0, [pc, #228] @ 3fd3f0 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fd238 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3fd238 │ │ │ │ ldr r3, [pc, #184] @ 3fd3f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -394110,43 +394110,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fd238 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3fd3fc │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fd238 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatteq r0, r8, fp, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0100bbb4 │ │ │ │ andeq r6, r0, r0, lsl #29 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, sp, r4, asr #22 │ │ │ │ - rsbseq ip, sp, r4, ror fp │ │ │ │ + ldrsheq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, sp, r4, lsr #22 │ │ │ │ andeq r4, r0, r4, lsl lr │ │ │ │ - rsbseq ip, sp, r0, lsl #20 │ │ │ │ - rsbseq ip, sp, r8, lsr sl │ │ │ │ + ldrheq ip, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq ip, sp, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -394335,30 +394335,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3fd8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fd5b0 │ │ │ │ ldr r1, [pc, #400] @ 3fd8ec │ │ │ │ ldr r3, [pc, #344] @ 3fd8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -394437,46 +394437,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fd5b0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r8, r9, fp │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x0100b99c │ │ │ │ - rsbseq ip, sp, r8, asr #18 │ │ │ │ - addeq ip, r2, ip, ror #29 │ │ │ │ + ldrsheq ip, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + umulleq ip, r2, ip, lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r0, r8, r7, fp │ │ │ │ - addeq r1, fp, r0, asr #18 │ │ │ │ - strdeq ip, [r2], ip @ │ │ │ │ + strdeq r1, [fp], r0 │ │ │ │ + addeq ip, r2, ip, lsr #27 │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - addeq sp, r0, r4, lsl r5 │ │ │ │ + addeq sp, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007dc79c │ │ │ │ + rsbseq ip, sp, ip, asr #14 │ │ │ │ @ instruction: 0x0100b698 │ │ │ │ - addeq r1, fp, r0, lsr #16 │ │ │ │ - rsbseq ip, sp, ip, lsr r7 │ │ │ │ - addeq r1, fp, r4, lsl #16 │ │ │ │ - rsbseq ip, sp, r0, lsr #14 │ │ │ │ + ldrdeq r1, [fp], r0 │ │ │ │ + rsbseq ip, sp, ip, ror #13 │ │ │ │ @ instruction: 0x008b17b4 │ │ │ │ - addeq ip, r2, r0, ror ip │ │ │ │ - ldrheq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq ip, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq ip, sp, r4, lsr #13 │ │ │ │ - addeq ip, r2, r8, asr #24 │ │ │ │ - @ instruction: 0x007dc690 │ │ │ │ - @ instruction: 0x007dc694 │ │ │ │ - umulleq r2, r9, r0, r0 │ │ │ │ - @ instruction: 0x007dc694 │ │ │ │ + ldrsbeq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r1, fp, r4, ror #14 │ │ │ │ + addeq ip, r2, r0, lsr #24 │ │ │ │ + rsbseq ip, sp, r8, ror #12 │ │ │ │ + rsbseq ip, sp, ip, ror #12 │ │ │ │ + rsbseq ip, sp, r4, asr r6 │ │ │ │ + strdeq ip, [r2], r8 │ │ │ │ + rsbseq ip, sp, r0, asr #12 │ │ │ │ + rsbseq ip, sp, r4, asr #12 │ │ │ │ + addeq r2, r9, r0, asr #32 │ │ │ │ + rsbseq ip, sp, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 3fdb40 │ │ │ │ ldr r3, [pc, #512] @ 3fdb44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394585,42 +394585,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3fdb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fda18 │ │ │ │ ldr r0, [pc, #60] @ 3fdb64 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fda18 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100b4b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq fp, [r0, -r0] │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, sp, r4, ror #8 │ │ │ │ - rsbseq ip, sp, r4, lsl #9 │ │ │ │ + rsbseq ip, sp, r4, lsl r4 │ │ │ │ + rsbseq ip, sp, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 3fdd50 │ │ │ │ ldr r1, [pc, #464] @ 3fdd54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394681,28 +394681,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 3fdd64 │ │ │ │ ldr r0, [pc, #256] @ 3fdd68 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ ldr r2, [pc, #232] @ 3fdd6c │ │ │ │ ldr r3, [pc, #204] @ 3fdd54 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3fdd4c │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b89320 │ │ │ │ + b b892d0 │ │ │ │ ldr r3, [pc, #184] @ 3fdd70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fdbb8 │ │ │ │ ldr r3, [pc, #168] @ 3fdd74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394719,43 +394719,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fdd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdbb8 │ │ │ │ ldr r0, [pc, #68] @ 3fdd80 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdbb8 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, asr r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r0, r0, r1, fp │ │ │ │ - rsbseq ip, sp, r8, asr #7 │ │ │ │ + rsbseq ip, sp, r8, ror r3 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ @ instruction: 0x00002db4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, sp, ip, lsr #5 │ │ │ │ - rsbseq ip, sp, ip, asr #5 │ │ │ │ + rsbseq ip, sp, ip, asr r2 │ │ │ │ + rsbseq ip, sp, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -394850,15 +394850,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 8f0cd4 │ │ │ │ + bl 8f0c84 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fe358 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -394881,15 +394881,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8f12b8 │ │ │ │ + bl 8f1268 │ │ │ │ b 3fde24 │ │ │ │ ldr r2, [pc, #3472] @ 3fed38 │ │ │ │ ldr r3, [pc, #3456] @ 3fed2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -394955,15 +394955,15 @@ │ │ │ │ beq 3fdf74 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3fed3c │ │ │ │ ldr r0, [pc, #3208] @ 3fed40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r3, [pc, #3172] @ 3fed34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fde24 │ │ │ │ @@ -394985,24 +394985,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3fed48 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fde24 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3fba18 │ │ │ │ ldr r3, [pc, #2996] @ 3fed34 │ │ │ │ @@ -395030,27 +395030,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3fed50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r3, [pc, #2824] @ 3fed34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fde24 │ │ │ │ @@ -395071,15 +395071,15 @@ │ │ │ │ beq 3fed10 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3fed58 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fe148 │ │ │ │ ldr r3, [pc, #2696] @ 3fed34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395103,15 +395103,15 @@ │ │ │ │ beq 3ff048 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3fed60 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fe148 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe750 │ │ │ │ @@ -395150,15 +395150,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3fed68 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fe148 │ │ │ │ ldr r3, [pc, #2436] @ 3fed6c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -395194,29 +395194,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3fed74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3fe060 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -395290,29 +395290,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3fed7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fdf74 │ │ │ │ ldr r2, [pc, #1836] @ 3fed80 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -395338,29 +395338,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3fed84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 3fb434 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -395586,27 +395586,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3fed90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe8dc │ │ │ │ b 3fe908 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395618,15 +395618,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3fed94 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r3, [pc, #620] @ 3fed98 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff220 │ │ │ │ @@ -395645,30 +395645,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3fed9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fea24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -395708,15 +395708,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -395727,97 +395727,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3feda4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fea24 │ │ │ │ ldr r0, [pc, #200] @ 3feda8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fde24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3fedac │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r0, [pc, #152] @ 3fedb0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fde24 │ │ │ │ tsteq r0, ip, lsr r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, ip, lsr #32 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, asr #28 │ │ │ │ - addseq r8, r4, r8, asr #11 │ │ │ │ - rsbseq ip, sp, r0, asr r4 │ │ │ │ + addseq r8, r4, r8, ror r5 │ │ │ │ + rsbseq ip, sp, r0, lsl #8 │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ - rsbseq fp, sp, r0, lsl #30 │ │ │ │ + ldrheq fp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r5, r0, ip, asr #2 │ │ │ │ - rsbseq ip, sp, r8, asr r0 │ │ │ │ + rsbseq ip, sp, r8 │ │ │ │ andeq r5, r0, r0, lsl #4 │ │ │ │ - ldrheq fp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq fp, sp, r4, ror #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbseq fp, sp, ip, lsl #27 │ │ │ │ + rsbseq fp, sp, ip, lsr sp │ │ │ │ andeq r2, r0, ip, ror #15 │ │ │ │ - rsbseq fp, sp, r4, lsl #28 │ │ │ │ + ldrheq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r5, r0, r8, lsl #25 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ - rsbseq ip, sp, r4, ror #13 │ │ │ │ + @ instruction: 0x007dc694 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbseq fp, sp, r0, asr #26 │ │ │ │ + ldrsheq fp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - rsbseq fp, sp, r4, asr #26 │ │ │ │ + ldrsheq fp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r5, r0, ip, ror lr │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ - rsbseq fp, sp, r0, ror #20 │ │ │ │ - rsbseq ip, sp, r4, ror #1 │ │ │ │ + rsbseq fp, sp, r0, lsl sl │ │ │ │ + @ instruction: 0x007dc094 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - ldrsbeq fp, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq fp, sp, ip, lsl #27 │ │ │ │ andeq r6, r0, ip, lsr #18 │ │ │ │ - ldrheq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x007db39c │ │ │ │ - rsbseq fp, sp, ip, asr #11 │ │ │ │ - rsbseq fp, sp, r4, lsl #9 │ │ │ │ + rsbseq fp, sp, r4, ror #26 │ │ │ │ + rsbseq fp, sp, ip, asr #6 │ │ │ │ + rsbseq fp, sp, ip, ror r5 │ │ │ │ + rsbseq fp, sp, r4, lsr r4 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbseq fp, sp, r0, asr #19 │ │ │ │ + rsbseq fp, sp, r0, ror r9 │ │ │ │ andeq r7, r0, r0, lsl #3 │ │ │ │ - rsbseq fp, sp, r8, asr #16 │ │ │ │ - ldrsbeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq fp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq fp, [sp], #-4 @ │ │ │ │ - rsbseq fp, sp, r4, asr #3 │ │ │ │ + ldrsheq fp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq fp, sp, r4, lsl #19 │ │ │ │ + rsbseq fp, sp, r8, lsl #5 │ │ │ │ + rsbseq fp, sp, r4, rrx │ │ │ │ + rsbseq fp, sp, r4, ror r1 │ │ │ │ andeq r3, r0, ip, asr #8 │ │ │ │ - rsbseq fp, sp, r4, ror #9 │ │ │ │ + @ instruction: 0x007db494 │ │ │ │ andeq r6, r0, r0, lsr #22 │ │ │ │ - rsbseq fp, sp, r4, lsl #10 │ │ │ │ - rsbseq fp, sp, r8, ror #3 │ │ │ │ - @ instruction: 0x007db29c │ │ │ │ - rsbseq fp, sp, ip, lsr r3 │ │ │ │ - @ instruction: 0x007db590 │ │ │ │ + ldrheq fp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x007db198 │ │ │ │ + rsbseq fp, sp, ip, asr #4 │ │ │ │ + rsbseq fp, sp, ip, ror #5 │ │ │ │ + rsbseq fp, sp, r0, asr #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, sp, ip, lsl #16 │ │ │ │ - rsbseq fp, sp, r8, lsr #11 │ │ │ │ - ldrheq fp, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsbeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq fp, sp, r8, lsl #7 │ │ │ │ - rsbseq fp, sp, r4, lsl #14 │ │ │ │ - rsbseq sl, sp, r8, asr #30 │ │ │ │ + ldrheq fp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq fp, sp, r8, asr r5 │ │ │ │ + rsbseq fp, sp, ip, ror #12 │ │ │ │ + rsbseq fp, sp, r0, lsr #15 │ │ │ │ + rsbseq fp, sp, r4, lsl #5 │ │ │ │ + rsbseq fp, sp, r8, lsr r3 │ │ │ │ + ldrheq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe968 │ │ │ │ ldr r3, [pc, #-128] @ 3fedb4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395838,26 +395838,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3fedb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe968 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe968 │ │ │ │ ldr r3, [pc, #-284] @ 3fedbc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395879,33 +395879,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3fedc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe958 │ │ │ │ ldr r0, [pc, #-424] @ 3fedc4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -395936,38 +395936,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3fedc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe718 │ │ │ │ ldr r0, [pc, #-644] @ 3fedcc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fde24 │ │ │ │ ldr r0, [pc, #-664] @ 3fedd0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fde24 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ff098 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -395993,26 +395993,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3fedd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe918 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe928 │ │ │ │ ldr r3, [pc, #-872] @ 3feddc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -396034,46 +396034,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3fede0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 3fe958 │ │ │ │ b 3feed0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3fede4 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r0, [pc, #-1060] @ 3fede8 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fdf74 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -396086,22 +396086,22 @@ │ │ │ │ b 3fec08 │ │ │ │ ldr r0, [pc, #-1136] @ 3fedec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fead0 │ │ │ │ ldr r0, [pc, #-1164] @ 3fedf0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe958 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 3fe968 │ │ │ │ b 3fee2c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -396123,81 +396123,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3fedfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe7f4 │ │ │ │ ldr r0, [pc, #-1336] @ 3fee00 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe968 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3fee04 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3febc8 │ │ │ │ ldr r0, [pc, #-1392] @ 3fee08 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe7f4 │ │ │ │ ldr r0, [pc, #-1416] @ 3fee0c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe918 │ │ │ │ ldr r0, [pc, #-1440] @ 3fee10 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe948 │ │ │ │ ldr r0, [pc, #-1464] @ 3fee14 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fea24 │ │ │ │ ldr r0, [pc, #-1508] @ 3fee18 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3fe718 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ff664 │ │ │ │ @@ -396330,41 +396330,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3ff5e0 │ │ │ │ ldr r0, [pc, #72] @ 3ff684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 3ff5e0 │ │ │ │ ldr r0, [pc, #60] @ 3ff688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75be0 │ │ │ │ + bl b75b90 │ │ │ │ b 3ff5e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3fdd84 │ │ │ │ b 3ff5b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbseq fp, sp, r8, lsl r6 │ │ │ │ - rsbseq fp, sp, r8, asr r6 │ │ │ │ + rsbseq fp, sp, r8, asr #11 │ │ │ │ + rsbseq fp, sp, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 3fdd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396453,25 +396453,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3ffd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff77c │ │ │ │ ldr r3, [pc, #1328] @ 3ffd98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396489,25 +396489,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3ffd9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ff77c │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 3ff7c4 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3ff7c4 │ │ │ │ @@ -396563,28 +396563,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ffdac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ff854 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 3ff97c │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 3ff97c │ │ │ │ @@ -396644,26 +396644,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3ffdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff97c │ │ │ │ ldr r3, [pc, #596] @ 3ffdbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -396682,61 +396682,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ffdc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff854 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff860 │ │ │ │ ldr r0, [pc, #452] @ 3ffdc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ff77c │ │ │ │ ldr r0, [pc, #424] @ 3ffdc8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ff854 │ │ │ │ ldr r0, [pc, #400] @ 3ffdcc │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ffbe4 │ │ │ │ ldr r0, [pc, #372] @ 3ffdd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ff854 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 3ff988 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ff77c │ │ │ │ ldr r3, [pc, #316] @ 3ffdd4 │ │ │ │ @@ -396755,15 +396755,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3ffdd8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ffb54 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff7d0 │ │ │ │ ldr r3, [pc, #152] @ 3ffd90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396771,63 +396771,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ffddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff7c4 │ │ │ │ ldr r0, [pc, #136] @ 3ffde0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ffd44 │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r9, [r0, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rsceq r0, pc, ip, ror sl @ │ │ │ │ - @ instruction: 0x00946ed0 │ │ │ │ + addseq r6, r4, r0, lsl #29 │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, sp, ip, asr r5 │ │ │ │ + rsbseq fp, sp, ip, lsl #10 │ │ │ │ andeq r6, r0, r4, ror #15 │ │ │ │ - rsbseq fp, sp, ip, lsr #14 │ │ │ │ + ldrsbeq fp, [sp], #-108 @ 0xffffff94 @ │ │ │ │ rsceq r0, pc, r8, ror #16 │ │ │ │ - @ instruction: 0x00946cb5 │ │ │ │ + addseq r6, r4, r5, ror #24 │ │ │ │ andeq r2, r0, r4, asr r3 │ │ │ │ - ldrsbeq fp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq fp, sp, ip, lsl #9 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - ldrsheq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq fp, sp, r4, lsr #5 │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ - rsbseq fp, sp, r0, lsr #7 │ │ │ │ - rsbseq fp, sp, r4, asr #8 │ │ │ │ - ldrsbeq fp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq fp, sp, ip, lsl #7 │ │ │ │ - ldrsbeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq fp, sp, r0, asr r3 │ │ │ │ + ldrsheq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq fp, sp, ip, lsl #3 │ │ │ │ + rsbseq fp, sp, ip, lsr r3 │ │ │ │ + rsbseq fp, sp, r4, lsl #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq fp, sp, ip, asr #3 │ │ │ │ - ldrheq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq sl, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq fp, sp, ip, ror r1 │ │ │ │ + rsbseq sl, sp, r8, ror #30 │ │ │ │ + rsbseq sl, sp, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3ffff0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3ffff4 │ │ │ │ @@ -396914,28 +396914,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 400010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ffe80 │ │ │ │ ldr r3, [pc, #116] @ 400014 │ │ │ │ ldr ip, [pc, #116] @ 400018 │ │ │ │ ldr r1, [pc, #116] @ 40001c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 400020 │ │ │ │ @@ -396948,31 +396948,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 3ffe80 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r0, -r4] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01008fb4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, ror #30 │ │ │ │ @ instruction: 0x000028b8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, sp, r4, lsl #2 │ │ │ │ - @ instruction: 0x009466d8 │ │ │ │ - ldrsbeq fp, [sp], #-12 @ │ │ │ │ - rsbseq r9, sp, ip, asr #9 │ │ │ │ + ldrheq fp, [sp], #-4 @ │ │ │ │ + addseq r6, r4, r8, lsl #13 │ │ │ │ + rsbseq fp, sp, ip, lsl #1 │ │ │ │ + rsbseq r9, sp, ip, ror r4 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbseq fp, sp, r4, lsl #2 │ │ │ │ + ldrheq fp, [sp], #-4 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -397008,37 +397008,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ ldr r3, [pc, #76] @ 400124 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ strdeq r0, [pc], #4 @ │ │ │ │ - rsbseq fp, sp, r8, asr r0 │ │ │ │ - rsbseq fp, sp, r4, lsr r0 │ │ │ │ + rsbseq fp, sp, r8 │ │ │ │ + rsbseq sl, sp, r4, ror #31 │ │ │ │ │ │ │ │ 00400128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -397076,15 +397076,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 4001a8 │ │ │ │ ldr r0, [pc, #212] @ 4002a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92c978 │ │ │ │ + bl 92c928 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 40026c │ │ │ │ ldr sl, [pc, #184] @ 4002a8 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -397131,17 +397131,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ strheq pc, [lr], #240 @ 0xf0 @ │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - @ instruction: 0x009463f4 │ │ │ │ - rsbseq r9, sp, ip, ror #3 │ │ │ │ - rsbseq sl, sp, r8, lsl #29 │ │ │ │ + addseq r6, r4, r4, lsr #7 │ │ │ │ + @ instruction: 0x007d919c │ │ │ │ + rsbseq sl, sp, r8, lsr lr │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 004002c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397155,15 +397155,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 408fd8 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 408fd8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 93052c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 4002e8 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d0c0 │ │ │ │ @@ -397247,39 +397247,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 4004cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400378 │ │ │ │ ldr r0, [pc, #52] @ 4004d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400378 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01008ab4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01008a94 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, lsl sl │ │ │ │ andeq r6, r0, r8, lsr #16 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sl, sp, r4, lsr #25 │ │ │ │ - rsbseq sl, sp, r0, asr #25 │ │ │ │ + rsbseq sl, sp, r4, asr ip │ │ │ │ + rsbseq sl, sp, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 400e30 │ │ │ │ ldr r1, [pc, #2372] @ 400e34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -397359,15 +397359,15 @@ │ │ │ │ bne 4009f0 │ │ │ │ ldr r0, [pc, #2096] @ 400e50 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r2, [pc, #2072] @ 400e54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397390,28 +397390,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 400e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4005a0 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 40057c │ │ │ │ @@ -397481,25 +397481,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 400e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400538 │ │ │ │ mov r0, r7 │ │ │ │ bl 400328 │ │ │ │ b 4007b0 │ │ │ │ ldr r3, [pc, #1568] @ 400e7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -397518,27 +397518,27 @@ │ │ │ │ beq 400ce0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 400e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [pc, #1436] @ 400e84 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400d08 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -397665,21 +397665,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ ldr r0, [pc, #936] @ 400eac │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400594 │ │ │ │ ldr r3, [pc, #912] @ 400eb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4005a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -397694,34 +397694,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 400eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4005a0 │ │ │ │ ldr r0, [pc, #780] @ 400eb8 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400538 │ │ │ │ ldr r3, [pc, #756] @ 400ebc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400be0 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -397747,75 +397747,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 400ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400aa4 │ │ │ │ ldr r0, [pc, #584] @ 400ec8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4005a0 │ │ │ │ ldr r0, [pc, #544] @ 400ecc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4005a0 │ │ │ │ tst r9, #15 │ │ │ │ bne 400964 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fbdbc │ │ │ │ b 400964 │ │ │ │ ldr r0, [pc, #488] @ 400ed0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4008e0 │ │ │ │ bl 3fbd1c │ │ │ │ b 4009cc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 400bec │ │ │ │ b 400aa4 │ │ │ │ ldr r0, [pc, #436] @ 400ed4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400aa4 │ │ │ │ ldr r2, [pc, #260] @ 400e44 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 400ed8 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -397826,15 +397826,15 @@ │ │ │ │ beq 400d80 │ │ │ │ ldr r0, [pc, #368] @ 400edc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4005a0 │ │ │ │ ldr r3, [pc, #332] @ 400ee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397851,81 +397851,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 400ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400648 │ │ │ │ ldr r0, [pc, #208] @ 400ee8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 400648 │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r6, r4, r4, asr #1 │ │ │ │ + addseq r6, r4, r4, ror r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ tsteq r0, ip, asr #16 │ │ │ │ strdeq r8, [r0, -r8] │ │ │ │ - ldrsbeq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sl, sp, ip, lsl #23 │ │ │ │ rsceq pc, lr, r8, ror #22 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sl, sp, r0, asr ip │ │ │ │ + rsbseq sl, sp, r0, lsl #24 │ │ │ │ rsceq pc, lr, r0, ror sl @ │ │ │ │ - addseq r5, r4, lr, asr #29 │ │ │ │ - addeq r7, r7, ip, lsl #13 │ │ │ │ - rsbseq sl, sp, r8, asr #19 │ │ │ │ + addseq r5, r4, lr, ror lr │ │ │ │ + addeq r7, r7, ip, lsr r6 │ │ │ │ + rsbseq sl, sp, r8, ror r9 │ │ │ │ andeq r6, r0, r0, asr sl │ │ │ │ - rsbseq sl, sp, r4, asr #18 │ │ │ │ + ldrsheq sl, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r4, lsr #23 │ │ │ │ - rsbseq sl, sp, r8, ror #21 │ │ │ │ - addseq r5, r4, ip, asr sp │ │ │ │ + @ instruction: 0x007daa98 │ │ │ │ + addseq r5, r4, ip, lsl #26 │ │ │ │ smlatteq r0, r0, r4, r8 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ smlabteq r0, r4, r3, r8 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ tsteq r0, ip, ror r3 │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ - rsbseq sl, sp, r0, lsr sl │ │ │ │ - rsbseq sl, sp, r4, ror #20 │ │ │ │ + rsbseq sl, sp, r0, ror #19 │ │ │ │ + rsbseq sl, sp, r4, lsl sl │ │ │ │ andeq r5, r0, ip, lsr #11 │ │ │ │ - rsbseq sl, sp, ip, lsr #20 │ │ │ │ - rsbseq sl, sp, r8, lsl r6 │ │ │ │ - umullseq r5, r4, sl, sl │ │ │ │ + ldrsbeq sl, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sl, sp, r8, asr #11 │ │ │ │ + addseq r5, r4, sl, asr #20 │ │ │ │ andeq r2, r0, r0, lsl #5 │ │ │ │ - rsbseq sl, sp, r8, ror #15 │ │ │ │ - ldrsheq sl, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq sl, sp, r0, ror r9 │ │ │ │ - rsbseq sl, sp, r8, lsr #14 │ │ │ │ - @ instruction: 0x007da794 │ │ │ │ + @ instruction: 0x007da798 │ │ │ │ + rsbseq sl, sp, r4, lsr #13 │ │ │ │ + rsbseq sl, sp, r0, lsr #18 │ │ │ │ + ldrsbeq sl, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, sp, r4, asr #14 │ │ │ │ rsceq pc, lr, r8, asr r4 @ │ │ │ │ - ldrheq sl, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, sp, ip, ror #8 │ │ │ │ andeq r1, r0, ip, asr #30 │ │ │ │ - rsbseq sl, sp, ip, ror r4 │ │ │ │ - rsbseq sl, sp, r4, asr #9 │ │ │ │ + rsbseq sl, sp, ip, lsr #8 │ │ │ │ + rsbseq sl, sp, r4, ror r4 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 400f3c │ │ │ │ @@ -397984,15 +397984,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 400ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq pc, lr, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 4011e0 │ │ │ │ mov r8, r1 │ │ │ │ @@ -398008,30 +398008,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 4011f0 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 4011f4 │ │ │ │ ldr r1, [pc, #408] @ 4011f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 400128 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -398109,24 +398109,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 401200 │ │ │ │ ldr r0, [pc, #52] @ 401204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, lsr #13 │ │ │ │ + addseq r5, r4, ip, asr r6 │ │ │ │ ldrdeq r7, [r0, -ip] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x007da99c │ │ │ │ - rsbseq sl, sp, r4, lsl #19 │ │ │ │ - rsbseq r4, fp, r8, rrx │ │ │ │ - rsbseq r3, lr, ip, lsr #3 │ │ │ │ + rsbseq sl, sp, ip, asr #18 │ │ │ │ + rsbseq sl, sp, r4, lsr r9 │ │ │ │ + rsbseq r4, fp, r8, lsl r0 │ │ │ │ + rsbseq r3, lr, ip, asr r1 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ - rsbseq sl, sp, r0, lsr #16 │ │ │ │ - rsbseq r3, ip, ip, asr #11 │ │ │ │ + ldrsbeq sl, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, ip, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 4012ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -398134,25 +398134,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 4012f0 │ │ │ │ ldr r1, [pc, #188] @ 4012f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #168] @ 4012f8 │ │ │ │ ldr r1, [pc, #168] @ 4012fc │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #136] @ 401300 │ │ │ │ ldr r3, [pc, #136] @ 401304 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 401308 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -398164,31 +398164,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 401314 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r4, r8, lsr #9 │ │ │ │ - @ instruction: 0x007b3e90 │ │ │ │ - ldrsbeq r2, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, ip, r0, lsl #1 │ │ │ │ - rsbseq r9, fp, r4, lsr #21 │ │ │ │ + addseq r5, r4, r8, asr r4 │ │ │ │ + rsbseq r3, fp, r0, asr #28 │ │ │ │ + rsbseq r2, lr, r0, lsl #31 │ │ │ │ + rsbseq r2, ip, r0, lsr r0 │ │ │ │ + rsbseq r9, fp, r4, asr sl │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsceq pc, lr, r0, ror r1 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -398224,146 +398224,146 @@ │ │ │ │ ldr r1, [pc, #48] @ 4013c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 400328 │ │ │ │ - addseq r5, r4, r0, lsr r3 │ │ │ │ - rsbseq sl, sp, r8, lsr #12 │ │ │ │ - rsbseq sl, sp, r0, asr #12 │ │ │ │ + addseq r5, r4, r0, ror #5 │ │ │ │ + ldrsbeq sl, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsheq sl, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 401424 │ │ │ │ ldr r2, [pc, #64] @ 401428 │ │ │ │ ldr r1, [pc, #64] @ 40142c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 511e44 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4002c0 │ │ │ │ - @ instruction: 0x009452dc │ │ │ │ - ldrsbeq sl, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, sp, ip, ror #11 │ │ │ │ + addseq r5, r4, ip, lsl #5 │ │ │ │ + rsbseq sl, sp, r4, lsl #11 │ │ │ │ + @ instruction: 0x007da59c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 4014e0 │ │ │ │ ldr r2, [pc, #152] @ 4014e4 │ │ │ │ ldr r1, [pc, #152] @ 4014e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #120] @ 4014ec │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c7ac │ │ │ │ + bl 92c75c │ │ │ │ ldr r2, [pc, #88] @ 4014f0 │ │ │ │ ldr r1, [pc, #88] @ 4014f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 400084 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, r4, r8, ror r2 │ │ │ │ - rsbseq sl, sp, ip, ror #10 │ │ │ │ - rsbseq sl, sp, r4, lsl #11 │ │ │ │ + addseq r5, r4, r8, lsr #4 │ │ │ │ + rsbseq sl, sp, ip, lsl r5 │ │ │ │ + rsbseq sl, sp, r4, lsr r5 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbseq r3, fp, ip, lsr #24 │ │ │ │ - rsbseq r2, lr, ip, ror #26 │ │ │ │ + ldrsbeq r3, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, lr, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 401508 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rsceq lr, lr, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 4015b0 │ │ │ │ ldr r2, [pc, #140] @ 4015b4 │ │ │ │ ldr r1, [pc, #140] @ 4015b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #112] @ 4015bc │ │ │ │ ldr ip, [pc, #112] @ 4015c0 │ │ │ │ ldr r1, [pc, #112] @ 4015c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r1, [pc, #76] @ 4015c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a304 │ │ │ │ + bl 92a2b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r4, ip, ror #3 │ │ │ │ - @ instruction: 0x007b3b90 │ │ │ │ - ldrsbeq r2, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + umullseq r5, r4, ip, r1 │ │ │ │ + rsbseq r3, fp, r0, asr #22 │ │ │ │ + rsbseq r2, lr, r4, lsl #25 │ │ │ │ rsceq lr, lr, r8, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rscseq sp, ip, r8, asr #25 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398375,76 +398375,76 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 401690 │ │ │ │ ldr r1, [pc, #152] @ 401694 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #132] @ 401698 │ │ │ │ ldr r1, [pc, #132] @ 40169c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #100] @ 4016a0 │ │ │ │ ldr r1, [pc, #100] @ 4016a4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 400084 │ │ │ │ add r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 38158c │ │ │ │ add r1, r5, #1120 @ 0x460 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38148c │ │ │ │ - addseq r5, r4, r4, lsr r1 │ │ │ │ - rsbseq sl, sp, r0, lsl r4 │ │ │ │ - rsbseq sl, sp, r8, lsr #8 │ │ │ │ - rsbseq r1, ip, r4, asr #8 │ │ │ │ - rsbseq r1, ip, r8, asr r4 │ │ │ │ - rsbseq r3, fp, r4, lsl #21 │ │ │ │ - rsbseq r2, lr, r4, asr #23 │ │ │ │ + addseq r5, r4, r4, ror #1 │ │ │ │ + rsbseq sl, sp, r0, asr #7 │ │ │ │ + ldrsbeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r1, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r1, ip, r8, lsl #8 │ │ │ │ + rsbseq r3, fp, r4, lsr sl │ │ │ │ + rsbseq r2, lr, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 4016f4 │ │ │ │ ldr r2, [pc, #52] @ 4016f8 │ │ │ │ ldr r1, [pc, #52] @ 4016fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 400328 │ │ │ │ - addseq r5, r4, r4, asr r0 │ │ │ │ - rsbseq sl, sp, r8, lsr r3 │ │ │ │ - rsbseq sl, sp, r4, asr r3 │ │ │ │ + addseq r5, r4, r4 │ │ │ │ + rsbseq sl, sp, r8, ror #5 │ │ │ │ + rsbseq sl, sp, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #84] @ 40176c │ │ │ │ ldr r2, [pc, #84] @ 401770 │ │ │ │ ldr r1, [pc, #84] @ 401774 │ │ │ │ @@ -398452,64 +398452,64 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r4, [pc, #48] @ 401778 │ │ │ │ ldr r3, [pc, #48] @ 40177c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 400128 │ │ │ │ - @ instruction: 0x00944ffc │ │ │ │ - rsbseq sl, sp, r0, ror #5 │ │ │ │ - ldrsheq sl, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addseq r4, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x007da290 │ │ │ │ + rsbseq sl, sp, ip, lsr #5 │ │ │ │ smlatbeq r0, ip, r6, r7 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 40178c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq lr, lr, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 4017f8 │ │ │ │ ldr r2, [pc, #80] @ 4017fc │ │ │ │ ldr r1, [pc, #80] @ 401800 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #52] @ 401804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r4, r4, ip, pc @ │ │ │ │ - rsbseq r3, fp, r0, lsl r9 │ │ │ │ - rsbseq r2, lr, r4, asr sl │ │ │ │ + addseq r4, r4, ip, asr #30 │ │ │ │ + rsbseq r3, fp, r0, asr #17 │ │ │ │ + rsbseq r2, lr, r4, lsl #20 │ │ │ │ strdeq lr, [lr], #196 @ 0xc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #440] @ 4019dc │ │ │ │ @@ -398527,15 +398527,15 @@ │ │ │ │ ldr r2, [pc, #408] @ 4019ec │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ lsr r1, r6, #2 │ │ │ │ orr r1, r1, r4, lsl #30 │ │ │ │ add r3, r1, #324 @ 0x144 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r8, [pc, #364] @ 4019f0 │ │ │ │ ldr r5, [r7, r3, lsl #2] │ │ │ │ sub r3, r1, #16 │ │ │ │ @@ -398591,56 +398591,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 401a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4018bc │ │ │ │ ldr r0, [pc, #92] @ 401a0c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4018bc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, ip, r5, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, r4, r4, lsl #30 │ │ │ │ - ldrsbeq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sl, sp, ip, lsr #3 │ │ │ │ + @ instruction: 0x00944eb4 │ │ │ │ + rsbseq sl, sp, r4, lsl #3 │ │ │ │ + rsbseq sl, sp, ip, asr r1 │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, lsr r5 │ │ │ │ andeq r5, r0, r4, ror r5 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sl, sp, r4, lsr #1 │ │ │ │ - rsbseq sl, sp, r4, ror #1 │ │ │ │ + rsbseq sl, sp, r4, asr r0 │ │ │ │ + @ instruction: 0x007da094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #184] @ 401ae0 │ │ │ │ ldr r8, [pc, #184] @ 401ae4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -398649,54 +398649,54 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r5, [pc, #144] @ 401aec │ │ │ │ add r4, r4, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #23 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #100] @ 401af0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r0, #1136 @ 0x470 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r7, #776 @ 0x308 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e4094 │ │ │ │ + bl 8e4044 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, r4, r4, lsr #26 │ │ │ │ - ldrsbeq r9, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r9, sp, r4, ror #31 │ │ │ │ - @ instruction: 0x007da090 │ │ │ │ + @ instruction: 0x00944cd4 │ │ │ │ + rsbseq r9, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x007d9f94 │ │ │ │ + rsbseq sl, sp, r0, asr #32 │ │ │ │ rsceq lr, lr, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #396] @ 401c9c │ │ │ │ @@ -398717,15 +398717,15 @@ │ │ │ │ ldr r8, [pc, #356] @ 401cb0 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #328] @ 401cb4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 401bd4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ @@ -398769,89 +398769,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 401cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 401b7c │ │ │ │ ldr r0, [pc, #84] @ 401ccc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 401b7c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r0, r2, r7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r4, r4, r8, lsl ip │ │ │ │ - ldrsbeq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addseq r4, r4, r8, asr #23 │ │ │ │ + rsbseq r9, sp, r8, lsl #29 │ │ │ │ + rsbseq r9, sp, ip, ror #28 │ │ │ │ smlabbeq r0, ip, r2, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, asr r2 │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007d9e98 │ │ │ │ - ldrsbeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, sp, r8, asr #28 │ │ │ │ + rsbseq r9, sp, ip, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 401cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq lr, lr, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 401d50 │ │ │ │ ldr r2, [pc, #88] @ 401d54 │ │ │ │ ldr r1, [pc, #88] @ 401d58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 401d30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 678a8c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r4, r8, ror sl │ │ │ │ - rsbseq r9, sp, r4, lsr #29 │ │ │ │ - ldrheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addseq r4, r4, r8, lsr #20 │ │ │ │ + rsbseq r9, sp, r4, asr lr │ │ │ │ + rsbseq r9, sp, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 401e20 │ │ │ │ ldr r3, [pc, #172] @ 401e24 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -398895,15 +398895,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r9, sp, ip, lsl #28 │ │ │ │ + ldrheq r9, [sp], #-220 @ 0xffffff24 @ │ │ │ │ tsteq r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 401ea4 │ │ │ │ ldr r2, [pc, #92] @ 401ea8 │ │ │ │ @@ -398911,32 +398911,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 401eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #64] @ 401eb4 │ │ │ │ ldr r3, [pc, #64] @ 401eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r4, ip, lsr #18 │ │ │ │ - rsbseq r3, fp, r8, ror #4 │ │ │ │ - addeq sl, r0, r0, ror #11 │ │ │ │ + @ instruction: 0x009448dc │ │ │ │ + rsbseq r3, fp, r8, lsl r2 │ │ │ │ + umulleq sl, r0, r0, r5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00401ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -398946,27 +398946,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 401f1c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926498 │ │ │ │ + bl 926448 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r9, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, sp, ip, lsl #25 │ │ │ │ │ │ │ │ 00401f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -398975,50 +398975,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 401fc4 │ │ │ │ ldr r0, [pc, #124] @ 401fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9298d4 │ │ │ │ + bl 929884 │ │ │ │ ldr r1, [pc, #116] @ 401fd8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927e3c │ │ │ │ + bl 927dec │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ecbc8 │ │ │ │ + bl 9ecb78 │ │ │ │ ldr r3, [pc, #92] @ 401fdc │ │ │ │ ldr r1, [pc, #92] @ 401fe0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38000c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929d18 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 401fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 401f58 │ │ │ │ @ instruction: 0x01006eb4 │ │ │ │ - rsbseq r9, sp, ip, ror ip │ │ │ │ - addeq r2, r2, r0, lsr #26 │ │ │ │ + rsbseq r9, sp, ip, lsr #24 │ │ │ │ + ldrdeq r2, [r2], r0 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r7, sl, ip, lsl r4 │ │ │ │ - rsbseq r9, sp, r0, lsl ip │ │ │ │ + addeq r7, sl, ip, asr #7 │ │ │ │ + rsbseq r9, sp, r0, asr #23 │ │ │ │ │ │ │ │ 00401fe8 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -399051,15 +399051,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 40207c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq lr, lr, r8, lsl r5 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 40ccd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -399070,25 +399070,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #108] @ 40213c │ │ │ │ ldr r1, [pc, #108] @ 402140 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #76] @ 402144 │ │ │ │ ldr ip, [pc, #76] @ 402148 │ │ │ │ ldr r3, [pc, #76] @ 40214c │ │ │ │ ldr r1, [pc, #76] @ 402150 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399096,23 +399096,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r4, r4, r0, ror #13 │ │ │ │ - rsbseq r3, fp, r0, lsl r0 │ │ │ │ - rsbseq r2, lr, r4, asr r1 │ │ │ │ - rsbseq r9, sp, ip, lsl #22 │ │ │ │ - rsbseq r9, sp, r4, lsr #22 │ │ │ │ + b 928510 │ │ │ │ + umullseq r4, r4, r0, r6 @ │ │ │ │ + rsbseq r2, fp, r0, asr #31 │ │ │ │ + rsbseq r2, lr, r4, lsl #2 │ │ │ │ + ldrheq r9, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - umulleq r7, sl, ip, r2 │ │ │ │ - rsbseq r9, sp, r0, lsl #22 │ │ │ │ + addeq r7, sl, ip, asr #4 │ │ │ │ + ldrheq r9, [sp], #-160 @ 0xffffff60 @ │ │ │ │ rscseq sp, ip, ip, lsr #4 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -399220,22 +399220,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl b88594 │ │ │ │ + bl b88544 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9edc1c │ │ │ │ + b 9edbcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -399251,15 +399251,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 9ee014 │ │ │ │ + bl 9edfc4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -399293,25 +399293,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 402490 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 402490 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl b851b0 │ │ │ │ + bl b85160 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d0c0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 402470 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl b9901c │ │ │ │ + bl b98fcc │ │ │ │ b 4023e8 │ │ │ │ ldr r3, [pc, #60] @ 4024b4 │ │ │ │ ldr r1, [pc, #60] @ 4024b8 │ │ │ │ ldr r0, [pc, #60] @ 4024bc │ │ │ │ ldr r2, [pc, #60] @ 4024c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -399322,21 +399322,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 4024cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, r4, r3 @ │ │ │ │ - rsbseq r9, sp, ip, lsl #17 │ │ │ │ - @ instruction: 0x007d9898 │ │ │ │ + addseq r4, r4, r4, asr #6 │ │ │ │ + rsbseq r9, sp, ip, lsr r8 │ │ │ │ + rsbseq r9, sp, r8, asr #16 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - addseq r4, r4, r8, ror r3 │ │ │ │ - rsbseq r9, sp, ip, lsr #17 │ │ │ │ - rsbseq r9, sp, r0, asr #17 │ │ │ │ + addseq r4, r4, r8, lsr #6 │ │ │ │ + rsbseq r9, sp, ip, asr r8 │ │ │ │ + rsbseq r9, sp, r0, ror r8 │ │ │ │ │ │ │ │ 004024d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -399410,45 +399410,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 402680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402554 │ │ │ │ ldr r0, [pc, #64] @ 402684 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402554 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r6, [r0, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01006898 │ │ │ │ andeq r3, r0, ip, lsl #8 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r9, sp, r8, ror #14 │ │ │ │ - ldrheq r9, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r9, sp, r8, lsl r7 │ │ │ │ + rsbseq r9, sp, r4, ror #14 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4026a0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4026b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -399461,15 +399461,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 9eecf4 │ │ │ │ + bl 9eeca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -399521,15 +399521,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl b8a230 │ │ │ │ + bl b8a1e0 │ │ │ │ ldr r1, [pc, #192] @ 40288c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 704108 │ │ │ │ b 402760 │ │ │ │ ldr r0, [pc, #176] @ 402890 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -399550,42 +399550,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 40289c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40274c │ │ │ │ ldr r0, [pc, #56] @ 4028a0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40274c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r4, r6, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r0, r0, r6, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r0, ip, r6, r6 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsheq r9, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r9, sp, r8, lsr r6 │ │ │ │ + rsbseq r9, sp, r8, lsr #11 │ │ │ │ + rsbseq r9, sp, r8, ror #11 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399601,19 +399601,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 402910 │ │ │ │ ldr r0, [pc, #28] @ 402914 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b b89320 │ │ │ │ - ldrsheq r9, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + b b892d0 │ │ │ │ + rsbseq r9, sp, r0, lsr #11 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -399685,16 +399685,16 @@ │ │ │ │ @ instruction: 0x0100649c │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, r0, ip, ror #24 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - addseq r3, r4, r0, asr lr │ │ │ │ - rsbseq r9, sp, r8, lsr #10 │ │ │ │ + addseq r3, r4, r0, lsl #28 │ │ │ │ + ldrsbeq r9, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 00402a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -399819,31 +399819,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 402ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402ac0 │ │ │ │ ldr r0, [pc, #84] @ 402cec │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402ac0 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r0, r3, r6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ @@ -399853,16 +399853,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r6, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ tsteq r0, r4, lsr r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r9, sp, r0, lsr #5 │ │ │ │ - rsbseq r9, sp, ip, ror #5 │ │ │ │ + rsbseq r9, sp, r0, asr r2 │ │ │ │ + @ instruction: 0x007d929c │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -399894,15 +399894,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 402df4 │ │ │ │ @@ -399941,17 +399941,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r0, r8, r0, r6 │ │ │ │ - @ instruction: 0x009439f0 │ │ │ │ - rsbseq r8, sp, r4, ror #29 │ │ │ │ - rsbseq r9, sp, r8, lsr #3 │ │ │ │ + addseq r3, r4, r0, lsr #19 │ │ │ │ + @ instruction: 0x007d8e94 │ │ │ │ + rsbseq r9, sp, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 402e90 │ │ │ │ @@ -399996,15 +399996,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 403068 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 402f30 │ │ │ │ - bl 9edfb8 │ │ │ │ + bl 9edf68 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 402f54 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -400099,41 +400099,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 403124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402f18 │ │ │ │ ldr r0, [pc, #60] @ 403128 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 402f18 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsl pc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r5, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ andeq r3, r0, ip, lsl #23 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r8, sp, r8, lsl pc │ │ │ │ - rsbseq r8, sp, r8, lsr #30 │ │ │ │ + rsbseq r8, sp, r8, asr #29 │ │ │ │ + ldrsbeq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 403360 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -400147,17 +400147,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 403318 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 4032c4 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 4032d4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -400177,48 +400177,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 4031ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 403324 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 403324 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r3, [pc, #268] @ 403368 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9ee080 │ │ │ │ + bl 9ee030 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 40336c │ │ │ │ ldr r3, [pc, #212] @ 403364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -400228,17 +400228,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e516c │ │ │ │ + bl 9e511c │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 403284 │ │ │ │ ldr r2, [pc, #128] @ 403370 │ │ │ │ @@ -400252,17 +400252,17 @@ │ │ │ │ bne 40335c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 704094 │ │ │ │ cmp r1, #0 │ │ │ │ bge 40318c │ │ │ │ b 4032d0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #5 │ │ │ │ - bl 9e5174 │ │ │ │ + bl 9e5124 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 4032d4 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -400289,41 +400289,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9edbec │ │ │ │ + bl 9edb9c │ │ │ │ ldr r0, [pc, #164] @ 403460 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9f0684 │ │ │ │ + bl 9f0634 │ │ │ │ ldr r3, [pc, #144] @ 403464 │ │ │ │ ldr r2, [pc, #144] @ 403468 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 40346c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #104] @ 403470 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 403474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8a818 │ │ │ │ + bl b8a7c8 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -400334,18 +400334,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strdeq sp, [lr], #28 @ │ │ │ │ - addseq r3, r4, r0, asr #8 │ │ │ │ - rsbseq r1, fp, r8, ror #25 │ │ │ │ - rsbseq r0, lr, ip, lsr #28 │ │ │ │ - rsbseq r8, sp, r4, lsr #24 │ │ │ │ + @ instruction: 0x009433f0 │ │ │ │ + @ instruction: 0x007b1c98 │ │ │ │ + ldrsbeq r0, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00403478 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 4034c4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -400371,15 +400371,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -400392,15 +400392,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -400415,15 +400415,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 403678 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -400436,15 +400436,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -400466,15 +400466,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 403624 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsr #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r0, r8, r7, r5 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -400624,33 +400624,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 40396c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403798 │ │ │ │ ldr r0, [pc, #92] @ 403970 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403798 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ smlatbeq r0, r0, r6, r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r0, r8, r6, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @@ -400660,16 +400660,16 @@ │ │ │ │ andeq r6, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r8, sp, ip, lsr r7 │ │ │ │ - rsbseq r8, sp, r8, lsl #15 │ │ │ │ + rsbseq r8, sp, ip, ror #13 │ │ │ │ + rsbseq r8, sp, r8, lsr r7 │ │ │ │ │ │ │ │ 00403974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -400786,31 +400786,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 403be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4039dc │ │ │ │ ldr r0, [pc, #84] @ 403be8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4039dc │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r4, asr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, lsl #8 │ │ │ │ @@ -400820,16 +400820,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r6, r0, ip, ror #24 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ tsteq r0, r4, lsr #6 │ │ │ │ andeq r5, r0, r4, asr #21 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r8, sp, ip, ror #10 │ │ │ │ - ldrheq r8, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, sp, ip, lsl r5 │ │ │ │ + rsbseq r8, sp, r8, ror #10 │ │ │ │ │ │ │ │ 00403bec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -400935,25 +400935,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 403e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403c48 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 403c48 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 403d20 │ │ │ │ @@ -400961,15 +400961,15 @@ │ │ │ │ b 403c48 │ │ │ │ ldr r0, [pc, #92] @ 403e5c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403c48 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabteq r0, r0, r1, r5 │ │ │ │ smlatbeq r0, r4, r1, r5 │ │ │ │ @@ -400979,16 +400979,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq r8, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r8, sp, r0, lsl #8 │ │ │ │ + rsbseq r8, sp, r4, lsl #7 │ │ │ │ + ldrheq r8, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 00403e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401108,24 +401108,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 404174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403f00 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403fe0 │ │ │ │ b 403eec │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -401150,46 +401150,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 404178 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 403f00 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 40413c │ │ │ │ cmp r3, #0 │ │ │ │ beq 404128 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 40412c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 403eec │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 404114 │ │ │ │ b 40412c │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r2, r4, r0, lsl #18 │ │ │ │ + @ instruction: 0x009428b0 │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r0, ip, lr, r4 │ │ │ │ andeq r3, r0, ip, lsr #15 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ @ instruction: 0x01017194 │ │ │ │ - ldrsbeq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r8, sp, ip, lsl #3 │ │ │ │ + rsbseq r8, sp, ip, ror #2 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -401228,15 +401228,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401281,15 +401281,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 4042c0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401452,15 +401452,15 @@ │ │ │ │ bne 404738 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 40469c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -401475,35 +401475,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #448] @ 4047e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9edf44 │ │ │ │ + bl 9edef4 │ │ │ │ ldr r2, [pc, #400] @ 4047ec │ │ │ │ ldr r3, [pc, #380] @ 4047dc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401535,31 +401535,31 @@ │ │ │ │ beq 4046e0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 404728 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r2, [pc, #248] @ 4047f4 │ │ │ │ ldr r3, [pc, #220] @ 4047dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4047d4 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9e5174 │ │ │ │ + b 9e5124 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 4046ec │ │ │ │ ldr r3, [pc, #184] @ 4047f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40458c │ │ │ │ ldr r3, [pc, #168] @ 4047fc │ │ │ │ @@ -401576,44 +401576,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 404804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 404590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 404808 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40458c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010048b8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ @ instruction: 0x01004894 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x01004798 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ strdeq r4, [r0, -r8] │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r7, sp, r4, asr #22 │ │ │ │ - rsbseq r7, sp, r4, ror #22 │ │ │ │ + ldrsheq r7, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, sp, r4, lsl fp │ │ │ │ │ │ │ │ 0040480c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -401832,15 +401832,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402070,15 +402070,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 404f64 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 404d18 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402294,15 +402294,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 9eecec │ │ │ │ + bl 9eec9c │ │ │ │ ldr r2, [pc, #964] @ 40568c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 405690 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -402462,15 +402462,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 27dbb8 │ │ │ │ b 404fd0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -402686,15 +402686,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 40573c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -403063,15 +403063,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 405a7c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 405ac0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 405ce4 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 405dc8 │ │ │ │ @@ -403110,19 +403110,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 405f54 │ │ │ │ b 405e40 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - @ instruction: 0x00940cd8 │ │ │ │ - addseq r0, r4, r4, asr #25 │ │ │ │ + addseq r0, r4, r8, lsl #25 │ │ │ │ + addseq r0, r4, r4, ror ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - @ instruction: 0x00940afc │ │ │ │ + addseq r0, r4, ip, lsr #21 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00405f9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -403155,21 +403155,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3ba4 │ │ │ │ + bl bb3b54 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2738 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -403288,15 +403288,15 @@ │ │ │ │ bl 27cda8 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9f030c │ │ │ │ + bl 9f02bc │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -403310,15 +403310,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 9eded0 │ │ │ │ + bl 9ede80 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -403330,15 +403330,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9edc40 │ │ │ │ + b 9edbf0 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 406614 │ │ │ │ @@ -403373,15 +403373,15 @@ │ │ │ │ bne 40656c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 406470 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -403396,21 +403396,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #540] @ 406624 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -403452,28 +403452,28 @@ │ │ │ │ beq 4064b4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 40655c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r2, [pc, #352] @ 406630 │ │ │ │ ldr r3, [pc, #324] @ 406618 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 406610 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e5174 │ │ │ │ + b 9e5124 │ │ │ │ ldr r1, [pc, #304] @ 406634 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -403492,15 +403492,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 406610 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 4064c0 │ │ │ │ ldr r3, [pc, #200] @ 40663c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 406370 │ │ │ │ ldr r3, [pc, #184] @ 406640 │ │ │ │ @@ -403517,31 +403517,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 406648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 406374 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 40664c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 406370 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, ip, sl, r2 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrdeq r2, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -403549,16 +403549,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ tsteq r0, r4, lsr #18 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ smlabteq r0, r0, r8, r2 │ │ │ │ andeq r6, r0, r8, asr #7 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, sp, ip, ror #26 │ │ │ │ - rsbseq r5, sp, ip, lsl #27 │ │ │ │ + rsbseq r5, sp, ip, lsl sp │ │ │ │ + rsbseq r5, sp, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 406678 │ │ │ │ @@ -403745,15 +403745,15 @@ │ │ │ │ beq 406968 │ │ │ │ ldr r3, [pc, #448] @ 406b00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406a28 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 9ee6c4 │ │ │ │ + bl 9ee674 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406ad0 │ │ │ │ ldr r2, [pc, #404] @ 406b04 │ │ │ │ ldr r3, [pc, #388] @ 406af8 │ │ │ │ @@ -403788,23 +403788,23 @@ │ │ │ │ beq 406aa0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 406b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406908 │ │ │ │ ldr r3, [pc, #232] @ 406b18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40694c │ │ │ │ @@ -403821,32 +403821,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 406b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40694c │ │ │ │ ldr r0, [pc, #120] @ 406b20 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406908 │ │ │ │ ldr r0, [pc, #96] @ 406b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40694c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 406b28 │ │ │ │ ldr r1, [pc, #80] @ 406b2c │ │ │ │ ldr r0, [pc, #80] @ 406b30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 406b34 │ │ │ │ @@ -403858,22 +403858,22 @@ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r0, r4, r4, r2 │ │ │ │ andeq r6, r0, r8, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r5, sp, r0, lsr #19 │ │ │ │ + rsbseq r5, sp, r0, asr r9 │ │ │ │ andeq r5, r0, r8, asr #1 │ │ │ │ - ldrsbeq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r5, sp, r4, ror r9 │ │ │ │ - ldrsheq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addseq pc, r3, r8, lsr sp @ │ │ │ │ - rsbseq r5, sp, ip, lsr #4 │ │ │ │ - rsbseq r5, sp, r4, lsl sl │ │ │ │ + rsbseq r5, sp, ip, lsl #19 │ │ │ │ + rsbseq r5, sp, r4, lsr #18 │ │ │ │ + rsbseq r5, sp, ip, lsr #19 │ │ │ │ + addseq pc, r3, r8, ror #25 │ │ │ │ + ldrsbeq r5, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, sp, r4, asr #19 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 406b9c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -403959,15 +403959,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 406c50 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 406c50 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00406cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -404074,15 +404074,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00406e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -404090,25 +404090,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9eea3c │ │ │ │ + bl 9ee9ec │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 406ee0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 406f1c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9eeae8 │ │ │ │ + bl 9eea98 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -404125,17 +404125,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 406fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 9e516c │ │ │ │ + bl 9e511c │ │ │ │ tst r8, #8 │ │ │ │ bne 406fa4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 406fb0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -404156,43 +404156,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 406eac │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 406eac │ │ │ │ mov r0, r5 │ │ │ │ bl 406da0 │ │ │ │ b 406eac │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 40c044 │ │ │ │ b 406eac │ │ │ │ - addseq pc, r3, r0, lsl r9 @ │ │ │ │ - rsbseq r4, sp, r4, lsl #28 │ │ │ │ - rsbseq r5, sp, r8, lsl #12 │ │ │ │ + addseq pc, r3, r0, asr #17 │ │ │ │ + ldrheq r4, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r5, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 407064 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 407010 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -404205,15 +404205,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 406e64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406ff8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -404242,26 +404242,26 @@ │ │ │ │ bl 404460 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #52] @ 40714c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9ee0e8 │ │ │ │ + bl 9ee098 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404350,15 +404350,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 4071dc │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 9eecf4 │ │ │ │ + bl 9eeca4 │ │ │ │ ldr r3, [pc, #332] @ 4073fc │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404368,15 +404368,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 4071dc │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 407220 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9eecf4 │ │ │ │ + bl 9eeca4 │ │ │ │ ldr r3, [pc, #264] @ 407400 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 407094 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404431,19 +404431,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 407220 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 407220 │ │ │ │ b 4071dc │ │ │ │ - addseq pc, r3, r2, lsr r6 @ │ │ │ │ - addseq pc, r3, r7, lsl r6 @ │ │ │ │ + addseq pc, r3, r2, ror #11 │ │ │ │ + addseq pc, r3, r7, asr #11 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - addseq pc, r3, r0, lsl #11 │ │ │ │ + addseq pc, r3, r0, lsr r5 @ │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -404472,17 +404472,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -404523,15 +404523,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 4075c4 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -404542,21 +404542,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 407508 │ │ │ │ blx r3 │ │ │ │ b 407508 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r2, [pc, #24] @ 4075c8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8ebc0 │ │ │ │ + b b8eb70 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -404693,15 +404693,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 407a30 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 4079dc │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -404808,38 +404808,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407b80 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 406da0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ b 4078f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 406da0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r2, [pc, #520] @ 407bfc │ │ │ │ ldr r3, [pc, #472] @ 407bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407b80 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e5174 │ │ │ │ + b 9e5124 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 4078ec │ │ │ │ cmp r3, #2 │ │ │ │ bne 407730 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 407850 │ │ │ │ @@ -404878,26 +404878,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 407c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 4077e4 │ │ │ │ ldr r2, [pc, #224] @ 407c04 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 4077e4 │ │ │ │ @@ -404914,15 +404914,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 407c1c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 4077e4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 407c20 │ │ │ │ ldr r1, [pc, #148] @ 407c24 │ │ │ │ ldr r0, [pc, #148] @ 407c28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404941,37 +404941,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ strdeq r1, [r0, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ - addseq pc, r3, r4, asr r0 @ │ │ │ │ + addseq pc, r3, r4 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ strdeq r1, [r0, -r4] │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ tsteq r0, r4, asr r4 │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq r4, sp, r8, lsl #21 │ │ │ │ + rsbseq r4, sp, r8, lsr sl │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r4, sp, ip, ror sl │ │ │ │ + rsbseq r4, sp, ip, lsr #20 │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ - rsbseq r4, sp, r8, ror #20 │ │ │ │ - addseq lr, r3, r4, lsl #25 │ │ │ │ - rsbseq r4, sp, r8, ror r1 │ │ │ │ - rsbseq r4, sp, r4, asr #19 │ │ │ │ + rsbseq r4, sp, r8, lsl sl │ │ │ │ + addseq lr, r3, r4, lsr ip │ │ │ │ + rsbseq r4, sp, r8, lsr #2 │ │ │ │ + rsbseq r4, sp, r4, ror r9 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - addseq lr, r3, r0, ror #24 │ │ │ │ - rsbseq r4, sp, r4, asr r1 │ │ │ │ - rsbseq r4, sp, r8, lsl #19 │ │ │ │ + addseq lr, r3, r0, lsl ip │ │ │ │ + rsbseq r4, sp, r4, lsl #2 │ │ │ │ + rsbseq r4, sp, r8, lsr r9 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404989,17 +404989,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 404460 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -405026,15 +405026,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00407d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -405087,22 +405087,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #156] @ 407ee4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407d3c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -405171,15 +405171,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl b89328 │ │ │ │ + bl b892d8 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 4080a4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405250,17 +405250,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - addseq lr, r3, ip, lsl #15 │ │ │ │ - rsbseq r3, sp, r0, lsl #25 │ │ │ │ - rsbseq r4, sp, r0, ror r5 │ │ │ │ + addseq lr, r3, ip, lsr r7 │ │ │ │ + rsbseq r3, sp, r0, lsr ip │ │ │ │ + rsbseq r4, sp, r0, lsr #10 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -405330,22 +405330,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #152] @ 4082ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407d3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -405528,15 +405528,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 4084c4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 4083f0 │ │ │ │ ldr r2, [pc, #220] @ 4085ec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 408320 │ │ │ │ @@ -405553,30 +405553,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 4085f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 408320 │ │ │ │ ldr r0, [pc, #108] @ 4085fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 408320 │ │ │ │ ldr r3, [pc, #84] @ 408600 │ │ │ │ ldr r1, [pc, #84] @ 408604 │ │ │ │ ldr r0, [pc, #84] @ 408608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 40860c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405591,19 +405591,19 @@ │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ rsceq r8, lr, ip, asr #3 │ │ │ │ tsteq r0, ip, asr #18 │ │ │ │ tsteq r0, r4, lsr #18 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq r4, [sp], #-0 @ │ │ │ │ - rsbseq r4, sp, r8, ror #1 │ │ │ │ - addseq lr, r3, r4, ror #4 │ │ │ │ - rsbseq r3, sp, r8, asr r7 │ │ │ │ - ldrsheq r4, [sp], #-12 @ │ │ │ │ + rsbseq r4, sp, r0, rrx │ │ │ │ + @ instruction: 0x007d4098 │ │ │ │ + addseq lr, r3, r4, lsl r2 │ │ │ │ + rsbseq r3, sp, r8, lsl #14 │ │ │ │ + rsbseq r4, sp, ip, lsr #1 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00408610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -405670,15 +405670,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [pc, #484] @ 40891c │ │ │ │ ldr r3, [pc, #460] @ 408908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405768,47 +405768,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 408930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40867c │ │ │ │ ldr r0, [pc, #72] @ 408934 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40867c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r8, r7, r0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlatbeq r0, r8, r7, r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq lr, r3, r5, ror r1 │ │ │ │ + addseq lr, r3, r5, lsr #2 │ │ │ │ tsteq r0, r4, lsl r7 │ │ │ │ @ instruction: 0x010006bc │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ tsteq r1, ip, lsr r9 │ │ │ │ - rsbseq r3, sp, r8, lsl #28 │ │ │ │ - rsbseq r3, sp, ip, asr #28 │ │ │ │ + ldrheq r3, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 00408938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -405827,15 +405827,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 4089a8 │ │ │ │ ldr r2, [pc, #372] @ 408b00 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 408a58 │ │ │ │ - bl 9edfb8 │ │ │ │ + bl 9edf68 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -405897,42 +405897,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 408b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408998 │ │ │ │ ldr r0, [pc, #60] @ 408b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408998 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01000498 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ smlabbeq r0, r4, r4, r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ ldrdeq r0, [r0, -r8] │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r3, sp, r0, asr #25 │ │ │ │ - ldrsbeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r3, sp, r0, ror ip │ │ │ │ + rsbseq r3, sp, r4, lsl #25 │ │ │ │ │ │ │ │ 00408b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405950,15 +405950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 9ede58 │ │ │ │ + bl 9ede08 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -405977,51 +405977,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 408d00 │ │ │ │ - bl a861ac │ │ │ │ + bl a8615c │ │ │ │ cmp r0, #0 │ │ │ │ beq 408d88 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9eec40 │ │ │ │ + bl 9eebf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 408dbc │ │ │ │ ldr r1, [pc, #496] @ 408dfc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ed288 │ │ │ │ + bl 9ed238 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 408d24 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408cc0 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408cf4 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl b652bc │ │ │ │ + bl b6526c │ │ │ │ mov r0, r4 │ │ │ │ bl 402ec8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ed778 │ │ │ │ + bl 9ed728 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 408e00 │ │ │ │ ldr r3, [pc, #360] @ 408df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -406044,23 +406044,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 27dbb8 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 408c60 │ │ │ │ - bl b64f38 │ │ │ │ + bl b64ee8 │ │ │ │ mov r2, r0 │ │ │ │ b 408c60 │ │ │ │ ldr r1, [pc, #256] @ 408e08 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ed288 │ │ │ │ + bl 9ed238 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 408c2c │ │ │ │ ldr r3, [pc, #224] @ 408e0c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -406091,47 +406091,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 408e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ mvn r0, #0 │ │ │ │ b 408c80 │ │ │ │ ldr r3, [pc, #100] @ 408e28 │ │ │ │ ldr ip, [pc, #100] @ 408e2c │ │ │ │ ldr r1, [pc, #100] @ 408e30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 408e34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 408db4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010002b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ strheq r7, [lr], #148 @ 0x94 @ │ │ │ │ tsteq r0, ip, ror #2 │ │ │ │ - rsbseq r3, sp, r4, asr #22 │ │ │ │ + ldrsheq r3, [sp], #-164 @ 0xffffff5c @ │ │ │ │ strheq r7, [lr], #136 @ 0x88 @ │ │ │ │ - rsbseq r3, sp, ip, asr #21 │ │ │ │ - ldrheq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, sp, ip, lsl #21 │ │ │ │ - addseq sp, r3, r0, lsl #21 │ │ │ │ - rsbseq r3, sp, r8, lsr sl │ │ │ │ - rsbseq r2, sp, r0, ror pc │ │ │ │ + rsbseq r3, sp, ip, ror sl │ │ │ │ + rsbseq r3, sp, r8, ror #20 │ │ │ │ + rsbseq r3, sp, ip, lsr sl │ │ │ │ + addseq sp, r3, r0, lsr sl │ │ │ │ + rsbseq r3, sp, r8, ror #19 │ │ │ │ + rsbseq r2, sp, r0, lsr #30 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - addseq sp, r3, r8, asr #20 │ │ │ │ - ldrsbeq lr, [fp], #-8 @ │ │ │ │ - rsbseq r2, sp, ip, lsr pc │ │ │ │ + @ instruction: 0x0093d9f8 │ │ │ │ + rsbseq lr, fp, r8, lsl #1 │ │ │ │ + rsbseq r2, sp, ip, ror #29 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00408e38 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406176,38 +406176,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 408fa8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl b8511c │ │ │ │ + bl b850cc │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 27ec2c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 9f030c │ │ │ │ + bl 9f02bc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 27ec2c │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr ip, [pc, #116] @ 408fac │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 402ec8 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 408ed0 │ │ │ │ @@ -406234,49 +406234,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ │ │ │ │ 00408fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 409008 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl b851b0 │ │ │ │ + bl b85160 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b851b0 │ │ │ │ + b b85160 │ │ │ │ │ │ │ │ 0040901c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b238c │ │ │ │ + bl 9b233c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 409044 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -406440,17 +406440,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 408fb4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 409384 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r2, [pc, #380] @ 40948c │ │ │ │ ldr r3, [pc, #356] @ 409478 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406474,17 +406474,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 409164 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4093a8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e516c │ │ │ │ + bl 9e511c │ │ │ │ b 409308 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 409200 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -406516,45 +406516,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 4094a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409218 │ │ │ │ ldr r0, [pc, #72] @ 4094a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409218 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrheq pc, [pc], #204 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq pc, pc, r8, lsr #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ rscseq pc, pc, r0, ror #22 │ │ │ │ rscseq pc, pc, r4, ror #21 │ │ │ │ - @ instruction: 0x0093d6d0 │ │ │ │ + addseq sp, r3, r0, lsl #13 │ │ │ │ andeq r6, r0, ip, lsr lr │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007d369c │ │ │ │ - ldrsbeq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r3, sp, ip, asr #12 │ │ │ │ + rsbseq r3, sp, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -406592,15 +406592,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl a865c4 │ │ │ │ + bl a86574 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -406697,41 +406697,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 409754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409630 │ │ │ │ ldr r0, [pc, #60] @ 409758 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409630 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq pc, pc, r4, lsl #16 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq pc, pc, r4, ror #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq pc, pc, r8, lsl #15 │ │ │ │ andeq r4, r0, r8, ror #25 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r3, sp, r0, ror r4 │ │ │ │ - rsbseq r3, sp, r0, lsr #9 │ │ │ │ + rsbseq r3, sp, r0, lsr #8 │ │ │ │ + rsbseq r3, sp, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 409870 │ │ │ │ @@ -406831,29 +406831,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 408fb4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 4098c0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl a867d4 │ │ │ │ + bl a86784 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 4098c0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 4098d8 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 409900 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl a861ac │ │ │ │ + bl a8615c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4095d8 │ │ │ │ @@ -406892,34 +406892,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 409ab0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 409f60 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 409d48 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 409c84 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 409bfc │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e5174 │ │ │ │ + bl 9e5124 │ │ │ │ ldr r2, [pc, #2012] @ 40a228 │ │ │ │ ldr r3, [pc, #1992] @ 40a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406931,17 +406931,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4095d8 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 409074 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407035,21 +407035,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 409a80 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e516c │ │ │ │ + bl 9e511c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 409a44 │ │ │ │ ldr r2, [pc, #1496] @ 40a234 │ │ │ │ ldr r3, [pc, #1464] @ 40a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407068,15 +407068,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a86be4 │ │ │ │ + bl a86b94 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 409c3c │ │ │ │ b 409a8c │ │ │ │ ldr r3, [pc, #1388] @ 40a238 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407096,22 +407096,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 40a244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4099c8 │ │ │ │ ldr r3, [pc, #1272] @ 40a248 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409a20 │ │ │ │ ldr r3, [pc, #1240] @ 40a23c │ │ │ │ @@ -407128,22 +407128,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 40a24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409a20 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40a0a0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -407187,22 +407187,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 40a258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 409ad4 │ │ │ │ ldr r3, [pc, #916] @ 40a25c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407221,31 +407221,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 40a260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 409ba4 │ │ │ │ ldr r0, [pc, #796] @ 40a264 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4099c8 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 40a068 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -407258,21 +407258,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 40a124 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 40a268 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -407288,35 +407288,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 409b24 │ │ │ │ ldr r0, [pc, #588] @ 40a26c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409a20 │ │ │ │ ldr r0, [pc, #572] @ 40a270 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 409bf4 │ │ │ │ ldr r0, [pc, #544] @ 40a274 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 409ba4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e5174 │ │ │ │ + bl 9e5124 │ │ │ │ ldr r2, [pc, #504] @ 40a278 │ │ │ │ ldr r3, [pc, #404] @ 40a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -407342,23 +407342,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 40a280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409dd0 │ │ │ │ ldr r3, [pc, #344] @ 40a284 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409fa8 │ │ │ │ ldr r3, [pc, #252] @ 40a23c │ │ │ │ @@ -407374,33 +407374,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 40a288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409fa8 │ │ │ │ ldr r0, [pc, #228] @ 40a28c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409dd0 │ │ │ │ ldr r0, [pc, #208] @ 40a290 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 409fa8 │ │ │ │ ldr r3, [pc, #192] @ 40a294 │ │ │ │ ldr r1, [pc, #192] @ 40a298 │ │ │ │ ldr r0, [pc, #192] @ 40a29c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 40a2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407424,41 +407424,41 @@ │ │ │ │ rscseq pc, pc, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rscseq pc, pc, r8, asr #5 │ │ │ │ smlalseq pc, pc, r8, r1 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, sp, r8, ror #28 │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ - rsbseq r2, sp, r8, lsr #30 │ │ │ │ + ldrsbeq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ rscseq lr, pc, ip, ror #31 │ │ │ │ andeq r4, r0, r4, ror #1 │ │ │ │ - rsbseq r2, sp, r0, lsl pc │ │ │ │ + rsbseq r2, sp, r0, asr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsheq r2, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r2, sp, r8, lsl #26 │ │ │ │ + rsbseq r2, sp, ip, lsr #27 │ │ │ │ + ldrheq r2, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - ldrsheq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r2, sp, r0, ror #27 │ │ │ │ - rsbseq r2, sp, r4, lsr #26 │ │ │ │ + rsbseq r2, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x007d2d90 │ │ │ │ + ldrsbeq r2, [sp], #-196 @ 0xffffff3c @ │ │ │ │ rscseq lr, pc, r4, ror sp @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - rsbseq r2, sp, ip, lsr #27 │ │ │ │ + rsbseq r2, sp, ip, asr sp │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ - rsbseq r2, sp, r4, lsl fp │ │ │ │ - rsbseq r2, sp, r4, ror sp │ │ │ │ - rsbseq r2, sp, ip, lsl #22 │ │ │ │ - addseq ip, r3, r0, asr r8 │ │ │ │ - rsbseq r2, sp, r4, lsl #25 │ │ │ │ - ldrheq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - andeq r0, r0, sl, lsl r1 │ │ │ │ - addseq ip, r3, ip, lsr #16 │ │ │ │ + rsbseq r2, sp, r4, asr #21 │ │ │ │ + rsbseq r2, sp, r4, lsr #26 │ │ │ │ + ldrheq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addseq ip, r3, r0, lsl #16 │ │ │ │ + rsbseq r2, sp, r4, lsr ip │ │ │ │ rsbseq r2, sp, r0, ror #24 │ │ │ │ - rsbseq r2, sp, ip, ror #24 │ │ │ │ + andeq r0, r0, sl, lsl r1 │ │ │ │ + @ instruction: 0x0093c7dc │ │ │ │ + rsbseq r2, sp, r0, lsl ip │ │ │ │ + rsbseq r2, sp, ip, lsl ip │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 40a590 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407497,21 +407497,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 40a5a0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 40a594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407592,37 +407592,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 40a5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40a3d0 │ │ │ │ b 40a31c │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 40a5c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 40a514 │ │ │ │ ldr r3, [pc, #120] @ 40a5c8 │ │ │ │ ldr r1, [pc, #120] @ 40a5cc │ │ │ │ ldr r0, [pc, #120] @ 40a5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 40a5d4 │ │ │ │ @@ -407644,26 +407644,26 @@ │ │ │ │ rscseq lr, pc, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq lr, pc, r0, ror #20 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rscseq lr, pc, r0, ror #19 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrdeq sp, [sp], ip │ │ │ │ - ldrsbeq sl, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq sp, sp, ip, lsl #17 │ │ │ │ + rsbseq sl, ip, r0, lsl #31 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r2, sp, ip, asr sl │ │ │ │ - rsbseq r2, sp, r4, lsl #21 │ │ │ │ - @ instruction: 0x0093c4d4 │ │ │ │ - rsbseq r2, sp, r8, lsl #18 │ │ │ │ - @ instruction: 0x007d2a94 │ │ │ │ + rsbseq r2, sp, ip, lsl #20 │ │ │ │ + rsbseq r2, sp, r4, lsr sl │ │ │ │ + addseq ip, r3, r4, lsl #9 │ │ │ │ + ldrheq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, sp, r4, asr #20 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - @ instruction: 0x0093c4b0 │ │ │ │ - rsbseq r2, sp, r4, ror #17 │ │ │ │ - rsbseq r2, sp, r0, ror sl │ │ │ │ + addseq ip, r3, r0, ror #8 │ │ │ │ + @ instruction: 0x007d2894 │ │ │ │ + rsbseq r2, sp, r0, lsr #20 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -407971,21 +407971,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 40ab0c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4f48 │ │ │ │ + bl 9e4ef8 │ │ │ │ ldr r1, [pc, #48] @ 40ab24 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -408623,15 +408623,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 4095d8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl a861ac │ │ │ │ + bl a8615c │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -409174,17 +409174,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 40bad0 │ │ │ │ ldrheq sp, [pc], #60 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq sp, pc, r8, ror #6 │ │ │ │ rscseq sp, pc, r8, lsl r3 @ │ │ │ │ - addeq r5, r8, r4, lsl r0 │ │ │ │ - @ instruction: 0x007d0c90 │ │ │ │ - @ instruction: 0x0081fabc │ │ │ │ + addeq r4, r8, r4, asr #31 │ │ │ │ + rsbseq r0, sp, r0, asr #24 │ │ │ │ + addeq pc, r1, ip, ror #20 │ │ │ │ smlalseq sp, pc, ip, r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -409230,17 +409230,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40bf78 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 40bee8 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e5164 │ │ │ │ + bl 9e5114 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40bf68 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -409257,17 +409257,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40bf64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 409960 │ │ │ │ - bl 9f067c │ │ │ │ + bl 9f062c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e516c │ │ │ │ + bl 9e511c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 40bf38 │ │ │ │ ldr r2, [pc, #292] @ 40c028 │ │ │ │ ldr r3, [pc, #272] @ 40c018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409316,42 +409316,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40c03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40be70 │ │ │ │ ldr r0, [pc, #60] @ 40c040 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40be70 │ │ │ │ rscseq ip, pc, r0, asr #31 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq ip, pc, r0, lsr #31 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq ip, pc, r0, asr #30 │ │ │ │ ldrsheq ip, [pc], #224 @ │ │ │ │ ldrheq ip, [pc], #228 @ │ │ │ │ andeq r4, r0, r8, ror r6 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r1, sp, ip, lsr #32 │ │ │ │ - rsbseq r1, sp, r8, asr #32 │ │ │ │ + ldrsbeq r0, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r0, [sp], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 0040c044 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 40c058 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 4095d8 │ │ │ │ @@ -409421,15 +409421,15 @@ │ │ │ │ bne 40c0f8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 40c0f8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a861ac │ │ │ │ + bl a8615c │ │ │ │ cmp r0, #0 │ │ │ │ beq 40c0f8 │ │ │ │ ldr r3, [pc, #1012] @ 40c570 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40c1c8 │ │ │ │ @@ -409480,15 +409480,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40c1f4 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 408fb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a861ac │ │ │ │ + bl a8615c │ │ │ │ cmp r0, #0 │ │ │ │ beq 40c13c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40c13c │ │ │ │ cmp r3, #1 │ │ │ │ beq 40c408 │ │ │ │ @@ -409552,50 +409552,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 40c594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40c0bc │ │ │ │ ldr r3, [pc, #496] @ 40c598 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40c0bc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl b96bf4 │ │ │ │ + bl b96ba4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 40c49c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 27cc58 │ │ │ │ b 40c0bc │ │ │ │ ldr r0, [pc, #420] @ 40c59c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40c394 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 4095d8 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -409617,22 +409617,22 @@ │ │ │ │ beq 40c52c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 40c5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40c204 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 40c3e0 │ │ │ │ ldr r3, [pc, #220] @ 40c58c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -409651,35 +409651,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40c5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40c3e0 │ │ │ │ ldr r0, [pc, #120] @ 40c5ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40c204 │ │ │ │ ldr r0, [pc, #104] @ 40c5b0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40c3e0 │ │ │ │ rscseq ip, pc, r8, ror sp @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq ip, pc, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rsceq r4, lr, r8, lsr pc │ │ │ │ ldrsheq ip, [pc], #196 @ │ │ │ │ @@ -409688,22 +409688,22 @@ │ │ │ │ rscseq ip, pc, r4, lsr #24 │ │ │ │ ldrsbeq ip, [pc], #184 @ │ │ │ │ rscseq ip, pc, r4, ror #22 │ │ │ │ rscseq ip, pc, r4, lsl #22 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq r0, sp, r4, ror #25 │ │ │ │ + @ instruction: 0x007d0c94 │ │ │ │ andeq r3, r0, r8, lsl #12 │ │ │ │ - ldrheq r0, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, sp, r0, ror #24 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ - rsbseq r0, sp, r8, asr #25 │ │ │ │ - ldrheq r0, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r0, sp, ip, asr ip │ │ │ │ - ldrsbeq r0, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r0, sp, r8, ror ip │ │ │ │ + rsbseq r0, sp, r4, ror #22 │ │ │ │ + rsbseq r0, sp, ip, lsl #24 │ │ │ │ + rsbseq r0, sp, r4, lsl #23 │ │ │ │ │ │ │ │ 0040c5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409720,20 +409720,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40c624 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ strdeq r5, [lr], #20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 40c814 │ │ │ │ ldr r5, [pc, #468] @ 40c818 │ │ │ │ @@ -409744,23 +409744,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 40c700 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 40c790 │ │ │ │ @@ -409773,15 +409773,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409815,29 +409815,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 40c6e4 │ │ │ │ ldr r3, [pc, #156] @ 40c834 │ │ │ │ ldr lr, [pc, #156] @ 40c838 │ │ │ │ ldr r1, [pc, #156] @ 40c83c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409848,30 +409848,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ b 40c6e4 │ │ │ │ - @ instruction: 0x007cf598 │ │ │ │ - ldrheq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - addseq sl, r3, r4, lsr #8 │ │ │ │ - rsbseq r0, sp, ip, asr fp │ │ │ │ - ldrsheq r0, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - addseq sl, r3, r4, lsl #6 │ │ │ │ - rsbseq r0, sp, r0, lsr #21 │ │ │ │ - rsbseq r0, sp, r8, asr #20 │ │ │ │ - @ instruction: 0x0093a2d4 │ │ │ │ - rsbseq r0, sp, r4, lsr sl │ │ │ │ - rsbseq r0, sp, ip, lsl #20 │ │ │ │ - addseq sl, r3, r0, lsl #5 │ │ │ │ - rsbseq r0, sp, ip, lsl sl │ │ │ │ - rsbseq r0, sp, r4, asr #19 │ │ │ │ + rsbseq pc, ip, r8, asr #10 │ │ │ │ + rsbseq pc, ip, r0, ror #10 │ │ │ │ + @ instruction: 0x0093a3d4 │ │ │ │ + rsbseq r0, sp, ip, lsl #22 │ │ │ │ + rsbseq r0, sp, r4, lsr #21 │ │ │ │ + @ instruction: 0x0093a2b4 │ │ │ │ + rsbseq r0, sp, r0, asr sl │ │ │ │ + ldrsheq r0, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + addseq sl, r3, r4, lsl #5 │ │ │ │ + rsbseq r0, sp, r4, ror #19 │ │ │ │ + ldrheq r0, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + addseq sl, r3, r0, lsr r2 │ │ │ │ + rsbseq r0, sp, ip, asr #19 │ │ │ │ + rsbseq r0, sp, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 40c8d0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -409882,32 +409882,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 40c8dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 932604 │ │ │ │ + bl 9325b4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9332f4 │ │ │ │ + bl 9332a4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - ldrheq r0, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq fp, [lr], r0 │ │ │ │ + rsbseq r0, sp, r8, ror #18 │ │ │ │ + addeq fp, lr, r0, lsr #13 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 40c988 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -409916,25 +409916,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 40c98c │ │ │ │ ldr r1, [pc, #128] @ 40c990 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #108] @ 40c994 │ │ │ │ ldr r1, [pc, #108] @ 40c998 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #76] @ 40c99c │ │ │ │ ldr ip, [pc, #76] @ 40c9a0 │ │ │ │ ldr r3, [pc, #76] @ 40c9a4 │ │ │ │ ldr r1, [pc, #76] @ 40c9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -409942,23 +409942,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq sl, r3, ip, ror r1 │ │ │ │ - ldrheq r8, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq pc, ip, ip, asr #5 │ │ │ │ + b 928510 │ │ │ │ + addseq sl, r3, ip, lsr #2 │ │ │ │ + rsbseq r8, sl, r8, ror #14 │ │ │ │ + rsbseq r7, sp, r8, lsr #17 │ │ │ │ + rsbseq pc, ip, r4, ror #4 │ │ │ │ + rsbseq pc, ip, ip, ror r2 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - addeq ip, r9, r4, asr #20 │ │ │ │ - rsbseq r0, sp, r0, ror #17 │ │ │ │ + strdeq ip, [r9], r4 │ │ │ │ + @ instruction: 0x007d0890 │ │ │ │ ldrsbeq r3, [ip], #116 @ 0x74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 40ca0c │ │ │ │ mov r4, r1 │ │ │ │ @@ -409968,40 +409968,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b55ca4 │ │ │ │ - addseq sl, r3, r0, lsr #1 │ │ │ │ - rsbseq pc, ip, r4, lsr #4 │ │ │ │ - rsbseq pc, ip, r4, lsl #4 │ │ │ │ + b b55c54 │ │ │ │ + addseq sl, r3, r0, asr r0 │ │ │ │ + ldrsbeq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ + ldrheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 40ca94 │ │ │ │ ldr r2, [pc, #100] @ 40ca98 │ │ │ │ ldr r1, [pc, #100] @ 40ca9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [pc, #68] @ 40caa0 │ │ │ │ ldr r1, [pc, #68] @ 40caa4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -410009,21 +410009,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq sl, r3, r0, asr #32 │ │ │ │ - rsbseq r8, sl, r0, lsl #13 │ │ │ │ - rsbseq r7, sp, r4, asr #15 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x00939ff0 │ │ │ │ + rsbseq r8, sl, r0, lsr r6 │ │ │ │ + rsbseq r7, sp, r4, ror r7 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ ldrsbeq r3, [ip], #104 @ 0x68 @ │ │ │ │ - rsbseq pc, ip, ip, asr #2 │ │ │ │ + ldrsheq pc, [ip], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40cb58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410031,25 +410031,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40cb5c │ │ │ │ ldr r1, [pc, #132] @ 40cb60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #112] @ 40cb64 │ │ │ │ ldr r1, [pc, #112] @ 40cb68 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #80] @ 40cb6c │ │ │ │ ldr r1, [pc, #80] @ 40cb70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 40cb74 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -410058,24 +410058,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 40cb78 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - @ instruction: 0x00939fb0 │ │ │ │ - rsbseq r8, sl, ip, ror #11 │ │ │ │ - rsbseq r7, sp, ip, lsr #14 │ │ │ │ - rsbseq pc, ip, r8, ror #1 │ │ │ │ - rsbseq pc, ip, r0, lsl #2 │ │ │ │ + b 928510 │ │ │ │ + addseq r9, r3, r0, ror #30 │ │ │ │ + @ instruction: 0x007a859c │ │ │ │ + ldrsbeq r7, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x007cf098 │ │ │ │ + ldrheq pc, [ip], #-0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq r3, ip, r4, lsl r6 │ │ │ │ - addeq ip, r9, r8, ror r8 │ │ │ │ - rsbseq r0, sp, r4, lsl r7 │ │ │ │ + addeq ip, r9, r8, lsr #16 │ │ │ │ + rsbseq r0, sp, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 40ccb0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -410091,24 +410091,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55ca4 │ │ │ │ + bl b55c54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40cc48 │ │ │ │ ldr r2, [pc, #180] @ 40ccc4 │ │ │ │ ldr r3, [pc, #164] @ 40ccb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -410126,15 +410126,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 6697c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 40cc6c │ │ │ │ mov r0, r7 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 40cc08 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 40cc60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410145,22 +410145,22 @@ │ │ │ │ bl 6699c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 40cc60 │ │ │ │ ldr r2, [pc, #36] @ 40cccc │ │ │ │ add r2, pc, r2 │ │ │ │ b 40cc90 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r9, r3, r0, ror #29 │ │ │ │ + umullseq r9, r3, r0, lr │ │ │ │ rscseq ip, pc, r0, asr r2 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq pc, ip, r0, asr #32 │ │ │ │ - rsbseq pc, ip, r0, lsr #32 │ │ │ │ + ldrsheq lr, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq lr, [ip], #-240 @ 0xffffff10 @ │ │ │ │ rscseq ip, pc, r4, ror #3 │ │ │ │ - ldrsbeq r0, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r0, sp, ip, asr #11 │ │ │ │ + rsbseq r0, sp, ip, lsl #11 │ │ │ │ + rsbseq r0, sp, ip, ror r5 │ │ │ │ │ │ │ │ 0040ccd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -410226,33 +410226,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl b8a230 │ │ │ │ + bl b8a1e0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ec200 │ │ │ │ + bl 9ec1b0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 9ed000 │ │ │ │ + bl 9ecfb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40cd04 │ │ │ │ ldr r3, [pc, #396] @ 40cfd4 │ │ │ │ ldr r1, [pc, #396] @ 40cfd8 │ │ │ │ ldr r0, [pc, #396] @ 40cfdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -410302,15 +410302,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410321,15 +410321,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410345,30 +410345,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 40cea8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 27f3b8 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 40ce9c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r9, r3, r0, lsr #25 │ │ │ │ - rsbseq r0, sp, r8, lsr #9 │ │ │ │ - rsbseq r0, sp, r4, ror #7 │ │ │ │ - addseq r9, r3, r8, lsr #24 │ │ │ │ - rsbseq r0, sp, ip, ror #6 │ │ │ │ - @ instruction: 0x007b1b90 │ │ │ │ - ldrheq r0, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x007d0390 │ │ │ │ - addseq r9, r3, r0, ror fp │ │ │ │ - rsbseq r0, sp, ip, lsl #7 │ │ │ │ - ldrheq r0, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - addseq r9, r3, r4, lsr #22 │ │ │ │ - rsbseq r0, sp, r8, ror #6 │ │ │ │ - rsbseq r0, sp, r8, ror #4 │ │ │ │ - ldrsbeq r0, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq r0, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r9, r3, r0, asr ip │ │ │ │ + rsbseq r0, sp, r8, asr r4 │ │ │ │ + @ instruction: 0x007d0394 │ │ │ │ + @ instruction: 0x00939bd8 │ │ │ │ + rsbseq r0, sp, ip, lsl r3 │ │ │ │ + rsbseq r1, fp, r0, asr #22 │ │ │ │ + rsbseq r0, sp, r4, ror #6 │ │ │ │ + rsbseq r0, sp, r0, asr #6 │ │ │ │ + addseq r9, r3, r0, lsr #22 │ │ │ │ + rsbseq r0, sp, ip, lsr r3 │ │ │ │ + rsbseq r0, sp, r4, ror #4 │ │ │ │ + @ instruction: 0x00939ad4 │ │ │ │ + rsbseq r0, sp, r8, lsl r3 │ │ │ │ + rsbseq r0, sp, r8, lsl r2 │ │ │ │ + rsbseq r0, sp, r8, lsl #5 │ │ │ │ + rsbseq r0, sp, r4, lsl #5 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 40ccd0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 40ccd0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -410569,19 +410569,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 40d354 │ │ │ │ ldr r0, [pc, #32] @ 40d358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, asr #18 │ │ │ │ - addseq r9, r3, r8, lsr r8 │ │ │ │ - addseq r9, r3, ip, asr #15 │ │ │ │ - rsbseq pc, ip, r8, asr #31 │ │ │ │ - ldrsbeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x009398f8 │ │ │ │ + addseq r9, r3, r8, ror #15 │ │ │ │ + addseq r9, r3, ip, ror r7 │ │ │ │ + rsbseq pc, ip, r8, ror pc @ │ │ │ │ + rsbseq pc, ip, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 40d4f0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -410662,37 +410662,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 40d510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40d410 │ │ │ │ ldr r0, [pc, #48] @ 40d514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40d410 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq fp, pc, r0, ror sl @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq fp, pc, r4, lsr sl @ │ │ │ │ ldrsbeq fp, [pc], #156 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq pc, ip, r8, asr lr @ │ │ │ │ - rsbseq pc, ip, r4, ror lr @ │ │ │ │ + rsbseq pc, ip, r8, lsl #28 │ │ │ │ + rsbseq pc, ip, r4, lsr #28 │ │ │ │ │ │ │ │ 0040d518 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410708,51 +410708,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40d590 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 40d574 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8ecf4 │ │ │ │ + bl b8eca4 │ │ │ │ ldr r3, [pc, #96] @ 40d600 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 40d5d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8e870 │ │ │ │ + b b8e820 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cda8 │ │ │ │ ldr r3, [pc, #36] @ 40d604 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e6cc │ │ │ │ + bl b8e67c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 40d5b8 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -411128,21 +411128,21 @@ │ │ │ │ beq 40dcb0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 40dd14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40da54 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 40dc58 │ │ │ │ cmp r1, #0 │ │ │ │ blt 40daf0 │ │ │ │ @@ -411183,15 +411183,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 40daf0 │ │ │ │ ldr r0, [pc, #96] @ 40dd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40da54 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ bl 27f028 │ │ │ │ ldr r3, [pc, #76] @ 40dd1c │ │ │ │ ldr r1, [pc, #76] @ 40dd20 │ │ │ │ ldr r0, [pc, #76] @ 40dd24 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -411199,26 +411199,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ rscseq fp, pc, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrsheq fp, [pc], #48 @ │ │ │ │ - umullseq r9, r3, r4, r0 │ │ │ │ - addseq r9, r3, r0, asr r0 │ │ │ │ + addseq r9, r3, r4, asr #32 │ │ │ │ + addseq r9, r3, r0 │ │ │ │ rscseq fp, pc, ip, asr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq pc, ip, r4, lsl #15 │ │ │ │ - ldrsheq pc, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - addseq r8, r3, ip, lsr #28 │ │ │ │ - rsbseq pc, ip, r4, lsr #12 │ │ │ │ - rsbseq pc, ip, r8, ror #13 │ │ │ │ + rsbseq pc, ip, r4, lsr r7 @ │ │ │ │ + rsbseq pc, ip, r0, lsr #13 │ │ │ │ + @ instruction: 0x00938ddc │ │ │ │ + ldrsbeq pc, [ip], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x007cf698 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0040dd2c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 40dd4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411280,15 +411280,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d0c0 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -411314,15 +411314,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e7a8 │ │ │ │ + bl b8e758 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411380,20 +411380,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40dfc4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ strheq r3, [lr], #156 @ 0x9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e048 │ │ │ │ ldr r2, [pc, #104] @ 40e04c │ │ │ │ @@ -411401,37 +411401,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #72] @ 40e054 │ │ │ │ ldr r1, [pc, #72] @ 40e058 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #40] @ 40e05c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a394 │ │ │ │ - addseq r8, r3, ip, ror ip │ │ │ │ - ldrsbeq r7, [sl], #-4 @ │ │ │ │ - rsbseq r6, sp, r8, lsl r2 │ │ │ │ - rsbseq pc, ip, r0, lsr #9 │ │ │ │ - ldrheq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + b 92a344 │ │ │ │ + addseq r8, r3, ip, lsr #24 │ │ │ │ + rsbseq r7, sl, r4, lsl #1 │ │ │ │ + rsbseq r6, sp, r8, asr #3 │ │ │ │ + rsbseq pc, ip, r0, asr r4 @ │ │ │ │ + rsbseq pc, ip, r8, ror #8 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -411453,15 +411453,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 40e168 │ │ │ │ lsr r1, r4, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ str r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411475,57 +411475,57 @@ │ │ │ │ ldr r1, [pc, #168] @ 40e1bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411e68 │ │ │ │ ldr r3, [pc, #124] @ 40e1c0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 40e0d8 │ │ │ │ ldr r0, [pc, #108] @ 40e1c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ tst r4, #16 │ │ │ │ movne r1, #1 │ │ │ │ bne 40e0c4 │ │ │ │ b 40e0bc │ │ │ │ ldr ip, [pc, #72] @ 40e1c8 │ │ │ │ ldr r2, [pc, #72] @ 40e1cc │ │ │ │ ldr r1, [pc, #72] @ 40e1d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4112fc │ │ │ │ rscseq sl, pc, ip, ror #26 │ │ │ │ - addseq r8, r3, r4, asr fp │ │ │ │ - ldrheq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsbeq pc, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - andeq r5, r0, r4, lsl #15 │ │ │ │ - rsbseq pc, ip, ip, lsr #7 │ │ │ │ - addseq r8, r3, r0, ror #21 │ │ │ │ - rsbseq pc, ip, r8, asr #6 │ │ │ │ + addseq r8, r3, r4, lsl #22 │ │ │ │ rsbseq pc, ip, ip, ror #6 │ │ │ │ + rsbseq pc, ip, r4, lsl #7 │ │ │ │ + andeq r5, r0, r4, lsl #15 │ │ │ │ + rsbseq pc, ip, ip, asr r3 @ │ │ │ │ + umullseq r8, r3, r0, sl │ │ │ │ + ldrsheq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq pc, ip, ip, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -411611,69 +411611,69 @@ │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 411138 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ b 40e2c0 │ │ │ │ ldr r0, [pc, #28] @ 40e360 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40e314 │ │ │ │ ldrsheq sl, [pc], #188 @ │ │ │ │ - addseq r8, r3, ip, lsr sl │ │ │ │ - addseq r8, r3, r0, lsr #20 │ │ │ │ + addseq r8, r3, ip, ror #19 │ │ │ │ + @ instruction: 0x009389d0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ - ldrsbeq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, ip, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e494 │ │ │ │ ldr r5, [pc, #280] @ 40e498 │ │ │ │ ldr r6, [pc, #280] @ 40e49c │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #228] @ 40e4a0 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #164] @ 40e4a4 │ │ │ │ ldr r1, [pc, #164] @ 40e4a8 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e454 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411686,44 +411686,44 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e4b0 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r8, r3, r0, ror #17 │ │ │ │ - rsbseq pc, ip, r8, lsr #2 │ │ │ │ - rsbseq pc, ip, r8, lsr r1 @ │ │ │ │ - rsbseq pc, ip, r0, lsl #3 │ │ │ │ - rsbseq r4, fp, r4, asr r6 │ │ │ │ - rsbseq r4, fp, r8, ror #12 │ │ │ │ - rsbseq pc, ip, ip, rrx │ │ │ │ - rsbseq pc, ip, r0, ror #1 │ │ │ │ + umullseq r8, r3, r0, r8 │ │ │ │ + ldrsbeq pc, [ip], #-8 @ │ │ │ │ + rsbseq pc, ip, r8, ror #1 │ │ │ │ + rsbseq pc, ip, r0, lsr r1 @ │ │ │ │ + rsbseq r4, fp, r4, lsl #12 │ │ │ │ + rsbseq r4, fp, r8, lsl r6 │ │ │ │ + rsbseq pc, ip, ip, lsl r0 @ │ │ │ │ + @ instruction: 0x007cf090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 40e528 │ │ │ │ ldr r2, [pc, #92] @ 40e52c │ │ │ │ ldr r1, [pc, #92] @ 40e530 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #64] @ 40e534 │ │ │ │ ldr r2, [pc, #64] @ 40e538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411731,17 +411731,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r8, r3, r0, r7 │ │ │ │ - rsbseq r6, sl, ip, ror #23 │ │ │ │ - rsbseq r5, sp, r0, lsr sp │ │ │ │ + addseq r8, r3, r0, asr #14 │ │ │ │ + @ instruction: 0x007a6b9c │ │ │ │ + rsbseq r5, sp, r0, ror #25 │ │ │ │ rsceq r3, lr, ip, ror #8 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e5bc │ │ │ │ @@ -411750,37 +411750,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #72] @ 40e5c8 │ │ │ │ ldr r1, [pc, #72] @ 40e5cc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #40] @ 40e5d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a394 │ │ │ │ - addseq r8, r3, r8, lsl #14 │ │ │ │ - rsbseq r6, sl, r0, ror #22 │ │ │ │ - rsbseq r5, sp, r4, lsr #25 │ │ │ │ - rsbseq lr, ip, ip, lsr #30 │ │ │ │ - rsbseq lr, ip, r4, asr #30 │ │ │ │ + b 92a344 │ │ │ │ + @ instruction: 0x009386b8 │ │ │ │ + rsbseq r6, sl, r0, lsl fp │ │ │ │ + rsbseq r5, sp, r4, asr ip │ │ │ │ + ldrsbeq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq lr, [ip], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e688 │ │ │ │ ldr r6, [pc, #156] @ 40e68c │ │ │ │ @@ -411790,49 +411790,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #116] @ 40e694 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #84] @ 40e698 │ │ │ │ ldr r1, [pc, #84] @ 40e69c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #64] @ 40e6a0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, r3, r8, ror r6 │ │ │ │ - ldrheq lr, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq lr, ip, r0, asr pc │ │ │ │ - rsbseq lr, ip, r8, lsr #29 │ │ │ │ - rsbseq lr, ip, ip, lsr #29 │ │ │ │ - ldrheq ip, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r8, r3, r8, lsr #12 │ │ │ │ + rsbseq lr, ip, r8, ror #28 │ │ │ │ + rsbseq lr, ip, r0, lsl #30 │ │ │ │ + rsbseq lr, ip, r8, asr lr │ │ │ │ + rsbseq lr, ip, ip, asr lr │ │ │ │ + rsbseq ip, sl, r4, ror #26 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e758 │ │ │ │ ldr r6, [pc, #156] @ 40e75c │ │ │ │ @@ -411842,49 +411842,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #116] @ 40e764 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr ip, [pc, #84] @ 40e768 │ │ │ │ ldr r1, [pc, #84] @ 40e76c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 934264 │ │ │ │ + bl 934214 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, r3, r8, lsr #11 │ │ │ │ - rsbseq lr, ip, r8, ror #27 │ │ │ │ - rsbseq lr, ip, r4, ror #28 │ │ │ │ - ldrsbeq lr, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq lr, ip, r8, ror #27 │ │ │ │ - rsbseq lr, ip, r4, ror #27 │ │ │ │ + addseq r8, r3, r8, asr r5 │ │ │ │ + @ instruction: 0x007ced98 │ │ │ │ + rsbseq lr, ip, r4, lsl lr │ │ │ │ + rsbseq lr, ip, r8, lsl #27 │ │ │ │ + @ instruction: 0x007ced98 │ │ │ │ + @ instruction: 0x007ced94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 40e804 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411892,55 +411892,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 40e808 │ │ │ │ ldr r1, [pc, #108] @ 40e80c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #88] @ 40e810 │ │ │ │ ldr r1, [pc, #88] @ 40e814 │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #60] @ 40e818 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36ca58 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36cce0 │ │ │ │ - @ instruction: 0x009384dc │ │ │ │ - rsbseq lr, ip, r4, lsl sp │ │ │ │ - rsbseq lr, ip, r8, lsr #26 │ │ │ │ - rsbseq r6, sl, r4, lsl #18 │ │ │ │ - rsbseq r5, sp, r8, asr #20 │ │ │ │ - rsbseq lr, ip, r8, lsl #27 │ │ │ │ + addseq r8, r3, ip, lsl #9 │ │ │ │ + rsbseq lr, ip, r4, asr #25 │ │ │ │ + ldrsbeq lr, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq r6, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsheq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, ip, r8, lsr sp │ │ │ │ cmp r2, #0 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ str r2, [r0, #936] @ 0x3a8 │ │ │ │ beq 40e840 │ │ │ │ tst r1, #16 │ │ │ │ movne r1, #1 │ │ │ │ beq 40e840 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ lsr r1, r1, #3 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ 40e96c │ │ │ │ ldr r8, [pc, #260] @ 40e970 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411949,53 +411949,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #108 @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #220] @ 40e978 │ │ │ │ ldr r1, [pc, #220] @ 40e97c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #184] @ 40e980 │ │ │ │ add sl, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #208 @ 0xd0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcf68 │ │ │ │ + bl 8dcf18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 38158c │ │ │ │ add r1, r6, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ bl 38148c │ │ │ │ ldr r2, [pc, #112] @ 40e984 │ │ │ │ ldr r1, [pc, #112] @ 40e988 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #88] @ 40e98c │ │ │ │ ldr r1, [pc, #88] @ 40e990 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -412004,72 +412004,72 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009383fc │ │ │ │ - rsbseq lr, ip, r8, asr ip │ │ │ │ - rsbseq lr, ip, ip, lsr #24 │ │ │ │ - ldrheq r4, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq r4, [fp], #-16 @ │ │ │ │ + addseq r8, r3, ip, lsr #7 │ │ │ │ + rsbseq lr, ip, r8, lsl #24 │ │ │ │ + ldrsbeq lr, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, fp, ip, ror #2 │ │ │ │ + rsbseq r4, fp, r0, lsl #3 │ │ │ │ smlaleq r3, lr, r4, r0 │ │ │ │ - ldrheq r6, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq r5, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq lr, ip, ip, lsr #24 │ │ │ │ + rsbseq r6, sl, r0, ror #14 │ │ │ │ + rsbseq r5, sp, r4, lsr #17 │ │ │ │ + ldrsbeq lr, [ip], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40eac4 │ │ │ │ ldr r5, [pc, #280] @ 40eac8 │ │ │ │ ldr r6, [pc, #280] @ 40eacc │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #228] @ 40ead0 │ │ │ │ add r2, sl, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #164] @ 40ead4 │ │ │ │ ldr r1, [pc, #164] @ 40ead8 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ bl 381968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40ea84 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -412082,30 +412082,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 40eae0 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x009382b0 │ │ │ │ - ldrsheq lr, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq lr, ip, r8, lsl #22 │ │ │ │ - rsbseq lr, ip, ip, ror #22 │ │ │ │ - rsbseq r4, fp, r4, lsr #32 │ │ │ │ - rsbseq r4, fp, r8, lsr r0 │ │ │ │ - rsbseq lr, ip, ip, lsr sl │ │ │ │ - ldrheq lr, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r8, r3, r0, ror #4 │ │ │ │ + rsbseq lr, ip, r8, lsr #21 │ │ │ │ + ldrheq lr, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq lr, ip, ip, lsl fp │ │ │ │ + ldrsbeq r3, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, fp, r8, ror #31 │ │ │ │ + rsbseq lr, ip, ip, ror #19 │ │ │ │ + rsbseq lr, ip, r0, ror #20 │ │ │ │ ldr r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1048] @ 0x418 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -412121,20 +412121,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40eb58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq r2, lr, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 40ed18 │ │ │ │ ldr r3, [pc, #420] @ 40ed1c │ │ │ │ @@ -412144,34 +412144,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 40ed20 │ │ │ │ ldr r4, [pc, #408] @ 40ed24 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #384] @ 40ed28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #356] @ 40ed2c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 40ed30 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #320] @ 40ed34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40ec84 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412224,43 +412224,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40ed48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40ec04 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40ed4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40ec04 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r0, lsl #5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq lr, ip, r0, lsr r9 │ │ │ │ - @ instruction: 0x009381d4 │ │ │ │ - rsbseq lr, ip, r0, lsr #19 │ │ │ │ - rsbseq lr, ip, r0, lsr #18 │ │ │ │ + rsbseq lr, ip, r0, ror #17 │ │ │ │ + addseq r8, r3, r4, lsl #3 │ │ │ │ + rsbseq lr, ip, r0, asr r9 │ │ │ │ + ldrsbeq lr, [ip], #-128 @ 0xffffff80 @ │ │ │ │ rscseq sl, pc, r8, lsl r2 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq sl, pc, ip, lsr #3 │ │ │ │ andeq r7, r0, r0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq lr, ip, r0, lsl #17 │ │ │ │ - @ instruction: 0x007ce890 │ │ │ │ + rsbseq lr, ip, r0, lsr r8 │ │ │ │ + rsbseq lr, ip, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40ee3c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412268,65 +412268,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40ee40 │ │ │ │ ldr r1, [pc, #196] @ 40ee44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #176] @ 40ee48 │ │ │ │ ldr r1, [pc, #176] @ 40ee4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #144] @ 40ee50 │ │ │ │ ldr r1, [pc, #144] @ 40ee54 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [pc, #112] @ 40ee58 │ │ │ │ ldr r2, [pc, #112] @ 40ee5c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c700 │ │ │ │ + bl 92c6b0 │ │ │ │ ldr r3, [pc, #76] @ 40ee60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, r3, r4, lsl r0 │ │ │ │ - rsbseq r6, sl, r8, asr #6 │ │ │ │ - rsbseq r5, sp, r8, lsl #9 │ │ │ │ - rsbseq r6, sl, r8, asr #6 │ │ │ │ - rsbseq r6, sl, r0, ror #6 │ │ │ │ - rsbseq lr, ip, r0, lsl r7 │ │ │ │ - rsbseq lr, ip, r0, lsl #15 │ │ │ │ + addseq r7, r3, r4, asr #31 │ │ │ │ + ldrsheq r6, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, sp, r8, lsr r4 │ │ │ │ + ldrsheq r6, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, sl, r0, lsl r3 │ │ │ │ + rsbseq lr, ip, r0, asr #13 │ │ │ │ + rsbseq lr, ip, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ rsceq r2, lr, r0, asr ip │ │ │ │ ldr r1, [pc, #8] @ 40ee74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2db2c8 │ │ │ │ @@ -412430,16 +412430,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, r3, r4, ror #28 │ │ │ │ - @ instruction: 0x00937df8 │ │ │ │ + addseq r7, r3, r4, lsl lr │ │ │ │ + addseq r7, r3, r8, lsr #27 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -412458,15 +412458,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 40f240 │ │ │ │ ldr r3, [pc, #416] @ 40f244 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412475,34 +412475,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 40f248 │ │ │ │ ldr r4, [pc, #404] @ 40f24c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r1, [pc, #380] @ 40f250 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #352] @ 40f254 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 40f258 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #316] @ 40f25c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40f1ac │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412554,43 +412554,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40f270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40f130 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40f274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40f130 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq r9, pc, r4, asr sp @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq lr, ip, r4, lsl #8 │ │ │ │ - addseq r7, r3, r8, lsr #25 │ │ │ │ - rsbseq lr, ip, r4, ror r4 │ │ │ │ - rsbseq lr, ip, r0, lsl #8 │ │ │ │ + ldrheq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + addseq r7, r3, r8, asr ip │ │ │ │ + rsbseq lr, ip, r4, lsr #8 │ │ │ │ + ldrheq lr, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ rscseq r9, pc, ip, ror #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r9, pc, r4, lsl #25 │ │ │ │ @ instruction: 0x000057b0 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007ce390 │ │ │ │ - @ instruction: 0x007ce39c │ │ │ │ + rsbseq lr, ip, r0, asr #6 │ │ │ │ + rsbseq lr, ip, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40f324 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412598,25 +412598,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40f328 │ │ │ │ ldr r1, [pc, #132] @ 40f32c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #112] @ 40f330 │ │ │ │ ldr r1, [pc, #112] @ 40f334 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #80] @ 40f338 │ │ │ │ ldr r3, [pc, #80] @ 40f33c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -412626,19 +412626,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r3, ip, ror #21 │ │ │ │ - rsbseq r5, sl, r0, lsr #28 │ │ │ │ - rsbseq r4, sp, r0, ror #30 │ │ │ │ - rsbseq r5, sl, ip, lsl lr │ │ │ │ - rsbseq r5, sl, r4, lsr lr │ │ │ │ + umullseq r7, r3, ip, sl │ │ │ │ + ldrsbeq r5, [sl], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r4, sp, r0, lsl pc │ │ │ │ + rsbseq r5, sl, ip, asr #27 │ │ │ │ + rsbseq r5, sl, r4, ror #27 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40f42c │ │ │ │ @@ -412648,65 +412648,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40f430 │ │ │ │ ldr r1, [pc, #196] @ 40f434 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #176] @ 40f438 │ │ │ │ ldr r1, [pc, #176] @ 40f43c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #144] @ 40f440 │ │ │ │ ldr r1, [pc, #144] @ 40f444 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr ip, [pc, #112] @ 40f448 │ │ │ │ ldr r2, [pc, #112] @ 40f44c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c700 │ │ │ │ + bl 92c6b0 │ │ │ │ ldr r3, [pc, #76] @ 40f450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r4, lsr #20 │ │ │ │ - rsbseq r5, sl, r8, asr sp │ │ │ │ - @ instruction: 0x007d4e98 │ │ │ │ - rsbseq r5, sl, r8, asr sp │ │ │ │ - rsbseq r5, sl, r0, ror sp │ │ │ │ - rsbseq lr, ip, r0, lsr #2 │ │ │ │ - @ instruction: 0x007ce190 │ │ │ │ + @ instruction: 0x009379d4 │ │ │ │ + rsbseq r5, sl, r8, lsl #26 │ │ │ │ + rsbseq r4, sp, r8, asr #28 │ │ │ │ + rsbseq r5, sl, r8, lsl #26 │ │ │ │ + rsbseq r5, sl, r0, lsr #26 │ │ │ │ + ldrsbeq lr, [ip], #-0 @ │ │ │ │ + rsbseq lr, ip, r0, asr #2 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ rsceq r2, lr, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -412716,51 +412716,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r3, ip, lsl #18 │ │ │ │ - rsbseq lr, ip, r8, asr r0 │ │ │ │ - rsbseq lr, ip, ip, asr #1 │ │ │ │ + @ instruction: 0x009378bc │ │ │ │ + rsbseq lr, ip, r8 │ │ │ │ + rsbseq lr, ip, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 40f514 │ │ │ │ ldr r2, [pc, #56] @ 40f518 │ │ │ │ ldr r1, [pc, #56] @ 40f51c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c784 │ │ │ │ - umullseq r7, r3, ip, r8 │ │ │ │ - rsbseq sp, ip, r8, ror #31 │ │ │ │ - rsbseq lr, ip, ip, asr r0 │ │ │ │ + b 92c734 │ │ │ │ + addseq r7, r3, ip, asr #16 │ │ │ │ + @ instruction: 0x007cdf98 │ │ │ │ + rsbseq lr, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 40f5fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 40f600 │ │ │ │ @@ -412769,15 +412769,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f590 │ │ │ │ @@ -412808,32 +412808,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, r3, ip, lsr r8 │ │ │ │ - rsbseq sp, ip, r0, lsl #31 │ │ │ │ - rsbseq lr, ip, r0 │ │ │ │ + addseq r7, r3, ip, ror #15 │ │ │ │ + rsbseq sp, ip, r0, lsr pc │ │ │ │ + ldrheq sp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 40f68c │ │ │ │ ldr r2, [pc, #108] @ 40f690 │ │ │ │ ldr r1, [pc, #108] @ 40f694 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -412844,17 +412844,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, r3, r8, asr r7 │ │ │ │ - rsbseq sp, ip, r4, lsr #29 │ │ │ │ - rsbseq sp, ip, r8, lsl pc │ │ │ │ + addseq r7, r3, r8, lsl #14 │ │ │ │ + rsbseq sp, ip, r4, asr lr │ │ │ │ + rsbseq sp, ip, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40f718 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412862,36 +412862,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 40f71c │ │ │ │ ldr r1, [pc, #88] @ 40f720 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #68] @ 40f724 │ │ │ │ ldr r1, [pc, #68] @ 40f728 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca4c │ │ │ │ - addseq r7, r3, ip, asr #13 │ │ │ │ - rsbseq sp, ip, r0, lsl lr │ │ │ │ - rsbseq sp, ip, r0, lsl #29 │ │ │ │ - rsbseq r5, sl, r0, ror #19 │ │ │ │ - rsbseq r4, sp, r4, lsr #22 │ │ │ │ + addseq r7, r3, ip, ror r6 │ │ │ │ + rsbseq sp, ip, r0, asr #27 │ │ │ │ + rsbseq sp, ip, r0, lsr lr │ │ │ │ + @ instruction: 0x007a5990 │ │ │ │ + ldrsbeq r4, [sp], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 40f990 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -412906,15 +412906,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #532] @ 40f9a4 │ │ │ │ ldr r3, [pc, #532] @ 40f9a8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412960,22 +412960,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 40f9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -413015,67 +413015,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 40f9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40f7cc │ │ │ │ ldr r0, [pc, #96] @ 40f9c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40f7cc │ │ │ │ ldr r0, [pc, #80] @ 40f9cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 40f880 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r3, r8, lsr r6 │ │ │ │ + addseq r7, r3, r8, ror #11 │ │ │ │ smlalseq r9, pc, ip, r6 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq sp, ip, r8, ror #26 │ │ │ │ - ldrsbeq sp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sp, ip, r8, lsl sp │ │ │ │ + rsbseq sp, ip, ip, lsl #27 │ │ │ │ rscseq r9, pc, r4, ror #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r9, pc, r0, lsr #12 │ │ │ │ andeq r7, r0, r0, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, ip, ip, ror #26 │ │ │ │ + rsbseq sp, ip, ip, lsl sp │ │ │ │ andeq r5, r0, r4, lsl #12 │ │ │ │ - rsbseq sp, ip, r8, asr #25 │ │ │ │ - rsbseq sp, ip, r4, ror #25 │ │ │ │ - rsbseq sp, ip, r8, lsl #25 │ │ │ │ + rsbseq sp, ip, r8, ror ip │ │ │ │ + @ instruction: 0x007cdc94 │ │ │ │ + rsbseq sp, ip, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 40fa9c │ │ │ │ ldr r2, [pc, #180] @ 40faa0 │ │ │ │ ldr r1, [pc, #180] @ 40faa4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40fa30 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -413104,17 +413104,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r7, r3, r0, r3 │ │ │ │ - ldrsbeq sp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sp, ip, r4, asr fp │ │ │ │ + addseq r7, r3, r0, asr #6 │ │ │ │ + rsbseq sp, ip, r4, lsl #21 │ │ │ │ + rsbseq sp, ip, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 40fd54 │ │ │ │ ldr lr, [pc, #660] @ 40fd58 │ │ │ │ ldr ip, [pc, #660] @ 40fd5c │ │ │ │ @@ -413130,15 +413130,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #600] @ 40fd68 │ │ │ │ ldr r3, [pc, #600] @ 40fd6c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -413173,15 +413173,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 40fd74 │ │ │ │ ldr r3, [pc, #404] @ 40fd5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -413219,15 +413219,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40fcbc │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ cmp r1, #0 │ │ │ │ ble 40fbbc │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -413263,45 +413263,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 40fd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40fb28 │ │ │ │ ldr r0, [pc, #76] @ 40fd90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 40fb28 │ │ │ │ - @ instruction: 0x009372b8 │ │ │ │ + addseq r7, r3, r8, ror #4 │ │ │ │ rscseq r9, pc, r8, lsr #6 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq sp, ip, r8, ror #19 │ │ │ │ - rsbseq sp, ip, ip, asr sl │ │ │ │ + @ instruction: 0x007cd998 │ │ │ │ + rsbseq sp, ip, ip, lsl #20 │ │ │ │ rscseq r9, pc, r4, ror #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r7, r3, r0, lsr #4 │ │ │ │ + @ instruction: 0x009371d0 │ │ │ │ rscseq r9, pc, r0, lsr r2 @ │ │ │ │ ldrheq r9, [pc], #24 @ │ │ │ │ rscseq r9, pc, r0, ror #2 │ │ │ │ andeq r4, r0, r4, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, ip, r0, asr #18 │ │ │ │ - rsbseq sp, ip, r8, asr r9 │ │ │ │ + ldrsheq sp, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, ip, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 41095c │ │ │ │ @@ -413437,15 +413437,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40ff0c │ │ │ │ ldr r0, [pc, #2512] @ 410994 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 4102ac │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 4101a0 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 4103b8 │ │ │ │ @@ -413602,28 +413602,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 4109c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fe84 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 4103c8 │ │ │ │ @@ -413862,15 +413862,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fe84 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 40faa8 │ │ │ │ @@ -414052,59 +414052,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ rscseq r9, pc, ip, lsr r0 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq r9, pc, ip, lsr #32 │ │ │ │ rscseq r9, pc, r0, lsl r0 @ │ │ │ │ - addseq r6, r3, r4, lsr #30 │ │ │ │ + @ instruction: 0x00936ed4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, ip, fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ rscseq r8, pc, r8, lsl #30 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ rscseq r8, pc, r8, asr #29 │ │ │ │ - rsbseq sp, ip, r8, ror #16 │ │ │ │ + rsbseq sp, ip, r8, lsl r8 │ │ │ │ andeq r6, r0, r4, lsr ip │ │ │ │ rscseq r8, pc, r4, asr lr @ │ │ │ │ - ldrsheq sp, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, ip, r4, lsr #15 │ │ │ │ andeq r5, r0, ip, lsr #27 │ │ │ │ andeq r1, r0, r4, ror #26 │ │ │ │ ldrheq r8, [pc], #220 @ │ │ │ │ rscseq r8, pc, ip, asr #26 │ │ │ │ andeq r1, r0, r8, asr r7 │ │ │ │ rscseq r8, pc, r8, ror #25 │ │ │ │ rscseq r8, pc, r8, ror ip @ │ │ │ │ rscseq r8, pc, r4, lsl ip @ │ │ │ │ andeq r3, r0, r8, rrx │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq sp, ip, r4, ror #8 │ │ │ │ + rsbseq sp, ip, r4, lsl r4 │ │ │ │ ldrsheq r8, [pc], #172 @ │ │ │ │ rscseq r8, pc, r4, lsr #21 │ │ │ │ rscseq r8, pc, r4, ror #20 │ │ │ │ - rsbseq sp, ip, r4, lsl #8 │ │ │ │ + ldrheq sp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ rscseq r8, pc, r8, asr #19 │ │ │ │ rscseq r8, pc, ip, asr r9 @ │ │ │ │ rscseq r8, pc, r8, ror #17 │ │ │ │ rscseq r8, pc, r8, lsr #17 │ │ │ │ rscseq r8, pc, r0, ror #16 │ │ │ │ rscseq r8, pc, r8, lsl r8 @ │ │ │ │ rscseq r8, pc, r4, asr #15 │ │ │ │ - ldrsheq sp, [ip], #-12 @ │ │ │ │ + rsbseq sp, ip, ip, lsr #1 │ │ │ │ rscseq r8, pc, r0, lsr r7 @ │ │ │ │ ldrsbeq r8, [pc], #104 @ │ │ │ │ rscseq r8, pc, ip, ror r6 @ │ │ │ │ ldrsheq r8, [pc], #92 @ │ │ │ │ rscseq r8, pc, r0, asr #11 │ │ │ │ rscseq r8, pc, r8, ror r5 @ │ │ │ │ rscseq r8, pc, ip, lsr r5 @ │ │ │ │ rscseq r8, pc, r0, ror #9 │ │ │ │ - addseq r6, r3, r8, lsr r4 │ │ │ │ - rsbseq ip, ip, r8, ror sp │ │ │ │ - rsbseq ip, ip, r4, lsl #27 │ │ │ │ + addseq r6, r3, r8, ror #7 │ │ │ │ + rsbseq ip, ip, r8, lsr #26 │ │ │ │ + rsbseq ip, ip, r4, lsr sp │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 410da4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -414120,15 +414120,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 410db8 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414219,15 +414219,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [pc, #428] @ 410dc0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 410cf8 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -414301,48 +414301,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 410dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 410c20 │ │ │ │ ldr r0, [pc, #80] @ 410dd4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 410c20 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r3, r0, asr #6 │ │ │ │ + @ instruction: 0x009362f0 │ │ │ │ rscseq r8, pc, r4, lsr #7 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq ip, ip, r4, ror sl │ │ │ │ - rsbseq ip, ip, r8, ror #21 │ │ │ │ + rsbseq ip, ip, r4, lsr #20 │ │ │ │ + @ instruction: 0x007cca98 │ │ │ │ rscseq r8, pc, r0, ror #6 │ │ │ │ rscseq r8, pc, r0, asr #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r8, ror #17 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, ip, r8, ror #20 │ │ │ │ - @ instruction: 0x007cca94 │ │ │ │ + rsbseq ip, ip, r8, lsl sl │ │ │ │ + rsbseq ip, ip, r4, asr #20 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -414448,15 +414448,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ │ │ │ │ 00410f88 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414477,15 +414477,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ │ │ │ │ 00410ff4 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -414513,15 +414513,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ │ │ │ │ 0041107c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -414547,15 +414547,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 4110e0 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414623,21 +414623,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 4111a8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ b 4111a8 │ │ │ │ ldr r3, [pc, #160] @ 4112e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 411188 │ │ │ │ ldr r3, [pc, #144] @ 4112ec │ │ │ │ @@ -414653,39 +414653,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 4112f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411188 │ │ │ │ ldr r0, [pc, #52] @ 4112f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411188 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, r4, lsr #25 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq r7, pc, r4, lsl #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r7, pc, r4, asr #24 │ │ │ │ andeq r3, r0, ip, lsr #22 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - @ instruction: 0x007cc59c │ │ │ │ - rsbseq ip, ip, r8, lsr #11 │ │ │ │ + rsbseq ip, ip, ip, asr #10 │ │ │ │ + rsbseq ip, ip, r8, asr r5 │ │ │ │ │ │ │ │ 004112fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 411b18 │ │ │ │ @@ -414703,15 +414703,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #1992] @ 411b2c │ │ │ │ ldr r3, [pc, #1992] @ 411b30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414768,15 +414768,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 411b3c │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 411b20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -414842,23 +414842,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 411b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 41137c │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 411424 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -414883,15 +414883,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 411688 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -414930,23 +414930,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 411b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4114b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40f72c │ │ │ │ ldr r2, [pc, #1096] @ 411b64 │ │ │ │ ldr r3, [pc, #1024] @ 411b20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415180,63 +415180,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411618 │ │ │ │ b 411688 │ │ │ │ ldr r0, [pc, #196] @ 411b88 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 41137c │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 411888 │ │ │ │ ldr r0, [pc, #156] @ 411b8c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4114b8 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 411888 │ │ │ │ - addseq r5, r3, r4, ror #20 │ │ │ │ + addseq r5, r3, r4, lsl sl │ │ │ │ ldrsbeq r7, [pc], #164 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - @ instruction: 0x007cc194 │ │ │ │ - rsbseq ip, ip, r8, lsl #4 │ │ │ │ + rsbseq ip, ip, r4, asr #2 │ │ │ │ + ldrheq ip, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ smlalseq r7, pc, r0, sl @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r5, r3, r8, asr r9 │ │ │ │ - addseq r5, r3, r8, lsr r9 │ │ │ │ + addseq r5, r3, r8, lsl #18 │ │ │ │ + addseq r5, r3, r8, ror #17 │ │ │ │ rscseq r7, pc, r4, lsl #19 │ │ │ │ - addseq r5, r3, r8, ror #16 │ │ │ │ + addseq r5, r3, r8, lsl r8 │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq ip, ip, r0, ror #5 │ │ │ │ + @ instruction: 0x007cc290 │ │ │ │ ldrsheq r7, [pc], #120 @ │ │ │ │ rscseq r7, pc, r8, lsl #15 │ │ │ │ andeq r5, r0, r4, lsl #12 │ │ │ │ - rsbseq fp, ip, ip, lsl pc │ │ │ │ + rsbseq fp, ip, ip, asr #29 │ │ │ │ ldrsbeq r7, [pc], #104 @ │ │ │ │ rscseq r7, pc, r8, asr r6 @ │ │ │ │ ldrsheq r7, [pc], #80 @ │ │ │ │ rscseq r7, pc, r0, ror #10 │ │ │ │ ldrsheq r7, [pc], #72 @ │ │ │ │ smlalseq r7, pc, r8, r4 @ │ │ │ │ rscseq r7, pc, r8, lsr #8 │ │ │ │ ldrheq r7, [pc], #56 @ │ │ │ │ rscseq r7, pc, r8, asr r3 @ │ │ │ │ - rsbseq fp, ip, r8, ror #27 │ │ │ │ - rsbseq fp, ip, r8, asr fp │ │ │ │ + @ instruction: 0x007cbd98 │ │ │ │ + rsbseq fp, ip, r8, lsl #22 │ │ │ │ │ │ │ │ 00411b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 411cc0 │ │ │ │ @@ -415291,40 +415291,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 411ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411be4 │ │ │ │ ldr r0, [pc, #56] @ 411ce4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411be4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, ip, asr #4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq r7, pc, ip, lsr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r7, pc, r8, lsl #4 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, ip, r4, lsr ip │ │ │ │ - rsbseq fp, ip, r8, asr ip │ │ │ │ + rsbseq fp, ip, r4, ror #23 │ │ │ │ + rsbseq fp, ip, r8, lsl #24 │ │ │ │ │ │ │ │ 00411ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 411e34 │ │ │ │ @@ -415352,15 +415352,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r2, [pc, #216] @ 411e50 │ │ │ │ ldr r3, [pc, #188] @ 411e38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415387,42 +415387,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 411e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411d38 │ │ │ │ ldr r0, [pc, #64] @ 411e64 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411d38 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [pc], #4 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ ldrsbeq r7, [pc], #4 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r5, r3, r4, lsr r0 │ │ │ │ - rsbseq r3, sl, r0, ror r3 │ │ │ │ - rsbseq r2, sp, ip, lsr #9 │ │ │ │ + addseq r4, r3, r4, ror #31 │ │ │ │ + rsbseq r3, sl, r0, lsr #6 │ │ │ │ + rsbseq r2, sp, ip, asr r4 │ │ │ │ rscseq r7, pc, ip, ror r0 @ │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, ip, r0, lsr #22 │ │ │ │ - rsbseq fp, ip, r4, lsr fp │ │ │ │ + ldrsbeq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, ip, r4, ror #21 │ │ │ │ │ │ │ │ 00411e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 4127c0 │ │ │ │ @@ -415440,15 +415440,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [pc, #2308] @ 4127d4 │ │ │ │ ldr r3, [pc, #2308] @ 4127d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415506,15 +415506,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4121ac │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c784 │ │ │ │ + b 92c734 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 412018 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -415524,15 +415524,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 4127e4 │ │ │ │ ldr r3, [pc, #1948] @ 4127c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -415580,22 +415580,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 4127f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411ee8 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 412090 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -415812,15 +415812,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [pc, #888] @ 412818 │ │ │ │ ldr r3, [pc, #804] @ 4127c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416002,61 +416002,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411fbc │ │ │ │ b 4121ac │ │ │ │ ldr r0, [pc, #176] @ 412834 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 411ee8 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 412618 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 412618 │ │ │ │ - @ instruction: 0x00934ef8 │ │ │ │ + addseq r4, r3, r8, lsr #29 │ │ │ │ rscseq r6, pc, r8, ror #30 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq fp, ip, r8, lsr #12 │ │ │ │ - @ instruction: 0x007cb69c │ │ │ │ + ldrsbeq fp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq fp, ip, ip, asr #12 │ │ │ │ rscseq r6, pc, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ rscseq r6, pc, r4, ror #28 │ │ │ │ rscseq r6, pc, ip, asr #27 │ │ │ │ - @ instruction: 0x00934cde │ │ │ │ + addseq r4, r3, lr, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - rsbseq fp, ip, r8, ror #16 │ │ │ │ + rsbseq fp, ip, r8, lsl r8 │ │ │ │ rscseq r6, pc, r4, ror #24 │ │ │ │ ldrsheq r6, [pc], #176 @ │ │ │ │ rscseq r6, pc, r4, lsl #23 │ │ │ │ rscseq r6, pc, r8, lsl fp @ │ │ │ │ smlalseq r6, pc, r8, sl @ │ │ │ │ rscseq r6, pc, ip, lsr #20 │ │ │ │ rscseq r6, pc, r4, asr #19 │ │ │ │ rscseq r6, pc, r4, asr r9 @ │ │ │ │ ldrsbeq r6, [pc], #140 @ │ │ │ │ rscseq r6, pc, r0, ror r8 @ │ │ │ │ rscseq r6, pc, r8, asr #15 │ │ │ │ rscseq r6, pc, ip, asr r7 @ │ │ │ │ rscseq r6, pc, r0, lsl #14 │ │ │ │ smlalseq r6, pc, r8, r6 @ │ │ │ │ - rsbseq fp, ip, r4, lsl r2 │ │ │ │ + rsbseq fp, ip, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 412848 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930330 │ │ │ │ + b 9302e0 │ │ │ │ rsceq pc, sp, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #192] @ 412924 │ │ │ │ ldr r2, [pc, #192] @ 412928 │ │ │ │ @@ -416065,15 +416065,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4128e0 │ │ │ │ mov r1, #4 │ │ │ │ bl 27cf58 │ │ │ │ str r0, [r4, #756] @ 0x2f4 │ │ │ │ @@ -416095,29 +416095,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 412938 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74f78 │ │ │ │ + bl b74f28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, r3, r8, ror #13 │ │ │ │ - ldrsheq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq fp, ip, ip, lsl r3 │ │ │ │ + umullseq r4, r3, r8, r6 │ │ │ │ + rsbseq fp, ip, r8, lsr #5 │ │ │ │ + rsbseq fp, ip, ip, asr #5 │ │ │ │ smlaleq pc, sp, r8, r3 @ │ │ │ │ - rsbseq fp, ip, r4, ror #5 │ │ │ │ - rsbseq fp, ip, r0, asr #5 │ │ │ │ + @ instruction: 0x007cb294 │ │ │ │ + rsbseq fp, ip, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 4129e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -416125,25 +416125,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 4129ec │ │ │ │ ldr r1, [pc, #132] @ 4129f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #112] @ 4129f4 │ │ │ │ ldr r1, [pc, #112] @ 4129f8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r3, [pc, #80] @ 4129fc │ │ │ │ ldr r2, [pc, #80] @ 412a00 │ │ │ │ ldr ip, [pc, #80] @ 412a04 │ │ │ │ ldr r1, [pc, #80] @ 412a08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416152,20 +416152,20 @@ │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928560 │ │ │ │ - addseq r4, r3, r4, lsl #12 │ │ │ │ - rsbseq r2, sl, ip, asr r7 │ │ │ │ - @ instruction: 0x007d189c │ │ │ │ - rsbseq r2, sl, r8, asr r7 │ │ │ │ - rsbseq r2, sl, r0, ror r7 │ │ │ │ + b 928510 │ │ │ │ + @ instruction: 0x009345b4 │ │ │ │ + rsbseq r2, sl, ip, lsl #14 │ │ │ │ + rsbseq r1, sp, ip, asr #16 │ │ │ │ + rsbseq r2, sl, r8, lsl #14 │ │ │ │ + rsbseq r2, sl, r0, lsr #14 │ │ │ │ rsceq pc, sp, ip, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ ldrheq lr, [fp], #188 @ 0xbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416175,60 +416175,60 @@ │ │ │ │ ldr r1, [pc, #48] @ 412a5c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d0c0 │ │ │ │ - addseq r4, r3, ip, lsr #10 │ │ │ │ - rsbseq fp, ip, r0, asr #2 │ │ │ │ - rsbseq fp, ip, r4, ror #2 │ │ │ │ + @ instruction: 0x009344dc │ │ │ │ + ldrsheq fp, [ip], #-0 @ │ │ │ │ + rsbseq fp, ip, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 412ab0 │ │ │ │ ldr r2, [pc, #56] @ 412ab4 │ │ │ │ ldr r1, [pc, #56] @ 412ab8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ec2c │ │ │ │ - @ instruction: 0x009344d8 │ │ │ │ - rsbseq fp, ip, ip, ror #1 │ │ │ │ - rsbseq fp, ip, r0, lsl r1 │ │ │ │ + addseq r4, r3, r8, lsl #9 │ │ │ │ + @ instruction: 0x007cb09c │ │ │ │ + rsbseq fp, ip, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #192] @ 412b94 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #188] @ 412b98 │ │ │ │ ldr r2, [pc, #188] @ 412b9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2d9310 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412b74 │ │ │ │ @@ -416247,39 +416247,39 @@ │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ cmp r0, r1 │ │ │ │ beq 412b20 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c784 │ │ │ │ + bl 92c734 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ bhi 412b2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, r3, r8, ror r4 │ │ │ │ - ldrheq fp, [ip], #-0 @ │ │ │ │ - rsbseq fp, ip, ip, lsl #1 │ │ │ │ + addseq r4, r3, r8, lsr #8 │ │ │ │ + rsbseq fp, ip, r0, rrx │ │ │ │ + rsbseq fp, ip, ip, lsr r0 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 412bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq pc, sp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 412cd0 │ │ │ │ ldr r2, [pc, #240] @ 412cd4 │ │ │ │ @@ -416287,35 +416287,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #208] @ 412cdc │ │ │ │ ldr r1, [pc, #208] @ 412ce0 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 412ce4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #172] @ 412ce8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 412cec │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r3, [pc, #148] @ 412cf0 │ │ │ │ ldr lr, [pc, #148] @ 412cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 412cf8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -416339,19 +416339,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, r3, r4, asr #7 │ │ │ │ - ldrsbeq r2, [sl], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, sp, r8, lsl r6 │ │ │ │ - rsbseq r3, fp, ip, asr #5 │ │ │ │ - rsbseq r3, fp, r8, ror #5 │ │ │ │ + addseq r4, r3, r4, ror r3 │ │ │ │ + rsbseq r2, sl, r4, lsl #9 │ │ │ │ + rsbseq r1, sp, r8, asr #11 │ │ │ │ + rsbseq r3, fp, ip, ror r2 │ │ │ │ + @ instruction: 0x007b3298 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ rscseq lr, fp, r4, ror #19 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ rsceq pc, sp, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -416369,42 +416369,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8b60a0 │ │ │ │ - addseq r4, r3, r4, lsl #5 │ │ │ │ - rsbseq sl, ip, r0, ror #29 │ │ │ │ - rsbseq sl, ip, r0, lsl #30 │ │ │ │ + b 8b6050 │ │ │ │ + addseq r4, r3, r4, lsr r2 │ │ │ │ + @ instruction: 0x007cae90 │ │ │ │ + ldrheq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 412e40 │ │ │ │ ldr r2, [pc, #172] @ 412e44 │ │ │ │ ldr r1, [pc, #172] @ 412e48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412e30 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -416431,17 +416431,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d0c0 │ │ │ │ - addseq r4, r3, r4, lsl r2 │ │ │ │ - rsbseq sl, ip, r4, ror lr │ │ │ │ - @ instruction: 0x007cae94 │ │ │ │ + addseq r4, r3, r4, asr #3 │ │ │ │ + rsbseq sl, ip, r4, lsr #28 │ │ │ │ + rsbseq sl, ip, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 412ef4 │ │ │ │ ldr r2, [pc, #144] @ 412ef8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416449,15 +416449,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 412efc │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 412eb0 │ │ │ │ b 412edc │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -416476,44 +416476,44 @@ │ │ │ │ b 27dbb8 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ec2c │ │ │ │ - addseq r4, r3, r8, asr #2 │ │ │ │ - rsbseq sl, ip, r0, lsr #27 │ │ │ │ - rsbseq sl, ip, r0, asr #27 │ │ │ │ + ldrsheq r4, [r3], r8 │ │ │ │ + rsbseq sl, ip, r0, asr sp │ │ │ │ + rsbseq sl, ip, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 412fb8 │ │ │ │ ldr r6, [pc, #160] @ 412fbc │ │ │ │ ldr r5, [pc, #160] @ 412fc0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412f98 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -416525,44 +416525,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r4, r3, ip, lsl #1 │ │ │ │ - ldrsheq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sl, ip, ip, lsl #26 │ │ │ │ + addseq r4, r3, ip, lsr r0 │ │ │ │ + rsbseq sl, ip, r0, lsr #25 │ │ │ │ + ldrheq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 413074 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ ldr r2, [pc, #136] @ 413078 │ │ │ │ ldr r1, [pc, #136] @ 41307c │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #112] @ 413080 │ │ │ │ ldr r1, [pc, #112] @ 413084 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 413054 │ │ │ │ @@ -416572,47 +416572,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r3, ip, asr #31 │ │ │ │ - rsbseq sl, ip, r4, lsr #24 │ │ │ │ - rsbseq sl, ip, r4, asr #24 │ │ │ │ - rsbseq r2, fp, ip, asr #29 │ │ │ │ - rsbseq r2, fp, r8, ror #29 │ │ │ │ + addseq r3, r3, ip, ror pc │ │ │ │ + ldrsbeq sl, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq sl, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, fp, ip, ror lr │ │ │ │ + @ instruction: 0x007b2e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 41314c │ │ │ │ ldr r6, [pc, #172] @ 413150 │ │ │ │ ldr r5, [pc, #172] @ 413154 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ tst r7, #4 │ │ │ │ beq 41312c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 41312c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -416626,73 +416626,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r3, r4, lsl #30 │ │ │ │ - rsbseq sl, ip, r4, ror #22 │ │ │ │ - rsbseq sl, ip, r0, lsl #23 │ │ │ │ + @ instruction: 0x00933eb4 │ │ │ │ + rsbseq sl, ip, r4, lsl fp │ │ │ │ + rsbseq sl, ip, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 413224 │ │ │ │ ldr r9, [pc, #180] @ 413228 │ │ │ │ ldr r6, [pc, #180] @ 41322c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #132] @ 413230 │ │ │ │ ldr r1, [pc, #132] @ 413234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 413204 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 8b592c │ │ │ │ + bl 8b58dc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b64b0 │ │ │ │ - addseq r3, r3, r4, lsr lr │ │ │ │ - @ instruction: 0x007caa98 │ │ │ │ - ldrheq sl, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, fp, r8, lsr sp │ │ │ │ - rsbseq r2, fp, r4, asr sp │ │ │ │ + b 8b6460 │ │ │ │ + addseq r3, r3, r4, ror #27 │ │ │ │ + rsbseq sl, ip, r8, asr #20 │ │ │ │ + rsbseq sl, ip, r4, ror #20 │ │ │ │ + rsbseq r2, fp, r8, ror #25 │ │ │ │ + rsbseq r2, fp, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 4133c4 │ │ │ │ ldr r3, [pc, #372] @ 4133c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416704,56 +416704,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 413320 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b9815c │ │ │ │ + bl b9810c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 413308 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 413370 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -416765,15 +416765,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27dbb8 │ │ │ │ mov r6, #8 │ │ │ │ b 4132f0 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r2, [pc, #84] @ 4133d8 │ │ │ │ ldr r3, [pc, #64] @ 4133c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416786,17 +416786,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r4, lsr #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r3, r3, r4, asr #26 │ │ │ │ - @ instruction: 0x007ca998 │ │ │ │ - ldrsbeq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00933cf4 │ │ │ │ + rsbseq sl, ip, r8, asr #18 │ │ │ │ + rsbseq sl, ip, r0, lsl #19 │ │ │ │ rscseq r5, pc, r0, ror sl @ │ │ │ │ │ │ │ │ 004133dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -416843,26 +416843,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 41359c │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b92e8 │ │ │ │ + bl 8b9298 │ │ │ │ cmp r0, #0 │ │ │ │ bne 413480 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 4134e0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 8b3ad0 │ │ │ │ + bl 8b3a80 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 4134bc │ │ │ │ ldr r3, [pc, #512] @ 4136e8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -416890,17 +416890,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 8b5d6c │ │ │ │ + bl 8b5d1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 4134fc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -416912,19 +416912,19 @@ │ │ │ │ beq 41353c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 4135ec │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b98088 │ │ │ │ + bl b98038 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b46a0 │ │ │ │ + bl 8b4650 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d0c0 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 41353c │ │ │ │ @@ -416961,51 +416961,51 @@ │ │ │ │ beq 4136a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2e4 <__gettimeofday64@plt> │ │ │ │ - bl b6abd8 │ │ │ │ + bl b6ab88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 413708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d7f4 │ │ │ │ + bl b7d7a4 │ │ │ │ b 4134fc │ │ │ │ ldr r2, [pc, #100] @ 41370c │ │ │ │ ldr r3, [pc, #52] @ 4136e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4136d8 │ │ │ │ ldr r0, [pc, #68] @ 413710 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d7f4 │ │ │ │ + b b7d7a4 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #152 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ rscseq r5, pc, r8, ror #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrsheq r5, [pc], #128 @ │ │ │ │ - addseq r3, r3, r4, ror #20 │ │ │ │ - @ instruction: 0x007b2990 │ │ │ │ - rsbseq r2, fp, ip, lsr #19 │ │ │ │ + addseq r3, r3, r4, lsl sl │ │ │ │ + rsbseq r2, fp, r0, asr #18 │ │ │ │ + rsbseq r2, fp, ip, asr r9 │ │ │ │ andeq r6, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrheq sl, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sl, ip, ip, ror #10 │ │ │ │ rscseq r5, pc, ip, asr #14 │ │ │ │ - ldrheq sl, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sl, ip, ip, ror #10 │ │ │ │ │ │ │ │ 00413714 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 413740 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417083,16 +417083,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rscseq r5, pc, r4, ror #12 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x009337d4 │ │ │ │ - rsbseq sl, ip, r8, asr #9 │ │ │ │ + addseq r3, r3, r4, lsl #15 │ │ │ │ + rsbseq sl, ip, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 413a8c │ │ │ │ ldr r3, [pc, #532] @ 413a90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417105,39 +417105,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930eb8 │ │ │ │ + bl 930e68 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #460] @ 413aa0 │ │ │ │ ldr r1, [pc, #460] @ 413aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 413944 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -417180,27 +417180,27 @@ │ │ │ │ bne 4139a8 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 413a68 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b652c │ │ │ │ + bl 8b64dc │ │ │ │ ldr r2, [pc, #196] @ 413aac │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ ldr r2, [pc, #180] @ 413ab0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5880 │ │ │ │ + bl 8b5830 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 413ab4 │ │ │ │ ldr r3, [pc, #112] @ 413a90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -417212,40 +417212,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl b754e4 │ │ │ │ + bl b75494 │ │ │ │ b 413a14 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 413ab8 │ │ │ │ ldr r1, [pc, #72] @ 413abc │ │ │ │ ldr r0, [pc, #72] @ 413ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 413ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d30c <__assert_fail@plt> │ │ │ │ rscseq r5, pc, ip, ror r5 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r3, r3, ip, lsl r7 │ │ │ │ - rsbseq sl, ip, r0, ror r3 │ │ │ │ - @ instruction: 0x007ca390 │ │ │ │ - rsbseq r2, fp, r0, lsl r6 │ │ │ │ - rsbseq r2, fp, ip, lsr #12 │ │ │ │ - addeq r1, r5, r8, asr r6 │ │ │ │ + addseq r3, r3, ip, asr #13 │ │ │ │ + rsbseq sl, ip, r0, lsr #6 │ │ │ │ + rsbseq sl, ip, r0, asr #6 │ │ │ │ + rsbseq r2, fp, r0, asr #11 │ │ │ │ + ldrsbeq r2, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r1, r5, r8, lsl #12 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ ldrsbeq r5, [pc], #56 @ │ │ │ │ - addseq r3, r3, r8, lsr r5 │ │ │ │ - rsbseq sl, ip, ip, asr #4 │ │ │ │ - rsbseq sl, ip, r0, ror #4 │ │ │ │ + addseq r3, r3, r8, ror #9 │ │ │ │ + ldrsheq sl, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, ip, r0, lsl r2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 00413ac8 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -417324,33 +417324,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ smlalseq r5, pc, ip, r2 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addeq r1, r5, r4, lsr r4 │ │ │ │ + addeq r1, r5, r4, ror #7 │ │ │ │ rscseq r5, pc, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 413c58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 93030c │ │ │ │ + bl 9302bc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93030c │ │ │ │ + b 9302bc │ │ │ │ rsceq lr, sp, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 414008 │ │ │ │ mov r6, r2 │ │ │ │ @@ -417367,27 +417367,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #856] @ 41401c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 414020 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 414024 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -417466,15 +417466,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 414044 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r3, [pc, #504] @ 414048 │ │ │ │ ldr r2, [pc, #504] @ 41404c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -417517,15 +417517,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 414044 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b52f60 │ │ │ │ + bl b52f10 │ │ │ │ ldr r2, [pc, #320] @ 41405c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -417579,40 +417579,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4133dc │ │ │ │ b 413d50 │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r3, r0, asr #7 │ │ │ │ + addseq r3, r3, r0, ror r3 │ │ │ │ rscseq r5, pc, r4, ror r1 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r9, ip, r0, lsl #31 │ │ │ │ - rsbseq sl, ip, r8, ror r0 │ │ │ │ - rsbseq r9, ip, ip, ror #30 │ │ │ │ + rsbseq r9, ip, r0, lsr pc │ │ │ │ + rsbseq sl, ip, r8, lsr #32 │ │ │ │ + rsbseq r9, ip, ip, lsl pc │ │ │ │ rscseq r5, pc, r8, lsl r1 @ │ │ │ │ - addseq r3, r3, ip, lsr r3 │ │ │ │ - addseq r3, r3, r4, lsl r3 │ │ │ │ + addseq r3, r3, ip, ror #5 │ │ │ │ + addseq r3, r3, r4, asr #5 │ │ │ │ smlalseq r5, pc, ip, r0 @ │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r4, r0, ip, asr r7 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ andeq r6, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x009331f4 │ │ │ │ - rsbseq r9, ip, r4, ror #29 │ │ │ │ - addseq r3, r3, r0, lsl r2 │ │ │ │ - addseq r3, r3, r0, ror r1 │ │ │ │ + addseq r3, r3, r4, lsr #3 │ │ │ │ + @ instruction: 0x007c9e94 │ │ │ │ + addseq r3, r3, r0, asr #3 │ │ │ │ + addseq r3, r3, r0, lsr #2 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ - rsbseq r9, ip, r8, lsr lr │ │ │ │ - addseq r3, r3, r4, lsl #2 │ │ │ │ + rsbseq r9, ip, r8, ror #27 │ │ │ │ + ldrheq r3, [r3], r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - addseq r3, r3, r8, lsr #1 │ │ │ │ - addseq r3, r3, r4, lsl #1 │ │ │ │ + addseq r3, r3, r8, asr r0 │ │ │ │ + addseq r3, r3, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 414138 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -417620,31 +417620,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 41413c │ │ │ │ ldr r1, [pc, #160] @ 414140 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r2, [pc, #140] @ 414144 │ │ │ │ ldr r1, [pc, #140] @ 414148 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #108] @ 41414c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 928560 │ │ │ │ + bl 928510 │ │ │ │ ldr r0, [pc, #88] @ 414150 │ │ │ │ ldr r1, [pc, #88] @ 414154 │ │ │ │ ldr r2, [pc, #88] @ 414158 │ │ │ │ ldr r3, [pc, #88] @ 41415c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417655,19 +417655,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00932fbc │ │ │ │ - rsbseq r1, sl, r8, lsr #32 │ │ │ │ - rsbseq r0, sp, r8, ror #2 │ │ │ │ - rsbseq r9, ip, r4, asr fp │ │ │ │ - rsbseq r9, ip, r4, ror fp │ │ │ │ + addseq r2, r3, ip, ror #30 │ │ │ │ + ldrsbeq r0, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, sp, r8, lsl r1 │ │ │ │ + rsbseq r9, ip, r4, lsl #22 │ │ │ │ + rsbseq r9, ip, r4, lsr #22 │ │ │ │ rscseq sp, fp, r0, ror #11 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -417679,25 +417679,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #32] @ 4141c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r2, r3, r8, asr #29 │ │ │ │ - rsbseq r0, sl, ip, lsr pc │ │ │ │ - rsbseq r0, sp, r0, lsl #1 │ │ │ │ + b 928510 │ │ │ │ + addseq r2, r3, r8, ror lr │ │ │ │ + rsbseq r0, sl, ip, ror #29 │ │ │ │ + rsbseq r0, sp, r0, lsr r0 │ │ │ │ rscseq sp, fp, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 414220 │ │ │ │ ldr r2, [pc, #64] @ 414224 │ │ │ │ @@ -417705,25 +417705,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930c10 │ │ │ │ + bl 930bc0 │ │ │ │ ldr r1, [pc, #32] @ 41422c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 928560 │ │ │ │ - addseq r2, r3, r0, ror #28 │ │ │ │ - ldrsbeq r0, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r0, sp, r8, lsl r0 │ │ │ │ + b 928510 │ │ │ │ + addseq r2, r3, r0, lsl lr │ │ │ │ + rsbseq r0, sl, r4, lsl #29 │ │ │ │ + rsbseq pc, ip, r8, asr #31 │ │ │ │ ldrheq sp, [fp], #68 @ 0x44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 4142e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -417738,15 +417738,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 4133dc │ │ │ │ ldr r2, [pc, #80] @ 4142f4 │ │ │ │ ldr r3, [pc, #64] @ 4142e8 │ │ │ │ @@ -417761,84 +417761,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00932dfc │ │ │ │ + addseq r2, r3, ip, lsr #27 │ │ │ │ smlalseq r4, pc, r8, fp @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r9, ip, ip, lsr #19 │ │ │ │ - rsbseq r9, ip, ip, asr #19 │ │ │ │ + rsbseq r9, ip, ip, asr r9 │ │ │ │ + rsbseq r9, ip, ip, ror r9 │ │ │ │ rscseq r4, pc, r0, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 414340 │ │ │ │ ldr r2, [pc, #48] @ 414344 │ │ │ │ ldr r1, [pc, #48] @ 414348 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2db458 │ │ │ │ - addseq r2, r3, ip, lsr #26 │ │ │ │ - ldrsheq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r9, ip, r0, lsl #20 │ │ │ │ + @ instruction: 0x00932cdc │ │ │ │ + rsbseq r9, ip, ip, lsr #17 │ │ │ │ + ldrheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 4143b0 │ │ │ │ ldr r2, [pc, #76] @ 4143b4 │ │ │ │ ldr r1, [pc, #76] @ 4143b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 4143a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db364 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db3f0 │ │ │ │ - @ instruction: 0x00932cd8 │ │ │ │ - rsbseq r9, ip, r4, lsr #17 │ │ │ │ - rsbseq r9, ip, r8, lsr #19 │ │ │ │ + addseq r2, r3, r8, lsl #25 │ │ │ │ + rsbseq r9, ip, r4, asr r8 │ │ │ │ + rsbseq r9, ip, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 414450 │ │ │ │ ldr r2, [pc, #124] @ 414454 │ │ │ │ ldr r1, [pc, #124] @ 414458 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db2c8 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -417853,17 +417853,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2db4c0 │ │ │ │ - addseq r2, r3, r8, ror #24 │ │ │ │ - rsbseq r9, ip, r8, lsr r8 │ │ │ │ - rsbseq r9, ip, ip, lsr r9 │ │ │ │ + addseq r2, r3, r8, lsl ip │ │ │ │ + rsbseq r9, ip, r8, ror #15 │ │ │ │ + rsbseq r9, ip, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 4145e0 │ │ │ │ ldr r2, [pc, #364] @ 4145e4 │ │ │ │ ldr r3, [pc, #364] @ 4145e8 │ │ │ │ @@ -417878,26 +417878,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r1, [pc, #308] @ 4145f4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 4145f8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9309b4 │ │ │ │ + bl 930964 │ │ │ │ ldr r3, [pc, #272] @ 4145fc │ │ │ │ ldr r1, [pc, #272] @ 414600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -417953,20 +417953,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d33c <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, r4, asr #23 │ │ │ │ + addseq r2, r3, r4, ror fp │ │ │ │ rscseq r4, pc, r8, ror r9 @ │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r9, ip, r4, lsl #15 │ │ │ │ - rsbseq r9, ip, ip, ror r8 │ │ │ │ - rsbseq r9, ip, r8, ror r7 │ │ │ │ + rsbseq r9, ip, r4, lsr r7 │ │ │ │ + rsbseq r9, ip, ip, lsr #16 │ │ │ │ + rsbseq r9, ip, r8, lsr #14 │ │ │ │ rscseq r4, pc, r0, lsr #18 │ │ │ │ rsceq sp, sp, r8, asr r8 │ │ │ │ tsteq r0, r4, lsr sp │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r4, r0, ip, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r4, asr r8 @ < TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes